Nothing Special   »   [go: up one dir, main page]

JP2007212433A - 信号処理装置、液晶表示装置及び液晶表示装置のテストシステム - Google Patents

信号処理装置、液晶表示装置及び液晶表示装置のテストシステム Download PDF

Info

Publication number
JP2007212433A
JP2007212433A JP2006261768A JP2006261768A JP2007212433A JP 2007212433 A JP2007212433 A JP 2007212433A JP 2006261768 A JP2006261768 A JP 2006261768A JP 2006261768 A JP2006261768 A JP 2006261768A JP 2007212433 A JP2007212433 A JP 2007212433A
Authority
JP
Japan
Prior art keywords
signal
test
clock signal
external
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006261768A
Other languages
English (en)
Other versions
JP2007212433A5 (ja
Inventor
Sang-Chul Lee
相 哲 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2007212433A publication Critical patent/JP2007212433A/ja
Publication of JP2007212433A5 publication Critical patent/JP2007212433A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Multimedia (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】本発明は、信号処理装置、液晶表示装置及び液晶表示装置のテストシステムを提供する。
【解決手段】外部クロック信号と外部駆動電圧とを提供し、検査信号を外部に出力する外部信号提供部と、外部クロック信号に対応する基準データを記憶するメモリ部と、外部クロック信号と基準データとを比較してその結果によって外部クロック信号が誤りなしに入力されたか否かを示す検査信号を外部信号提供部にフィードバックする検査部と、を含む。これにより、液晶表示装置の正常駆動可否を外部に知らせることができ、平常時又はテスト過程で液晶表示装置が正常に駆動できない場合には、液晶表示装置に提供される外部電源を遮断して液晶表示装置の内部の過電流発生を防止できて液晶表示装置を保護できる。
【選択図】図1

Description

本発明は、信号処理装置、液晶表示装置及び液晶表示装置のテストシステムに係り、より詳細には、液晶表示装置を保護できる信号処理装置、液晶表示装置及び液晶表示装置のテストシステムに関する。
液晶表示装置は、画素電極及び共通電極が形成された第1及び第2の表示板とその間に注入された液晶層を含む。画素電極は、多数のゲートラインとデータラインが交差する領域毎に設けられて行列の形態で配列されており、薄膜トランジスタなどのスイッチング素子に接続される。ゲートオン電圧(Von)とゲートオフ電圧(Voff)は、ゲート駆動部を通じて順次にゲートラインに印加される。また、データ駆動電圧(Analog VDD;AVDD)は、階調電圧発生部に提供され、階調電圧発生部から提供された多数の階調電圧は、データ駆動部を通じてデータラインに印加される。
このようなゲートターンオン/オフ電圧(Von、Voff)及びデータ駆動電圧(AVDD)は、液晶表示装置に提供された駆動電圧(VDD)を昇圧又は降圧して生成するが、ここで昇圧又は降圧する駆動電圧発生部は、一定に決められたパワーシーケンスに合わせて動作する。
ところで、外部クロック信号が液晶表示装置を駆動することに適切ではない信号である場合、例えばデータイネーブル信号(Data Enable signal;DE)の長さが短い場合には、信号制御部が前記駆動電圧発生部を駆動させる信号を提供できない。
このような従来技術によれば、液晶表示装置が駆動することに適切ではない外部クロック信号が提供され、このような状態が持続される場合、外部から駆動装置に提供された駆動電圧(VDD)がゲートターンオン/オフ電圧(Von、Voff)及びデータ駆動電圧(AVDD)に変換されず、ゲート駆動部又はデータ駆動部に直接印加されて、ゲート駆動部又はデータ駆動部内部にあるドライブICに過電流が流れて前記ドライブICに損傷を加える。これは、液晶表示装置の不良をきたす。このような問題は、液晶表示装置をテストする過程でだけではなく、その後に液晶表示装置を使用する過程でも発生する。
従って、液晶表示装置に適切ではない外部クロック信号が入力された場合、これを外部に知らせ、外部から提供される電源を調節して液晶表示装置を保護する必要がある。
韓国公開特許公報2000−0046767号
本発明が解決しようとする技術的課題は、液晶表示装置を使用する過程で、液晶表示装置を保護できる液晶表示装置内部の信号処理装置を提供することにある。
本発明が解決しようとする他の技術的課題は、液晶表示装置を使用する過程で、液晶表示装置を保護できる液晶表示装置を提供することにある。
また、本発明が解決しようとするさらに他の技術的課題は、液晶表示装置をテストする過程で、液晶表示装置を保護できる液晶表示装置のテストシステムを提供することにある。
本発明の技術的課題は以上で言及した技術的課題で制限されないし、以上で言及されていないまた他の技術的課題は以下の記載から当業者に明確に理解されることができる。
前記技術的課題を達成するための本発明の一実施形態による信号提供装置は、外部クロック信号と外部駆動電圧とを提供し、検査信号を外部に出力する外部信号提供部と、前記外部クロック信号に対応する基準データを記憶するメモリ部と、前記外部クロック信号と前記基準データとを比較してその結果によって前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号を前記外部信号提供部にフィードバックする検査部と、を含む。
前記他の技術的課題を達成するための本発明の一実施形態による液晶表示装置は、外部映像信号、外部クロック信号及び駆動電圧を提供し、検査信号を外部に出力する外部信号提供部と、前記外部クロック信号に対応する基準データを記憶するメモリ部と、前記外部映像信号が入力されて内部映像信号を提供し、前記外部クロック信号が入力されて内部クロック信号を提供する信号処理部と、前記内部クロック信号に応答して前記内部映像信号に対応する所定の映像を表示する映像表示部と、前記駆動電圧が入力されて前記映像表示部が駆動することに必要な多数の内部駆動電圧を生成する駆動電圧発生部と、前記外部クロック信号と前記基準データとを比較してその結果によって前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号を前記外部信号提供部にフィードバックする検査部と、を含む。
前記さらに他の技術的課題を達成するための本発明の一実施形態による液晶表示装置のテストシステムは、テスト用外部映像信号、テスト用外部クロック信号及びテスト用駆動電圧を提供するテスト用信号提供装置及び前記テスト用外部クロック信号に対応する基準データを記憶するメモリ部と、前記テスト用外部映像信号が入力されてテスト用内部映像信号を提供し、前記テスト用外部クロック信号が入力されてテスト用内部クロック信号を提供する信号処理部と、前記テスト用内部クロック信号に応答して前記テスト用内部映像信号に対応する所定のテスト映像を表示する映像表示部と、前記テスト用外部クロック信号と前記基準データとを比較してその結果によって前記テスト用外部クロック信号が誤りなしに入力されたか否かを示す検査信号を前記テスト用信号提供装置にフィードバックする検査部を含み、前記テスト駆動電圧によって駆動される被テスト液晶表示装置を含む。
その他実施形態の具体的な事項は詳細な説明及び図面に含まれている。
前述したような本発明の信号処理装置、液晶表示装置及び液晶表示装置のテストシステムによれば、次の通りの効果を得ることができる。
第1に、液晶表示装置の正常駆動可否を外部に知らせることができる。
第2に、平常時又はテスト過程で液晶表示装置が正常に駆動できない場合には、液晶表示装置に提供される外部電源を遮断して液晶表示装置の内部の過電流発生を防止し、液晶表示装置を保護できる。
本発明の利点及び特徴、そしてそれらを達成する方法は添付する図面と共に詳細に後述している実施形態を参照すれば明確になる。しかしながら、本発明は、以下で開示される実施形態に限定されるものではなく、相異なる多様な形態で具体化されるものである。なお、明細書全体にかけて同一参照符号は同一構成要素を示すものとする。
以下、添付した図面を参照して本発明の好適な実施形態を詳細に説明する。
図1は、本発明の一実施形態による信号処理装置を説明するためのブロック図である。
図1を参照すれば、本発明の一実施形態による信号処理装置10は、外部信号提供部100と、検査部230と、メモリ部240及び駆動電圧発生部250と、を含む。
外部信号提供部100は、外部クロック信号(EXCLK)と外部駆動電圧(VDD)が入力されて液晶表示装置(図示せず)の内部に提供し、検査信号(CHECK)を外部に出力する。
ここで、外部クロック信号(EXCLK)は、液晶表示装置(図示せず)を駆動するための信号として、例えばフレームを区別する信号である垂直同期信号(Vsync)、データラインを区別する信号である水平同期信号(Hsync)、データが出力される区間にハイレベルであるデータイネーブル信号(DE)、メインクロック信号(MCLK)などがある。
外部駆動電圧(VDD)は、外部信号提供部100を通じて駆動電圧発生部250に提供される。駆動電圧発生部250は、外部駆動電圧(VDD)が入力されて多数の内部駆動電圧を生成するが、ここで内部駆動電圧は、ゲートオン電圧(Von)、ゲートオフ電圧(Voff)及びデータ駆動電圧(AVDD)を含む。
また、外部信号提供部100は、検査部230からフィードバックされた検査信号(CHECK)を外部に出力する。ここで、検査信号(CHECK)は、外部クロック信号(EXCLK)に誤りが発生したか否かを示す信号である。
ここで外部クロック信号(EXCLK)に誤りが発生した場合は、例えば外部クロック信号(EXCLK)が入力されない場合、又はデータイネーブル信号(DE)の長さが短くなるか、或いは長くなって入力された場合などの液晶表示装置(図示せず)が正常に駆動できない場合を含む。
外部クロック信号(EXCLK)に誤りが発生した場合には、液晶表示装置(図示せず)が正常に動作できないが、外部信号提供部100が外部クロック信号(EXCLK)の誤り有無を示す所定形態の検査信号(CHECK)を外部に出力することによって液晶表示装置(図示せず)の正常駆動可否を外部に知らせる。
また、外部クロック信号(EXCLK)に誤りが発生した場合、外部信号提供部100は、外部駆動電圧(VDD)を遮断して駆動電圧発生部250に提供しない。
液晶表示装置(図示せず)が正常に駆動しなければ、外部駆動電圧(VDD)が駆動電圧発生部250を通じてデータ駆動電圧(AVDD)及びゲートオン/オフ電圧(Von、Voff)に変換されず、液晶表示装置(図示せず)内部のドライブIC(図示せず)に直接印加されて過電流が発生する。
従って、外部駆動電圧(VDD)を遮断する必要があるが、検査部230が所定形態の検査信号(CHECK)をフィードバックすれば、外部信号提供部100は、前記検査信号(CHECK)が入力されて外部駆動電圧(VDD)の提供を遮断できる。
検査部230は、液晶表示装置(図示せず)を駆動することに必要な外部クロック信号(EXCLK)が外部信号提供部100を通じて誤りなしに入力されたか否かを検査する。検査部230の動作及び内部回路は図2を参照して後述する。
メモリ部240は、外部クロック信号(EXCLK)に対応する基準データ(RDAT)を検査部230に提供する。メモリ部240には、液晶表示装置(図示せず)の駆動に必要なデータが記憶されているが、液晶表示装置(図示せず)の解像度又は駆動に必要な外部クロック信号(EXCLK)に関する情報などを含む。一方、メモリ部240はEEPROM(Electrically Erasable Programmable Read−Only Memory)でありうる。
一方、このような信号処理装置10は印刷回路基板(Printed Circuit Board;PCB)に実装できる。すなわち、印刷回路基板に外部信号提供部100、検査部230、メモリ部240及び駆動電圧発生部250が実装されて液晶表示装置(図示せず)に使用できる。
図2は、図1の検査部を説明するためのブロック図である。
図2を参照すれば、検査部230はチェックサムロジック部232、比較部234と検査信号生成部236を含む。
チェックサムロジック部232は、外部クロック信号(EXCLK)が入力されてチェックサムを遂行する。例えば、16bitチェックサムである場合、外部クロック信号(EXCLK)を16bitずつ分けて16進数に表示し、各16進数を合する。そして、その合計(CHSUM)を比較部234に提供する。
比較部234は、メモリ部240に予め記憶されていた外部クロック信号(EXCLK)に対応する基準データ(RDAT)とチェックサムロジック部232から提供された各16進数の合計(CHSUM)を比較して、その結果である比較信号(CPR)を検査信号生成部236に提供する。
検査信号生成部236は、比較信号(CPR)に応じて外部クロック信号(EXCLK)の誤り可否を示す検査信号(CHECK)を図1の外部信号提供部100にフィードバックする。
例を挙げて説明すれば、データイネーブル信号(DE)が外部信号提供部100を通じてチェックサムロジック部232に入力されれば、チェックサムロジック部232は、データイネーブル信号(DE)を16bitずつ分けて各16進数を合し、その合計(CHSUM)とメモリ部240に記憶されていたデータイネーブル信号(DE)に対応する基準データ(RDAT)を比較して、その比較結果(CPR)を検査信号生成部236に提供する。その合計(CHSUM)と基準データ(RDAT)が同じであれば、図1の外部信号提供部100に入力されたデータイネーブル信号(DE)が誤りなしに液晶表示装置(図示せず)に提供されることであり、これを示す所定形態の検査信号(CHECK)をフィードバックする。その合計(CHSUM)と基準データ(RDAT)が同じではなければ、入力されたデータイネーブル信号(DE)に誤りが発生したことであり、これを示す所定形態の検査信号(CHECK)をフィードバックする。
すなわち、図1の外部信号提供部100は、前記検査信号(CHECK)を外部に出力することによって、外部クロック信号(EXCLK)が誤りなしに入力されて液晶表示装置(図示せず)が正常に駆動するか否かを外部に知らせることができる。
一方、検査信号(CHECK)に応答して外部信号提供部100が外部駆動電圧(VDD)を液晶表示装置(図示せず)の内部に提供し続けるか、又は遮断できる。
検査信号(CHECK)が2bitである場合を例に挙げて説明すれば、図1の検査部230からフィードバック検査信号(CHECK)が00であれば、初期状態で外部信号提供部100が外部クロック信号(EXCLK)と外部駆動電圧(VDD)を液晶表示装置(図示せず)の内部に印加し始める。
その後に、検査部230がチェックサムにより外部信号提供部100から提供された外部クロック信号(EXCLK)の誤り可否を検査するが、データイネーブル信号(DE)などに誤りがある場合には液晶表示装置(図示せず)が正常に駆動できない状態で検査部230は、01形態の検査信号(CHECK)を図1の外部信号提供部100に提供する。図1の外部信号提供部100は、01形態の検査信号(CHECK)がフィードバックされれば、外部駆動電圧(VDD)を遮断する。
又は、検査部230のチェックサムによりデータイネーブル信号(DE)などに誤りがない場合には、液晶表示装置(図示せず)が正常に駆動する状態で検査部230が10形態の検査信号(CHECK)を図1の外部信号提供部100に提供する。図1の外部信号提供部100は、10形態の検査信号(CHECK)がフィードバックされれば、外部クロック信号(EXCLK)と外部駆動電圧(VDD)を液晶表示装置(図示せず)の内部に持続的に提供する。
すなわち、外部クロック信号(EXCLK)に誤りが発生して液晶表示装置(図示せず)が正常に駆動できない場合には、図1の外部信号提供部100が外部駆動電圧(VDD)の提供を遮断して、外部駆動電圧(VDD)が液晶表示装置(図示せず)内部にあるドライブIC(図示せず)に持続的に印加されることを防止でき、過電流が発生することを防止できる。従って、液晶表示装置(図示せず)の損傷を防止できて液晶表示装置(図示せず)を保護できる。
図3は、本発明の一実施形態による液晶表示装置を説明するためのブロック図である。
図3を参照すれば、本発明の一実施形態による液晶表示装置200は、外部信号提供部100と、信号処理部210と、検査部230と、メモリ部240と、映像表示部250及び駆動電圧発生部250と、を含む。
信号処理部210は、外部信号提供部100から外部クロック信号(EXCLK)及び外部映像信号(EXDAT)が入力されて、映像表示部220に内部クロック信号(INCLK1、INCLK2)及び内部映像信号(INDAT)を提供する。
ここで、内部クロック信号(INCLK1、INCLK2)は映像表示部220内部にあるゲート駆動部(図示せず)を制御するゲート制御信号(INCLK1)と、データ駆動部(図示せず)を制御するデータ制御信号(INCLK2)を含み、外部映像信号(EXDAT)は赤、緑、青に関する情報であり、内部映像信号(INDAT)はデータ駆動部(図示せず)が処理できるように外部映像信号(EXDAT)が変換された信号である。
映像表示部220は、内部クロック信号(INCLK1、INCLK2)、ゲートオン/オフ電圧(Von、Voff)及びデータ駆動電圧(AVDD)が入力されて所定の映像を表示する。映像表示部220は図4を参照して後述する。
駆動電圧発生部250は、外部信号提供部100から外部駆動電圧(VDD)が提供されて多数レベルの内部駆動電圧を生成する。ここで内部駆動電圧は、ディジタル駆動電圧(Digital VDD;DVDD)、ゲートオン/オフ電圧(Von、Voff)、データ駆動電圧(AVDD)を含む。
一方、検査部230は、外部信号提供部100を通じて液晶表示装置200内部に提供される外部クロック信号(EXCLK)の誤り有無をチェックサムにより検査し、その検査結果によって外部クロック信号(EXCLK)の誤り有無を示す所定形態の検査信号(CHECK)を外部信号提供部100にフィードバックする。
外部信号提供部100は、フィードバックされた検査信号(CHECK)を外部に出力する。すなわち、液晶表示装置200内部に入力される外部クロック信号(EXCLK)の誤り有無によって液晶表示装置200の正常駆動可否が決定されるが、これを示す検査信号(CHECK)を外部信号提供部100が外部に出力することによって、液晶表示装置200の正常駆動可否を外部に知らせることができる。
また、外部信号提供部100は、検査信号(CHECK)が入力されて液晶表示装置200に提供する外部駆動電圧(VDD)を遮断できる。すなわち、外部クロック信号(EXCLK)に誤りが発生する場合には、液晶表示装置200が正常に駆動できないが、検査部230がこれを示す検査信号(CHECK)を外部信号提供部100にフィードバックし、外部信号提供部100は前記検査信号(CHECK)に応答して外部駆動電圧(VDD)を遮断する。従って、液晶表示装置200内部の過電流発生を防止して液晶表示装置200を保護できる。
図4は、図3の映像表示部を説明するためのブロック図である。
図4を参照すれば、映像表示部220は液晶パネル221と、ゲート駆動部222と、データ駆動部223と、階調電圧発生部224と、を含む。
液晶パネル221は、等価回路で見るとき、多数の表示信号線(G〜G、D〜D)とこれに接続されており、行列の形態で配列された多数の画素(PX)を含む。
表示信号線(G〜G、D〜D)は、ゲート信号を伝達する複数のゲートライン(G〜G)とデータ信号を伝達する複数のデータライン(D〜D)とを含む。ゲートライン(G〜G)は、大略行方向に延長されて互いにほぼ平行である。データライン(D〜D)は、隣接した2個の画素(PX)の間に形成されて大略列方向に延長され、互いにほぼ平行である。
ゲート駆動部222は、多数のゲートドライブICを含む。ゲート駆動部222は、ゲートライン(G〜G)の一側に接続されて、ゲート制御信号(INCLK1)に応答してそれぞれゲートライン(G〜G)にゲートオン電圧(Von)又はゲートオフ電圧(Voff)を印加する。
ゲートオン電圧(Von)がゲートライン(G〜G)に印加され、データライン(D〜D)を通じて当該画素(PX)にデータ電圧が印加されて所定の映像が液晶パネルに表示される。
データ駆動部223は、多数のデータドライブICを含む。データ駆動部223は、データライン(D〜D)にデータ電圧を提供するが、階調電圧発生部224から提供された多数の階調電圧の中で所定データに該当する階調電圧を選択し、選択された階調電圧をデータ電圧として画素(PX)に印加する。
階調電圧発生部224は、共通電圧を基準に正極性又は負極性の階調電圧を生成する。階調電圧発生部224は、データ駆動電圧(AVDD)が印加されるノードとグラウンドとの間に直列に接続された複数の抵抗を含んで、前記データ駆動電圧(AVDD)の電圧レベルを分配して前記階調電圧を生成するが、図示していない。階調電圧発生部224の内部回路はこれに限定されず、多様な形態で実現できる。
図5は、本発明の一実施形態による液晶表示装置のテストシステムを説明するためのブロック図である。
図5に示す液晶表示装置のテストシステム300は、被テスト液晶表示装置200′をエージングするテストシステム又はエージング後に最終検査するテストシステムでもよい。
図5を参照すれば、液晶表示装置のテストシステム300は、テスト用信号提供装置400と被テスト液晶表示装置200′とを含む。
テスト用信号提供装置400は、被テスト液晶表示装置200′をテストするためにテスト用外部クロック信号(TEXCLK)、テスト用外部映像信号(TEXDAT)、テスト用ディジタル駆動電圧(TDVDD)、テスト用データ駆動電圧(TAVDD)、テスト用ゲートオン電圧(TVon)及びテスト用ゲートオフ電圧(TVoff)を提供する。
ここで、テスト用外部クロック信号(TEXCLK)は被テスト液晶表示装置200′を駆動するための信号として、例えばフレームを区別する信号である垂直同期信号(Vsync)、データラインを区別する信号である水平同期信号(Hsync)、データが出力される区間にハイレベルであるデータイネーブル信号(DE)、メインクロック信号(MCLK)などがある。
テスト用外部映像信号(EXDAT)は、被テスト液晶表示装置200′のパターンテストのための映像信号であって、残像可否をテストするための信号又はクロストーク現象をテストするための信号でもよい。
エージングする段階で高電圧ストレス検査(High Voltage Stress;HVS)のため、テスト用信号提供装置400は、高電圧のテスト用電圧(TDVDD、TAVDD、TVon、TVoff)を提供する。例えば、テスト用ゲートオン電圧(TVon)は約32V、テスト用データ駆動電圧(TAVDD)は約16Vとしてもよい。
被テスト液晶表示装置200′は、信号処理部210′と、映像表示部220と、検査部230′及びメモリ部240と、を含む。
信号処理部210′は、テスト用信号提供装置400からテスト用外部クロック信号(TEXCLK)及びテスト用外部映像信号(TEXDAT)が入力されて、映像表示部220にテスト用内部クロック信号(TINCLK1、TINCLK2)及びテスト用内部映像信号(TINDAT)を提供する。
ここで、テスト用内部クロック信号(TINCLK1、TINCLK2)は映像表示部220内部にあるゲート駆動部(図示せず)を制御するテスト用ゲート制御信号(TINCLK1)と、データ駆動部(図示せず)を制御するテスト用データ制御信号(TINCLK2)であり、テスト用内部映像信号(TINDAT)はデータ駆動部(図示せず)が処理できるようにテスト用外部映像信号(TEXDAT)が変換された信号である。
検査部230′は、テスト用信号提供装置400から被テスト液晶表示装置200′を駆動することに必要なテスト用外部クロック信号(TEXCLK)が誤りなしに入力されたか否かを検査する。ここで、テスト用外部クロック信号(TEXCLK)に誤りが発生した場合は、例えばテスト用外部クロック信号(TEXCLK)が入力されない場合、又はデータイネーブル信号(DE)の長さが短くなるか、或いは長くなって入力された場合などの被テスト液晶表示装置200′が正常に駆動できない場合を含み、テスト用外部クロック信号(TEXCLK)の誤り有無はチェックサムにより検査できる。
また、検査部230はテスト用外部クロック信号(TEXCLK)に誤りが発生したか否かを示す検査信号(CHECK)をテスト用信号提供装置400にフィードバックする。
従って、テスト用信号提供装置400は、検査信号(CHECK)を通じて被テスト液晶表示装置200′の駆動に必要なテスト用外部クロック信号(EXCLK)が正常に入力されたか否か又は被テスト液晶表示装置200′の正常駆動可否が分かる。
また、テスト用信号提供装置400は、検査信号(CHECK)に応じてテスト用電圧(TDVDD、TAVDD、TVon、TVoff)を液晶表示装置200′に提供するか、又は遮断できる。
すなわち、テスト用外部クロック信号(TEXCLK)に誤りが発生する場合、検査部230は、所定形態の検査信号(CHECK)をフィードバックし、テスト用信号提供装置400は、前記検査信号(CHECK)が入力されてテスト用電圧(TDVDD、TAVDD、TVon、TVoff)の提供を遮断する。又はテスト用外部クロック信号(TEXCLK)に誤りが発生する場合、検査部230′は所定形態の検査信号(CHECK)をフィードバックし、テスト用信号提供装置400は、前記検査信号(CHECK)が入力されてテスト用電圧(TDVDD、TAVDD、TVon、TVoff)とテスト用外部クロック信号(TEXDAT)を提供し続ける。
従って、被テスト液晶表示装置200′が正常に駆動できない場合には、テスト用電圧(TDVDD、TAVDD、TVon、TVoff)の提供を遮断して被テスト液晶表示装置200′に過電流を防止して被テスト液晶表示装置200′を保護できる。
一方、メモリ部240と映像表示部220は、図3を参照して説明したように同一な機能をするため、同一な図面符号を使用し、それについての説明は省略する。
以上、添付した図面を参照して本発明の好適な実施形態を説明したが、当業者であれば、本発明の技術的思想や必須的な特徴を変更せずに他の具体的な形態で実施されうることを理解することができる。したがって、上述した好適な実施形態は、例示的なものであり、限定的なものではないと理解されるべきである。
本発明は、信号処理装置、液晶表示装置及び液晶表示装置のテストシステムに用いられうる。
本発明の一実施形態による信号処理装置を説明するためのブロック図である。 図1の検査部を説明するためのブロック図である。 本発明の一実施形態による液晶表示装置を説明するためのブロック図である。 図3の映像表示部を説明するためのブロック図である。 本発明の一実施形態による液晶表示装置のテストシステムを説明するためのブロック図である。
符号の説明
10 信号処理装置
100 外部信号提供部
200 液晶表示装置
210 信号処理部
220 映像表示部
221 液晶パネル
222 ゲート駆動部
223 データ駆動部
224 階調電圧発生部
230 検査部
232 チェックサムロジック部
234 比較部
236 検査信号生成部
240 メモリ部
250 駆動電圧発生部
300 液晶表示装置のテストシステム
400 テスト用信号提供装置

Claims (16)

  1. 外部クロック信号と外部駆動電圧とを提供し、検査信号を外部に出力する外部信号提供部と、
    前記外部クロック信号に対応する基準データを記憶するメモリ部と、
    前記外部クロック信号と前記基準データとを比較してその結果によって前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号を前記外部信号提供部にフィードバックする検査部とを含むことを特徴とする信号処理装置。
  2. 前記検査部は、前記外部クロック信号についてのチェックサムにより前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号をフィードバックすることを特徴とする請求項1に記載の信号処理装置。
  3. 前記外部駆動電圧が入力されてゲートオン/オフ電圧及びデータ駆動電圧を生成する駆動電圧発生部をさらに含むことを特徴とする請求項2に記載の信号処理装置。
  4. 前記外部信号提供部は、前記外部クロック信号の入力時誤りが発生した場合を示す所定形態の前記検査信号がフィードバックされて前記外部駆動電圧の提供を遮断することを特徴とする請求項3に記載の信号処理装置。
  5. 前記外部クロック信号は、メインクロック信号、垂直同期信号、水平同期信号又はデータイネーブル信号であることを特徴とする請求項4に記載の信号処理装置。
  6. 前記メモリ部は、EEPROMであることを特徴とする請求項5に記載の信号処理装置。
  7. 外部映像信号、外部クロック信号及び駆動電圧を提供し、検査信号を外部に出力する外部信号提供部と、
    前記外部クロック信号に対応する基準データを記憶するメモリ部と、
    前記外部映像信号が入力されて内部映像信号を提供し、前記外部クロック信号が入力されて内部クロック信号を提供する信号処理部と、
    前記内部クロック信号に応答して前記内部映像信号に対応する所定の映像を表示する映像表示部と、
    前記駆動電圧が入力されて前記映像表示部が駆動することに必要な多数の内部駆動電圧を生成する駆動電圧発生部と、
    前記外部クロック信号と前記基準データとを比較してその結果によって前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号を前記外部信号提供部にフィードバックする検査部とを含むことを特徴とする液晶表示装置。
  8. 前記検査部は、前記外部クロック信号についてのチェックサムにより前記外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号をフィードバックすることを特徴とする請求項7に記載の液晶表示装置。
  9. 前記外部信号提供部は、前記外部クロック信号の入力時誤りが発生した場合を示す所定形態の前記検査信号がフィードバックされて前記駆動電圧の提供を遮断することを特徴とする請求項8に記載の液晶表示装置。
  10. 前記外部クロック信号は、メインクロック信号、垂直同期信号、水平同期信号又はデータイネーブル信号であることを特徴とする請求項9に記載の液晶表示装置。
  11. 前記メモリ部は、EEPROMであることを特徴とする請求項10に記載の液晶表示装置。
  12. テスト用外部映像信号、テスト用外部クロック信号及びテスト用駆動電圧を提供するテスト用信号提供装置と、
    前記テスト用外部クロック信号に対応する基準データを記憶するメモリ部と、
    前記テスト用外部映像信号が入力されてテスト用内部映像信号を提供し、前記テスト用外部クロック信号が入力されてテスト用内部クロック信号を提供する信号処理部と、
    前記テスト用内部クロック信号に応答して前記テスト用内部映像信号に対応する所定のテスト映像を表示する映像表示部と、
    前記テスト用外部クロック信号と前記基準データを比較してその結果によって前記テスト用外部クロック信号が誤りなしに入力されたか否かを示す検査信号を前記テスト用信号提供装置にフィードバックする検査部と、
    前記テスト駆動電圧によって駆動される被テスト液晶表示装置とを含むことを特徴とする液晶表示装置のテストシステム。
  13. 前記検査部は、前記テスト用外部クロック信号についてのチェックサムにより前記テスト用外部クロック信号が誤りなしに入力されたか否かを示す前記検査信号をフィードバックすることを特徴とする請求項12に記載の液晶表示装置のテストシステム。
  14. 前記テスト用信号提供装置は、前記外部クロック信号の入力時誤りが発生した場合を示す所定形態の前記検査信号がフィードバックされて前記テスト用駆動電圧の提供を遮断することを特徴とする請求項13に記載の液晶表示装置のテストシステム。
  15. 前記テスト用外部クロック信号は、メインクロック信号、垂直同期信号、水平同期信号又はデータイネーブル信号であることを特徴とする請求項14に記載の液晶表示装置のテストシステム。
  16. 前記メモリ部は、EEPROMであることを特徴とする請求項15に記載の液晶表示装置のテストシステム。
JP2006261768A 2006-02-08 2006-09-27 信号処理装置、液晶表示装置及び液晶表示装置のテストシステム Pending JP2007212433A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060012119A KR20070080720A (ko) 2006-02-08 2006-02-08 신호 처리 장치, 액정 표시 장치 및 액정 표시 장치의테스트 시스템

Publications (2)

Publication Number Publication Date
JP2007212433A true JP2007212433A (ja) 2007-08-23
JP2007212433A5 JP2007212433A5 (ja) 2009-08-27

Family

ID=38333676

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006261768A Pending JP2007212433A (ja) 2006-02-08 2006-09-27 信号処理装置、液晶表示装置及び液晶表示装置のテストシステム

Country Status (3)

Country Link
US (1) US20070182870A1 (ja)
JP (1) JP2007212433A (ja)
KR (1) KR20070080720A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020052080A1 (zh) * 2018-09-10 2020-03-19 惠科股份有限公司 显示装置和驱动方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100952822B1 (ko) * 2008-06-16 2010-04-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR101314863B1 (ko) * 2010-05-04 2013-10-22 (주)엠씨테크놀로지 표시 장치 및 그 구동 방법
KR101314864B1 (ko) * 2010-05-04 2013-10-10 (주)엠씨테크놀로지 구동 장치 및 이를 포함하는 표시 장치
KR101906310B1 (ko) * 2011-12-16 2018-10-11 엘지디스플레이 주식회사 액정표시장치용 타이밍 콘트롤러 및 이의 구동방법
TWI506608B (zh) * 2013-02-08 2015-11-01 Novatek Microelectronics Corp 顯示裝置、驅動晶片以及錯誤信息的傳輸方式
CN104008712B (zh) * 2013-02-22 2016-08-03 联咏科技股份有限公司 显示装置、驱动芯片以及错误信息的传输方法
CN107967905A (zh) * 2018-01-02 2018-04-27 京东方科技集团股份有限公司 验证显示面板时序信号的装置、方法以及显示面板和设备
CN113920957B (zh) * 2021-10-29 2022-07-26 重庆惠科金渝光电科技有限公司 液晶显示设备及其驱动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09288136A (ja) * 1996-04-24 1997-11-04 Nec Corp Lcdインターフェース信号検査方法及び装置
JP2002072983A (ja) * 2000-09-01 2002-03-12 Canon Inc 表示装置及びその制御方法
JP2002207458A (ja) * 2001-01-10 2002-07-26 Hitachi Ltd 液晶表示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5734274A (en) * 1996-03-11 1998-03-31 Intel Corporation Fuse-programmable method and apparatus for preventing a semiconductor device from operating at speed greater than an approved speed
US6349399B1 (en) * 1998-09-03 2002-02-19 Micron Technology, Inc. Method and apparatus for generating expect data from a captured bit pattern, and memory device using same
US6873926B1 (en) * 2001-02-27 2005-03-29 Cisco Technology, Inc. Methods and apparatus for testing a clock signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09288136A (ja) * 1996-04-24 1997-11-04 Nec Corp Lcdインターフェース信号検査方法及び装置
JP2002072983A (ja) * 2000-09-01 2002-03-12 Canon Inc 表示装置及びその制御方法
JP2002207458A (ja) * 2001-01-10 2002-07-26 Hitachi Ltd 液晶表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020052080A1 (zh) * 2018-09-10 2020-03-19 惠科股份有限公司 显示装置和驱动方法
US11295692B2 (en) 2018-09-10 2022-04-05 HKC Corporation Limited Display device and driving method

Also Published As

Publication number Publication date
US20070182870A1 (en) 2007-08-09
KR20070080720A (ko) 2007-08-13

Similar Documents

Publication Publication Date Title
JP2007212433A (ja) 信号処理装置、液晶表示装置及び液晶表示装置のテストシステム
JP6034033B2 (ja) 配線および逆多重化部の不良検出方法、不良検出装置および不良検出装置を含む表示パネル
KR102482034B1 (ko) 유기전계발광 표시장치 및 그의 리페어 방법
CN101635127A (zh) 显示器件及其驱动方法
US10388209B2 (en) Interface circuit
KR20180014328A (ko) 표시장치, 게이트 드라이버 및 게이트 드라이버의 구동 방법
KR101304415B1 (ko) 표시 장치
US11990103B2 (en) Interface circuit, source driver, and display device
KR20200042989A (ko) 스캔 구동 장치 및 이를 포함하는 표시 장치
US20170270888A1 (en) Electrooptical device, control method of electrooptical device, and electronic device
KR20090067627A (ko) 액정표시장치용 검사장치 및 그 제어방법
KR20140137501A (ko) 표시장치
US10290278B2 (en) Electrooptical device, electronic device, and control method of electrooptical device
US10706808B2 (en) Display device
KR102503786B1 (ko) 서브프레임에 기반한 디지털 구동 장치 및 이를 포함하는 표시장치
JP2022154047A (ja) 表示装置、表示ドライバ、及び故障検査方法
US10056053B2 (en) Electrooptical device, control method of electrooptical device and electronic device
JP6697217B2 (ja) 表示装置及び表示ドライバの制御方法
KR102065667B1 (ko) 디스플레이 구동회로 및 이를 포함하는 디스플레이 장치
CN114944885B (zh) 电路装置、电子设备以及图像处理方法
KR102652558B1 (ko) 표시장치
JP2009300550A (ja) 液晶表示装置
KR20070079181A (ko) 액정 표시 장치의 테스트용 전압 제공 장치 및 액정 표시장치의 테스트 시스템
JP2004126435A (ja) 表示用駆動装置
KR100812058B1 (ko) 유기전계발광 표시장치

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090710

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090710

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100611

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120313

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120807