Nothing Special   »   [go: up one dir, main page]

JP2007129719A - 補償付き増幅器 - Google Patents

補償付き増幅器 Download PDF

Info

Publication number
JP2007129719A
JP2007129719A JP2006299307A JP2006299307A JP2007129719A JP 2007129719 A JP2007129719 A JP 2007129719A JP 2006299307 A JP2006299307 A JP 2006299307A JP 2006299307 A JP2006299307 A JP 2006299307A JP 2007129719 A JP2007129719 A JP 2007129719A
Authority
JP
Japan
Prior art keywords
input
amplifier
output
ota
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006299307A
Other languages
English (en)
Other versions
JP2007129719A5 (ja
Inventor
Sehat Sutardja
スタージャ セハット
Aram Farbod
アラム ファーボッド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Marvell World Trade Ltd
Original Assignee
Marvell World Trade Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/264,921 external-priority patent/US7202733B1/en
Priority claimed from US11/292,436 external-priority patent/US7161420B1/en
Priority claimed from US11/292,589 external-priority patent/US7199656B1/en
Application filed by Marvell World Trade Ltd filed Critical Marvell World Trade Ltd
Publication of JP2007129719A publication Critical patent/JP2007129719A/ja
Publication of JP2007129719A5 publication Critical patent/JP2007129719A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/42Modifications of amplifiers to extend the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/005Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/36Indexing scheme relating to amplifiers the amplifier comprising means for increasing the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

【課題】多段の増幅回路において、高利得になるにつれミラー効果が無視できなくなり所望の帯域が得られなくなる。ミラー効果を補償する増幅器を提案する。
【解決手段】増幅器回路は、第1の増幅器の出力に接続する入力を有する第1の演算トランスコンダクタンス増幅器(OTA)を備える。第3の増幅器は、第1の増幅器の入力に接続する入力、及び出力を有する。第4のOTAは、第3の増幅器の出力に接続する入力、及び出力を有する。フィードバック抵抗は、第4のOTAの入力及び出力に接続する。キャパシタは、第4のOTAの出力及び第2のOTAの入力に接続する。
【選択図】図6

Description

発明の分野
[0001]本発明は、増幅器に関するものであり、特に、補償付き増幅器に関するものである。
発明の背景
[0002]増幅器は、1段以上のステージを含むことがある。各ステージは利得を提供する増幅器を含むことがある。周波数が増加するにつれて、増幅器によって提供される利得は低下し、このことが増幅器の帯域幅を制限する。電子計算デバイスの動作周波数が増加するにつれて、高帯域幅、高利得、そして低雑音を有する増幅器が徐々に重要になってきている。
[0003]ミラー補償は、利得ステージの実効入力キャパシタンスを増加させることによって、利得ステージの主要極をより低い周波数へ移動させる従来型の周波数補償技術である。ミラー補償回路は、ミラー効果を利用するミラーキャパシタンスを含む。ミラーキャパシタンスがフィードバック構成に接続される場合に、キャパシタンスは増幅器の入力にでは非常に大きく見える。主要極は、この方法を用いてより低い周波数へ移されるが、システムの利得及び帯域幅は依然として多少制限されている。
[0004]ここで、図1及び2を参照する。これらの図は、ミラー補償付きの増幅器回路10を示しており、当該回路10は、第1の増幅器14及び第2の増幅器16を含んでいる。第1の増幅器14の出力は、第2の増幅器16の入力に接続している。ミラーキャパシタンス18の第1の端部は、第2の増幅器16の入力に接続しており、ミラーキャパシタンス18の第2の端部は、第2の増幅器16の出力に接続している。
[0005]増幅器回路10の入力電圧は、第1の増幅器14の入力に印加される。増幅器回路10の出力電圧は、第2の増幅器16の出力から参照される。ミラー補償の結果、第2の増幅器16のトランスコンダクタンスgが増大され、このことが増幅器回路10の帯域幅を増大する。図2において見ることができるように、ミラー補償付きの増幅器の利得は20dB/decadeの傾きを有する。
[0006]増幅器はスイッチドキャパシタ入力信号と共に使用されることもある。スイッチドキャパシタ入力信号は、アナログ・デジタル変換器(ADC)、デジタル・アナログ変換器(DAC)、フィルタ、及び/又は、その他の回路で生成される。図1に示すような従来型の増幅器は、特にスイッチドキャパシタ入力信号に対して、許容可能な雑音レベルで十分な利得及び帯域幅を提供することが難しいときがある。
発明の概要
[0007]増幅器回路は入力と出力を有する第1の増幅器を備える。第2の演算トランスコンダクタンス増幅器(OTA)は、第1の増幅器の出力に接続する入力を有する。第3の増幅器は、第1の増幅器の入力に接続する入力と、出力と、を有する。第4のOTAは、第3の増幅器の出力に接続する入力と、出力と、を有する。フィードバック抵抗は、第4のOTAの入力及び出力に接続する。キャパシタは、第4のOTAの出力に接続し、第2のOTAの入力に接続する。
[0008]別の特徴において、N台のOTAが直列接続され、ここで、Nは零より大きい整数である。N台のOTAのうちの最初のOTAの入力は第1の増幅器の出力に接続し、N台のOTAのうちの最後のOTAの出力は第2のOTAの入力に接続する。第3の増幅器の入力は第1の増幅器に容量的に接続される。スイッチドキャパシタ回路は、第3の増幅器の入力及び出力に選択的に接続する。
[0009]別の特徴において、スイッチドキャパシタ回路は、第3の増幅器の入力に接続する第1の端子を有する第1のスイッチを備える。第2のスイッチは、第3の増幅器の出力に接続する第1の端子を有する。キャパシタは、第1のスイッチの第2の端子及び第2のスイッチの第2の端子に接続する一端を有する。
[0010]デジタル・アナログ変換器が、本増幅器回路を備え、この増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。アナログ・デジタル変換器が、本増幅器回路を備え、この増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。フィルタが、本増幅器回路を備え、増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。
[0011]増幅器回路は、入力、出力、入力と出力との間の低周波パス、並びに、入力と出力との間にあり高周波パスを備える。高周波パスは、入力及び出力を有する第1の増幅器と、第1の増幅器の出力に接続する入力及び低周波パスに容量的に接続された出力を有する第1の演算トランスコンダクタンス増幅器(OTA)と、第1のOTAの入力及び出力に接続する抵抗とを含む。
[0012]別の特徴において、低周波パスはN台のOTAを含み、ここで、Nは1より大きい整数であり、N台のOTAのうちの最初のOTAは入力に接続し、N台のOTAのうちの最後のOTAは出力に接続する。第1の増幅器は、N台のOTAのうちの最初のOTAの入力に接続し、第1のOTAは、N台のOTAのうちの最後のOTAの入力に接続する。低周波パスは第2の増幅器を備える。低周波パスは、第2の増幅器と、直列接続されたN台のOTAとを含み、ここで、Nは零より大きい整数であり、第2の増幅器は入力に接続し、N台のOTAのうちの最後のOTAの出力は出力に接続する。
[0013]増幅器回路は、入力、出力、入力と出力との間の低周波パス、並びに、入力と出力との間にある高周波パスを備える。高周波パスは、増幅を行い、且つ入力及び出力を有する第1の増幅手段と、トランスコンダクタンスを提供し、第1の増幅手段の出力に接続する入力及び低周波パスに容量的に接続された出力を有する第1のトランスコンダクタンス手段と、第1のトランスコンダクタンス手段の入力及び出力に接続する抵抗を提供する抵抗手段とを含む。
[0014]別の特徴において、低周波パスは、トランスコンダクタンスを提供するN台のトランスコンダクタンス手段を含み、ここで、Nは1より大きい整数であり、N台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段は入力に接続し、N台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段は出力に接続する。第1の増幅手段は、N台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段の入力に接続し、第1のトランスコンダクタンス手段はN台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段の入力に接続する。
[0015]別の特徴において、低周波パスは、増幅を行う第2の増幅手段を備える。低周波パスは、増幅を行う第2の増幅手段と、直列接続されたN台のトランスコンダクタンス手段とを含み、ここで、Nは零より大きい整数であり、第2の増幅手段は入力に接続し、N台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段の出力は出力に接続する。デジタル・アナログ変換器が、本増幅器回路を備え、この増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。アナログ・デジタル変換器が、本増幅器回路を備え、この増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。フィルタが、本増幅器回路を備え、この増幅器回路の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。
[0016]増幅器回路は、入力、出力、及び入力と出力との間の低周波パスを備える。入力と出力との間の高周波パスが、増幅を行い入力に接続する第1の増幅手段と、トランスコンダクタンスを提供し、第1の増幅手段の出力に接続する入力、及び低周波パスに容量的に接続された出力を有する第2のトランスコンダクタンス手段と、を含む。抵抗を提供する抵抗手段は、第2のトランスコンダクタンス手段の入力及び出力に接続する。
[0017]別の特徴において、低周波パスは、トランスコンダクタンスを提供するN台のトランスコンダクタンス手段を含み、Nは1より大きい整数である。N台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段は入力に接続し、N台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段は出力に接続する。第1の増幅手段はN台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段の入力と通信し、第2のトランスコンダクタンス手段はN台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段の入力に接続する。N台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段は、第1の増幅手段の非反転入力及び反転入力に接続する反転入力及び非反転入力を有する。キャパシタンスを提供するキャパシタンス手段は出力に接続する。低周波パスは、増幅を行う第3の増幅手段と、トランスコンダクタンスを提供し、直列接続されたN台のトランスコンダクタンス手段を含み、ここで、Nは零より大きい整数である。第3の増幅手段は入力に接続し、N台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段は出力に接続する。
[0018]増幅器回路は、入力及び出力を有する第1の演算トランスコンダクタンス(OTA)を備える。第2のOTAは、第1のOTAの出力に接続する入力を有する。第3のOTAは第1のOTAの入力に接続する入力を有する。第4のOTAは、第3のOTAの出力に接続する入力、及び第2のOTAの入力に接続する出力を有する。スイッチドキャパシタ回路は、第3のOTAの入力と第3のOTAの出力のうちの少なくとも一方に容量を選択的に接続する。
[0019]別の特徴において、抵抗が、第4のOTAの入力に接続する入力、及び第4のOTAの出力に接続する出力を有する。第3のOTAの入力は、第1のOTAの入力に容量的に接続される。スイッチドキャパシタ回路は、第3のOTAの入力に接続する第1の端子を有する第1のスイッチ、第3のOTAの出力に接続する第1の端子を有する第2のスイッチ、及び第1のスイッチと第2のスイッチの第2の端子に接続する一端を有するキャパシタを備える。
[0020]別の特徴において、キャパシタは、第1のOTAの入力に接続する一端と、第2のOTAの出力に接続する反対端とを有する。N台の追加のOTAは、第1のOTAの出力と第2のOTAの入力との間に直列接続される。
[0021]デジタル・アナログ変換器が、本増幅器回路を備え、第1のOTAの入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。アナログ・デジタル変換器が、本増幅器回路を備え、第1のOTAの入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。フィルタが、本増幅器回路を備え、第1のOTAの入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える。スイッチドキャパシティブ入力信号は、第1のフェーズ及び第2のフェーズを含み、スイッチドキャパシタ回路内のスイッチは、スイッチドキャパシティブ入力信号の第1のフェーズ及び第2のフェーズに基づいて切り替えられる。
[0022]増幅器回路は、トランスコンダクタンスを提供し、入力及び出力を有する第1のトランスコンダクタンス手段を含む。第2のトランスコンダクタンス手段は、トランスコンダクタンスを提供し、第1のトランスコンダクタンス手段の出力に接続する入力を有する。第3のトランスコンダクタンス手段は、トランスコンダクタンスを提供し、第1のトランスコンダクタンス手段の入力に接続する入力を有する。第4のトランスコンダクタンス手段は、トランスコンダクタンスを提供し、第3のトランスコンダクタンス手段の出力に接続する入力、及び第2のトランスコンダクタンス手段の入力に接続する出力を有する。スイッチキャパシタ手段は、キャパシタンスを選択的に提供し、第3のトランスコンダクタンス手段の入力と選択的に接続する入力、及び第3のトランスコンダクタンス手段の出力と選択的に接続する出力を有する。
[0023]別の特徴において、抵抗を提供する抵抗手段は、第4のトランスコンダクタンス手段の入力に接続する入力、及び第4のトランスコンダクタンス手段の出力に接続する出力を有する。第3のトランスコンダクタンス手段の入力は、第1のトランスコンダクタンス手段の入力に容量的に接続される。スイッチドキャパシタ手段は、スイッチングを行い、第3のトランスコンダクタンス手段の入力に接続する第1の端子を有する第1のスイッチング手段と、スイッチングを行い、第3のトランスコンダクタンス手段の出力に接続する第1の端子を有する第2のスイッチング手段と、キャパシタンスを提供し、第1及び第2のスイッチング手段の第2の端子に接続する一端を有するキャパシタンス手段とを備える。
[0024]別の特徴において、キャパシタンスを提供するキャパシタンス手段は、第1のトランスコンダクタンス手段の入力に接続する一端と、第2のトランスコンダクタンス手段の出力に接続する反対端とを有する。トランスコンダクタンスを提供するN台のトランスコンダクタンス手段が、第1のトランスコンダクタンス手段の出力と第2のトランスコンダクタンス手段の入力との間に直列接続されており、ここで、Nは零より大きい整数である。
[0025]デジタル・アナログ変換器が、本増幅器回路を備え、第1のトランスコンダクタンス手段の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。アナログ・デジタル変換器が、本増幅器回路を備え、第1のトランスコンダクタンス手段の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。フィルタが、本増幅器回路を備え、第1のトランスコンダクタンス手段の入力へ入力されるスイッチドキャパシティブ入力信号を生成する手段を更に備える。スイッチドキャパシティブ入力信号は、第1のフェーズと第2のフェーズを含む。スイッチドキャパシタ手段内の第1及び第2のスイッチング手段は、スイッチドキャパシティブ入力信号の第1のフェーズと第2のフェーズに基づいて切り替えられる。本増幅器回路は、差動モードで構成される。
[0026]増幅器回路は、入力及び出力を備え、第1の利得、第1の帯域幅、及び第1の出力インピーダンスを有する第1の増幅器を備える。第2の増幅器モジュールは、第1の増幅器の入力に接続する入力、及び出力を備え、第1の利得より小さい第2の利得、第1の帯域幅より大きい第2の帯域幅、及び第1の出力インピーダンスより小さい出力インピーダンスを有する。キャパシタは、第2の増幅器モジュールの出力、及び第1の増幅器の出力に接続する。
[0027]別の特徴において、第1の利得は100以上であり、第2の利得は100未満である。第2の増幅器モジュールは、演算トランスコンダクタンス増幅器を含む。第2の増幅器モジュールは、第1の増幅器の入力に接続する入力、及び出力を有する第3の増幅器と、第3の増幅器の出力に接続する入力、及び出力を有する第4の演算トランスコンダクタンス増幅器(OTA)と、第4のOTAの入力及び出力に接続する第1の抵抗と、を備える。
[0028]別の特徴において、第3の演算トランスコンダクタンス増幅器(OTA)が、第1の増幅器の出力に接続する。N台の演算トランスコンダクタンス増幅器(OTA)は直列接続されており、ここで、Nは零より大きい整数である。N台のOTAのうちの最初のOTAの入力は第1の増幅器の出力に接続し、N台のOTAのうちの最後のOTAの出力は第3のOTAの入力に接続する。
[0029]増幅器回路は、増幅を行い、入力及び出力を備え、第1の利得、第1の帯域幅、及び第1の出力インピーダンスを有する第1の増幅手段を備える。増幅を行う第2の増幅モジュール手段は、入力及び出力を備え、第1の利得より小さい第2の利得、第1の帯域幅より大きい第2の帯域幅、及び第1の出力インピーダンスより小さい出力インピーダンスを有する。キャパシタンスを提供するキャパシタンス手段は、第2の増幅モジュール手段の出力及び第1の増幅手段の出力に接続する。
[0030]別の特徴において、第1の利得は100以上であり、第2の利得は100未満である。第2の増幅モジュール手段は演算トランスコンダクタンス増幅器を含む。第2の増幅モジュール手段は、増幅を行い、第1の増幅手段の入力に接続する入力、及び出力を有する第3の増幅手段と、トランスコンダクタンスを提供し、第3の増幅手段の出力に接続する入力、及び出力を有する第4のトランスコンダクタンス手段と、第4のトランスコンダクタンス手段の入力及び出力に接続する抵抗を提供する抵抗手段と、を備える。
[0031]別の特徴において、トランスコンダクタンスを提供する第3のトランスコンダクタンス手段が、第1の増幅手段の出力に接続する。トランスコンダクタンスを提供するN台のトランスコンダクタンス手段が直列接続されており、ここで、Nは零より大きい整数である。N台のトランスコンダクタンス手段のうちの最初のトランスコンダクタンス手段の入力は第1の増幅手段の出力に接続し、N台のトランスコンダクタンス手段のうちの最後のトランスコンダクタンス手段の出力は第3のトランスコンダクタンス手段の入力に接続する。
[0032]本発明の更なる適用範囲は、以下に記載する詳細な説明から明白になる。詳細な説明及び具体的な実施例は、発明の好ましい実施形態を示すが、例示の目的だけを意図するものであり、発明の範囲を制限することを意図するものではないことを理解すべきである。
[0033]本発明は、詳細な説明及び添付図面からより完全に理解されよう。
好ましい実施形態の詳細な説明
[0056]以下の(複数の)好ましい実施形態の説明は、本質的に単なる例示であり、決して発明、発明の応用、又は、発明の使用を制限することを意図するものではない。本明細書で使用されるように、モジュール、回路、及び/又は、装置という用語は、特定用途向け集積回路(ASIC)、電子回路、一つ以上のソフトウェア又はファームウェアプログラムを実行するプロセッサ(共有、専用、又は、グループ)及びメモリ、組み合わせ論理回路、並びに/若しくは、上記の機能を提供するその他の適当なコンポーネントを指す。本明細書で使用されるように、A、B、及びCのうちの少なくとも一つという語句は、非排他的論理和を使用する論理的な(A又はB又はC)を意味するように解釈されるべきである。方法中のステップは本発明の原理を変更することなく異なる順序で実行してよいことを理解すべきである。明確にするために、同じ参照番号を類似した要素を特定するために図面中で使用する。
[0057]次に図3Aを参照する。この図は、本発明による補償付きの増幅器回路50の電気回路図を示している。増幅器回路の特定の実施例を示して説明するが、その他の組み合わせも考えられる。増幅器回路50は、入力及び出力を有する第1の増幅器モジュール52を含む。増幅器モジュール52の入力は、増幅器モジュール55の入力に接続している。増幅器モジュール55の出力は、キャパシタ56によって増幅器モジュール52の出力に接続されている。
[0058]増幅器モジュール55は、増幅器52の利得より小さい利得を有していてもよい。増幅器モジュール52は、100以上の利得を有していてもよい。増幅器モジュール55は、100未満の利得を有していてもよい。幾つかの実装形態では、増幅器モジュール55の利得は、実質的に100未満である。増幅器モジュール55は、非常に大きい帯域幅及び小さい出力インピーダンスを有していてもよい。増幅器モジュール55は、増幅器モジュール52の帯域幅より大きい帯域幅を有する。増幅器モジュール52の出力インピーダンスは、増幅器モジュール55の出力インピーダンスより大きくてもよい。増幅器モジュール55は、トランスインピーダンス増幅器を含んでいてもよい。増幅器回路50は、第1のDCパス57及び第2の高周波パス58を有している。
[0059]次に図3B〜3Dを参照する。増幅器の種々の組み合わせを、増幅器回路50の増幅器モジュール52及び55に使用することが可能である。特定の実施例が示されているが、その他の組み合わせも考えられる。図3Bでは、増幅器モジュール52は、増幅器53を含んでいてもよい。図3Cでは、増幅器モジュール55は、トランスインピーダンス増幅器を含んでいてもよい。図3Dでは、増幅器モジュール52は、ミラー補償増幅器を含んでいてもよい。更に別の変形態様も考えられる。
[0060]図3Cを再び参照する。増幅器回路50は、増幅器モジュール52を含んでおり、このモジュール52は、第1の増幅器53を含んでおり、当該第1の増幅器53は、第2の増幅器54の入力に接続する出力を有している。増幅器53の入力は、増幅器モジュール55に接続している。増幅器モジュール55は、増幅器62、増幅器66、及びフィードバック抵抗70を含んでいる。増幅器62の出力は、増幅器66の入力に接続されている。フィードバック抵抗70は、増幅器66の入力と増幅器66の出力との間に接続されている。容量素子56は、増幅器66の出力を増幅器54の入力に容量的に接続している。増幅器53及び54は、DC利得パス80を提供する。DC利得パス80の利得は、追加の増幅器を使用して調整可能である。増幅器62及び66、並びにキャパシタ56は、高周波利得パス84を提供する。
[0061]次に、図3Dを参照する。増幅器モジュール52は、増幅器53と、容量性フィードバックCを有するミラー補償増幅器85と、を含んでいてもよい。追加の増幅器86は、ミラー補償増幅器85の出力と増幅器54の入力との間に設けられている。更に別の組み合わせも考えられる。
[0062]次に、図4A〜4Cを参照する。これらの図は、増幅器回路の利得及び帯域幅を説明する例示的なグラフを示している。理解できるように、図3Aにおける増幅器回路50は、更なる帯域幅をより高い利得値で有している。利得の傾きは、40dB/decadeに増加されており、これによって、利得が、後に、しかしより急速に低下する。追加の利得ステージは、傾きを60dB/decadeに、図4Bに示されるように、更に増加させる。ステージ及び/又は構造次第では、利得帯域幅応答の領域は、図4Cに示されるように、20、40、60dB/decade等の傾きを有することがある。
[0063]次に、図5及び6を参照する。これらの図は、補償及び追加の利得付きの別の増幅器の電気回路図を示している。1台以上の追加の増幅器をDC利得パス80に設けて、更なる利得を提供してもよい。図5では、増幅器回路90は、増幅器53及び101を含んでおり、当該増幅器53及び101は、増幅器90の入力と増幅器54との間に接続されている。図6では、増幅器回路100は、一以上の追加の増幅器101−Mを含んでおり、当該増幅器101−Mは、増幅器52−2と54との間に接続されている。なお、Mは1より大きい整数である。理解できるように、追加の増幅器ステージをDCパスに追加して、必要に応じて更なる利得を提供してもよい。
[0064]本発明による増幅器回路は、低周波数と高周波数の両者で利得を向上し、整定時間を向上している。増幅器回路は、各ステージを非カスコード構成にすることができるので、低電圧で動作しながら高利得を有している。
[0065]次に、図7A及び7Bを参照する。増幅器回路108は、入力と、増幅器114の入力に接続された出力とを有する増幅器110を含んでいる。増幅器110の入力は、キャパシタ116によって増幅器118の入力に接続されている。増幅器118の出力は、増幅器120の入力に接続されている。増幅器120の出力は、キャパシタ122によって増幅器114の入力に接続されている。
[0066]フィードバック抵抗124は、増幅器120の入力と出力に接続されている。フィードバック抵抗126は、増幅器118の入力と出力に接続されている。フィードバック抵抗126は、高抵抗値を有していてもよい。例えば、このフィードバック抵抗は、抵抗124の抵抗値より高い抵抗値を有していてもよい。フィードバック抵抗126は、非常に高い抵抗、例えば、略無限大に近い抵抗を有していてもよい。負荷キャパシタ128を、増幅器114の出力に接続してもよい。図7Bでは、比較的高いフィードバック抵抗128に関連した寄生容量129が、回路の帯域幅を制限する傾向がある。
[0067]図7Cに、本発明による増幅器回路130を示す。増幅器回路130は、スイッチドキャパシタを備えて、寄生容量に伴う問題無しに高フィードバック抵抗126をシミュレートしてもよい。増幅器回路130は、増幅器114の入力に接続された出力を有する増幅器110を備えている。増幅器110の入力は、キャパシタ116によって増幅器118の入力にも接続されている。増幅器118の出力は、増幅器120の入力に接続されている。増幅器120の出力は、キャパシタ122によって増幅器114の入力に接続されている。
[0068]増幅器118の入力及び出力は、スイッチドキャパシタ回路131に接続していてもよい。スイッチドキャパシタ回路131は、第1のスイッチ132及び第2のスイッチ134を有している。キャパシタ136は、スイッチ132及び134と、グランドのような基準電位との間に接続されている。第1のフェーズΦの間に、第1のスイッチ132が閉じられ、第2のスイッチ134が開かれて、キャパシタ136が充電される。第2のフェーズΦの間に、第1のスイッチ132が開かれ、第2のスイッチ134が閉じられ、これによってキャパシタ136を放電させる。第1及び第2のフェーズは、スイッチド入力の第1及び第2のフェーズに対応し、及び/又は、その逆に対応していてもよい。フィードバック抵抗124は、増幅器120の入力と出力に接続されている。負荷キャパシタ146を増幅器114の出力に接続してもよい。幾つかの用途では、増幅器130はスイッチド入力を受けてもよい。スイッチド入力は、容量性ADC、DAC、フィルタなどに見られるようなスイッチドキャパシティブ入力であってもよい。
[0069]次に、図8及び9を参照する。これらの図は、スイッチドキャパシタ回路148と図7Cの増幅器130とを備える例示的な回路を示している。増幅器回路130への入力電圧は、スイッチドキャパシティブ入力であってもよい。スイッチドキャパシティブ入力は、フィルタ、デジタル・アナログ変換器(DAC)、アナログ・デジタル変換器(ADC)、及びその他の回路のような回路において生成されてもよい。理解できるように、その他のタイプの入力及び/又は他のスイッチドキャパシタ回路を使用してもよい。スイッチドキャパシタ回路148は、第1のスイッチ152及び第2のスイッチ154を有している。キャパシタ158は、スイッチ152及び154と、グランドのような基準電位との間に接続されている。第1のフェーズΦの間に、第1のスイッチ152が閉じられ、第2のスイッチ154が開かれて、キャパシタ158が充電される。第2のフェーズΦの間に、第1のスイッチ152が開かれ、第2のスイッチ154が閉じられて、キャパシタ158が増幅器100を介して放電する。
[0070]次に、図10を参照する。増幅器回路180は、図7Cに示した増幅器回路と類似しており、増幅器182−1、182−2、...、182−Xを更に備えている。ここで、Xはゼロより大きい整数である。追加の増幅器182は、図4に示した領域200における利得帯域幅応答の傾きを増加させる傾向がある。
[0071]上記の増幅器回路は、いずれも差動モードで構成することが可能である。例えば、ここで図11を参照すると、図7Cの増幅器が差動モードで構成されている。本明細書に記載されているその他の増幅器も同様に差動モードで構成してもよい。同図は、差動スイッチド入力を受ける本発明による増幅器202を示している。増幅器202は、差動増幅器110Dを備えており、当該増幅器110Dは、差動増幅器114Dの差動入力に接続された差動出力を有している。差動増幅器110Dの差動入力は、キャパシタ116−1及び116−2によって差動増幅器118Dの差動入力に更に接続されている。差動増幅器118Dの差動出力は、差動増幅器120Dの差動入力に接続されている。差動増幅器120Dの差動出力は、キャパシタ122−1及び122−2によって差動増幅器114Dの差動入力に接続されている。
[0072]差動増幅器118Dの差動入力及び差動出力は、スイッチドキャパシタ回路131−1及び131−2に接続している。負荷キャパシタ(図示せず)を、差動増幅器114Dの差動出力に接続してもよい。
[0073]本明細書で説明した増幅器は、増幅器、演算増幅器、演算トランスコンダクタンス増幅器(OTA)、ミラー補償付き増幅器、及び/又は、その他の適当な増幅器であってもよい。OTAはトランスコンダクタンスタイプのデバイスである。入力電圧は、トランスコンダクタンスgに基づいて出力電流を制御する。換言すると、OTAは電圧制御型電流源(VCCS)であり、電圧制御型電圧源(VCVS)である従来型の増幅器(オペアンプ)とは著しく異なる。
[0074]OTAのトランスコンダクタンスパラメータは、増幅器バイアス電流によって制御される。この制御されたトランスコンダクタンスから、出力電流は、入力ピンの間の印加電圧差の関数になる。OTAと従来型のオペアンプとの間には二つの主要な相違点がある。第一に、OTAは電流源であるので、装置の出力インピーダンスが高い。その一方、オペアンプの出力インピーダンスは非常に低い。第二に、OTAを使用して、負フィードバックを利用しない回路を設計することが可能である。換言すると、装置パラメータに対する回路の性能の感度を下げるためにフィードバックを利用しない。
[0075]次に、図12A〜12Gを参照する。これらの図は、本発明の種々の例示的な実装形態を示している。ここで、図12Aを参照する。本発明を、ハードディスクドライブ400内の増幅器、ADC、DAC、フィルタ及びその他の回路に実装することが可能である。幾つかの実装形態では、HDD400内の信号処理及び/又は制御回路402、及び/又は、その他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、並びに/若しくは、磁気記憶媒体406へ出力され、及び/又は、磁気記憶媒体406から入力されるデータをフォーマット化する。
[0076]HDD400は、一以上の有線又は無線通信リンク408を介して、コンピュータ、携帯情報端末のような携帯型計算装置、携帯電話機、メディア又はMP3プレーヤー等のようなホスト装置(図示せず)、及び/又は、その他の装置と通信する。HDD400は、例えば、ランダムアクセスメモリ(RAM)、フラッシュメモリのような低遅延の不揮発性メモリ、リードオンリーメモリ(ROM)、及び/又は、その他の適当な電子データ記憶装置などのメモリ409に接続される。
[0077]次に、図12Bを参照する。本発明を、デジタル多用途ディスク(DVD)ドライブ410の増幅器、ADC、DAC、フィルタ及びその他の回路において実装することが可能である。信号処理及び/又は制御回路412、及び/又は、DVD410内のその他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、及び/又は、光記憶媒体416へ出力され、及び/又は、磁気記憶媒体416から入力されるデータをフォーマット化する。幾つかの実装形態では、信号処理及び/又は制御回路412、及び/又は、DVD410内のその他の回路(図示せず)は、符号化及び/又は復号化、並びに/若しくは、DVDドライブに関連した任意の別の信号処理機能のようなその他の機能を更に実行する。
[0078]DVDドライブ410は、コンピュータ、テレビ、又は、その他の装置のような出力装置(図示せず)と、一以上の有線又は無線通信リンク417を介して、通信してもよい。DVD410は、不揮発性方式でデータを記憶する大容量記憶装置418と通信してもよい。大容量記憶装置418は、ハードディスクドライブ(HDD)を含む。HDDは図12Aに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDであってもよい。DVD410は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ419に接続されてもよい。
[0079]次に、図12Cを参照する。本発明を、高精細テレビ(HDTV)420の増幅器、ADC、DAC、フィルタ及びその他の回路において実装することが可能である。HDTV420は、有線又は無線のいずれかのフォーマットでHDTV入力信号を受信し、ディスプレイ428のためのHDTV出力信号を生成する。幾つかの実装形態では、信号処理回路及び/又は制御回路422、及び/又は、HDTV420のその他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、データをフォーマット化し、並びに/若しくは、要求され得るその他のタイプのHDTV処理を実行してもよい。
[0080]HDTV420は、光及び/又は磁気記憶装置のような不揮発性方式でデータを記憶する大容量データ記憶装置427と通信してもよい。少なくとも1台のHDDは図12Aに示された構造を有していてもよく、及び/又は、少なくとも1台のDVDは図12Bに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDでもよい。HDTV420は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ428に接続されてもよい。HDTV420は、WLANネットワークインターフェイス429を介してWLANとの接続もサポートしてもよい。
[0081]次に、図12Dを参照する。本発明は、車両430の制御システムの増幅器、ADC、DAC、フィルタ、及びその他の回路、WLANインターフェイス、車両制御システムの大容量データ記憶装置、並びに/若しくは、電源433において、実装してもよく、及び/又は、それらにおいて実施されてもよい。幾つかの実装形態では、本発明は、パワートレイン制御システム432を実施する。パワートレイン制御システム432は、温度センサ、圧力センサ、回転センサ、気流センサ、及び/又は、その他の適当なセンサのような1台以上のセンサから入力を受信し、及び/又は、エンジン動作パラメータ、伝達動作パラメータ、及び/又は、その他の制御信号のような一以上の出力制御信号を生成するする。
[0082]本発明を、車両430のその他の制御システム440において実装してもよい。制御システム440も同様に、入力センサ442から信号を受信してもよく、一以上の出力装置444へ制御信号を出力してもよい。幾つかの実装形態では、制御システム440は、アンチロックブレーキングシステム(ABS)と、ナビゲーションシステムと、テレマティックスシステムと、車両テレマティックスシステムと、車線離脱システムと、適応クルーズ制御システムと、ステレオ、DVD、コンパクトディスクなどのような車両エンターテイメントシステムの一部分であってもよい。更に別の実装形態も考えられる。
[0083]パワートレイン制御システム432は、不揮発性方式でデータを記憶する大容量データ記憶装置446と通信してもよい。大容量データ記憶装置446は、例えば、ハードディスクドライブHDD及び/又はDVDのような光及び/又は磁気ディスク記憶装置を含んでもよい。少なくとも1台のHDDは図12Aに示された構造を有していてもよく、及び/又は、少なくとも1台のDVDは図12Bに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDであってもよい。パワートレイン制御システム432は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ447に接続されてもよい。パワートレイン制御システム432は、WLANネットワークインターフェイス448を介してWLANとの接続もサポートしてもよい。制御システム440は、また、大容量データ記憶装置、メモリ、及び/又は、WLANインターフェイス(すべて図示されていない)を更に備えてもよい。
[0084]次に、図12Eを参照する。本発明を、セルラーアンテナ451を含み得る携帯電話機450の増幅器、ADC、DAC、フィルタ、及びその他の回路において実装することができる。幾つかの実装形態では、携帯電話機450は、マイクロホン456、スピーカー及び/又はオーディオ出力ジャックのようなオーディオ出力458、ディスプレイ460、並びに/若しくは、キーパッド、ポインティングデバイス、音声作動及び/又はその他の入力装置のような入力装置462を含む。信号処理及び/又は制御回路452、及び/又は、携帯電話機450内のその他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、データをフォーマット化し、及び/又は、その他の携帯電話機能を実行してもよい。
[0085]携帯電話機450は、例えば、ハードディスクドライブHDD及び/又はDVDといった光及び/又は磁気ディスク記憶装置のような不揮発性方式でデータを記憶する大容量データ記憶装置464と通信してもよい。少なくとも1台のHDDは図12Aに示された構造を有し、及び/又は、少なくとも1台のDVDは図12Bに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDであってもよい。携帯電話機450は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ466に接続されてもよい。携帯電話機450は、また、WLANネットワークインターフェイス468を介してWLANとの接続をサポートしてもよい。
[0086]次に、図12Fを参照する。本発明を、セットトップボックス480の増幅器、ADC、DAC、フィルタ、及びその他の回路において実装してもよい。セットトップボックス480は、ブロードバンドソースのようなソースから信号を受信し、テレビ、及び/又は、モニタ、並びに/若しくは、その他のビデオ及び/又はオーディオ出力装置といったディスプレイ488に適した標準、及び/又は、高精細のオーディオ/ビデオ信号を出力する。信号処理及び/又は制御回路484、及び/又は、セットトップボックス480内のその他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、データをフォーマット化し、及び/又は、その他のセットトップボックス機能を実行してもよい。
[0087]セットトップボックス480は、不揮発性方式でデータを記憶する大容量データ記憶装置490と通信してもよい。大容量データ記憶装置490は、例えば、ハードディスクドライブHDD及び/又はDVDのような光及び/又は磁気ディスク記憶装置を含んでもよい。少なくとも1台のHDDは図12Aに示された構造を有し、及び/又は、少なくとも1台のDVDは図12Bに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDであってもよい。セットトップボックス480は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ4124に接続されていてもよい。セットトップボックス480は、また、WLANネットワークインターフェイス4126を介してWLANとの接続をサポートしてもよい。
[0088]次に、図12Gを参照する。本発明を、メディアプレーヤー500の増幅器、ADC、DAC、フィルタ、及びその他の回路において実装することが可能である。幾つかの実装形態では、メディアプレーヤー500は、ディスプレイ507、及び/又は、キーパッド、タッチパッドなどのユーザ入力508を含む。幾つかの実装形態では、メディアプレーヤー500は、グラフィカルユーザインターフェイス(GUI)を採用してもよい。GUIは、通常、ディスプレイ507及び/又はユーザ入力508を介するメニュー、ドロップダウンメニュー、アイコン、及び/又は、ポイントアンドクリックインターフェイスを採用する。メディアプレーヤー500は、スピーカー及び/又はオーディオ出力ジャックのようなオーディオ出力509を更に含む。信号処理及び/又は制御回路504、及び/又は、メディアプレーヤー500のその他の回路(図示せず)は、データを処理し、符号化及び/又は暗号化を実行し、計算を実行し、データをフォーマット化し、及び/又は、その他のメディアプレーヤー機能を実行してもよい。
[0089]メディアプレーヤー500は、圧縮オーディオ及び/又はビデオコンテンツのようなデータを不揮発性方式で記憶する大容量データ記憶装置510と通信してもよい。幾つかの実装形態では、圧縮オーディオファイルは、MP3フォーマット、及び/又は、その他の適当な圧縮オーディオ及び/又はビデオフォーマットに準拠したファイルを含む。大容量データ記憶装置は、例えば、ハードディスクドライブHDD及び/又はDVDのような光及び/又は磁気ディスク記憶装置を含んでいてもよい。少なくとも1台のHDDは図12Aに示された構造を有し、及び/又は、少なくとも1台のDVDは図12Bに示された構造を有していてもよい。HDDは、約1.8インチより小さい直径を有する1枚以上のプラッタを含むミニHDDであってもよい。メディアプレーヤー500は、例えば、RAM、ROM、フラッシュメモリのような低遅延の不揮発性メモリ、及び/又は、その他の適当な電子データ記憶装置などのメモリ514に接続されていてもよい。メディアプレーヤー500は、また、WLANネットワークインターフェイス516を介してWLANとの接続をサポートしてもよい。上記の実装形態に加えて、更に他の実装形態も考えられる。
[0090]当業者は、以上の説明から、本発明の広い教示を種々の態様で実施し得ることを認識できる。したがって、本発明を特定の実施例との関連において説明したが、図面、明細書、及び特許請求の範囲を詳しく検討することによって、その他の変更が当業者に明白になるので、本発明の真の範囲はそのように限定されるべきではない。
従来技術によるミラー補償付き増幅器の電気回路図である。 図1の増幅器の利得及び帯域幅を説明するグラフである。 本発明による例示的な補償付き増幅器の電気回路図である。 本発明による例示的な補償付き増幅器の電気回路図である。 本発明による例示的な補償付き増幅器の電気回路図である。 本発明による例示的な補償付き増幅器の電気回路図である。 増幅器の例示的な利得及び帯域幅を説明するグラフである。 増幅器の例示的な利得及び帯域幅を説明するグラフである。 増幅器の例示的な利得及び帯域幅を説明するグラフである。 本発明による補償ステージ及び追加の利得ステージ付きの増幅器の電気回路図である。 本発明による補償ステージ及び追加の利得ステージ付きの増幅器の電気回路図である。 本発明による例示的な増幅器の電気回路図である。 寄生容量付きの図7Aの増幅器の電気回路図である。 スイッチドキャパシタ回路付きの本発明による増幅器の電気回路図である。 図7Cのスイッチドキャパシタ回路及び増幅器を備える例示的なスイッチド入力を説明する機能ブロック図である。 例示的なスイッチドキャパシタ回路を説明する機能ブロック図及び電気回路図である。 追加の増幅器ステージをもつ図7Cの増幅器の電気回路図である。 差動モードで構成された図7Cの増幅器の電気回路図である。 ハードディスクドライブの機能ブロック図である。 デジタル多用途ディスク(DVD)の機能ブロック図である。 高精細テレビの機能ブロック図である。 車両制御システムの機能ブロック図である。 携帯電話機の機能ブロック図である。 セットトップボックスの機能ブロック図である。 メディアプレーヤーの機能ブロック図である。
符号の説明
100…増幅器回路、53、62,66,101、101−M…増幅器、52,55…増幅器モジュール、70…フィードバック抵抗、80…DC利得パス、84…高周波利得パス。

Claims (30)

  1. 入力及び出力を有する第1の増幅器と、
    前記第1の増幅器の前記出力に接続する入力を有する第2の演算トランスコンダクタンス増幅器(OTA)と、
    前記第1の増幅器の前記入力に接続する入力、及び出力を有する第3の増幅器と、
    前記第3の増幅器の前記出力に接続する入力、及び出力を有する第4のOTAと、
    前記第4のOTAの前記入力及び前記出力に接続するフィードバック抵抗と、
    前記第4のOTAの前記出力及び前記第2のOTAの前記入力に接続するキャパシタと、
    を備える増幅器回路。
  2. 直列接続されたN台のOTAを更に備え、Nが零より大きい整数であり、前記N台のOTAのうちの最初のOTAの入力が前記第1の増幅器の前記出力に接続し、前記N台のOTAのうちの最後のOTAの出力が前記第2のOTAの前記入力に接続する、請求項1に記載の増幅器回路。
  3. 前記第3の増幅器の前記入力が、前記第1の増幅器に容量的に接続され、
    前記第3の増幅器の前記入力及び前記出力に選択的に接続するスイッチドキャパシタ回路を更に備える、請求項1に記載の増幅器回路。
  4. 前記スイッチドキャパシタ回路が、
    前記第3の増幅器の前記入力に接続する第1の端子を有する第1のスイッチと、
    前記第3の増幅器の前記出力に接続する第1の端子を有する第2のスイッチと、
    前記第1のスイッチの第2の端子及び前記第2のスイッチの第2の端子に接続する一端を有するキャパシタと
    を備える、請求項3に記載の増幅器回路。
  5. 請求項3に記載の増幅器回路を備え、前記増幅器回路の前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、デジタル・アナログ変換器。
  6. 請求項3に記載の増幅器回路を備え、前記増幅器回路の前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、アナログ・デジタル変換器。
  7. 請求項3に記載の増幅器回路を備え、前記増幅器回路の前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、フィルタ。
  8. 入力及び出力を有する第1の演算トランスコンダクタンス(OTA)と、
    前記第1のOTAの出力に接続する入力を有する第2のOTAと、
    前記第1のOTAの入力に接続する入力を有する第3のOTAと、
    前記第3のOTAの出力に接続する入力及び前記第2のOTAの前記入力に接続する出力を有する第4のOTAと、
    キャパシタを前記第3のOTAの前記入力と第3のOTAの前記出力の少なくとも一方に選択的に接続するスイッチドキャパシタ回路と、
    を備える増幅器回路。
  9. 前記第4のOTAの前記入力に接続する入力及び前記第4のOTAの前記出力に接続する出力を有する抵抗を更に備える、請求項8に記載の増幅器回路。
  10. 前記スイッチドキャパシタ回路が、
    前記第3のOTAの前記入力に接続する第1の端子を有する第1のスイッチと、
    前記第3のOTAの前記出力に接続する第1の端子を有する第2のスイッチと、
    前記第1のスイッチの第2の端子及び第2のスイッチの第2の端子に接続する一端を有するキャパシタと、
    を備える、請求項8に記載の増幅器回路。
  11. 前記第1のOTAの前記入力に接続する一端、及び前記第2のOTAの前記出力に接続する反対端を有するキャパシタを更に備える、請求項8に記載の増幅器回路。
  12. 前記第1のOTAの前記出力と前記第2のOTAの前記入力との間に直列接続されたN台の追加のOTAを更に備える、請求項8に記載の増幅器回路。
  13. 請求項8に記載の増幅器回路を備え、前記第1のOTAの前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、デジタル・アナログ変換器。
  14. 請求項8に記載の増幅器回路を備え、前記第1のOTAの前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、アナログ・デジタル変換器。
  15. 請求項8に記載の増幅器回路を備え、前記第1のOTAの前記入力へ入力されるスイッチドキャパシティブ入力信号を生成する回路を更に備える、フィルタ。
  16. 前記スイッチドキャパシティブ入力信号が第1及び第2のフェーズを含み、前記スイッチドキャパシタ回路内のスイッチが前記スイッチドキャパシティブ入力信号の前記第1及び第2のフェーズに基づいて切り替えられる、請求項13に記載のデジタル・アナログ変換器。
  17. 前記スイッチドキャパシティブ入力信号が第1及び第2のフェーズを含み、前記スイッチドキャパシタ回路内のスイッチが前記スイッチドキャパシティブ入力信号の前記第1及び第2のフェーズに基づいて切り替えられる、請求項14に記載のアナログ・デジタル変換器。
  18. 前記スイッチドキャパシティブ入力信号が第1及び第2のフェーズを含み、前記スイッチドキャパシタ回路内のスイッチが前記スイッチドキャパシティブ入力信号の前記第1及び第2のフェーズに基づいて切り替えられる、請求項15に記載のフィルタ。
  19. 差動モードで構成された、請求項8に記載の増幅器回路。
  20. 前記第1のOTAの前記入力に接続する一端、及び前記第3のOTAの前記入力に接続する反対端を有するキャパシタを更に備える、請求項8に記載の増幅器回路。
  21. 入力及び出力を備え、第1の利得、第1の帯域幅、及び第1の出力インピーダンスを有する第1の増幅器モジュールと、
    前記第1の増幅器モジュールの前記入力に接続する入力、及び出力を備え、前記第1の利得より小さい第2の利得、前記第1の帯域幅より大きい第2の帯域幅、及び前記第1の出力インピーダンスより小さい出力インピーダンスを有する第2の増幅器モジュールと、
    前記第2の増幅器モジュールの前記出力及び前記第1の増幅器モジュールの前記出力に接続するキャパシタと
    を備える増幅器回路。
  22. 前記第1の利得が100以上であり、前記第2の利得が100未満である、請求項21に記載の増幅器回路。
  23. 前記第2の増幅器モジュールが、演算トランスコンダクタンス増幅器を含む、請求項21に記載の増幅器回路。
  24. 前記第2の増幅器モジュールが、
    前記第1の増幅器モジュールの前記入力に接続する入力、及び出力を有する第3の増幅器と、
    前記第3の増幅器の前記出力に接続する入力、及び出力を有する第4の演算トランスコンダクタンス増幅器(OTA)と、
    前記第4のOTAの前記入力及び前記出力に接続する第1の抵抗と
    を備える、請求項21に記載の増幅器回路。
  25. 前記第1の増幅器の前記出力に接続する第3の演算トランスコンダクタンス増幅器(OTA)を更に備える、請求項21に記載の増幅器回路。
  26. 直列接続されたN台の演算トランスコンダクタンス増幅器(OTA)を更に備え、Nが零より大きい整数であり、前記N台のOTAのうちの最初のOTAの入力が前記第1の増幅器モジュールの前記出力に接続し、前記N台のOTAのうちの最後のOTAの出力が前記第3のOTAの前記入力に接続する、請求項25に記載の増幅器回路。
  27. 前記第1の増幅器モジュールが、第1の増幅器を含む、請求項21に記載の増幅器回路。
  28. 前記第1の増幅器モジュールの前記出力及び前記キャパシタに接続する入力を有する第1の増幅器を更に備える、請求項21に記載の増幅器回路。
  29. 前記第1の増幅器モジュールが、
    入力及び出力を有する第1の増幅器と、
    前記第1の増幅器の前記出力に接続する入力、及び出力を有する第2の増幅器と、
    前記第2の増幅器の前記入力及び前記出力に接続するキャパシタと、
    前記第2の増幅器の前記出力に接続する入力を有する第3の増幅器と
    を備える、請求項21に記載の増幅器回路。
  30. 前記第2及び第3の増幅器がトランスコンダクタンス増幅器を備える、請求項21に記載の増幅器回路。
JP2006299307A 2005-11-02 2006-11-02 補償付き増幅器 Pending JP2007129719A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/264,921 US7202733B1 (en) 2005-11-02 2005-11-02 Transconductance amplifiers with compensation
US11/292,436 US7161420B1 (en) 2005-11-02 2005-12-02 Amplifiers with compensation
US11/292,589 US7199656B1 (en) 2005-11-02 2005-12-02 Amplifiers with compensation

Publications (2)

Publication Number Publication Date
JP2007129719A true JP2007129719A (ja) 2007-05-24
JP2007129719A5 JP2007129719A5 (ja) 2009-12-17

Family

ID=37594916

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006299307A Pending JP2007129719A (ja) 2005-11-02 2006-11-02 補償付き増幅器

Country Status (4)

Country Link
EP (1) EP1783895B1 (ja)
JP (1) JP2007129719A (ja)
SG (1) SG131903A1 (ja)
TW (1) TWI387199B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI427920B (zh) * 2010-02-01 2014-02-21 Novatek Microelectronics Corp 耦合阻絕方法及運算放大器
CN102739348B (zh) * 2011-04-14 2015-04-15 浙江博凯仪表有限公司 一种解码电路
EP3945672A1 (en) * 2020-07-31 2022-02-02 NXP USA, Inc. Error amplifier circuits for dc-dc converters, dc-dc converters and controllers

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5694811A (en) * 1979-12-27 1981-07-31 Fujitsu Ltd Electric charge detecting circuit
JPH05145354A (ja) * 1991-11-20 1993-06-11 N F Kairo Sekkei Block:Kk 複合増幅器
JPH05259917A (ja) * 1991-12-02 1993-10-08 Hughes Aircraft Co ローノイズ・スイッチキャパシター・デジタル/アナログ変換器
JPH1070465A (ja) * 1996-04-10 1998-03-10 Asahi Kasei Micro Syst Kk 共用キャパシタを用いたデルタ−シグマ変調器
JP2000022500A (ja) * 1998-07-06 2000-01-21 Matsushita Electric Ind Co Ltd スイッチトキャパシタ回路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0777318B1 (en) * 1995-11-30 2003-03-12 STMicroelectronics S.r.l. Frequency self-compensated operational amplifier
US5880634A (en) * 1997-03-21 1999-03-09 Plato Labs, Inc. Wide band-width operational amplifier
US6930544B2 (en) * 2003-03-07 2005-08-16 Matsushita Electric Industrial Co., Ltd. Filter

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5694811A (en) * 1979-12-27 1981-07-31 Fujitsu Ltd Electric charge detecting circuit
JPH05145354A (ja) * 1991-11-20 1993-06-11 N F Kairo Sekkei Block:Kk 複合増幅器
JPH05259917A (ja) * 1991-12-02 1993-10-08 Hughes Aircraft Co ローノイズ・スイッチキャパシター・デジタル/アナログ変換器
JPH1070465A (ja) * 1996-04-10 1998-03-10 Asahi Kasei Micro Syst Kk 共用キャパシタを用いたデルタ−シグマ変調器
JP2000022500A (ja) * 1998-07-06 2000-01-21 Matsushita Electric Ind Co Ltd スイッチトキャパシタ回路

Also Published As

Publication number Publication date
SG131903A1 (en) 2007-05-28
EP1783895B1 (en) 2018-10-17
TW200729698A (en) 2007-08-01
TWI387199B (zh) 2013-02-21
EP1783895A3 (en) 2008-07-02
EP1783895A2 (en) 2007-05-09

Similar Documents

Publication Publication Date Title
JP5010239B2 (ja) 補償付き増幅器
CN1968008B (zh) 具有补偿的放大器
EP1783898B1 (en) High-bandwidth high-gain amplifier
EP1783899B1 (en) High-bandwidth high-gain amplifier
TWI416864B (zh) 崁套式互阻抗放大器
TWI433452B (zh) 崁套式互阻抗放大器
US7696820B1 (en) Increasing amplifier bandwidth by positive capacitive feedback
US7323930B2 (en) Amplifiers with compensation
US7688141B1 (en) Multi-amplifier circuit
US7589649B1 (en) Apparatus, method, and system for correction of baseline wander
JP2007129719A (ja) 補償付き増幅器
EP2495872B1 (en) Two-stage class AB operational amplifier
US7199656B1 (en) Amplifiers with compensation
US8482338B1 (en) Shock detector with DC offset suppression using internal components
US7852123B1 (en) Reset-free comparator with built-in reference

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091029

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091029

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110215

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110712

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20200407