JP2005285271A - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP2005285271A JP2005285271A JP2004100581A JP2004100581A JP2005285271A JP 2005285271 A JP2005285271 A JP 2005285271A JP 2004100581 A JP2004100581 A JP 2004100581A JP 2004100581 A JP2004100581 A JP 2004100581A JP 2005285271 A JP2005285271 A JP 2005285271A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- refresh
- memory device
- semiconductor memory
- read
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/406—Refreshing of dynamic cells
- G11C2211/4067—Refresh in standby or low power modes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
リフレッシュ動作によるアクセス速度の劣化を抑止することで、性能を向上させる設計方式の半導体記憶装置の提供。
【解決手段】
チップイネーブル信号/CSが非活性状態(待機状態)から活性状態へ遷移したときに、リフレッシュ動作が行われていない場合には、ただちに、リード又はライトアクセスを実行し、チップイネーブル信号/CSが非活性状態から活性状態への遷移時に、リフレッシュ動作が進行中の場合に、リード又はライトアクセスを待機させるためのウェイト信号WAITを出力するWAIT発生回路121を備える。
【選択図】
図1
Description
101 メモリアレイ
102 ロウデコーダ
103A センスアンプ・I/Oコントロール部
103B カラムデコーダ
104 コントロール回路
105 データI/Oコントロール回路
106 アドレスレジスタ
107、108、109 レジスタ
110 出力バッファ
111 リフレッシュタイマー
112 リフレッシュパルス発生回路
112−1 SRフリップフロップ
112−2 AND回路
112−3 ワンショットパルス生成回路
112−4 遅延回路
113 リフレッシュアドレス発生回路
114 マルチプレクサ
115 タイミングコントロール回路
115−1 Dレジスタ(フリップフロップ)回路
116 リード/ライトコントロール回路
117 リード/ライトパルス発生回路
118、119、120 NAND回路
121 WAIT発生回路
122 クロック生成回路
131 リフレッシュトリガー信号
132 制御信号
133 タイミング制御信号
134 リード/ライト制御信号
135 リード/ライトパルス信号
136 リフレッシュパルス信号
137 制御信号(WAIT制御信号)
138 出力制御信号
201 DRAMメモリアレイ
202 アドレスデコードロジック
203 リフレッシュコンフィギュレーションレジスタ
204 バスコンフィギュレーションレジスタ
205 コントロールロジック
206 入出力マルチプレクサバッファ
Claims (12)
- 半導体記憶装置の待機状態と活性化状態を制御する制御信号を入力し、前記制御信号が待機状態から活性化状態を示す値へ遷移したときに、リフレッシュ動作が行われていない場合には、リード又はライトアクセスをただちに実行し、前記制御信号が待機状態から活性化状態へ遷移したときに、リフレッシュ動作が進行中の場合には、リード又はライトアクセスを待機させるためのウェイト信号を活性化して出力する回路を備えている、ことを特徴とする半導体記憶装置。
- 前記制御信号と、リフレッシュ動作の実行を制御するリフレッシュ信号とを入力し、前記制御信号が待機状態から活性化状態を指示する値へ遷移するサイクルに、前記リフレッシュ信号がリフレッシュ動作を示している場合に、前記ウェイト信号を活性状態に設定して出力し、前記サイクル以外の期間には、前記ウェイト信号の非活性状態から活性状態への設定を不可とする制御を行う回路を備えている、ことを特徴とする請求項1記載の半導体記憶装置。
- 前記ウェイト信号は、予め定められた所定数のサイクル分、活性状態とされて出力される、ことを特徴とする請求項2記載の半導体記憶装置。
- 複数のビット線と、複数のワード線と、前記複数のビット線と前記複数のワード線の交差部に、データ保持のためにリフレッシュ動作を必要とする複数のメモリセルを有するメモリセルアレイと、
半導体記憶装置の待機状態と活性化状態を制御する制御信号を入力し、前記制御信号が待機状態から活性化状態を示す値へ遷移したときに、リフレッシュ動作が進行中である場合には、リード又はライトアクセスを待機させるためのウェイト信号を活性状態に設定して所定期間出力し、
前記制御信号が待機状態から活性化状態を示す値へ遷移したときに、リフレッシュ動作が進行中である場合を除いて、前記ウェイト信号の活性状態への設定を不可とし、リード又はライトアクセスを待機させずに実行するように制御する回路を備えている、ことを特徴とする半導体記憶装置。 - リード又はライトアクセス時に、リフレッシュ要求が発生したとき、前記メモリセルアレイをリード又はライトアクセスのために活性化した後に、リフレッシュアドレスに対応するワード線を選択してリフレッシュ動作を行うように制御する回路を備えている、ことを特徴とする請求項4記載の半導体記憶装置。
- リードアクセス時、アクセスアドレスで選択された前記ワード線を活性化し前記メモリセルアレイから読み出された複数のデータについて、前記複数のデータをデータ端子から順次出力する期間に、リフレッシュアドレスに対応するワード線を活性化してリフレッシュ動作が行われる、ことを特徴とする請求項4記載の半導体記憶装置。
- リフレッシュを起動させるためのリフレッシュトリガー信号に基づき、リフレッシュアドレスを生成し、リフレッシュ動作を行う回路と、
リード動作と時間的に重なって前記リフレッシュトリガー信号が活性化されたとき、リードアクセスアドレスのワード線を活性化しセンスアンプを介して読み出された複数のデータを、データ端子からバーストで読み出す動作と並行して、前記リフレッシュアドレスのワード線を活性化して、リフレッシュを行うように制御する回路と、
を備えている、ことを特徴とする請求項4記載の半導体記憶装置。 - 半導体記憶装置の待機状態と活性化状態を制御する制御信号(「チップセレクト信号」という)を少なくとも入力する制御回路と、
前記制御回路の出力信号を受け、前記出力信号に基づきウェイト信号を生成して出力するウェイト発生回路と、
を備え、
前記制御回路は、前記チップセレクト信号が、前記半導体記憶装置の待機状態から活性化状態を指示する値へ遷移するサイクルにおいて、リフレッシュ動作中であることを示すウェイト信号を活性状態に設定して出力することを可とし、前記サイクル以外の期間には、前記ウェイト信号を活性状態に設定して出力することを不可とする制御を行う、ことを特徴とする半導体記憶装置。 - 複数のビット線と、複数のワード線と、前記複数のビット線と前記複数のワード線の交差部に、データ保持のためにリフレッシュ動作を必要とする複数のメモリセルを有するメモリセルアレイと、
前記リフレッシュ動作の実行を制御するリフレッシュパルス信号を生成するリフレッシュパルス発生回路と、
半導体記憶装置の待機状態と活性化状態を制御する制御信号(「チップセレクト信号」という)を受ける端子と、
ウェイト信号を出力するウェイト端子と、
前記チップセレクト信号と、前記リフレッシュパルス信号とを受け、前記チップセレクト信号が前記半導体記憶装置の待機状態から活性化状態を指示する値へ遷移した際、該遷移に応答して、前記リフレッシュパルス信号をサンプルして出力する制御回路と、
前記制御回路からの出力信号を受け、前記出力信号に基づき、前記ウェイト信号を活性化して前記ウェイト端子に出力するウェイト発生回路と、
を備えている、ことを特徴とする半導体記憶装置。 - 前記ウェイト発生回路は、前記制御回路からの出力信号が活性状態のとき、入力される同期用のクロック信号の立ち上がり又は立ち下がり遷移エッジに基づき、前記ウェイト信号を活性化し、前記ウェイト信号の活性状態を、前記クロック信号の予め定められた所定のサイクル期間分保持したのち、前記ウェイト信号を非活性化する、ことを特徴とする請求項9記載の半導体記憶装置。
- スタティック型ランダムアクセスメモリとインタフェース仕様が互換とされている、ことを特徴とする請求項1乃至10のいずれか一に記載の半導体記憶装置。
- 請求項1乃至11のいずれか一に記載の半導体記憶装置と、CPU及びメモリコントローラの少なくとも1つを備えた電子装置において、
前記CPU及びメモリコントローラの少なくとも1つは、前記半導体記憶装置の待機状態と活性化状態を制御する制御信号を活性化させ、前記半導体記憶装置を活性化状態としたときに、前記半導体記憶装置からのウェイト信号がアサートされているか否かを判定し、前記ウェイト信号がアサートされているときに、前記半導体記憶装置に対するリード/ライトアクセスを待機させる、ことを特徴とする電子装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004100581A JP2005285271A (ja) | 2004-03-30 | 2004-03-30 | 半導体記憶装置 |
US11/090,151 US7203113B2 (en) | 2004-03-30 | 2005-03-28 | Semiconductor storage device |
CN200510062515.5A CN1677562A (zh) | 2004-03-30 | 2005-03-30 | 半导体存储装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004100581A JP2005285271A (ja) | 2004-03-30 | 2004-03-30 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2005285271A true JP2005285271A (ja) | 2005-10-13 |
Family
ID=35050002
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004100581A Pending JP2005285271A (ja) | 2004-03-30 | 2004-03-30 | 半導体記憶装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7203113B2 (ja) |
JP (1) | JP2005285271A (ja) |
CN (1) | CN1677562A (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007012244A (ja) * | 2005-06-30 | 2007-01-18 | Hynix Semiconductor Inc | 半導体メモリ装置のレイテンシ制御回路 |
JP2007258765A (ja) * | 2006-03-20 | 2007-10-04 | Nec Electronics Corp | 半導体装置 |
JP2007273072A (ja) * | 2006-03-09 | 2007-10-18 | Matsushita Electric Ind Co Ltd | 半導体記憶装置および半導体装置 |
JP2009151856A (ja) * | 2007-12-19 | 2009-07-09 | Fujitsu Microelectronics Ltd | 半導体メモリおよびシステム |
JP2011227948A (ja) * | 2010-04-15 | 2011-11-10 | Renesas Electronics Corp | 半導体記憶装置、及びその制御方法 |
JP2012216283A (ja) * | 2012-08-15 | 2012-11-08 | Fujitsu Semiconductor Ltd | 半導体メモリおよびシステム |
KR101541442B1 (ko) | 2008-11-04 | 2015-08-03 | 삼성전자주식회사 | 메모리 및 프로세서를 포함하는 컴퓨팅 시스템 |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7532532B2 (en) * | 2005-05-31 | 2009-05-12 | Micron Technology, Inc. | System and method for hidden-refresh rate modification |
US7894290B2 (en) * | 2008-10-22 | 2011-02-22 | Qimonda Ag | Method and apparatus for performing internal hidden refreshes while latching read/write commands, address and data information for later operation |
KR102389232B1 (ko) * | 2015-10-16 | 2022-04-22 | 에스케이하이닉스 주식회사 | 메모리 장치 및 이를 포함하는 시스템 |
US9928895B2 (en) * | 2016-02-03 | 2018-03-27 | Samsung Electronics Co., Ltd. | Volatile memory device and electronic device comprising refresh information generator, information providing method thereof, and refresh control method thereof |
US9959921B2 (en) * | 2016-04-01 | 2018-05-01 | Micron Technology, Inc. | Apparatuses and methods for refresh control |
JP6682367B2 (ja) | 2016-06-08 | 2020-04-15 | ルネサスエレクトロニクス株式会社 | マルチポートメモリ、メモリマクロおよび半導体装置 |
US10490251B2 (en) | 2017-01-30 | 2019-11-26 | Micron Technology, Inc. | Apparatuses and methods for distributing row hammer refresh events across a memory device |
JP6429260B1 (ja) * | 2017-11-09 | 2018-11-28 | 華邦電子股▲ふん▼有限公司Winbond Electronics Corp. | 疑似スタティックランダムアクセスメモリおよびそのリフレッシュ方法 |
US11017833B2 (en) | 2018-05-24 | 2021-05-25 | Micron Technology, Inc. | Apparatuses and methods for pure-time, self adopt sampling for row hammer refresh sampling |
US11152050B2 (en) | 2018-06-19 | 2021-10-19 | Micron Technology, Inc. | Apparatuses and methods for multiple row hammer refresh address sequences |
US10573370B2 (en) | 2018-07-02 | 2020-02-25 | Micron Technology, Inc. | Apparatus and methods for triggering row hammer address sampling |
US10685696B2 (en) | 2018-10-31 | 2020-06-16 | Micron Technology, Inc. | Apparatuses and methods for access based refresh timing |
CN113168861B (zh) | 2018-12-03 | 2024-05-14 | 美光科技公司 | 执行行锤刷新操作的半导体装置 |
CN117198356A (zh) | 2018-12-21 | 2023-12-08 | 美光科技公司 | 用于目标刷新操作的时序交错的设备和方法 |
US10957377B2 (en) | 2018-12-26 | 2021-03-23 | Micron Technology, Inc. | Apparatuses and methods for distributed targeted refresh operations |
US10770127B2 (en) | 2019-02-06 | 2020-09-08 | Micron Technology, Inc. | Apparatuses and methods for managing row access counts |
US11615831B2 (en) | 2019-02-26 | 2023-03-28 | Micron Technology, Inc. | Apparatuses and methods for memory mat refresh sequencing |
US11043254B2 (en) | 2019-03-19 | 2021-06-22 | Micron Technology, Inc. | Semiconductor device having cam that stores address signals |
US11227649B2 (en) | 2019-04-04 | 2022-01-18 | Micron Technology, Inc. | Apparatuses and methods for staggered timing of targeted refresh operations |
US11264096B2 (en) | 2019-05-14 | 2022-03-01 | Micron Technology, Inc. | Apparatuses, systems, and methods for a content addressable memory cell with latch and comparator circuits |
US11158364B2 (en) | 2019-05-31 | 2021-10-26 | Micron Technology, Inc. | Apparatuses and methods for tracking victim rows |
US11069393B2 (en) | 2019-06-04 | 2021-07-20 | Micron Technology, Inc. | Apparatuses and methods for controlling steal rates |
US10978132B2 (en) | 2019-06-05 | 2021-04-13 | Micron Technology, Inc. | Apparatuses and methods for staggered timing of skipped refresh operations |
US11158373B2 (en) | 2019-06-11 | 2021-10-26 | Micron Technology, Inc. | Apparatuses, systems, and methods for determining extremum numerical values |
US11139015B2 (en) | 2019-07-01 | 2021-10-05 | Micron Technology, Inc. | Apparatuses and methods for monitoring word line accesses |
US10832792B1 (en) | 2019-07-01 | 2020-11-10 | Micron Technology, Inc. | Apparatuses and methods for adjusting victim data |
US11386946B2 (en) | 2019-07-16 | 2022-07-12 | Micron Technology, Inc. | Apparatuses and methods for tracking row accesses |
US10943636B1 (en) | 2019-08-20 | 2021-03-09 | Micron Technology, Inc. | Apparatuses and methods for analog row access tracking |
US10964378B2 (en) | 2019-08-22 | 2021-03-30 | Micron Technology, Inc. | Apparatus and method including analog accumulator for determining row access rate and target row address used for refresh operation |
US11302374B2 (en) | 2019-08-23 | 2022-04-12 | Micron Technology, Inc. | Apparatuses and methods for dynamic refresh allocation |
US11200942B2 (en) | 2019-08-23 | 2021-12-14 | Micron Technology, Inc. | Apparatuses and methods for lossy row access counting |
US11302377B2 (en) | 2019-10-16 | 2022-04-12 | Micron Technology, Inc. | Apparatuses and methods for dynamic targeted refresh steals |
US11309010B2 (en) | 2020-08-14 | 2022-04-19 | Micron Technology, Inc. | Apparatuses, systems, and methods for memory directed access pause |
US11348631B2 (en) | 2020-08-19 | 2022-05-31 | Micron Technology, Inc. | Apparatuses, systems, and methods for identifying victim rows in a memory device which cannot be simultaneously refreshed |
US11380382B2 (en) | 2020-08-19 | 2022-07-05 | Micron Technology, Inc. | Refresh logic circuit layout having aggressor detector circuit sampling circuit and row hammer refresh control circuit |
US11222682B1 (en) | 2020-08-31 | 2022-01-11 | Micron Technology, Inc. | Apparatuses and methods for providing refresh addresses |
KR20220028888A (ko) * | 2020-08-31 | 2022-03-08 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
US11557331B2 (en) | 2020-09-23 | 2023-01-17 | Micron Technology, Inc. | Apparatuses and methods for controlling refresh operations |
US11222686B1 (en) | 2020-11-12 | 2022-01-11 | Micron Technology, Inc. | Apparatuses and methods for controlling refresh timing |
US11462291B2 (en) | 2020-11-23 | 2022-10-04 | Micron Technology, Inc. | Apparatuses and methods for tracking word line accesses |
US11264079B1 (en) | 2020-12-18 | 2022-03-01 | Micron Technology, Inc. | Apparatuses and methods for row hammer based cache lockdown |
US11482275B2 (en) | 2021-01-20 | 2022-10-25 | Micron Technology, Inc. | Apparatuses and methods for dynamically allocated aggressor detection |
US11600314B2 (en) | 2021-03-15 | 2023-03-07 | Micron Technology, Inc. | Apparatuses and methods for sketch circuits for refresh binning |
US11664063B2 (en) | 2021-08-12 | 2023-05-30 | Micron Technology, Inc. | Apparatuses and methods for countering memory attacks |
KR20230025554A (ko) * | 2021-08-12 | 2023-02-22 | 삼성전자주식회사 | 호스트 장치 및 스토리지 장치의 구동 방법 및 스토리지 장치 |
US11688451B2 (en) | 2021-11-29 | 2023-06-27 | Micron Technology, Inc. | Apparatuses, systems, and methods for main sketch and slim sketch circuit for row address tracking |
US12112787B2 (en) | 2022-04-28 | 2024-10-08 | Micron Technology, Inc. | Apparatuses and methods for access based targeted refresh operations |
US12125514B2 (en) | 2022-04-28 | 2024-10-22 | Micron Technology, Inc. | Apparatuses and methods for access based refresh operations |
TWI812227B (zh) * | 2022-05-18 | 2023-08-11 | 華邦電子股份有限公司 | 半導體記憶裝置及其控制方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01125795A (ja) * | 1987-11-10 | 1989-05-18 | Toshiba Corp | 仮想型スタティック半導体記憶装置及びこの記憶装置を用いたシステム |
JPH03207083A (ja) * | 1990-01-08 | 1991-09-10 | Mitsubishi Electric Corp | メモリ装置 |
JP2004005780A (ja) * | 2002-04-15 | 2004-01-08 | Fujitsu Ltd | 半導体メモリ |
JP2004087048A (ja) * | 2002-08-28 | 2004-03-18 | Fujitsu Ltd | 半導体記憶装置 |
-
2004
- 2004-03-30 JP JP2004100581A patent/JP2005285271A/ja active Pending
-
2005
- 2005-03-28 US US11/090,151 patent/US7203113B2/en not_active Expired - Fee Related
- 2005-03-30 CN CN200510062515.5A patent/CN1677562A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01125795A (ja) * | 1987-11-10 | 1989-05-18 | Toshiba Corp | 仮想型スタティック半導体記憶装置及びこの記憶装置を用いたシステム |
JPH03207083A (ja) * | 1990-01-08 | 1991-09-10 | Mitsubishi Electric Corp | メモリ装置 |
JP2004005780A (ja) * | 2002-04-15 | 2004-01-08 | Fujitsu Ltd | 半導体メモリ |
JP2004087048A (ja) * | 2002-08-28 | 2004-03-18 | Fujitsu Ltd | 半導体記憶装置 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007012244A (ja) * | 2005-06-30 | 2007-01-18 | Hynix Semiconductor Inc | 半導体メモリ装置のレイテンシ制御回路 |
JP2007273072A (ja) * | 2006-03-09 | 2007-10-18 | Matsushita Electric Ind Co Ltd | 半導体記憶装置および半導体装置 |
JP2007258765A (ja) * | 2006-03-20 | 2007-10-04 | Nec Electronics Corp | 半導体装置 |
JP2009151856A (ja) * | 2007-12-19 | 2009-07-09 | Fujitsu Microelectronics Ltd | 半導体メモリおよびシステム |
US7778099B2 (en) | 2007-12-19 | 2010-08-17 | Fujitsu Semiconductor Limited | Semiconductor memory, memory system, and memory access control method |
KR101541442B1 (ko) | 2008-11-04 | 2015-08-03 | 삼성전자주식회사 | 메모리 및 프로세서를 포함하는 컴퓨팅 시스템 |
JP2011227948A (ja) * | 2010-04-15 | 2011-11-10 | Renesas Electronics Corp | 半導体記憶装置、及びその制御方法 |
JP2012216283A (ja) * | 2012-08-15 | 2012-11-08 | Fujitsu Semiconductor Ltd | 半導体メモリおよびシステム |
Also Published As
Publication number | Publication date |
---|---|
US7203113B2 (en) | 2007-04-10 |
CN1677562A (zh) | 2005-10-05 |
US20050219930A1 (en) | 2005-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2005285271A (ja) | 半導体記憶装置 | |
US6741515B2 (en) | DRAM with total self refresh and control circuit | |
US6847570B2 (en) | Semiconductor memory having burst transfer function and internal refresh function | |
KR100963702B1 (ko) | 명령 신호 및 동작 상태에 기초하여 명령을 디코딩하기위한 시스템 및 방법 | |
JP2004145955A (ja) | 半導体記憶装置及びその制御方法 | |
JP2008108417A (ja) | 低電力dram及びその駆動方法 | |
JP4717373B2 (ja) | 半導体メモリ | |
JP2005071454A (ja) | 半導体記憶装置 | |
JP2006155841A (ja) | 半導体記憶装置及びリフレッシュ制御方法 | |
JP4827399B2 (ja) | 半導体記憶装置 | |
US6847573B2 (en) | Synchronous SRAM-compatible memory device including DRAM array with internal refresh | |
US7239569B2 (en) | Semiconductor memory device and memory system | |
JP4407972B2 (ja) | 非同期式半導体記憶装置 | |
US6751154B2 (en) | Semiconductor memory device | |
KR100587873B1 (ko) | 반도체 기억 장치 | |
JP4750526B2 (ja) | 半導体記憶装置 | |
JP3915711B2 (ja) | 半導体メモリ装置 | |
TWI220525B (en) | SRAM-compatible memory device employing DRAM cells | |
JP2007200359A (ja) | 記憶装置、アドレス制御方法及びシステム | |
JP2004280947A (ja) | 半導体記憶装置 | |
WO2022233993A1 (en) | Burst access memory and method of operating a burst access memory | |
KR100773065B1 (ko) | 듀얼 포트 메모리 장치, 메모리 장치 및 듀얼 포트 메모리장치 동작 방법 | |
JP2004014119A (ja) | 半導体記憶装置 | |
KR20080027979A (ko) | 듀얼 메모리 인터페이스를 가지는 듀얼 포트 메모리 장치,메모리 장치 및 듀얼 포트 메모리 장치 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061205 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100215 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100706 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101006 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20101013 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20110401 |