JP2005109346A - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2005109346A JP2005109346A JP2003343517A JP2003343517A JP2005109346A JP 2005109346 A JP2005109346 A JP 2005109346A JP 2003343517 A JP2003343517 A JP 2003343517A JP 2003343517 A JP2003343517 A JP 2003343517A JP 2005109346 A JP2005109346 A JP 2005109346A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor
- semiconductor layer
- opening
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 247
- 238000004519 manufacturing process Methods 0.000 title claims description 18
- 239000010410 layer Substances 0.000 claims abstract description 291
- 229910052751 metal Inorganic materials 0.000 claims abstract description 48
- 239000002184 metal Substances 0.000 claims abstract description 48
- 239000011229 interlayer Substances 0.000 claims abstract description 20
- 239000000758 substrate Substances 0.000 claims description 42
- 238000000034 method Methods 0.000 claims description 22
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 7
- 229910001218 Gallium arsenide Inorganic materials 0.000 claims description 5
- 229910020328 SiSn Inorganic materials 0.000 claims description 5
- SBIBMFFZSBJNJF-UHFFFAOYSA-N selenium;zinc Chemical compound [Se]=[Zn] SBIBMFFZSBJNJF-UHFFFAOYSA-N 0.000 claims description 5
- 229910052949 galena Inorganic materials 0.000 claims description 4
- 229910052732 germanium Inorganic materials 0.000 claims description 4
- 229910003465 moissanite Inorganic materials 0.000 claims description 4
- 229910052710 silicon Inorganic materials 0.000 claims description 4
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 4
- 230000000149 penetrating effect Effects 0.000 claims description 2
- 239000013078 crystal Substances 0.000 abstract description 45
- 230000004888 barrier function Effects 0.000 abstract description 25
- 238000005530 etching Methods 0.000 description 8
- 239000012535 impurity Substances 0.000 description 8
- 239000007769 metal material Substances 0.000 description 7
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 230000005669 field effect Effects 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 6
- 239000000463 material Substances 0.000 description 5
- 229910052785 arsenic Inorganic materials 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 239000003574 free electron Substances 0.000 description 2
- 229910021480 group 4 element Inorganic materials 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
- H01L29/78621—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
- H01L29/458—Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76805—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78651—Silicon transistors
- H01L29/78654—Monocrystalline silicon transistors
- H01L29/78657—SOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78681—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising AIIIBV or AIIBVI or AIVBVI semiconductor materials, or Se or Te
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78684—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】 エピタキシャル成長により、単結晶半導体層7a、7bをLDD層5a、5b上に選択的に形成し、層間絶縁膜9および単結晶半導体層7a、7bをそれぞれ介してソース層8aおよびドレイン層8bをそれぞれ露出させる開口部10a、10bを形成した後、バリアメタル膜11a、11bをそれぞれ介して埋め込まれたプラグ12a、12bを開口部10a、10b内にそれぞれ形成する。
【選択図】 図2
Description
また、近年の電子機器のウェアラブル化は、デバイスの低消費電力化の要求を加速している。ここで、P型トランジスタとN型トランジスタとを組み合わせたCMOS回路は、デバイスの低消費電力化に有効なことから、様々の電子機器に搭載されている。
また、SOIトランジスタを完全空乏モードで動作させるためには、SOI基板の単結晶シリコン層を薄膜化する必要がある。このため、配線と単結晶シリコン層とのコンタクト抵抗の制御が困難となり、低電圧駆動を阻害するという問題があった。
これにより、コンタクト領域において、金属配線層の仕事関数に対して複数のエネルギー障壁を持たせることが可能となり、低い方のエネルギー障壁に対応させてコンタクト抵抗を決定することが可能となる。このため、金属配線層の構成を変更することなく、コンタクト抵抗を低減することが可能となり、デバイスの微細化を図りつつ、デバイスの高速化および低消費電力化を図ることができる。
また、本発明の一態様に係る半導体装置によれば、半導体基板と、前記半導体基板上に形成されたゲート電極と、前記ゲート電極の両側にそれぞれ配置され、前記半導体基板に形成されたソース/ドレイン層と、前記ソース/ドレイン層上に積層され、前記半導体基板とバンドギャップまたは電子親和力が異なる半導体層と、前記半導体層を貫通して前記ソース層または前記ドレイン層を露出させる開口部と、前記開口部に埋め込まれ、前記開口部の底面にて前記ソース層または前記ドレイン層と接触するとともに、前記開口部の側面にて前記半導体層に接触する金属配線層とを備えることを特徴とする。
これにより、様々の半導体層を組み合わせることを可能として、金属配線層とのエネルギー障壁を低下させることが可能となり、コンタクト抵抗を効果的に低減することが可能となる。
また、本発明の一態様に係る半導体装置の製造方法によれば、絶縁層上に設けられた第1半導体層上にバンドギャップまたは電子親和力が互いに異なる第2半導体層を形成する工程と、前記第2半導体層上に層間絶縁膜を形成する工程と、前記層間絶縁膜、前記第1半導体層および前記第2半導体層を貫通して前記絶縁層に到達する開口部を形成する工程と、前記開口部に埋め込まれ、前記開口部の側面にて前記第1半導体層および前記第2半導体層に接触する金属配線層を前記層間絶縁膜上に形成する工程とを備えることを特徴とする。
図1および図2は、本発明の第1実施形態に係る半導体装置の製造方法を示す断面図である。
図1(a)において、半導体基板1の熱酸化を行うことにより、半導体基板1上にゲート絶縁膜2を形成する。そして、CVDなどの方法により、ゲート絶縁膜2が形成された半導体基板1上に多結晶シリコン層および絶縁膜を順次積層し、フォトリソグラフィー技術およびドライエッチング技術を用いて、多結晶シリコン層および絶縁膜のパターニングを行うことにより、ゲート電極3およびキャップ層4をゲート絶縁膜2上に形成する。そして、ゲート電極3をマスクとして、As、P、Bなどの不純物を半導体基板1内にイオン注入することにより、ゲート電極3の両側にそれぞれ配置された低濃度不純物導入層からなるLDD(Lightly Doped Drain)層5a、5bを半導体基板1に形成する。
次に、図1(c)に示すように、エピタキシャル成長により、単結晶半導体層7a、7bをLDD層5a、5b上に選択的に形成する。なお、単結晶半導体層7a、7bは、半導体基板1とバンドギャップまたは電子親和力が異なるように構成することができ、半導体基板1および単結晶半導体層7a、7bの材質としては、例えば、Si、Ge、SiGe、SiC、SiSn、PbSなどのIV族元素、GaAs、GaN、InP、GaPなどのIII−V族元素、ZnSeなどのII−VI族元素、あるいはIV−VI族元素から選択することができる。特に、半導体基板1としてSi、単結晶半導体層7a、7bとしてSiGeの組み合わせは格子整合を取り易く、半導体基板1上に単結晶半導体層7a、7bを安定して形成することができる。
ここで、コンタクト抵抗のオーミック性は金属と半導体とのショットキー障壁Ψsbhで決定することができる。そして、ショットキー障壁Ψsbhは、以下に示すように、金属の仕事関数ψmと半導体の電子親和力Xsとの差で決定することができる。
Ψsbh(h)=Eg/q−(ψm−Xs)
Eg/q=Ψsbh(e)+Ψsbh(h)
ただし、Ψsbh(e)は、金属から半導体への自由電子のショットキー障壁、Ψsbh(h)は、金属から半導体へのホールのショットキー障壁である。
そして、バンドギャップまたは電子親和力が互いに異なる複数の半導体基板1および単結晶半導体層7a、7bの両方にバリアメタル膜11a、11bをそれぞれ接触させることにより、金属材料の仕事関数に対して複数のエネルギー障壁を持たせることが可能となり、低い方のエネルギー障壁に対応させてコンタクト抵抗を決定することが可能となる。このため、金属配線層13a、13bの構成を変更することなく、コンタクト抵抗を低減することが可能となり、デバイスの微細化を図りつつ、デバイスの高速化および低消費電力化を図ることができる。
図3および図4は、本発明の第2実施形態に係る半導体装置の製造方法を示す断面図である。
次に、図3(c)に示すように、エピタキシャル成長により、単結晶半導体層27a、27bをLDD層25a、25b上に選択的に形成する。なお、単結晶半導体層27a、27bは、単結晶半導体層21cとバンドギャップまたは電子親和力が異なるようにすることができ、単結晶半導体層27a、27bの材質としては、例えば、Si、Ge、SiGe、SiC、SiSn、PbSなどのIV族元素、GaAs、GaN、InP、GaPなどのIII−V族元素、ZnSeなどのII−VI族元素、あるいはIV−VI族元素から選択することができる。特に、単結晶半導体層21cとしてSi、単結晶半導体層27a、27bとしてSiGeの組み合わせは格子整合を取り易く、単結晶半導体層21c上に単結晶半導体層27a、27bを安定して形成することができる。
これにより、バンドギャップまたは電子親和力が互いに異なる単結晶半導体層27aおよびソース層28aの側壁にバリアメタル膜31a、31bを接触させることが可能となるとともに、バンドギャップまたは電子親和力が互いに異なる単結晶半導体層27bおよびドレイン層28bの側壁にバリアメタル膜31bを接触させることが可能となる、このため、金属材料の仕事関数に対して複数のエネルギー障壁を持たせることが可能となり、コンタクトサイズを変更することなく、コンタクト抵抗を低減することが可能となる。
Claims (8)
- コンタクト領域に配置され、バンドギャップまたは電子親和力が互いに異なる複数の半導体層と、
前記コンタクト領域において前記複数の半導体層に接触する金属配線層とを備えることを特徴とする半導体装置。 - 第1半導体層と、
前記第1半導体層上に積層され、前記第1半導体層とバンドギャップまたは電子親和力が異なる第2半導体層と、
前記第2半導体層を貫通して前記第1半導体層を露出させる開口部と、
前記開口部に埋め込まれ、前記開口部の底面にて前記第1半導体層と接触するとともに、前記開口部の側面にて前記第2半導体層に接触する金属配線層とを備えることを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板上に形成されたゲート電極と、
前記ゲート電極の両側にそれぞれ配置され、前記半導体基板に形成されたソース/ドレイン層と、
前記ソース/ドレイン層上に積層され、前記半導体基板とバンドギャップまたは電子親和力が異なる半導体層と、
前記半導体層を貫通して前記ソース層または前記ドレイン層を露出させる開口部と、
前記開口部に埋め込まれ、前記開口部の底面にて前記ソース層または前記ドレイン層と接触するとともに、前記開口部の側面にて前記半導体層に接触する金属配線層とを備えることを特徴とする半導体装置。 - 絶縁層上に形成された第1半導体層と、
前記第1半導体層上に積層され、前記第1半導体層とバンドギャップまたは電子親和力が異なる第2半導体層と、
前記第1半導体層および前記第2半導体層を貫通して前記絶縁層に到達するように形成された開口部と、
前記開口部に埋め込まれ、前記開口部の側面にて前記第1半導体層および前記第2半導体層と接触する金属配線層とを備えることを特徴とする半導体装置。 - 絶縁層上に形成された第1半導体層と、
前記第1半導体層上に形成されたゲート電極と、
前記ゲート電極の両側にそれぞれ配置されるとともに、前記絶縁層に底部が到達するようにして前記第1半導体層に形成されたソース/ドレイン層と、
前記ソース/ドレイン層上に積層され、前記第1半導体層とバンドギャップまたは電子親和力が異なる第2半導体層と、
前記ソース層またはドレイン層および前記第2半導体層を貫通して前記絶縁層に到達するように形成された開口部と、
前記開口部に埋め込まれ、前記開口部の側面にて前記ソース層またはドレイン層および前記第2半導体層に接触する金属配線層とを備えることを特徴とする半導体装置。 - 前記半導体基板または半導体層は、Si、Ge、SiGe、SiC、SiSn、PbS、GaAs、InP、GaP、GaNまたはZnSeであることを特徴とする請求項1〜5のいずれか1項記載の半導体装置。
- 半導体基板上にバンドギャップまたは電子親和力が互いに異なる半導体層を形成する工程と、
前記半導体層上に層間絶縁膜を形成する工程と、
前記層間絶縁膜および前記半導体層を貫通して前記半導体基板を露出させる開口部を形成する工程と、
前記開口部に埋め込まれ、前記開口部の底面にて前記半導体基板と接触するとともに、前記開口部の側面にて前記半導体層に接触する金属配線層を前記層間絶縁膜上に形成する工程とを備えることを特徴とする半導体装置の製造方法。 - 絶縁層上に設けられた第1半導体層上にバンドギャップまたは電子親和力が互いに異なる第2半導体層を形成する工程と、
前記第2半導体層上に層間絶縁膜を形成する工程と、
前記層間絶縁膜、前記第1半導体層および前記第2半導体層を貫通して前記絶縁層に到達する開口部を形成する工程と、
前記開口部に埋め込まれ、前記開口部の側面にて前記第1半導体層および前記第2半導体層に接触する金属配線層を前記層間絶縁膜上に形成する工程とを備えることを特徴とする半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003343517A JP2005109346A (ja) | 2003-10-01 | 2003-10-01 | 半導体装置および半導体装置の製造方法 |
US10/957,164 US7227264B2 (en) | 2003-10-01 | 2004-09-30 | Semiconductor device and method for manufacturing semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003343517A JP2005109346A (ja) | 2003-10-01 | 2003-10-01 | 半導体装置および半導体装置の製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006343963A Division JP4595935B2 (ja) | 2006-12-21 | 2006-12-21 | 半導体装置および半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2005109346A true JP2005109346A (ja) | 2005-04-21 |
Family
ID=34537458
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003343517A Pending JP2005109346A (ja) | 2003-10-01 | 2003-10-01 | 半導体装置および半導体装置の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7227264B2 (ja) |
JP (1) | JP2005109346A (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009060134A (ja) * | 2008-11-10 | 2009-03-19 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP2009283921A (ja) * | 2008-04-25 | 2009-12-03 | Semiconductor Energy Lab Co Ltd | 半導体装置及び半導体装置の作製方法 |
US7829419B2 (en) | 2006-06-26 | 2010-11-09 | Elpida Memory, Inc. | Semiconductor device and method for manufacturing the same |
JP2011029611A (ja) * | 2009-06-26 | 2011-02-10 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
JP2011029610A (ja) * | 2009-06-26 | 2011-02-10 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
US8237172B2 (en) | 2007-10-24 | 2012-08-07 | Panasonic Corporation | Semiconductor device having a silicon carbide substrate with an ohmic electrode layer in which a reaction layer is arranged in contact with the silicon carbide substrate |
JP2015512139A (ja) * | 2012-01-13 | 2015-04-23 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | 基板上に第iii−v族層を堆積させる方法 |
JP2015144271A (ja) * | 2013-12-26 | 2015-08-06 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR101873911B1 (ko) * | 2011-06-07 | 2018-07-04 | 삼성전자주식회사 | 콘택 구조체를 포함하는 반도체 소자와 그 제조방법, 및 그것을 포함하는 전자 시스템 |
JP2018121089A (ja) * | 2018-05-14 | 2018-08-02 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置およびウェラブル装置 |
CN109148449A (zh) * | 2017-06-19 | 2019-01-04 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1595285A1 (de) * | 2003-01-30 | 2005-11-16 | X-FAB Semiconductor Foundries AG | Soi kontaktstruktur(en) und zugehöriges herstellungsverfahren |
KR100586737B1 (ko) * | 2003-12-26 | 2006-06-08 | 한국전자통신연구원 | SOI 기판 위에 구현된 NMOS 소자, PMOS 소자및 SiGe BiCMOS 소자 및 그 제조 방법 |
KR100786498B1 (ko) * | 2005-09-27 | 2007-12-17 | 삼성에스디아이 주식회사 | 투명박막 트랜지스터 및 그 제조방법 |
US7538387B2 (en) * | 2006-12-29 | 2009-05-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stack SiGe for short channel improvement |
JP5512931B2 (ja) * | 2007-03-26 | 2014-06-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP5512930B2 (ja) | 2007-03-26 | 2014-06-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR20090124527A (ko) * | 2008-05-30 | 2009-12-03 | 삼성모바일디스플레이주식회사 | 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치 |
US9281359B2 (en) | 2012-08-20 | 2016-03-08 | Infineon Technologies Ag | Semiconductor device comprising contact trenches |
EP2858117A1 (en) * | 2013-10-02 | 2015-04-08 | Nxp B.V. | Semiconductor device and method of manufacturing |
CN106024719B (zh) * | 2016-06-24 | 2019-09-27 | 武汉新芯集成电路制造有限公司 | 一种金属钨的沉积方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63147318A (ja) | 1986-12-11 | 1988-06-20 | Sony Corp | 半導体装置及びその製造方法 |
JPS63169755A (ja) | 1987-01-07 | 1988-07-13 | Agency Of Ind Science & Technol | 積層型半導体装置の製造方法 |
JP3217015B2 (ja) | 1996-07-18 | 2001-10-09 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 電界効果トランジスタの形成方法 |
JP3260660B2 (ja) * | 1996-08-22 | 2002-02-25 | 株式会社東芝 | 半導体装置およびその製造方法 |
JP2001093913A (ja) * | 1999-09-20 | 2001-04-06 | Matsushita Electric Ind Co Ltd | 電界効果型トランジスタおよびその製造方法、ならびにバイポーラトランジスタおよびその製造方法 |
JP2002009015A (ja) | 2000-06-23 | 2002-01-11 | Hitachi Ltd | 半導体装置およびその製造方法 |
US6890835B1 (en) | 2000-10-19 | 2005-05-10 | International Business Machines Corporation | Layer transfer of low defect SiGe using an etch-back process |
US6531722B2 (en) * | 2001-02-26 | 2003-03-11 | Sumitomo Electric Industries, Ltd. | Bipolar transistor |
-
2003
- 2003-10-01 JP JP2003343517A patent/JP2005109346A/ja active Pending
-
2004
- 2004-09-30 US US10/957,164 patent/US7227264B2/en not_active Expired - Fee Related
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7829419B2 (en) | 2006-06-26 | 2010-11-09 | Elpida Memory, Inc. | Semiconductor device and method for manufacturing the same |
US8237172B2 (en) | 2007-10-24 | 2012-08-07 | Panasonic Corporation | Semiconductor device having a silicon carbide substrate with an ohmic electrode layer in which a reaction layer is arranged in contact with the silicon carbide substrate |
JP2009283921A (ja) * | 2008-04-25 | 2009-12-03 | Semiconductor Energy Lab Co Ltd | 半導体装置及び半導体装置の作製方法 |
JP4728378B2 (ja) * | 2008-11-10 | 2011-07-20 | エルピーダメモリ株式会社 | 半導体装置の製造方法 |
JP2009060134A (ja) * | 2008-11-10 | 2009-03-19 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP2011029611A (ja) * | 2009-06-26 | 2011-02-10 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
JP2011029610A (ja) * | 2009-06-26 | 2011-02-10 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
JP2016012729A (ja) * | 2009-06-26 | 2016-01-21 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR101873911B1 (ko) * | 2011-06-07 | 2018-07-04 | 삼성전자주식회사 | 콘택 구조체를 포함하는 반도체 소자와 그 제조방법, 및 그것을 포함하는 전자 시스템 |
JP2015512139A (ja) * | 2012-01-13 | 2015-04-23 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | 基板上に第iii−v族層を堆積させる方法 |
JP2015144271A (ja) * | 2013-12-26 | 2015-08-06 | 株式会社半導体エネルギー研究所 | 半導体装置 |
TWI691053B (zh) * | 2013-12-26 | 2020-04-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
JP2020074358A (ja) * | 2013-12-26 | 2020-05-14 | 株式会社半導体エネルギー研究所 | 半導体装置 |
CN109148449A (zh) * | 2017-06-19 | 2019-01-04 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
JP2019004091A (ja) * | 2017-06-19 | 2019-01-10 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
CN109148449B (zh) * | 2017-06-19 | 2023-08-15 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
JP2018121089A (ja) * | 2018-05-14 | 2018-08-02 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置およびウェラブル装置 |
Also Published As
Publication number | Publication date |
---|---|
US20050104134A1 (en) | 2005-05-19 |
US7227264B2 (en) | 2007-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2005109346A (ja) | 半導体装置および半導体装置の製造方法 | |
JP5063352B2 (ja) | 高移動性バルク・シリコンpfet | |
US10872776B2 (en) | Structure and formation method of semiconductor device structure | |
US9385231B2 (en) | Device structure with increased contact area and reduced gate capacitance | |
JP2004241755A (ja) | 半導体装置 | |
KR20070110072A (ko) | 집적회로 및 그의 제조방법 | |
JP5567247B2 (ja) | 半導体装置およびその製造方法 | |
JP2013038336A (ja) | 半導体装置 | |
JP2011003797A (ja) | 半導体装置及びその製造方法 | |
JP2006521020A (ja) | 半導体装置およびその製造方法 | |
JP2005109347A (ja) | 半導体装置および半導体装置の製造方法 | |
JP4595935B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2009055027A (ja) | Mosトランジスタの製造方法、および、これにより製造されたmosトランジスタ | |
US10262992B2 (en) | Three dimensional LVDMOS transistor structures | |
JP2007043069A (ja) | 半導体装置および半導体装置の製造方法 | |
KR20090064659A (ko) | 반도체 소자 및 이의 제조방법 | |
WO2018163605A1 (ja) | 半導体装置及び半導体装置の製造方法 | |
US7687866B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
CN100477236C (zh) | 半导体装置及半导体装置的制造方法 | |
JP4434832B2 (ja) | 半導体装置、及びその製造方法 | |
KR19990075417A (ko) | 반도체장치의 제조 방법 | |
JP2007266390A (ja) | 半導体装置の製造方法 | |
JP2006066573A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2005093874A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2007019314A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050930 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051011 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061024 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061222 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20070403 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20070403 |