CN110265876B - 基于低温共烧陶瓷的光电集成封装结构 - Google Patents
基于低温共烧陶瓷的光电集成封装结构 Download PDFInfo
- Publication number
- CN110265876B CN110265876B CN201910546165.1A CN201910546165A CN110265876B CN 110265876 B CN110265876 B CN 110265876B CN 201910546165 A CN201910546165 A CN 201910546165A CN 110265876 B CN110265876 B CN 110265876B
- Authority
- CN
- China
- Prior art keywords
- functional layer
- frequency
- chips
- laser
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0233—Mounting configuration of laser chips
- H01S5/02345—Wire-bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0235—Method for mounting laser chips
- H01S5/02355—Fixing laser chips on mounts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/40—Arrangement of two or more semiconductor lasers, not provided for in groups H01S5/02 - H01S5/30
- H01S5/4025—Array arrangements, e.g. constituted by discrete laser diodes or laser bar
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Optics & Photonics (AREA)
- Semiconductor Lasers (AREA)
Abstract
本发明公开了一种基于低温共烧陶瓷的光电集成封装结构,包括一多功能低温共烧陶瓷基板(3)、一背光探测器芯片阵列(2)和一激光器芯片阵列(1)。其中多功能低温共烧陶瓷基板(3)从下至上至少包括:用于传输高频信号的高频功能层(32)和用于传输直流信号的直流功能层(31);背光探测器芯片阵列(2)包括N个背光探测器芯片;激光器芯片阵列(1)包括N个激光器芯片。本发明提出的基于低温共烧陶瓷的光电集成封装结构,通过低温共烧陶瓷技术将多个功能层叠压成一体形成功能低温共烧陶瓷基板,并通过过孔结构在基板内部形成三维电路图,实现信号的传输,具有可靠性高、集成度高、体积小等特点,适用于大规模高密度阵列芯片的集成封装。
Description
技术领域
本发明属于光电子/微电子器件领域,更具体地说是一种基于低温共烧陶瓷(LowTemperature Co-fired Ceramic,LTCC)的光电集成封装结构。
背景技术
对于高速激光器芯片,其正常工作需要同时加载直流信号和高频信号。同时,为了便于调整,往往需要将直流路径和高频路径分开。
在阵列集成中,传统的陶瓷薄膜电路由于只能进行单层设计,所以当设计卡槽结构或过孔时,只能贯穿整个板子,无法进行非穿透式的异形结构设计;对于双层结构,只能在层与层之间用垫块进行支撑,很明显,这种方式的可靠性是比较低,体积增加,无法进行异形设计,限制了集成度的提升。如果是多于两层的结构,传统方式无法胜任,只能利用LTCC工艺进行化成型制备。
发明内容
(一)要解决的技术问题
针对上述技术问题,本发明提供了一种基于LTCC的光电集成封装结构,可以有效的提高激光器的可靠性以及集成度。
(二)技术方案
本发明提供了一种基于低温共烧陶瓷的光电集成封装结构,包括:
一多功能低温共烧陶瓷基板3,包括:
一高频功能层32,为共面波导结构,用于传输高频信号;以及
一直流功能层31,为微带线结构,用于传输直流信号,形成于所述高频功能层32之上,设有完全贯穿所述直流功能层31的N个卡槽结构3161~316N,其中N为自然数;
一背光探测器芯片阵列2,包括N个背光探测器芯片,所述N个背光探测器芯片固定于所述N个卡槽结构3161~316N中;以及
一激光器芯片阵列1,包括N个激光器芯片,所述N个激光器芯片固定于所述N个卡槽结构3161~316N中,与所述背光探测器芯片并排设置,且所述背光探测器芯片与所述激光器芯片间距不大于0.5mm;相对于出光方向<0>,同一卡槽结构中的所述背光探测器芯片与所述激光器芯片的波导处于同一中心线。
可选地,所述封装结构还包括3N个输入端口:
N个第一直流信号输入端口PA1~PAN,用于将N个第一直流信号SA1~SAN分别输入至所述N个背光探测器芯片的正极,作为所述N个背光探测器芯片的直流输入信号;
N个第二直流信号输入端口PB1~PBN,用于将N个第二直流信号SB1~SBN分别输入至所述N个激光器芯片的正极,作为所述N个激光器芯片的直流输入信号;以及
N个高频信号输入端口PC1~PCN,用于将N个高频信号SC1~SCN输入至所述N个激光器芯片的正极,作为所述N个激光器芯片的调制信号。
可选地,所述N个第一直流信号输入端口PA1~PAN与所述N个背光探测器芯片的正极之间,设有N条背光探测器芯片正极引线3111~311N,位于所述直流功能层31上,用于将所述N个第一直流信号输入端口PA1~PAN的所述N个第一直流信号SA1~SAN传输至N个背光探测器芯片的正极。
可选地,所述N个第二直流信号输入端口PB1~PBN与所述N个激光器芯片的正极之间,设有N条激光器芯片正极引线3121~312N,位于所述直流功能层31上,用于将所述N个第二直流信号输入端口PB1~PBN的所述N个第二直流信号SB1~SBN传输至N个激光器芯片的正极。
可选地,所述N个高频信号输入端口PC1~PCN与所述N个激光器芯片之间,设有N个第一高频信号线3131~313N,位于所述直流功能层31上,用于将所述N个高频信号输入端口PC1~PCN的所述N个高频信号SC1~SCN传输至N个第一高频过孔3141~314N;所述N个第一高频过孔3141~314N位于所述直流功能层31上,且贯穿所述直流功能层31与N个第二高频信号线321电性连接,用于将所述N个高频信号SCl~SCN传输至N个第二高频信号线321;所述N个第二高频信号线321位于所述高频功能层32上,用于将由所述N个第二高频信号线321传输的所述N个高频信号SCl~SCN传输至N个第二高频过孔3171~317N中;所述N个第二高频过孔3171~317N位于所述直流功能层31上,且贯穿所述直流功能层31与N个第二高频信号线321电性连接,用于将由所述N个第二高频信号线321传输的所述N个高频信号SCl~SCN传输至N个第三高频信号3181~318N中;所述N个第三高频信号3181~318N位于所述直流功能层31上,用于将由所述N个第二高频过孔3171~317N传输的所述N个高频信号SCl~SCN传输至所述N个激光器芯片中。
可选地,所述N条激光器芯片正极引线3121~312N与所述N个第三高频信号3181~318N由N个高频隔直电感3151~315N连接;所述N个高频隔直电感3151~315N用于隔离所述N个高频信号SCl~SCN与所述第二直流信号SBl~SBN之间的影响,位于所述直流功能层31上。
可选地,所述高频功能层32还包括一共地电极322结构,分布于所述第二高频信号线321四周,用于为高频信号提供参考地平面。
可选地,所述卡槽结构3161~316N完全包裹所述N个背光激光器芯片和所述N个背光探测器芯片;所述卡槽结构3161~316N与所述N个激光器芯片或所述N个背光探测器芯片之间的缝隙间距小于0.1mm。
可选地,所述N个背光探测器芯片与所述N个激光器芯片的下表面与所述高频多功能层32的上表面接触,实现所述N个背光探测器芯片和所述N个激光器芯片与所述高频功能层32之间的电性连接;且所述N个背光探测器芯片与所述N个激光器芯片的上表面与所述直流功能层31平行。
可选地,所述N条背光探测器芯片正极引线3111~311N和N条激光器芯片正极引线3121~312N采用的材料为金属,通过蒸镀工艺或溅射工艺制作在所述多功能低温共烧陶瓷基板3上。
可选地,所述多功能低温共烧陶瓷基板3通过低温共烧陶瓷工艺叠压烧结制成。
(三)有益效果
从上述技术方案中可以看出,本发明提供的一种基于低温共烧陶瓷的光电集成封装结构具有如下有益效果:
(1)本发明提供的一种基于低温共烧陶瓷的光电集成封装结构中,采用通过LTCC技术将多个功能层叠压成一体制成的多功能LTCC基板,实现了光电子芯片的多维度一体化封装,提高了集成度和可靠性,简化了封装工艺步骤,有助于规模化生产。
(2)本发明提出的基于低温共烧陶瓷的光电集成封装结构,采用过孔的方式,连接多功能LTCC基板内部的直流功能层和高频功能层,形成三维电路图,实现信号的传输,具有可靠性高、集成度高、体积小等特点,适用于大规模高密度阵列芯片的集成封装。
附图说明
图1示出本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构的立体示意图。
图2示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中多功能LTCC基板的立体示意图。
图3示出了图2所示立体示意图的俯视图,即该实施例提供的基于低温共烧陶瓷的光电集成封装结构中直流功能层结构示意图。
图4示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中高频功能层结构示意图。
图5示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中直流功能层与高频功能层信号连接示意图。
图6示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中背光探测器芯片与激光器芯片之间电气连接示意图。
【附图标记说明】
1:激光器芯片阵列 2:背光探测器芯片阵列
3:多功能LTCC基板 31:直流功能层
32:高频功能层 3111~311N:背光探测器芯片引线正
3121~312N:激光器芯片引线正 3131~313N:第一高频信号线
3141~314N:第一高频过孔 3151~315N:高频隔直电感
3161~316N:卡槽结构 3171~317N:第二高频过孔
3181~318N:第三高频信号线 321:第二高频信号线
322:共地电极 41:金丝
SA1~SAN:第一直流信号 SB1~SBN:第二直流信号
SC1~SCN:高频信号 PA1~PAN:第一直流信号输入端口
PB1~PBN:第二直流信号输入端口 PC1~PCN:高频信号输入端口
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
关于本文中所使用的“第一”、“第二”、“第三”……等,并非特别指称次序或顺位的意思,亦非用于限定本发明,其仅仅是为了区别以相同技术用语描述的元件或操作而已。
为解决由于层与层之间通过垫块连接而导致的可靠性较低、体积较大、集成度有限等技术问题,本发明提出了一种基于低温共烧陶瓷的光电集成封装结构,该封装结构包括:
本发明提供了一种基于低温共烧陶瓷的光电集成封装结构,包括:
一多功能低温共烧陶瓷基板3,包括:
一高频功能层32,为共面波导结构,用于传输高频信号;以及
一直流功能层31,为微带线结构,用于传输直流信号,形成于高频功能层32之上,设有完全贯穿直流功能层31的N个卡槽结构3161~316N,其中N为自然数;
一背光探测器芯片阵列2,包括N个背光探测器芯片,N个背光探测器芯片固定于N个卡槽结构3161~316N中;以及
一激光器芯片阵列1,包括N个激光器芯片,所述N个激光器芯片固定于所述N个卡槽结构3161~316N中,与所述背光探测器芯片并排设置,且所述背光探测器芯片与所述激光器芯片间距不大于0.5mm;相对于出光方向<0>,同一卡槽结构中的所述背光探测器芯片与所述激光器芯片的波导处于同一中心线。
可选地,封装结构还包括3N个输入端口:
N个第一直流信号输入端口PA1~PAN,用于将N个第一直流信号SA1~SAN分别输入至N个背光探测器芯片的正极,作为N个背光探测器芯片的直流输入信号;
N个第二直流信号输入端口PB1~PBN,用于将N个第二直流信号SB1~SBN分别输入至N个激光器芯片的正极,作为N个激光器芯片的直流输入信号;以及
N个高频信号输入端口PCl~PCN,用于将N个高频信号SCl~SCN输入至N个激光器芯片的正极,作为N个激光器芯片的调制信号。
可选地,N个第一直流信号输入端口PA1~PAN与N个背光探测器芯片的正极之间,设有N条背光探测器芯片正极引线3111~311N,位于直流功能层31上,用于将N个第一直流信号输入端口PA1~PAN的N个第一直流信号SA1~SAN传输至N个背光探测器芯片的正极。
可选地,N个第二直流信号输入端口PB1~PBN与N个激光器芯片的正极之间,设有N条激光器芯片正极引线3121~312N,位于直流功能层31上,用于将N个第二直流信号输入端口PB1~PBN的N个第二直流信号SB1~SBN传输至N个激光器芯片的正极。
可选地,N个高频信号输入端口PC1~PCN与N个激光器芯片之间,设有N个第一高频信号线3131~313N,位于直流功能层31上,用于将N个高频信号输入端口PC1~PCN的N个高频信号SC1~SCN传输至N个第一高频过孔3141~314N;N个第一高频过孔3141~314N位于直流功能层31上,且贯穿直流功能层31与N个第二高频信号线321电性连接,用于将N个高频信号SC1~SCN传输至N个第二高频信号线321;N个第二高频信号线321位于高频功能层32上,用于将由N个第二高频信号线321传输的N个高频信号SC1~SCN传输至N个第二高频过孔3171~317N中;N个第二高频过孔3171~317N位于直流功能层31上,且贯穿直流功能层31与N个第二高频信号线321电性连接,用于将由N个第二高频信号线321传输的N个高频信号SC1~SCN传输至N个第三高频信号3181~318N中;N个第三高频信号3181~318N位于直流功能层31上,用于将由N个第二高频过孔3171~317N传输的N个高频信号SC1~SCN传输至N个激光器芯片中。
可选地,N条激光器芯片正极引线3121~312N与N个第三高频信号3181~318N由N个高频隔直电感3151~315N连接;N个高频隔直电感3151~315N用于隔离N个高频信号SC1~SCN与第二直流信号SB1~SBN之间的影响,位于直流功能层31上。
可选地,高频功能层32还包括一共地电极322结构,分布于第二高频信号线321四周,用于为高频信号提供参考地平面。可选地,卡槽结构3161~316N完全包裹N个背光激光器芯片和N个背光探测器芯片;卡槽结构3161~316N与N个激光器芯片或N个背光探测器芯片之间的缝隙间距小于0.1mm。
可选地,N个背光探测器芯片与N个激光器芯片的下表面与高频多功能层32的上表面接触,实现N个背光探测器芯片和N个激光器芯片与高频功能层32之间的电性连接;且N个背光探测器芯片与N个激光器芯片的上表面与直流功能层31平行。
可选地,N条背光探测器芯片正极引线3111~311N和N条激光器芯片正极引线3121~312N采用的材料为金属,通过蒸镀工艺或溅射工艺制作在多功能低温共烧陶瓷基板3上。
可选地,多功能低温共烧陶瓷基板3通过低温共烧陶瓷工艺叠压烧结制成。
为让本发明的上述特征和优点能更明显易懂,本实施例提供当N=4时的一种封装结构,并提供附图图1至图6。需要说明的是,以下所描述的具体实施例仅用于解释本案,并不用来限定本案,当由于N变化所产生具有均等功效的结构,皆为本发明内容所涵盖的范围。
图1示出本发明一实施例,该基于低温共烧陶瓷的光电集成封装结构的立体结构示意图。参照图1,本发明的一实施例提供的一种基于低温共烧陶瓷的光电集成封装结构主要包括:激光器芯片阵列1,背光探测器芯片阵列2以及多功能LTCC基板3。
图2示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中多功能LTCC基板的立体结构示意图。参照图2,该LTCC基板主要包括:一直流功能层31和一高频功能层32,高频功能层32位于直流功能层之下。其中,直流功能层31为微带线结构,高频功能层32为共面波导结构。本发明采用的LTCC基板是通过LTCC工艺进行叠压烧结而成的,且直流功能层31与高频功能层32属于贴合接触。此外该基板的层数可以为多层,不受本实施例中两层限制。由于LTCC基板通过LTCC技术将多个功能层叠压成一体,并在内部形成三维电路图,实现信号的传输。该结构避免了传统方案中采用分立双层陶瓷电路结构导致的可靠性低、体积大和无法进行异形设计等缺点,具有集成度高、体积小等特点,适用于大规模高密度阵列芯片的集成封装。同时,由图2可知,在直流功能层31上设有4个卡槽结构3161~3164,该4个卡槽结构为矩形,位于直流功能层31的一侧,且完全贯穿直流功能层31。特别地,卡槽的结构和大小仅与背光探测器芯片和激光器芯片的形状大小有关,此处矩形卡槽结构仅为说明本实施例,并非用于限制本发明。
图3示出图2所示立体结构示意图的俯视图,即为本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中直流功能层示意图。由图3可知,该封装结构共有12个输入端口,其中4个为高频信号输入端口PC1~PC4,用于接收高频信号SC1~SC4;4个为第一直流信号输入端口PA1~PA4,用于接收第一直流信号SA1~SA4;以及4个第二直流信号输入端口,PB1~PB4用于接收第二直流信号SB1~SB4。参照图3,该直流功能层包括:
背光探测器芯片引线正3111~3114和激光器芯片引线正3121~3124,分别用于传输第一直流信号SA1~SA4和第二直流信号SB1~SB4;
第一高频信号线3131~3134和第三高频信号线3181~3184,用于传输高频信号SC1~SC4;
第一高频过孔3141~3144和第二高频过孔3171~3174,用于电性连接直流功能层31和高频功能层32;
卡槽结构3161~3164,用于固定背光探测器芯片和激光器芯片;以及
高频隔直电感3151~3154,用于隔绝高频信号SC1~SC4与第二直流信号之间SB1~SB4的影响。
图4示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中高频功能层示意图。参照图4可知,该高频功能层包括:
第二高频信号线321,用于传输高频信号;以及
共地电极322,用于为高频信号提供参考地平面。
图5示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中直流功能层与高频功能层信号连接示意图。参照图1至图5,直流功能层与高频功能层之间的电性连接主要包括直流信号的传输与高频信号的传输。此处需要说明的是,该封装结构需要于外部装置连接,由外部装置提供三组输入信号,分别为第一直流信号、第二直流信号和高频输入信号。
首先关于直流信号的传输:由外部装置提供第一直流信号SA1~SA4和第二直流信号SB1~SB4,分别通过背光探测器芯片引线正3111~3114和激光器芯片引线正3121~3124进入该封装结构。其中,背光探测器芯片引线正3111~3114中的第一直流信号SA1~SA4作为背光探测器芯片的输入信号;激光器芯片引线正3121~3124中的第二直流信号SB1~SB4作为激光器芯片的输入信号。
其次为高频信号传输:由外部装置提供的高频信号SC1~SC4通过第一高频信号线3131~3134进入该封装结构,通过第一高频过孔3141~3144传输至高频功能层中的第二高频信号线321中。第二高频信号线321中的高频信号,通过第二高频过孔3171~3174传输至直流功能层上的第三高频信号线3181~318N中,作为激光器芯片的调制信号。为防止激光器芯片的直流输入信号与其高频调制信号相互影响,在激光器芯片引线正3121~3124与第三高频信号线3181~318N之间连接高频隔直电感3151~3154,起到隔绝的作用。
图6示出了本发明一实施例提供的基于低温共烧陶瓷的光电集成封装结构中背光探测器芯片与激光器芯片之间电气连接示意图。参照图6可知,背光探测器芯片引线正3111~3114通过金丝结构41与背光探测器芯片进行电性连接,实现直流信号的传输,该直流信号直接作为背光探测器芯片的输入信号;同理,第三高频信号线3181~3184通过金丝结构41与激光器芯片进行电性连接,实现高频信号的传输,该高频信号作为激光器芯片的调制信号。
由于该封装结构需要接收外部装置提供的直流信号和高频信号,为防止两种信号在同一功能层而发生交互的情况,因此将两组信号通过两个功能层进行传输,即直流功能层和高频功能层。基于图1至图6所示的基于低温共烧陶瓷的光电集成封装结构,首先,将设计有电路的直流功能层31和高频功能层32通过LTCC工艺进行叠压烧结成型,其中直流功能层31上的第一高频信号线3131~3134通过第一高频过孔3141~3144与高频功能层32上的第二高频信号线321连接。然后,分别将背光探测器芯片阵列2和激光器芯片阵列1放入卡槽结构3161~3164中。其中,激光器芯片波导与背光探测器芯片波导处于同一中心线。最后,通过键合工艺,将背光探测器正极与背光探测器芯片引线正3111~3114通过金丝41相连,激光器芯片正极与激光器芯片引线正3121~3124通过金丝41相连,完成该封装结构。
特别地,本发明提供的基于低温共烧陶瓷的光电封装结构需要与外部装置连接,进行信号的传递。本发明提供的基于低温共烧陶瓷的光电封装结构用来发出激光信号,经过外部装置的处理后,接收由外部装置输出的直流信号和高频信号。这里所说的外部装置,可针对不同用途进行不同的设计,这部分不作为本发明的限制。
本发明提供的一种基于低温共烧陶瓷的光电集成封装结构,是基于电极结构为异面结构(正负电极位于芯片的两个相对的表面上)的激光器芯片和探测器芯片设计的。其中探测器芯片的输入信号为直流信号,激光器芯片的输入信号为高频信号。
需要说明的是,上述实施例仅用来说明本发明的内容,但不作为本发明的限制。该实施例为N=4时的一种形态,当由于N变化所产生具有均等功效的结构,皆为本发明内容所涵盖的范围。该实施例中的多功能LTCC基板包括直流功能层和高频功能层,在不脱离本发明的精神和范围内,该多功能LTCC基板可包括更多的功能层。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (14)
1.一种基于低温共烧陶瓷的光电集成封装结构,包括:
一多功能低温共烧陶瓷基板(3),包括:
一高频功能层(32),为共面波导结构,用于传输高频信号;以及
一直流功能层(31),为微带线结构,用于传输直流信号,形成于所述高频功能层(32)之上,设有完全贯穿所述直流功能层(31)的N个卡槽结构(3161~316N),其中N为自然数;
一背光探测器芯片阵列(2),包括N个背光探测器芯片,所述N个背光探测器芯片固定于所述N个卡槽结构(3161~316N)中;以及
一激光器芯片阵列(1),包括N个激光器芯片,所述N个激光器芯片固定于所述N个卡槽结构(3161~316N)中,与所述背光探测器芯片并排设置,且所述背光探测器芯片与所述激光器芯片间距不大于0.5mm;相对于出光方向,同一卡槽结构中的所述背光探测器芯片与所述激光器芯片的波导处于同一中心线,其中所述出光方向为背向所述背光探测器芯片阵列(2)的方向;
所述封装结构还包括3N个输入端口:
N个第一直流信号输入端口(PA1~PAN),在俯视角度上,相对于所述激光器芯片阵列(1)设置于所述直流功能层(31)的两侧,以分别作为所述N个背光探测器芯片的正极的外连接口,用于将N个第一直流信号(SA1~SAN)分别输入至所述N个背光探测器芯片的正极,作为所述N个背光探测器芯片的直流输入信号;
N个第二直流信号输入端口(PB1~PBN),在俯视角度上,相对于所述激光器芯片阵列(1)设置于所述直流功能层(31)的两侧,所述N个第二直流信号输入端口(PB1~PBN)中的一个第二直流信号输入端口与所述N个第一直流信号输入端口(PA1~PAN)中的一个第一直流信号输入端口对应相邻设置,所述N个第二直流信号输入端口(PB1~PBN)分别作为所述N个激光器芯片的正极的外连接口,用于将N个第二直流信号(SB1~SBN)分别输入至所述N个激光器芯片的正极,作为所述N个激光器芯片的直流输入信号;以及
N个高频信号输入端口(PC1~PCN),在俯视角度上,设置于所述直流功能层(31)上相对于所述激光器芯片阵列(1)的对面侧,以分别作为所述N个激光器芯片的正极的外连接口,用于将N个高频信号(SC1~SCN)输入至所述N个激光器芯片的正极中,作为所述N个激光器芯片的调制信号。
2.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第一直流信号输入端口(PA1~PAN)与所述N个背光探测器芯片的正极之间,设有N条背光探测器芯片正极引线(3111~311N),N条背光探测器芯片正极引线(3111~311N)位于所述直流功能层(31)上,用于将所述N个第一直流信号输入端口(PA1~PAN)的所述N个第一直流信号(SA1~SAN)传输至N个背光探测器芯片的正极。
3.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第二直流信号输入端口(PB1~PBN)与所述N个激光器芯片的正极之间,设有N条激光器芯片正极引线(3121~312N),N条激光器芯片正极引线(3121~312N)位于所述直流功能层(31)上,用于将所述N个第二直流信号输入端口(PB1~PBN)的所述N个第二直流信号(SB1~SBN)传输至N个激光器芯片的正极。
4.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个高频信号输入端口(PC1~PCN)与所述N个激光器芯片之间,设有N个第一高频信号线(3131~313N),N个第一高频信号线(3131~313N)位于所述直流功能层(31)上,用于将所述N个高频信号输入端口(PC1~PCN)的所述N个高频信号(SC1~SCN)传输至N个第一高频过孔(3141~314N)。
5.根据权利要求4所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第一高频过孔(3141~314N)位于所述直流功能层(31)上,且贯穿所述直流功能层(31)与N个第二高频信号线(321)电性连接,用于将所述N个高频信号(SC1~SCN)传输至N个第二高频信号线(321)。
6.根据权利要求5所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第二高频信号线(321)位于所述高频功能层(32)上,用于将由所述N个第二高频信号线(321)传输的所述N个高频信号(SC1~SCN)传输至N个第二高频过孔(3171~317N)中。
7.根据权利要求6所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第二高频过孔(3171~317N)位于所述直流功能层(31)上,且贯穿所述直流功能层(31)与N个第二高频信号线(321)电性连接,用于将由所述N个第二高频信号线(321)传输的所述N个高频信号(SC1~SCN)传输至N个第三高频信号线(3181~318N)中。
8.根据权利要求7所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个第三高频信号线(3181~318N)位于所述直流功能层(31)上,用于将由所述N个第二高频过孔(3171~317N)传输的所述N个高频信号(SC1~SCN)传输至所述N个激光器芯片中。
9.根据权利要求3或7所述基于低温共烧陶瓷的光电集成封装结构,其特征在于,N条激光器芯片正极引线(3121~312N)与所述N个第三高频信号线(3181~318N)由N个高频隔直电感(3151~315N)连接;所述N个高频隔直电感(3151~315N)用于隔离所述N个高频信号(SC1~SCN)与所述第二直流信号(SB1~SBN)之间的影响,N个高频隔直电感(3151~315N)位于所述直流功能层(31)上。
10.根据权利要求5所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述高频功能层(32)还包括一共地电极(322)结构,分布于所述第二高频信号线(321)四周,用于为高频信号提供参考地平面。
11.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述卡槽结构(3161~316N)完全包裹所述N个激光器芯片和所述N个背光探测器芯片;所述卡槽结构(3161~316N)与所述N个激光器芯片或所述N个背光探测器芯片之间的缝隙间距小于0.1mm。
12.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N个背光探测器芯片与所述N个激光器芯片的下表面与所述高频多功能层(32)的上表面接触,实现所述N个背光探测器芯片和所述N个激光器芯片与所述高频功能层(32)之间的电性连接;且所述N个背光探测器芯片与所述N个激光器芯片的上表面与所述直流功能层(31)平行。
13.根据权利要求2或3所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述N条背光探测器芯片正极引线(3111~311N)和N条激光器芯片正极引线(3121~312N)采用的材料为金属,通过蒸镀工艺或溅射工艺制作在所述多功能低温共烧陶瓷基板(3)上。
14.根据权利要求1所述的基于低温共烧陶瓷的光电集成封装结构,其特征在于,所述多功能低温共烧陶瓷基板(3)通过低温共烧陶瓷工艺叠压烧结制成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910546165.1A CN110265876B (zh) | 2019-06-21 | 2019-06-21 | 基于低温共烧陶瓷的光电集成封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910546165.1A CN110265876B (zh) | 2019-06-21 | 2019-06-21 | 基于低温共烧陶瓷的光电集成封装结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110265876A CN110265876A (zh) | 2019-09-20 |
CN110265876B true CN110265876B (zh) | 2021-02-12 |
Family
ID=67920581
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910546165.1A Active CN110265876B (zh) | 2019-06-21 | 2019-06-21 | 基于低温共烧陶瓷的光电集成封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110265876B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112164978A (zh) * | 2020-10-29 | 2021-01-01 | 瑞泰(威海)电子科技有限公司 | 高速信号发射管座和激光器平贴的激光器封装 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5943456A (en) * | 1997-08-20 | 1999-08-24 | Lucent Technologies Inc. | Coarse wavelength division multiplexing optical system |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002359426A (ja) * | 2001-06-01 | 2002-12-13 | Hitachi Ltd | 光モジュール及び光通信システム |
JP3947406B2 (ja) * | 2002-02-15 | 2007-07-18 | 株式会社ルネサステクノロジ | 半導体レーザモジュール |
US7144788B2 (en) * | 2004-02-19 | 2006-12-05 | Sumitomo Electric Industries, Ltd. | Method for manufacturing a transmitting optical sub-assembly with a thermo-electric cooler therein |
JP4507012B2 (ja) * | 2006-01-23 | 2010-07-21 | 日立金属株式会社 | 多層セラミック基板 |
CN102064159B (zh) * | 2010-11-05 | 2013-09-18 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种多模块封装组件 |
KR102091474B1 (ko) * | 2013-02-27 | 2020-03-23 | 한국전자통신연구원 | 초고속 광 수신 모듈 및 그것의 제작 방법 |
CN108540234A (zh) * | 2018-04-12 | 2018-09-14 | 中国科学院半导体研究所 | 探测器集成化阵列结构及探测器接收模块 |
-
2019
- 2019-06-21 CN CN201910546165.1A patent/CN110265876B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5943456A (en) * | 1997-08-20 | 1999-08-24 | Lucent Technologies Inc. | Coarse wavelength division multiplexing optical system |
Also Published As
Publication number | Publication date |
---|---|
CN110265876A (zh) | 2019-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20180012852A1 (en) | Embedded millimeter-wave phased array module | |
JP2018093491A (ja) | 集積アンテナ・アレーを有するワイヤレス通信パッケージ | |
JP2018514082A (ja) | 高速通信のための集積導波管を有するパッケージ構造、半導体ウエハおよび導波管 | |
JP2013046412A (ja) | オンpcb誘電体導波路 | |
TW201541133A (zh) | 主動矽光學座 | |
CN105762117A (zh) | 一种ltcc基板的交错层叠三维封装结构 | |
US8736074B2 (en) | Multi chip semiconductor device | |
IL275262B1 (en) | Low profile signal splitter for additive manufacturing technology | |
US11937368B2 (en) | Structure for circuit interconnects | |
CN110265876B (zh) | 基于低温共烧陶瓷的光电集成封装结构 | |
WO2019195978A1 (zh) | 激光器、激光器阵列的封装结构及封装组件 | |
KR101555403B1 (ko) | 배선기판 | |
CN109904128A (zh) | 基于硅基载板的三维集成t/r组件封装结构及封装方法 | |
CN116895614B (zh) | 一种三维异构集成的毫米波系统封装结构 | |
TW202143262A (zh) | 具有配備有由基底所支撐的電容器的差動傳輸線的電子裝置以及相應的製造方法 | |
US9166550B2 (en) | System and method for using a reference plane to control transmission line characteristic impedance | |
FR3105613B1 (fr) | Cellule élémentaire d’un réseau transmetteur | |
JP6873147B2 (ja) | 3d電子モジュールの小型化チップオンチップ相互接続の方法 | |
CN205723497U (zh) | 一种ltcc基板的交错层叠三维封装结构 | |
US11219120B2 (en) | Stress relief opening for reducing warpage of component carriers | |
US20120153132A1 (en) | Element carrier and light receiving module | |
JP2001068617A (ja) | 半導体装置 | |
CN115707181A (zh) | 部件承载件和对部件承载件进行制造的方法 | |
CN218957728U (zh) | 一种封装基板及电子封装 | |
CN220173719U (zh) | 一种超导量子芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |