CN116113137A - 一种电路板封装结构、电路板组件以及电子设备 - Google Patents
一种电路板封装结构、电路板组件以及电子设备 Download PDFInfo
- Publication number
- CN116113137A CN116113137A CN202111327300.7A CN202111327300A CN116113137A CN 116113137 A CN116113137 A CN 116113137A CN 202111327300 A CN202111327300 A CN 202111327300A CN 116113137 A CN116113137 A CN 116113137A
- Authority
- CN
- China
- Prior art keywords
- circuit board
- signal
- grounding
- packaging structure
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 67
- 239000000758 substrate Substances 0.000 claims abstract description 26
- 239000002184 metal Substances 0.000 claims description 20
- 229910052751 metal Inorganic materials 0.000 claims description 20
- 229910000679 solder Inorganic materials 0.000 claims description 17
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 claims description 6
- 230000000149 penetrating effect Effects 0.000 claims description 4
- 238000000034 method Methods 0.000 claims 5
- 230000008054 signal transmission Effects 0.000 abstract description 22
- 239000010410 layer Substances 0.000 description 48
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 8
- WABPQHHGFIMREM-RKEGKUSMSA-N lead-214 Chemical compound [214Pb] WABPQHHGFIMREM-RKEGKUSMSA-N 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 6
- 239000007769 metal material Substances 0.000 description 6
- 230000009286 beneficial effect Effects 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 239000011889 copper foil Substances 0.000 description 4
- 230000000712 assembly Effects 0.000 description 2
- 238000000429 assembly Methods 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000002708 enhancing effect Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 238000005476 soldering Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 239000012790 adhesive layer Substances 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 239000011152 fibreglass Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
- H05K1/0227—Split or nearly split shielding or ground planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
- H05K1/0225—Single or multiple openings in a shielding, ground or power plane
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Structure Of Printed Boards (AREA)
- Mounting Of Printed Circuit Boards And The Like (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Abstract
本申请实施例提供一种电路板封装结构、电路板组件以及电子设备,涉及电路板技术领域,用于解决或者至少部分解决信号高速传输时串扰噪声大的技术问题。电路板封装结构包括电路板、至少一个信号过孔组以及屏蔽结构。电路板包括基板本体以及设置于基板本体内的信号走线和接地层。信号过孔组包括至少一个信号过孔,信号过孔贯穿基板本体的至少一部分,信号过孔与信号走线电连接。屏蔽结构贯穿基板本体的至少一部分,屏蔽结构围绕信号过孔组的外周设置,且与接地层电连接。电路板封装结构用于连接电子元件。
Description
技术领域
本申请涉及电路板技术领域,尤其涉及一种电路板封装结构、电路板组件以及电子设备。
背景技术
电子元件之间的信号传输通过电路板实现,电路板通常选用印制电路板(PrintedCircuit Board,PCB)。当信号传输的速率提高至112Gbps甚至更高的224Gbps时,信号大多采用多阶电平进行调制。由于信号的调制被划分为更多的电平阶段,使得信号摆幅的损失增大,导致信号摆幅在同样的损耗下所允许的串扰噪声也须更少,对串扰噪声的性能要求也更加严苛。而随着信号传输速率的提高,串扰噪声却会在更宽的频带内累积的更高,从而直接导致信号传输的信噪比不能满足传输要求,无法实现更高的信号传输带宽。
发明内容
本申请实施例提供一种电路板封装结构、电路板组件以及电子设备,用于解决或者至少部分解决信号高速传输时串扰噪声大的技术问题。
为达到上述目的,本申请采用如下技术方案:
本申请的第一方面实施例提供一种电路板封装结构,该电路板封装结构包括电路板、至少一个信号过孔组以及屏蔽结构。电路板包括基板本体以及设置于基板本体内的信号走线和接地层。信号过孔组包括至少一个信号过孔,且信号过孔贯穿基板本体的至少一部分,信号过孔与信号走线电连接。屏蔽结构贯穿基板本体的至少一部分,且屏蔽结构围绕信号过孔组的外周设置,并与接地层电连接。
本申请实施例在电路板上设置有屏蔽结构,接地的屏蔽结构对信号过孔产生的串扰噪声具有屏蔽、隔离的作用。这样一来,当信号在高速传输时,屏蔽结构能够阻挡、隔离一组信号过孔组内的串扰噪声传输至相邻的信号过孔组。同时,屏蔽结构围绕信号过孔组的外周设置,能够包绕串扰噪声,从而避免串扰噪声向外传输,有利于减少信号高速传输时的串扰噪声。
在一些实施方式中,电路板封装结构与电子元件电连接,电子元件具有接地管脚。屏蔽结构包括至少两个第一接地过孔组和至少两个第二接地过孔组,第一接地过孔组与第二接地过孔组交替排列,且围绕信号过孔组的外周设置。其中,每组第一接地过孔组包括至少一个第一接地过孔,第一接地过孔与电子元件的接地管脚电连接,且与接地层电连接。每组第二接地过孔组包括至少一个第二接地过孔,第二接地过孔与接地层电连接。
将屏蔽结构设计为第一接地过孔组和第二接地过孔组的结构形式,使电子元件的接地管脚能够插入第一接地过孔中,方便电子元件与电路板的装配。同时,第二接地过孔与第一接地过孔均能够对信号过孔起到阻挡、隔离串扰噪声的作用,增强了电路板封装结构的抗干扰性能,有利于信号的高速传输。
在一些实施方式中,每组第一接地过孔组包括至少两个第一接地过孔。第一接地过孔组还包括第三接地过孔,第三接地过孔位于相邻两个第一接地过孔之间,第三接地过孔与接地层电连接。在两个第一接地过孔之间增设第三接地过孔,能够提高屏蔽结构对串扰噪声的阻挡、隔离密度,有利于降低信号的电磁波向相邻信号过孔串扰的几率,从而提高电路板封装结构的抗干扰性能。
在一些实施方式中,电路板还包括引线,引线的一端与信号过孔电连接,另一端与信号走线电连接。每组第二接地过孔组包括至少两个第二接地过孔,引线穿过相邻两个第二接地过孔之间的间隙。在相邻两个第二接地过孔之间设置间隙,能够避免屏蔽结构的设置对引线布置造成的影响。
在一些实施方式中,引线两侧相邻两个第二接地过孔之间的间隙为0.6-2mm。将引线两侧相邻两个第二接地过孔之间的间隙设置为0.6-2mm,既能够满足引线的布线要求,又能够尽量降低串扰噪声从引线两侧相邻两个第二接地过孔之间的间隙向外传输的几率,从而提高了屏蔽结构对串扰噪声屏蔽的效果。
在一些实施方式中,相邻第一接地过孔之间、相邻第二接地过孔之间、第一接地过孔与第二接地过孔之间、第一接地过孔与第三接地过孔之间的间距为0.2-0.6mm。将第一接地过孔、第二接地过孔以及第三接地过孔之间的间距设置为0.2-0.6mm,能够保证屏蔽结构的高密布置,从而提高了屏蔽结构对串扰噪声屏蔽的效果。
在一些实施方式中,电路板封装结构包括至少两个信号过孔组。相邻两个信号过孔组之间的第一接地过孔组共用。或者,相邻两个信号过孔组之间的第二接地过孔组共用。相邻两个信号过孔组之间共用第一接地过孔组或者第二接地过孔组,有利于减小电路板的结构尺寸,使得电路板上开孔的结构更紧凑。
在一些实施方式中,电路板封装结构与电子元件电连接,电子元件具有接地管脚。基板本体开设有屏蔽槽,屏蔽槽贯穿基板本体的至少一部分,且屏蔽槽围绕信号过孔组的外周设置。屏蔽结构包括绝缘挡墙和金属覆盖层。绝缘挡墙填充于屏蔽槽内,且围绕信号过孔组的外周设置。金属覆盖层位于绝缘挡墙和屏蔽槽的槽壁之间,且与绝缘挡墙和屏蔽槽相连接。金属覆盖层与接地层和电子元件的接地管脚电连接。
屏蔽结构还可以设计为连通的屏蔽槽的结构形式,在屏蔽槽内设置金属覆盖层,并填充绝缘挡墙,能够使电子元件的接地管脚能够固定在绝缘挡墙中,同样方便电子元件与电路板的装配。同时,屏蔽槽与绝缘挡墙均能够对信号过孔起到阻挡、隔离串扰噪声的作用,增强了电路板封装结构的抗干扰性能,有利于信号的高速传输。
在一些实施方式中,绝缘挡墙开设有连接孔。连接孔贯穿绝缘挡墙的至少一部分,且连接孔的侧壁露出金属覆盖层的一部分。电子元件的接地管脚设置于连接孔内,且通过连接孔的侧壁与金属覆盖层电连接。在绝缘挡墙上设置连接孔,使电子元件的接地管脚同样能够插入连接孔内,从而实现电子元件与电路板的封装固定。接地管脚可以与金属覆盖层接触,从而实现电子元件的电连接。
在一些实施方式中,电路板还包括引线,引线的一端与信号过孔电连接,另一端与信号走线电连接。屏蔽槽的水平截面为C形,引线穿过C形的屏蔽槽的开口。其中,水平截面与电路板的板面平行。同样,在屏蔽槽上设置开口,能够避免屏蔽结构的设置对引线布置造成的影响。
在一些实施方式中,C形的屏蔽槽的开口尺寸为0.6-2mm。同理,将C形的屏蔽槽的开口尺寸设置为0.6-2mm,既能够满足引线的布线要求,又能够尽量降低串扰噪声从屏蔽槽的开口向外传输的几率,从而提高了屏蔽结构对串扰噪声屏蔽的效果。
在一些实施方式中,电路板封装结构包括至少两个信号过孔组。相邻两个信号过孔组之间的屏蔽槽连通,且相邻两个信号过孔组之间的屏蔽结构共用。同理,相邻两个信号过孔组之间共用连通的屏蔽槽,有利于减小电路板的结构尺寸,使得电路板上开孔和开槽的结构更紧凑。
在一些实施方式中,至少一个信号过孔组包括一对差分对过孔。将信号过孔组设计为差分对过孔的结构形式,能够使传输的信号形成差分信号,从而有利于增强信号对噪声的抗干扰能力。
本申请的第二方面实施例提供一种电路板组件,包括电子元件以及如上所述的任意一种电路板封装结构。电子元件具有信号管脚与接地管脚,信号管脚与电路板封装结构的信号过孔电连接,接地管脚与电路板封装结构的屏蔽结构电连接。上述电路板组件具有与前述实施例提供的电路板封装结构相同的技术效果,此处不再赘述。
在一些实施方式中,电子元件为连接器,连接器包括公端和母端。公端具有第一信号管脚与第一接地管脚。母端具有第二信号管脚与第二接地管脚。电路板封装结构包括第一电路板封装结构和第二电路板封装结构。其中,第一信号管脚与第一电路板封装结构的信号过孔插接,第一接地管脚与第一电路板封装结构的屏蔽结构插接。第二信号管脚与第二电路板封装结构的信号过孔插接,第二接地管脚与第二电路板封装结构的屏蔽结构插接。当电子元件为连接器时,本申请实施例提供的电路板组件的串扰噪声更小,能够实现连接器高速传输信号的功能。
在一些实施方式中,电子元件为芯片,芯片具有信号焊球与接地焊球。信号焊球与电路板封装结构的信号过孔电连接,接地焊球与电路板封装结构的屏蔽结构电连接。当电子元件为芯片时,本申请实施例提供的电路板组件的串扰噪声更小,能够实现芯片高速传输信号的功能。
本申请的第三方面实施例提供一种电子设备,包括壳体以及如上所述的任意一种电路板组件,电路板组件设置于壳体内。上述电子设备具有与前述实施例提供的电路板组件相同的技术效果,此处不再赘述。
附图说明
图1为本申请实施例提供的一种电子设备的结构示意图;
图2为本申请实施例提供的另一电子设备的结构示意图;
图3为图2中电路板组件的一种实施方式结构示意图;
图4为图2中电路板组件的另一实施方式结构示意图;
图5为图2中连接器与电路板封装结构的分解结构示意图;
图6为图1中芯片与电路板封装结构连接的结构示意图;
图7为本申请实施例提供的一种电路板封装结构的俯视结构示意图;
图8为图7中A-A的剖视结构示意图;
图9A为图7中屏蔽结构的一种实施方式结构示意图;
图9B为本申请实施例提供的电路板封装结构与电子元件的分解结构示意图;
图10为本申请实施例提供的另一电路板封装结构的俯视结构示意图;
图11为图10中电路板封装结构的远端串扰结果示意图;
图12为图10中电路板封装结构的近端串扰结果示意图;
图13A为本申请实施例提供的又一电路板封装结构的俯视结构示意图;
图13B为图13A中B-B的剖视结构示意图;
图14为图13A中屏蔽槽的一种实施方式结构示意图;
图15为图13A中屏蔽结构的一种实施方式结构示意图;
图16为本申请实施例提供的再一电路板封装结构的俯视结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。
以下,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。
此外,本申请中,“上”、“下”、“水平”以及“竖直”等方位术语是相对于附图中的部件示意置放的方位来定义的,应当理解到,这些方向性术语是相对的概念,它们用于相对于的描述和澄清,其可以根据附图中部件所放置的方位的变化而相应地发生变化。
在本申请中,除非另有明确的规定和限定,术语“连接”应做广义理解,例如,“连接”可以是固定连接,也可以是可拆卸连接,或成一体;可以是直接相连,也可以通过中间媒介间接相连。
本申请提供一种电子设备,该电子设备可以包括路由器、交换机、服务器或者基站等电子设备。本申请实施例并不对上述电子设备的具体形式做特殊的限制。以下为了方便说明,如图1所示,以上述电子设备01为路由器进行举例说明。该电子设备01可以包括壳体100和电路板组件200,电路板组件200可以安装在壳体100内。
其中,电路板组件200可以包括电路板封装结构210和电子元件220。电路板封装结构210可以通过螺钉或者螺杆等结构安装在壳体100内,电子元件220可以设置在电路板封装结构210上,且与电路板封装结构210电连接。电子元件220可以包括芯片、连接器或者滤波器等器件,本申请实施例并不对电子元件220的具体结构做特殊的限制。
在一些实施方式中,如图2所示,以电子元件220为连接器进行举例说明。电路板封装结构210可以包括第一电路板封装结构210a和第二电路板封装结构210b,电子元件220可以包括公端220a和母端220b。其中,公端220a可以与第一电路板封装结构210a电连接,母端220b可以与第二电路板封装结构210b电连接。
其中,电连接后的公端220a与第一电路板封装结构210a可以称为子卡,电连接后的母端220b与第二电路板封装结构210b可以称为背板。背板上可以集成中央处理器、内存、多个控制芯片等器件。子卡作为背板功能的扩展,可以通过公端220a与母端220b的插接搭载在背板上。例如,子卡可以集成更多的接口,以增加电子设备01的接口数量。此时,一个背板上可以设置多个母端220b,用于与各个子卡的公端220a电连接。本申请实施例并不对电子设备01壳体100内的背板和子卡数量做特殊的限制。
当然,上述实施例中的第一电路板封装结构210a和第二电路板封装结构210b之间为垂直连接。根据公端220a和母端220b结构的不同,以及电子设备01所需功能的不同,还可以使第一电路板封装结构210a和第二电路板封装结构210b之间采用如图3所示的平行连接。或者,还可以使第一电路板封装结构210a和第二电路板封装结构210b之间采用如图4所示的水平对接。本申请实施例并不对第一电路板封装结构210a和第二电路板封装结构210b之间的连接方式做特殊的限制。
在此基础上,具体的,如图5所示,在第一电路板封装结构210a和第二电路板封装结构210b上分别设置有多个过孔20,过孔20中的一部分为信号过孔,另一部分为接地过孔。公端220a具有多个阵列分布的管脚(pin),多个管脚中的一部分可以为第一信号管脚221a,用于与过孔20中的信号过孔电连接。其余部分管脚可以为第一接地管脚222a,用于与过孔20中的接地过孔电连接。母端220b也具有多个阵列分布的管脚(pin),多个管脚中的一部分可以为第二信号管脚221b,用于与过孔20中的信号过孔电连接。其余部分管脚可以为第二接地管脚222b,用于与过孔20中的接地过孔电连接。
其中,第一信号管脚221a、第一接地管脚222a、第二信号管脚221b以及第二接地管脚222b均可以设计为鱼眼针脚。在此情况下,可以使公端220a通过插接的方式与第一电路板封装结构210a电连接,可以使母端220b通过插接的方式与第二电路板封装结构210b电连接。当然,电子元件220也可以选用表面贴装技术SMT或者通孔回流焊等方式,实现与电路板封装结构210之间的电连接。
上述实施例是以电子元件220为连接器进行的举例说明。在另一些实施方式中,电子元件220还可以为如图6所示的芯片220c。芯片220c具有多个阵列分布的焊球,多个焊球中的一部分可以为信号焊球221,用于与过孔20中的信号过孔电连接。其余部分焊球可以为接地焊球222,用于与过孔20中的接地过孔电连接。在此情况下,为了实现芯片220c与电路板封装结构210之间的电连接,可以将芯片220c的信号焊球221与接地焊球222通过表面贴装技术SMT或者通孔回流焊等方式,装配在电路板封装结构210上。
当信号传输的速率提高至112Gbps甚至更高的224Gbps时,信号传输的频率也会相应的提高至40GHz甚至更高的80GHz。而随着信号传输速率的提高、频率的增大,串扰噪声却会在更宽的频带内累积的更高,这就要求信号对串扰噪声的性能也更加严苛。其中,电路板的封装结构设计,是导致信号在高速传输时串扰噪声增加的主要因素之一。以下将对电路板的封装结构进行详细说明。
为了有效减少信号高速传输时的串扰噪声影响,满足信号高速传输的要求,如图7所示,本申请提供的电路板封装结构210可以包括电路板211、信号过孔组212以及屏蔽结构213。多组信号过孔组212与屏蔽结构213均开设在电路板211上,以下将以其中一组信号过孔组212与屏蔽结构213为例进行说明。
电路板211可以包括如图8所示的基板本体2110,以及设置于基板本体2110内的信号走线2111和接地层2112,在信号走线2111与接地层2112之间可以设置介质层2113。具体的,基板本体2110可以选用双面覆铜板。双面覆铜板包括芯板层以及覆盖在芯板层两侧的铜箔层,双面覆铜板中的其中一面铜箔层可以作为信号走线2111,另一面铜箔层可以作为接地层2112,双面覆铜板中的芯板层则可以作为介质层2113。
当然,根据电路板211的不同结构设计,双面覆铜板中的两面铜箔层也可以均作为信号走线2111或者接地层2112。当电路板211需要多层信号走线2111和接地层2112时,还可以选用多个双面覆铜板进行层压,相邻双面覆铜板之间可以采用半固化片等粘接层2114压制成型。
信号过孔组212可以包括如图8所示的两个信号过孔2121。两个信号过孔2121贯穿基板本体2110设置,可以是盲孔、埋孔或者通孔。每个信号过孔2121的孔壁内镀覆有可以导电的金属材料,信号走线2111与信号过孔2121电连接。当然,电路板211还可以包括如图7所示的引线214,将引线214的一端与信号过孔2121电连接,引线214的另一端与信号走线2111电连接。
需要说明的是,当信号过孔组212为两个信号过孔2121时,两个信号过孔2121可以组成一对差分对过孔。与两个信号过孔2121分别电连接的两根引线214和两根信号走线2111,等长、等宽、等间距设置,能够使传输的信号形成差分信号,从而使信号进行振幅相等、相位相反的差分传输,有利于增强信号对噪声的抗干扰能力。
当然,信号过孔组212也可以包括一个信号过孔2121。本申请并不对信号过孔组212内信号过孔2121的具体数量做特殊的限制。此外,电路板211上可以开设多对差分对过孔,多对差分对过孔可以呈矩形阵列,也可以呈圆形阵列。本申请实施例并不对差分对过孔的具体分布形式做特殊的限制。
当电子元件220为连接器时,连接器公端220a的第一信号管脚221a可以与第一电路板封装结构210a的信号过孔2121插接,连接器母端220b的第二信号管脚221b可以与第二电路板封装结构210b的信号过孔2121插接。当电子元件220为芯片时,芯片的信号焊球221可以与电路板封装结构210的信号过孔2121电连接。
以上是对电路板211以及电路板211上的信号过孔组212进行的介绍。由于信号在电路板211的各信号走线2111之间通过信号过孔2121进行垂直传输,因此,为了实现对信号过孔组212的串扰噪声屏蔽,降低相邻信号过孔组212之间的串扰噪声,以下将对屏蔽结构213进行详细的介绍。
示例一:
在一些实施方式中,如图8所示,屏蔽结构213可以设计为过孔的结构形式,过孔可以是盲孔、埋孔或者通孔,且过孔贯穿基板本体2110的至少一部分。过孔贯穿基板本体2110的深度大于或等于信号过孔2121的深度,且屏蔽结构213围绕在信号过孔2121的外周,以实现对串扰噪声阻挡、隔离的作用。过孔可以与接地层2112电连接,接地层2112可以在信号过孔2121贯穿的位置开设反焊盘,信号走线2111可以绕开屏蔽结构213贯穿的位置,以避免造成短路。
这样一来,由于信号走线2111和接地层2112在基板本体2110上呈水平布置,信号过孔2121与屏蔽结构213在基板本体2110上呈竖直布置。信号走线2111、信号过孔2121、接地层2112以及屏蔽结构213,在基板本体2110上构成至少一个回路。电流在回路内沿信号走线2111和信号过孔2121流动,同时携带高低电平信号在回路内传输。当信号完成传输后,又随电路沿接地层2112和屏蔽结构213返回。
由此可知,当信号传输时,信号可以在信号走线2111内进行水平传输,并且在信号过孔2121进行垂直传输。当信号返回时,信号可以在接地层2112内进行水平返回,并且在屏蔽结构213垂直返回。由于过孔贯穿基板本体2110的深度不小于信号过孔2121的深度,使得信号的传输路径被包绕在信号的返回路径内,从而使得信号过孔2121内产生的串扰噪声能够被屏蔽结构213阻挡、隔离。
具体的,如图9A所示,屏蔽结构213可以包括两个第一接地过孔组2131和两个第二接地过孔组2132,第一接地过孔组2131和第二接地过孔组2132分别与接地层2112(图8所示)电连接。第一接地过孔组2131与第二接地过孔组2132可以围绕在信号过孔组212(图7所示点画线矩形框)的外周。具体的,图9A中,两个第一接地过孔组2131沿X方向并排设置,两个第二接地过孔组2132沿Y方向并排设置。其中,X方向和Y方向垂直设置。当然,第一接地过孔组2131与第二接地过孔组2132的排列也可以呈圆环形围绕在信号过孔组212的外周。以下为了方便说明是以第一接地过孔组2131与第二接地过孔组2132可以排列呈矩形围绕在信号过孔组212的外周为例进行的举例说明。
其中,如图9A所示,每组第一接地过孔组2131可以包括两个沿Y方向排列的第一接地过孔2131a,第一接地过孔2131a与接地层2112(图8所示)电连接,第一接地过孔2131a的孔壁内镀覆有可以导电的金属材料。当电子元件220为连接器时,连接器公端220a的第一接地管脚222a可以与第一电路板封装结构210a的第一接地过孔2131a插接,连接器母端220b的第二接地管脚222b可以与第二电路板封装结构210b的第一接地过孔2131a插接。当电子元件220为芯片时,芯片的接地焊球222可以与电路板封装结构210的第一接地过孔2131a电连接。
在此基础上,如图9A所示,每组第一接地过孔组2131还可以包括第三接地过孔2131b,第三接地过孔2131b位于相邻两个第一接地过孔2131a之间。如图9B所示,第三接地过孔2131b的两端可以均与接地层2112电连接。与第一接地过孔2131a的不同之处在于,第三接地过孔2131b并不与电子元件220的管脚(pin)电连接。
其中,第三接地过孔2131b内的孔壁内镀覆有可以导电的金属材料。在第三接地过孔2131b内既可以填充绝缘塑胶等材料,也可以填充导电金属材料,还可以将第三接地过孔2131b设置为空心结构,本申请实施例并不对第三接地过孔2131b的具体结构做特殊的限制。
此外,如图9A所示,每组第二接地过孔组2132可以包括多个沿X方向排列第二接地过孔2132a,第二接地过孔2132a的两端也可以均与接地层2112(图9B所示)电连接。同理,与第一接地过孔2131a的不同之处在于,第二接地过孔2132a也不与电子元件220的管脚(pin)电连接。两组第一接地过孔组2131和两组第二接地过孔组2132可以围成矩形框,信号过孔组212可以设置在矩形框内。
其中,第二接地过孔2132a内的孔壁内镀覆有可以导电的金属材料。在第二接地过孔2132a内既可以填充绝缘塑胶等材料,也可以填充导电金属材料,还可以将第二接地过孔2132a设置为空心结构,本申请实施例并不对第二接地过孔2132a的具体结构做特殊的限制。
在此基础上,如图9A所示,引线214(图7所示)可以穿过相邻两个第二接地过孔2132a之间的间隙。此时,引线214两侧的两个第二接地过孔2132a的孔壁之间形成屏蔽结构213的开口2130。若开口2130的距离S1小于0.6mm,开口2130过窄将不利于引线214的布置。若开口2130的距离S1大于2mm,将不利于串扰噪声的屏蔽。可选的,开口2130的距离S1可以设置为0.6-2mm。
同理,若相邻第二接地过孔2132a之间、第一接地过孔2131a与第二接地过孔2132a之间、第一接地过孔2131a与第三接地过孔2131b之间的间距S2小于0.2mm,则不利于各过孔的布置。若间距S2大于0.6mm,将不利于串扰噪声的屏蔽。因此,相邻第二接地过孔2132a之间、第一接地过孔2131a与第二接地过孔2132a之间、第一接地过孔2131a与第三接地过孔2131b之间的间距S2可以设置为0.2-0.6mm。当第一接地过孔组2131内仅设置有两个第一接地过孔2131a时,两个第一接地过孔2131a之间的间距S2也可以设置为0.2-0.6mm。
根据电路板211的阻抗设计、电子元件220管脚的布置、电路板211上排布的过孔尺寸,本申请实施例并不对第一接地过孔2131a、第二接地过孔2132a以及第三接地过孔2131b的具体数量和尺寸做特殊的限制。
示例的,如图10所示,以四组信号过孔组212为例进行说明。每组信号过孔组212中两个第二接地过孔2132a孔壁之间的开口距离S1为0.6mm,相邻第二接地过孔2132a之间、第一接地过孔2131a与第二接地过孔2132a之间、第一接地过孔2131a与第三接地过孔2131b之间的间距S2为0.2mm。四组信号过孔组212沿X方向和Y方向呈矩形阵列布置,且沿X方向相邻第一接地过孔2131a与第三接地过孔2131b共用。
如图11所示,以横坐标表示信号传输的频率(单位GHz),以纵坐标表示串扰噪声(单位dB)。则四组信号过孔组212之间的串扰噪声随信号传输频率变化的曲线关系由图可知,电路板封装结构210能够实现信号传输的频率达到80GHz,同时,信号的远端串扰能够满足-40dB的要求。如图12所示,电路板封装结构210能够实现信号传输的频率达到80GHz,同时,信号的近端串扰能够满足-40dB的要求。
需要说明的是,本申请实施例并不对电路板211上信号过孔组212的组数做特殊的限制,每组信号过孔组212的外周均围绕有第一接地过孔组2131与第二接地过孔组2132。每组第一接地过孔组2131与第二接地过孔组2132交替排列,相邻两个信号过孔组212之间也可以是第二接地过孔组2132共用。
此外,若每组信号过孔组212中两个第二接地过孔2132a孔壁之间的开口距离S1为2mm,相邻第二接地过孔2132a之间、第一接地过孔2131a与第二接地过孔2132a之间、第一接地过孔2131a与第三接地过孔2131b之间的间距S2为0.6mm。则电路板封装结构210能够实现信号传输的频率达到50GHz,同时,信号的远端串扰和近端串扰均能够满足-40dB的要求。
示例二:
与示例一的不同之处在于,如图13A所示,屏蔽结构213可以设计为屏蔽槽215的结构形式。具体的,可以在电路板211上开设屏蔽槽215。同样,如图13B所示,屏蔽槽215贯穿电路板211的深度大于或等于信号过孔组212的深度,且屏蔽槽215围绕在信号过孔组212的外周。屏蔽槽215可以与接地层2112电连接,接地层2112可以在信号过孔2121贯穿的位置开设反焊盘,信号走线2111可以绕开屏蔽槽215贯穿的位置,以避免造成短路。
在此基础上,如图13A所示,屏蔽槽215的水平截面可以设计为具有开口2130的C形,水平截面与电路板211的板面平行。引线214可以穿过C形的屏蔽槽215的开口2130。其中,如图14所示,引线214两侧的屏蔽槽215的开口2130尺寸S1可以设置为0.6-2mm。当然,屏蔽槽215也可以设计为U形或者圆环形的形状,本申请实施例并不对屏蔽槽215的具体结构形式做特殊的限制。
具体的,如图15所示,屏蔽结构213可以包括绝缘挡墙2133和金属覆盖层2134。绝缘挡墙2133可以选用树脂或者玻璃纤维等材质制成,并填充于屏蔽槽215内,且围绕信号过孔组212的外周设置。金属覆盖层2134位于绝缘挡墙2133和屏蔽槽215的槽壁之间,金属覆盖层2134可以选用镀铜等方式进行加工制造,且金属覆盖层2134与绝缘挡墙2133和屏蔽槽215相连接。金属覆盖层2134还与接地层2112(图13B所示)和电子元件220的管脚(pin)电连接。
在一些实施方式中,如图15所示,绝缘挡墙2133上可以开设连接孔2135,用于连接电子元件220(图1所示)。具体的,连接孔2135可以贯穿绝缘挡墙2133的至少一部分,且连接孔2135的侧壁露出金属覆盖层2134的一部分,用于与电子元件220电连接。沿绝缘挡墙2133的长度方向,连接孔2135可以间隔设置。
当电子元件220为连接器时,连接器公端220a的第一接地管脚222a可以与第一电路板封装结构210a的连接孔2135插接,且与金属覆盖层2134电连接;连接器母端220b的第二接地管脚222b可以与第二电路板封装结构210b的连接孔2135插接,且与金属覆盖层2134电连接。
当电子元件220为芯片时,此时可以无需开设连接孔2135。仅需在绝缘挡墙2133的顶部设置焊盘,使焊盘与金属覆盖层2134电连接即可。芯片的接地焊球222可以与电路板封装结构210的焊盘电连接。
根据电路板211的阻抗设计以及电子元件220管脚的布置,本申请实施例并不对屏蔽槽215和屏蔽结构213的设置宽度做特殊的限制。
示例的,如图16所示,同样以四组信号过孔组212为例进行说明。每组信号过孔组212的外周均围绕有屏蔽槽215和屏蔽结构213。四组信号过孔组212同样沿X方向和Y方向呈矩形阵列布置,且沿X方向相邻两个信号过孔组212之间的屏蔽槽215连通,且相邻两个信号过孔组212之间的屏蔽结构213共用。
当引线214两侧的屏蔽槽215的开口尺寸S1设置为0.6mm时,电路板封装结构210同样能够实现信号传输的频率达到80GHz,同时,信号的远端串扰和近端串扰均能够满足-40dB的要求。当引线214两侧的屏蔽槽215的开口尺寸S1设置为2mm时,电路板封装结构210同样能够实现信号传输的频率达到50GHz,同时,信号的远端串扰和近端串扰均能够满足-40dB的要求。
需要说明的是,本申请实施例提供的电路板封装结构210,并不局限于在信号过孔组212的外周布置过孔式的屏蔽结构213或者屏蔽槽215式的屏蔽结构213。根据电路板的封装结构设计以及电子元件220管脚的布置,过孔式的屏蔽结构213与屏蔽槽215式的屏蔽结构213也可以相互结合布置在电路板211上。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (17)
1.一种电路板封装结构,其特征在于,包括:
电路板,包括基板本体以及设置于所述基板本体内的信号走线和接地层;
至少一个信号过孔组,所述信号过孔组包括至少一个信号过孔,所述信号过孔贯穿所述基板本体的至少一部分;所述信号过孔与所述信号走线电连接;以及,
屏蔽结构,贯穿所述基板本体的至少一部分,所述屏蔽结构围绕所述信号过孔组的外周设置,且与所述接地层电连接。
2.根据权利要求1所述的电路板封装结构,其特征在于,所述电路板封装结构与电子元件电连接,所述电子元件具有接地管脚;
所述屏蔽结构包括:
至少两个第一接地过孔组和至少两个第二接地过孔组,所述第一接地过孔组与所述第二接地过孔组交替排列,且围绕所述信号过孔组的外周设置;
其中,每组所述第一接地过孔组包括至少一个第一接地过孔,所述第一接地过孔与所述电子元件的接地管脚电连接,且与所述接地层电连接;
每组所述第二接地过孔组包括至少一个第二接地过孔,所述第二接地过孔与所述接地层电连接。
3.根据权利要求2所述的电路板封装结构,其特征在于,每组所述第一接地过孔组包括至少两个所述第一接地过孔;
所述第一接地过孔组还包括第三接地过孔,所述第三接地过孔位于相邻两个所述第一接地过孔之间,所述第三接地过孔与所述接地层电连接。
4.根据权利要求2或3所述的电路板封装结构,其特征在于,所述电路板还包括引线,所述引线的一端与所述信号过孔电连接,另一端与所述信号走线电连接;
每组所述第二接地过孔组包括至少两个所述第二接地过孔,所述引线穿过相邻两个所述第二接地过孔之间的间隙。
5.根据权利要求4所述的电路板封装结构,其特征在于,所述引线两侧相邻两个所述第二接地过孔之间的间隙为0.6-2mm。
6.根据权利要求4所述的电路板封装结构,其特征在于,相邻所述第一接地过孔之间、相邻所述第二接地过孔之间、所述第一接地过孔与所述第二接地过孔之间、所述第一接地过孔与所述第三接地过孔之间的间距为0.2-0.6mm。
7.根据权利要求2所述的电路板封装结构,其特征在于,所述电路板封装结构包括至少两个所述信号过孔组;
相邻两个所述信号过孔组之间的所述第一接地过孔组共用;或者,
相邻两个所述信号过孔组之间的所述第二接地过孔组共用。
8.根据权利要求1所述的电路板封装结构,其特征在于,所述电路板封装结构与电子元件电连接,所述电子元件具有接地管脚;
所述基板本体开设有屏蔽槽,所述屏蔽槽贯穿所述基板本体的至少一部分,且所述屏蔽槽围绕所述信号过孔组的外周设置;
所述屏蔽结构包括:
绝缘挡墙,填充于所述屏蔽槽内,且围绕所述信号过孔组的外周设置;以及,
金属覆盖层,位于所述绝缘挡墙和所述屏蔽槽的槽壁之间,且与所述绝缘挡墙和所述屏蔽槽相连接;所述金属覆盖层与所述接地层和所述电子元件的接地管脚电连接。
9.根据权利要求8所述的电路板封装结构,其特征在于,所述绝缘挡墙开设有连接孔;
所述连接孔贯穿所述绝缘挡墙的至少一部分,且所述连接孔的侧壁露出所述金属覆盖层的一部分;
所述电子元件的接地管脚设置于所述连接孔内,且通过所述连接孔的侧壁与所述金属覆盖层电连接。
10.根据权利要求8所述的电路板封装结构,其特征在于,所述电路板还包括引线,所述引线的一端与所述信号过孔电连接,另一端与所述信号走线电连接;
所述屏蔽槽的水平截面为C形,所述引线穿过所述C形的所述屏蔽槽的开口;其中,所述水平截面与所述电路板的板面平行。
11.根据权利要求10所述的电路板封装结构,其特征在于,所述C形的所述屏蔽槽的开口尺寸为0.6-2mm。
12.根据权利要求8所述的电路板封装结构,其特征在于,所述电路板封装结构包括至少两个所述信号过孔组;
相邻两个所述信号过孔组之间的所述屏蔽槽连通,且相邻两个所述信号过孔组之间的所述屏蔽结构共用。
13.根据权利要求1-12中任一项所述的电路板封装结构,其特征在于,所述至少一个信号过孔组包括一对差分对过孔。
14.一种电路板组件,其特征在于,包括:
电子元件,具有信号管脚与接地管脚;以及,
如权利要求1-13中任一项所述的电路板封装结构,所述信号管脚与所述电路板封装结构的所述信号过孔电连接,所述接地管脚与所述电路板封装结构的所述屏蔽结构电连接。
15.根据权利要求14所述的电路板组件,其特征在于,所述电子元件为连接器,所述连接器包括:
公端,具有第一信号管脚与第一接地管脚;以及,
母端,具有第二信号管脚与第二接地管脚;
所述电路板封装结构包括第一电路板封装结构和第二电路板封装结构:
其中,所述第一信号管脚与所述第一电路板封装结构的所述信号过孔插接,所述第一接地管脚与所述第一电路板封装结构的所述屏蔽结构插接;所述第二信号管脚与所述第二电路板封装结构的所述信号过孔插接,所述第二接地管脚与所述第二电路板封装结构的所述屏蔽结构插接。
16.根据权利要求14所述的电路板组件,其特征在于,所述电子元件为芯片,所述芯片具有信号焊球与接地焊球;
所述信号焊球与所述电路板封装结构的所述信号过孔电连接,所述接地焊球与所述电路板封装结构的所述屏蔽结构电连接。
17.一种电子设备,其特征在于,包括:
壳体;以及,
如权利要求14-16中任一项所述的电路板组件,设置于所述壳体内。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111327300.7A CN116113137A (zh) | 2021-11-10 | 2021-11-10 | 一种电路板封装结构、电路板组件以及电子设备 |
TW111140759A TWI812525B (zh) | 2021-11-10 | 2022-10-27 | 一種電路板封裝結構、電路板元件以及電子設備 |
PCT/CN2022/129632 WO2023083095A1 (zh) | 2021-11-10 | 2022-11-03 | 一种电路板封装结构、电路板组件以及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111327300.7A CN116113137A (zh) | 2021-11-10 | 2021-11-10 | 一种电路板封装结构、电路板组件以及电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116113137A true CN116113137A (zh) | 2023-05-12 |
Family
ID=86262546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111327300.7A Pending CN116113137A (zh) | 2021-11-10 | 2021-11-10 | 一种电路板封装结构、电路板组件以及电子设备 |
Country Status (3)
Country | Link |
---|---|
CN (1) | CN116113137A (zh) |
TW (1) | TWI812525B (zh) |
WO (1) | WO2023083095A1 (zh) |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09307273A (ja) * | 1996-05-14 | 1997-11-28 | Matsushita Electric Ind Co Ltd | シールド構造を備えた高周波回路 |
US5869898A (en) * | 1997-04-25 | 1999-02-09 | Nec Corporation | Lead-frame having interdigitated signal and ground leads with high frequency leads positioned adjacent a corner and shielded by ground leads on either side thereof |
JP2003249559A (ja) * | 2002-02-22 | 2003-09-05 | Handotai Rikougaku Kenkyu Center:Kk | 多層配線装置および配線方法並びに配線特性解析・予測方法 |
US9087846B2 (en) * | 2013-03-13 | 2015-07-21 | Apple Inc. | Systems and methods for high-speed, low-profile memory packages and pinout designs |
US20160020177A1 (en) * | 2014-06-13 | 2016-01-21 | Ubotic Company Limited | Radio frequency shielding cavity package |
CN205378257U (zh) * | 2015-01-24 | 2016-07-06 | 深圳市鑫龙上通讯科技有限公司 | 一种pcb线路板及其移动通信设备 |
US9930772B2 (en) * | 2015-12-30 | 2018-03-27 | Te Connectivity Corporation | Printed circuit and circuit board assembly configured for quad signaling |
CN113573463B (zh) * | 2021-06-08 | 2023-07-11 | 华为技术有限公司 | 电路板 |
-
2021
- 2021-11-10 CN CN202111327300.7A patent/CN116113137A/zh active Pending
-
2022
- 2022-10-27 TW TW111140759A patent/TWI812525B/zh active
- 2022-11-03 WO PCT/CN2022/129632 patent/WO2023083095A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2023083095A1 (zh) | 2023-05-19 |
TWI812525B (zh) | 2023-08-11 |
TW202320286A (zh) | 2023-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6267153B2 (ja) | 多層回路部材とそのためのアセンブリ | |
KR102092627B1 (ko) | 루트설정 조립체 및 이를 사용한 시스템 | |
CN107069264B (zh) | 具有有着谐振控制的电路板的互连系统 | |
CN107041062B (zh) | 配置用于四元信号传输的印刷电路和电路板组件 | |
US6777620B1 (en) | Circuit board | |
CN113573463B (zh) | 电路板 | |
US8821188B2 (en) | Electrical connector assembly used for shielding | |
KR102594404B1 (ko) | 커넥터, 및 표면 접지 평면을 갖는 인쇄 회로 보드 | |
KR20200135116A (ko) | 전자 부품의 실장 구조 및 전자 부품의 실장 방법 | |
US7145083B2 (en) | Reducing or eliminating cross-talk at device-substrate interface | |
US7907418B2 (en) | Circuit board including stubless signal paths and method of making same | |
KR100663265B1 (ko) | 다층 기판 및 그 제조 방법 | |
US6608258B1 (en) | High data rate coaxial interconnect technology between printed wiring boards | |
CN113840451A (zh) | 印刷电路板及具有该印刷电路板的电子设备 | |
KR100851683B1 (ko) | 전자파간섭으로 방해받는 전자 장치들의 전자 컴포넌트들 및/또는 회로들 차폐 | |
TWI812525B (zh) | 一種電路板封裝結構、電路板元件以及電子設備 | |
CN115835483A (zh) | 电路板及电子设备 | |
EP0872165A1 (en) | Circuit board with screening arrangement against electromagnetic interference | |
KR200294942Y1 (ko) | 인쇄회로기판 상의 노이즈 감소 레이아웃 및 이인쇄회로기판을 사용하는 커넥터 | |
US6137061A (en) | Reduction of parasitic through hole via capacitance in multilayer printed circuit boards | |
CN117835524A (zh) | 一种电路板模组、线卡以及计算装置 | |
KR920004008B1 (ko) | 크로스토킹을 배제한 고밀도 컨넥터의 다층다선 보조카드 | |
CN112908963B (zh) | 基板结构、制备方法及电子产品 | |
CN116261258A (zh) | 一种嵌入式电路板及电子设备 | |
CN115133339A (zh) | 线缆组件、信号传输组件及通信系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination |