CN102811549A - 电路板 - Google Patents
电路板 Download PDFInfo
- Publication number
- CN102811549A CN102811549A CN201110148535XA CN201110148535A CN102811549A CN 102811549 A CN102811549 A CN 102811549A CN 201110148535X A CN201110148535X A CN 201110148535XA CN 201110148535 A CN201110148535 A CN 201110148535A CN 102811549 A CN102811549 A CN 102811549A
- Authority
- CN
- China
- Prior art keywords
- layer
- via hole
- reference layer
- circuit board
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/025—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
- H05K1/0251—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance related to vias or transitions between vias and transmission lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
- H05K1/116—Lands, clearance holes or other lay-out details concerning the surrounding of a via
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09718—Clearance holes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
一种电路板,其包括至少一信号传输线、至少四个层面及至少三个绝缘层。相邻两层面之间均设置一绝缘层。电路板上开设至少一圆形的第一过孔。至少四个层面包括第一信号层、第二信号层及设置在第一、第二信号层之间的第一参考层、第二参考层。第一、第二信号层上分别设置与第一过孔同轴的第一焊垫。每条第一信号传输线包括分别设置在第一、第二信号层上且与对应的第一焊垫电连接的第一、第二部分。第一过孔内壁镀有与第一焊垫电连接的金属导体。第一、第二参考层上围绕第一过孔的部分均被挖空,以分别形成与第一过孔同轴的圆形第一通孔。第一通孔的半径比第一过孔大第一预定值d1,1.5密耳≦d1≦4密耳,以有效提高信号传输质量。
Description
技术领域
本发明涉及一种电路板。
背景技术
随着信号传输线的信号波长变大,当传输线的尺寸和信号的波长在同一个或相邻的数量级上时,高速信号传输线需要从第一信号层换到第二信号层时,会用过孔连接。第一、第二信号层上设置有与过孔同轴且与过孔内壁上镀的铜箔电连接的焊垫,但焊垫会与相邻的参考层之间产生寄生电容,因此如何减少寄生电容对信号传输线的信号质量的影响就成为亟待解决的问题。
发明内容
有鉴于此,有必要提供一种有效提高信号传输质量的电路板。
一种电路板,其包括至少一个第一信号传输线、至少四个层面及至少三个绝缘层。相邻的两个层面之间均设置一绝缘层。所述电路板上开设有至少一个贯穿所述至少四个层面及至少三个绝缘层的圆形的第一过孔。所述至少四个层面包括一个第一信号层、一个第二信号层及设置在第一、第二信号层之间的第一、第二参考层。所述第一、第二信号层上均设置与所述第一过孔同轴的第一焊垫。每条第一信号传输线包括第一部分及第二部分。所述第一部分设置在所述第一信号层上,且与对应的第一焊垫电连接。所述第二部分设置在所述第二信号层上,且与对应的第一焊垫电连接。所述第一过孔的内壁镀有与所述第一焊垫电连接的金属导体,以将所述第一部分及所述第二部分电连接。所述第一、第二参考层上围绕所述第一过孔的部分均被挖空,以分别形成一个与第一所述过孔同轴设置的圆形的第一通孔。所述第一通孔的半径比所述第一过孔的半径大第一预定值,所述第一预定值大于或等于1.5密耳,且小于或等于4密耳。
本发明的电路板,通过将第一参考层上围绕第一过孔的部分挖空,形成一个与所述第一过孔同轴设置的第一通孔,同时将所述第一通孔的半径大于所述第一过孔的预定值限定在大于或等于1.5密耳,且小于或等于4密耳,从而不仅可以有效减小信号传输线与第一参考层之间的寄生电容,而且还不会使第一信号传输线产生很大的信号损耗,因此可有效提高信号传输质量。
附图说明
图1是本发明第一实施方式的电路板的剖视图。
图2是图1的电路板的俯视图。
图3是本发明第二实施方式的电路板的剖视图。
主要元件符号说明
电路板 | 100、300 |
绝缘层 | 101、301 |
第一信号层 | 11、311 |
第二信号层 | 12、312 |
第一参考层 | 21、321 |
第二参考层 | 22、322 |
过孔 | 30 |
金属导体 | 31、331a、332a |
焊垫 | 33 |
第一焊垫 | 333 |
第二焊垫 | 334 |
通孔 | 40 |
第一部分 | 210、410、510 |
第二部分 | 220、420、520 |
第三信号层 | 313 |
第四信号层 | 314 |
第一过孔 | 331 |
第二过孔 | 332 |
第一通孔 | 341 |
第二通孔 | 342 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1及图2,为本发明第一实施方式提供的一种电路板100,其包括依次堆叠的四个层面及三个绝缘层101。相邻两个层面之间均设置一层绝缘层101。在本实施方式中,所述四个层面分别为一个第一信号层11、一个第二信号层12、一个第一参考层21及一个第二参考层22。所述第一参考层21及所述第二参考层22设置在所述第一信号层11及所述第二信号层12之间,所述第一参考层21靠近所述第一信号层11,所述第二参考层22靠近所述第二信号层12,因此所述第一信号层11以所述第一参考层21为参考层,所述第二信号层12以所述第二参考层22为参考层。在本实施方式中,所述电路板100为USB3.0电路板。
所述电路板100上设置有一条信号传输线200。所述信号传输线200包括第一部分210及第二部分220。所述第一部分210设置在所述第一信号层11上,所述第二部分230设置在所述第二信号层12上。所述第一参考层21上与所述第一部分210垂直正对的位置设置有一整块的接地铜箔,所述第二参考层22上与所述第二部分220垂直正对的位置设置有一整块的接地铜箔。
所述电路板100上开设有一个贯穿所述第一信号层11、第一参考层21、第二参考层22、所述第二信号层12及所述绝缘层101的圆形的过孔30。所述第一信号层11及所述第二信号层12上均设置与所述过孔30同轴的圆形的焊垫33。所述第一部分210与所述第一信号层11上的焊垫33电连接,所述第二部分220与所述第二信号层12上的焊垫33电连接。所述过孔30的内壁镀有与所述两个焊垫33电连接的金属导体31,以将所述第一部分210及所述第二部分220电连接。所述第一参考层21及所述第二参考层22上围绕所述过孔30的部分被挖空,以形成一个与所述过孔30同轴设置的圆形的通孔40,所述通孔40的直径大于所述过孔30的直径。若所述过孔30的直径为D1,所述通孔40的直径为D2,所述通孔40的半径比所述过孔30的半径大一预定值d,即D2=D1+2d,其中1.5密耳≦d≦4密耳(1密耳=0.0254毫米)。在本实施方式中,d=3密耳。
如下表一,为频率为5GHZ的信号传输线经过仿真之后的通孔40与过孔30的半径之差d与信号损耗之间的数值表格。
表一
d(密耳) | -3 | 0 | 1.5 | 2.5 | 3 | 4 | 5 | 6 | 6.5 |
信号损耗(分贝) | -1.47 | -1.20 | -1.10 | -1.07 | -1.06 | -1.12 | -1.13 | -1.21 | -3.49 |
由表一可以看出,当1.5 密耳≦d≦4 密耳时,信号损耗的范围比较小,尤其是d=3 密耳时,信号损耗最小,为-1.06 分贝。
如图3所示,本发明的第二实施方式的电路板300与第一实施方式的电路板100的区别在于,所述电路板300包括依次堆叠的六个层面及五个绝缘层301。所述电路板300上开设一个贯穿所述六个层面及所述五个绝缘层301的第一过孔331和第二过孔332。所述六个层面从上至下依次为第一信号层311、第一参考层321、第三信号层313、第四信号层314、第二参考层322及第二信号层312。所述第一信号层311与所述第三信号层313均以所述第一参考层321为参考层。所述第二信号层312与所述第四信号层314均以所述第二参考层322为参考层。所述电路板300上布设有两条信号传输线,即第一信号传输线及第二信号传输线。所述第一信号层311及所述第二信号层312上分别设置与所述第一过孔331同轴设置的第一焊垫333,所述第三信号层313及所述第四信号层314上分别设置与所述第二过孔332同轴设置的第二焊垫334。所述第一信号传输线的第一部分410及第二部分420分别布设在所述第一信号层311及所述第二信号层312上,且分别与对应的第一焊垫333电连接。所述第二信号传输线的第一部分510及第二部分520设置在第三信号层313及所述第四信号层314上,且分别与对应的第二焊垫334电连接。所述两个第一焊垫333均与所述第一过孔331内壁上镀的金属导体331a电连接,以将所述第一部分410与所述第二部分420电连接。所述两个第二焊垫334均与所述第二过孔332内壁上镀的金属导体332a电连接,以将所述第三部分510及所述第四部分520电连接。所述第一参考层321上分别与所述第一信号传输线的第一部分410及所述第二信号传输线的第一部分510垂直正对的位置设置均有一整块的接地铜箔,所述第二参考层322上分别与所述第一信号传输线的第二部分420及所述第二信号传输线的第二部分520垂直正对的位置均设置有一整块的接地铜箔。所述第一参考层321、第二参考层322上围绕所述第一过孔331的部分均被挖空,分别形成与所述第一过孔331同轴设置的圆形的第一通孔341。所述第一参考层321、第二参考层322上围绕所述第二过孔332的部分均被挖空,分别形成与所述第二过孔332同轴设置的圆形的第二通孔342。所述第一通孔341的半径比所述第一过孔331的半径大一预定值d1,所述第二通孔342的半径比所述第二过孔332的半径大一预定值d2,且1.5密耳≦d1≦4密耳,1.5密耳≦d2≦4密耳。
在其他实施方式中,所述第一信号传输线的第一部分410也可同时布设在所述第一信号层311及所述第三信号层313上,所述第二部分420也可同时布设在第二信号层312及所述第四信号层314上,均通过所述第一过孔331内壁上镀的金属导体331a进行电连接。同理,所述第二信号传输线的第一部分510也可同时布设在所述在所述第一信号层311及所述第三信号层313上,所述第二部分520也可同时布设在第二信号层312及所述第四信号层314上,均通过所述第二过孔332内壁上镀的金属导体332a进行电连接。
在其他实施方式中,所述第二过孔332也可不贯穿所述第一信号层311及所述第二信号层312,但是为了增加布线的灵活性及加工的方便,一般电路板300上的过孔均贯穿所有的层面及所有的绝缘层301。
在其他实施方式中,所述电路板也可包括八个层面、十个层面或多于十个层面,当信号传输线的第一部分及第二部分分布在两个信号层上,并且通过过孔进行电连接时,就需要在所述两个信号层分别对应的参考层上均开设与所述过孔同轴的通孔。
在其他实施方式中,所述信号传输线的数量并不局限于本实施方式。
本发明的电路板,由于所述第一参考层上的铜箔与所述第一信号层上的第一焊垫断开,相当于平行板电容器的两个极板,根据平行板电容器的电容的计算公式 (其中,k为常数,为介电常数,S为两个极板的正对面积,d为两个极板之间的距离),当两个极板的正对面积S减小时,所述平行板电容器的电容减小,同理,所述第一参考层上的铜箔与所述第三信号层上的第二焊垫也相当于平行板电容器的两个极板,所述第二参考层上的铜箔与所述第二信号层上的第一焊垫也相当于平行板电容器的两个极板,所述第二参考层上的铜箔与所述第四信号层上的第二焊垫也相当于平行板电容器的两个极板,因此通过在所述第一、第二参考层上开设与所述过孔同轴,但直径比所述过孔略大的通孔,也有效减小寄生电容的容值。但是当两个极板的正对面积S减小到一定程度之后,又会导致信号传输线的信号损耗变大,因此当1.5密耳≦d≦4密耳时,可以有效提高电路板上信号传输线的信号传输质量。
可以理解的是,对于本领域的普通技术人员来说,可以根据本发明的技术构思做出其它各种相应的改变与变形,而所有这些改变与变形都应属于本发明权利要求的保护范围。
Claims (6)
1.一种电路板,其包括至少一个第一信号传输线、至少四个层面及至少三个绝缘层,相邻的两个层面之间均设置有一个绝缘层,所述电路板上开设有至少一个贯穿所述至少四个层面及所述至少三个绝缘层的圆形的第一过孔,所述至少四个层面包括一个第一信号层、一个第二信号层、一个第一参考层、一个第二参考层;所述第一、第二参考层均设置在所述第一、第二信号层之间;所述第一、第二信号层上分别设置与所述第一过孔同轴的第一焊垫,每条第一信号传输线包括第一部分及第二部分,所述第一部分设置在所述第一信号层上,且与所述第一焊垫电连接;所述第二部分设置在所述第二信号层上,且与所述第一焊垫电连接;所述第一过孔的内壁镀有与所述第一焊垫电连接的金属导体,以将所述第一部分及所述第二部分电连接,其特征在于,所述第一、第二参考层上围绕所述第一过孔的部分均被挖空,以分别形成一个与所述第一过孔同轴的圆形的第一通孔,所述第一通孔的半径比所述第一过孔的半径大第一预定值,所述第一预定值大于或等于1.5密耳,且小于或等于4密耳。
2.如权利要求1所述的电路板,其特征在于,所述第一预定值为3密耳。
3.如权利要求1所述的电路板,其特征在于,所述第一参考层及所述第二参考层上分别与所述第一信号传输线的第一部分、第二部分垂直正对的位置均设置一整块的接地铜箔。
4.如权利要求1所述的电路板,其特征在于,所述至少四个层面还包括设置在所述第一、第二参考层之间的第三、第四信号层,所述第三信号层靠近所述第一参考层,所述第四信号层靠近所述第二参考层,所述第三信号层与所述第一参考层之间设置一绝缘层,所述第三、第四信号层之间设置一绝缘层,所述第四信号层与所述第二参考层之间设置一绝缘层,所述电路板上还开设至少一个贯穿所述至少四个层面及所述至少三个绝缘层的圆形的第二过孔,所述第三、第四信号层上分别设置有一个与所述第二过孔同轴且与所述第二过孔内壁上镀的金属导体电连接的第二焊垫,所述电路板上还设置至少一个第二信号传输线,所述至少一个第二信号传输线的第一部分设置在所述第三信号层上且与对应的第二焊垫电连接,所述至少一个第二信号传输线的第二部分设置在所述第四信号层上且与对应的第二焊垫电连接,所述第一、第二参考层上围绕所述第二过孔的位置均被挖空,以分别形成一个与所述第二过孔同轴的圆形的第二通孔,所述第二通孔的半径比所述第二过孔的半径大第二预定值,所述第二预定值大于或等于1.5密耳,且小于或等于4密耳。
5.如权利要求4所述的电路板,其特征在于,所述第一参考层上与所述第二信号传输线的第一部分垂直正对的位置设置一整块的接地铜箔,所述第二参考层上与所述第二信号传输线的第二部分垂直正对的位置设置一整块的接地铜箔。
6.如权利要求4所述的电路板,其特征在于,所述第二预定值为3密耳。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110148535XA CN102811549A (zh) | 2011-06-03 | 2011-06-03 | 电路板 |
TW100119785A TWI429343B (zh) | 2011-06-03 | 2011-06-07 | 電路板 |
US13/275,330 US20120305299A1 (en) | 2011-06-03 | 2011-10-18 | Printed circuit board with reference layer hole |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110148535XA CN102811549A (zh) | 2011-06-03 | 2011-06-03 | 电路板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102811549A true CN102811549A (zh) | 2012-12-05 |
Family
ID=47235092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110148535XA Pending CN102811549A (zh) | 2011-06-03 | 2011-06-03 | 电路板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20120305299A1 (zh) |
CN (1) | CN102811549A (zh) |
TW (1) | TWI429343B (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104470203A (zh) * | 2013-09-25 | 2015-03-25 | 深南电路有限公司 | Hdi电路板及其层间互连结构以及加工方法 |
CN105101642A (zh) * | 2015-07-13 | 2015-11-25 | 广东欧珀移动通信有限公司 | 一种增加多层pcb板金属箔面积的方法及多层pcb板 |
CN105101685A (zh) * | 2015-09-02 | 2015-11-25 | 广东欧珀移动通信有限公司 | 一种多层pcb的制作方法及多层pcb |
CN105682342A (zh) * | 2016-02-25 | 2016-06-15 | 广东欧珀移动通信有限公司 | 电路板及终端 |
CN106211542A (zh) * | 2015-04-30 | 2016-12-07 | 鸿富锦精密工业(武汉)有限公司 | 电路板及其制造方法 |
CN108054505A (zh) * | 2017-12-08 | 2018-05-18 | 华为技术有限公司 | 电路板组件和天线装置 |
WO2018129944A1 (zh) * | 2017-01-12 | 2018-07-19 | 郑州云海信息技术有限公司 | 一种pcb及信号传输系统 |
CN108633172A (zh) * | 2018-08-23 | 2018-10-09 | 合肥鑫晟光电科技有限公司 | 印刷电路板和显示装置 |
CN109936913A (zh) * | 2017-12-19 | 2019-06-25 | 三星电子株式会社 | 印刷电路板、存储器模块和包括存储器模块的存储器系统 |
WO2022012007A1 (zh) * | 2020-07-17 | 2022-01-20 | 苏州浪潮智能科技有限公司 | 电路板以及服务器 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI510157B (zh) * | 2014-07-09 | 2015-11-21 | 中原大學 | 維持訊號完整性的傳輸裝置 |
US10356906B2 (en) * | 2016-06-21 | 2019-07-16 | Abb Schweiz Ag | Method of manufacturing a PCB including a thick-wall via |
CN113727511A (zh) * | 2020-05-26 | 2021-11-30 | 嘉联益电子(昆山)有限公司 | 柔性电路板 |
CN114286504A (zh) * | 2021-12-30 | 2022-04-05 | 四川华拓光通信股份有限公司 | 一种具有电容焊盘的fpc及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020180004A1 (en) * | 2001-04-25 | 2002-12-05 | International Business Machines Corporation | Circuitized substrate for high-frequency applications |
US20030112615A1 (en) * | 2001-12-19 | 2003-06-19 | Stoddard Donald Joseph | Method and apparatus for adding inductance to printed circuits |
US20060180905A1 (en) * | 2005-02-16 | 2006-08-17 | Intel Corporation | IC package with signal land pads |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4498122A (en) * | 1982-12-29 | 1985-02-05 | At&T Bell Laboratories | High-speed, high pin-out LSI chip package |
JP2760829B2 (ja) * | 1989-01-13 | 1998-06-04 | 株式会社日立製作所 | 電子基板 |
US5863447A (en) * | 1997-04-08 | 1999-01-26 | International Business Machines Corporation | Method for providing a selective reference layer isolation technique for the production of printed circuit boards |
US6388208B1 (en) * | 1999-06-11 | 2002-05-14 | Teradyne, Inc. | Multi-connection via with electrically isolated segments |
JP3539331B2 (ja) * | 2000-02-28 | 2004-07-07 | 日本電気株式会社 | 多層プリント配線板 |
JP2001251061A (ja) * | 2000-03-02 | 2001-09-14 | Sony Corp | 多層型プリント配線基板 |
US6423905B1 (en) * | 2000-05-01 | 2002-07-23 | International Business Machines Corporation | Printed wiring board with improved plated through hole fatigue life |
US6941649B2 (en) * | 2002-02-05 | 2005-09-13 | Force10 Networks, Inc. | Method of fabricating a high-layer-count backplane |
US7176383B2 (en) * | 2003-12-22 | 2007-02-13 | Endicott Interconnect Technologies, Inc. | Printed circuit board with low cross-talk noise |
US7249337B2 (en) * | 2003-03-06 | 2007-07-24 | Sanmina-Sci Corporation | Method for optimizing high frequency performance of via structures |
US7583513B2 (en) * | 2003-09-23 | 2009-09-01 | Intel Corporation | Apparatus for providing an integrated printed circuit board registration coupon |
TW200603694A (en) * | 2004-05-15 | 2006-01-16 | Kalu K Vasoya | Printed wiring board with conductive constraining core including resin filled slots |
US7053729B2 (en) * | 2004-08-23 | 2006-05-30 | Kyocera America, Inc. | Impedence matching along verticle path of microwave vias in multilayer packages |
US7652896B2 (en) * | 2004-12-29 | 2010-01-26 | Hewlett-Packard Development Company, L.P. | Component for impedance matching |
US20070278001A1 (en) * | 2006-05-31 | 2007-12-06 | Romi Mayder | Method and apparatus for a high frequency coaxial through hole via in multilayer printed circuit boards |
JP2008053799A (ja) * | 2006-08-22 | 2008-03-06 | Molex Inc | 回路基板 |
US7897880B1 (en) * | 2007-12-07 | 2011-03-01 | Force 10 Networks, Inc | Inductance-tuned circuit board via crosstalk structures |
US8119921B1 (en) * | 2007-12-13 | 2012-02-21 | Force10 Networks, Inc. | Impedance tuning for circuit board signal path surface pad structures |
US7821796B2 (en) * | 2008-01-17 | 2010-10-26 | International Business Machines Corporation | Reference plane voids with strip segment for improving transmission line integrity over vias |
JP5415846B2 (ja) * | 2009-07-01 | 2014-02-12 | アルプス電気株式会社 | 電子回路ユニット |
US8237061B2 (en) * | 2009-07-23 | 2012-08-07 | Lexmark International, Inc. | Z-directed filter components for printed circuit boards |
US8295058B2 (en) * | 2009-12-18 | 2012-10-23 | International Business Machines Corporation | Structure for enhancing reference return current conduction |
US8617990B2 (en) * | 2010-12-20 | 2013-12-31 | Intel Corporation | Reduced PTH pad for enabling core routing and substrate layer count reduction |
JP5887537B2 (ja) * | 2011-04-25 | 2016-03-16 | パナソニックIpマネジメント株式会社 | 回路基板 |
-
2011
- 2011-06-03 CN CN201110148535XA patent/CN102811549A/zh active Pending
- 2011-06-07 TW TW100119785A patent/TWI429343B/zh not_active IP Right Cessation
- 2011-10-18 US US13/275,330 patent/US20120305299A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020180004A1 (en) * | 2001-04-25 | 2002-12-05 | International Business Machines Corporation | Circuitized substrate for high-frequency applications |
US20030112615A1 (en) * | 2001-12-19 | 2003-06-19 | Stoddard Donald Joseph | Method and apparatus for adding inductance to printed circuits |
US20060180905A1 (en) * | 2005-02-16 | 2006-08-17 | Intel Corporation | IC package with signal land pads |
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104470203A (zh) * | 2013-09-25 | 2015-03-25 | 深南电路有限公司 | Hdi电路板及其层间互连结构以及加工方法 |
CN106211542A (zh) * | 2015-04-30 | 2016-12-07 | 鸿富锦精密工业(武汉)有限公司 | 电路板及其制造方法 |
CN105101642A (zh) * | 2015-07-13 | 2015-11-25 | 广东欧珀移动通信有限公司 | 一种增加多层pcb板金属箔面积的方法及多层pcb板 |
CN105101642B (zh) * | 2015-07-13 | 2018-01-23 | 广东欧珀移动通信有限公司 | 一种增加多层pcb板金属箔面积的方法及多层pcb板 |
CN105101685A (zh) * | 2015-09-02 | 2015-11-25 | 广东欧珀移动通信有限公司 | 一种多层pcb的制作方法及多层pcb |
CN105101685B (zh) * | 2015-09-02 | 2018-01-23 | 广东欧珀移动通信有限公司 | 一种多层pcb的制作方法及多层pcb |
CN105682342A (zh) * | 2016-02-25 | 2016-06-15 | 广东欧珀移动通信有限公司 | 电路板及终端 |
CN105682342B (zh) * | 2016-02-25 | 2018-12-11 | 广东欧珀移动通信有限公司 | 电路板及终端 |
WO2018129944A1 (zh) * | 2017-01-12 | 2018-07-19 | 郑州云海信息技术有限公司 | 一种pcb及信号传输系统 |
US10667380B2 (en) | 2017-01-12 | 2020-05-26 | Zhengzhou Yunhai Information Technology Co., Ltd. | PCB and signal transmission system |
CN108054505A (zh) * | 2017-12-08 | 2018-05-18 | 华为技术有限公司 | 电路板组件和天线装置 |
CN109936913A (zh) * | 2017-12-19 | 2019-06-25 | 三星电子株式会社 | 印刷电路板、存储器模块和包括存储器模块的存储器系统 |
CN109936913B (zh) * | 2017-12-19 | 2024-06-04 | 三星电子株式会社 | 印刷电路板、存储器模块和包括存储器模块的存储器系统 |
CN108633172A (zh) * | 2018-08-23 | 2018-10-09 | 合肥鑫晟光电科技有限公司 | 印刷电路板和显示装置 |
US10743405B2 (en) | 2018-08-23 | 2020-08-11 | Hefei Xinsheng Optoelectronics Technology Co., Ltd. | Printed circuit board and display apparatus |
WO2022012007A1 (zh) * | 2020-07-17 | 2022-01-20 | 苏州浪潮智能科技有限公司 | 电路板以及服务器 |
Also Published As
Publication number | Publication date |
---|---|
TWI429343B (zh) | 2014-03-01 |
TW201251526A (en) | 2012-12-16 |
US20120305299A1 (en) | 2012-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102811549A (zh) | 电路板 | |
EP3780259B1 (en) | Transition structure and multilayer transition structure for millimeter wave | |
US8491337B2 (en) | Electrical connector with shielded recessed portions | |
CN101772859B (zh) | 波导管的连接结构 | |
US9357633B2 (en) | Structure, wiring board, and method of manufacturing wiring board | |
US20110203843A1 (en) | Multilayer substrate | |
JP2017520923A (ja) | 多層基板における信号結合 | |
CN103117440B (zh) | 一种低损耗扁平传输线 | |
KR20180080611A (ko) | 연성회로기판 | |
US20110079422A1 (en) | Multilayer substrate | |
KR20160149999A (ko) | 다층프린트 배선판 및 다층프린트 배선판과 커넥터와의 접속구조 | |
CN101861050A (zh) | 软性电路板 | |
CN116209136B (zh) | 一种信号传输结构、电子设备及pcb板 | |
US9967968B2 (en) | 3D EMI suppression structure and electronic device having the same | |
US20150116186A1 (en) | Electronic Apparatus and Land Grid Array Module | |
KR102677047B1 (ko) | 연성회로기판 | |
KR102337398B1 (ko) | 연성회로기판 | |
US8487430B1 (en) | Multi-layer high-speed integrated circuit ball grid array package and process | |
CN114040672A (zh) | 一种射频芯片屏蔽装置及其制作方法 | |
JP2011182039A (ja) | 高周波用伝送線路基板 | |
CN211702518U (zh) | 电路板结构 | |
JP6561161B2 (ja) | アンテナおよび通信装置 | |
CN113540733B (zh) | 一种垂直转接结构 | |
US11696399B2 (en) | Circuit board | |
CN112770493B (zh) | 柔性线路板及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C05 | Deemed withdrawal (patent law before 1993) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20121205 |