Nothing Special   »   [go: up one dir, main page]

CN108668436A - 具有电子组件的基板 - Google Patents

具有电子组件的基板 Download PDF

Info

Publication number
CN108668436A
CN108668436A CN201711370154.XA CN201711370154A CN108668436A CN 108668436 A CN108668436 A CN 108668436A CN 201711370154 A CN201711370154 A CN 201711370154A CN 108668436 A CN108668436 A CN 108668436A
Authority
CN
China
Prior art keywords
electronic building
building brick
layer
wiring portion
substrate according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711370154.XA
Other languages
English (en)
Other versions
CN108668436B (zh
Inventor
金洪忍
金锡庆
郑泰成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of CN108668436A publication Critical patent/CN108668436A/zh
Application granted granted Critical
Publication of CN108668436B publication Critical patent/CN108668436B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • H01Q1/2208Supports; Mounting means by structural association with other equipment or articles associated with components used in interrogation type services, i.e. in systems for information exchange between an interrogator/reader and a tag/transponder, e.g. in Radio Frequency Identification [RFID] systems
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • H01Q1/2283Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/36Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith
    • H01Q1/38Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith formed by a conductive layer on an insulating support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q9/00Electrically-short antennas having dimensions not more than twice the operating wavelength and consisting of conductive active radiating elements
    • H01Q9/04Resonant antennas
    • H01Q9/16Resonant antennas with feed intermediate between the extremities of the antenna, e.g. centre-fed dipole
    • H01Q9/26Resonant antennas with feed intermediate between the extremities of the antenna, e.g. centre-fed dipole with folded element or elements, the folded parts being spaced apart a small fraction of operating wavelength
    • H01Q9/27Spiral antennas
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6683High-frequency adaptations for monolithic microwave integrated circuit [MMIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10098Components for radio transmission, e.g. radio frequency identification [RFID] tag, printed or non-printed antennas

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明公开具有电子组件的基板。所述具有电子组件的基板包括:框架,具有通孔,所述电子组件设置在所述通孔中;第一布线部,形成在所述框架和所述电子组件的表面上;第一层,形成在所述第一布线部上;以及第二布线部,形成在所述第一层上,并且所述第二布线部包括天线层。

Description

具有电子组件的基板
本申请要求于2017年3月28日在韩国知识产权局提交的第10-2017-0039386号韩国专利申请的优先权和权益,所述韩国专利申请的全部公开内容出于所有目的通过引用被包含于此。
技术领域
以下描述涉及一种具有电子组件的基板。
背景技术
由于大量采用移动智能装置和服务器,移动数据流量每年翻倍,并且预计10年内将增长1000倍以上。移动流量的迅速增长使移动网络运营商越来越不堪重负。
具有有限的附加频率覆盖范围的传统的4G移动通信可能无法适应1000倍于当前容量的预期增长。因此,已经在世界范围内进行基于能够确保宽的带宽的毫米波的5G移动通信技术的开发。
毫米波的主要传播特性之一是产生较高的路径损耗,使得由于短波长而可将相对大数量的天线安装在相同的区域中。因此,信号可以在特定方向上集中的同时被发送,因此期望开发具有能够接收集中在相应方向上的信号的天线的其上安装有电子组件的基板。
此外,期望开发具有能够减少缺陷的发生并确保期望水平的性能的天线的其上安装有电子组件的基板。
发明内容
提供本发明内容以按照简化形式介绍选择的构思,以下在具体实施方式中进一步描述所述构思。本发明内容并不意在确定所要求保护的主题的关键特征或必要特征,也不意在用于帮助确定所要求保护的主题的范围。
在一个总体方面,提供一种具有电子组件的基板,所述具有电子组件的基板包括:框架,具有通孔,所述电子组件设置在所述通孔中;第一布线部,形成在所述框架和所述电子组件的表面上;第一层,形成在所述第一布线部上;以及第二布线部,形成在所述第一层上,并且所述第二布线部包括天线层。
所述天线层可包括多个层。
所述第一层可包括连接所述第一布线部的图案层和所述第二布线部的所述天线层的过孔。
所述电子组件可包括设置在所述通孔的中央部分中的RF IC片以及设置在所述RFIC片周围的无源装置。
所述通孔可填充有模塑层以固定所述电子组件。
连接电极可设置在所述模塑层中,并被构造为形成外部电连接。
所述框架的内表面可设置有导体层。
过孔可形成在所述框架中,以提供外部电连接。
所述第一层可由感光介质(PID)材料的膜形成。
所述天线层可包括连接到所述电子组件的主天线层以及设置在所述主天线层之上的虚设天线层。
所述具有电子组件的基板还可包括:绝缘层,形成在所述框架和所述电子组件的另一表面上。
电极焊盘可从所述绝缘层向外暴露。
所述电极焊盘可通过过孔构件连接到所述电子组件。
所述天线层可具有螺旋形状、圆形形状、椭圆形状和多边形形状中的任意一种或任意组合,这里,所述螺旋形状包括四边形螺旋形状、椭圆螺旋形状和六边形螺旋形状,所述多边形形状包括四边形形状和六边形形状。
所述第一层的厚度可大于所述第一布线部的厚度。
所述多个层中的至少一个层的尺寸可与所述多个层中的剩余层的尺寸不同。
在另一总体方面,提供一种具有电子组件的基板,所述具有电子组件的基板包括:框架,具有通孔,所述电子组件设置在所述通孔中;第一布线部,形成在所述框架和所述电子组件的表面上;第一层,形成在所述第一布线部上;第二布线部,形成在所述第一层上,并且所述第二布线部包括天线层;绝缘层,形成在所述框架和所述电子组件的另一表面上;以及过孔构件,将形成在所述绝缘层中的电极焊盘连接到所述电子组件。
所述天线层可包括连接到所述电子组件的主天线层和设置在所述主天线层之上的虚设天线层。
通过以下具体实施方式、附图以及权利要求,其他特征和方面将显而易见。
附图说明
图1是示出根据第一示例的具有电子组件嵌在其中的基板的示图。
图2是示出具有电子组件嵌在其中的基板的示例的示图。
图3是示出天线层的第一变型示例的示图。
图4是示出天线层的第二变型示例的示图。
图5是示出天线层的第三变型示例的示图。
图6是示出天线层的第四变型示例的示图。
图7是示出天线层的第五变型示例的示图。
图8是示出根据第二示例的具有电子组件嵌在其中的基板的示图。
图9是示出根据第三示例的具有电子组件嵌在其中的基板的示图。
在整个附图和具体实施方式中,相同的标号指示相同的元件。附图可不按照比例绘制,为了清楚、说明以及方便起见,可夸大附图中元件的相对尺寸、比例和描绘。
具体实施方式
提供以下具体实施方式,以帮助读者获得对在此描述的方法、设备和/或系统的全面理解。然而,在深入理解了本申请的公开内容后,在此所描述的方法、设备和/或系统的各种改变、变型及等同物将是显而易见的。例如,在此描述的操作顺序仅仅是示例,且不限于在此所阐述的示例,而是除了必须按照特定顺序发生的操作外,可在理解了本申请的公开内容后做出将是显而易见的改变。此外,为了增加清楚性和简洁性,可省略本领域中已知的特征的描述。
在整个说明书中,当元件(诸如层、区域或基板)被描述为“在”另一元件“上”、“连接到”另一元件、“结合到”另一元件、“在”另一元件“之上”或“覆盖”另一元件时,其可直接“在”另一元件“上”、“连接到”另一元件、“结合到”另一元件、“在”另一元件“之上”或“覆盖”另一元件,或者可存在介于它们之间的一个或更多个其他元件。相比之下,当元件被描述为“直接在”另一元件“上”、“直接连接到”另一元件、“直接结合到”另一元件、“直接在”另一元件“之上”或“直接覆盖”另一元件时,可不存在介于它们之间的其他元件。
虽然诸如“第一”、“第二”和“第三”的术语可在此用于描述各种构件、组件、区域、层或部分,但是这些构件、组件、区域、层或部分不受这些术语限制。更确切地说,这些术语仅用于将一个构件、组件、区域、层或部分与另一构件、组件、区域、层或部分区分开。因此,在不脱离示例的教导的情况下,在此描述的示例中所称的第一构件、组件、区域、层或部分还可被称为第二构件、组件、区域、层或部分。
为了方便描述,在此可使用诸如“在……之上”、“上方”、“在……之下”以及“下方”的空间相对术语来描述如附图中所示的一个元件与另一元件的关系。这样的空间相对术语意在除了包含附图中描绘的方位之外还包含装置在使用或操作中的不同方位。例如,如果附图中的装置被翻转,则被描述为相对于另一元件位于“之上”或“上方”的元件随后将相对于另一元件位于“之下”或“下方”。因此,术语“在……之上”根据装置的空间方位包括“在……之上”和“在……之下”两种方位。装置还可以以其他的方式被定位(例如,旋转90度或处于其他方位),并将对在此使用的空间相对术语做出相应的解释。
在此使用的术语仅是为了描述各种示例,而不被用来限制本公开。除非上下文另外清楚地指明,否则单数形式也意在包含复数形式。如在此使用的术语“和/或”包括相关所列项中的任意一个和任意两个或更多个的任意组合。
由于制造技术和/或公差,可发生附图中所示出的形状的变化。因此,在此描述的示例并不限于附图中示出的特定的形状,而是包括制造期间发生的形状上的变化。
在此描述的特征可按照不同的形式实施,并且将不被解释为局限于在此描述的示例。更确切地说,已经提供在此描述的示例,仅仅为了示出在理解了本申请的公开内容后将是显而易见的实现在此描述的方法、设备和/或系统的多种可行方式中的一些可行方式。
图1是示出根据第一示例的具有电子组件嵌在其中的基板的示图。图2是示出根据第一示例的具有电子组件嵌在其中的基板的示例的示图。
参照图1和图2,根据第一示例的具有电子组件嵌在其中的基板100包括框架110、第一布线部120、电子组件130、第一层140和第二布线部150。
在示例中,通孔112形成框架110中,电子组件130可插入到通孔112中。框架110设置为围绕电子组件130。在示例中,电子组件130具有板形状并设置在通孔112中。
在示例中,第一过孔114形成在框架110中,以提供外部电连接。在示例中,框架110包括芯116和形成在芯116的外表面上的导体层118。换句话说,框架110的内表面设置有导体层118。
在示例中,芯116由诸如以诸如环氧树脂的热固性树脂、诸如聚酰亚胺的热塑性树脂或浸有诸如玻璃纤维或无机填料的增强材料的树脂(例如,半固化片、ABF(ajinomotobuild-up film)、FR-4、双马来酰亚胺三嗪(BT)树脂)为例的绝缘材料形成。具有优异的刚性和导热性的金属可设置在芯116中。在示例中,金属是诸如以Fe-Ni基合金为例的金属,Cu镀层可形成在Fe-Ni基合金的表面上。在不脱离描述的说明性示例的精神和范围的情况下,诸如以玻璃、陶瓷或塑料为例的其他材料可设置在芯116中。
在示例中,导体层118包含诸如以银(Ag)、钯(Pd)、铝(Al)、镍(Ni)、钛(Ti)、金(Au)、铜(Cu)、铂(Pt)或它们中的至少两种的混合物为例的材料。导体层118的材料是良好的导体。在示例中,导体层118使用诸如以电解铜镀覆、无电铜镀覆为例的方法形成。在示例中,导体层使用诸如以化学气相沉积(CVD)、物理气相沉积(PVD)、溅射、减成、加成或半加成工艺(SAP)、改性半加成工艺(MSAP)为例的方法形成。用于形成导体层的其他方法被视为也在本公开的范围内。
在示例中,模塑层160形成在通孔112中和框架110的底表面上,电子组件130通过模塑层160固定在通孔112中。在示例中,模塑层160中可形成有连接电极(未示出),连接电极形成与外部电路的外部电连接。
在示例中,第一布线部120形成在框架110和电子组件130的至少一个表面上。通过示例的方式,第一布线部120可包括第一绝缘层122和第一布线层124。在示例中,稍后将描述的第二布线部150的天线层152电连接到从第一布线部120的暴露的第一布线层124。
在示例中,第一布线部120的第一布线层124可连接到电子组件130。
在示例中,电子组件130安装在第一布线部120的一个表面上,以插入到框架110的通孔112中。在示例中,电子组件130包括设置在通孔112的中央部分中的RF IC(射频集成电路)片132和设置在RF IC片132周围的无源装置134。
在示例中,无源装置134设置为安装在RF IC片132周围的多个无源装置。
在示例中,RF IC片132是使用毫米波(mm波)的5G RF IC片,无源装置134是以与电阻器、电容器、电感器和变压器相似的方式在电子电路中传输或吸收电能的装置,而不是具有诸如电能放大或电能转换的有源功能的装置。
在示例中,第一层140可形成在第一布线部120的另一表面上。换句话说,电子组件130安装在第一布线部120的一个表面上,第一层140可形成在第一布线部120的另一表面上。
在示例中,第一层140由感光介质(PID)膜形成。在示例中,第二过孔142形成在第一层140中。第二过孔142将第一布线部120的第一布线层124连接到第二布线部150的天线层152。
在示例中,第一层140的厚度可大于第一布线部120的厚度。
如上所述,第一层140由感光介质(PID)膜形成。因此,形成具有较小的直径的过孔是可能的,连接线(即,第一布线层124、第二过孔142和天线层152)的错位减小。
在示例中,第二布线部150形成在第一层140上,并可包括天线层152。天线层152可设置为形成在第二布线部150中的多个天线。在示例中,第二过孔142连接第一布线部120的图案层(例如,第一布线层124)和第二布线部150的天线层152。
同时,如上所述,天线层152连接到第一层140的第二过孔142,第一层140的第二过孔142连接到电子组件130的RF IC片132。
通过示例的方式,天线层152可包括:主天线层152a,连接到电子组件130;以及虚设天线层152b,设置在主天线层152a之上。此外,天线层152的多个层中的至少一个层的尺寸可以与其多个层中的剩余层的尺寸不同。
在示例中,天线层152具有四边形螺旋形状。然而,天线层152的其他布置被视为也在本公开的范围内。
如上所述,天线层152形成在第二布线部150中,因此可减少工艺步骤。此外,天线层由不同类型的材料形成,因此可抑制因热膨胀系数的不同而导致的翘曲的产生。
此外,第一层140由感光介质(PID)材料的膜形成,因此第二过孔142的直径可进行各种改变。因此,可减小第一布线层124、第二过孔142和天线层152的错位,并可避免不必要的损耗。
此外,由于天线层152可形成为堆叠,减少了连接线,因此可减小由连接线导致的损耗。
此外,由于调整了第一层的厚度,调整了带宽,因此可实现纤薄化。
图3是示出天线层的第一变型示例的示图。
参照图3,第二布线部250包括天线层252。在示例中,天线层252设置为形成在第二布线部250中的多个层。
在示例中,当从上方观察时,天线层252具有四边形形状。换句话说,天线层252可形成为具有尺寸彼此不同的多个四边形形状。
图3中示出了天线层252具有四边形形状的示例。然而,天线层252的其他形状被视为也在本公开的范围内。
图4是示出天线层的第二变型示例的示图。
参照图4,第二布线部350包括天线层352。天线层352可设置为形成在第二布线部350中的多个层。
此外,天线层352具有圆形螺旋形状或椭圆螺旋形状。
图4中示出了天线层352具有椭圆螺旋形状的示例。然而,天线层352的其他形状被视为也在本公开的范围内。
图5是示出天线层的第三变型示例的示图。
参照图5,第二布线部450包括天线层452。天线层452可设置为形成在第二布线部450中的多个层。
此外,当从上方观察时,天线层452具有圆形形状或椭圆形状。在示例中,可形成具有尺寸彼此不同的多个圆形形状或椭圆形状的天线层452。
图5中示出了天线层452具有圆形形状的示例。然而,天线层452的其他形状被视为也在本公开的范围内。
图6是示出天线层的第四变型示例的示图。
参照图6,第二布线部550包括天线层552。天线层552设置为形成在第二布线部550中的多个层。
此外,天线层552具有六边形螺旋形状。
图6中示出了天线层552具有六边形螺旋形状的示例。然而,天线层552的其他形状被视为也在本公开的范围内。
图7是示出天线层的第五变型示例的示图。
参照图7,第二布线部650包括天线层652。天线层652设置为形成在第二布线部650中的多个层。
此外,当从上方观察时,天线层652具有六边形形状。在示例中,天线层652可形成为具有尺寸彼此不同的多个六边形形状。
图7中示出了天线层652具有六边形形状的示例。然而,天线层652的其他形状被视为也在本公开的范围内。在示例中,天线层652具有螺旋形状、圆形形状、椭圆形状、四边形螺旋形状、四边形形状、椭圆螺旋形状、六边形形状、六边形螺旋形状和多边形形状中的任意一种或任意组合。
图8是示出根据第二示例的具有电子组件嵌在其中的基板的示图。
参照图8,根据第二示例的具有电子组件嵌在其中的基板700包括框架110、第一布线部120、电子组件130、第一层140、第二布线部150、绝缘层770和过孔构件780。
基板700中包括的框架110、第一布线部120、电子组件130、第一层140、第二布线部150与先前描述的根据第一示例的基板100中包括的构造相似。除了以下图8的描述之外,图1至图7的描述也适用于图8,并通过引用包含于此。因此,上述描述可不在这里重复。
在示例中,绝缘层770形成在框架110和电子组件130的另一表面上。在示例中,电极焊盘772设置在绝缘层770中,使得电极焊盘772向外暴露。换句话说,开口形成在绝缘层770中以使电极焊盘772向外暴露。
过孔构件780形成为将电子组件130连接到电极焊盘772,并用于通过电极焊盘772向外释放由电子组件130产生的热。在示例中,过孔构件780设置为多个过孔构件。
图9是示出根据第三示例的具有电子组件嵌在其中的基板的示图。
参照图9,根据第三示例的具有电子组件嵌在其中的基板800包括框架110、第一布线部120、电子组件130、第一层140、第二布线部150、绝缘层770和过孔构件880。
基板800中包括的框架110、第一布线部120、电子组件130、第一层140、第二布线部150与先前描述的根据第一示例的基板100中包括的构造相似。除了以下图9的描述之外,图1至图8的描述也适用于图9,并通过引用包含于此。因此,上述描述可不在这里重复。
在示例中,绝缘层770形成在框架110和电子组件130的另一表面上。在示例中,电极焊盘720设置在绝缘层770中,使得电极焊盘720向外暴露。换句话说,开口形成在绝缘层770中以使电极焊盘720向外暴露。
过孔构件880形成为将电子组件130连接到电极焊盘720,并用于通过电极焊盘720向外释放由电子组件130产生的热。在示例中,过孔构件880具有棒条(bar)形状。
如上所述,根据示例,可防止缺陷的发生并可抑制不必要的损耗,因此可提高期望水平的性能。
还可实现纤薄化。
上述示例中的一些公开了能够防止发生缺陷并提高性能的具有电子组件嵌在其中的基板。
虽然本公开包括特定的示例,但是对本领域的普通技术人员将显而易见的是,在不脱离权利要求及它们的等同物的精神和范围的情况下,可在这些示例中做出形式上和细节上的各种变化。在此所描述的示例将仅被视为描述性含义,而非出于限制的目的。在每个示例中的特征或方面的描述将被认为是可适用于其他示例中的类似特征或方面。如果以不同的顺序执行描述的技术,和/或如果以不同的方式组合描述的系统、架构、装置或者电路中的组件和/或用其他组件或者它们的等同物进行替换或者补充描述的系统、架构、装置或者电路中的组件,则可获得适当的结果。因此,本公开的范围不由具体实施方式限定,而是由权利要求及它们的等同物限定,并且在权利要求及它们的等同物的范围内的所有变化将被解释为包括在本公开中。

Claims (18)

1.一种具有电子组件的基板,包括:
框架,具有通孔,所述电子组件设置在所述通孔中;
第一布线部,形成在所述框架和所述电子组件的表面上;
第一层,形成在所述第一布线部上;以及
第二布线部,形成在所述第一层上,并且所述第二布线部包括天线层。
2.根据权利要求1所述的具有电子组件的基板,其中,所述天线层包括多个层。
3.根据权利要求1所述的具有电子组件的基板,其中,所述第一层包括连接所述第一布线部的图案层和所述第二布线部的所述天线层的过孔。
4.根据权利要求1所述的具有电子组件的基板,其中,所述电子组件包括设置在所述通孔的中央部分中的射频集成电路片以及设置在所述射频集成电路片周围的无源装置。
5.根据权利要求1所述的具有电子组件的基板,其中,所述通孔填充有模塑层以固定所述电子组件。
6.根据权利要求5所述的具有电子组件的基板,其中,连接电极设置在所述模塑层中,并被构造为形成外部电连接。
7.根据权利要求1所述的具有电子组件的基板,其中,所述框架的内表面设置有导体层。
8.根据权利要求1所述的具有电子组件的基板,其中,过孔形成在所述框架中,以提供外部电连接。
9.根据权利要求1所述的具有电子组件的基板,其中,所述第一层由感光介质材料的膜形成。
10.根据权利要求1所述的具有电子组件的基板,其中,所述天线层包括连接到所述电子组件的主天线层以及设置在所述主天线层之上的虚设天线层。
11.根据权利要求1所述的具有电子组件的基板,所述具有电子组件的基板还包括:
绝缘层,形成在所述框架和所述电子组件的另一表面上。
12.根据权利要求11所述的具有电子组件的基板,其中,电极焊盘从所述绝缘层向外暴露。
13.根据权利要求12所述的具有电子组件的基板,其中,所述电极焊盘通过过孔构件连接到所述电子组件。
14.根据权利要求1所述的具有电子组件的基板,其中,所述天线层具有螺旋形状、圆形形状、椭圆形状和多边形形状中的任意一种或任意组合,这里,所述螺旋形状包括四边形螺旋形状、椭圆螺旋形状和六边形螺旋形状,所述多边形形状包括四边形形状和六边形形状。
15.根据权利要求1所述的具有电子组件的基板,其中,所述第一层的厚度大于所述第一布线部的厚度。
16.根据权利要求2所述的具有电子组件的基板,其中,所述多个层中的至少一个层的尺寸与所述多个层中的剩余层的尺寸不同。
17.一种具有电子组件的基板,包括:
框架,具有通孔,所述电子组件设置在所述通孔中;
第一布线部,形成在所述框架和所述电子组件的表面上;
第一层,形成在所述第一布线部上;
第二布线部,形成在所述第一层上,并且所述第二布线部包括天线层;
绝缘层,形成在所述框架和所述电子组件的另一表面上;以及
过孔构件,将形成在所述绝缘层中的电极焊盘连接到所述电子组件。
18.根据权利要求17所述的具有电子组件的基板,其中,所述天线层包括连接到所述电子组件的主天线层和设置在所述主天线层之上的虚设天线层。
CN201711370154.XA 2017-03-28 2017-12-19 具有电子组件的基板 Active CN108668436B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2017-0039386 2017-03-28
KR1020170039386A KR102334710B1 (ko) 2017-03-28 2017-03-28 전자부품 내장 기판

Publications (2)

Publication Number Publication Date
CN108668436A true CN108668436A (zh) 2018-10-16
CN108668436B CN108668436B (zh) 2021-05-18

Family

ID=63670977

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711370154.XA Active CN108668436B (zh) 2017-03-28 2017-12-19 具有电子组件的基板

Country Status (3)

Country Link
US (2) US10340234B2 (zh)
KR (1) KR102334710B1 (zh)
CN (1) CN108668436B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111725623A (zh) * 2019-03-20 2020-09-29 三星电机株式会社 片式天线模块和电子装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11081453B2 (en) * 2018-07-03 2021-08-03 Mediatek Inc. Semiconductor package structure with antenna
US10964652B2 (en) * 2019-04-18 2021-03-30 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method of manufacturing the same
KR102593888B1 (ko) * 2019-06-13 2023-10-24 삼성전기주식회사 안테나 모듈 및 이를 포함하는 전자기기
US11303009B2 (en) * 2019-08-13 2022-04-12 Qorvo Us, Inc. Packages for advanced antenna systems
US11831089B2 (en) * 2019-12-10 2023-11-28 Samsung Electro-Mechanics Co., Ltd. Antenna substrate and antenna module comprising the same
US11626340B2 (en) 2019-12-12 2023-04-11 Qorvo Us, Inc. Integrated circuit (IC) package with embedded heat spreader in a redistribution layer (RDL)
KR102698828B1 (ko) * 2019-12-26 2024-08-26 삼성전자주식회사 패키지 기판 및 이를 포함하는 반도체 패키지
US11600902B2 (en) * 2020-02-13 2023-03-07 Infineon Technologies Ag Antenna-in-package device with chip embedding technologies
DE102020122437A1 (de) * 2020-08-27 2022-03-03 Infineon Technologies Ag Package, Verfahren zum Bilden eines Packages, Trägerband, Chipkarte und Verfahren zum Bilden eines Trägerbands
KR102305663B1 (ko) * 2020-09-04 2021-09-28 주식회사 넥스웨이브 트렌치 구조를 이용한 안테나 패키지 및 이의 검사방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030133274A1 (en) * 2002-01-16 2003-07-17 Kuo-Tso Chen Integrated circuit package and method of manufacture
US20130009320A1 (en) * 2011-07-07 2013-01-10 Samsung Electro-Mechanics Co., Ltd. Semiconductor package and method of manufacturing the same
US20130249663A1 (en) * 2012-03-21 2013-09-26 Samsung Electronics Co., Ltd. Antenna device for near field wireless communication and portable terminal having the same
US20140210082A1 (en) * 2013-01-31 2014-07-31 Shinko Electric Industries Co., Ltd. Semiconductor device
US20160336296A1 (en) * 2015-05-15 2016-11-17 Samsung Electro-Mechanics Co., Ltd. Electronic component package and package-on-package structure including the same
US20170033062A1 (en) * 2015-07-29 2017-02-02 STATS ChipPAC Pte. Ltd. Antenna In Embedded Wafer-Level Ball-Grid Array Package

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7474538B2 (en) * 2002-05-27 2009-01-06 Nec Corporation Semiconductor device mounting board, method of manufacturing the same, method of inspecting the same, and semiconductor package
JP5592053B2 (ja) 2007-12-27 2014-09-17 新光電気工業株式会社 半導体装置及びその製造方法
KR101341436B1 (ko) 2011-12-29 2014-01-13 주식회사 네패스 반도체 패키지 및 그 제조 방법
JP2014170811A (ja) 2013-03-01 2014-09-18 Sony Corp CSP(ChipSizePackage)
US9252077B2 (en) * 2013-09-25 2016-02-02 Intel Corporation Package vias for radio frequency antenna connections
JP6289355B2 (ja) 2013-12-13 2018-03-07 三菱電機株式会社 高周波回路及びアンテナ装置
US10157807B2 (en) * 2016-05-26 2018-12-18 Taiwan Semiconductor Manufacturing Co., Ltd. Sensor packages and manufacturing mehtods thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030133274A1 (en) * 2002-01-16 2003-07-17 Kuo-Tso Chen Integrated circuit package and method of manufacture
US20130009320A1 (en) * 2011-07-07 2013-01-10 Samsung Electro-Mechanics Co., Ltd. Semiconductor package and method of manufacturing the same
US20130249663A1 (en) * 2012-03-21 2013-09-26 Samsung Electronics Co., Ltd. Antenna device for near field wireless communication and portable terminal having the same
US20140210082A1 (en) * 2013-01-31 2014-07-31 Shinko Electric Industries Co., Ltd. Semiconductor device
US20160336296A1 (en) * 2015-05-15 2016-11-17 Samsung Electro-Mechanics Co., Ltd. Electronic component package and package-on-package structure including the same
US20170033062A1 (en) * 2015-07-29 2017-02-02 STATS ChipPAC Pte. Ltd. Antenna In Embedded Wafer-Level Ball-Grid Array Package

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111725623A (zh) * 2019-03-20 2020-09-29 三星电机株式会社 片式天线模块和电子装置

Also Published As

Publication number Publication date
KR102334710B1 (ko) 2021-12-02
US20190267338A1 (en) 2019-08-29
US10340234B2 (en) 2019-07-02
CN108668436B (zh) 2021-05-18
US11444043B2 (en) 2022-09-13
US20180286822A1 (en) 2018-10-04
KR20180109534A (ko) 2018-10-08

Similar Documents

Publication Publication Date Title
CN108668436A (zh) 具有电子组件的基板
CN101496227B (zh) 新型集成电路支撑结构及其制作方法
US11721913B2 (en) Chip antenna module
TW202331987A (zh) 射頻裝置封裝
US11652272B2 (en) Chip antenna
US20220102872A1 (en) Chip antenna and chip antenna module including the same
US11211689B2 (en) Chip antenna
CN108389855A (zh) 半导体封装件及其制造方法
US11223133B2 (en) Chip antenna
KR20070115589A (ko) 개선된 다중층 코어리스 지지 구조 및 그 제조 방법
US11251518B2 (en) Chip antenna
US11069954B2 (en) Chip antenna
CN115224493A (zh) 介电谐振器天线、天线模块以及电子装置
CN109962334A (zh) 天线模块及包括该天线模块的电子设备
US20210036432A1 (en) Antenna apparatus
US20230208035A1 (en) Antenna apparatus
KR102152875B1 (ko) 인쇄회로기판 및 이의 제조 방법
CN111667994B (zh) 线圈组件及用于制造该线圈组件的方法
JP2004200439A (ja) 基板
US20160381791A1 (en) Printed circuit board and method of manufacturing the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant