Nothing Special   »   [go: up one dir, main page]

WO2022005265A1 - 인터포저 및 인터포저를 포함하는 전자 장치 - Google Patents

인터포저 및 인터포저를 포함하는 전자 장치 Download PDF

Info

Publication number
WO2022005265A1
WO2022005265A1 PCT/KR2021/008521 KR2021008521W WO2022005265A1 WO 2022005265 A1 WO2022005265 A1 WO 2022005265A1 KR 2021008521 W KR2021008521 W KR 2021008521W WO 2022005265 A1 WO2022005265 A1 WO 2022005265A1
Authority
WO
WIPO (PCT)
Prior art keywords
interposer
printed circuit
circuit board
electronic device
plating layer
Prior art date
Application number
PCT/KR2021/008521
Other languages
English (en)
French (fr)
Inventor
홍은석
박상훈
지윤오
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Publication of WO2022005265A1 publication Critical patent/WO2022005265A1/ko
Priority to US17/860,531 priority Critical patent/US20220352120A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/026Details of the structure or mounting of specific components
    • H04M1/0277Details of the structure or mounting of specific components for a printed circuit board assembly
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/0292Programmable, customizable or modifiable circuits having a modifiable lay-out, i.e. adapted for engineering changes or repair
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/142Arrangements of planar printed circuit boards in the same plane, e.g. auxiliary printed circuit insert mounted in a main printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4673Application methods or materials of intermediate insulating layers not specially adapted to any one of the previous methods of adding a circuit layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/042Stacked spaced PCBs; Planar parts of folded flexible circuits having mounted components in between or spaced from each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10378Interposers

Definitions

  • Various embodiments of the present disclosure relate to an interposer and an electronic device including the interposer.
  • the printed circuit board may include a processor, a memory, a sensor module, a camera module, a communication module, an input module, and an output module of an electronic device (eg, a mobile electronic device).
  • the printed circuit board may include circuit wiring connecting a plurality of mounted electronic components. Recently, a composite printed circuit board that electrically connects a plurality of printed circuit boards by stacking a plurality of printed circuit boards in a vertical direction and arranging heterogeneous interposers between the plurality of printed circuit boards is applied is becoming
  • an interposer in which a space for mounting a component is formed and a via may be disposed between the first printed circuit board and the second printed circuit board.
  • a package board including an interposer capable of securing a space for mounting a component and/or a battery in an electronic device by vertically stacking the first printed circuit board and the second printed circuit board may be provided.
  • interposers Different types are disposed between the plurality of printed circuit boards, and when the different types of interposers have different heights, a separate process is required to match the thickness distribution of the electronic device. In addition, the manufacturing cost of the interposer is increased by manufacturing heterogeneous interposers by each manufacturing method.
  • Various embodiments provide a method for reducing the manufacturing cost of the interposer by manufacturing the heterogeneous interposers in a single process, and improving the thickness distribution of the electronic device including the heterogeneous interposers by manufacturing the interposers to have substantially the same thickness can do.
  • Various embodiments may provide an interposer manufacturing method capable of manufacturing an interposer array including heterogeneous interposers by a single manufacturing method.
  • An interposer array includes an array substrate, a first interposer having a closed curve having a first space therein, a second interposer having a closed curve having a second space therein, and the arrangement It may include a plurality of first bridges connecting the substrate and the first interposer, and a plurality of second bridges connecting the first interposer and the second interposer.
  • the interposer is a first interposer of a closed curve having a first space provided therein, and is disposed between a first printed circuit board and a second printed circuit board that are vertically stacked, and the first It may include a first plating layer formed on the first side of the space outside.
  • An electronic device includes a first package substrate and a second package substrate.
  • the first package board may include a first printed circuit board, a second printed circuit board vertically stacked with the first printed circuit board, and a second printed circuit board disposed between the first printed circuit board and the second printed circuit board.
  • 1 may include an interposer.
  • the second package board may include a third printed circuit board, a fourth printed circuit board vertically stacked with the third printed circuit board, and a fourth printed circuit board disposed between the third printed circuit board and the fourth printed circuit board.
  • 2 may include an interposer.
  • the first interposer has a closed curve shape having a first space therein
  • the second interposer has a closed curve shape having a second space therein
  • the second interposer is the first space of the first interposer. It may be formed in a smaller size.
  • an interposer having a via and a space for mounting a component is disposed between the first printed circuit board and the second printed circuit board, and the first printed circuit board and the second printed circuit board can be stacked vertically.
  • the area of the printed circuit board may be reduced, and a space for mounting components and/or a battery in the electronic device may be secured by the reduced area of the printed circuit board.
  • the interposer it is possible to reduce manufacturing time and cost of the interposer by manufacturing an interposer array including heterogeneous interposers by a single manufacturing method.
  • Electromagnetic interference (EMI) between components disposed inside and/or outside the interposer may be eliminated or reduced.
  • a conductive material eg, copper (Cu)
  • productivity of the interposer may be improved by pre-soldering the interposers of different types at the same time.
  • thickness distribution of the electronic device may be improved.
  • FIG. 1 is a block diagram of an electronic device in a network environment, according to various embodiments of the present disclosure
  • FIG. 2 is a perspective view of a front surface of an electronic device according to various embodiments of the present disclosure
  • FIG. 3 is a perspective view of a rear surface of an electronic device according to various embodiments of the present disclosure.
  • FIG. 4 is an exploded perspective view of an electronic device according to various embodiments of the present disclosure.
  • 5A is a diagram illustrating a package substrate including an interposer according to various embodiments of the present disclosure
  • 5B is a diagram illustrating a package substrate including an interposer according to various embodiments of the present disclosure
  • 5C is a diagram illustrating a package substrate including an interposer according to various embodiments of the present disclosure
  • 6A is a diagram illustrating a first interposer according to various embodiments of the present disclosure.
  • 6B is a diagram illustrating a second interposer according to various embodiments of the present disclosure.
  • 6C is a diagram illustrating a method of manufacturing the first interposer 620 and the second interposer 640 according to various embodiments of the present disclosure.
  • 6D is a cross-sectional view of the first interposer and the second interposer taken along line I-I' of FIG. 6C.
  • FIG. 7A is a diagram illustrating an interposer array (eg, an interposer panel) including one interposer unit including a first interposer and a second interposer, and including a plurality of interposer units.
  • an interposer array eg, an interposer panel
  • one interposer unit including a first interposer and a second interposer, and including a plurality of interposer units.
  • 7B is a diagram illustrating that the second interposer and the unit dummy are connected by a third bridge.
  • FIG 8 and 9 are views illustrating that a first bridge is formed between the array substrate and the first interposer, and a second bridge is formed between the first interposer and the second interposer.
  • 10A is a view illustrating that a plating layer is formed on a surface of a first side (eg, an outer side) of a first interposer, and a plating layer is not formed on a portion from which a bridge is removed.
  • 10B is a view showing that a plating layer is formed on the surface of the second side (eg, the inner side) of the first interposer, and the plating layer is not formed on a portion from which the bridge is removed.
  • 11A is a view illustrating that a plating layer is formed on a surface of a first side (eg, an outer side) of a second interposer, and a plating layer is not formed on a portion from which a bridge is removed.
  • 11B is a view showing that a plating layer is formed on a surface of a second side (eg, inner side) of a second interposer.
  • 11C is a view showing that a plating layer is formed on the surface of the second side (eg, the inner side) of the second interposer.
  • 12A is a perspective view of the first interposer, and is a view illustrating that a shielding layer is formed inside a first side surface (eg, an outer side surface) of the first interposer.
  • 12B is a plan view of the first interposer, illustrating that a shielding layer is formed inside a first side surface (eg, an outer surface) of the first interposer.
  • 13A is a perspective view of the first interposer, and is a view showing that a shielding layer is formed inside a second side surface (eg, an inner side surface) of the first interposer.
  • 13B is a plan view of the first interposer, illustrating that a shielding layer is formed inside a second side surface (eg, an inner side surface) of the first interposer.
  • 14A is a perspective view of a second interposer, illustrating that a shielding layer is formed inside a first side surface (eg, an outer side surface) of the second interposer.
  • 14B is a plan view of the second interposer, illustrating that a shielding layer is formed inside a first side surface (eg, an outer side surface) of the second interposer.
  • 15A is a perspective view of a second interposer, and is a view showing that a shielding layer is formed inside a second side surface (eg, an inner side surface) of the second interposer.
  • 15B is a plan view of the second interposer, illustrating that a shielding layer is formed inside a second side surface (eg, an inner side surface) of the second interposer.
  • FIG. 1 is a block diagram of an electronic device 101 in a network environment 100 according to various embodiments of the present disclosure.
  • an electronic device 101 communicates with an electronic device 102 through a first network 198 (eg, a short-range wireless communication network) or a second network 199 . It may communicate with the electronic device 104 or the server 108 through (eg, a long-distance wireless communication network). According to an embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • a first network 198 eg, a short-range wireless communication network
  • a second network 199 e.g., a second network 199 . It may communicate with the electronic device 104 or the server 108 through (eg, a long-distance wireless communication network). According to an embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • the electronic device 101 includes a processor 120 , a memory 130 , an input module 150 , a sound output module 155 , a display module 160 , an audio module 170 , and a sensor module ( 176), interface 177, connection terminal 178, haptic module 179, camera module 180, power management module 188, battery 189, communication module 190, subscriber identification module 196 , or an antenna module 197 may be included.
  • at least one of these components eg, the connection terminal 178
  • may be omitted or one or more other components may be added to the electronic device 101 .
  • some of these components are integrated into one component (eg, display module 160 ). can be
  • the processor 120 executes software (eg, the program 140 ) to execute at least one other component (eg, a hardware or software component) of the electronic device 101 connected to the processor 120 . It can control and perform various data processing or operations. According to an embodiment, as at least part of data processing or operation, the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 . may be stored in the volatile memory 132 , and may process commands or data stored in the volatile memory 132 , and store the result data in the non-volatile memory 134 .
  • software eg, the program 140
  • the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 .
  • the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 .
  • the processor 120 is the main processor 121 (eg, a central processing unit or an application processor) or a secondary processor 123 (eg, a graphic processing unit, a neural network processing unit) It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor (CP)
  • the electronic device 101 includes the main processor 121 and the auxiliary processor 123 .
  • the sub-processor 123 may be set to use less power than the main processor 121 or to be specialized in a specified function.
  • the sub-processor 123 may be set separately from the main processor 121 or It can be implemented as a part.
  • the coprocessor 123 is, for example, on behalf of the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or the main processor 121 is active (eg, executing an application). ), together with the main processor 121, at least one of the components of the electronic device 101 (eg, the display module 160, the sensor module 176, or the communication module 190) It is possible to control at least some of the related functions or states.
  • the auxiliary processor 123 eg, an image signal processor or CP
  • the auxiliary processor 123 may include a hardware structure specialized for processing an artificial intelligence model.
  • Artificial intelligence models can be created through machine learning. Such learning may be performed, for example, in the electronic device 101 itself on which artificial intelligence is performed, or may be performed through a separate server (eg, the server 108).
  • the learning algorithm may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but in the above example not limited
  • the artificial intelligence model may include a plurality of artificial neural network layers.
  • Artificial neural networks include deep neural networks (DNNs), convolutional neural networks (CNNs), recurrent neural networks (RNNs), restricted boltzmann machines (RBMs), deep belief networks (DBNs), bidirectional recurrent deep neural networks (BRDNNs), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the above example.
  • the artificial intelligence model may include, in addition to, or alternatively, a software structure in addition to the hardware structure.
  • the memory 130 may store various data used by at least one component of the electronic device 101 (eg, the processor 120 or the sensor module 176 ).
  • the data may include, for example, input data or output data for software (eg, the program 140 ) and instructions related thereto.
  • the memory 130 may include a volatile memory 132 or a non-volatile memory 134 .
  • the program 140 may be stored as software in the memory 130 , and may include, for example, an operating system 142 , middleware 144 , or an application 146 .
  • the input module 150 may receive a command or data to be used by a component (eg, the processor 120 ) of the electronic device 101 from the outside (eg, a user) of the electronic device 101 .
  • the input module 150 may include, for example, a microphone, a mouse, a keyboard, or a digital pen (eg, a stylus pen).
  • the sound output module 155 may output a sound signal to the outside of the electronic device 101 .
  • the sound output module 155 may include, for example, a speaker or a receiver.
  • the speaker can be used for general purposes such as multimedia playback or recording playback, and the receiver can be used to receive an incoming call.
  • the receiver may be implemented separately from or as a part of the speaker.
  • the display module 160 may visually provide information to the outside (eg, a user) of the electronic device 101 .
  • the display module 160 may include, for example, a control circuit for controlling a display, a hologram device, or a projector and a corresponding device.
  • the display module 160 may include a touch set to detect a touch or a pressure sensor set to measure the intensity of a force generated by the touch.
  • the audio module 170 may convert a sound into an electric signal or, conversely, convert an electric signal into a sound. According to an embodiment, the audio module 170 acquires a sound through the input module 150 , or an external electronic device (eg, a sound output module 155 ) connected directly or wirelessly with the electronic device 101 . The sound may be output through the electronic device 102 (eg, a speaker or headphones).
  • an external electronic device eg, a sound output module 155
  • the sound may be output through the electronic device 102 (eg, a speaker or headphones).
  • the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101 or an external environmental state (eg, a user state), and generates an electrical signal or data value corresponding to the sensed state. can do.
  • the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, a humidity sensor, or an illuminance sensor.
  • the interface 177 may support at least one designated protocol that may be used for the electronic device 101 to directly or wirelessly connect with an external electronic device (eg, the electronic device 102 ).
  • the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital Card
  • the connection terminal 178 may include a connector through which the electronic device 101 can be physically connected to an external electronic device (eg, the electronic device 102 ).
  • the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 179 may convert an electrical signal into a mechanical stimulus (eg, vibration or movement) or an electrical stimulus that the user can perceive through tactile or kinesthetic sense.
  • the haptic module 179 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 180 may capture still images and moving images. According to an embodiment, the camera module 180 may include at least one lens, image sensors, image signal processors, or flashes.
  • the power management module 188 may manage power supplied to the electronic device 101 .
  • the power management module 188 may be implemented as, for example, at least a part of a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 189 may supply power to at least one component of the electronic device 101 .
  • the battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 190 is a direct (eg, wired) communication channel or a wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). It can support establishment and communication performance through the established communication channel.
  • the communication module 190 operates independently of the processor 120 (eg, an application processor) and may include at least one CP supporting direct (eg, wired) communication or wireless communication.
  • the communication module 190 is a wireless communication module 192 (eg, a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, : LAN (local area network) communication module, or power line communication module) may be included.
  • a corresponding communication module among these communication modules is a first network 198 (eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 199 (eg, legacy cellular).
  • a first network 198 eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)
  • a second network 199 eg, legacy cellular
  • the wireless communication module 192 uses subscriber information (eg, International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 196 within a communication network such as the first network 198 or the second network 199 .
  • the electronic device 101 may be identified or authenticated.
  • the wireless communication module 192 may support a 5G network after a 4G network and a next-generation communication technology, for example, a new radio access technology (NR).
  • NR access technology includes high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low-latency) -latency communications)).
  • eMBB enhanced mobile broadband
  • mMTC massive machine type communications
  • URLLC ultra-reliable and low-latency
  • the wireless communication module 192 may support a high frequency band (eg, mmWave band) to achieve a high data rate, for example.
  • a high frequency band eg, mmWave band
  • the wireless communication module 192 includes various technologies for securing performance in a high-frequency band, for example, beamforming, massive multiple-input and multiple-output (MIMO), all-dimensional multiplexing. It may support technologies such as full dimensional MIMO (FD-MIMO), an array antenna, analog beam-forming, or a large scale antenna.
  • the wireless communication module 192 may support various requirements specified in the electronic device 101 , an external electronic device (eg, the electronic device 104 ), or a network system (eg, the second network 199 ).
  • the wireless communication module 192 may include a peak data rate (eg, 20 Gbps or more) for realizing eMBB, loss coverage (eg, 164 dB or less) for realizing mMTC, or U-plane latency for realizing URLLC ( Example: downlink (DL) and uplink (UL) each 0.5 ms or less, or round trip 1 ms or less).
  • a peak data rate eg, 20 Gbps or more
  • loss coverage eg, 164 dB or less
  • U-plane latency for realizing URLLC
  • the antenna module 197 may transmit or receive a signal or power to the outside (eg, an external electronic device).
  • the antenna module may include an antenna including a conductor formed on a substrate (eg, a PCB) or a radiator formed of a conductive pattern.
  • the antenna module 197 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 198 or the second network 199 is selected from among the plurality of antennas by, for example, the communication module 190 . can be selected.
  • a signal or power may be transmitted or received between the communication module 190 and an external electronic device through the selected at least one antenna.
  • other components eg, a radio frequency integrated circuit (RFIC)
  • RFIC radio frequency integrated circuit
  • the antenna module 197 may form a millimeter wave (mmWave) antenna module.
  • a millimeter wave (mmWave) antenna module is disposed on or adjacent to a printed circuit board, a first side (eg, bottom side) of the printed circuit board and supports a designated high frequency band (eg, mmWave band).
  • a RFIC capable of being capable of, and a plurality of antennas (eg, an array) disposed on or adjacent to a second side (eg, top or side) of the printed circuit board and capable of transmitting or receiving signals in the designated high frequency band. antenna
  • a second side eg, top or side
  • peripheral devices eg, a bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • GPIO general purpose input and output
  • SPI serial peripheral interface
  • MIPI mobile industry processor interface
  • the command or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199 .
  • the external electronic device 102 or 104 may be the same or a different type of the electronic device 101 .
  • all or part of operations performed by the electronic device 101 may be executed by at least one of the external electronic devices 102 , 104 , or 108 .
  • the electronic device 101 may perform the function or service itself instead of executing the function or service itself.
  • the request may be made to at least one external electronic device to perform the function or at least a part of the service.
  • At least one external electronic device that has received the request may execute at least a part of the requested function or service, or an additional function or service related to the request, and transmit a result of the execution to the electronic device 101 .
  • the electronic device 101 may process the result as it is or additionally and provide it as at least a part of a response to the request.
  • cloud computing, distributed computing, mobile edge computing (MEC), or client-server computing technology may be used.
  • the electronic device 101 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 104 may include an Internet of things (IoT) device.
  • Server 108 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 104 or the server 108 may be included in the second network 199 .
  • the electronic device 101 may be applied to an intelligent service (eg, smart home, smart city, smart car, or health care) based on 5G communication technology and IoT-related technology.
  • FIG. 2 is a perspective view of a front surface of an electronic device according to various embodiments of the present disclosure
  • 3 is a perspective view of a rear surface of an electronic device according to various embodiments of the present disclosure
  • the electronic device 200 (eg, the electronic device 101 of FIG. 1 ) according to an embodiment has a first surface (or front) 210A, a second surface (or a rear surface). ) 210B, and a housing 210 including a side surface 210C surrounding a space between the first surface 210A and the second surface 210B.
  • the housing may refer to a structure including some of the first surface 210A, the second surface 210B, and the side surface 210C.
  • the first surface 210A may be formed by the front plate 202 (eg, a glass plate including various coating layers or a polymer plate), at least a portion of which is substantially transparent.
  • the second surface 210B may be formed by the substantially opaque back plate 211 .
  • the back plate 211 is formed by, for example, coated or colored glass, ceramic, polymer, metal (eg, aluminum, stainless steel (STS), or magnesium), or a combination of at least two of the above materials. can be
  • the side surface 210C is coupled to the front plate 202 and the rear plate 211 and may be formed by a side bezel structure 218 (or “side member”) including a metal and/or a polymer.
  • the back plate 211 and the side bezel structure 218 are integrally formed and may include the same material (eg, a metal material such as aluminum).
  • the front plate 202 includes two first regions 210D that extend seamlessly from the first surface 210A toward the rear plate 211 by bending the front plate. It can include both ends of the long edge (long edge) of (202).
  • the rear plate 211 has two second regions 210E that extend seamlessly from the second surface 210B toward the front plate 202 with long edges. It can be included at both ends.
  • the front plate 202 (or the back plate 211 ) may include only one of the first regions 210D (or the second regions 210E). In some embodiments, some of the first regions 210D or the second regions 210E may not be included.
  • the side bezel structure 218 when viewed from the side of the electronic device 200 , is the first side bezel structure 218 on the side that does not include the first regions 210D or the second regions 210E. It may have a thickness (or width) of 1, and a second thickness that is thinner than the first thickness on the side surface including the first regions 210D or the second regions 210E.
  • the electronic device 200 includes a display 201 (eg, the display module 160 of FIG. 1 ), an input device 203 (eg, the input module 150 of FIG. 1 ), and a sound output.
  • Devices 207 and 214 eg, sound output module 155 in FIG. 1
  • sensor modules 204 and 219 eg, sensor module 176 in FIG. 1
  • camera modules 205 , 212 , 213 Example: At least one of the camera module 180 of FIG. 1 ), a key input device 217 , an indicator (not shown), and connector holes 208 and 209 may be included.
  • the electronic device 200 may omit at least one of the components (eg, the key input device 217 or an indicator) or additionally include other components.
  • the display 201 may be visible through, for example, an upper portion of the front plate 202 . In some embodiments, at least a portion of the display 201 may be visible through the front plate 202 forming the first area 210D of the first surface 210A and the side surface 210C.
  • the display 201 may be coupled to or disposed adjacent to a touch sensing circuit, a pressure sensor capable of measuring the intensity (pressure) of a touch, and/or a digitizer that detects a magnetic field type stylus pen.
  • at least a portion of the sensor module 204 , 219 , and/or at least a portion of the key input device 217 is located in the first area 210D and/or the second area 210E. can be placed.
  • At least one of an audio module 214 , a sensor module 204 , a camera module 205 (eg, an image sensor), and a fingerprint sensor on a rear surface of the screen display area of the display 201 . may include more than one.
  • the display 201 is coupled to or adjacent to a touch sensing circuit, a pressure sensor capable of measuring the intensity (pressure) of a touch, and/or a digitizer detecting a magnetic field type stylus pen. can be placed.
  • at least a portion of the sensor module 204 , 219 , and/or at least a portion of the key input device 217 , the first area 210D, and/or the second area 210E can be placed in
  • the input device 203 may include a microphone. In some embodiments, the input device 203 may include a plurality of microphones disposed to detect the direction of sound.
  • the sound output devices 207 and 214 may include speakers 207 and 214 .
  • the speakers 207 and 214 may include an external speaker 207 and a receiver for calls (eg, the audio module 214 ).
  • the input device 203 eg, a microphone
  • the speakers 207 , 214 and the connector holes 208 , 209 are disposed in the space of the electronic device 200 , and at least formed in the housing 210 . It can be exposed to the external environment through one hole.
  • the hole formed in the housing 210 may be commonly used for the input device 203 (eg, a microphone) and the speakers 207 and 214 .
  • the speakers 207 and 214 may include a speaker (eg, a piezo speaker) that operates while excluding a hole formed in the housing 210 .
  • the sensor modules 204 and 219 may generate an electrical signal or data value corresponding to an internal operating state of the electronic device 200 or an external environmental state.
  • the sensor modules 204 and 219 include, for example, a first sensor module 204 (eg, a proximity sensor) and/or a second sensor module (not shown) disposed on the first side 210A of the housing 210 . ) (eg, a fingerprint sensor), and/or a third sensor module 219 (eg, an HRM sensor) disposed on the second surface 210B of the housing 210 .
  • the fingerprint sensor may be disposed on the first surface 210A (eg, the display 201 ) and/or the second surface 210B of the housing 210 .
  • the electronic device 200 may include a sensor module not shown, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a color sensor, an infrared (IR) sensor, a biometric sensor, a temperature sensor, It may further include at least one of a humidity sensor and an illuminance sensor.
  • the camera modules 205 and 212 include a first camera module 205 disposed on the first side 210A of the electronic device 200, and a second camera module 212 disposed on the second side 210B of the electronic device 200, and/or flash 213 .
  • the camera modules 205 and 212 may include one or more lenses, an image sensor, and/or an image signal processor.
  • the flash 213 may include, for example, a light emitting diode or a xenon lamp.
  • the first camera module 205 may be disposed under the display panel in an under display camera (UDC) method.
  • two or more lenses (wide-angle and telephoto lenses) and image sensors may be disposed on one surface of the electronic device 200 .
  • a plurality of first camera modules 205 may be disposed on a first surface (eg, a surface on which a screen is displayed) of the electronic device 200 in an under display camera (UDC) manner.
  • the key input device 217 may be disposed on the side surface 210C of the housing 210 .
  • the electronic device 200 may not include some or all of the above-mentioned key input devices 217 and the not included key input devices 217 may be displayed on the display 201 as soft keys, etc. It can be implemented in the form In some embodiments, the key input device 217 may be implemented using a pressure sensor included in the display 201 .
  • the indicator may be disposed, for example, on the first surface 210A of the housing 210 .
  • the indicator may provide, for example, state information of the electronic device 200 in the form of light.
  • the indicator may provide, for example, a light source that is interlocked with the operation of the camera module 205 .
  • Indicators may include, for example, LEDs, IR LEDs and xenon lamps.
  • the connector holes 208 and 209 include a first connector hole 208 capable of receiving a connector (eg, a USB connector) for transmitting and receiving power and/or data to and from an external electronic device, and/or an external electronic device. and a second receptacle connector hole 209 (or earphone jack) for a connector for sending and receiving audio signals to and from the device.
  • a connector eg, a USB connector
  • second receptacle connector hole 209 or earphone jack
  • Some of the camera modules 205 and 212 , some of the camera modules 205 , some of the sensor modules 204 and 219 , or an indicator may be arranged to be visible through the display 201 .
  • the camera module 205 may be disposed to overlap the display area, and may also display a screen in a display area corresponding to the camera module 205 .
  • Some sensor modules 204 may be arranged to perform their functions without being visually exposed through the front plate 202 in the internal space of the electronic device.
  • FIG. 4 is an exploded perspective view of an electronic device according to various embodiments of the present disclosure.
  • an electronic device 300 may include a side member 310 (eg, a side bezel structure). ), a first support member 311 (eg, a bracket or support structure), a front plate 320 (eg, a front cover), a display 400 (eg, the display module 160 of FIG. 1 or the display of FIG. 2 ) 201 ), a printed circuit board 340 , a battery 350 (eg, the battery 189 in FIG. 1 ), a second support member 360 (eg, a rear case), an antenna 370 (eg, in FIG. 1 ).
  • the antenna module 197), and a rear plate 380 (eg, a rear cover) may be included.
  • the electronic device 300 may omit at least one of the components (eg, the first support member 311 or the second support member 360 ) or additionally include other components. . At least one of the components of the electronic device 300 may be the same as or similar to at least one of the components of the electronic device 101 of FIG. 1 or the electronic device 200 of FIG. 3 , and overlapping Description will be omitted below.
  • the first support member 311 may be disposed inside the electronic device 300 and connected to the side member 310 , or may be integrally formed with the side member 310 .
  • the first support member 311 may be formed of, for example, a metal material and/or a non-metal (eg, polymer) material.
  • the first support member 311 may have a display 330 coupled to one surface and a printed circuit board 340 coupled to the other surface.
  • the printed circuit board 340 may be equipped with a processor, memory, and/or an interface.
  • the processor may include, for example, one or more of a central processing unit, an application processor, a graphics processing unit, an image signal processor, a sensor hub processor, or a communication processor.
  • the printed circuit board 340 may include a plurality of printed circuit boards (eg, a first printed circuit board and a second printed circuit board) and at least one interposer.
  • the plurality of printed circuit boards may include a package substrate (eg, the package substrate 500 of FIG. 5A ).
  • the package board 500 may include a first printed circuit board 510 (eg, a main printed circuit board) and a second printed circuit board 540 (eg, a slave printed circuit board).
  • the first printed circuit board 510 and the second printed circuit board 540 may be arranged substantially vertically, and a heterogeneous interposer is disposed between the first printed circuit board 510 and the second printed circuit board 540 .
  • the plurality of printed circuit boards include a printed circuit board formed of a material having non-bending properties (eg, FR4), or a flexible printed circuit having a bendable property (or flexible property). It may be a substrate (FPCB).
  • FR4 non-bending properties
  • FPCB substrate
  • the printed circuit board 340 may include an area (eg, a flexible area) (eg, FPCB or RFPCB) having a property of being bent or bent.
  • the flexible region may include a base film (or substrate) and a copper foil layer.
  • the flexible region may be a flexible copper clad layer (FCCL) in which at least one copper clad is laminated on at least a portion of at least one of the top or bottom of the polyimide film. have.
  • FCCL flexible copper clad layer
  • the memory may include, for example, the volatile memory 132 of FIG. 1 or the non-volatile memory 134 of FIG. 1 .
  • the interface may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, and/or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • the interface may, for example, electrically or physically connect the electronic device 300 to an external electronic device, and may include a USB connector, an SD card/MMC connector, or an audio connector.
  • the battery 350 (eg, the battery 189 of FIG. 1 ) is a device for supplying power to at least one component of the electronic device 300 , for example, non-rechargeable primary cells, or rechargeable secondary cells, or fuel cells. At least a portion of the battery 350 may be disposed substantially on the same plane as the printed circuit board 340 , for example.
  • the battery 350 may be integrally disposed inside the electronic device 300 . In another embodiment, the battery 350 may be detachably disposed from the electronic device 300 .
  • the antenna 370 may be disposed between the rear plate 380 and the battery 350 , for example.
  • the antenna 370 may include, for example, a near field communication (NFC) antenna, a wireless charging antenna, and/or a magnetic secure transmission (MST) antenna.
  • the antenna 370 may, for example, perform short-range communication with an external device or wirelessly transmit/receive power required for charging.
  • an antenna structure may be formed by a part of the side member 310 and/or the first support member 311 or a combination thereof.
  • the shielding structure (not shown) (or shield can) may be formed of a conductive material (eg, metal) and disposed on at least one region of the printed circuit board 340 , A plurality of electronic components (eg, a processor, a memory, an interface, a communication module, a sensor module, and/or a connection terminal) disposed on the printed circuit board 340 may be electromagnetically shielded.
  • the shielding structure comprises a first printed circuit board (eg, first printed circuit board 510 , 510 - 1 or 510 - 2 of FIGS. 5A and 5B ) and/or a second printed circuit board (eg, FIG. 5B ).
  • a plurality of electrons may be disposed at least in part on the second printed circuit board 540 , 540 - 1 , or 540 - 2 of FIGS. 5A and 5B , and disposed on the first printed circuit board and/or the second printed circuit board Components can be electromagnetically shielded.
  • the first support member 311 of the side member 310 may have a first surface 3101 facing the front plate 320 and a direction opposite to the first surface 3101 (eg, a rear plate direction). and a second surface 3102 facing toward
  • the camera module 180 eg, the camera module 180 of FIG. 1
  • the camera module 180 protrudes in the direction of the front plate 320 through the through hole 301 connected from the first surface 3101 to the second surface 3102 of the first support member 311 . It may be arranged to be visible or to be visible.
  • the portion protruding through the through hole 301 of the camera module 180 may be disposed to detect the external environment at a corresponding position of the display 400 .
  • the through hole 301 may be unnecessary.
  • 5A is a diagram illustrating a package substrate 500 including interposers 520 and 530 according to various embodiments of the present disclosure.
  • 5B is a diagram illustrating package substrates 500 - 1 and 500 - 2 including interposers 520 and 530 according to various embodiments of the present disclosure.
  • the package boards 500 , 500 - 1 , and 500 - 2 may be included in a printed circuit board 340 of an electronic device (eg, the electronic device 101 of FIG. 1 ).
  • an electronic device may include a package substrate 500 .
  • the package board 500 (eg, the printed circuit board 340 of FIG. 4 ) includes a first printed circuit board 510 (eg, a main printed circuit board), a second printed circuit board 540 ( For example, it may include a slave printed circuit board) and an interposer (eg, the first interposer 520 and the second interposer 530 ).
  • Heterogeneous interposers eg, the first interposer 520 and the second interposer 530
  • the first interposer 520 and the second interposer 530 having different shapes are shown as an example disposed between the first printed circuit board 510 and the second printed circuit board 540 .
  • the electronic device (eg, the electronic device 101 of FIG. 1 ) includes a plurality of package substrates (eg, the package substrates 500 - 1 and 500 - 2 ). can do.
  • One interposer may be disposed on each of the plurality of package substrates 500 - 1 and 500 - 2 .
  • a heterogeneous interposer may be disposed on the plurality of package substrates 500 - 1 and 500 - 2 .
  • the first package substrate 500-1 among the plurality of package substrates 500-1 and 500-2 includes a first printed circuit board 510-1 and a second printed circuit board 540-1. , and a first interposer 520 .
  • a first interposer 520 may be disposed between the first printed circuit board 510-1 and the second printed circuit board 540-1.
  • the second package substrate 500 - 2 of the plurality of package substrates 500 - 1 and 500 - 2 includes a third printed circuit board 510 - 2 and a fourth printed circuit board 540 - 2 .
  • a second interposer 530 may be disposed between the third printed circuit board 510 - 2 and the fourth printed circuit board 540 - 2 .
  • the first interposer 520 and the second interposer 530 may be formed in different sizes and/or shapes.
  • 5C is a diagram illustrating a package substrate 500 - 3 including interposers 520 and 530 according to various embodiments of the present disclosure.
  • an electronic device may include a package substrate 500 - 3 .
  • the package board 500 - 3 (eg, the printed circuit board 340 of FIG. 4 ) includes a first printed circuit board 560 (eg, a main printed circuit board) and a second printed circuit board 570 (eg, a slave). printed circuit board), a third printed circuit board 580 (eg, a slave printed circuit board), and interposers (eg, a first interposer 520 and a second interposer 530 ).
  • the second printed circuit board 570 may be stacked to overlap the first portion 561 of the first printed circuit board 560 .
  • the third printed circuit board 580 may be stacked so as to overlap the second portion 662 that is different (spaced apart) from the first portion 561 of the first printed circuit board 560 .
  • a first interposer 520 may be disposed between the first printed circuit board 560 and the second printed circuit board 570 .
  • a second interposer 530 may be disposed between the first printed circuit board 560 and the third printed circuit board 580 .
  • the first interposer 520 and the second interposer 530 may be formed in different sizes and/or shapes.
  • the first printed circuit board 510 , 510 - 1 , 510 - 2 or 560 is a processor (eg, the processor 120 of FIG. 1 ) (eg, an application processor (AP) and/or It may include a communication processor (CP), a memory (eg, the memory 130 of FIG. 1 , and a power management circuit (eg, the power management module 188 of FIG. 1 )).
  • a processor eg, the processor 120 of FIG. 1
  • AP application processor
  • CP communication processor
  • memory eg, the memory 130 of FIG. 1
  • a power management circuit eg, the power management module 188 of FIG. 1
  • the second printed circuit board 540 , 540 - 1 , 540 - 2 or 570 ) and/or the third printed circuit board 580 is an RF circuit (eg, the communication module 190 of FIG. 1 ). ), an NFC chip, a UWB chip, a sensor circuit (eg, the sensor module 176 of FIG. 1 ), a transceiver, a wireless communication module (eg, a wifi module), and an external electronic device
  • a connector module (eg, the connection terminal 178 of FIG. 1 ) for connection of may be included.
  • the connector module may include a USB Type-C connector, a display connector, and a battery connector.
  • the interposer (eg, the first interposer 520 and/or the second interposer 530 ) includes a power interface, a USB interface, a MIPI interface, an RF interface, through electrodes, wires, and a ground (GND) terminal. can do.
  • the first printed circuit board 510 , 510 - 1 or 510 - 2 transmits a digital signal related to a radio frequency (RF) band to an interposer (eg, a first interposer 520 and/or a second interposer 530 ). ) through the second printed circuit board 540 , 540 - 1 , or 540 - 2 may be transmitted.
  • RF radio frequency
  • the inner surface/outer surface (eg, the first interposer 620 of FIG. 6A ) of the interposer (eg, the first interposer 520 and/or the second interposer 530 ) 1 side 624 (eg, an outer side), a second side 626 (eg, an inner side) of the first interposer 620 (eg, the first side of the second interposer 640 in FIG. 6B ) 644 (eg, an outer surface), a plating layer (shielding layer) on a second side 646 (eg, an inner surface) of the second interposer 640 (eg, the first interposer 620 in FIG.
  • the plating layers 624a , 626a , 644a , and 646a of the first interposer 620 and the second interposer 640 may be formed of a conductive material (eg, copper (Cu)).
  • the conductive material includes at least one of silver paste, aluminum, silver-aluminum, carbon paste, or carbon nanotube paste. can, but is not limited thereto.
  • the interposer (eg, the first interposer 520 and/or the second interposer 530 ) includes a plurality of preimpregnated materials (PPG) layers (eg, an insulating resin layer) therebetween. It may have a CCL (copper clad laminate) structure including a copper foil disposed on the .
  • PPG preimpregnated materials
  • the plating layers 624a , 626a , 644a , 646a of the interposer are formed by electromagnetic interference between internal and external components.
  • EMI electromagnetic interference
  • it may be electrically connected to a ground (GND) terminal of an interposer (eg, the first interposer 520 and/or the second interposer 530 ).
  • GND ground terminal of an interposer
  • the ground of the first printed circuit board 510 and the ground of the second printed circuit board 540 are electrically connected by an interposer (eg, the first interposer 520 and/or the second interposer 530 ).
  • 6A is a diagram illustrating a first interposer according to various embodiments of the present disclosure
  • 6B is a diagram illustrating a second interposer according to various embodiments of the present disclosure.
  • the first interposer 620 may be formed in a closed curve shape in which a space 622 is provided. At least one component 601 may be disposed in the inner space 622 of the first interposer 620 .
  • the at least one component 601 includes a first printed circuit board (eg, the printed circuit board 510 of FIG. 5A , the first printed circuit board 510-1 of FIG. 5B , and the first printed circuit board 560 of FIG. 5C ). )) can be electrically connected to.
  • the first interposer 620 is a first printed circuit board (eg, the printed circuit board 510 of FIG. 5A , the first printed circuit board 510 - 1 of FIG. 5B , and the first printed circuit board 560 of FIG.
  • a second printed circuit board (eg, the second printed circuit board 540 of FIG. 5A , the second printed circuit board 540 - 1 of FIG. 5B , and the second printed circuit board 570 of FIG. 5C ). It may include a plurality of vias 628 for electrical connection.
  • the plurality of vias 628 may include a plurality of signal rains 628a for transmitting a signal and a plurality of ground vias 628b for a ground.
  • the second interposer 640 may be formed in a closed curve shape in which a space 642 is provided. At least one component 602 may be disposed in the inner space 642 of the second interposer 640 .
  • the at least one component 602 includes a first printed circuit board (eg, printed circuit board 510 in FIG. 5A , first printed circuit board 510 - 2 in FIG. 5B , and first printed circuit board 560 in FIG. 5C ). )) can be electrically connected to.
  • the second interposer 640 includes a first printed circuit board (eg, the first printed circuit board 510 of FIG. 5A , the third printed circuit board 510 - 2 of FIG. 5B , and the first printed circuit board of FIG. 5C ).
  • a second printed circuit board (eg, the printed circuit board 540 of FIG. 5A, the fourth printed circuit board 540-2 of FIG. 5B, and the second printed circuit board 570 of FIG. 5C). It may include a plurality of vias 648 for electrical connection.
  • the plurality of vias 648 may include a plurality of signal vias 648a for transmitting a signal and a plurality of ground vias 648b for a ground.
  • Solder bumps or solder balls may be formed on upper and/or lower surfaces of the first interposer 620 and the second interposer 640 , and a plurality of redistribution layers may be included therein.
  • the first interposer 620 and the second interposer 640 may be formed of a silicon substrate.
  • the present invention is not limited thereto, and the first interposer 620 and the second interposer 640 may be formed of the same material as the first printed circuit board and the second printed circuit board.
  • the length H1 of the inner diameter of the first interposer 620 in the first direction is the outer diameter of the second interposer 640 in the first direction (eg, the Y-axis direction). It may be formed to be longer than the length H2.
  • the length W1 of the inner diameter of the first interposer 620 in the second direction is the length W2 of the outer diameter of the second interposer 640 in the second direction (eg, the X-axis direction). ) can be formed longer than
  • the second interposer 640 may be formed to have a smaller size than the space 622 of the first interposer 620 .
  • the outer diameter of the second interposer 640 may be formed to be smaller than the inner diameter of the first interposer 620 by about 0.5mm to about 5mm.
  • 6C is a diagram illustrating a method of manufacturing the first interposer 620 and the second interposer 640 according to various embodiments of the present disclosure.
  • 6D is a cross-sectional view of the first interposer 620 and the second interposer 640 taken along line I-I' of FIG. 6C .
  • 7A shows one interposer unit 710 including a first interposer 620 and a second interposer 640, and an interposer array 700 including a plurality of interposer units 710 ( Example: It is a drawing showing an interposer panel).
  • the interposer array 700 eg, interposer panel
  • the first interposer 620 and the second interposer 640 the first A state before the bridge 720 and the second bridge 740 are removed is shown.
  • the interposer array 700 includes an array substrate 701 , a plurality of interposer units 710 , a plurality of first bridges 720 , and a plurality of second bridges 740 . ) may be included.
  • a plurality of interposer units 710 are disposed on one array substrate 701 , and heterogeneous first interposer 620 and second interposer 640 are provided in each of the plurality of interposer units 710 . can be placed.
  • a plurality of first interposers 620 and a plurality of second interposers 640 having different shapes may be manufactured together.
  • the first interposer 620 and the dummy 780 of the array substrate 701 are formed by a plurality of first bridges. 720 .
  • the first interposer 620 and the second interposer 640 may be connected to each other by a plurality of second bridges 740 .
  • the plurality of first bridges 720 and the plurality of second bridges 740 may be cut and removed.
  • 6C and 7A illustrate an example in which the array substrate 701 and the first interposer 620 are connected by six first bridges 720 within one interposer unit 710 .
  • the number of first bridges 720 connecting the array substrate 701 and the first interposer 620 may vary depending on the shape and/or size of the first interposer 620 .
  • 6C and 7A illustrate an example in which the first interposer 620 and the second interposer 640 are connected to four second bridges 740 within one interposer unit 710 .
  • the number of second bridges 740 connecting the first interposer 620 and the second interposer 640 depends on the shape and/or size of the first interposer 620 and the second interposer 640 . may vary.
  • the first interposer 620 and the second interposer 640 may include a plurality of layers Ls.
  • Each of the plurality of layers Ls may be manufactured by the same process, so that each of the plurality of layers Ls may have substantially the same height. Therefore, since the total height H of the plurality of layers Ls of the first interposer 620 and the total height H of the plurality of layers Ls of the second interposer 640 are substantially the same, , the first interposer 620 and the second interposer 640 may have substantially the same height H.
  • the plurality of first wires (not shown) formed inside the first interposer 620 and the plurality of second wires (not shown) formed inside the second interposer 640 are performed in the same process. can be formed through In addition, the plurality of first vias (not shown) formed in the first interposer 620 and the plurality of second vias (not shown) formed in the second interposer 640 are formed through the same process. can be formed.
  • a separate bridge is not connected to the second side (eg, inner side) of the second interposer 640 .
  • a unit dummy eg, the space 642 of FIG. 6B
  • the unit dummy 790 may be disposed, and the second interposer 640 and the unit dummy 790 may be connected to a plurality of third bridges (eg, the third bridge 760 of FIG. 7B ).
  • FIG. 7B is a diagram illustrating that the second interposer 640 and the unit dummy 790 are connected by a third bridge 760 .
  • the interposer unit 710 (eg, the interposer unit 710 of FIG. 6C ) includes a first interposer 620 , a second interposer 640 , and a plurality of first bridges 720 . ), a plurality of second bridges 740 , and a plurality of third bridges 760 may be included.
  • the first interposer 620 and the dummy 780 of the array substrate are formed. It may be connected to a plurality of first bridges 720 .
  • the first interposer 620 and the second interposer 640 may be connected to each other by a plurality of second bridges 740 .
  • the second interposer 640 and the unit dummy 790 may be connected by a plurality of third bridges 760 .
  • 8 and 9 show a first bridge 720 is formed between the array substrate 701 and the first interposer 620 , and a second bridge 720 is formed between the first interposer 620 and the second interposer 640 . It is a view showing that the bridge 740 is formed. 8 and 9 illustrate one first bridge 720 among a plurality of first bridges 720 as an example. Also, one second bridge 740 among the plurality of second bridges 740 is illustrated as an example.
  • the first side 720a of the first bridge 720 may be formed to be connected to the dummy 780 of the array substrate 701 .
  • the second side 720b of the first bridge 720 may be formed to be connected to the first side 624 (eg, an outer surface) of the first interposer 620 .
  • the first side 740a of the second bridge 740 may be formed to be connected to the second side 626 (eg, an inner side) of the first interposer 620 .
  • the second side 740b of the second bridge 740 may be formed to be connected to the first side 644 (eg, an outer surface) of the second interposer 640 .
  • the plurality of first bridges 720 and the plurality of second bridges 740 may be cut and removed.
  • the heterogeneous first interposer 620 and the second interposer 640 are separated, as shown in FIGS. 6A and 6B , Individual interposers 620 and 640 may be formed.
  • the second interposer 640 and the unit dummy 790 may be connected to each other by a plurality of third bridges 760 .
  • the first side 760a of the third bridge 760 may be formed to be connected to the second side 646 (eg, an inner side) of the second interposer 640 .
  • the second side 760b of the third bridge 760 may be formed to be connected to the unit dummy 790 .
  • the poser 640 may be separated to form individual interposers 620 and 640 .
  • the first interposer 620 and the second interposer 640 are Manufacturing costs can be reduced (eg, reduced by about half).
  • pre-soldering a plurality of different first interposers 620 and a plurality of second interposers 640 at the same time it is possible to reduce production time and improve production yield. .
  • the pre-soldering is, using a metal mask, solder cream (solder cream) on the protrusions (not shown) of the first interposer 620 and / or the second interposer 640 ( Alternatively, after applying or squeezing “solder paste”), it may be formed through a process of melting the applied solder cream (or “reflow process”), but is limited thereto no.
  • FIG. 10A shows that a plating layer 624a is formed on the surface of the first side 624 (eg, an outer surface) of the first interposer 620 , and the plating layer 624a is formed on a portion from which the first bridge 720 is removed. It is a diagram showing what has already been formed.
  • FIG. 10A is a view illustrating a view of the first side 624 of the first interposer 620 in the first direction V1 shown in FIG. 9 .
  • a first plating layer 624a (eg, an outer surface plating layer) on a first side surface 624 (eg, an outer surface) of the first interposer 620 ) can be formed.
  • the first bridge 720 eg, a plurality of first bridges 720
  • the first plating layer 624a is not formed on the first bridge connection portion 625 .
  • first bridge 720 connecting the array substrate eg, the array substrate 701 of FIG. 7A
  • first interposer 620 one of the first side surfaces 624 of the first interposer 620 is removed.
  • the first plating layer 624a does not exist in the first bridge connection portion 625 to which the first bridge 720 is connected.
  • a first plating layer 624a may be formed on a portion other than the first bridge connection portion 625 on the first side surface 624 of the first interposer 620 .
  • the first plating layer 624a may be electrically connected to at least one ground via 628b formed in the first interposer 620 .
  • a region corresponding to the first bridge connection portion 625 in which the first plating layer 624a does not exist may be shielded by the plurality of ground vias 628b.
  • the first plating layer 624a is formed on the first side surface 624 of the first interposer 620 , and a region in which the first plating layer 624a is not formed (eg, the first bridge connection portion 625 ). ) may be shielded by a plurality of ground vias 628b.
  • EMI electromagnetic interference
  • FIG. 10B shows that a plating layer 626a is formed on the surface of the second side surface 626 (eg, the inner surface) of the first interposer 620 , and the plating layer 626a is formed on the portion from which the second bridge 740 is removed. It is a diagram showing what has already been formed.
  • FIG. 10B is a view illustrating a view of the second side surface 626 of the first interposer 620 in the second direction V2 shown in FIG. 9 .
  • the second plating layer 626a (eg, the inner surface plating layer) on the second side surface 626 (eg, the inner surface) of the first interposer 620 ) can be formed.
  • the second bridge 740 eg, a plurality of second bridges 740
  • the second plating layer 626a is not formed on the second bridge connection portion 627 .
  • the second bridge 740 connecting the first interposer 620 and the second interposer 640 When the second bridge 740 connecting the first interposer 620 and the second interposer 640 is removed, the second bridge 740 among the second side surfaces 626 of the first interposer 620 is removed.
  • the second plating layer 626a does not exist in the connected second bridge connection portion 627 .
  • a second plating layer 626a may be formed on a portion of the second side surface 626 of the first interposer 620 other than the second bridge connection portion 627 .
  • the second plating layer 626a may be electrically connected to at least one ground via 628b formed in the first interposer 620 .
  • a region corresponding to the second bridge connection portion 627 in which the second plating layer 626a does not exist may be shielded by the plurality of ground vias 628b.
  • the second plating layer 626a is formed on the second side surface 626 of the first interposer 620 , and a region in which the second plating layer 626a is not formed (eg, the second bridge connection portion 627 ). ) may be shielded by a plurality of ground vias 628b.
  • EMI electromagnetic interference
  • FIG. 11A shows that a plating layer 644a is formed on the surface of the first side surface 644 (eg, an outer surface) of the second interposer 640 , and the plating layer 644a is formed on a portion from which the second bridge 740 is removed. It is a diagram showing what has already been formed.
  • FIG. 11A is a view illustrating the first side 644 of the second interposer 640 viewed from the third direction V3 shown in FIG. 9 .
  • the third plating layer 644a (eg, the outer surface plating layer) on the first side 644 (eg, the outer surface) of the second interposer 640 . ) can be formed.
  • the second bridge 740 eg, the plurality of second bridges 740
  • the third plating layer 644a is not formed on the third bridge connection portion 645 .
  • the second bridge 740 connecting the first interposer 620 and the second interposer 640 is removed, the second bridge 740 among the first side surfaces 644 of the second interposer 640 is removed.
  • the third plating layer 644a does not exist in the connected third bridge connection portion 645 .
  • a third plating layer 644a may be formed on a portion other than the third bridge connection portion 645 on the first side surface 644 of the second interposer 640 .
  • the third plating layer 644a may be electrically connected to at least one ground via 648b formed inside the second interposer 640 .
  • a region corresponding to the third bridge connection portion 645 in which the third plating layer 644a does not exist may be shielded by the plurality of ground vias 648b.
  • the third plating layer 644a is formed on the first side surface 644 of the second interposer 640 , and a region in which the third plating layer 644a is not formed (eg, the third bridge connection portion 645 ). ) may be shielded by a plurality of ground vias 628b.
  • EMI electromagnetic interference
  • FIG. 11B is a diagram illustrating that a plating layer 646a is formed on the surface of the second side surface 646 (eg, the inner side surface) of the second interposer.
  • FIG. 11B is a view showing the second side 646 of the second interposer 640 viewed from the fourth direction V4 shown in FIG. 9 .
  • a fourth plating layer 646a (eg, an outer surface plating layer) on the second side surface 646 (eg, an inner surface) of the second interposer 640 . ) can be formed.
  • the fourth plating layer 646a may be electrically connected to at least one ground via 648b formed inside the second interposer 640 .
  • a separate unit dummy (eg, the unit dummy 790 of FIG. 7B ) is disposed in the internal space of the second interposer 640 (eg, the space 642 of FIG. 6B ).
  • the fourth plating layer 646a may be formed on the entire surface of the second side surface 646 of the second interposer 640 . In this way, the fourth plating layer 646a is formed on the second side surface 646 of the second interposer 640, so that electromagnetic interference (EMI) can be eliminated or reduced.
  • EMI electromagnetic interference
  • 11C is a view showing that a plating layer is formed on the surface of the second side (eg, the inner side) of the second interposer.
  • the second interposer 640 is The unit dummy 790 may be disposed in the internal space 642 , and the second interposer 640 and the unit dummy 790 may be connected to each other by a plurality of third bridges 760 .
  • the third bridge 760 eg, a plurality of third bridges 760
  • the fourth plating layer 646a is not formed on the fourth bridge connection portion 647 .
  • the fourth plated layer 646a does not exist in the fourth bridge connection portion 647 .
  • a fourth plating layer 646a may be formed on a portion of the second side surface 646 of the second interposer 640 other than the fourth bridge connection portion 647 .
  • the fourth plating layer 646a may be electrically connected to at least one ground via 648b formed inside the second interposer 640 .
  • a region corresponding to the fourth bridge connection portion 647 in which the fourth plating layer 646a does not exist may be shielded by the plurality of ground vias 648b.
  • the fourth plating layer 646a is formed on the second side surface 646 of the second interposer 640 , and a region where the fourth plating layer 646a is not formed (eg, the fourth bridge connection portion 647 ). ) may be shielded by a plurality of ground vias 648b.
  • EMI electromagnetic interference
  • FIG. 12A is a perspective view of the first interposer 620 , and is a view illustrating that a shielding layer 625a is formed inside a first side surface (eg, an outer surface) of the first interposer 620 .
  • FIG. 12B is a plan view of the first interposer 620 , and is a view illustrating that a shielding layer 625a is formed inside a first side surface (eg, an outer surface) of the first interposer 620 .
  • the first bridge 720 (eg, a plurality of first bridges 720 ) connecting the array substrate 701 and the first interposer 620 is removed. Then, the first plating layer 624a does not exist in the first bridge connection portion 625 to which the first bridge 720 is connected among the first side surfaces 624 of the first interposer 620 .
  • a first plating layer 624a may be formed on a portion other than the first bridge connection portion 625 on the first side surface 624 of the first interposer 620 .
  • a first shielding layer 625a may be formed in a portion of the interior of the first interposer 620 adjacent to the first bridge connection part 625 .
  • the first shielding layer 625a may be formed of a conductive material (eg, copper, aluminum, stainless steel (STS), or magnesium, or an alloy formed by a combination of at least two of the above materials), and at least one ground It may be electrically connected to the via 628b.
  • the first shielding layer 625a may be formed to have substantially the same height as the first interposer 620 .
  • the width D1 of the first shielding layer 625a may be equal to or wider than the width D2 of the first bridge connection portion 625 .
  • the width D1 of the first shielding layer 625a is equal to or wider than the width D2 of the first bridge connection portion 625 , so that the EMI caused by the first bridge connection portion 625 is formed. Interference can be prevented. Through this, electromagnetic interference (EMI) between components disposed inside and/or outside the first interposer 620 may be removed or reduced.
  • EMI electromagnetic interference
  • 13A is a perspective view of the first interposer 620 , and is a view illustrating that a shielding layer 627a is formed inside a second side surface (eg, an inner side surface) of the first interposer 620 .
  • 13B is a plan view of the first interposer 620 , and is a diagram illustrating that a shielding layer 627a is formed inside a second side surface (eg, an inner side surface) of the first interposer 620 .
  • a second bridge 740 (eg, a plurality of second bridges 740 ) that connected the first interposer 620 and the second interposer 640 ) is removed, the second plating layer 626a does not exist in the second bridge connection portion 627 to which the second bridge 740 is connected among the second side surfaces 626 of the first interposer 620 .
  • a second plating layer 626a may be formed on a portion of the second side surface 626 of the first interposer 620 other than the second bridge connection portion 627 .
  • a second shielding layer 627a may be formed in a portion of the first interposer 620 adjacent to the second bridge connection part 627 .
  • the second shielding layer 627a may be formed of a conductive material (eg, copper, aluminum, stainless steel (STS), or magnesium, or an alloy formed by a combination of at least two of the above materials), and at least one ground It may be electrically connected to the via 628b.
  • the second shielding layer 627a may be formed to have substantially the same height as the first interposer 620 .
  • the width D3 of the second shielding layer 627a may be equal to or wider than the width D4 of the second bridge connection portion 627 .
  • the width D3 of the second shielding layer 627a is equal to or wider than the width D4 of the second bridge connection part 627 , so that the EMI caused by the second bridge connection part 627 is formed. Interference can be prevented. Through this, electromagnetic interference (EMI) between components disposed inside and outside the first interposer 620 may be removed or reduced.
  • EMI electromagnetic interference
  • 14A is a perspective view of the second interposer 640 , illustrating that a shielding layer 645a is formed inside a first side surface (eg, an outer side surface) of the second interposer 640 .
  • 14B is a plan view of the second interposer 640 showing that the shielding layer 645a is formed inside the first side surface (eg, the outer surface) of the second interposer 640 .
  • the second interposer 640 is removed.
  • the third plating layer 644a does not exist in the third bridge connection portion 645 to which the second bridge 740 is connected among the first side surfaces 644 of the .
  • a third plating layer 644a may be formed on a portion other than the third bridge connection portion 645 on the first side surface 644 of the second interposer 640 .
  • a third shielding layer 645a may be formed in a portion of the second interposer 640 adjacent to the third bridge connection part 645 .
  • the third shielding layer 645a may be formed of a conductive material (eg, copper, aluminum, stainless steel (STS), or magnesium, or an alloy formed by a combination of at least two of the above materials), and at least one ground It may be electrically connected to the via 648b.
  • the third shielding layer 645a may be formed to have substantially the same height as the second interposer 640 .
  • the width D5 of the third shielding layer 645a may be equal to or wider than the width D6 of the third bridge connection portion 645 .
  • the width D5 of the third shielding layer 645a is equal to or wider than the width D6 of the third bridge connection portion 645 , so that the EMI caused by the third bridge connection portion 645 is formed. Interference can be prevented. Through this, electromagnetic interference (EMI) between components disposed inside and outside the second interposer 640 may be removed or reduced.
  • EMI electromagnetic interference
  • FIG. 15A is a perspective view of the second interposer 640 , and is a diagram illustrating that a shielding layer 647a is formed inside a second side surface (eg, an inner side surface) of the second interposer 640 .
  • FIG. 15B is a plan view of the second interposer 640 showing that the shielding layer 647a is formed inside the second side surface (eg, the inner side surface) of the second interposer 640 .
  • the second interposer 640 and the unit dummy 790 may be connected to each other by a third bridge 760 .
  • the first side 760a of the third bridge 760 may be formed to be connected to the second side 646 (eg, an inner side) of the second interposer 640 .
  • the second side 760b of the third bridge 760 may be formed to be connected to the unit dummy 790 .
  • the second side surface of the second interposer 640 (eg, a plurality of third bridges 760) connecting the second interposer 640 and the unit dummy 790 is removed, the second side surface of the second interposer 640 ( The fourth plating layer 646a does not exist in the fourth bridge connection portion 647 to which the third bridge 760 is connected among 646 .
  • a fourth plating layer 646a may be formed on a portion of the second side surface 646 of the second interposer 640 other than the fourth bridge connection portion 647 .
  • a fourth shielding layer 647a may be formed in a portion of the second interposer 640 adjacent to the fourth bridge connection part 647 .
  • the fourth shielding layer 647a may be formed of a conductive material (eg, copper, aluminum, stainless steel (STS), or magnesium, or an alloy formed by a combination of at least two of the above materials), and at least one ground It may be electrically connected to the via 648b.
  • the fourth shielding layer 647a may be formed to have substantially the same height as the second interposer 640 .
  • the width D7 of the fourth shielding layer 647a may be equal to or wider than the width D8 of the fourth bridge connection portion 647 .
  • the width D7 of the fourth shielding layer 647a is equal to or wider than the width D8 of the fourth bridge connection portion 647 , so that the EMI caused by the fourth bridge connection portion 647 is formed. Interference can be prevented. Through this, electromagnetic interference (EMI) between components disposed inside and/or outside the second interposer 640 may be removed or reduced.
  • EMI electromagnetic interference
  • the interposer array 700 includes an array substrate 701, first interposers 520 and 620 having a closed curve having a first space 622 therein, and a second interposer therein.
  • a plurality of first bridges 720 and the first interposers connecting the second interposers 530 and 640 having a closed curve having a space 642 to the arrangement substrate and the first interposers 520 and 620 are provided.
  • a plurality of second bridges 740 connecting the posers 520 and 620 and the second interposers 530 and 640 may be included.
  • the second interposers 530 and 640 may be disposed in the first space 622 of the first interposers 520 and 620 .
  • the interposer array 700 may further include a unit dummy 790 disposed in the second space 642 of the second interposers 530 and 640 .
  • the interposer array 700 may further include a plurality of third bridges 760 connecting the second interposers 530 and 640 and the unit dummy 790 .
  • the first interposers 520 and 620 and the second interposers 530 and 640 of the interposer array 700 may be simultaneously formed through the same manufacturing process.
  • the first interposers 520 and 620 and the second interposers 530 and 640 of the interposer array 700 may be formed to have substantially the same height.
  • a first plating layer 624a is formed on the outer surfaces 624 of the first interposers 520 and 620 , and the inner surfaces 626 of the first interposers 520 and 620 .
  • a second plating layer 626a is formed with a second plating layer 626a
  • a third plating layer 644a is formed on the outer surface 644 of the second interposers 530 and 640
  • a fourth plating layer 646a may be formed on the inner surface 646 .
  • the interposer array 700 the plurality of first bridges 720 and the plurality of second bridges 740 are removed, and the first interposers 520 and 620 and the second interposers 530 , 640) can be separated.
  • the interposers 520 , 530 , 620 , and 640 are the first interposers 520 and 620 of a closed curve having a first space 622 provided therein, and are vertically stacked first A first plating layer 624a disposed between the printed circuit board 560 and the second printed circuit board 570 and formed on a first side surface of the first space 622 may be included.
  • a non-plated portion 625 may be formed on the first side surface 624 of the first interposer 520 and 620 outside the first space 622 .
  • a second plating layer 626a formed on a second side surface 626 of an inner side of the first space 622 of the first interposers 520 and 620 may be included.
  • a non-plated portion 627 may be formed on the second side surface 626 of the first interposer 520 and 620 on the inner side of the first space 622 .
  • the second interposers 530 and 640 in the form of a closed curve having a second space 642 provided therein are disposed between the vertically stacked first printed circuit board 560 and the third printed circuit board 580 . and may be formed to have a smaller size than the first space 622 of the first interposers 520 and 620 .
  • a third plating layer 644a formed on the first side surface 644 outside the second space 642 of the second interposers 530 and 640 may be included.
  • a non-plated portion 645 may be formed on the first side surface 644 of the second interposer 530 and 640 outside the second space 642 .
  • a fourth plating layer 646a formed on a second side surface 646 of an inner side of the second space 642 of the second interposers 530 and 640 may be included.
  • a non-plated portion 647 may be formed on the second side surface 646 of the second interposer 530 and 640 inside the second space 642 .
  • the electronic device 101 includes first package substrates 500 - 1 and 500 - 3 and second package substrates 500 - 2 and 500 - 3 .
  • the first package board 500-1 includes a first printed circuit board 510-1 and a second printed circuit board 540-1 vertically stacked with the first printed circuit board 510-1. and first interposers 520 and 620 disposed between the first printed circuit board 510-1 and the second printed circuit board 540-1.
  • the second package board 500 - 2 includes the third printed circuit board 510 - 2 and a fourth printed circuit 540 - 2 vertically stacked with the third printed circuit board 510 - 2 .
  • the first interposers 520 and 620 have a closed curve shape with a first space 622 therein, and the second interposers 530 and 640 have a closed curve shape with a second space 642 inside,
  • the second interposers 530 and 640 may be formed to have a smaller size than the first space 622 of the first interposers 520 and 620 .
  • a first plating layer 624a is formed on outer surfaces of the first interposers 520 and 620
  • a second plating layer 626a is formed on inner surfaces of the first interposers 520 and 620
  • a third plating layer 644a may be formed on outer surfaces of the second interposers 530 and 640
  • a fourth plating layer 646a may be formed on inner surfaces of the second interposers 530 and 640 .
  • a plurality of first unplated portions 625 are formed on the outer surfaces of the first interposers 520 and 620 , and a plurality of second unplated portions 625 are formed on the inner surfaces of the first interposers 520 and 620 .
  • a portion 627 may be formed.
  • a plurality of third unplated portions 645 are formed on the outer surfaces of the second interposers 530 and 640 , and a plurality of fourth unplated portions 645 are formed on the inner surfaces of the second interposers 530 and 640 .
  • a portion 647 may be formed.
  • the electronic device may be a device of various types.
  • the electronic device may include, for example, a portable communication device (eg, a smart phone), a computer device, a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance device.
  • a portable communication device eg, a smart phone
  • a computer device e.g., a laptop, a desktop, a tablet, or a portable multimedia device
  • portable medical device e.g., a portable medical device
  • camera e.g., a camera
  • a wearable device e.g., a smart watch
  • a home appliance device e.g., a smart bracelet
  • first”, “second”, or “first” or “second” may simply be used to distinguish the component from other components in question, and may refer to components in other aspects (e.g., importance or order) is not limited. It is said that one (eg, first) component is “coupled” or “connected” to another (eg, second) component, with or without the terms “functionally” or “communicatively”. When referenced, it means that one component can be connected to the other component directly (eg by wire), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and for example, is interchangeable with terms such as logic, logic block, component, or circuit.
  • a module may be an integrally formed part or a minimum unit or a part of the part that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of the present document include software (eg, a program) including one or more instructions stored in a storage medium (eg, internal memory or external memory) readable by a machine (eg, an electronic device). ) can be implemented as For example, a processor (eg, processor) of a device (eg, an electronic device) may call at least one of one or more instructions stored from a storage medium and execute it. This makes it possible for the device to be operated to perform at least one function according to the called at least one command.
  • the one or more instructions may include code generated by a compiler or code executable by an interpreter.
  • the device-readable storage medium may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not include a signal (eg, electromagnetic wave), and this term is used in cases where data is semi-permanently stored in the storage medium and It does not distinguish between temporary storage cases.
  • a signal eg, electromagnetic wave
  • the method according to various embodiments disclosed in this document may be provided as included in a computer program product.
  • Computer program products may be traded between sellers and buyers as commodities.
  • the computer program product is distributed in the form of a machine-readable storage medium (eg compact disc read only memory (CD-ROM)), or via an application store (eg Play Store TM ) or on two user devices ( It can be distributed online (eg download or upload), directly between smartphones (eg smartphones).
  • a part of the computer program product may be temporarily stored or temporarily generated in a machine-readable storage medium such as a memory of a server of a manufacturer, a server of an application store, or a relay server.
  • each component eg, a module or a program of the above-described components may include a singular or a plurality of entities, and some of the plurality of entities may be separately disposed in other components. .
  • one or more components or operations among the above-described corresponding components may be omitted, or one or more other components or operations may be added.
  • a plurality of components eg, a module or a program
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component among the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component are executed sequentially, in parallel, repetitively, or heuristically, or one or more of the operations are executed in a different order, omitted, or , or one or more other operations may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Signal Processing (AREA)
  • Geometry (AREA)
  • Telephone Set Structure (AREA)

Abstract

본 개시의 다양한 실시 예에 따른 인터포저 어레이는, 어레이 기판과, 내부에 제1 공간이 마련된 폐곡선의 제1 인터포저와, 내부에 제2 공간이 마련된 폐곡선의 제2 인터포저와, 상기 어레인 기판과 상기 제1 인터포저를 연결하는 복수의 제1 브리지 및 상기 제1 인터포저와 상기 제2 인터포저를 연결하는 복수의 제2 브리지를 포함할 수 있다.

Description

인터포저 및 인터포저를 포함하는 전자 장치
본 개시의 다양한 실시 예들은, 인터포저 및 인터포저를 포함하는 전자 장치에 관한 것이다.
모바일 전자 장치와 같은 전자 장치는 얇은 두께, 경량화, 소형화 및 다기능화를 추구하고 있으며, 이를 위해 전자 장치는 다양한 부품들이 실장되는 인쇄 회로 기판(예: PCB(printed circuit board), PBA(printed board assembly), RFPCB(rigid-flexible PCB), 및 FPCB(flexible printed circuit board) 등)을 포함할 수 있다. 인쇄 회로 기판은 전자 장치(예: 모바일 전자 장치)의 프로세서, 메모리, 센서 모듈, 카메라 모듈, 통신 모듈, 입력 모듈, 출력 모듈을 포함할 수 있다. 상기 인쇄 회로 기판은 실장된 복수개의 전자 부품들을 접속하는 회로 배선을 포함할 수 있다. 최근에 들어, 복수의 인쇄 회로 기판들을 수직 방향으로 적층하고, 복수의 인쇄 회로 기판들 사이에 이형의 인터포저(interposer)들을 배치하여 복수의 인쇄 회로 기판들을 전기적으로 연결하는 복합 인쇄 회로 기판이 적용되고 있다.
다양한 실시 예들은, 제1 인쇄 회로 기판 및 제2 인쇄 회로 기판 사이에 비아(via)와 부품 실장용 공간이 형성된 인터포저가 배치될 수 있다. 제1 인쇄 회로 기판과 제2 인쇄 회로 기판을 수직 방향으로 적층하여 전자 장치 내의 부품 및/또는 배터리 실장 공간을 확보할 수 있는 인터포저를 포함하는 패키지 기판을 제공할 수 있다.
복수의 인쇄 회로 기판들 사이에 이형의 인터포저들이 배치되는데, 이형의 인터포저들의 높이가 다른 경우에 전자 장치의 두께 산포를 맞추기 위한 별도의 공정이 필요하게 된다. 또한, 각각의 제조 방법으로 이형의 인터포저들을 제조함으로 인터포저의 제조 비용이 증가하게 된다.
다양한 실시 예들은, 이형의 인터포저들을 단일 공정으로 제조함으로써 인터포저의 제조 비용을 줄이고, 실질적으로 동일한 두께로 제조하여 이형의 인터포저들을 포함하는 전자 장치의 두께 산포를 향상시킬 수 있는 방법이 제공할 수 있다.
다양한 실시 예들은, 단일 제조 방법으로 이형의 인터포저들을 포함하는 인터포저 어레이를 제조할 수 있는 인터포저 제조 방법을 제공할 수 있다.
본 개시에서 이루고자 하는 기술적 과제는 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 개시의 다양한 실시 예에 따른 인터포저 어레이는, 어레이 기판과, 내부에 제1 공간이 마련된 폐곡선의 제1 인터포저와, 내부에 제2 공간이 마련된 폐곡선의 제2 인터포저와, 상기 어레인 기판과 상기 제1 인터포저를 연결하는 복수의 제1 브리지 및 상기 제1 인터포저와 상기 제2 인터포저를 연결하는 복수의 제2 브리지를 포함할 수 있다.
본 개시의 다양한 실시 예에 따른 인터포저는, 내부에 제1 공간이 마련된 폐곡선의 제1 인터포저로서, 수직으로 적층되는 제1 인쇄 회로 기판 및 제2 인쇄회로 기판 사이에 배치되고, 상기 제1 공간의 외측의 제1 측면에 형성되는 제1 도금층을 포함할 수 있다.
본 개시의 다양한 실시 예에 따른 전자 장치는, 제1 패키지 기판 및 제2 패키지 기판을 포함한다. 상기 제1 패키지 기판은, 제1 인쇄 회로 기판과, 상기 제1 인쇄 회로 기판과 수직으로 적층되는 제2 인쇄회로 기판과, 상기 제1 인쇄 회로 기판과 상기 제2 인쇄 회로 기판 사이에 배치되는 제1 인터포저를 포함할 수 있다. 상기 제2 패키지 기판은, 제3 인쇄 회로 기판과, 상기 제3 인쇄 회로 기판과 수직으로 적층되는 제4 인쇄회로 기판과, 상기 제3 인쇄 회로 기판과 상기 제4 인쇄 회로 기판 사이에 배치되는 제2 인터포저를 포함할 수 있다. 상기 제1 인터포저는 내부에 제1 공간이 마련된 폐곡선 형태이고, 상기 제2 인터포저는 내부에 제2 공간이 마련된 폐곡선 형태이고, 상기 제2 인터포저는 상기 제1 인터포저의 상기 제1 공간보다 작은 크기로 형성될 수 있다.
본 개시의 다양한 실시 예들에 따르면, 제1 인쇄 회로 기판 및 제2 인쇄 회로 기판 사이에 비아(via)와 부품 실장용 공간이 형성된 인터포저를 배치하고, 제1 인쇄 회로 기판과 제2 인쇄 회로 기판을 수직 방향으로 적층할 수 있다. 인쇄 회로 기판의 면적을 축소하고, 인쇄 회로 기판의 축소된 면적만큼 전자 장치 내의 부품 및/또는 배터리 실장 공간을 확보할 수 있다.
본 개시의 다양한 실시 예들에 따르면, 단일 제조 방법으로 이형의 인터포저들을 포함하는 인터포저 어레이를 제조하여 인터포저의 제조 시간과 비용을 절감할 수 있다.
본 개시의 다양한 실시 예들에 따르면, 이형의 제1 인터포저 및 제2 인터포저의 내부면/외부면에 전도성 물질(예: 구리(Cu))로 도금층을 형성함으로써, 제1 인터포저 및 제2 인터포저의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI: electromagnetic interference)을 제거 또는 줄일 수 있다.
본 개시의 다양한 실시 예들에 따르면, 이형의 인터포저들을 동시에 프리-솔더링(pre-soldering)하여 인터포저의 생산성을 향상시킬 수 있다.
본 개시의 다양한 실시 예들에 따르면, 단일 제조 방법으로 제조된 이형의 인터포저를 단일 전자 장치에 실장하여, 전자 장치의 두께 산포를 향상시킬 수 있다.
이 외에, 본 문서를 통해 직접적 또는 간접적으로 파악되는 다양한 효과들이 제공될 수 있다.
도 1은 다양한 실시 예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 2는 본 개시의 다양한 실시 예에 따른 전자 장치의 전면의 사시도이다.
도 3은 본 개시의 다양한 실시 예에 따른 전자 장치의 후면의 사시도이다.
도 4는 본 개시의 다양한 실시 예에 따른 전자 장치의 전개 사시도이다.
도 5a는 본 개시의 다양한 실시 예에 따른 인터포저를 포함하는 패키지 기판을 나타내는 도면이다.
도 5b는 본 개시의 다양한 실시 예에 따른 인터포저를 포함하는 패키지 기판을 나타내는 도면이다.
도 5c는 본 개시의 다양한 실시 예에 따른 인터포저를 포함하는 패키지 기판을 나타내는 도면이다.
도 6a는 본 개시의 다양한 실시 예에 따른 제1 인터포저를 나타내는 도면이다.
도 6b는 본 개시의 다양한 실시 예에 따른 제2 인터포저를 나타내는 도면이다.
도 6c는 본 개시의 다양한 실시 예에 따른 제1 인터포저(620) 및 제2 인터포저(640)제조 방법을 나타내는 도면이다.
도 6d는 도 6c의 I-I'선에 따른 제1 인터포저 및 제2 인터포저의 단면이다.
도 7a는 하나의 인터포저 유닛이 제1 인터포저 및 제2 인터포저를 포함하고, 복수의 인터포저 유닛을 포함하는 인터포저 어레이(예: 인터포저 패널)를 나타내는 도면이다.
도 7b는 제2 인터포저와 유닛 더미가 제3 브리지로 연결된 것을 나타내는 도면이다.
도 8 및 도 9는 어레이 기판과 제1 인터포저 사이에 제1 브리지가 형성되고, 제1 인터포저와 제2 인터포저 사이에 제2 브리지가 형성된 것을 나타내는 도면이다.
도 10a는 제1 인터포저의 제1 측(예: 외측)의 표면에 도금층이 형성되어 있고, 브리지가 제거된 부분에는 도금층이 미 형성된 것을 나타내는 도면이다.
도 10b는 제1 인터포저의 제2 측(예: 내측)의 표면에 도금층이 형성되어 있고, 브리지가 제거된 부분에는 도금층이 미 형성된 것을 나타내는 도면이다.
도 11a은 제2 인터포저의 제1 측(예: 외측)의 표면에 도금층이 형성되어 있고, 브리지가 제거된 부분에는 도금층이 미 형성된 것을 나타내는 도면이다.
도 11b는 제2 인터포저의 제2 측(예: 내측)의 표면에 도금층이 형성된 것을 나타내는 도면이다.
도 11c는 제2 인터포저의 제2 측(예: 내측)의 표면에 도금층이 형성된 것을 나타내는 도면이다.
도 12a는 제1 인터포저의 사시도로서, 제1 인터포저의 제1 측면(예: 외측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 12b는 제1 인터포저의 평면도로서, 제1 인터포저의 제1 측면(예: 외측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 13a는 제1 인터포저의 사시도로서, 제1 인터포저의 제2 측면(예: 내측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 13b는 제1 인터포저의 평면도로서, 제1 인터포저의 제2 측면(예: 내측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 14a는 제2 인터포저의 사시도로서, 제2 인터포저의 제1 측면(예: 외측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 14b는 제2 인터포저의 평면도로서, 제2 인터포저의 제1 측면(예: 외측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 15a는 제2 인터포저의 사시도로서, 제2 인터포저의 제2 측면(예: 내측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도 15b는 제2 인터포저의 평면도로서, 제2 인터포저의 제2 측면(예: 내측면)의 내부에 차폐층이 형성된 것을 나타내는 도면이다.
도면의 설명과 관련하여, 동일 또는 유사한 구성요소에 대해서는 동일 또는 유사한 참조 부호가 사용될 수 있다.
이하, 첨부된 도면을 참조하여 다양한 실시 예들이 설명된다. 설명의 편의를 위하여 도면에 도시된 구성요소들은 그 크기가 과장 또는 축소될 수 있으며, 본 발명이 반드시 도시된 바에 의해 한정되는 것은 아니다.
도 1은 다양한 실시 예들에 따른 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다.
도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 모듈(150), 음향 출력 모듈(155), 디스플레이 모듈(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 연결 단자(178), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시 예에서는, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(178))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시 예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(176), 카메라 모듈(180), 또는 안테나 모듈(197))은 하나의 구성요소(예: 디스플레이 모듈(160))로 통합될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소 (예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일 실시 예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 저장하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일 실시 예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서 (communication processor, CP)를 포함할 수 있다. 예를 들어, 전자 장치(101)가 메인 프로세서(121) 및 보조 프로세서(123)를 포함하는 경우, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브 (예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브 (예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소 (예: 디스플레이 모듈(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시 예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 CP)는 기능적으로 관련 있는 다른 구성요소 (예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다.
일 실시 예에 따르면, 보조 프로세서(123)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능이 수행되는 전자 장치(101) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(108))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소 (예: 프로세서(120) 또는 센서 모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 모듈(150)은, 전자 장치(101)의 구성요소 (예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부 (예: 사용자)로부터 수신할 수 있다. 입력 모듈(150)은, 예를 들면, 마이크, 마우스, 키보드 또는 디지털 펜 (예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(155)은 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 모듈(155)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일 실시 예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(160)은 전자 장치(101)의 외부 (예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(160)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시 예에 따르면, 디스플레이 모듈(160)은 터치를 감지하도록 설정된 터치 또는 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일 실시 예에 따르면, 오디오 모듈(170)은, 입력 모듈(150)을 통해 소리를 획득하거나, 음향 출력 모듈(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치 (예: 전자 장치(102))(예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태 (예: 전력 또는 온도), 또는 외부의 환경 상태 (예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일 실시 예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR (infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 적어도 하나의 지정된 프로토콜들을 지원할 수 있다. 일 실시 예에 따르면, 인터페이스(177)는, 예를 들면, HDMI (high definition multimedia interface), USB (universal serial bus) 인터페이스, SD 카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치 (예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일 실시 예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일 실시 예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시 예에 따르면, 카메라 모듈(180)은 적어도 하나의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일 실시 예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC (power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일 실시 예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108))간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접 (예: 유선) 통신 또는 무선 통신을 지원하는 적어도 하나의 CP를 포함할 수 있다. 일 실시 예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS (global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN (local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제1 네트워크(198)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA (infrared data association) 같은 근거리 통신 네트워크) 또는 제2 네트워크(199)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크 (예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치(104)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소 (예: 단일 칩)으로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보 (예: 국제 모바일 가입자 식별자 (IMSI))를 이용하여 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 또는 인증할 수 있다.
무선 통신 모듈(192)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(192)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(192)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(192)은 전자 장치(101), 외부 전자 장치(예: 전자 장치(104)) 또는 네트워크 시스템(예: 제2 네트워크(199))에 규정되는 다양한 요구사항을 지원할 수 있다. 일 실시 예에 따르면, 무선 통신 모듈(192)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부 (예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일 실시 예에 따르면, 안테나 모듈은 서브스트레이트 (예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일 실시 예에 따르면, 안테나 모듈(197)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들 중에서 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시 예에 따르면, 방사체 이외에 다른 부품 (예: RFIC(radio frequency integrated circuit)이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
다양한 실시 예에 따르면, 안테나 모듈(197)은 밀리미터파(mmWave) 안테나 모듈을 형성할 수 있다. 일 실시 예에 따르면, 밀리미터파(mmWave) 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO (general purpose input and output), SPI (serial peripheral interface), 또는 MIPI (mobile industry processor interface))을 통해 서로 연결되고 신호 (예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일 실시 예에 따르면, 명령 또는 데이터는 제2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 외부 전자 장치(102 또는 104)는 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일 실시 예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(102, 104, 또는 108) 중 적어도 하나의 외부 전자 장치에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 적어도 하나의 외부 전자 장치에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 적어도 하나의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 결과를, 그대로 또는 추가적으로 처리하여, 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(101)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시 예에 있어서, 외부의 전자 장치(104)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(108)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일 실시 예에 따르면, 외부의 전자 장치(104) 또는 서버(108)는 제2 네트워크(199) 내에 포함될 수 있다. 전자 장치(101)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 2는 본 개시의 다양한 실시 예에 따른 전자 장치의 전면의 사시도이다. 도 3은 본 개시의 다양한 실시 예에 따른 전자 장치의 후면의 사시도이다.
도 2 및 도 3을 참조하면, 일 실시 예에 따른 전자 장치(200)(예: 도 1의 전자 장치(101))는, 제1 면(또는 전면)(210A), 제2 면(또는 후면)(210B), 및 제1 면(210A) 및 제2 면(210B) 사이의 공간을 둘러싸는 측면(210C)을 포함하는 하우징(210)을 포함할 수 있다. 다른 실시 예(미도시)에서, 하우징은, 제1 면(210A), 제2 면(210B) 및 측면(210C)들 중 일부를 포함하는 구조를 지칭할 수도 있다.
일 실시 예에 따르면, 제1 면(210A)은 적어도 일부분이 실질적으로 투명한 전면 플레이트(202)(예: 다양한 코팅 레이어들을 포함하는 글래스 플레이트, 또는 폴리머 플레이트)에 의하여 형성될 수 있다. 제2 면(210B)은 실질적으로 불투명한 후면 플레이트(211)에 의하여 형성될 수 있다. 상기 후면 플레이트(211)는, 예를 들어, 코팅 또는 착색된 유리, 세라믹, 폴리머, 금속(예: 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘), 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성될 수 있다. 상기 측면(210C)은, 전면 플레이트(202) 및 후면 플레이트(211)와 결합하며, 금속 및/또는 폴리머를 포함하는 측면 베젤 구조(218)(또는 "측면 부재")에 의하여 형성될 수 있다. 어떤 실시 예에서는, 후면 플레이트(211) 및 측면 베젤 구조(218)는 일체로 형성되고 동일한 물질(예: 알루미늄과 같은 금속 물질)을 포함할 수 있다.
도시된 실시 예에서, 상기 전면 플레이트(202)는, 상기 제1 면(210A)으로부터 상기 후면 플레이트(211) 쪽으로 휘어져 심리스하게(seamless) 연장된 2개의 제1 영역(210D)들을, 상기 전면 플레이트(202)의 긴 엣지(long edge) 양단에 포함할 수 있다. 도시된 실시 예(도 3 참조)에서, 상기 후면 플레이트(211)는, 상기 제2 면(210B)으로부터 상기 전면 플레이트(202) 쪽으로 휘어져 심리스하게 연장된 2개의 제2 영역(210E)들을 긴 엣지 양단에 포함할 수 있다. 어떤 실시 예에서는, 상기 전면 플레이트(202)(또는 상기 후면 플레이트(211))가 상기 제1 영역(210D)들(또는 상기 제2 영역(210E)들) 중 하나만을 포함할 수 있다. 어떤 실시 예에서는, 상기 제1 영역(210D)들 또는 제2 영역(210E)들 중 일부가 포함되지 않을 수 있다. 상기 실시 예들에서, 상기 전자 장치(200)의 측면에서 볼 때, 측면 베젤 구조(218)는, 상기와 같은 제1 영역(210D)들 또는 제2 영역(210E)들이 포함되지 않는 측면 쪽에서는 제1 두께(또는 폭)를 가지고, 상기 제1 영역(210D)들 또는 제2 영역(210E)들을 포함한 측면 쪽에서는 상기 제1 두께보다 얇은 제2 두께를 가질 수 있다.
일 실시 예에 따르면, 전자 장치(200)는, 디스플레이(201)(예: 도 1의 디스플레이 모듈(160)), 입력 장치(203)(예: 도 1의 입력 모듈(150)), 음향 출력 장치(207, 214)(예: 도 1의 음향 출력 모듈(155)), 센서 모듈(204, 219)(예: 도 1의 센서 모듈(176)), 카메라 모듈(205, 212, 213)(예: 도 1의 카메라 모듈(180)), 키 입력 장치(217), 인디케이터(미도시 됨), 및 커넥터홀들(208, 209) 중 적어도 하나 이상을 포함할 수 있다. 어떤 실시 예에서는, 상기 전자 장치(200)는, 구성 요소들 중 적어도 하나(예: 키 입력 장치(217, 또는 인디케이터)를 생략하거나 다른 구성 요소를 추가적으로 포함할 수 있다.
디스플레이(201)(예: 도 1의 디스플레이 모듈(160))는, 예를 들어, 전면 플레이트(202)의 상단 부분을 통하여 보일 수 있다. 어떤 실시 예에서는, 상기 제1 면(210A), 및 상기 측면(210C)의 제1 영역(210D)을 형성하는 전면 플레이트(202)를 통하여 상기 디스플레이(201)의 적어도 일부가 보일 수 있다. 디스플레이(201)는, 터치 감지 회로, 터치의 세기(압력)를 측정할 수 있는 압력 센서, 및/또는 자기장 방식의 스타일러스 펜을 검출하는 디지타이저와 결합되거나 인접하여 배치될 수 있다. 어떤 실시 예에서는, 상기 센서 모듈(204, 219)의 적어도 일부, 및/또는 키 입력 장치(217)의 적어도 일부가, 상기 제1 영역(210D), 및/또는 상기 제2 영역(210E)에 배치될 수 있다.
어떤 실시 예(미도시)에서는, 디스플레이(201)의 화면 표시 영역의 배면에, 오디오 모듈(214), 센서 모듈(204), 카메라 모듈(205, 예: 이미지 센서), 및 지문 센서 중 적어도 하나 이상을 포함할 수 있다. 어떤 실시 예(미도시)에서는, 디스플레이(201)는, 터치 감지 회로, 터치의 세기(압력)를 측정할 수 있는 압력 센서, 및/또는 자기장 방식의 스타일러스 펜을 검출하는 디지타이저와 결합되거나 인접하여 배치될 수 있다. 어떤 실시 예에서는, 상기 센서 모듈(204, 219)의 적어도 일부, 및/또는 키 입력 장치(217)의 적어도 일부가, 상기 제1 영역(210D)들, 및/또는 상기 제2 영역(210E)들에 배치될 수 있다.
입력 장치(203)는, 마이크를 포함할 수 있다. 어떤 실시 예에서는, 입력 장치(203)는 소리의 방향을 감지할 수 있도록 배치되는 복수개의 마이크를 포함할 수 있다. 음향 출력 장치(207, 214)는 스피커들(207, 214)을 포함할 수 있다. 스피커들(207, 214)은, 외부 스피커(207) 및 통화용 리시버(예: 오디오 모듈(214))를 포함할 수 있다. 어떤 실시 예에서는 입력 장치(203, 예: 마이크), 스피커들(207, 214) 및 커넥터홀들(208, 209)은 전자 장치(200)의 상기 공간에 배치되고, 하우징(210)에 형성된 적어도 하나의 홀을 통하여 외부 환경에 노출될 수 있다. 어떤 실시 예에서는 하우징(210)에 형성된 홀은 입력 장치(203, 예: 마이크) 및 스피커들(207, 214)을 위하여 공용으로 사용될 수 있다. 어떤 실시 예에서는 스피커들(207, 214)은 하우징(210)에 형성된 홀이 배제된 채, 동작되는 스피커(예: 피에조 스피커)를 포함할 수 있다.
센서 모듈(204, 219)(예: 도 1의 센서 모듈(176))은, 전자 장치(200)의 내부의 작동 상태, 또는 외부의 환경 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 센서 모듈(204, 219)은, 예를 들어, 하우징(210)의 제1 면(210A)에 배치된 제1 센서 모듈(204)(예: 근접 센서) 및/또는 제2 센서 모듈(미도시)(예: 지문 센서), 및/또는 상기 하우징(210)의 제2 면(210B)에 배치된 제3 센서 모듈(219)(예: HRM 센서)을 포함할 수 있다. 상기 지문 센서는 하우징(210)의 제1 면(210A)(예: 디스플레이(201)) 및/또는 제2 면(210B)에 배치될 수도 있다. 전자 장치(200)는, 도시되지 않은 센서 모듈, 예를 들어, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서 중 적어도 하나를 더 포함할 수 있다.
카메라 모듈(205, 212)은, 전자 장치(200)의 제1 면(210A)에 배치된 제1 카메라 모듈(205), 및 제2 면(210B)에 배치된 제2 카메라 모듈(212), 및/또는 플래시(213)를 포함할 수 있다. 상기 카메라 모듈들(205, 212)은, 하나 또는 복수의 렌즈들, 이미지 센서, 및/또는 이미지 시그널 프로세서를 포함할 수 있다. 플래시(213)는, 예를 들어, 발광 다이오드 또는 제논 램프(xenon lamp)를 포함할 수 있다. 제1 카메라 모듈(205)는 언더 디스플레이 카메라(UDC: Under display Camera) 방식으로 디스플레이 패널의 하부에 배치될 수 있다. 어떤 실시 예에서는, 2개 이상의 렌즈들(광각 및 망원 렌즈) 및 이미지 센서들이 상기 전자 장치(200)의 한 면에 배치될 수 있다. 어떤 실시 예에서는, 전자 장치(200)의 제1 면(예로서, 화면이 표시되는 면)에 복수의 제1 카메라 모듈(205)들이 언더 디스플레이 카메라(UDC) 방식으로 배치될 수 있다.
키 입력 장치(217)는, 하우징(210)의 측면(210C)에 배치될 수 있다. 다른 실시 예에서, 전자 장치(200)는 상기 언급된 키 입력 장치(217) 중 일부 또는 전부를 포함하지 않을 수 있고 포함되지 않은 키 입력 장치(217)는 디스플레이(201) 상에 소프트 키 등 다른 형태로 구현될 수 있다. 어떤 실시 예에서, 키 입력 장치(217)는 디스플레이(201)에 포함된 압력 센서를 이용하여 구현될 수 있다.
인디케이터는, 예를 들어, 하우징(210)의 제1 면(210A)에 배치될 수 있다. 인디케이터는, 예를 들어, 전자 장치(200)의 상태 정보를 광 형태로 제공할 수 있다. 다른 실시 예에서, 인디케이터는, 예를 들어, 카메라 모듈(205)의 동작과 연동되는 광원을 제공할 수 있다. 인디케이터는, 예를 들어, LED, IR LED 및 제논 램프를 포함할 수 있다.
커넥터홀들(208, 209)은, 외부 전자 장치와 전력 및/또는 데이터를 송수신하기 위한 커넥터(예를 들어, USB 커넥터)를 수용할 수 있는 제1 커넥터 홀(208), 및/또는 외부 전자 장치와 오디오 신호를 송수신하기 커넥터를 위한 수용할 수 있는 제2 커넥터 홀(209, 또는 이어폰 잭)을 포함할 수 있다.
카메라 모듈들(205, 212) 중 일부 카메라 모듈(205), 센서 모듈(204, 219)들 중 일부 센서 모듈(204) 또는 인디케이터는 디스플레이(201)를 통해 보이도록 배치될 수 있다. 카메라 모듈(205)은 디스플레이 영역과 중첩되어 배치될 수 있고, 카메라 모듈(205)과 대응하는 디스플레이 영역에서도 화면을 표시할 수 있다. 일부 센서 모듈(204)은 전자 장치의 내부 공간에서 전면 플레이트(202)를 통해 시각적으로 노출되지 않고 그 기능을 수행하도록 배치될 수도 있다.
도 4는 본 개시의 다양한 실시 예에 따른 전자 장치의 전개 사시도이다.
도 4를 참조하면, 다양한 실시 예들에 따르면, 전자 장치(300, 예: 도 1의 전자 장치(101) 또는 도 2의 전자 장치(200))는, 측면 부재(310)(예: 측면 베젤 구조), 제1 지지 부재(311)(예: 브라켓 또는 지지 구조), 전면 플레이트(320)(예: 전면 커버), 디스플레이(400)(예: 도 1의 디스플레이 모듈(160) 또는 도 2의 디스플레이(201)), 인쇄 회로 기판(340), 배터리(350, 예: 도 1의 배터리(189)), 제2 지지 부재(360)(예: 리어 케이스), 안테나(370, 예: 도 1의 안테나 모듈(197)), 및 후면 플레이트(380)(예: 후면 커버)를 포함할 수 있다.
어떤 실시 예에서는, 전자 장치(300)는, 구성 요소들 중 적어도 하나(예: 제1 지지 부재(311), 또는 제2 지지 부재(360))를 생략하거나 다른 구성 요소를 추가적으로 포함할 수 있다. 전자 장치(300)의 구성 요소들 중 적어도 하나는, 도 1의 전자 장치(101), 또는 도 3의 전자 장치(200)의 구성 요소들 중 적어도 하나와 동일, 또는 유사할 수 있으며, 중복되는 설명은 이하 생략한다.
다양한 실시 예들에 따르면, 제1 지지 부재(311)는, 전자 장치(300) 내부에 배치되어 측면 부재(310)와 연결될 수 있거나, 측면 부재(310)와 일체로 형성될 수 있다. 제1 지지 부재(311)는, 예를 들어, 금속 재질 및/또는 비금속 (예: 폴리머) 재질로 형성될 수 있다. 제1 지지 부재(311)는, 일면에 디스플레이(330)가 결합되고 타면에 인쇄 회로 기판(340)이 결합될 수 있다. 인쇄 회로 기판(340)에는, 프로세서, 메모리, 및/또는 인터페이스가 장착될 수 있다. 프로세서는, 예를 들어, 중앙처리장치, 어플리케이션 프로세서, 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서 중 하나 또는 그 이상을 포함할 수 있다.
일 실시 예에 따르면, 인쇄 회로 기판(340)은 복수의 인쇄 회로 기판들(예: 제1 인쇄 회로 기판 및 제2 인쇄 회로 기판)과 적어도 하나의 인터포저를 포함할 수 있다. 일 예로서, 복수의 인쇄 회로 기판들은 패키지 기판(예: 도 5a의 패키지 기판(500))을 포함할 수 있다. 패키지 기판(500)은 제1 인쇄 회로 기판(510)(예: 메인 인쇄 회로 기판) 및 제2 인쇄 회로 기판(540)(예: 슬레이브 인쇄 회로 기판)을 포함할 수 있다. 제1 인쇄 회로 기판(510)과 제2 인쇄 회로 기판(540)은 실질적으로 수직하게 배열될 수 있으며, 제1 인쇄 회로 기판(510)과 제2 인쇄 회로 기판(540) 사이에 이형의 인터포저들(예: 도 5a의 제1 인터포저(520) 및 제2 인터포저(530))이 배치될 수 있다. 일 실시 예에 따르면, 복수의 인쇄 회로 기판들은 구부러지 않는 특성을 갖는 재질(예: FR4)로 형성되는 인쇄 회로 기판, 또는 구부러질 수 있는 특성(또는 플렉서블(flexible) 특성)을 갖는 연성 인쇄 회로 기판(FPCB)일 수 있다.
일 실시 예에 따르면, 인쇄 회로 기판(340)은 휘어지거나 또는 구부러지는(flexible) 특성을 가지는 영역(예: 연성 영역(flexible area))(예: FPCB, 또는 RFPCB)을 포함할 수 있다. 일 예시에서, 연성 영역은, 베이스 필름(또는 기판) 및 동박 층을 포함할 수 있다. 예를 들어, 연성 영역은 폴리이미드(polyimide) 필름의 상단 또는 하단 중 적어도 한 영역의 적어도 일부에 적어도 하나의 동박(copper clad)이 적층된 연성 동박 적층필름(flexible copper clad layer: FCCL)일 수 있다.
일 실시 예에 따르면, 메모리는, 예를 들어, 도 1의 휘발성 메모리(132) 또는 도 1의 비휘발성 메모리(134)를 포함할 수 있다.
일 실시 예에 따르면, 인터페이스는, 예를 들어, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 및/또는 오디오 인터페이스를 포함할 수 있다. 인터페이스는, 예를 들어, 전자 장치(300)를 외부 전자 장치와 전기적 또는 물리적으로 연결시킬 수 있으며, USB 커넥터, SD 카드/MMC 커넥터, 또는 오디오 커넥터를 포함할 수 있다.
일 실시 예에 따르면, 배터리(350, 예: 도 1의 배터리(189))는, 예를 들어, 전자 장치(300)의 적어도 하나의 구성 요소에 전력을 공급하기 위한 장치로서, 예를 들면, 재충전 불가능한 1차 전지, 또는 재충전 가능한 2차 전지, 또는 연료 전지를 포함할 수 있다. 배터리(350)의 적어도 일부는, 예를 들어, 인쇄 회로 기판(340)과 실질적으로 동일 평면상에 배치될 수 있다. 배터리(350)는 전자 장치(300) 내부에 일체로 배치될 수 있다. 다른 실시 예로, 배터리(350)는 전자 장치(300)로부터 탈부착 가능하게 배치될 수도 있다.
일 실시 예에 따르면, 안테나(370)는, 예를 들어, 후면 플레이트(380)와 배터리(350) 사이에 배치될 수 있다. 안테나(370)는, 예를 들어, NFC(near field communication) 안테나, 무선 충전 안테나, 및/또는 MST(magnetic secure transmission) 안테나를 포함할 수 있다. 안테나(370)는, 예를 들어, 외부 장치와 근거리 통신을 하거나, 충전에 필요한 전력을 무선으로 송수신 할 수 있다. 다른 실시 예에서는, 상기 측면 부재(310) 및/또는 상기 제1 지지 부재(311)의 일부 또는 그 조합에 의하여 안테나 구조가 형성될 수 있다.
일 실시 예에 따르면, 차폐 구조(미도시)(또는 쉴드 캔(shield can))는, 도전성 재질(예; 금속)으로 형성될 수 있으며, 인쇄 회로 기판 (340)의 적어도 일 영역에 배치되어, 인쇄 회로 기판(340)에 배치된 복수의 전자 부품들(예: 프로세서, 메모리, 인터페이스, 통신 모듈, 센서 모듈, 및/또는 연결 단자)을 전자기적으로 차폐할 수 있다. 일 예시에서, 차폐 구조는 제1 인쇄 회로 기판(예: 도 5a 및 도 5b의 제1 인쇄 회로 기판(510, 510-1 또는 510-2)) 및/또는 제2 인쇄 회로 기판(예: 도 5a 및 도 5b의 제2 인쇄 회로 기판(540, 540-1, 또는 540-2))에 적어도 일부 배치될 수 있으며, 제1 인쇄 회로 기판 및/또는 제2 인쇄 회로 기판에 배치되는 복수의 전자 부품들을 전자기적으로 차폐할 수 있다.
다양한 실시 예에 따르면, 측면 부재(310)의 제1지지 부재(311)는 전면 플레이트(320)를 향하는 제1면(3101) 및 제1면(3101)과 반대 방향(예: 후면 플레이트 방향)을 향하는 제2면(3102)을 포함할 수 있다. 어떤 실시 예에 따르면, 카메라 모듈(180)(예: 도 1의 카메라 모듈(180))은 제1지지 부재(311)와 후면 플레이트(380) 사이에 배치될 수 있다. 어떤 실시 예에 따르면, 카메라 모듈(180)은 제1지지 부재(311)의 제1면(3101)으로부터 제2면(3102)까지 연결된 관통홀(301)을 통해 전면 플레이트(320) 방향으로 돌출되거나 보이도록 배치될 수 있다. 어떤 실시 예에 따르면, 카메라 모듈(180)의 관통홀(301)을 통해 돌출된 부분은 디스플레이(400)의 대응되는 위치에서 외부 환경을 검출하도록 배치될 수 있다. 다른 실시 예로, 카메라 모듈(180)이 디스플레이(400)와 제1지지 부재(311) 사이에 배치될 경우, 관통홀(301)은 불필요할 수 있다.
도 5a는 본 개시의 다양한 실시 예에 따른 인터포저(520, 530)를 포함하는 패키지 기판(500)을 나타내는 도면이다. 도 5b는 본 개시의 다양한 실시 예에 따른 인터포저(520, 530)를 포함하는 패키지 기판(500-1, 500-2)을 나타내는 도면이다. 패키지 기판(500, 500-1, 500-2)은 전자 장치(예: 도 1의 전자 장치(101))의 인쇄 회로 기판(340)에 포함될 수 있다.
도 5a 및 도 5b를 참조하면, 전자 장치(예: 도 1의 전자 장치(101))는 패키지 기판(500)을 포함할 수 있다. 패키지 기판(500)(예: 도 4의 인쇄 회로 기판(340))은 수직 방향으로 적층된 제1 인쇄 회로 기판(510)(예: 메인 인쇄 회로 기판), 제2 인쇄 회로 기판(540)(예: 슬레이브 인쇄 회로 기판) 및 인터포저(예: 제1 인터포저(520) 및 제2 인터포저(530))를 포함할 수 있다. 제1 인쇄 회로 기판(510)과 제2 인쇄 회로 기판(540) 사이에 이형의 인터포저들(예: 제1 인터포저(520) 및 제2 인터포저(530))이 배치될 수 있다.
도 5a에서는 제1 인쇄 회로 기판(510)과 제2 인쇄 회로 기판(540) 사이에 이형의 제1 인터포저(520) 및 제2 인터포저(530)가 배치된 것을 일 예로 도시하고 있다.
이에 한정되지 않고, 도 5b에 도시된 바와 같이, 전자 장치(예: 도 1의 전자 장치(101))는 복수의 패키지 기판들(예: 패키지 기판(500-1, 500-2))을 포함할 수 있다. 복수의 패키지 기판들(500-1, 500-2) 각각에는 하나의 인터포저가 배치될 수 있다. 복수의 패키지 기판들(500-1, 500-2)에는 이형의 인터포저가 배치될 수 있다. 일 예로서, 복수의 패키지 기판들(500-1, 500-2) 중 제1 패키지 기판(500-1)은 제1 인쇄 회로 기판(510-1), 제2 인쇄 회로 기판(540-1), 및 제1 인터포저(520)를 포함할 수 있다. 제1 인쇄 회로 기판(510-1)과 제2 인쇄 회로 기판(540-1) 사이에 제1 인터포저(520)가 배치될 수 있다. 일 예로서, 복수의 패키지 기판들(500-1, 500-2) 중 제2 패키지 기판(500-2)은 제3 인쇄 회로 기판(510-2), 제4 인쇄 회로 기판(540-2), 및 제2 인터포저(530)를 포함할 수 있다. 제3 인쇄 회로 기판(510-2)과 제4 인쇄 회로 기판(540-2) 사이에 제2 인터포저(530)가 배치될 수 있다. 제1 인터포저(520)와 제2 인터포저(530)는 서로 다른 크기 및/또는 형태로 형성될 수 있다.
도 5c는 본 개시의 다양한 실시 예에 따른 인터포저(520, 530)를 포함하는 패키지 기판(500-3)을 나타내는 도면이다.
도 5c를 참조하면, 전자 장치(예: 도 1의 전자 장치(101))는 패키지 기판(500-3)을 포함할 수 있다. 패키지 기판(500-3)(예: 도 4의 인쇄 회로 기판(340))은 제1 인쇄 회로 기판(560)(예: 메인 인쇄 회로 기판), 제2 인쇄 회로 기판(570)(예: 슬레이브 인쇄 회로 기판), 제3 인쇄 회로 기판(580)(예: 슬레이브 인쇄 회로 기판), 인터포저들(예: 제1 인터포저(520) 및 제2 인터포저(530))을 포함할 수 있다. 제1 인쇄 회로 기판(560)의 제1 부분(561)과 중첩되도록 제2 인쇄 회로 기판(570)이 적층될 수 있다. 또한, 제1 인쇄 회로 기판(560)의 제1 부분(561)과 다른(이격된) 제2 부분(662)과 중첩되도록 제3 인쇄 회로 기판(580)이 적층될 수 있다. 제1 인쇄 회로 기판(560)과 제2 인쇄 회로 기판(570) 사이에 제1 인터포저(520)가 배치될 수 있다. 제1 인쇄 회로 기판(560)과 제3 인쇄 회로 기판(580) 사이에 제2 인터포저(530)가 배치될 수 있다. 제1 인터포저(520)와 제2 인터포저(530)는 서로 다른 크기 및/또는 형태로 형성될 수 있다.
일 실시 예에 따르면, 제1 인쇄 회로 기판(510, 510-1, 510-2 또는 560)은 프로세서(예: 도 1의 프로세서(120)(예: 어플리케이션 프로세서(AP: application processor) 및/또는 커뮤니케이션 프로세서(CP: communication processor), 메모리(예: 도 1의 메모리(130), 및 전력관리 회로(예: 도 1의 전력 관리 모듈(188))을 포함할 수 있다.
일 실시 예에 따르면, 제2 인쇄 회로 기판(540, 540-1, 540-2 또는 570)) 및/또는 제3 인쇄 회로 기판(580)은 RF 회로(예: 도 1의 통신 모듈(190)), NFC 칩(chip), UWB 칩, 센서 회로(예: 도 1의 센서 모듈(176)), 트랜시버(transceiver), 무선 통신 모듈(예: 와이파이 모듈(wifi module)), 및 외부 전자 장치와의 연결을 위한 커넥터 모듈(예: 도 1의 연결 단자(178))이 포함될 수 있다. 커넥터 모듈은 USB C타입 커넥터, 디스플레이 커넥터, 및 배터리 커넥터를 포함할 수 있다.
인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))는 전원 인터페이스, USB 인터페이스, MIPI 인터페이스, RF 인터페이스, 관통전극들, 배선들 및 그라운드(GND) 단자를 포함할 수 있다. 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))에 의해서 제1 인쇄 회로 기판(510, 510-1, 또는 510-2)과 제2 인쇄 회로 기판(540, 540-1, 또는 540-2)이 전기적으로 연결될 수 있다. 제1 인쇄 회로 기판(510, 510-1 또는 510-2)은 RF(radio frequency) 밴드와 관련된 디지털 신호를 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))를 통해 제2 인쇄 회로 기판(540, 540-1, 또는 540-2)으로 전달할 수 있다.
일 실시 예에 따르면, 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))의 내측면/외측면(예: 도 6a의 제1 인터포저(620)의 제1 측면(624)(예: 외측면), 제1 인터포저(620)의 제2측면(626)(예: 내측면))(예: 도 6b의 제2 인터포저(640)의 제1 측면(644)(예: 외측면), 제2 인터포저(640)의 제2 측면(646)(예: 내측면))에 도금층(차폐층)(예: 도 10a의 제1 인터포저(620)의 제1 도금층(624a)(예: 외측면 도금층), 도 10b의 제1 인터포저(620)의 제2 도금층(626a)(예: 내측면 도금층), 도 11a의 제2 인터포저(640)의 제1 도금층(644a)(예: 외측면 도금층), 도 11b의 제2 인터포저(640)의 제2 도금층(646a)(예: 내측면 도금층))이 형성될 수 있다. 예를 들면, 제1 인터포저(620) 및 제2 인터포저(640)의 도금층들(624a, 626a, 644a, 646a)은 전도성 물질(예: 구리(Cu))로 형성될 수 있다. 일 실시 예에 따라, 전도성 물질은, 실버 페이스트(silver paste), 알루미늄(aluminum), 실버-알루미늄(silver-aluminum), 카본 페이스트(carbon paster) 또는 CNT 페이스트(carbon nanotube paste) 중 적어도 하나를 포함할 수 있으나, 이에 한정되는 것은 아니다.
일 실시 예에 따르면, 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))는 복수의 PPG(PREPREG, preimpregnated materials)층(예: 절연성 수지층)과 그 사이에 배치되는 동박을 포함하는 CCL(copper clad laminate) 구조를 가질 수 있다.
일 예로서, 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))의 도금층들(624a, 626a, 644a, 646a)은 내부 및 외부에 배치된 부품들 간의 전자기 간섭(EMI: electromagnetic interference)을 제거 또는 줄이기 위해 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))의 그라운드(GND) 단자와 전기적으로 연결될 수 있다. 또한, 인터포저(예: 제1 인터포저(520) 및/또는 제2 인터포저(530))에 의해서 제1 인쇄 회로 기판(510)의 그라운드와 제2 인쇄 회로 기판(540)의 그라운드가 전기적으로 연결될 수 있다.
도 6a는 본 개시의 다양한 실시 예에 따른 제1 인터포저를 나타내는 도면이다. 도 6b는 본 개시의 다양한 실시 예에 따른 제2 인터포저를 나타내는 도면이다.
도 6a 및 도 6b를 참조하면, 제1 인터포저(620)는 내부에 공간(622)이 마련된 폐곡선 형태로 형성될 수 있다. 제1 인터포저(620)의 내부 공간(622)에 적어도 하나의 부품(601)이 배치될 수 있다. 적어도 하나의 부품(601)은 제1 인쇄 회로 기판(예: 도 5a의 인쇄 회로 기판(510), 도 5b의 제1 인쇄 회로 기판(510-1), 도 5c의 제1 인쇄 회로 기판(560))과 전기적으로 연결될 수 있다. 제1 인터포저(620)는 제1 인쇄 회로 기판(예: 도 5a의 인쇄 회로 기판(510), 도 5b의 제1 인쇄 회로 기판(510-1), 도 5c의 제1 인쇄 회로 기판(560)) 및 제2 인쇄 회로 기판(예: 도 5a의 제2 인쇄 회로 기판(540), 도 5b의 제2 인쇄 회로 기판(540-1), 도 5c의 제2 인쇄 회로 기판(570))을 전기적 연결을 위한 복수의 비아들(628)을 포함할 수 있다. 복수의 비아들(628)은 신호를 전달하기 위한 복수의 신호 비하들(628a) 및 그라운드를 위한 복수의 그라운드 비아들(628b)을 포함할 수 있다.
제2 인터포저(640)는 내부에 공간(642)이 마련된 폐곡선 형태로 형성될 수 있다. 제2 인터포저(640)의 내부 공간(642)에 적어도 하나의 부품(602)이 배치될 수 있다. 적어도 하나의 부품(602)은 제1 인쇄 회로 기판(예: 도 5a의 인쇄 회로 기판(510), 도 5b의 제1 인쇄 회로 기판(510-2), 도 5c의 제1 인쇄 회로 기판(560))과 전기적으로 연결될 수 있다. 제2 인터포저(640)는 제1 인쇄 회로 기판(예: 도 5a의 제1 인쇄 회로 기판(510), 도 5b의 제3 인쇄 회로 기판(510-2), 도 5c의 제1 인쇄 회로 기판(560)) 및 제2 인쇄 회로 기판(예: 도 5a의 인쇄 회로 기판(540), 도 5b의 제4 인쇄 회로 기판(540-2), 도 5c의 제2 인쇄 회로 기판(570))을 전기적 연결을 위한 복수의 비아들(648)을 포함할 수 있다. 복수의 비아들(648)은 신호를 전달하기 위한 복수의 신호 비하들(648a) 및 그라운드를 위한 복수의 그라운드 비아들(648b)을 포함할 수 있다. 제1 인터포저(620) 및 제2 인터포저(640)의 상면 및/또는 하면에는 솔더 범프 또는 솔더 볼이 형성될 수 있고, 내부에는 복수의 재배선층들을 포함할 수 있다.
일 예로서, 제1 인터포저(620) 및 제2 인터포저(640)는 실리콘 기판으로 구성될 수 있다. 이에 한정되지 않고, 제1 인터포저(620) 및 제2 인터포저(640)는 제1 인쇄 회로 기판 및 제2 인쇄 회로 기판과 동일한 재질로 형성될 수 있다.
일 예로서, 제1 인터포저(620)의 제1 방향(예: Y축 방향)의 내경의 길이(H1)는 제2 인터포저(640)의 제1 방향(예: Y축 방향)의 외경의 길이(H2)보다 더 길게 형성될 수 있다. 제1 인터포저(620)의 제2 방향(예: X축 방향)의 내경의 길이(W1)는 제2 인터포저(640)의 제2 방향(예: X축 방향)의 외경의 길이(W2)보다 더 길게 형성될 수 있다.
제2 인터포저(640)는 제1 인터포저(620)의 공간(622)보다 작은 크기로 형성될 수 있다. 일 예로서, 제2 인터포저(640)의 외경은 제1 인터포저(620)의 내경보다 약0.5mm 내지 약5mm작게 형성될 수 있다.
도 6c는 본 개시의 다양한 실시 예에 따른 제1 인터포저(620) 및 제2 인터포저(640)제조 방법을 나타내는 도면이다. 도 6d는 도 6c의 I-I'선에 따른 제1 인터포저(620) 및 제2 인터포저(640)의 단면이다. 도 7a는 하나의 인터포저 유닛(710)이 제1 인터포저(620) 및 제2 인터포저(640)를 포함하고, 복수의 인터포저 유닛들(710)을 포함하는 인터포저 어레이(700)(예: 인터포저 패널)를 나타내는 도면이다.
도 6c, 도 6d 및 도 7a를 참조하면, 제1 인터포저(620)와 제2 인터포저(640)를 포함하는 인터포저 어레이(700)(예: 인터포저 패널)의 제조 공정 중, 제1 브리지(720)와 제2 브리지(740)가 제거되기 전의 상태를 나타내고 있다.
본 개시의 다양한 실시 예에 따른 인터포저 어레이(700)는 어레이 기판(701), 복수의 인터포저 유닛들(710), 복수의 제1 브리지들(720), 및 복수의 제2 브리지들(740)을 포함할 수 있다. 하나의 어레이 기판(701)에 복수의 인터포저 유닛들(710)이 배치되고, 복수의 인터포저 유닛들(710) 각각에는 이형의 제1 인터포저(620) 및 제2 인터포저(640)가 배치될 수 있다. 예를 들면, 하나의 어레이 기판(701)을 제조함으로써, 서로 다른 형태의 복수의 제1 인터포저들(620) 및 복수의 제2 인터포저들(640)을 함께 제조할 수 있다.
일 예로서, 어레이 기판(701)의 제조 공정 중 제1 인터포저(620)를 고정시키기 위해서, 제1 인터포저(620)와 어레이 기판(701)의 더미(780)가 복수의 제1 브리지들(720)로 연결될 수 있다. 또한, 제2 인터포저(640)를 고정시키기 위해서, 제1 인터포저(620)와 제2 인터포저(640)가 복수의 제2 브리지들(740)로 연결될 수 있다. 제1 인터포저(620)와 제2 인터포저(640)의 제조가 완료되면, 복수의 제1 브리지들(720) 및 복수의 제2 브리지들(740)을 컷팅하여 제거할 수 있다.
도 6c 및 도 7a에서는 하나의 인터포저 유닛(710) 내에서 6개의 제1 브리지(720)로 어레이 기판(701)과 제1 인터포저(620)가 연결된 것을 일 예로 도시하였다. 어레이 기판(701)과 제1 인터포저(620)를 연결하는 제1 브리지(720)의 개수는 제1 인터포저(620)의 형태 및/또는 크기에 따라서 달라질 수 있다. 도 6c 및 도 7a에서는 하나의 인터포저 유닛(710) 내에서 4개의 제2 브리지(740)로 제1 인터포저(620)와 제2 인터포저(640)가 연결된 것을 일 예로 도시하였다. 제1 인터포저(620)와 제2 인터포저(640)를 연결하는 제2 브리지(740)의 개수는 제1 인터포저(620) 및 제2 인터포저(640)의 형태 및/또는 크기에 따라서 달라질 수 있다.
도 6d에 도시된 바와 같이, 제1 인터포저(620) 및 제2 인터포저(640)는 복수의 레이어들(Ls)을 포함할 수 있다. 복수의 레이어들(Ls) 각각이 동일 공정으로 제조되어, 복수의 레이어들(Ls) 각각은 실질적으로 동일한 높이를 가질 수 있다. 따라서, 제1 인터포저(620)의 복수의 레이어들(Ls)의 전체 높이(H)와 제2 인터포저(640)의 복수의 레이어들(Ls)의 전체 높이(H)가 실질적으로 동일함으로, 제1 인터포저(620) 및 제2 인터포저(640)는 실질적으로 동일한 높이(H)를 가질 수 있다. 또한, 제1 인터포저(620)의 내부에 형성되는 복수의 제1 배선들(미도시)과 제2 인터포저(640)의 내부에 형성되는 복수의 제2 배선들(미도시)은 동일한 공정을 통해서 형성될 수 있다. 또한, 제1 인터포저(620)의 내부에 형성되는 복수의 제1 비아들(미도시)과 제2 인터포저(640) 내부에 형성되는 복수이 제2 비아들(미도시)은 동일한 공정을 통해서 형성될 수 있다.
도 6c 및 도 7a를 참조한 설명에서, 제2 인터포저(640)의 제2 측면(예: 내측면)에는 별도의 브리지가 연결되지 않은 것을 일 예로 설명하였다. 이에 한정되지 않고, 제2 인터포저(640)의 형태 및/또는 크기에 따라서 제2 인터포저(640)의 내부 공간(예: 도 6b의 공간(642))에 유닛 더미(예: 도 7b의 유닛 더미(790))를 배치하고, 제2 인터포저(640)와 유닛 더미(790)를 복수의 제3 브리지들(예: 도 7b의 제3 브리지(760))로 연결할 수도 있다.
도 7b는 제2 인터포저(640)와 유닛 더미(790)가 제3 브리지(760)로 연결된 것을 나타내는 도면이다.
도 7b를 참조하면, 인터포저 유닛(710)(예: 도 6c의 인터포저 유닛(710))은 제1 인터포저(620), 제2 인터포저(640), 복수의 제1 브리지들(720), 복수의 제2 브리지들(740), 및 복수의 제3 브리지들(760)을 포함할 수 있다.
일 예로서, 어레이 기판(예: 도 7a의 어레이 기판(701))의 제조 공정 중 제1 인터포저(620)를 고정시키기 위해서, 제1 인터포저(620)와 어레이 기판의 더미(780)가 복수의 제1 브리지들(720)로 연결될 수 있다. 또한, 제2 인터포저(640)를 고정시키기 위해서, 제1 인터포저(620)와 제2 인터포저(640)가 복수의 제2 브리지들(740)로 연결될 수 있다. 제2 인터포저(640)와 유닛 더미(790)가 복수의 제3 브리지들(760)로 연결될 수도 있다. 제1 인터포저(620)와 제2 인터포저(640)의 제조가 완료되면, 복수의 제1 브리지들(720), 복수의 제2 브리지들(740) 및 복수의 제3 브리지들(760)이 컷팅되어 제거될 수 있다.
도 8 및 도 9는 어레이 기판(701)과 제1 인터포저(620) 사이에 제1 브리지(720)가 형성되고, 제1 인터포저(620)와 제2 인터포저(640) 사이에 제2 브리지(740)가 형성된 것을 나타내는 도면이다. 도 8 및 도 9에서는 복수의 제1 브리지들(720) 중에서 하나의 제1 브리지(720)를 일 예로 도시하고 있다. 또한, 복수의 제2 브리지들(740) 중에서 하나의 제2 브리지(740)를 일 예로 도시하고 있다.
도 7a, 도 8 및 도 9를 결부하여 설명하면, 제1 브리지(720)의 제1 측(720a)은 어레이 기판(701)의 더미(780)와 연결되도록 형성될 수 있다. 제1 브리지(720)의 제2 측(720b)은 제1 인터포저(620)의 제1 측면(624)(예: 외측면)에 연결되도록 형성될 수 있다. 제2 브리지(740)의 제1 측(740a)은 제1 인터포저(620)의 제2 측면(626)(예: 내측면)에 연결되도록 형성될 수 있다. 제2 브리지(740)의 제2 측(740b)은 제2 인터포저(640)의 제1 측면(644)(예: 외측면)에 연결되도록 형성될 수 있다. 제1 인터포저(620)와 제2 인터포저(640)의 제조가 완료되면, 복수의 제1 브리지들(720) 및 복수의 제2 브리지들(740)이 컷팅되어 제거될 수 있다. 제1 브리지(720)와 제2 브리지(740)가 컷팅되어 제거되면 도 6a 및 도 6b에 도시된 바와 같이, 이형의 제1 인터포저(620) 및 제2 인터포저(640)가 분리되어, 개별의 인터포저(620, 640)로 형성될 수 있다.
이에 한정되지 않고, 도 7b에 도시된 바와 같이, 제2 인터포저(640)와 유닛 더미(790)가 복수의 제3 브리지(760)로 연결될 수 있다. 제3 브리지(760)의 제1 측(760a)은 제2 인터포저(640)의 제2 측면(646)(예: 내측면)에 연결되도록 형성될 수 있다. 또한 제3 브리지(760)의 제2 측(760b)은 유닛 더미(790)에 연결되도록 형성될 수 있다. 제1 인터포저(620)와 제2 인터포저(640)의 제조가 완료되면, 복수의 제1 브리지들(720), 복수의 제2 브리지들(740) 및 복수의 제3 브리지들(760)을 컷팅하여 제거할 수 있다. 제1 브리지(720), 제2 브리지(740), 및 제3 브리지(760)가 컷팅되어 제거되면 도 6a 및 도 6b에 도시된 바와 같이, 이형의 제1 인터포저(620) 및 제2 인터포저(640)가 분리되어 개별의 인터포저(620, 640)로 형성될 수 있다.
이와 같이, 동일 공정으로 이형의 복수의 제1 인터포저들(620) 및 복수의 제2 인터포저들(640)을 동시에 제조함으로써, 제1 인터포저(620) 및 제2 인터포저(640)의 제조 비용을 절감(예: 약 1/2 절감)할 수 있다. 또한, 이형의 복수의 제1 인터포저들(620) 및 복수의 제2 인터포저들(640)을 동시에 프리-솔더링(pre-soldering)함으로써, 생산시간을 줄임과 아울러 생산 수율을 향상시킬 수 있다. 일 실시 예에서, 프리-솔더링은, 메탈 마스크(metal mask)를 이용하여 제1 인터포저(620) 및/또는 제2 인터포저(640)의 돌출부(미도시)에 솔더 크림(solder cream)(또는 “솔더 페이스트(solder paste)”)을 도포 또는 스퀴즈(squeeze)한 후, 도포된 솔더 크림을 용융 하는 과정(또는 “리플로우(reflow) 공정”)을 거쳐 형성될 수 있으나, 이에 한정되는 것은 아니다.
도 10a는 제1 인터포저(620)의 제1 측면(624)(예: 외측면)의 표면에 도금층(624a)이 형성되어 있고, 제1 브리지(720)가 제거된 부분에는 도금층(624a)이 미 형성된 것을 나타내는 도면이다. 도 10a는 도 9에 도시된 제1 방향(V1)에서 제1 인터포저(620)의 제1 측면(624)을 바라본 것을 나타내는 도면이다.
도 6a, 도 9, 및 도 10a를 참조하면, 제조 공정 중, 제1 인터포저(620)의 제1 측면(624)(예: 외측면)에 제1 도금층(624a)(예: 외부면 도금층)이 형성될 수 있다. 예를 들면, 제1 인터포저(620)의 제1 측면(624)에 제1 도금층(624a)이 형성될 때, 제1 브리지(720)(예: 복수의 제1 브리지들(720))가 마스크가 되어, 제1 브리지 연결 부분(625)에는 제1 도금층(624a)이 형성되지 않는다.
어레이 기판(예: 도 7a의 어레이 기판(701))과 제1 인터포저(620)를 연결하던 제1 브리지(720)가 제거되면, 제1 인터포저(620)의 제1 측면(624) 중에서 제1 브리지(720)가 연결되어 있었던 제1 브리지 연결 부분(625)에는 제1 도금층(624a)이 존재하지 않게 된다. 예를 들면, 제1 인터포저(620)의 제1 측면(624)에서 제1 브리지 연결 부분(625)을 제외한 다른 부분에는 제1 도금층(624a)이 형성될 수 있다. 여기서, 제1 도금층(624a)은 제1 인터포저(620)의 내부에 형성된 적어도 하나의 그라운드 비아(628b)와 전기적으로 연결될 수 있다. 또한, 제1 도금층(624a)이 존재하지 않는 제1 브리지 연결 부분(625)과 대응하는 영역이 복수의 그라운드 비아(628b)에 의해 차폐될 수 있다. 이와 같이, 제1 인터포저(620)의 제1 측면(624)에 제1 도금층(624a)이 형성되고, 제1 도금층(624a)이 형성되지 않은 영역(예: 제1 브리지 연결 부분(625))은 복수의 그라운드 비아(628b)에 의해 차폐될 수 있다. 이를 통해, 제1 인터포저(620)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 10b는 제1 인터포저(620)의 제2 측면(626)(예: 내측면)의 표면에 도금층(626a)이 형성되어 있고, 제2 브리지(740)가 제거된 부분에는 도금층(626a)이 미 형성된 것을 나타내는 도면이다. 도 10b는 도 9에 도시된 제2 방향(V2)에서 제1 인터포저(620)의 제2 측면(626)을 바라본 것을 나타내는 도면이다.
도 6a, 도 9, 및 도 10b를 참조하면, 제조 공정 중, 제1 인터포저(620)의 제2 측면(626)(예: 내측면)에 제2 도금층(626a)(예: 내부면 도금층)이 형성될 수 있다. 예를 들면, 제1 인터포저(620)의 제2 측면(626)에 제2 도금층(626a)이 형성될 때, 제2 브리지(740)(예: 복수의 제2 브리지들(740))가 마스크가 되어, 제2 브리지 연결 부분(627)에는 제2 도금층(626a)이 형성되지 않는다.
제1 인터포저(620)와 제2 인터포저(640)를 연결하던 제2 브리지(740)가 제거되면, 제1 인터포저(620)의 제2 측면(626) 중에서 제2 브리지(740)가 연결되어 있었던 제2 브리지 연결 부분(627)에는 제2 도금층(626a)이 존재하지 않게 된다. 예를 들면, 제1 인터포저(620)의 제2 측면(626)에서 제2 브리지 연결 부분(627)을 제외한 다른 부분에는 제2 도금층(626a)이 형성될 수 있다. 여기서, 제2 도금층(626a)은 제1 인터포저(620)의 내부에 형성된 적어도 하나의 그라운드 비아(628b)와 전기적으로 연결될 수 있다. 또한, 제2 도금층(626a)이 존재하지 않는 제2 브리지 연결 부분(627)과 대응하는 영역이 복수의 그라운드 비아(628b)에 의해 차폐될 수 있다. 이와 같이, 제1 인터포저(620)의 제2 측면(626)에 제2 도금층(626a)이 형성되고, 제2 도금층(626a)이 형성되지 않은 영역(예: 제2 브리지 연결 부분(627))은 복수의 그라운드 비아(628b)에 의해 차폐될 수 있다. 이를 통해, 제1 인터포저(620)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 11a은 제2 인터포저(640)의 제1 측면(644)(예: 외측면)의 표면에 도금층(644a)이 형성되어 있고, 제2 브리지(740)가 제거된 부분에는 도금층(644a)이 미 형성된 것을 나타내는 도면이다. 도 11a는 도 9에 도시된 제3 방향(V3)에서 제2 인터포저(640)의 제1 측면(644)을 바라본 것을 나타내는 도면이다.
도 6a, 도 9, 및 도 11a를 참조하면, 제조 공정 중, 제2 인터포저(640)의 제1 측면(644)(예: 외측면)에 제3 도금층(644a)(예: 외부면 도금층)이 형성될 수 있다. 여기서, 제2 인터포저(640)의 제1 측면(644)에 제3 도금층(644a)이 형성될 때, 제2 브리지(740)(예: 복수의 제2 브리지들(740))가 마스크가 되어, 제3 브리지 연결 부분(645)에는 제3 도금층(644a)이 형성되지 않는다.
제1 인터포저(620)와 제2 인터포저(640)를 연결하던 제2 브리지(740)가 제거되면, 제2 인터포저(640)의 제1 측면(644) 중에서 제2 브리지(740)가 연결되어 있었던 제3 브리지 연결 부분(645)에는 제3 도금층(644a)이 존재하지 않게 된다. 예를 들면, 제2 인터포저(640)의 제1 측면(644)에서 제3 브리지 연결 부분(645)을 제외한 다른 부분에는 제3 도금층(644a)이 형성될 수 있다. 여기서, 제3 도금층(644a)은 제2 인터포저(640)의 내부에 형성된 적어도 하나의 그라운드 비아(648b)와 전기적으로 연결될 수 있다. 또한, 제3 도금층(644a)이 존재하지 않는 제3 브리지 연결 부분(645)과 대응하는 영역이 복수의 그라운드 비아(648b)에 의해 차폐될 수 있다. 이와 같이, 제2 인터포저(640)의 제1 측면(644)에 제3 도금층(644a)이 형성되고, 제3 도금층(644a)이 형성되지 않은 영역(예: 제3 브리지 연결 부분(645))은 복수의 그라운드 비아(628b)에 의해 차폐될 수 있다. 이를 통해, 제2 인터포저(640)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 11b는 제2 인터포저의 제2 측면(646)(예: 내측면)의 표면에 도금층(646a)이 형성된 것을 나타내는 도면이다. 도 11b는 도 9에 도시된 제4 방향(V4)에서 제2 인터포저(640)의 제2 측면(646)을 바라본 것을 나타내는 도면이다.
도 6a, 도 9, 및 도 11b를 참조하면, 제조 공정 중, 제2 인터포저(640)의 제2 측면(646)(예: 내측면)에 제4 도금층(646a)(예: 외부면 도금층)이 형성될 수 있다. 여기서, 제4 도금층(646a)은 제2 인터포저(640)의 내부에 형성된 적어도 하나의 그라운드 비아(648b)와 전기적으로 연결될 수 있다.
여기서, 도 7a에 도시된 바와 같이, 제2 인터포저(640)의 내부 공간(예: 도 6b의 공간(642))에 별도의 유닛 더미(예: 도 7b의 유닛 더미(790))가 배치되지 않은 경우에는 제2 인터포저(640)의 제2 측면(646)의 전체면에 제4 도금층(646a)이 형성될 수 있다. 이와 같이, 제2 인터포저(640)의 제2 측면(646)에 제4 도금층(646a)이 형성되어, 제2 인터포저(640)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 11c는 제2 인터포저의 제2 측(예: 내측)의 표면에 도금층이 형성된 것을 나타내는 도면이다.
도 7b, 도 9 및 도 11c를 참조하면, 어레이 기판(예: 도 7a의 어레이 기판(701))의 제조 공정 중 제2 인터포저(640)를 고정시키기 위해서, 제2 인터포저(640)의 내부의 공간(642)에 유닛 더미(790)를 배치하고, 제2 인터포저(640)와 유닛 더미(790)를 복수의 제3 브리지들(760)로 연결할 수 있다. 여기서, 제2 인터포저(640)의 제2 측면(646)에 제4 도금층(646a)이 형성될 때, 제3 브리지(760)(예: 복수의 제3 브리지들(760))가 마스크가 되어, 제4 브리지 연결 부분(647)에는 제4 도금층(646a)이 형성되지 않는다.
제2 인터포저(640)와 유닛 더미(790)를 연결하던 제3 브리지(760)가 제거되면, 제2 인터포저(640)의 제2 측면(646) 중에서 제3 브리지(760)가 연결되어 있었던 제4 브리지 연결 부분(647)에는 제4 도금층(646a)이 존재하지 않게 된다. 예를 들면, 제2 인터포저(640)의 제2 측면(646)에서 제4 브리지 연결 부분(647)을 제외한 다른 부분에는 제4 도금층(646a)이 형성될 수 있다. 여기서, 제4 도금층(646a)은 제2 인터포저(640)의 내부에 형성된 적어도 하나의 그라운드 비아(648b)와 전기적으로 연결될 수 있다. 또한, 제4 도금층(646a)이 존재하지 않는 제4 브리지 연결 부분(647)과 대응하는 영역이 복수의 그라운드 비아(648b)에 의해 차폐될 수 있다. 이와 같이, 제2 인터포저(640)의 제2 측면(646)에 제4 도금층(646a)이 형성되고, 제4 도금층(646a)이 형성되지 않은 영역(예: 제4 브리지 연결 부분(647))은 복수의 그라운드 비아(648b)에 의해 차폐될 수 있다. 이를 통해, 제2 인터포저(640)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 12a는 제1 인터포저(620)의 사시도로서, 제1 인터포저(620)의 제1 측면(예: 외측면)의 내부에 차폐층(625a)이 형성된 것을 나타내는 도면이다. 도 12b는 제1 인터포저(620)의 평면도로서, 제1 인터포저(620)의 제1 측면(예: 외측면)의 내부에 차폐층(625a)이 형성된 것을 나타내는 도면이다.
도 12a 및 도 12b를 참조하면, 제조 공정 중, 어레이 기판(701)과 제1 인터포저(620)를 연결하던 제1 브리지(720)(예: 복수의 제1 브리지들(720))가 제거되면, 제1 인터포저(620)의 제1 측면(624) 중에서 제1 브리지(720)가 연결되어 있었던 제1 브리지 연결 부분(625)에는 제1 도금층(624a)이 존재하지 않게 된다. 예를 들면, 제1 인터포저(620)의 제1 측면(624)에서 제1 브리지 연결 부분(625)을 제외한 다른 부분에는 제1 도금층(624a)이 형성될 수 있다.
일 실시 예에 따라, EMI의 차폐를 위해서, 제1 인터포저(620)의 내부 중 제1 브리지 연결 부분(625)과 인접한 부분에 제1 차폐층(625a)이 형성될 수 있다. 제1 차폐층(625a)은 전도성 물질(예: 구리, 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘, 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성된 합금)로 형성될 수 있으며, 적어도 하나의 그라운드 비아(628b)와 전기적으로 연결될 수 있다. 제1 차폐층(625a)은 제1 인터포저(620)와 실질적으로 동일한 높이로 형성될 수 있다. 제1 차폐층(625a)의 폭(D1)은 제1 브리지 연결 부분(625)의 폭(D2)과 같거나, 더 넓게 형성될 수 있다. 예를 들면, 제1 차폐층(625a)의 폭(D1)이 제1 브리지 연결 부분(625)의 폭(D2)과 같거나, 더 넓게 형성되어, 제1 브리지 연결 부분(625)에 의한 EMI 간섭 발생을 방지할 수 있다. 이를 통해, 제1 인터포저(620)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 13a는 제1 인터포저(620)의 사시도로서, 제1 인터포저(620)의 제2 측면(예: 내측면)의 내부에 차폐층(627a)이 형성된 것을 나타내는 도면이다. 도 13b는 제1 인터포저(620)의 평면도로서, 제1 인터포저(620)의 제2 측면(예: 내측면)의 내부에 차폐층(627a)이 형성된 것을 나타내는 도면이다.
도 13a 및 도 13b를 참조하면, 제조 공정 중, 제1 인터포저(620)와 제2 인터포저(640)를 연결하던 제2 브리지(740)(예: 복수의 제2 브리지들(740))가 제거되면, 제1 인터포저(620)의 제2 측면(626) 중에서 제2 브리지(740)가 연결되어 있었던 제2 브리지 연결 부분(627)에는 제2 도금층(626a)이 존재하지 않게 된다. 예를 들면, 제1 인터포저(620)의 제2 측면(626)에서 제2 브리지 연결 부분(627)을 제외한 다른 부분에는 제2 도금층(626a)이 형성될 수 있다.
일 실시 예에 따라, EMI의 차폐를 위해서, 제1 인터포저(620)의 내부 중 제2 브리지 연결 부분(627)과 인접한 부분에 제2 차폐층(627a)이 형성될 수 있다. 제2 차폐층(627a)은 전도성 물질(예: 구리, 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘, 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성된 합금)로 형성될 수 있으며, 적어도 하나의 그라운드 비아(628b)와 전기적으로 연결될 수 있다. 제2 차폐층(627a)은 제1 인터포저(620)와 실질적으로 동일한 높이로 형성될 수 있다. 제2 차폐층(627a)의 폭(D3)은 제2 브리지 연결 부분(627)의 폭(D4)과 같거나, 더 넓게 형성될 수 있다. 예를 들면, 제2 차폐층(627a)의 폭(D3)이 제2 브리지 연결 부분(627)의 폭(D4)과 같거나, 더 넓게 형성되어, 제2 브리지 연결 부분(627)에 의한 EMI 간섭 발생을 방지할 수 있다. 이를 통해, 제1 인터포저(620)의 내부 및 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 14a는 제2 인터포저(640)의 사시도로서, 제2 인터포저(640)의 제1 측면(예: 외측면)의 내부에 차폐층(645a)이 형성된 것을 나타내는 도면이다. 도 14b는 제2 인터포저(640)의 평면도로서, 제2 인터포저(640)의 제1 측면(예: 외측면)의 내부에 차폐층(645a)이 형성된 것을 나타내는 도면이다.
도 14a 및 도 14b를 참조하면, 제조 공정 중, 제1 인터포저(620)와 제2 인터포저(640)를 연결하던 복수의 제2 브리지(740) 가 제거되면, 제2 인터포저(640)의 제1 측면(644) 중에서 제2 브리지(740)가 연결되어 있었던 제3 브리지 연결 부분(645)에는 제3 도금층(644a)이 존재하지 않게 된다. 예를 들면, 제2 인터포저(640)의 제1 측면(644)에서 제3 브리지 연결 부분(645)을 제외한 다른 부분에는 제3 도금층(644a)이 형성될 수 있다.
일 실시 예에 따라, EMI의 차폐를 위해서, 제2 인터포저(640)의 내부 중 제3 브리지 연결 부분(645)과 인접한 부분에 제3 차폐층(645a)이 형성될 수 있다. 제3 차폐층(645a)은 전도성 물질(예: 구리, 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘, 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성된 합금)로 형성될 수 있으며, 적어도 하나의 그라운드 비아(648b)와 전기적으로 연결될 수 있다. 제3 차폐층(645a)은 제2 인터포저(640)와 실질적으로 동일한 높이로 형성될 수 있다. 제3 차폐층(645a)의 폭(D5)은 제3 브리지 연결 부분(645)의 폭(D6)과 같거나, 더 넓게 형성될 수 있다. 예를 들면, 제3 차폐층(645a)의 폭(D5)이 제3 브리지 연결 부분(645)의 폭(D6)과 같거나, 더 넓게 형성되어, 제3 브리지 연결 부분(645)에 의한 EMI 간섭 발생을 방지할 수 있다. 이를 통해, 제2 인터포저(640)의 내부 및 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
도 15a는 제2 인터포저(640)의 사시도로서, 제2 인터포저(640)의 제2 측면(예: 내측면)의 내부에 차폐층(647a)이 형성된 것을 나타내는 도면이다. 도 15b는 제2 인터포저(640)의 평면도로서, 제2 인터포저(640)의 제2 측면(예: 내측면)의 내부에 차폐층(647a)이 형성된 것을 나타내는 도면이다.
도 7b, 도 15a, 및 도 15b를 참조하면, 제조 공정 중, 제2 인터포저(640)와 유닛 더미(790)가 제3 브리지(760)로 연결될 수 있다. 제3 브리지(760)의 제1 측(760a)은 제2 인터포저(640)의 제2 측면(646)(예: 내측면)에 연결되도록 형성될 수 있다. 또한 제3 브리지(760)의 제2 측(760b)은 유닛 더미(790)에 연결되도록 형성될 수 있다. 제1 인터포저(620)와 제2 인터포저(640)의 제조가 완료되면, 복수의 제1 브리지들(720), 복수의 제2 브리지들(740) 및 복수의 제3 브리지들(예: 도 7b의 제3 브리지(760))이 컷팅되어 제거될 수 있다.
제2 인터포저(640)와 유닛 더미(790)를 연결하던 제3 브리지(760)(예: 복수의 제3 브리지(760))이 제거되면, 제2 인터포저(640)의 제2 측면(646) 중에서 제3 브리지(760)가 연결되어 있었던 제4 브리지 연결 부분(647)에는 제4 도금층(646a)이 존재하지 않게 된다. 예를 들면, 제2 인터포저(640)의 제2 측면(646)에서 제4 브리지 연결 부분(647)을 제외한 다른 부분에는 제4 도금층(646a)이 형성될 수 있다.
일 실시 예에 따라, EMI의 차폐를 위해서, 제2 인터포저(640)의 내부 중 제4 브리지 연결 부분(647)과 인접한 부분에 제4 차폐층(647a)이 형성될 수 있다. 제4 차폐층(647a)은 전도성 물질(예: 구리, 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘, 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성된 합금)로 형성될 수 있으며, 적어도 하나의 그라운드 비아(648b)와 전기적으로 연결될 수 있다. 제4 차폐층(647a)은 제2 인터포저(640)와 실질적으로 동일한 높이로 형성될 수 있다. 제4 차폐층(647a)의 폭(D7)은 제4 브리지 연결 부분(647)의 폭(D8)과 같거나, 더 넓게 형성될 수 있다. 예를 들면, 제4 차폐층(647a)의 폭(D7)이 제4 브리지 연결 부분(647)의 폭(D8)과 같거나, 더 넓게 형성되어, 제4 브리지 연결 부분(647)에 의한 EMI 간섭 발생을 방지할 수 있다. 이를 통해, 제2 인터포저(640)의 내부 및/또는 외부에 배치된 부품들 간의 전자기 간섭(EMI)을 제거 또는 줄일 수 있다.
본 개시의 다양한 실시 예에 따른 인터포저 어레이(700)는, 어레이 기판(701)과, 내부에 제1 공간(622)이 마련된 폐곡선의 제1 인터포저(520, 620)와, 내부에 제2 공간(642)이 마련된 폐곡선의 제2 인터포저(530, 640)와, 상기 어레인 기판과 상기 제1 인터포저(520, 620)를 연결하는 복수의 제1 브리지(720) 및 상기 제1 인터포저(520, 620)와 상기 제2 인터포저(530, 640)를 연결하는 복수의 제2 브리지(740)를 포함할 수 있다.
상기 제1 인터포저(520, 620)의 상기 제1 공간(622)에 상기 제2 인터포저(530, 640)가 배치될 수 있다.
인터포저 어레이(700)는, 상기 제2 인터포저(530, 640)의 상기 제2 공간(642)에 배치되는 유닛 더미(790)를 더 포함할 수 있다. 인터포저 어레이(700)는, 상기 제2 인터포저(530, 640)와 상기 유닛 더미(790)를 연결하는 복수의 제3 브리지(760)를 더 포함할 수 있다.
인터포저 어레이(700)의 상기 제1 인터포저(520, 620)와 상기 제2 인터포저(530, 640)는 동일 제조 공정으로 동시에 형성될 수 있다.
인터포저 어레이(700)의 상기 제1 인터포저(520, 620)와 상기 제2 인터포저(530, 640)는 실질적으로 동일 높이로 형성될 수 있다.
인터포저 어레이(700)는, 상기 제1 인터포저(520, 620)의 외측면(624)에 제1 도금층(624a)이 형성되고, 상기 제1 인터포저(520, 620)의 내측면(626)에 제2 도금층(626a)이 형성되고, 상기 제2 인터포저(530, 640)의 외측면(644)에 제3 도금층(644a)이 형성되고, 상기 제2 인터포저(530, 640)의 내측면(646)에 제4 도금층(646a)이 형성될 수 있다.
인터포저 어레이(700)에서, 상기 복수의 제1 브리지(720) 및 상기 복수의 제2 브리지(740)는 제거되고, 상기 제1 인터포저(520, 620)와 상기 제2 인터포저(530, 640)가 분리될 수 있다.
본 개시의 다양한 실시 예에 따른 인터포저(520, 530, 620, 640)는, 내부에 제1 공간(622)이 마련된 폐곡선의 제1 인터포저(520, 620)로서, 수직으로 적층되는 제1 인쇄 회로 기판(560) 및 제2 인쇄회로 기판(570) 사이에 배치되고, 상기 제1 공간(622)의 외측의 제1 측면에 형성되는 제1 도금층(624a)을 포함할 수 있다.
상기 제1 인터포저(520, 620)의 상기 제1 공간(622)의 외측의 제1 측면(624)에 비도금 부분(625)이 형성될 수 있다.
상기 제1 인터포저(520, 620)의 상기 제1 공간(622)의 내측의 제2 측면(626)에 형성되는 제2 도금층(626a)을 포함할 수 있다.
상기 제1 인터포저(520, 620)의 상기 제1 공간(622)의 내측의 제2 측면(626)에 비도금 부분(627)이 형성될 수 있다.
내부에 제2 공간(642)이 마련된 폐곡선의 형태의 제2 인터포저(530, 640)로서, 수직으로 적층되는 상기 제1 인쇄 회로 기판(560) 및 제3 인쇄회로 기판(580) 사이에 배치되고, 상기 제1 인터포저(520, 620)의 상기 제1 공간(622)보다 작은 크기로 형성될 수 있다.
상기 제2 인터포저(530, 640)의 상기 제2 공간(642)의 외측의 제1 측면(644)에 형성된 제3 도금층(644a)을 포함할 수 있다.
상기 제2 인터포저(530, 640)의 상기 제2 공간(642)의 외측의 제1 측면(644)에 비도금 부분(645)이 형성될 수 있다.
상기 제2 인터포저(530, 640)의 상기 제2 공간(642)의 내측의 제2 측면(646)에 형성되는 제4 도금층(646a)을 포함할 수 있다.
상기 제2 인터포저(530, 640)의 상기 제2 공간(642)의 내측의 제2 측면(646)에 비도금 부분(647)이 형성될 수 있다.
본 개시의 다양한 실시 예에 따른 전자 장치(101)는, 제1 패키지 기판(500-1, 500-3) 및 제2 패키지 기판(500-2, 500-3)을 포함한다. 상기 제1 패키지 기판(500-1)은, 제1 인쇄 회로 기판(510-1)과, 상기 제1 인쇄 회로 기판(510-1)과 수직으로 적층되는 제2 인쇄회로 기판(540-1) 및 상기 제1 인쇄 회로 기판(510-1)과 상기 제2 인쇄 회로 기판(540-1) 사이에 배치되는 제1 인터포저(520, 620)를 포함할 수 있다. 상기 제2 패키지 기판(500-2)은, 상기 제3 인쇄 회로 기판(510-2)과, 상기 제3 인쇄 회로 기판(510-2)과 수직으로 적층되는 제4 인쇄회로(540-2) 기판 및 상기 제3 인쇄 회로 기판(510-2)과 상기 제4 인쇄 회로 기판(540-2) 사이에 배치되는 제2 인터포저(530, 640)를 포함할 수 있다. 상기 제1 인터포저(520, 620)는 내부에 제1 공간(622)이 마련된 폐곡선 형태이고, 상기 제2 인터포저(530, 640)는 내부에 제2 공간(642)이 마련된 폐곡선 형태이고, 상기 제2 인터포저(530, 640)는 상기 제1 인터포저(520, 620)의 상기 제1 공간(622)보다 작은 크기로 형성될 수 있다.
상기 제1 인터포저(520, 620)의 외측면에 제1 도금층(624a)이 형성되고, 상기 제1 인터포저(520, 620)의 내측면에 제2 도금층(626a)이 형성되고, 상기 제2 인터포저(530, 640)의 외측면에 제3 도금층(644a)이 형성되고, 상기 제2 인터포저(530, 640)의 내측면에 제4 도금층(646a)이 형성될 수 있다.
상기 제1 인터포저(520, 620)의 상기 외측면에 복수의 제1 비도금 부분(625)이 형성되고, 상기 제1 인터포저(520, 620)의 상기 내측면에 복수의 제2 비도금 부분(627(이 형성될 수 있다.
상기 제2 인터포저(530, 640)의 상기 외측면에 복수의 제3 비도금 부분(645)이 형성되고, 상기 제2 인터포저(530, 640)의 상기 내측면에 복수의 제4 비도금 부분(647)이 형성될 수 있다.
본 문서에 개시된 다양한 실시 예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시 예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시 예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시 예들로 한정하려는 것이 아니며, 해당 실시 예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제1", "제2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제1) 구성요소가 다른(예: 제2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시 예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일 실시 예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시 예들은 기기(machine)(예: 전자 장치)에 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리 또는 외장 메모리)에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램)로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치)의 프로세서(예: 프로세서)는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일 실시 예에 따르면, 본 문서에 개시된 다양한 실시 예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시 예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시 예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시 예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 어레이 기판;
    내부에 제1 공간이 마련된 폐곡선 형태의 제1 인터포저;
    내부에 제2 공간이 마련된 폐곡선 형태의 제2 인터포저;
    상기 어레인 기판과 상기 제1 인터포저를 연결하는 복수의 제1 브리지; 및
    상기 제1 인터포저와 상기 제2 인터포저를 연결하는 복수의 제2 브리지를 포함하는,
    인터포저 어레이.
  2. 청구항 1에 있어서,
    상기 제1 인터포저의 상기 제1 공간에 상기 제2 인터포저가 배치되는,
    인터포저 어레이.
  3. 청구항 1에 있어서,
    상기 제2 인터포저의 상기 제2 공간에 배치되는 유닛 더미를 더 포함하고,
    상기 제2 인터포저와 상기 유닛 더미를 연결하는 복수의 제3 브리지를 더 포함하는,
    인터포저 어레이.
  4. 청구항 1에 있어서,
    상기 제1 인터포저와 상기 제2 인터포저는 동일 제조 공정으로 동시에 형성되는,
    인터포저 어레이.
  5. 청구항 1에 있어서,
    상기 제1 인터포저와 상기 제2 인터포저는 실질적으로 동일 높이로 형성되는,
    인터포저 어레이.
  6. 청구항 1에 있어서,
    상기 제1 인터포저의 외측면에 제1 도금층이 형성되고,
    상기 제1 인터포저의 내측면에 제2 도금층이 형성되고,
    상기 제2 인터포저의 외측면에 제3 도금층이 형성되고,
    상기 제2 인터포저의 내측면에 제4 도금층이 형성되는,
    인터포저 어레이.
  7. 청구항 6에 있어서,
    상기 복수의 제1 브리지 및 상기 복수의 제2 브리지는 제거되고,
    상기 제1 인터포저와 상기 제2 인터포저가 분리되어 형성되는,
    인터포저 어레이.
  8. 내부에 제1 공간이 마련된 폐곡선 형태의 제1 인터포저로서,
    수직으로 적층되는 제1 인쇄 회로 기판 및 제2 인쇄회로 기판 사이에 배치되고,
    상기 제1 공간의 외측의 제1 측면에 형성되는 제1 도금층을 포함하는,
    인터포저.
  9. 청구항 8에 있어서,
    상기 제1 공간의 외측의 제1 측면에 비도금 부분이 형성되는,
    인터포저.
  10. 청구항 8에 있어서,
    상기 제1 공간의 내측의 제2 측면에 형성되는 제2 도금층을 포함하는,
    인터포저.
  11. 청구항 10에 있어서,
    상기 제1 공간의 내측의 제2 측면에 비도금 부분이 형성되는,
    인터포저.
  12. 청구항 8에 있어서,
    내부에 제2 공간이 마련된 폐곡선 형태의 제2 인터포저로서,
    수직으로 적층되는 상기 제1 인쇄 회로 기판 및 제3 인쇄회로 기판 사이에 배치되고,
    상기 제1 인터포저의 상기 제1 공간보다 작은 크기로 형성되는,
    인터포저.
  13. 청구항 12에 있어서,
    상기 제2 공간의 외측의 제1 측면에 형성된 제3 도금층을 포함하는,
    인터포저.
  14. 청구항 13에 있어서,
    상기 제2 공간의 외측의 제1 측면에 제1 비도금 부분이 형성되는,
    인터포저.
  15. 청구항 13에 있어서,
    상기 제2 공간의 내측의 제2 측면에 형성되는 제4 도금층을 포함하는,
    인터포저.
PCT/KR2021/008521 2020-07-03 2021-07-05 인터포저 및 인터포저를 포함하는 전자 장치 WO2022005265A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US17/860,531 US20220352120A1 (en) 2020-07-03 2022-07-08 Interposer and electronic device including interposer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0081867 2020-07-03
KR1020200081867A KR20220004263A (ko) 2020-07-03 2020-07-03 인터포저 및 인터포저를 포함하는 전자 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/860,531 Continuation US20220352120A1 (en) 2020-07-03 2022-07-08 Interposer and electronic device including interposer

Publications (1)

Publication Number Publication Date
WO2022005265A1 true WO2022005265A1 (ko) 2022-01-06

Family

ID=79317195

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/008521 WO2022005265A1 (ko) 2020-07-03 2021-07-05 인터포저 및 인터포저를 포함하는 전자 장치

Country Status (3)

Country Link
US (1) US20220352120A1 (ko)
KR (1) KR20220004263A (ko)
WO (1) WO2022005265A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4274021A1 (en) * 2022-05-06 2023-11-08 Apple Inc. System and method for ground fencing

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220092073A (ko) 2020-12-24 2022-07-01 삼성전자주식회사 방열 구조를 포함하는 전자 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007116657A1 (ja) * 2006-04-10 2007-10-18 Panasonic Corporation 中継基板とその製造方法およびそれを用いた立体回路装置
KR20100026833A (ko) * 2008-09-01 2010-03-10 삼성전기주식회사 인쇄회로기판, 인쇄회로기판 유닛을 포함하는 기판 어레이,및 그 제조방법
KR20150031097A (ko) * 2013-09-13 2015-03-23 삼성전자주식회사 연배열 인쇄회로기판, 그의 불량 단품 인쇄회로기판의 교체 방법 및 이를 이용한 전자 장치의 제조 방법
JP2015122397A (ja) * 2013-12-24 2015-07-02 セイコーエプソン株式会社 中継基板、中継基板の製造方法、電子デバイス、電子機器および移動体
KR20200055277A (ko) * 2018-11-13 2020-05-21 주식회사 유성전자 차량 조향용 토크 앵글 센서 pcb 패널

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007116657A1 (ja) * 2006-04-10 2007-10-18 Panasonic Corporation 中継基板とその製造方法およびそれを用いた立体回路装置
KR20100026833A (ko) * 2008-09-01 2010-03-10 삼성전기주식회사 인쇄회로기판, 인쇄회로기판 유닛을 포함하는 기판 어레이,및 그 제조방법
KR20150031097A (ko) * 2013-09-13 2015-03-23 삼성전자주식회사 연배열 인쇄회로기판, 그의 불량 단품 인쇄회로기판의 교체 방법 및 이를 이용한 전자 장치의 제조 방법
JP2015122397A (ja) * 2013-12-24 2015-07-02 セイコーエプソン株式会社 中継基板、中継基板の製造方法、電子デバイス、電子機器および移動体
KR20200055277A (ko) * 2018-11-13 2020-05-21 주식회사 유성전자 차량 조향용 토크 앵글 센서 pcb 패널

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4274021A1 (en) * 2022-05-06 2023-11-08 Apple Inc. System and method for ground fencing

Also Published As

Publication number Publication date
KR20220004263A (ko) 2022-01-11
US20220352120A1 (en) 2022-11-03

Similar Documents

Publication Publication Date Title
WO2022139376A1 (ko) 코일 안테나를 포함하는 전자 장치
WO2022169217A1 (ko) 안테나 패턴을 포함하는 플렉서블 어셈블리 및 이를 포함하는 전자 장치
WO2022005265A1 (ko) 인터포저 및 인터포저를 포함하는 전자 장치
WO2023182760A1 (ko) 플렉서블 디스플레이를 포함하는 전자 장치
WO2022075639A1 (ko) 안테나를 포함하는 전자 장치
WO2023043084A1 (ko) 안테나 모듈 및 상기 안테나 모듈을 포함하는 전자 장치
WO2023054985A1 (ko) 안테나 구조를 포함하는 전자 장치
WO2022215964A1 (ko) 안테나 모듈 및 이를 포함하는 전자 장치
WO2022080862A1 (ko) 인터포저 구조 및 이를 포함하는 전자 장치
WO2022119406A1 (ko) 안테나 및 인쇄회로기판을 포함하는 전자 장치
WO2022191535A1 (ko) 안테나를 포함하는 전자 장치
WO2022119392A1 (ko) 안테나 모듈을 포함하는 전자 장치
WO2022149828A1 (ko) 회로 기판 및 이를 포함하는 전자 장치
WO2022065953A1 (ko) 인터 포저 및 이를 포함하는 전자 장치
WO2022039453A1 (ko) 회로 기판 모듈 및 이를 포함하는 전자 장치
WO2024005331A1 (ko) 회로 기판 및 이를 포함하는 전자 장치
WO2023027376A1 (ko) 인터포저 및 이를 포함하는 전자 장치
WO2022131630A1 (ko) 전자 장치
WO2022234959A1 (ko) 연성 회로 기판 및 이를 포함하는 폴더블 전자 장치
WO2023063631A1 (ko) 안테나를 포함하는 전자 장치
WO2022119409A1 (ko) 롤러블 디스플레이를 포함하는 전자 장치
WO2023287000A1 (ko) 지문 센서를 포함하는 전자 장치
WO2022177339A1 (ko) 안테나 및 그것을 포함하는 전자 장치
WO2023058873A1 (ko) 안테나를 포함하는 전자 장치
WO2023003148A1 (ko) 전자 부품의 차폐를 위한 도전성 레이어가 형성된 기판 및 이를 포함하는 전자 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21834404

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21834404

Country of ref document: EP

Kind code of ref document: A1