WO2019021507A1 - 半導体装置及び半導体モジュール - Google Patents
半導体装置及び半導体モジュール Download PDFInfo
- Publication number
- WO2019021507A1 WO2019021507A1 PCT/JP2018/001939 JP2018001939W WO2019021507A1 WO 2019021507 A1 WO2019021507 A1 WO 2019021507A1 JP 2018001939 W JP2018001939 W JP 2018001939W WO 2019021507 A1 WO2019021507 A1 WO 2019021507A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- terminal
- semiconductor device
- lead frame
- sealing resin
- semiconductor element
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 116
- 239000011347 resin Substances 0.000 claims abstract description 73
- 229920005989 resin Polymers 0.000 claims abstract description 73
- 239000000758 substrate Substances 0.000 claims abstract description 10
- 238000007789 sealing Methods 0.000 claims description 68
- 238000005192 partition Methods 0.000 claims description 25
- 238000003780 insertion Methods 0.000 claims description 6
- 230000037431 insertion Effects 0.000 claims description 6
- 238000009413 insulation Methods 0.000 abstract description 18
- 229910000679 solder Inorganic materials 0.000 abstract description 11
- 238000005549 size reduction Methods 0.000 abstract 1
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- 239000011888 foil Substances 0.000 description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 238000000465 moulding Methods 0.000 description 4
- 239000003822 epoxy resin Substances 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 229920000647 polyepoxide Polymers 0.000 description 3
- -1 polyethylene terephthalate Polymers 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 239000000945 filler Substances 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000005011 phenolic resin Substances 0.000 description 2
- 229920001225 polyester resin Polymers 0.000 description 2
- 239000004645 polyester resin Substances 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 239000004640 Melamine resin Substances 0.000 description 1
- 229920000877 Melamine resin Polymers 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- 239000004721 Polyphenylene oxide Substances 0.000 description 1
- 239000004734 Polyphenylene sulfide Substances 0.000 description 1
- 239000004793 Polystyrene Substances 0.000 description 1
- 239000004372 Polyvinyl alcohol Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229920001807 Urea-formaldehyde Polymers 0.000 description 1
- 229920000122 acrylonitrile butadiene styrene Polymers 0.000 description 1
- 238000004873 anchoring Methods 0.000 description 1
- 238000005422 blasting Methods 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 239000004519 grease Substances 0.000 description 1
- 238000001746 injection moulding Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229920003229 poly(methyl methacrylate) Polymers 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- 229920001707 polybutylene terephthalate Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920000139 polyethylene terephthalate Polymers 0.000 description 1
- 239000005020 polyethylene terephthalate Substances 0.000 description 1
- 239000004926 polymethyl methacrylate Substances 0.000 description 1
- 229920006380 polyphenylene oxide Polymers 0.000 description 1
- 229920000069 polyphenylene sulfide Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 229920002223 polystyrene Polymers 0.000 description 1
- 229920002635 polyurethane Polymers 0.000 description 1
- 239000004814 polyurethane Substances 0.000 description 1
- 229920002689 polyvinyl acetate Polymers 0.000 description 1
- 239000011118 polyvinyl acetate Substances 0.000 description 1
- 229920002451 polyvinyl alcohol Polymers 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
- 238000009281 ultraviolet germicidal irradiation Methods 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/4952—Additional leads the additional leads being a bump or a wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
- H01L23/053—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
- H01L23/057—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
- H01L23/18—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
- H01L23/24—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
- H01L23/49551—Cross section geometry characterised by bent parts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49558—Insulating layers on lead frames, e.g. bridging members
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/293—Organic, e.g. plastic
Definitions
- the present invention relates to a semiconductor device and a semiconductor module in which a sealing resin is formed.
- a semiconductor device is resin-sealed for protection of a semiconductor element and insulation of a wiring circuit.
- a mold-type semiconductor device in which a semiconductor element and a wiring circuit are integrally resin-sealed using a mold.
- a mold type semiconductor device is excellent in productivity and can be miniaturized as compared with a case type semiconductor device in which a case is filled with a resin to protect a semiconductor element.
- the terminal such as a lead frame for forming a wiring circuit is sandwiched between molds at the time of sealing, the terminal protrudes horizontally from the side surface of the sealing resin.
- the present invention has been made to solve the problems as described above, and it is an object of the present invention to provide a molded semiconductor device that can be miniaturized while securing insulation between terminals.
- a semiconductor device includes an insulating base, a lead frame provided on the insulating base, a semiconductor element mounted on the lead frame, the insulating base, the lead frame, and the semiconductor element.
- a terminal base provided with a base that is in contact with the sealing resin and supports the terminal member.
- the terminal block joined to the lead frame is integrally sealed with the semiconductor element by the sealing resin, so that the semiconductor device can be miniaturized while securing the insulation between the terminals.
- FIG. 1 is a cross-sectional view showing a schematic configuration of a semiconductor device in accordance with a first embodiment of the present invention.
- FIG. 1 is a cross-sectional view showing a schematic configuration in which a part of a semiconductor device according to a first embodiment of the present invention is enlarged. It is sectional drawing which shows schematic structure of the state which attached the metal mold
- FIG. 1 is a perspective view showing a schematic configuration of a semiconductor device according to a first embodiment of the present invention.
- FIG. 18 is a cross-sectional view showing a schematic configuration in which a part of a semiconductor device according to a fourth embodiment of the present invention is enlarged. It is sectional drawing which shows schematic structure of the semiconductor device concerning Embodiment 5 of this invention. It is a perspective view which shows schematic structure of the semiconductor device which concerns on Embodiment 6 of this invention.
- FIG. 26 is a perspective view showing one step of manufacturing the semiconductor device according to the sixth embodiment of the present invention. It is sectional drawing which shows schematic structure of the semiconductor module concerning Embodiment 7 of this invention.
- FIG. 1 is a cross-sectional view of the semiconductor device according to the first embodiment of the present invention.
- the semiconductor device 100 includes a lead frame 1, an insulating base 2, a semiconductor element 3, a terminal block 6, and a sealing resin 10.
- a lead frame 1 in which a wiring circuit is formed is provided on the insulating base 2, a lead frame 1 in which a wiring circuit is formed is provided.
- the back surface electrode of the semiconductor element 3 is joined via the solder 41, and the lead frame 1 and the surface electrode of the semiconductor element 3 are electrically connected by the wire 5.
- the lead frame 1 has a terminal 1 a contained in the sealing resin 10 and a terminal 1 b exposed from the sealing resin 10, and the terminal block 6 is soldered to the terminal 1 a via the solder 42. It is joined.
- the sealing resin 10 is formed such that the lead frame 1, the insulating base 2, the semiconductor element 3, and the terminal block 6 are integrally sealed.
- FIG. 2 is an enlarged sectional view of a part of the semiconductor device according to the first embodiment of the present invention.
- the terminal block 6 includes a conductive terminal member 7 and an insulating base 8 for supporting the terminal member 7.
- the terminal member 7 has a primary terminal 7 a side connected to the lead frame 1 and a secondary terminal 7 b side connected to the external wiring, and the base member 8 is fixed between them.
- the primary terminal 7 a side is joined to the terminal 1 a of the lead frame 1 via the solder 42 in a state of being contained in the sealing resin 10.
- a concave portion connected to the external wiring is formed, and is exposed from the upper surface of the sealing resin 10.
- a connector 9 such as a removable screw is inserted into the recess of the secondary terminal 7b, so that external wiring can be fixed and connected.
- the base 8 has a horizontal part 81 provided with the terminal member 7 and a partition part 82 where one end of the horizontal part 81 rises.
- the base 8 is in contact with the sealing resin 10 on the surface on the primary terminal 7 a side of the horizontal portion 81, and the opposite surface is exposed from the sealing resin 10.
- the partition 82 is in contact with the sealing resin 10 on the opposite side of the surface on which the horizontal part 81 is provided, and the upper surface of the partition 82 is provided so as to be exposed from the sealing resin 10.
- the terminal block 6 composed of the terminal member 7 and the base 8 described above is sealed using a mold 18 as shown in FIG.
- the terminal block 6 is installed on the mold 18 in a state where the terminal member 7 is joined to the terminal 1 a of the lead frame 1. Further, the terminal block 6 is supported by inserting the leading end of the horizontal portion 81 of the base 8 into the insertion portion 181 provided on the mold 18. Further, the upper surface of the partition portion 82 of the base 8 is placed in close contact with the mold 18.
- the sealing resin 10 can be prevented from leaking to the secondary terminal 7b of the terminal member 7 even at high molding pressure.
- the upper surface of the partition 82, the opposite surface of the surface of the partition 82 to be filled with the sealing resin 10, and the upper surface of the horizontal portion 81 are the mold 19.
- the terminal block 6 may be installed in close contact with the By thus installing the terminal block 6 in the mold 19, the sealing resin 10 can be further prevented from leaking to the secondary terminal 7 b of the terminal member 7.
- FIG. 5 is a perspective view of a semiconductor device in which the terminal block 6 is integrally sealed with the semiconductor element 3 by the sealing resin 10.
- the terminal block 6 is provided on one side of the sealing resin 10 formed in a planar substantially rectangular shape, and the terminal block 6 has a plurality of terminal members 7 connected to external wiring. They are arranged adjacent to each other.
- FIG. 5 exemplifies a case where the semiconductor device 100 configures an inverter circuit for three-phase power connecting the power supply and the load device (not shown), and the terminal block 6 includes the power supply side and the load device.
- the six terminal members 7 on the side are arranged.
- the plurality of terminal members 7 are separated by insulating partition plates 15 provided on the terminal block 6 respectively. At this time, the height of the partition plate 15 is provided to be higher than the surface of the terminal member 7 on which the connector 9 is fastened. Thereby, even when the plurality of terminal members 7 are arranged adjacent to each other in a line on the terminal block 6, the external wirings connected to the terminal members 7 can be prevented from contacting with each other.
- the semiconductor device 100 includes the terminal member 7 to which the terminal block 6 is connected to the external wiring, and the insulating base 8 supporting the terminal member 7, and the lead resin 1 is formed of the sealing resin 10. And the insulating base 2 and the semiconductor element 3 are integrally sealed.
- the insulating base 2 is an insulating sheet in which the insulating layer 21 and the metal foil 22 are stacked.
- the lead frame 1 is provided on the insulating layer 21 side of the insulating base material 2, and the metal foil 22 side is provided so as to be exposed from the sealing resin 10.
- the insulating layer 21 of the insulating base 2 is formed of an insulating material excellent in thermal conductivity, and for example, an epoxy resin containing a filler can be used.
- the metal foil 22 copper foil, an aluminum foil etc. can be used, for example.
- the semiconductor element 3 includes, for example, a diode used in a converter unit that converts AC power to DC power, a bipolar transistor used in an inverter unit that converts DC power to AC power, an IGBT (Insulated Gate Bipolar Transistor), a MOSFET (Metal Oxide Semiconductor) A Field Effect Transistor), a GTO (Gate Turn-Off thyristor) or the like can be used.
- IGBT Insulated Gate Bipolar Transistor
- MOSFET Metal Oxide Semiconductor
- GTO Gate Turn-Off thyristor
- a copper plate having a thickness of about 0.6 mm is press-formed to form a wiring circuit.
- a stepped portion 11 is formed in the wiring circuit of the lead frame 1 in order to ensure insulation at the end of the insulating base 2.
- the stepped portion 11 is provided so as to be located inside the end portion of the insulating base 2.
- the stepped portion 11 of the lead frame 1 is formed, for example, by performing a half punching process.
- the height of the step portion 11 of the lead frame 1 is, for example, 0.1 mm or more and 0.3 mm or less which is half the thickness of the lead frame.
- the wire 5 for example, an aluminum wire, a copper wire or the like can be used.
- solder 41 and 42 is used as a bonding material between the lead frame 1 and the semiconductor element 3 and the terminal block 6, the present invention is not limited to solder, and silver paste, for example, can be used.
- the sealing resin 10 functions as a case of the semiconductor device 100 while securing the insulation between the sealed members.
- a method of molding the sealing resin 10 for example, transfer molding, injection molding, compression molding or the like can be used.
- a material of the sealing resin 10 for example, an epoxy resin containing a filler, a phenol resin, or the like can be used.
- a highly conductive metal such as copper can be used. It is more preferable that the surface of the terminal member 7 be plated with nickel or the like.
- the base 8 is formed of a highly insulating material, and is, for example, a linear resin such as polyester resin, polystyrene, polyvinyl acetate, acrylic resin, ABS resin, polymethyl methacrylate, polyvinyl alcohol, polyethylene terephthalate or polybutylene terephthalate. Polyester, polyphenylene oxide, polyamide, polycarbonate, polyphenylene sulfide, polyurethane, phenol resin, urea resin, melamine resin, epoxy resin, polyester resin and the like can be used.
- a linear resin such as polyester resin, polystyrene, polyvinyl acetate, acrylic resin, ABS resin, polymethyl methacrylate, polyvinyl alcohol, polyethylene terephthalate or polybutylene terephthalate.
- Polyester, polyphenylene oxide, polyamide, polycarbonate, polyphenylene sulfide, polyurethane, phenol resin, urea resin, melamine resin, epoxy resin, polyester resin and the like
- the base 8 is subjected to surface treatment such as plasma irradiation or UV irradiation before molding so that the adhesion to the sealing resin 10 is high. Further, it is more preferable that the surface is subjected to a blasting treatment to produce a physical anchoring effect.
- FIG. 6 is a perspective view showing a schematic configuration of a semiconductor device according to a second embodiment of the present invention. It is.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the semiconductor device 100 according to the present embodiment is different from that according to the first embodiment in that a control circuit board 12 is provided, and the other configuration is the same.
- control circuit board 12 is provided to face the surface on which the semiconductor element 3 is mounted.
- a control circuit that controls the operation of the semiconductor element 3 is disposed on the control circuit board 12.
- a terminal block 6 connected to the terminal 1a of the lead frame 1 is provided on one side of the sealing resin 10 formed in a substantially rectangular shape in plan view, and the terminal 1b of the lead frame 1 is sealed on the other side. It is bent and taken out from the side of the resin 10.
- the terminals 1 b of the lead frame 1 are inserted into the through holes 121 of the control circuit board 12 and joined by solder or the like.
- the terminal block 6 is integrally sealed with the semiconductor element 3, so that the semiconductor device 100 can be miniaturized while securing the insulation between the terminals. It becomes possible. Furthermore, in the present embodiment, by providing the control circuit substrate 12 so as to face the surface on which the semiconductor element 3 is mounted, the control circuit and the main circuit through which a large current flows can be arranged separately. Thus, the wiring circuit can be easily routed, and the semiconductor device 100 can be miniaturized.
- FIG. 7 is a cross-sectional view showing a schematic configuration in which a part of the semiconductor device according to the third embodiment is enlarged.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the semiconductor device 100 according to the present embodiment is different from the first embodiment in the structure of the terminal member 7 of the terminal block 6, and the other configuration is the same.
- the fitting opening 71 is formed on the primary terminal 7 a side of the terminal member 7, and the terminal 1 a of the lead frame 1 is inserted into the fitting opening 71.
- the insertion opening 71 is appropriately designed in accordance with the dimensions of the lead frame 1, and the lead frame 1 and the terminal member 7 are electrically connected by pressure welding.
- the terminal block 6 is integrally sealed with the semiconductor element 3, so that the semiconductor device 100 can be miniaturized while securing the insulation between the terminals. It becomes possible. Furthermore, in the present embodiment, after the terminal 1a of the lead frame 1 is inserted into the insertion hole 71 formed in the terminal member 7, the connection is made by pressure contact. Thereby, since it is not necessary to join with dissimilar metals, such as solder, attachment becomes easy and productivity can be improved. Further, by enclosing the insertion port 71 with the sealing resin 10, it is possible to secure the strength against the external vibration.
- FIG. 8 is a cross-sectional view showing a schematic configuration in which a part of the semiconductor device according to the fourth embodiment is enlarged. It is.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the semiconductor device 100 according to the present embodiment is different from the first embodiment in the structure of the base 8 of the terminal block 6, and the other configurations are the same.
- the partition 82 of the base 8 is divided into an inner partition 821 on the sealing resin 10 side and an outer partition 822.
- a cut portion 820 is formed between the inner partition wall 821 and the outer partition wall 822.
- the inner partition wall 821 is provided such that the upper surface is lower than the outer partition wall 822.
- the terminal block 6 is integrally sealed with the semiconductor element 3, so that the semiconductor device 100 can be miniaturized while securing the insulation between the terminals. It becomes possible.
- the semiconductor device 100 can be miniaturized.
- the contact area between the sealing resin 10 and the partition 82 can be increased, and the sealing resin 10 and the partition 82 are provided. It can prevent the peeling between. That is, the adhesion between the sealing resin 10 and the terminal block 6 can be improved.
- FIG. 9 is a cross-sectional view showing a schematic configuration of the semiconductor device according to the fifth embodiment.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the semiconductor device 100 according to the present embodiment is different from the first embodiment only in the structure of the terminal block 6, and the other configuration is the same.
- the terminal member 7 is provided such that the primary terminal 7a side and the secondary terminal 7b side are positioned at 90 degrees. At this time, the secondary terminal 7 b side to which the connector 9 is attached is exposed from the side surface of the sealing resin 10. Further, the base 8 is provided with a projecting portion 83 covering the upper portion of the secondary terminal 7 b so as to be protected from a short circuit or the like.
- the terminal block 6 is integrally sealed with the semiconductor element 3, so that the semiconductor device 100 can be miniaturized while securing the insulation between the terminals. It becomes possible. Furthermore, even when the semiconductor device 100 is installed so that the side surface of the sealing resin 10 on the terminal block 6 side is at the top, the external terminal is connected by the secondary terminal 7b side to which the connector 9 is attached being at the top. It becomes easy to do, and the workability improves.
- the base 8 was set as the structure which provided the protrusion part 83, if the insulation of the secondary terminal 7b is ensured, it is not necessary to provide the protrusion part 83.
- FIG. 10 is a perspective view showing a semiconductor device according to the sixth embodiment.
- FIG. 11 is a perspective view showing a step of manufacturing the semiconductor device according to the sixth embodiment.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the lead frame 1 on which the terminal 1 b is formed is taken out of the sealing resin 10, it is bent from the side surface of the sealing resin 10 and taken out. The point of taking out from the top of the is different.
- the terminal block 6 joined to the terminal 1a of the lead frame is provided on one side of the sealing resin 10, and the terminal 1b of the lead frame 1 is on the other side.
- the wiring circuit is formed such that the lead frame 1 has a main terminal connected to the main circuit of high voltage and a control terminal of the terminal 1b connected to the control circuit of low voltage. .
- FIG. 11 shows one process of manufacturing a semiconductor device provided with the lead frame 1 of FIG.
- the lead frame 1 is bent in a U-shape before resin sealing.
- the semiconductor element 3 and the terminal block 6 are joined to the lead frame 1.
- the sealing resin 10 is formed using a mold, and then the portion of the lead frame 1 extending from the upper surface of the sealing resin 10 is cut away to form the terminal 1 b of the lead frame 1.
- the terminal block 6 is integrally sealed with the semiconductor element 3, so that the semiconductor device 100 can be miniaturized while securing the insulation between the terminals. It becomes possible. Furthermore, in the present embodiment, the terminal 1b of the lead frame 1 not joined to the terminal block 6 is used as a terminal connected to the control circuit, so that it is arranged adjacent to the upper surface of the sealing resin 10. did. As a result, the semiconductor device can be miniaturized as compared with the case where the terminal 1 b is taken out from the side surface of the sealing resin 10.
- the terminal 1 b of the lead frame 1 may be connected to the control circuit board 12 provided opposite to the semiconductor element 3 mounting surface.
- FIG. 12 is a cross-sectional view showing a semiconductor module according to the seventh embodiment.
- the same reference numerals as in FIG. 1 denote the same or corresponding parts.
- the heat sink 16 is attached to the semiconductor device 100 of the first embodiment, and the semiconductor module 200 is obtained.
- the semiconductor module 200 is configured by attaching the heat sink 16 to the metal foil 22 side of the insulating base 2 of the semiconductor device 100 via silicone grease (not shown). Ru.
- the terminal block 6 joined to the terminal 1a of the lead frame 1 is provided on one side of the sealing resin 10, and the terminal 1b of the lead frame 1 is taken out from the other side.
- the terminal block 6 is provided such that the secondary terminal 7 b of the terminal member 7 is exposed from the top of the sealing resin 10.
- the wiring circuit is formed such that the terminal 1a is a main terminal connected to the main circuit of high voltage and the control terminal of the terminal 1b is connected to the control circuit of low voltage.
- the terminal block 6 is sealed integrally with the semiconductor element 3 while securing the insulation between the terminals, so that the semiconductor device 100 can be miniaturized. It becomes possible. Furthermore, the terminal block 6 joined to the terminal 1a of the lead frame 1 connected to the main circuit is configured such that the secondary terminal 7b of the terminal member 7 is exposed from the upper portion of the sealing resin 10 . Thus, creeping discharge is less likely to occur between the terminal and the heat sink 16 than when the main terminal having a high voltage is taken out from the side surface of the sealing resin 10. Therefore, there is no need to increase the distance between the terminal and the heat sink 16 in order to secure the insulation, and the semiconductor module 200 can be miniaturized.
- an example is shown in which an insulating sheet in which the insulating layer 21 and the metal foil 22 are stacked is used as the insulating base 2, but a wiring pattern is formed on ceramic as the insulating base 2.
- the insulating substrate may be used.
- the terminals of the lead frame 1 and the wiring pattern of the insulating substrate are bonded by ultrasonic bonding, laser irradiation or the like. Alternatively, they may be joined by solder reflow or the like.
- the heat dissipation of the semiconductor device 100 can be improved.
- silicon dioxide, aluminum nitride, silicon nitride or the like can be used as the ceramic of the insulating substrate.
- terminal block 6 is provided on one side of the sealing resin 10
- a plurality of terminal blocks 6 may be provided. 6 may be provided.
- SYMBOLS 100 semiconductor device, 200 semiconductor module, 1 lead frame, 1a, 1b terminal, 2 insulating base material, 21 insulating layer, 22 metal foil, 3 semiconductor element, 41, 42 solder, 5 wire, 6 terminal block, 7 terminal member, 7a Primary terminal, 7b Secondary terminal, 8 base, 81 horizontal part, 82 partition part, 9 connector, 10 sealing resin, 11 step part, 12 control circuit board, 15 partition plate, 16 heat sink, 18, 19 gold Type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Chemical & Material Sciences (AREA)
- Dispersion Chemistry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
絶縁性を確保しながら小型化が可能な半導体装置及び半導体モジュールを提供する。 絶縁基材2上に配線回路が形成されたリードフレーム1が設けられている。リードフレーム1の配線回路上には、半導体素子3の裏面電極が半田41を介して接合されており、リードフレーム1と半導体素子3の表面電極は、ワイヤ5により電気的に接続されている。また、リードフレーム1は、封止樹脂10に内包された端子1aと、封止樹脂10から露出された端子1bとを有し、端子1aには、端子台6が半田42を介して接合されている。リードフレーム1、絶縁基材2、半導体素子3、及び端子台6は、封止樹脂10で一体的に封止される。
Description
本発明は、封止樹脂を形成した半導体装置及び半導体モジュールに関する。
一般に半導体装置は、半導体素子の保護及び配線回路の絶縁のために樹脂封止されている。従来から、金型を用いて半導体素子及び配線回路を一体的に樹脂封止したモールド型半導体装置が知られている。モールド型半導体装置は、ケース内に樹脂を充填して半導体素子を保護するケース型半導体装置に比べ、生産性に優れ、小型化が可能となる。しかし、モールド型半導体装置では、封止の際に配線回路を形成するリードフレーム等の端子を金型で挟みこむため、端子が封止樹脂の側面から水平に突出した構造となる。このような構造では、端子と半導体装置に外付けされる放熱板との間に沿面放電が生じる問題があった。これを解決するため、端子を封止樹脂の上面から取り出す方法が検討されている。特許文献1では、半導体素子が搭載された面に対向して設けられた回路基板に、封止樹脂内で端子を接続することにより、端子と放熱板との間の絶縁性を確保している。
しかしながら、大電流が流れる複数の端子を封止樹脂の上面から取り出す場合、端子間の絶縁性を確保するために、複数の端子を隣接して配置することができず、半導体装置が大型化するという課題があった。
本発明は、上述のような課題を解決するためになされたもので、端子間の絶縁性を確保しつつ、小型化が可能なモールド型半導体装置を提供することを目的とする。
本発明に係る半導体装置は、絶縁基材と、前記絶縁基材上に設けられたリードフレームと、前記リードフレームに搭載された半導体素子と、前記絶縁基材、前記リードフレーム、前記半導体素子を一体的に封止する封止樹脂と、一端が前記封止樹脂内で前記リードフレームに接合され、他端が前記封止樹脂から露出されて外部配線と接続される端子部材、及び一部が前記封止樹脂と接し前記端子部材を支持する基台を具備する端子台とを備えることを特徴とする。
本発明に係る半導体装置によれば、リードフレームに接合された端子台が、封止樹脂で半導体素子と一体的に封止されることで、端子間の絶縁性を確保しながら半導体装置の小型化が可能となる。
実施の形態1.
本発明の実施の形態1に係る半導体装置について、図1から図5を用いて説明する。図1は、本発明の実施の形態1に係る半導体装置の断面図である。図1に示すように、半導体装置100は、リードフレーム1と、絶縁基材2と、半導体素子3と、端子台6と、封止樹脂10とを備える。
本発明の実施の形態1に係る半導体装置について、図1から図5を用いて説明する。図1は、本発明の実施の形態1に係る半導体装置の断面図である。図1に示すように、半導体装置100は、リードフレーム1と、絶縁基材2と、半導体素子3と、端子台6と、封止樹脂10とを備える。
絶縁基材2上には、配線回路が形成されたリードフレーム1が設けられている。リードフレーム1の配線回路上には、半導体素子3の裏面電極が半田41を介して接合されており、リードフレーム1と半導体素子3の表面電極は、ワイヤ5により電気的に接続されている。また、リードフレーム1は、封止樹脂10に内包された端子1aと、封止樹脂10から露出された端子1bとを有しており、端子1aには、端子台6が半田42を介して接合されている。封止樹脂10は、リードフレーム1、絶縁基材2、半導体素子3、及び端子台6が一体的に封止されるように形成されている。
図2は、本発明の実施の形態1に係る半導体装置の一部を拡大した断面図である。図2に示すように、端子台6は、導電性の端子部材7と、端子部材7を支持する絶縁性の基台8とから構成される。
端子部材7は、リードフレーム1に接続される一次端子7a側と、外部配線に接続される二次端子7b側とを有しており、その間が基台8によって固定されている。一次端子7a側は、封止樹脂10に内包された状態で、リードフレーム1の端子1aに半田42を介して接合されている。また、二次端子7b側は、外部配線と接続される凹部が形成されており、封止樹脂10の上面から露出されている。二次端子7bの凹部には、取り外し可能なネジ等の接続具9が挿入されており、外部配線を固定して接続することができる。
基台8は、端子部材7が設けられた水平部81と、水平部81の一方の端部が立ち上った隔壁部82を有する。基台8は、水平部81の一次端子7a側の面で封止樹脂10と接しており、反対面が封止樹脂10から露出されている。また隔壁部82は、水平部81が設けられた面の反対面で封止樹脂10と接しており、隔壁部82の上面が、封止樹脂10から露出するように設けられている。
上述した端子部材7と基台8から構成される端子台6は、図3に示すように金型18を用いて封止される。端子台6は、端子部材7がリードフレーム1の端子1aに接合された状態で、金型18に設置される。また、端子台6は、基台8の水平部81の先端が、金型18に設けられた挿入部181に挿入されて支持される。また、基台8の隔壁部82の上面は、金型18に密着された状態で設置される。このように、金型18に端子台6を設置することによって、高い成形圧においても、封止樹脂10が端子部材7の二次端子7bに漏れ出すのを防ぐことができる。
また、図4に示すように、金型19を用いて、隔壁部82の上面、隔壁部82の封止樹脂10が充填される面の反対面、及び水平部81の上面が、金型19に密着するように端子台6を設置しても良い。このように、金型19に端子台6を設置することで、封止樹脂10が端子部材7の二次端子7bに漏れ出すのをより防ぐことができる。
図5は、端子台6が封止樹脂10で半導体素子3と一体的に封止された半導体装置の斜視図である。図5に示すように、端子台6は、平面略矩形状に形成された封止樹脂10の一辺に設けられており、端子台6には、外部配線と接続される複数の端子部材7が隣接して配列されている。ここで、図5では、半導体装置100が、図示しない電源と負荷装置との間を接続する三相電力用のインバータ回路を構成する場合を例示し、端子台6には、電源側と負荷装置側の6個の端子部材7が配列されている。
複数の端子部材7は、各々が端子台6に設けられた絶縁性の仕切板15によって仕切られている。このとき、仕切板15の高さは、端子部材7の接続具9が締結された面より高くなるように設けられる。これによって、端子台6に複数の端子部材7が一列に隣接して配列された場合でも、端子部材7に接続された外部配線同士が接触するのを防ぐことができる。
上述のとおり、半導体装置100は、端子台6が、外部配線と接続される端子部材7と、端子部材7を支持する絶縁性の基台8とを有し、封止樹脂10でリードフレーム1、絶縁基材2、及び半導体素子3と一体的に封止される構成とした。複数の端子部材7が絶縁性の基台8によって隔てられて配列されることで、絶縁性を確保しながら、封止樹脂10から複数の端子を隣接して取り出すことが可能となり、半導体装置100の小型化が実現できる。
絶縁基材2は、絶縁層21と金属箔22が積層された絶縁シートである。絶縁基材2の絶縁層21側には、リードフレーム1が設けられ、金属箔22側は、封止樹脂10から露出するように設けられている。絶縁基材2の絶縁層21は、熱伝導性に優れた絶縁材料から形成されており、例えば充填材を含有したエポキシ樹脂を用いることができる。また金属箔22としては、例えば銅箔、アルミニウム箔等を用いることができる。
半導体素子3には、例えば、交流電力を直流電力に変換するコンバータ部に用いるダイオード、直流電力を交流電力に変換するインバータ部に用いるバイポーラトランジスタ、IGBT(Insulated Gate Bipolar Transistor)、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)、GTO(Gate Turn-Off thyristor)等を用いることができる。
リードフレーム1は、例えば、厚さ約0.6mmの銅板がプレス成形されることにより、配線回路が形成される。リードフレーム1の配線回路には、絶縁基材2の端部での絶縁性を確保するため、段差部11が形成されている。段差部11は、絶縁基材2の端部より内側に位置するように設けられる。
リードフレーム1の段差部11は、例えば、半抜き加工を行うことによって形成される。リードフレーム1の段差部11の高さは、例えば0.1mm以上かつ、リードフレームの厚みの半分の0.3mm以下とする。0.1mm以上とすることで、絶縁基材2とリードフレーム1との間に充填される封止樹脂10内にボイドが発生するのを抑制できる。さらにリードフレーム1の厚みの半分の0.3mm以下とすることで強度を確保することができる。
ワイヤ5には、例えば、アルミニウム線、銅線等を用いることができる。また、リードフレーム1と、半導体素子3及び端子台6との接合材として、半田41、42を用いた例を示したが、半田に限らず、例えば銀ペーストを用いることができる。
封止樹脂10は、封止した部材間の絶縁性を確保するとともに、半導体装置100のケースとして機能する。封止樹脂10の成形方法として、例えば、トランスファー成形、射出成形、コンプレッション成形等を用いることができる。また、封止樹脂10の材料としては、例えば、充填材を含有したエポキシ樹脂、フェノール樹脂等を用いることができる。
端子部材7には、導電性の高い金属、例えば銅を用いることができる。また、端子部材7の表面には、ニッケル等のメッキがされているとより好ましい。
基台8は、絶縁性の高い材料で形成されており、例えば、ポリエステル樹脂、ポリスチレン、ポリ酢酸ビニル、アクリル樹脂、ABS樹脂、ポリメチルメタクリレート、ポリビニルアルコール、ポリエチレンテレフタレートやポリブチレンテレフタレート等の直鎖ポリエステル、ポリフェニレンオキサイド、ポリアミド、ポリカーボネート、ポリフェニレンサルファイド、ポリウレタン、フェノール樹脂、ユリア樹脂、メラミン樹脂、エポキシ樹脂、及びポリエステル樹脂等を用いることができる。
また、基台8には封止樹脂10との密着性が高くなるように、成形前にプラズマ照射やUV照射等の表面処理が施される。また、物理的なアンカー効果を出すために表面にブラスト処理が施されるとより好ましい。
実施の形態2.
本発明を実施するための実施の形態2に係る半導体装置について、図6を参照して説明する。図6は、本発明の実施の形態2に係る半導体装置の概略構成を示す斜視図である。である。図6中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、制御回路基板12が設けられた点が実施の形態1と異なり、その他の構成は同じである。
本発明を実施するための実施の形態2に係る半導体装置について、図6を参照して説明する。図6は、本発明の実施の形態2に係る半導体装置の概略構成を示す斜視図である。である。図6中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、制御回路基板12が設けられた点が実施の形態1と異なり、その他の構成は同じである。
本実施の形態では、図6に示すように、半導体素子3が搭載された面に対向するように制御回路基板12が設けられている。制御回路基板12には、半導体素子3の動作制御を行う制御回路が配設されている。
平面略矩形状に形成された封止樹脂10の一辺には、リードフレーム1の端子1aに接続された端子台6が設けられており、他辺にはリードフレーム1の端子1bが、封止樹脂10の側面から屈曲して取り出される。リードフレーム1の端子1bは、制御回路基板12のスルーホール部121に挿入されて半田等で接合される。
このような構成においても、実施の形態1と同様に、端子台6が半導体素子3と一体的に封止されることで、端子間の絶縁性を確保しながら、半導体装置100の小型化が可能となる。さらに本実施の形態では、制御回路基板12を半導体素子3が搭載された面に対向するように設けたことで、制御回路と大電流が流れる主回路とを分離して配置することができる。これによって、配線回路の引き回しが容易となり、半導体装置100を小型化することができる。
実施の形態3.
本発明を実施するための実施の形態3に係る半導体装置について、図7を参照して説明する。図7は、本実施の形態3に係る半導体装置の一部を拡大した概略構成を示す断面図である。図7中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の端子部材7の構造が実施の形態1と異なっており、その他の構成は同じである。
本発明を実施するための実施の形態3に係る半導体装置について、図7を参照して説明する。図7は、本実施の形態3に係る半導体装置の一部を拡大した概略構成を示す断面図である。図7中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の端子部材7の構造が実施の形態1と異なっており、その他の構成は同じである。
本実施の形態では、図7に示すように、端子部材7の一次端子7a側に嵌込口71が形成され、リードフレーム1の端子1aが嵌込口71に挿入されている。嵌込口71は、リードフレーム1の寸法に合わせて適宜設計されており、圧接されることによってリードフレーム1と端子部材7が電気的に接続される。
このような構成においても、実施の形態1と同様に、端子台6が半導体素子3と一体的に封止されることで、端子間の絶縁性を確保しながら、半導体装置100の小型化が可能となる。さらに本実施の形態では、リードフレーム1の端子1aを端子部材7に形成された嵌込口71に挿入後、圧接して接続する構成とした。これにより、半田等の異種金属で接合する必要がないために、取り付けが容易となり、生産性を高めることができる。また、嵌込口71を封止樹脂10で内包することで、外部からの振動に対する強度を確保することができる。
実施の形態4.
本発明を実施するための実施の形態4に係る半導体装置について、図8を参照して説明する。図8は、本実施の形態4に係る半導体装置の一部を拡大した概略構成を示す断面図である。である。図8中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の基台8の構造が実施の形態1と異なっており、その他の構成は同じである。
本発明を実施するための実施の形態4に係る半導体装置について、図8を参照して説明する。図8は、本実施の形態4に係る半導体装置の一部を拡大した概略構成を示す断面図である。である。図8中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の基台8の構造が実施の形態1と異なっており、その他の構成は同じである。
本実施の形態では、図8に示すように、基台8の隔壁部82は、封止樹脂10側の内側隔壁部821と、外側隔壁部822に分けられて構成されている。内側隔壁部821と外側隔壁部822の間には、切込部820が形成されている。内側隔壁部821は、外側隔壁部822より上面が低くなるように設けられている。封止樹脂10を成形する際、金型を外側隔壁部822の上面に密着するように設けることで、端子台6の二次端子7bに樹脂が漏れ出すのを防ぎながら、切込部820に樹脂を充填することができる。
このような構成においても、実施の形態1と同様に、端子台6が半導体素子3と一体的に封止されることで、端子間の絶縁性を確保しながら、半導体装置100の小型化が可能となる。半導体装置100の小型化が可能となる。さらに、本実施の形態では、隔壁部82に切込部820を設けることで、封止樹脂10と隔壁部82との間の接触面積を増大させることができ、封止樹脂10と隔壁部82との間の剥離を防ぐことができる。すなわち、封止樹脂10と端子台6との密着性を向上させることができる。
実施の形態5.
本発明を実施するための実施の形態5に係る半導体装置について、図9を参照して説明する。図9は、本実施の形態5に係る半導体装置の概略構成を示す断面図である。図9中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の構造が実施の形態1と異なるだけであり、その他の構成は同じである。
本発明を実施するための実施の形態5に係る半導体装置について、図9を参照して説明する。図9は、本実施の形態5に係る半導体装置の概略構成を示す断面図である。図9中、図1と同一符号は同一又は相当部分を示す。本実施の形態における半導体装置100は、端子台6の構造が実施の形態1と異なるだけであり、その他の構成は同じである。
本実施の形態では、図9に示すように、端子部材7は、一次端子7a側と二次端子7b側とが90度に位置するように設けられている。このとき、接続具9が取り付けられる二次端子7b側は、封止樹脂10の側面から露出されている。また、基台8には、短絡等から保護されるように、二次端子7bの上部を覆う突出部83が設けられている。
このような構成においても、実施の形態1と同様に、端子台6が半導体素子3と一体的に封止されることで、端子間の絶縁性を確保しながら、半導体装置100の小型化が可能となる。さらに、端子台6側の封止樹脂10の側面を上部とするように半導体装置100が設置された場合にも、接続具9を取り付ける二次端子7b側が上部にあることで、外部配線を接続することが容易となり、作業性が向上する。なお、基台8は、突出部83を設けた構成としたが、二次端子7bの絶縁性が確保されていれば、突出部83を設けなくても良い。
実施の形態6.
本発明を実施するための実施の形態6に係る半導体装置について、図10、図11を参照して説明する。図10は、実施の形態6に係る半導体装置を示す斜視図である。図11は、実施の形態6に係る半導体装置を製造する一工程を示す斜視図である。図10、図11中、図1と同一符号は同一又は相当部分を示す。実施の形態1において、端子1bを形成したリードフレーム1を封止樹脂10から取り出す際、封止樹脂10の側面から屈曲させて取り出していたのに対し、本実施の形態では、封止樹脂10の上面から取り出す点が異なっている。
本発明を実施するための実施の形態6に係る半導体装置について、図10、図11を参照して説明する。図10は、実施の形態6に係る半導体装置を示す斜視図である。図11は、実施の形態6に係る半導体装置を製造する一工程を示す斜視図である。図10、図11中、図1と同一符号は同一又は相当部分を示す。実施の形態1において、端子1bを形成したリードフレーム1を封止樹脂10から取り出す際、封止樹脂10の側面から屈曲させて取り出していたのに対し、本実施の形態では、封止樹脂10の上面から取り出す点が異なっている。
本実施の形態では、図10に示すように、封止樹脂10の一辺にリードフレームの端子1aに接合された端子台6が設けられ、他辺にリードフレーム1の端子1bが、封止樹脂10の上面から取り出される。ここで、リードフレーム1の端子1aが高電圧となる主回路に接続される主端子、端子1bが低電圧となる制御回路に接続される制御端子となるように、配線回路が形成されている。
図11に、図10のリードフレーム1を備えた半導体装置を製造する一工程を示す。図11に示すように、リードフレーム1は樹脂封止の前にコの字状に屈曲される。この状態で、半導体素子3及び端子台6がリードフレーム1に接合される。その後、金型を用いて封止樹脂10が形成された後、リードフレーム1の封止樹脂10の上面から延出された部分が切除されることで、リードフレーム1の端子1bを形成することができる。
このような構成においても、実施の形態1と同様に、端子台6が半導体素子3と一体的に封止されることで、端子間の絶縁性を確保しながら、半導体装置100の小型化が可能となる。さらに本実施の形態では、端子台6に接合されていないリードフレーム1の端子1bを、制御回路に接続される端子とすることで、封止樹脂10の上面に隣接して配列される構成とした。これによって、封止樹脂10の側面から端子1bが取り出された場合よりも、半導体装置を小型化することができる。ここで、リードフレーム1の端子1bは、半導体素子3搭載面に対向して設けられた制御回路基板12に接続されても良い。
実施の形態7.
本発明を実施するための実施の形態7に係る半導体装置について、図12を参照して説明する。図12は、実施の形態7に係る半導体モジュールを示す断面図である。図12中、図1と同一符号は同一又は相当部分を示す。本実施の形態では、実施の形態1の半導体装置100にヒートシンク16を取り付け、半導体モジュール200とした。
本発明を実施するための実施の形態7に係る半導体装置について、図12を参照して説明する。図12は、実施の形態7に係る半導体モジュールを示す断面図である。図12中、図1と同一符号は同一又は相当部分を示す。本実施の形態では、実施の形態1の半導体装置100にヒートシンク16を取り付け、半導体モジュール200とした。
本実施の形態では、図12に示すように、半導体モジュール200は、半導体装置100の絶縁基材2の金属箔22側に、図示しないシリコーングリースを介して、ヒートシンク16が取り付けられることにより構成される。
封止樹脂10の一辺には、リードフレーム1の端子1aに接合された端子台6が設けられ、他辺からは、リードフレーム1の端子1bが取り出されている。端子台6は、端子部材7の二次端子7bが、封止樹脂10の上部から露出されるように設けられている。ここで、端子1aが高電圧となる主回路に接続される主端子、端子1bが低電圧となる制御回路に接続される制御端子となるように、配線回路が形成されている。
このような構成においても、実施の形態1と同様に、端子間の絶縁性を確保しながら、端子台6が半導体素子3と一体的に封止されることで、半導体装置100の小型化が可能となる。さらに、主回路に接続されるリードフレーム1の端子1aに接合された端子台6は、端子部材7の二次端子7bが、封止樹脂10の上部から露出されるように設けられる構成とした。これによって、封止樹脂10の側面から高電圧となる主端子を取り出した場合よりも、端子とヒートシンク16との間に沿面放電が生じにくくなる。そのため、絶縁性の確保のために、端子とヒートシンク16間の距離を大きくする必要がなくなり、半導体モジュール200の小型化を実現できる。
なお、実施の形態1から7において、絶縁基材2として、絶縁層21と金属箔22が積層された絶縁シートを用いた例を示したが、絶縁基材2として、セラミックに配線パターンが形成された絶縁基板を用いても良い。このとき、リードフレーム1の端子と絶縁基板の配線パターンは、超音波接合、レーザー照射等により接合される。また、半田リフロー等で接合されてもよい。絶縁基板を用いることで、半導体装置100の放熱性を向上させることができる。絶縁基板のセラミックは、例えば、二酸化ケイ素、窒化アルミニウム、窒化ケイ素等を用いることができる。
また、実施の形態1から7において、端子台6を封止樹脂10の一辺に設けた例を示したが、複数個の端子台6を設けても良く、例えば対向する二辺にそれぞれ端子台6を設けても良い。
また、実施の形態1から7において、端子台6に仕切板15を設けた例を示したが、絶縁性を確保できれば、仕切板15の一部又は全部を省略することができる。
100 半導体装置、200 半導体モジュール、1 リードフレーム、1a,1b 端子、2 絶縁基材、21 絶縁層、22 金属箔、3 半導体素子、41,42 半田、5 ワイヤ、6 端子台、7 端子部材、7a 一次端子、7b 二次端子、 8 基台、81 水平部、82 隔壁部、9 接続具、10 封止樹脂、11 段差部、12 制御回路基板、15 仕切板 、16 ヒートシンク、18,19 金型
Claims (9)
- 絶縁基材と、
前記絶縁基材上に設けられたリードフレームと、
前記リードフレームに搭載された半導体素子と、
前記絶縁基材、前記リードフレーム、及び前記半導体素子を一体的に封止する封止樹脂と、
一端が前記封止樹脂内で前記リードフレームに接合され、他端が前記封止樹脂から露出されて外部配線と接続される端子部材、及び一部が前記封止樹脂と接し前記端子部材を支持する基台を具備する端子台とを
備えることを特徴とする半導体装置。 - 基台は、水平部と前記水平部の一端が立ち上った隔壁部を有することを特徴とする請求項1に記載の半導体装置。
- 端子部材は、嵌込口が形成され、前記嵌込口にリードフレームが挿入されて接続されることを特徴とする請求項1に記載の半導体装置。
- 基台は、切込部が形成され、前記切込部には、封止樹脂が充填されていることを特徴とする請求項1に記載の半導体装置。
- 端子台は、複数の端子部材を備え、前記複数の端子部材は、仕切板によって少なくとも1つが仕切られたことを特徴とする請求項1に記載の半導体装置。
- リードフレームは、封止樹脂の上面から突出するように設けられたことを特徴とする請求項1に記載の半導体装置。
- 端子部材の外部配線と接続される他端は、封止樹脂の側面から露出するように設けられたことを特徴とする請求項1に記載の半導体装置。
- リードフレームは、封止樹脂から取り出され、半導体素子が搭載された面に対向して設けられた制御回路基板に接続されることを特徴とする請求項1から7のいずれか1項に記載の半導体装置。
- 請求項1から請求項8のいずれか1項に記載の半導体装置の半導体素子が搭載された面の反対面には、ヒートシンクが取り付けられたことを特徴とする半導体モジュール。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019532357A JP6769556B2 (ja) | 2017-07-28 | 2018-01-23 | 半導体装置及び半導体モジュール |
DE112018003850.5T DE112018003850B4 (de) | 2017-07-28 | 2018-01-23 | Halbleitereinheit und halbleitermodul |
CN201880049400.8A CN110998832B (zh) | 2017-07-28 | 2018-01-23 | 半导体装置以及半导体模块 |
US16/623,402 US11322430B2 (en) | 2017-07-28 | 2018-01-23 | Semiconductor device and semiconductor module with a highest portion of a terminal lower than a highest portion of the mold sealing resin |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017146182 | 2017-07-28 | ||
JP2017-146182 | 2017-07-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019021507A1 true WO2019021507A1 (ja) | 2019-01-31 |
Family
ID=65040494
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/001939 WO2019021507A1 (ja) | 2017-07-28 | 2018-01-23 | 半導体装置及び半導体モジュール |
Country Status (5)
Country | Link |
---|---|
US (1) | US11322430B2 (ja) |
JP (1) | JP6769556B2 (ja) |
CN (1) | CN110998832B (ja) |
DE (1) | DE112018003850B4 (ja) |
WO (1) | WO2019021507A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102022119564A1 (de) | 2022-08-04 | 2024-02-15 | Infineon Technologies Ag | Formgegossenes leistungshalbleitermodul und verfahren zur herstellung desselben |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006269702A (ja) * | 2005-03-24 | 2006-10-05 | Mitsubishi Electric Corp | 電力変換装置 |
US20120306091A1 (en) * | 2011-06-03 | 2012-12-06 | Infineon Technologies Ag | Connecting System for Electrically Connecting Electronic Devices and Method for Connecting an Electrically Conductive First Connector and Electrically Conductive Second Connector |
JP2015207582A (ja) * | 2014-04-17 | 2015-11-19 | 三菱電機株式会社 | 電力半導体装置およびその製造方法 |
WO2016125674A1 (ja) * | 2015-02-02 | 2016-08-11 | 株式会社村田製作所 | 半導体モジュールおよび半導体モジュールの製造方法 |
WO2016199306A1 (ja) * | 2015-06-12 | 2016-12-15 | 三菱電機株式会社 | 端子台付きパワーモジュールおよび端子台付きパワーモジュールの製造方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10150069A (ja) * | 1996-11-21 | 1998-06-02 | Sony Corp | 半導体パッケージ及びその製造方法 |
JPH1117071A (ja) | 1997-06-23 | 1999-01-22 | Hitachi Ltd | 半導体装置 |
JP2001024137A (ja) * | 1999-07-09 | 2001-01-26 | Shinko Electric Ind Co Ltd | リードフレーム及び半導体装置 |
CN102290409B (zh) * | 2003-04-01 | 2014-01-15 | 夏普株式会社 | 发光装置 |
JP4634498B2 (ja) * | 2008-11-28 | 2011-02-16 | 三菱電機株式会社 | 電力用半導体モジュール |
EP2816598B1 (en) * | 2012-02-13 | 2020-03-18 | Panasonic Intellectual Property Management Co., Ltd. | Semiconductor device and method for manufacturing same |
GB2500368A (en) | 2012-02-22 | 2013-09-25 | C G I Internat Ltd | Fire resistant glazing unit with hydrogel interlayer |
US9437508B2 (en) * | 2012-05-15 | 2016-09-06 | Panasonic Intellectual Property Management Co., Ltd. | Method for manufacturing semiconductor device and semiconductor device |
EP2854174B1 (en) * | 2012-05-22 | 2019-02-20 | Panasonic Intellectual Property Management Co., Ltd. | Semiconductor device and method for manufacturing same |
JP2015076488A (ja) | 2013-10-08 | 2015-04-20 | 株式会社デンソー | 半導体装置及びその製造方法 |
JP6451117B2 (ja) * | 2014-04-01 | 2019-01-16 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
EP3217774B1 (en) * | 2016-03-08 | 2018-06-13 | ABB Schweiz AG | Semiconductor module |
JP6621714B2 (ja) * | 2016-07-01 | 2019-12-18 | 三菱電機株式会社 | 半導体装置 |
JP6689708B2 (ja) * | 2016-08-10 | 2020-04-28 | ルネサスエレクトロニクス株式会社 | 電子装置 |
DE102016120778B4 (de) * | 2016-10-31 | 2024-01-25 | Infineon Technologies Ag | Baugruppe mit vertikal beabstandeten, teilweise verkapselten Kontaktstrukturen |
JP6719585B2 (ja) * | 2016-11-29 | 2020-07-08 | 三菱電機株式会社 | 半導体装置、制御装置および半導体装置の製造方法 |
EP3613075B1 (en) * | 2017-05-02 | 2020-11-18 | ABB Schweiz AG | Resin encapsulated power semiconductor module with exposed terminal areas |
JP7155803B2 (ja) * | 2018-09-21 | 2022-10-19 | 株式会社デンソー | 回転角センサおよび回転角センサの製造方法 |
CN112119491A (zh) * | 2018-11-05 | 2020-12-22 | 富士电机株式会社 | 引线框配线构造和半导体模块 |
-
2018
- 2018-01-23 WO PCT/JP2018/001939 patent/WO2019021507A1/ja active Application Filing
- 2018-01-23 DE DE112018003850.5T patent/DE112018003850B4/de active Active
- 2018-01-23 JP JP2019532357A patent/JP6769556B2/ja active Active
- 2018-01-23 US US16/623,402 patent/US11322430B2/en active Active
- 2018-01-23 CN CN201880049400.8A patent/CN110998832B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006269702A (ja) * | 2005-03-24 | 2006-10-05 | Mitsubishi Electric Corp | 電力変換装置 |
US20120306091A1 (en) * | 2011-06-03 | 2012-12-06 | Infineon Technologies Ag | Connecting System for Electrically Connecting Electronic Devices and Method for Connecting an Electrically Conductive First Connector and Electrically Conductive Second Connector |
JP2015207582A (ja) * | 2014-04-17 | 2015-11-19 | 三菱電機株式会社 | 電力半導体装置およびその製造方法 |
WO2016125674A1 (ja) * | 2015-02-02 | 2016-08-11 | 株式会社村田製作所 | 半導体モジュールおよび半導体モジュールの製造方法 |
WO2016199306A1 (ja) * | 2015-06-12 | 2016-12-15 | 三菱電機株式会社 | 端子台付きパワーモジュールおよび端子台付きパワーモジュールの製造方法 |
Also Published As
Publication number | Publication date |
---|---|
DE112018003850T5 (de) | 2020-04-09 |
US11322430B2 (en) | 2022-05-03 |
US20200176361A1 (en) | 2020-06-04 |
JPWO2019021507A1 (ja) | 2019-11-07 |
JP6769556B2 (ja) | 2020-10-14 |
DE112018003850B4 (de) | 2023-04-27 |
CN110998832B (zh) | 2023-10-13 |
CN110998832A (zh) | 2020-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI404177B (zh) | 功率半導體電路裝置及其製造方法 | |
US8324726B2 (en) | Semiconductor device, electrode member and electrode member fabrication method | |
JP6288254B2 (ja) | 半導体モジュールおよびその製造方法 | |
US10818573B2 (en) | Power semiconductor module with heat dissipation plate | |
US9754855B2 (en) | Semiconductor module having an embedded metal heat dissipation plate | |
US10163752B2 (en) | Semiconductor device | |
JP2008199022A (ja) | パワー半導体モジュールおよびその製造方法 | |
JP6705394B2 (ja) | 半導体モジュールおよびインバータ装置 | |
JP2014175444A (ja) | 半導体装置 | |
TW201533857A (zh) | 半導體裝置 | |
JP6149932B2 (ja) | 半導体装置 | |
US10192806B2 (en) | Semiconductor device | |
KR20150108683A (ko) | 반도체모듈 패키지 및 그 제조 방법 | |
JP2016181536A (ja) | パワー半導体装置 | |
JP2005340639A (ja) | 半導体装置及び三相インバータ装置 | |
KR20150108685A (ko) | 반도체모듈 패키지 및 그 제조 방법 | |
JP2006253516A (ja) | パワー半導体装置 | |
JP5075368B2 (ja) | 桶形状のベースボディを備えたパワー半導体モジュール | |
US9698076B1 (en) | Metal slugs for double-sided cooling of power module | |
JP6769556B2 (ja) | 半導体装置及び半導体モジュール | |
JP7512659B2 (ja) | 半導体モジュール及び半導体モジュールの製造方法 | |
JP2007073782A (ja) | 大電力用半導体装置 | |
US20240079375A1 (en) | Bonding tool, semiconductor device manufacturing method, and semiconductor device | |
JP2023168849A (ja) | 半導体装置、及び、半導体装置の製造方法 | |
CN117913059A (zh) | 引脚件、连接件及其制作方法以及功率模块的制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18838288 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019532357 Country of ref document: JP Kind code of ref document: A |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18838288 Country of ref document: EP Kind code of ref document: A1 |