WO2013018137A1 - 表示パネル装置及びその製造方法 - Google Patents
表示パネル装置及びその製造方法 Download PDFInfo
- Publication number
- WO2013018137A1 WO2013018137A1 PCT/JP2011/004380 JP2011004380W WO2013018137A1 WO 2013018137 A1 WO2013018137 A1 WO 2013018137A1 JP 2011004380 W JP2011004380 W JP 2011004380W WO 2013018137 A1 WO2013018137 A1 WO 2013018137A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- film
- drain electrode
- electrode
- source electrode
- layer
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 21
- 238000000034 method Methods 0.000 title description 34
- 239000004065 semiconductor Substances 0.000 claims abstract description 97
- 238000005192 partition Methods 0.000 claims abstract description 91
- 239000000758 substrate Substances 0.000 claims abstract description 57
- 229910052751 metal Inorganic materials 0.000 claims description 59
- 239000002184 metal Substances 0.000 claims description 59
- 238000000059 patterning Methods 0.000 claims description 9
- 239000010408 film Substances 0.000 description 398
- 239000010410 layer Substances 0.000 description 225
- 239000010409 thin film Substances 0.000 description 60
- 238000005401 electroluminescence Methods 0.000 description 38
- 238000007789 sealing Methods 0.000 description 27
- 239000000463 material Substances 0.000 description 26
- 239000002356 single layer Substances 0.000 description 20
- 230000008569 process Effects 0.000 description 18
- 239000000243 solution Substances 0.000 description 16
- 238000004544 sputter deposition Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 238000005530 etching Methods 0.000 description 12
- 239000012044 organic layer Substances 0.000 description 11
- MUBZPKHOEPUJKR-UHFFFAOYSA-N Oxalic acid Chemical compound OC(=O)C(O)=O MUBZPKHOEPUJKR-UHFFFAOYSA-N 0.000 description 9
- 239000011159 matrix material Substances 0.000 description 9
- 238000004140 cleaning Methods 0.000 description 8
- 238000002347 injection Methods 0.000 description 8
- 239000007924 injection Substances 0.000 description 8
- 239000011347 resin Substances 0.000 description 8
- 229920005989 resin Polymers 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 7
- 239000011368 organic material Substances 0.000 description 7
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- -1 polypropylene Polymers 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 238000000576 coating method Methods 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 239000007791 liquid phase Substances 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 4
- 150000004706 metal oxides Chemical class 0.000 description 4
- 239000002904 solvent Substances 0.000 description 4
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- 229920001609 Poly(3,4-ethylenedioxythiophene) Polymers 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 235000006408 oxalic acid Nutrition 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 3
- 230000001681 protective effect Effects 0.000 description 3
- 230000001105 regulatory effect Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- TVIVIEFSHFOWTE-UHFFFAOYSA-K tri(quinolin-8-yloxy)alumane Chemical compound [Al+3].C1=CN=C2C([O-])=CC=CC2=C1.C1=CN=C2C([O-])=CC=CC2=C1.C1=CN=C2C([O-])=CC=CC2=C1 TVIVIEFSHFOWTE-UHFFFAOYSA-K 0.000 description 3
- 229910001316 Ag alloy Inorganic materials 0.000 description 2
- 229920001665 Poly-4-vinylphenol Polymers 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 239000004743 Polypropylene Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- MGRWKWACZDFZJT-UHFFFAOYSA-N molybdenum tungsten Chemical compound [Mo].[W] MGRWKWACZDFZJT-UHFFFAOYSA-N 0.000 description 2
- IBHBKWKFFTZAHE-UHFFFAOYSA-N n-[4-[4-(n-naphthalen-1-ylanilino)phenyl]phenyl]-n-phenylnaphthalen-1-amine Chemical compound C1=CC=CC=C1N(C=1C2=CC=CC=C2C=CC=1)C1=CC=C(C=2C=CC(=CC=2)N(C=2C=CC=CC=2)C=2C3=CC=CC=C3C=CC=2)C=C1 IBHBKWKFFTZAHE-UHFFFAOYSA-N 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- SLIUAWYAILUBJU-UHFFFAOYSA-N pentacene Chemical compound C1=CC=CC2=CC3=CC4=CC5=CC=CC=C5C=C4C=C3C=C21 SLIUAWYAILUBJU-UHFFFAOYSA-N 0.000 description 2
- IEQIEDJGQAUEQZ-UHFFFAOYSA-N phthalocyanine Chemical compound N1C(N=C2C3=CC=CC=C3C(N=C3C4=CC=CC=C4C(=N4)N3)=N2)=C(C=CC=C2)C2=C1N=C1C2=CC=CC=C2C4=N1 IEQIEDJGQAUEQZ-UHFFFAOYSA-N 0.000 description 2
- 229920000553 poly(phenylenevinylene) Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229920001155 polypropylene Polymers 0.000 description 2
- 150000004032 porphyrins Chemical class 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 238000000638 solvent extraction Methods 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 239000002344 surface layer Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 125000001637 1-naphthyl group Chemical group [H]C1=C([H])C([H])=C2C(*)=C([H])C([H])=C([H])C2=C1[H] 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910016048 MoW Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 239000003513 alkali Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- HFACYLZERDEVSX-UHFFFAOYSA-N benzidine Chemical compound C1=CC(N)=CC=C1C1=CC=C(N)C=C1 HFACYLZERDEVSX-UHFFFAOYSA-N 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000004090 dissolution Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 239000012466 permeate Substances 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 239000002985 plastic film Substances 0.000 description 1
- 229920006255 plastic film Polymers 0.000 description 1
- 229920000058 polyacrylate Polymers 0.000 description 1
- 229920000767 polyaniline Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/125—Active-matrix OLED [AMOLED] displays including organic TFTs [OTFT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
Definitions
- the present invention relates to a display panel device and a manufacturing method thereof, and more particularly to a display panel device including a thin film transistor in which a semiconductor layer is formed in a partition and a manufacturing method thereof.
- TFTs Thin film transistors
- active matrix drive type display devices such as liquid crystal display devices or organic EL (Electro Luminescence) display devices.
- a thin film transistor using silicon as a semiconductor layer is generally used, but in recent years, a thin film transistor capable of forming a semiconductor layer by a liquid phase process has attracted attention.
- a thin film transistor capable of forming a semiconductor layer by a liquid phase process has attracted attention.
- an organic thin film transistor using an organic material or the like as a semiconductor layer has attracted attention.
- Thin film transistors capable of forming a semiconductor layer by these liquid phase processes have a low process temperature, and a flexible material (for example, a resin such as plastic) can be used for a substrate.
- Patent Document 1 discloses a bottom-gate organic thin film transistor.
- a conventional organic thin film transistor includes a gate electrode, a gate insulating film, a pair of source and drain electrodes (source / drain electrodes), and a partition wall portion having an opening on the electrode at the gate, and in the opening of the partition wall portion.
- An organic semiconductor layer formed by an inkjet method is provided.
- the organic thin film transistor thus configured is used as a driving transistor or a switching transistor provided for each pixel in a TFT array substrate including a plurality of pixels arranged in a matrix, for example. Further, in the organic thin film transistor of each pixel, a source / drain electrode is extended to function as a wiring.
- the wiring in the pixel circuit section becomes longer, the wiring resistance becomes higher, and the quality of the display image deteriorates.
- the material and structure of the source / drain electrode are required not only as a thin film transistor but also as a wiring. .
- a partition wall is formed to partition the semiconductor layer.
- a residue of the partition wall may remain on the surface of the source / drain electrode. If there is a residue on the source / drain electrode, there is a problem that the crystallinity of the semiconductor layer in the portion in contact with the source / drain electrode is deteriorated and TFT characteristics are deteriorated.
- an insulating layer is formed so as to cover the thin film transistor in order to flatten the drive circuit portion, and a pixel electrode of the display element is formed on the insulating layer.
- the source / drain electrode and the pixel electrode are connected through a contact hole formed in the insulating layer.
- the insulating layer is baked, the surface of the source / drain electrode in the contact hole portion is exposed to a high-temperature atmosphere. An oxide film is formed on the surface.
- the contact resistance between the source / drain electrode and the pixel electrode is increased, and there is a problem that the contact resistance value varies and the yield decreases.
- the present invention has been made in order to solve the above-described problem, and provides a source / drain electrode that can be made to have a low resistance wiring, can realize a good contact with a pixel electrode, and can realize excellent TFT characteristics. It is an object of the present invention to provide a display panel device including a thin film transistor and a manufacturing method thereof.
- one embodiment of a display panel device includes a substrate, a gate electrode formed on the substrate, a gate insulating film formed on the gate electrode, and the gate insulation.
- a first source electrode formed on the film; a second source electrode formed on the first source electrode; a first drain electrode formed on the gate insulating film; and on the first drain electrode.
- a contact hole for connecting a rain electrode or the second source electrode, and the film structure of the second source electrode and the second drain electrode is a film of the first source electrode and the first drain electrode. Sparser than structure.
- the wiring can be reduced in resistance.
- FIG. 1 is a cross-sectional view showing a configuration of one pixel of a display panel device according to an embodiment of the present invention.
- FIG. 2A is a diagram showing a Thornton model in which a film structure is modeled when sputtering film formation is performed under various film formation conditions.
- FIG. 2B is a diagram illustrating a relationship between a low-density film and a high-density film in a single Mo layer and sheet resistance.
- FIG. 3 is a cross-sectional view for explaining each step in the method of manufacturing the display panel device according to the embodiment of the present invention.
- FIG. 4 is a diagram showing the relationship between the Mo film formed by sputtering and the contact resistance value between the Mo film and the lower electrode.
- FIG. 5 is a graph showing the relationship between the film density of the source / drain electrodes in the thin film transistor and the current-voltage characteristics of the thin film transistor.
- FIG. 6 is a diagram for explaining in detail a part of the manufacturing process in the display panel device according to the embodiment of the present invention.
- FIG. 7 is a diagram showing a process of a method for manufacturing a display panel device according to a modification of the embodiment of the present invention.
- FIG. 8 shows the relationship between the film thickness of the low-density film and the etching time when the second source electrode and the second drain electrode (low-density film on which the oxide film is formed) according to the embodiment of the present invention is wet-etched. It is a figure which shows a relationship.
- FIG. 9 is a partially cutaway perspective view showing a schematic configuration of the display panel device according to the embodiment of the present invention.
- FIG. 10 is a diagram showing a circuit configuration of a pixel in the display panel device according to the embodiment of the present invention.
- One aspect of the display panel device includes a substrate, a gate electrode formed on the substrate, a gate insulating film formed on the gate electrode, and a first formed on the gate insulating film.
- the film structure of the upper second source electrode and the second drain electrode is sparser than the film structure of the lower first source electrode and the first drain electrode. That is, the source electrode and the drain electrode are stacked structures of an upper layer film (second source electrode, second drain electrode) made of a low density film and a lower layer film (first source electrode, first drain electrode) made of a high density film. Therefore, the wiring resistance of the source electrode and the drain electrode can be reduced. Thereby, the quality of a display image can be improved.
- the upper layer film of the source electrode and the drain electrode is a low-density film that is easily dissolved
- the surface oxide film generated in the low-density film can be easily removed, and the removal of the surface oxide film
- the residue of the partition layer remaining on the surface of the low density film can also be removed.
- the crystallinity of the semiconductor layer in contact with the low density film can be improved.
- the low-density film is easily oxidized, an oxide film can be easily formed at the interface between the semiconductor layer and the low-density film, so that charge injection characteristics between the source or drain electrode and the semiconductor layer can be obtained. Can also be improved. Accordingly, a thin film transistor having excellent on characteristics can be realized.
- the surface oxide film of the second drain electrode which is a low-density film, can be easily removed, so that the surface oxide film of the second drain electrode in the contact hole can be easily removed. it can. Thereby, since the contact resistance between the second drain electrode and the pixel electrode can be reduced, a good contact between the drain electrode and the pixel electrode can be realized.
- the sheet resistance of the first source electrode and the first drain electrode is smaller than the sheet resistance of the second source electrode and the second drain electrode.
- the sheet resistance of the first source electrode and the first drain electrode is 0.5 to 5 ⁇ / ⁇
- the sheet resistance of the second source electrode and the second drain electrode is 80 to 140 ⁇ . / ⁇ is preferred.
- the first source electrode and the first drain electrode can be formed into a desired high-density film, and the second source electrode and the second drain electrode can be formed into a desired low-density film.
- the second drain electrode has a film thickness in a portion in contact with the semiconductor layer smaller than a film thickness in a portion not in contact with the semiconductor layer, and the contact hole. It is preferable that the hollow part is formed in the part corresponding to.
- the surface oxide film of the second drain electrode can be removed, there is no partition layer residue in the semiconductor layer formation region, and good contact is obtained in the pixel electrode and the contact region. Can be realized.
- the film thickness of the second source electrode and the second drain electrode is 20 nm or more.
- the lower first source electrode and the first drain electrode are not removed.
- a first step of forming a gate electrode on a substrate, a second step of forming a gate insulating film on the gate electrode, and the gate insulating film A third step of forming a first metal film thereon, a fourth step of forming a second metal film having a sparser film structure on the first metal film than the film structure of the first metal film;
- a source electrode and a drain electrode having a laminated structure in which the low-density film that is the second metal film is the upper film and the high-density film that is the first metal film is the lower film. Thereby, the wiring resistance of the source electrode and the drain electrode can be reduced.
- the upper layer film of the source electrode and the drain electrode is a low-density film that is easy to dissolve
- the surface oxide film generated in the low-density film can be easily removed in the step of forming the partition wall.
- the partition wall residue remaining on the surface of the low-density film can be removed.
- the crystallinity of the semiconductor layer in contact with the low density film can be improved, and a thin film transistor having excellent on characteristics can be realized.
- the seventh step when the opening is formed in the partition wall layer, a part of the upper layer of the second metal film is removed, and at the same time, It is preferable to remove the residue of the partition wall layer on the second metal film.
- a surface oxide film formed on the drain electrode exposed from the contact hole is removed between the tenth step and the eleventh step. It is preferable to include a process.
- the second metal film that is the surface layer of the drain electrode is a low-density film
- the surface oxide film of the second metal film can be easily removed. Thereby, the contact resistance between the second drain electrode and the pixel electrode can be reduced.
- a recess is formed in the second metal film in the drain electrode exposed from the contact hole. Is preferred.
- the recess is formed by removing the surface oxide film of the second metal film.
- the drain electrode and the pixel electrode can be brought into contact with each other through the recess having no surface oxide film.
- the display panel device is an organic EL display device having a pixel portion (display portion) in which a plurality of pixels are arranged in a matrix, and is formed so as to correspond to each pixel. And a TFT layer including a pixel circuit portion including a thin film transistor and a wiring.
- the pixel circuit portion includes a driving transistor for pixel driving and a switching transistor for pixel selection formed so as to correspond to each pixel, a source wiring, a gate wiring, a power supply line, and other various wirings.
- FIG. 1 is a cross-sectional view showing a configuration of one pixel of a display panel device according to an embodiment of the present invention.
- a display panel device 100 includes a substrate 1, a gate electrode 2, a gate insulating film 3, a source electrode 4, a drain electrode 5, a first partition wall 6, and a semiconductor layer formed on the substrate 1. 7, the insulating layer 8 formed so as to cover the thin film transistor 110, and the organic material including the lower electrode 9, the second partition 10, the organic layer 11, and the upper electrode 12 formed on the insulating layer 8.
- An EL element 120, a sealing layer 13 formed so as to cover the organic EL element 120, and a sealing substrate 14 are provided.
- the thin film transistor 110 is formed by applying a semiconductor layer 7 serving as a channel layer in the opening of the first partition wall 6.
- the thin film transistor 110 in the present embodiment is an organic thin film transistor in which the semiconductor layer 7 is made of an organic material.
- the thin film transistor 110 is a bottom-gate thin film transistor.
- a plurality of thin film transistors 110 are formed in an array on the substrate 1.
- the thin film transistor 110 shown in FIG. 1 is a p-channel driving transistor, and the drain electrode 5 is electrically connected to the lower electrode 9 of the organic EL element 120. Note that the switching transistor is not shown in FIG.
- each component of the thin film transistor 110 will be described in detail.
- the substrate 1 is a glass substrate made of, for example, quartz glass or non-alkali glass.
- the substrate 1 may be a flexible flexible substrate such as a plastic film.
- the gate electrode 2 is patterned in a predetermined shape on the substrate 1.
- the gate electrode 2 has a single-layer structure or a multilayer structure such as a conductive material or an alloy thereof, for example, molybdenum (Mo), aluminum (Al), copper (Cu), tungsten (W), titanium (Ti), chromium. (Cr), molybdenum tungsten (MoW) or the like is used.
- the gate insulating film 3 (gate insulating layer) is formed on the gate electrode 2.
- the gate insulating film 3 is formed on the entire surface of the substrate 1 so as to cover the gate electrode 2.
- the gate insulating film 3 can be formed of an inorganic insulating film made of a single layer film or a laminated film such as a silicon oxide film or a silicon nitride film.
- the gate insulating film 3 can also be formed of an organic insulating film such as polyimide, polyvinyl phenol, or polypropylene.
- a pair of the source electrode 4 and the drain electrode 5 are formed on the gate insulating film 3 and are arranged to face each other with a predetermined interval above the gate electrode 2.
- the source electrode 4 and the drain electrode 5 can be made of a conductive material or an alloy thereof, and can be formed using, for example, Mo, W, MoW, or the like.
- the source electrode 4 includes a plurality of layers.
- the source electrode 4 includes a first source electrode 41 formed on the surface of the gate insulating film 3 and a second source electrode 42 formed on the first source electrode 41. It consists of two layers.
- the first source electrode 41 and the second source electrode 42 are composed of different film qualities, the lower first source electrode 41 is a high-density film, and the upper second source electrode 42 is a low-density film. . That is, the film structure of the upper second source electrode 42 is sparser than the film structure of the lower first source electrode 41. Conversely, the film structure of the lower first source electrode 41 is denser than the film structure of the upper second source electrode 42.
- the sheet resistance of the first source electrode 41 is smaller than the sheet resistance of the second source electrode 42.
- the sheet resistance of the first source electrode 41 is 0.5 to 5 [ ⁇ / ⁇ ]
- the sheet resistance of the second source electrode 42 is 80 to 140 [ ⁇ / ⁇ ].
- the film thickness of the second source electrode 42 that is a low-density film is thinner than the film thickness of the first source electrode 41 that is a high-density film.
- the thickness of the first source electrode 41 can be set to 50 to 800 nm.
- the drain electrode 5 is also composed of a plurality of layers.
- the first drain electrode 51 formed on the surface of the gate insulating film 3 and the first drain electrode 51 formed on the first drain electrode 51 are used. It consists of two layers with two drain electrodes 52.
- the first drain electrode 51 and the second drain electrode 52 are composed of different film qualities, the lower first drain electrode 51 is a high-density film, and the upper second drain electrode 52. Is a low density film. That is, the film structure of the upper second drain electrode 52 is sparser than the film structure of the lower first drain electrode 51, and conversely, the film structure of the lower first drain electrode 51 is the upper second drain electrode.
- the sheet resistance of the lower first drain electrode 51 is smaller than the sheet resistance of the upper second drain electrode 52, similar to the source electrode 4.
- the sheet resistance of the first drain electrode 51 is 0.5 to 5 [ ⁇ / ⁇ ]
- the sheet resistance of the second drain electrode 52 is 80 to 140 [ ⁇ / ⁇ ].
- the film thickness of the second drain electrode 52 that is a low-density film is smaller than the film thickness of the first drain electrode 51 that is a high-density film.
- the thickness of the first drain electrode 51 can be set to 50 to 800 nm.
- the pair of source electrode 4 and drain electrode 5 includes an upper layer film (second source electrode 42 and second drain electrode 52) and a lower layer film (first source electrode 41 and first drain electrode 51). Since they are formed in the same layer, the first source electrode 41 and the first drain electrode 51 located in the lower layer have the same material and the same film thickness. Similarly, the second source electrode 42 and the second drain electrode 52 located in the upper layer have the same material and the same film thickness. The sheet resistance of the first source electrode 41 and the sheet resistance of the first drain electrode 51 are the same value, and the sheet resistance of the second source electrode 42 and the sheet resistance of the second drain electrode 52 are the same value. In the present embodiment, the first source electrode 41, the second source electrode 42, the first drain electrode 51, and the second drain electrode 52 are all formed of Mo.
- the drain electrode 5 in the present embodiment has a portion opposite to the semiconductor layer 7 extending.
- the portion where the drain electrode 5 is extended functions as a wiring (wiring layer) for connecting to another conductive portion, and is a connection wiring to the lower electrode 9 of the organic EL element 120 in the present embodiment.
- a portion on the side opposite to the side in contact with the semiconductor layer 7 is a wiring with the partition wall of the first partition wall portion 6 formed on the drain electrode 5 as a boundary. That is, the drain electrode 5 is a portion connected to the semiconductor layer 7 with the partition wall of the first partition wall 6 interposed therebetween, and the other is a portion connected to the lower electrode 9.
- the first partition wall 6 is a TFT bank layer formed in the TFT layer, and is formed on the source electrode 4 and the drain electrode 5.
- the first partition wall portion 6 includes an opening that partitions the semiconductor layer 7 for each pixel and a partition wall (bank) that regulates the periphery of the semiconductor layer 7.
- the partition walls of the first partition wall section 6 have a function of regulating the applied semiconductor layer 7. For example, when a solvent for forming the semiconductor layer 7 is applied, the flow of the solvent is stopped. Further, the opening of the first partition wall 6 is configured to expose a part of the source electrode 4, a part of the drain electrode 5, and a part of the gate insulating film.
- the opening of the first partition wall 6 includes a part of the upper surface of the second source electrode 42 on the semiconductor layer 7 side, the side surface of the first source electrode 41, the surface of the gate insulating film 3 above the gate electrode 2, It is formed so as to expose a part of the side surface of the first drain electrode 51 and the upper surface of the second drain electrode 52 on the semiconductor layer 7 side.
- the partition wall portion of the first partition wall portion 6 can be formed using a photosensitive resin such as a resist, and the opening can be formed by partially exposing and developing the photosensitive resin.
- a photosensitive resin such as a resist
- the semiconductor layer 7 is formed in the opening of the first partition wall 6 so as to be in contact with at least the source electrode 4 and the drain electrode 5.
- the semiconductor layer 7 functions as a channel layer of the thin film transistor and is formed above the gate electrode 2.
- the semiconductor layer 7 is formed on the gate insulating film 3 between the source electrode 4 and the drain electrode 5, on the source electrode 4, and on the drain electrode 5. It is formed from the upper surface of the electrode 42 to the upper surface of the second drain electrode 52 of the drain electrode 5.
- the semiconductor layer 7 is a coating type semiconductor layer, and can be formed by applying a predetermined material such as a solvent into the opening of the first partition wall portion 6 and crystallizing it by a printing method such as an inkjet method.
- a predetermined material such as a solvent
- Examples of the coating type semiconductor layer 7 include an organic semiconductor layer using a pentacene, phthalocyanine-based, or porphyrin-based soluble organic material, or an oxidation using a transparent amorphous oxide semiconductor such as IGZO (InGaZnO x ).
- IGZO InGaZnO x
- an organic material is used for the semiconductor layer 7.
- a protective film may be formed in the opening of the first partition wall 6 so as to cover the semiconductor layer 7 in order to protect the semiconductor layer 7.
- a high molecular material such as acrylic polymer or a low molecular weight organic material such as acrylic monomer can be used. By forming the protective film, entry of moisture, oxygen, or the like into the semiconductor layer 7 can be suppressed.
- the insulating layer 8 is formed above the semiconductor layer 7.
- the insulating layer 8 is a planarized insulating layer formed over the entire surface of the substrate 1 so as to cover the plurality of thin film transistors 110. That is, the insulating layer 8 is an interlayer insulating film that suppresses the generation of leakage current between the layers, and is a thick planarizing film that planarizes the surface of the thin film transistor 110.
- the insulating layer 8 can be formed using, for example, an organic material such as a resist or an inorganic material such as SOG (Spin On Glass).
- the insulating layer 8 is provided with a contact hole 8H for connecting the lower electrode 9 of the organic EL element 120 and the drain electrode 5 (extended portion of the drain electrode 5).
- the contact hole 8H is formed by removing the insulating layer 8 on the drain electrode 5. By forming the contact hole 8H, the surface of the drain electrode 5, that is, the surface of the second drain electrode 52 can be exposed, and the second drain electrode 52 and the lower electrode 9 are connected through the contact hole 8H. be able to.
- the organic EL element 120 in the present embodiment is a top emission type organic EL element, and is formed on the insulating layer 8 in pixel units (light emission units).
- the lower electrode 9 is formed on the insulating layer 8 and functions as a pixel electrode of the organic EL element 120 as an anode from which current flows from the drive circuit unit. Moreover, since the organic EL element 120 in this Embodiment is a top emission type, the lower electrode 9 is comprised as a reflective electrode.
- the lower electrode 9 as the reflective electrode is, for example, a single layer structure of a reflective metal such as Al or silver alloy APC, or a transparent metal oxide such as indium tin oxide (ITO) and a silver alloy APC. It can be a two-layer structure with a reflective metal.
- the lower electrode 9 is formed separately for each pixel. In the case of a bottom emission type organic EL element, the lower electrode 9 is a transparent electrode made of only a transparent metal oxide such as ITO.
- the lower electrode 9 is electrically connected to the drain electrode 5 of the thin film transistor 110 through the contact hole 8H penetrating the insulating layer 8.
- the lower electrode 9 is formed in contact with the second drain electrode 52 of the low density layer exposed at the bottom of the contact hole 8H. As a result, a current corresponding to the data voltage supplied from the source wiring is supplied to the lower electrode 9 from the drain electrode 5 of the thin film transistor 110 as the driving transistor.
- the organic layer 11 is an organic EL layer that is formed on the lower electrode 9 in units of pixels and includes a light emitting layer made of a predetermined organic light emitting material.
- the light emitting layer emits light when the light emitting material of the light emitting layer is excited by energy generated by recombination of injected electrons and holes when a predetermined voltage is applied to the lower electrode 9 and the upper electrode 12.
- the light-emitting layer has, for example, a stacked structure using ⁇ -NPD (Bis [N- (1-naphthyl) -N-phenyl] benzidine) as a lower layer and Alq3 (tris- (8-hydroxyquinoline) aluminum) as an upper layer. can do.
- the organic layer 11 includes a hole injection layer, a hole transport layer, an electron transport layer, or an electron injection layer in addition to the light emitting layer, and is configured by laminating all or part of these layers.
- a compound such as PEDOT (polyethylenedioxythiophene) can be used as the hole injection layer, and triferamine, polyaniline, or the like can be used as the hole transport layer.
- PEDOT polyethylenedioxythiophene
- PSV polyphenylene vinylene
- the upper electrode 12 is a cathode from which current flows to the drive circuit unit, and has a function of injecting electrons into the light emitting layer by applying a negative voltage to the light emitting layer with respect to the lower electrode 9.
- the upper electrode 12 is a transparent electrode formed to face the lower electrode 9 and is formed on the organic layer 11. Note that the upper electrode 12 in the present embodiment is a common electrode formed so as to be common to each pixel.
- the upper electrode 12 is preferably made of a material and a structure having high transmittance, and can be made of a transparent metal oxide such as ITO or indium zinc oxide (IZO). In the present embodiment, the potential of the upper electrode 12 is the ground potential.
- the second partition 10 is an EL bank layer formed on the organic EL layer, and is formed on the insulating layer 8.
- the second partition 10 includes an opening for separating and partitioning the organic layer 11 for each pixel, and a partition (bank) that regulates the periphery of the organic layer 11.
- the partition wall portion of the second partition wall portion 10 can be formed using a photosensitive resin such as a resist, and the opening can be formed by partially exposing and developing this photosensitive resin.
- the sealing layer 13 functions as an adhesive layer that joins the substrate 1 on which the organic EL element 120 is formed and the sealing substrate 14, and also functions as a protective layer that seals and protects the organic EL element 120. .
- a material of the sealing layer 13 for example, an acrylic resin or an epoxy resin can be used.
- a thin film sealing layer may be formed between the upper electrode 12 and the sealing layer 13 in order to further protect the organic EL element 120 from moisture and oxygen.
- a transparent insulating material such as silicon nitride (SiN) or silicon oxynitride (SiON) can be used.
- the sealing substrate 14 is a substrate that seals the organic EL element 120 and protects the organic EL element 120 from the outside. That is, the sealing substrate 14 forms the outer surface of the display panel device 100. Further, the sealing substrate 14 transmits light emitted from the light emitting layer of the organic EL element 120. A desired image is displayed on the sealing substrate 14 when the organic EL element 120 corresponding to each of the plurality of pixels emits light as desired.
- a transparent glass substrate can be used as the sealing substrate 14.
- the source electrode 4 and the drain electrode 5 are such that the lower first source electrode 41 and the first drain electrode 51 are high-density films, and the upper second source electrode 42.
- the second drain electrode 52 is a low density film. That is, the film structure of the second source electrode 42 and the second drain electrode 52 is sparser than the film structure of the first source electrode 41 and the first drain electrode 51.
- FIG. 2A shows a Thornton model that models the film structure when sputter deposition is performed under various deposition conditions (Source: Hiroshi Ichimura and Masaru Ikenaga, “Basics and Applications of Thin Films by Plasma Processes”, Nikkan Kogyo Shimbun) (2005)).
- FIG. 2B is a diagram illustrating a relationship between a low-density film and a high-density film in a single Mo layer and sheet resistance.
- the film structure when the film is formed by sputtering includes a region (Zone 1) that becomes a porous film structure and a dense film structure depending on the film formation conditions of Ar pressure (sputtering pressure) and substrate temperature.
- Region (ZoneT) a region having a film structure of columnar particles, and a region (Zone3) having a film structure of recrystallized crystal particles.
- the first source electrode 41 and the first drain electrode 51 in the lower layer of the source electrode 4 and the drain electrode 5 are Mo single-layer high-density films, and are formed under the conditions indicated by the arrow H in FIG. 2A. It is filming.
- the first source electrode 41 and the first drain electrode 51, which are high-density films have a ZoneT film structure, that is, a dense film structure.
- the upper second source electrode 42 and second drain electrode 52 in the source electrode 4 and the drain electrode 5 are low-density films of a Mo single layer, and are formed under the conditions indicated by the arrow L in FIG. 2A. .
- the second source electrode 42 and the second drain electrode 52 which are low-density films, have a Zone 1 film structure, that is, a porous film structure.
- the film quality of the second source electrode 42 and the second drain electrode 52 which are low density films is sparse compared to the film quality of the first source electrode 41 and the first drain electrode 51 which are high density films.
- the low-density film has a porous film structure, and it is considered that the ratio of Mo per unit deposition is smaller than that of the high-density film having a dense structure.
- the deposition conditions (sputtering pressure) of the high-density film and the low-density film are 0.16 Pa and 1.0 Pa, respectively.
- the substrate temperature was 50 ° C. for all.
- the first source electrode 41 and the first drain electrode 51 which are high-density films, can have lower resistance than the second source electrode 42 and the second drain electrode 52, which are low-density films.
- the resistance of the source electrode 4 and the drain electrode 5 can be reduced as compared with the case where the source electrode and the drain electrode are formed only by a single layer of the same film thickness and a low density film. As a result, the resistance of the wiring portions of the source electrode 4 and the drain electrode 5 can be reduced.
- FIG. 3 is a cross-sectional view for explaining each step in the method of manufacturing the display panel device according to the embodiment of the present invention.
- a substrate 1 is prepared.
- a transparent glass substrate is prepared as the substrate 1.
- An undercoat layer may be formed on the substrate 1 as necessary.
- a gate electrode 2 having a predetermined shape is formed on the substrate 1. Specifically, the gate electrode 2 is deposited on the substrate 1 to form a gate metal film, and then the gate metal film is patterned by photolithography and etching to form the gate electrode 2 having a predetermined shape.
- the gate metal film can be formed by sputtering or vapor deposition, and wet etching or dry etching can be used for etching the gate metal film.
- a gate insulating film 3 is formed on the gate electrode 2.
- the gate insulating film 3 is formed on the entire surface of the substrate 1 and can be formed by a plasma CVD (Chemical Vapor Deposition) method or a coating method depending on the material.
- a plasma CVD Chemical Vapor Deposition
- the gate insulating film 3 can be formed by a plasma CVD method.
- an organic insulating film such as polyimide, polyvinylphenol, or polypropylene is used as the gate insulating film 3
- the gate insulating film 3 can be formed by a coating method.
- the high-density metal film HM (first metal film), which is a high-density film, is formed by depositing under predetermined film-forming conditions.
- the high-density metal film HM made of a Mo single-layer high-density film is formed by sputtering.
- the conditions for ZoneT shown in FIG. 2A were used as the film forming conditions. Thereby, the high-density metal film HM having a dense film structure can be formed.
- a material that becomes the upper layer film (second source electrode 42 and second drain electrode 52) of the source electrode 4 and the drain electrode 5 is formed on the entire surface of the high-density metal film HM.
- a low-density metal film LM (second metal film), which is a low-density film, is formed by depositing under predetermined film-forming conditions.
- the low density metal film LM made of a Mo single layer low density film is formed by sputtering.
- the conditions for Zone 1 shown in FIG. 2A were used as the film forming conditions.
- the low-density metal film LM having a porous structure whose film structure is sparser than the high-density metal film HM can be formed.
- the high-density metal film HM and the low-density metal film LM can be formed by continuous film formation without being exposed to the atmosphere.
- a laminated film of the high-density metal film HM and the low-density metal film LM can be formed by changing the film formation condition of sputtering during the film formation from ZoneT to Zone1.
- the source electrode 4 and the drain electrode 5 having a predetermined shape are formed. Form.
- the electrode 5 can be patterned simultaneously.
- the gate insulating film 3 is exposed in the region where the high-density metal film HM and the low-density metal film LM are removed by this etching. Note that etching of the laminated film of the high-density metal film HM and the low-density metal film LM can be performed using wet etching or dry etching.
- the wiring configured by extending the source electrode 4 and the drain electrode 5 can also be patterned. That is, the wiring constituted by the extended portions of the source electrode 4 and the drain electrode 5 can be simultaneously formed using the same material for the source electrode 4 and the drain electrode 5, so that the lower layer film is a high-density film. It is possible to form a low resistance wiring composed of a laminated film whose upper layer film is a low density film.
- a partition wall layer 6R is formed on the entire upper surface of the substrate 1 by applying the material of the first partition wall 6. As a result, a partition layer 6R is formed on the exposed gate insulating film 3 and on the source electrode 4 and the drain electrode 5.
- the partition wall layer 6R is formed using a photosensitive resin.
- the partition wall layer 6R by patterning the partition wall layer 6R, a part of the gate insulating film 3, the source electrode 4 and the drain electrode 5 between the source electrode 4 and the drain electrode 5 is obtained.
- the first partition wall 6 having a predetermined shape is formed by forming an opening so as to be exposed again. As a result, a partition having a predetermined shape is formed on the source electrode 4 and the drain electrode 5.
- the opening of the first partition wall portion 6 is formed so as to expose the upper surfaces of the end portions of both the source electrode 4 and the drain electrode 5 facing each other.
- a partition wall (bank) that is an inner wall of the opening of the first partition wall portion 6 is formed in a frame shape so as to surround the gate electrode 2 above the gate electrode 2. Further, the partition layer 6R on the drain electrode 5 in the contact portion between the drain electrode 5 and the lower electrode 9 is removed, and the second drain electrode 52 of the drain electrode 5 is exposed.
- the partition layer 6R can be patterned by exposing and developing the partition layer 6R.
- a solution containing a semiconductor material (semiconductor solution) is applied into the opening of the first partition wall 6 by an inkjet method.
- the solution containing the semiconductor material spreads on the exposed upper surface of the gate insulating film 3 and also on the upper surfaces of the opposite end portions of the source electrode 4 and the drain electrode 5, and the upper surface of the gate insulating film 3 and the source electrode 4. And it is applied with a substantially uniform film thickness on the upper surface of the drain electrode 5.
- the semiconductor solution spread in the opening is guarded by the partition wall (inner wall of the opening) of the first partition wall portion 6, and the application region of the semiconductor solution is regulated. Thereby, it is possible to prevent the semiconductor solution from flowing out of the opening of the first partition wall 6.
- the method of applying a solution containing a semiconductor material is not limited to the ink jet method, and may be a known solution process.
- a predetermined heat treatment is performed to dry the solution containing the semiconductor material, and the semiconductor material is crystallized.
- a semiconductor layer 7 having a predetermined shape whose outer periphery is regulated can be formed in the opening of the first partition wall portion 6.
- the semiconductor layer 7 can be formed over the upper surfaces of the source electrode 4 and the drain electrode 5 and the upper surface of the gate insulating film 3.
- the application of the semiconductor solution by the above-described ink jet method is preferably performed by dropping it in the vicinity of the center of the opening of the first partition wall 6.
- the semiconductor solution spreads uniformly in the region surrounded by the opening of the first partition wall 6, so that the semiconductor layer 7 can be formed with a more uniform film thickness.
- a pentacene, phthalocyanine-based, or porphyrin-based soluble organic semiconductor material can be used as the semiconductor material.
- the predetermined heat treatment is preferably a temperature at which the semiconductor material contained in the solution does not thermally decompose and crystallize, and can evaporate the solvent of the solution. In this embodiment, the heat treatment is performed at a temperature of about 200 ° C.
- an insulating layer 8 is formed on the entire surface of the substrate 1 including the upper portion of the semiconductor layer 7.
- the insulating layer 8 is formed with a desired thickness so that the surface thereof is planarized.
- the insulating layer 8 can be formed by applying and baking a predetermined material such as SOG.
- a contact hole 8H is formed in the insulating layer 8 on the drain electrode 5 in a region opposite to the semiconductor layer 7 across the partition of the first partition 6. A part of the drain electrode 5 is exposed.
- a lower electrode 9 is formed on the insulating layer 8 and on the drain electrode 5 exposed from the contact hole 8H.
- the lower electrode 9 can be formed, for example, by forming a metal film by sputtering and patterning the metal film by photolithography and wet etching.
- a second partition 10 having a plurality of openings corresponding to matrix pixels is formed by patterning a photosensitive resin.
- the organic layer 11 is formed in the opening of the second partition 10.
- the organic layer 11 is formed, for example, by spin coating a PEDOT solution to form a hole injection layer, and laminating ⁇ -NPD and Alq3 on the hole injection layer by vacuum deposition to form a light emitting layer.
- a compound such as a nitro-substituted fluorenone derivative can be formed thereon by spin coating or the like to form an electron transport layer.
- the upper electrode 12 made of ITO is formed on the organic layer 11 by sputtering. Thereby, the organic EL element 120 is produced.
- a sealing layer 13 is applied on the upper electrode 12, and a sealing substrate 14 is disposed thereon.
- a color filter light control layer
- the sealing substrate 14 is disposed on the applied sealing layer 13 with the surface on which the color filter is formed facing the upper electrode 12.
- the sealing layer 13 is cured by applying heat or energy rays while pressing the sealing substrate 14 downward from the upper surface side. Thereby, the sealing substrate 14 and the upper electrode 12 can be adhered.
- a thin film sealing layer made of silicon nitride may be formed on the upper electrode 12 by a plasma CVD method. As described above, the display panel device 100 according to the embodiment of the present invention can be manufactured.
- source electrode 4 and drain electrode 5 have a laminated structure of a low-density film and a high-density film having a lower resistance than the low-density film. Compared with the case where the source electrode 4 and the drain electrode 5 are formed of a single layer of a low-density film, the resistance of the source electrode 4 and the drain electrode 5 can be reduced. Thereby, even when a part of the source electrode 4 and the drain electrode 5 is used as a wiring, a low resistance wiring can be realized. Therefore, it can suppress that the quality of a display image deteriorates.
- the first source electrode 41 and the first drain electrode 51 that are high-density films have the same thickness as the second source electrode 42 that is a low-density film. It is preferable that the thickness of the second drain electrode 52 be larger than that of the second drain electrode 52. Thereby, the resistance of the source electrode 4 and the drain electrode 5 can be further reduced.
- FIG. 4 is a diagram showing the relationship between the Mo film formed by sputtering and the contact resistance value between the Mo film and the lower electrode.
- “high density film” represents a high density film composed of a Mo single layer
- “low density film” represents a low density film composed of a Mo single layer
- the “high density film” has a variation in contact resistance value and the yield is 25%.
- the “low density film” and the “low / high laminated film” have small variations in the contact resistance value and the yield is 100%.
- FIG. 5 is a graph showing the relationship between the film density of the source / drain electrodes in the thin film transistor and the current-voltage characteristics of the thin film transistor.
- the characteristics indicated by “ ⁇ ” indicate current-voltage characteristics when the source / drain electrodes are formed of a high-density film (single layer), and the characteristics indicated by “ ⁇ ” indicate that the source / drain electrodes are low-density.
- the current-voltage characteristic in the case of comprising a film (single layer) is shown.
- a TFT having a source / drain electrode having a low-density film can obtain better on characteristics than a TFT having a source / drain electrode having a high-density film.
- the charge mobility of the TFT having the source / drain electrode of the low density film is 0.78 [cm 2 / V ⁇ s]
- the TFT having the source / drain electrode of the high density film is calculated.
- the charge mobility was 0.29 [cm 2 / V ⁇ s].
- the film at the contact portion of the source electrode 4 and the drain electrode 5 with the semiconductor layer 7 is a low-density film than the high-density film. It can be seen that the charge mobility can be obtained.
- the lower layer film is a high density film (first source electrode 41, first drain electrode 51) and the upper layer film is a low density film ( The second source electrode 42 and the second drain electrode 52) are configured. Accordingly, a contact portion with the semiconductor layer 7 can be a low-density film, so that high charge mobility can be achieved, and a display panel device including a thin film transistor having excellent on characteristics can be realized. As described above, since a thin film transistor having excellent on-state characteristics can be formed, a high-quality image can be displayed particularly when used as a driving transistor for driving an organic EL element in an organic EL display device.
- FIG. 6 is a diagram for explaining in detail a part of the manufacturing process in the display panel device according to the embodiment of the present invention.
- the first partition wall portion 6 is formed by exposing and developing the partition wall layer 6R.
- the barrier layer 6R is formed on the surfaces of the exposed portions of the source electrode 4 and the drain electrode 5, that is, on the surfaces of the upper second source electrode 42 and the second drain electrode 52.
- the residue 6a is a residue of the partition wall layer 6R remaining after the partition wall layer 6R is developed, and is a photosensitive resin constituting the partition wall layer 6R or a modified one thereof.
- the residue 6a remains on the surface of the source electrode 4 and the drain electrode 5
- the crystallinity of the semiconductor layer 7 in the portion in contact with the source electrode 4 and the drain electrode 5 deteriorates, and TFT characteristics such as charge mobility are obtained. Decreases.
- the source electrode 4 and the drain electrode 5 are a high-density metal film HM that is a high-density film and a low-density film. It is formed by patterning a laminated film with a low-density metal film LM that is a film. At this time, as shown in FIG. 6A, on the surface of the laminated film, that is, on the surfaces of the second source electrode 42 and the second drain electrode 52 formed by the low-density metal film LM as the upper layer film, Oxide films 42a and 52a are formed.
- the low-density film is more easily dissolved in the surface oxide film than the high-density film due to the structure of the porous membrane structure, and the oxide film of the low-density film can be easily removed. Therefore, as shown in FIG. 6B, the oxide film formed on the surfaces of the second source electrode 42 and the second drain electrode 52, which are low density films, in the cleaning step in the step of forming the first partition wall portion 6. 42a and 52a are melted away.
- the oxide films 42a and 52a that are part of the upper layers of the second source electrode 42 and the second drain electrode 52, which are low-density films, are removed, and at the same time, the oxide films of the second source electrode 42 and the second drain electrode 52
- the residue 6a of the partition wall layer 6R on 42a and 52a is also removed.
- the film thickness of the opposing edge part of the 2nd source electrode 42 and the 2nd drain electrode 52 reduces by the removal of the oxide films 42a and 52a by the said washing
- the cleaning process is a process performed after the development process, and a desired cleaning liquid such as water, hydrofluoric acid, or oxalic acid can be used as the cleaning liquid in the cleaning process.
- the uppermost second source electrode 42 and second drain electrode 52 also function as a sacrificial layer for removing the residue 6a at least in the region where the semiconductor layer 7 is formed. As the layer is removed, the residue 6a is also removed.
- the residue 6a does not remain on the surfaces of the source electrode 4 and the drain electrode 5, the crystallinity of the semiconductor layer 7 in the portion in contact with the source electrode 4 and the drain electrode 5 is deteriorated.
- the semiconductor layer 7 having good crystallinity can be formed. Thereby, a decrease in charge mobility due to the residue 6a can be suppressed, so that a thin film transistor having excellent on characteristics can be realized.
- an oxide film is more easily formed on the surface of the low density film than the high density film because of its film structure. Therefore, after the oxide films 42a and 52a are removed together with the residue 6a in the cleaning step, the surfaces of the second source electrode 42 and the second drain electrode 52, which are low density films, as shown in FIG. Is exposed, the surfaces of the second source electrode 42 and the second drain electrode 52 are oxidized, and oxide films 42a and 52a (natural oxide films) are formed again. After that, when the semiconductor layer 7 having a predetermined shape is formed in the opening of the first partition wall portion 6 as in FIG. 3I, the semiconductor layer 7 becomes the second source as shown in FIG.
- the oxide films 42a and 52a formed on the surfaces of the electrode 42 and the second drain electrode 52 come into contact with each other. That is, an oxide film made of a MoO x film is formed at the interface between the second source electrode 42 and the second drain electrode 52 made of Mo film and the semiconductor layer 7.
- the charge moving between the source electrode 4 or the drain electrode 5 and the semiconductor layer 7 is more easily injected into the metal oxide film (MoO x ) than the metal film (Mo) that is not oxidized.
- the second source electrode 42 and the second drain electrode 52 that are the uppermost layers of the source electrode 4 or the drain electrode 5 are formed as low-density films.
- the oxide films 42a and 52a can be easily generated on the surface. Accordingly, the charge injection characteristics between the source electrode 4 or the drain electrode 5 and the semiconductor layer 7 can be improved and the charge mobility can be improved, so that a thin film transistor having excellent on characteristics can be realized. Can do.
- the source electrode 4 and the drain electrode 5 have a laminated structure of a high-density film and a low-density film. Since the resistance can be reduced, particularly the resistance of the wiring portion can be reduced, the quality of the display image can be improved.
- the uppermost layer (surface layer) of the source electrode 4 and the drain electrode 5 is a low-density film, a surface oxide film can be easily generated, but the generated surface oxide film can be easily formed. It can also be removed. Therefore, the residue 6a remaining after the exposure and development of the first partition wall 6 can be easily removed, and after the residue 6a is removed, the contact portion of the source electrode 4 and the drain electrode 5 with the semiconductor layer 7 can be easily obtained. An oxide film can be formed. Thereby, deterioration of the crystallinity of the semiconductor layer 7 can be prevented and the charge injection characteristics can be improved, so that a thin film transistor having excellent on characteristics can be realized. Therefore, it is possible to provide a display panel device that can display a high-quality image.
- FIG. 7 is a diagram showing a process of a method for manufacturing a display panel device according to a modification of the embodiment of the present invention.
- an insulating layer material such as SOG is applied and baked in the same manner as in FIG. 3 (j). Layer 8 is formed.
- a contact hole 8H reaching the drain electrode 5 is formed in the insulating layer 8 and fired in the same manner as in FIG.
- the surface of the drain electrode 5, that is, the exposed region of the surface of the second drain electrode 52 is exposed to a high temperature atmosphere, so that the surface of the second drain electrode 52 is exposed from the contact hole 8H.
- An oxide film 52a is formed on the portion to be formed.
- the oxide film 52a formed on the surface of the drain electrode 5 exposed from the contact hole 8H is removed.
- the oxide film 52a is formed on the second drain electrode 52 made of a low-density film that is easy to remove, the oxide film 52a can be easily removed.
- a recess is formed in the second drain electrode 52 exposed from the contact hole 8H.
- the recess is a recess that has a shape corresponding to the shape of the bottom of the contact hole 8H and is formed by removing the oxide film 52a on the surface of the second drain electrode 52. That is, the depth of the recess is substantially equal to the thickness of the oxide film 52a.
- the oxide film 52a in the contact hole 8H can be removed by wet etching.
- As the etchant water, hydrofluoric acid, oxalic acid, or the like can be used.
- the lower electrode 9 is formed in the same manner as in FIG. Thereby, the hollow part of the 2nd drain electrode 52 and the lower electrode 9 are connected via the contact hole 8H.
- the oxide film 52a formed on the surface of the second drain electrode 52 exposed from the contact hole 8H is removed, so that the contact resistance between the drain electrode 5 and the lower electrode 9 can be lowered. it can. If the oxide film 52a is present in the contact hole 8H, the lower electrode 9 formed in the contact hole 8H is easily oxidized by the oxide film 52a. Therefore, by removing the oxide film 52a as described above, Oxidation of the lower electrode 9 can be suppressed. Therefore, good contact between the drain electrode 5 and the lower electrode 9 can be realized by removing the oxide film 52a in the contact hole 8H.
- the second drain electrode 52 is the same member in both the semiconductor region on the semiconductor layer 7 side and the contact hole region where the contact hole 8H is formed, with the partition wall of the first partition wall portion 6 interposed therebetween.
- the crystallinity of the semiconductor layer 7 can be improved, and the contact resistance with the lower electrode 9 can be improved.
- the source electrode 4 and the drain electrode 5 are composed of the laminated film of the low-density film and the high-density film, the wiring resistance of the source electrode 4 and the drain electrode 5 can be reduced, and the drain electrode 5 and the lower part can be reduced.
- a display panel device including a thin film transistor that realizes good contact with the electrode 9 (pixel electrode) and has excellent TFT characteristics can be realized.
- an oxide film may already be formed on the surface of the second drain electrode 52 in FIG. Is easily removed, the oxide film is temporarily removed when the contact hole 8H is formed, and an oxide film 52a is formed again on the surface of the second drain electrode 52 as shown in FIG.
- the film thickness of the second source electrode 42 and the second drain electrode 52 in the source electrode 4 and the drain electrode 5 is preferably 20 nm or more.
- FIG. 8 shows the relationship between the thickness of the low-density film and the etching time when the second source electrode and the second drain electrode (low-density film on which the oxide film is formed) according to this embodiment is wet-etched.
- FIG. In this experiment a single-layer low-density film was formed from Mo.
- oxalic acid was used as an etching solution, similar results can be obtained with water or hydrofluoric acid.
- the film thickness d which was 111 nm before etching, is 10 sec or more. By performing this etching, the thickness became 95 nm. That is, it was found that the Mo oxide film was about 16 nm.
- the source electrode 4 and the drain electrode 5 made of a laminated film of a high-density film and a low-density film it is preferable that only the low-density film is oxidized and the high-density film is not oxidized. This is because the surface oxide film formed on the low density film can be easily removed, whereas the surface oxide film formed on the high density film cannot be easily removed. In other words, when the oxide film of the high-density film and the low-density film is removed, the oxide layer of the high-density film is denser and the oxide film is difficult to remove. Since the layer is porous and the oxide film can be easily removed, a high yield can be obtained.
- the lower layer high density film is not oxidized.
- the film thickness of the low-density film is preferably 20 nm or more in consideration of a process margin. That is, the film thickness of the second source electrode 42 and the second drain electrode 52 in the source electrode 4 and the drain electrode 5 is preferably 20 nm or more.
- FIG. 9 is a partially cutaway perspective view showing a schematic configuration of the display panel device according to the embodiment of the present invention.
- each component is represented typically and does not show an exact shape.
- the display panel device 100 is an organic EL display device, and an active matrix substrate (TFT array substrate) 101 and an organic EL element formed on the active matrix substrate 101. 120, and a plurality of source wirings 130 (video signal lines) and a plurality of gate wirings 140 (scanning lines) formed on the active matrix substrate 101.
- the organic EL element 120 includes the lower electrode 9, the organic layer 11, and the upper electrode 12.
- the plurality of pixels 102 constituting the display portion are partitioned in a matrix by orthogonal source wirings 130 and gate wirings 140.
- a thin film transistor 110 is formed in each pixel 102.
- FIG. 10 is a diagram showing a circuit configuration of a pixel in the display panel device according to the embodiment of the present invention.
- the pixel 102 includes a thin film transistor 110 that is a driving transistor for driving the organic EL element 120, a thin film transistor 111 that is a switching transistor for selecting the pixel 102, an organic EL element 120, a capacitor 160, and the like. Is provided.
- the source electrode 110S (source electrode 4) of the thin film transistor 110 is connected to the power line 150, and the drain electrode 110D (drain electrode 5) is connected to the anode (lower electrode) of the organic EL element 120.
- drain electrode 111D of the thin film transistor 111 is connected to the source wiring 130
- the gate electrode 111G is connected to the gate wiring 140
- the source electrode 111S is connected to the capacitor 160 and the gate electrode 110G of the thin film transistor 110.
- the video signal voltage supplied through the source wiring 130 is written to the capacitor 160.
- the holding voltage written in the capacitor 160 is held throughout one frame period. Due to this holding voltage, the conductance of the thin film transistor 110 changes in an analog manner, and a drive current corresponding to the light emission gradation flows from the anode to the cathode of the organic EL element 120. Thereby, the predetermined organic EL element 120 in each pixel emits light, and a predetermined image is displayed on the display unit.
- the display panel device configured as described above can be used as a flat panel display, and can be applied to electronic devices having various display panel devices such as a television set, a personal computer, and a mobile phone.
- the display panel device and the manufacturing method thereof according to the present invention have been described above based on the embodiments. However, the present invention is not limited to the above-described embodiments.
- the source electrode 4 may be a drain electrode and the drain electrode 5 may be a source electrode.
- the source electrode 4 and the drain electrode 5 have a two-layer structure, but the present invention is not limited to this.
- the source electrode 4 and the drain electrode 5 may have a configuration in which the film density is changed in a stepwise manner from a high density to a low density.
- at least the uppermost layer is preferably a low-density film similar to the second source electrode 42 and the second drain electrode 52.
- a display panel device (organic EL display device) using an organic EL element
- a display panel device using a liquid crystal display element can be used.
- a liquid crystal display device can be realized by using the lower electrode 9 shown in FIG. 1 as a pixel electrode and providing a counter electrode on the pixel electrode through a liquid crystal layer.
- a display panel device having other display elements can also be realized.
- the embodiment can be realized by arbitrarily combining the components and functions in each embodiment without departing from the scope of the present invention, or a form obtained by subjecting each embodiment to various modifications conceived by those skilled in the art. Forms are also included in the present invention.
- the display panel device according to the present invention can be widely used in a display device such as a television set, a personal computer, a mobile phone, or other various electric devices.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Electroluminescent Light Sources (AREA)
- Thin Film Transistor (AREA)
- Physical Vapour Deposition (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本発明に係る表示パネル装置(100)は、基板(1)と、基板上に形成されたゲート電極(2)と、ゲート電極上に形成されたゲート絶縁膜(3)と、ゲート絶縁膜上に形成された第1ソース電極(41)と、第1ソース電極上に形成された第2ソース電極(42)と、ゲート絶縁膜上に形成された第1ドレイン電極(51)と、第1ドレイン電極上に形成された第2ドレイン電極(52)と、少なくとも第2ソース電極の一部及び第2ドレイン電極の一部を露出する開口を有する第1隔壁部(6)と、開口内に形成され、少なくとも第2ソース電極及び第2ドレイン電極と接する半導体層(7)と、半導体層の上方に形成された絶縁層(8)と、絶縁層上に形成された下部電極(9)と、絶縁層に形成され、下部電極と第2ドレイン電極又は第2ドレイン電極とを接続するためのコンタクトホール(8H)と、を含み、第2ソース電極及び第2ドレイン電極の膜構造は、第1ソース電極及び第1ドレイン電極の膜構造よりも疎である。
Description
本発明は、表示パネル装置及びその製造方法に関し、特に、半導体層が隔壁内に形成された薄膜トランジスタを備える表示パネル装置及びその製造方法に関する。
液晶表示装置又は有機EL(Electro Luminescence)表示装置等のアクティブマトリクス駆動型の表示装置では、TFT(Thin Film Transistor)と呼ばれる薄膜トランジスタが用いられている。
製品化されている表示装置では、一般的に、シリコンを半導体層として用いた薄膜トランジスタが用いられているが、近年、液相プロセスにより半導体層を形成できる薄膜トランジスタが注目されている。特に、有機材料等を半導体層として用いた有機薄膜トランジスタが注目されている。これら液相プロセスで半導体層を形成できる薄膜トランジスタは、プロセス温度が低く、可撓性を有する材料(例えば、プラスチックなどの樹脂)を基板に用いることができる。
そのため、液相プロセスで半導体層を形成できる薄膜トランジスタ(特に、有機薄膜トランジスタ)を用いることにより、シリコンの薄膜トランジスタを用いた電子デバイスに対して、より軽く、より薄く、しかも可撓性を有する電子デバイスを実現することができる。このため、有機薄膜トランジスタを、次世代の表示装置又は電子ペーパ等において利用することが提案されている。
例えば特許文献1には、ボトムゲート型の有機薄膜トランジスタが開示されている。従来の有機薄膜トランジスタは、ゲート電極と、ゲート絶縁膜と、一対のソース電極及びドレイン電極(ソースドレイン電極)と、ゲートで電極上に開口を有する隔壁部とを備えるとともに、隔壁部の開口内にインクジェット法により形成された有機半導体層を備える。
このように構成される有機薄膜トランジスタは、例えば、マトリクス状に配列された複数の画素を備えるTFTアレイ基板において、画素ごとに設けられる駆動トランジスタ又はスイッチングトランジスタとして用いられる。また、各画素の有機薄膜トランジスタにおいて、ソースドレイン電極が延設されて配線としても機能する。
近年、表示パネル装置の大画面化に伴って画素回路部における配線が長くなり、配線抵抗が高くなり、表示画像の品質が劣化するという問題がある。特に、薄膜トランジスタにおけるソースドレイン電極は、その一部が延設されて配線としても機能することから、ソースドレイン電極の材料及び構造は、薄膜トランジスタとしての性能だけではなく、配線としての性能も要求される。
また、チャネル層として液相プロセスにより形成される半導体層を用いる場合は、半導体層を区画するために隔壁部を形成される。この際、ソースドレイン電極の表面上に隔壁部の残渣が残る場合がある。ソースドレイン電極上に残渣が存在すると、ソースドレイン電極と接する部分における半導体層の結晶性が劣化して、TFT特性が低下するという問題がある。
さらに、表示パネル装置では、駆動回路部を平坦化するために薄膜トランジスタを覆うように絶縁層が形成され、当該絶縁層上に表示素子の画素電極が形成される。ソースドレイン電極と画素電極とは絶縁層に形成されたコンタクトホールを介して接続されるが、絶縁層を焼成する際、コンタクトホール部のソースドレイン電極の表面が高温雰囲気に曝されてソースドレイン電極の表面に酸化膜が形成される。これにより、ソースドレイン電極と画素電極とのコンタクト抵抗が増大するとともに、コンタクト抵抗値にばらつきが発生して、歩留まりが低下するという問題がある。
本発明は、上記問題を解決するためになされたものであり、低抵抗化配線とすることができるとともに、画素電極との良好なコンタクトを実現しかつ優れたTFT特性を実現できるソースドレイン電極を有する薄膜トランジスタを備える表示パネル装置及びその製造方法を提供することを目的とする。
上記問題を解決するために、本発明に係る表示パネル装置の一態様は、基板と、前記基板上に形成されたゲート電極と、前記ゲート電極上に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成された第1ソース電極と、前記第1ソース電極上に形成された第2ソース電極と、前記ゲート絶縁膜上に形成された第1ドレイン電極と、前記第1ドレイン電極上に形成された第2ドレイン電極と、少なくとも前記第2ソース電極の一部及び前記第2ドレイン電極の一部を露出する開口を有する隔壁部と、前記開口内に形成され、少なくとも前記第2ソース電極及び前記第2ドレイン電極と接する半導体層と、前記半導体層の上方に形成された絶縁層と、前記絶縁層上に形成された画素電極と、前記絶縁層に形成され、前記画素電極と前記第2ドレイン電極又は前記第2ソース電極とを接続するためのコンタクトホールと、を含み、前記第2ソース電極及び前記第2ドレイン電極の膜構造は、前記第1ソース電極及び前記第1ドレイン電極の膜構造よりも疎である。
本発明に係る表示パネル装置によれば、低抵抗化配線とすることができる。また、画素電極との良好なコンタクトを実現しかつ優れたTFT特性を実現できるソースドレイン電極を有する薄膜トランジスタを実現することができる。
本発明に係る表示パネル装置の一態様は、基板と、前記基板上に形成されたゲート電極と、前記ゲート電極上に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成された第1ソース電極と、前記第1ソース電極上に形成された第2ソース電極と、前記ゲート絶縁膜上に形成された第1ドレイン電極と、前記第1ドレイン電極上に形成された第2ドレイン電極と、少なくとも前記第2ソース電極の一部及び前記第2ドレイン電極の一部を露出する開口を有する隔壁部と、前記開口内に形成され、少なくとも前記第2ソース電極及び前記第2ドレイン電極と接する半導体層と、前記半導体層の上方に形成された絶縁層と、前記絶縁層上に形成された画素電極と、前記絶縁層に形成され、前記画素電極と前記第2ドレイン電極又は前記第2ソース電極とを接続するためのコンタクトホールと、を含み、前記第2ソース電極及び前記第2ドレイン電極の膜構造は、前記第1ソース電極及び前記第1ドレイン電極の膜構造よりも疎である。
本態様によれば、上層の第2ソース電極及び第2ドレイン電極の膜構造が、下層の第1ソース電極及び前記第1ドレイン電極の膜構造よりも疎となっている。すなわち、ソース電極及びドレイン電極が、低密度膜からなる上層膜(第2ソース電極、第2ドレイン電極)と高密度膜からなる下層膜(第1ソース電極、第1ドレイン電極)との積層構造であるので、ソース電極及びドレイン電極の配線抵抗を小さくすることができる。これにより、表示画像の品質を向上させることができる。
さらに、本態様では、ソース電極及びドレイン電極の上層膜を溶解しやすい低密度膜としているので、低密度膜に生成された表面酸化膜を容易に除去することができ、この表面酸化膜の除去と同時に低密度膜の表面に残る隔壁層の残渣をも除去することができる。これにより、低密度膜と接触する半導体層の結晶性を良好なものとすることができる。また、低密度膜は酸化されやすいことから、半導体層と低密度膜との界面に酸化膜を容易に形成することができるので、ソース電極又はドレイン電極と半導体層との間における電荷の注入特性を向上させることもできる。従って、オン特性に優れた薄膜トランジスタを実現することができる。
しかも、本態様によれば、低密度膜である第2ドレイン電極の表面酸化膜は容易に除去することができるので、コンタクトホール内における第2ドレイン電極の表面酸化膜を容易に除去することができる。これにより、第2ドレイン電極と画素電極との間におけるコンタクト抵抗を低減することができることから、ドレイン電極と画素電極との良好なコンタクトが実現可能である。
さらに、本発明に係る表示パネル装置の一態様において、前記第1ソース電極及び前記第1ドレイン電極のシート抵抗は、前記第2ソース電極及び前記第2ドレイン電極のシート抵抗よりも小さいことが好ましい。この場合、さらに、前記第1ソース電極及び前記第1ドレイン電極のシート抵抗は、0.5~5Ω/□であり、前記第2ソース電極及び前記第2ドレイン電極のシート抵抗は、80~140Ω/□であることが好ましい。
本態様により、第1ソース電極及び第1ドレイン電極を所望の高密度膜にすることができ、また、第2ソース電極及び第2ドレイン電極を所望の低密度膜にすることができる。
さらに、本発明に係る表示パネル装置の一態様において、前記第2ドレイン電極は、前記半導体層と接する部分における膜厚が前記半導体層と接しない部分における膜厚よりも薄く、かつ、前記コンタクトホールに対応する部分に窪み部が形成されていることが好ましい。
本態様によれば、第2ドレイン電極の表面酸化膜が除去された構成とすることができるので、半導体層の形成領域では隔壁層の残渣がなく、かつ、画素電極とコンタクト領域では良好なコンタクトを実現することができる。
さらに、本発明に係る表示パネル装置の一態様において、前記第2ソース電極及び前記第2ドレイン電極の膜厚は、20nm以上であることが好ましい。
本態様によれば、上層の第2ソース電極及び第2ドレイン電極の表面酸化膜を除去したとしても、下層の第1ソース電極及び第1ドレイン電極まで除去されることがない。
また、本発明に係る表示パネル装置の製造方法の一態様は、基板上にゲート電極を形成する第1工程と、前記ゲート電極上にゲート絶縁膜を形成する第2工程と、前記ゲート絶縁膜上に第1金属膜を形成する第3工程と、前記第1金属膜上に、当該第1金属膜の膜構造よりも疎である膜構造を有する第2金属膜を形成する第4工程と、前記第1金属膜及び前記第2金属膜をパターニングすることにより、ソース電極及びドレイン電極を形成する第5工程と、前記ソース電極及び前記ドレイン電極上に隔壁層を形成する第6工程と、前記隔壁層をパターニングすることにより、前記ソース電極と前記ドレイン電極との間における前記ゲート絶縁膜と、前記ソース電極及び前記ドレイン電極の一部とを露出するように開口を形成することで隔壁を形成する第7工程と、前記開口内において、前記ソース電極及び前記ドレイン電極の上面と前記ゲート絶縁膜の上面とにわたって半導体層を形成する第8工程と、前記半導体層の上方に絶縁層を形成する第9工程と、前記隔壁を挟んで前記半導体層とは反対側の領域における前記ドレイン電極上の前記絶縁層にコンタクトホールを形成して前記ドレイン電極を露出する第10工程と、前記絶縁層上及び前記コンタクトホールから露出する前記ドレイン電極上に画素電極を形成する第11工程と、を含む。
本態様によれば、第2金属膜である低密度膜を上層膜とし、かつ第1金属膜である高密度膜を下層膜とする積層構造のソース電極及びドレイン電極を形成することができる。これにより、ソース電極及びドレイン電極の配線抵抗を小さくすることができる。
さらに、本態様では、ソース電極及びドレイン電極の上層膜を溶解しやすい低密度膜としているので、隔壁を形成するときの工程において、低密度膜に生成された表面酸化膜を容易に除去することができ、これと同時に低密度膜の表面に残る隔壁層の残渣を除去することができる。これにより、低密度膜と接触する半導体層の結晶性を良好なものとすることができ、オン特性に優れた薄膜トランジスタを実現することができる。
さらに、本発明に係る表示パネル装置の製造方法の一態様において、前記第7工程において、前記隔壁層に前記開口を形成する際に前記第2金属膜の上層の一部を除去すると同時に、当該第2金属膜上における前記隔壁層の残渣を除去することが好ましい。
本態様によれば、低密度膜である第2金属膜に生成された表面酸化膜を除去すると同時に、第2金属膜の表面に残る隔壁層の残渣を除去することができる。
さらに、本発明に係る表示パネル装置の製造方法の一態様において、前記第10工程と前記第11工程との間に、前記コンタクトホールから露出する前記ドレイン電極に形成された表面酸化膜を除去する工程を含むことが好ましい。
本態様によれば、ドレイン電極の表面層である第2金属膜は低密度膜であるので、第2金属膜の表面酸化膜を容易に除去することができる。これにより、第2ドレイン電極と画素電極との間におけるコンタクト抵抗を低減することができる。
さらに、本発明に係る表示パネル装置の製造方法の一態様において、前記表面酸化膜を除去する工程において、前記コンタクトホールから露出する前記ドレイン電極における前記第2金属膜に窪み部が形成されることが好ましい。
本態様によれば、第2金属膜の表面酸化膜を除去することにより窪み部が形成される。これにより、表面酸化膜のない窪み部を介してドレイン電極と画素電極とを接触させることができる。
(実施の形態)
以下、本発明に係る表示パネル装置及びその製造方法について、実施の形態に基づいて説明するが、本発明は、請求の範囲の記載に基づいて特定される。よって、以下の実施の形態における構成要素のうち、請求項に記載されていない構成要素は、本発明の課題を達成するのに必ずしも必要ではないが、より好ましい形態を構成するものとして説明される。なお、各図は、模式図であり、必ずしも厳密に図示したものではない。
以下、本発明に係る表示パネル装置及びその製造方法について、実施の形態に基づいて説明するが、本発明は、請求の範囲の記載に基づいて特定される。よって、以下の実施の形態における構成要素のうち、請求項に記載されていない構成要素は、本発明の課題を達成するのに必ずしも必要ではないが、より好ましい形態を構成するものとして説明される。なお、各図は、模式図であり、必ずしも厳密に図示したものではない。
本実施の形態に係る表示パネル装置は、複数の画素がマトリクス状に配置された画素部(表示部)を有する有機EL表示装置であって、各画素に対応するように形成された有機EL素子を含むEL層と、薄膜トランジスタ及び配線等によって構成される画素回路部を含むTFT層とを備える。画素回路部は、各画素に対応するように形成された画素駆動用の駆動トランジスタ及び画素選択用のスイッチングトランジスタと、ソース配線、ゲート配線、電源線及びその他の各種配線とによって構成されている。
まず、本発明の実施の形態に係る表示パネル装置100の一画素(サブ画素)の構成について、図1を用いて説明する。図1は、本発明の実施の形態に係る表示パネル装置の一画素の構成を示す断面図である。
図1に示すように、表示パネル装置100は、基板1と、基板1上に形成された、ゲート電極2、ゲート絶縁膜3、ソース電極4、ドレイン電極5、第1隔壁部6及び半導体層7からなる薄膜トランジスタ110と、薄膜トランジスタ110を覆うように形成された絶縁層8と、絶縁層8上に形成された、下部電極9、第2隔壁部10、有機層11及び上部電極12からなる有機EL素子120と、有機EL素子120を覆うように形成された封止層13と、封止基板14とを備える。
薄膜トランジスタ110は、チャネル層となる半導体層7が第1隔壁部6の開口内に塗布されることで形成されている。本実施の形態における薄膜トランジスタ110は、特に、半導体層7が有機材料によって構成された有機薄膜トランジスタである。また、薄膜トランジスタ110は、ボトムゲート型の薄膜トランジスタである。基板1上には、複数の薄膜トランジスタ110がアレイ状に形成される。図1に示される薄膜トランジスタ110は、pチャネル型の駆動トランジスタであり、ドレイン電極5が有機EL素子120の下部電極9と電気的に接続されている。なお、図1には、スイッチングトランジスタは図示されていない。以下、薄膜トランジスタ110の各構成要素について詳述する。
基板1は、例えば、石英ガラス又は無アルカリガラスからなるガラス基板である。なお、基板1としては、プラスチックフィルム等の可撓性を有するフレキシブル基板等を用いても構わない。
ゲート電極2は、基板1上に所定形状にパターン形成されている。ゲート電極2は、導電性材料又はその合金等の単層構造又は多層構造からなり、例えば、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、タングステン(W)、チタン(Ti)、クロム(Cr)、又はモリブデンタングステン(MoW)等を用いて形成される。
ゲート絶縁膜3(ゲート絶縁層)は、ゲート電極2上に形成される。本実施の形態において、ゲート絶縁膜3は、ゲート電極2を覆うように基板1上の全面に形成される。ゲート絶縁膜3は、シリコン酸化膜又はシリコン窒化膜等の単層膜又は積層膜からなる無機絶縁膜によって形成することができる。なお、ゲート絶縁膜3としては、ポリイミド、ポリビニルフェノール、ポリプロピレン等の有機絶縁膜によっても形成することができる。
一対のソース電極4及びドレイン電極5は、ゲート絶縁膜3上に形成され、ゲート電極2の上方において所定の間隔をあけて対向配置される。ソース電極4及びドレイン電極5は、導電性材料又はその合金等によって構成することができ、例えば、Mo、W又はMoW等を用いて形成することができる。
ソース電極4は、複数層からなり、本実施の形態では、ゲート絶縁膜3の表面に形成された第1ソース電極41と、第1ソース電極41上に形成された第2ソース電極42との2層からなる。第1ソース電極41と第2ソース電極42とは異なる密度の膜質で構成されており、下層の第1ソース電極41は高密度膜であり、上層の第2ソース電極42は低密度膜である。すなわち、上層の第2ソース電極42の膜構造は、下層の第1ソース電極41の膜構造よりも疎である。逆に、下層の第1ソース電極41の膜構造は、上層の第2ソース電極42の膜構造よりも密である。このような膜構造により、第1ソース電極41のシート抵抗は第2ソース電極42のシート抵抗よりも小さくなる。具体的には、第1ソース電極41のシート抵抗は0.5~5[Ω/□]であり、第2ソース電極42のシート抵抗は80~140[Ω/□]である。なお、本実施の形態において、低密度膜である第2ソース電極42の膜厚は高密度膜である第1ソース電極41の膜厚よりも薄く、例えば、第2ソース電極42の膜厚を20~50nmとし、第1ソース電極41の膜厚を50~800nmとすることができる。
ドレイン電極5も、ソース電極4と同様に複数層からなり、本実施の形態では、ゲート絶縁膜3の表面に形成された第1ドレイン電極51と、第1ドレイン電極51上に形成された第2ドレイン電極52との2層からなる。ドレイン電極5においても、第1ドレイン電極51と第2ドレイン電極52とは異なる密度の膜質で構成されており、下層の第1ドレイン電極51は高密度膜であり、上層の第2ドレイン電極52は低密度膜である。すなわち、上層の第2ドレイン電極52の膜構造は、下層の第1ドレイン電極51の膜構造よりも疎であり、逆に、下層の第1ドレイン電極51の膜構造は、上層の第2ドレイン電極52の膜構造よりも密である。このような膜構造により、ソース電極4と同様に、下層の第1ドレイン電極51のシート抵抗は上層の第2ドレイン電極52のシート抵抗よりも小さくなる。具体的には、第1ドレイン電極51のシート抵抗は0.5~5[Ω/□]であり、第2ドレイン電極52のシート抵抗は80~140[Ω/□]である。なお、本実施の形態において、低密度膜である第2ドレイン電極52の膜厚は高密度膜である第1ドレイン電極51の膜厚よりも薄く、例えば、第2ドレイン電極52の膜厚を20~50nmとし、第1ドレイン電極51の膜厚を50~800nmとすることができる。
本実施の形態において、一対のソース電極4及びドレイン電極5は、上層膜(第2ソース電極42、第2ドレイン電極52)と下層膜(第1ソース電極41、第1ドレイン電極51)とがそれぞれ同層に形成されているので、下層に位置する第1ソース電極41と第1ドレイン電極51とは同じ材料かつ同じ膜厚である。同様に、上層に位置する第2ソース電極42と第2ドレイン電極52とは同じ材料かつ同じ膜厚である。また、第1ソース電極41のシート抵抗と第1ドレイン電極51のシート抵抗とは同じ値であり、第2ソース電極42のシート抵抗と第2ドレイン電極52のシート抵抗とは同じ値である。なお、本実施の形態において、第1ソース電極41、第2ソース電極42、第1ドレイン電極51及び第2ドレイン電極52は、いずれもMoによって形成した。
また、図1に示すように、本実施の形態におけるドレイン電極5は、半導体層7とは反対側の部分が延設されている。このドレイン電極5が延設された部分は、他の導電部と接続するための配線(配線層)として機能し、本実施の形態では、有機EL素子120の下部電極9との接続配線である。具体的には、ドレイン電極5上に形成された第1隔壁部6の隔壁を境にして、半導体層7と接する側とは反対側の部分が配線となる。すなわち、ドレイン電極5は、第1隔壁部6の隔壁を挟んで、一方が半導体層7と接続される部分であり、他方が下部電極9と接続される部分である。
第1隔壁部6は、TFT層に形成されるTFTバンク層であって、ソース電極4及びドレイン電極5上に形成される。第1隔壁部6は、半導体層7を画素ごとに区画する開口と、半導体層7の周囲を規制する隔壁(バンク)とによって構成されている。第1隔壁部6の隔壁は、塗布された半導体層7を規制する機能を有し、例えば、半導体層7を形成するための溶剤が塗布されたときに、当該溶剤の流れをせき止める。また、第1隔壁部6の開口は、ソース電極4の一部、ドレイン電極5の一部及びゲート絶縁膜の一部を露出させるように構成されている。具体的に、第1隔壁部6の開口は、第2ソース電極42の半導体層7側の上面の一部、第1ソース電極41の側面、ゲート電極2の上方におけるゲート絶縁膜3の表面、第1ドレイン電極51の側面、及び、第2ドレイン電極52の半導体層7側の上面の一部を露出するように形成される。
第1隔壁部6の隔壁部分は、レジスト等の感光性樹脂を用いて形成することができ、この感光性樹脂を部分的に露光し現像することによって開口を形成することができる。なお、第1隔壁部6に対して所定の表面処理を行うことにより、第1隔壁部6の表面に撥水性を持たせることが好ましい。
半導体層7は、少なくともソース電極4及びドレイン電極5と接するように、第1隔壁部6の開口内に形成される。半導体層7は、薄膜トランジスタのチャネル層として機能し、ゲート電極2の上方に形成される。本実施の形態において、半導体層7は、ソース電極4とドレイン電極5との間のゲート絶縁膜3上、ソース電極4上及びドレイン電極5上に形成されており、ソース電極4の第2ソース電極42の上面からドレイン電極5の第2ドレイン電極52の上面にわたって形成されている。
半導体層7は、塗布型の半導体層であり、インクジェット法等の印刷法によって第1隔壁部6の開口内に溶剤等の所定の材料を塗布して結晶化することによって形成することができる。塗布型の半導体層7としては、例えば、ペンタセン、フタロシアニン系、又は、ポルフィリン系の可溶性の有機材料を用いた有機半導体層、又は、IGZO(InGaZnOx)等の透明アモルファス酸化物半導体を用いた酸化物半導体層がある。本実施の形態では、半導体層7として有機材料を用いている。
なお、図示しないが、第1隔壁部6の開口内において、半導体層7を保護するために半導体層7を覆うように保護膜を形成してもよい。保護膜としては、アクリルポリマー等の高分子材料あるいはアクリルモノマー等の低分子材料の有機材料を用いることができる。保護膜を形成することによって、水分や酸素などが半導体層7へ侵入することを抑制することができる。
絶縁層8は、半導体層7の上方に形成される。本実施の形態において、絶縁層8は、複数の薄膜トランジスタ110を覆うように基板1の全面上方に形成された平坦化絶縁層である。すなわち、絶縁層8は、層間のリーク電流の発生を抑制する層間絶縁膜であるとともに、薄膜トランジスタ110の表面を平坦化する厚膜の平坦化膜である。絶縁層8は、例えば、レジストなどの有機材料やSOG(Spin On Glass)などの無機材料を用いて形成することができる。
また、絶縁層8には、有機EL素子120の下部電極9とドレイン電極5(ドレイン電極5の延設部分)とを接続するためのコンタクトホール8Hが設けられている。コンタクトホール8Hは、ドレイン電極5上の絶縁層8を除去することにより形成される。コンタクトホール8Hを形成することによって、ドレイン電極5の表面、すなわち、第2ドレイン電極52の表面を露出させることができ、コンタクトホール8Hを介して第2ドレイン電極52と下部電極9とを接続することができる。
次に、有機EL素子120の構成要素について詳述する。本実施の形態における有機EL素子120は、トップエミッション型の有機EL素子であって、絶縁層8上において画素単位(発光単位)で形成されている。
下部電極9は、絶縁層8上に形成され、駆動回路部から電流が流れ込む陽極(アノード)であって有機EL素子120の画素電極として機能する。また、本実施の形態における有機EL素子120はトップエミッション型であるので、下部電極9は反射電極として構成されている。反射電極としての下部電極9は、例えば、Al又は銀合金APCなどの反射金属の単層構造、あるいは、インジウム錫酸化物(ITO:Indium Tin Oxide)などの透明金属酸化物と銀合金APCなどの反射金属との2層構造とすることができる。下部電極9は、画素ごとに分離形成されている。なお、ボトムエミッション型の有機EL素子とする場合、下部電極9は、ITOなどの透明金属酸化物のみからなる透明電極とする。
また、上述のように、下部電極9は、絶縁層8を貫通するコンタクトホール8Hを介して、薄膜トランジスタ110のドレイン電極5と電気的に接続されている。本実施の形態において、下部電極9は、コンタクトホール8Hの底部において露出する低密度層の第2ドレイン電極52と接するように形成されている。これにより、下部電極9には、駆動トランジスタとしての薄膜トランジスタ110のドレイン電極5から、ソース配線から供給されたデータ電圧に対応する電流が供給される。
有機層11は、下部電極9上において画素単位で形成されており、所定の有機発光材料で構成される発光層を含む有機EL層である。発光層は、下部電極9と上部電極12とに所定の電圧が印加されることにより注入された電子と正孔とが再結合して生じるエネルギーにより当該発光層の発光材料が励起されて発光する。発光層は、例えば、下層としてα-NPD(Bis[N-(1-naphthyl)-N-phenyl]benzidine)を用い、上層としてAlq3(tris-(8-hydroxyquinoline)aluminum)を用いた積層構造とすることができる。
また、有機層11は、発光層の他に、正孔注入層、正孔輸送層、電子輸送層又は電子注入層を含み、これらの層の全部又は一部の層が積層されて構成される。この場合、例えば、正孔注入層としては、PEDOT(ポリエチレンジオキシチオフェン)などの化合物などを用いることができ、正孔輸送層としては、トリフェルアミンやポリアニリンなどを用いることができ、電子注入層としては、ポリフェニレンビニレン(PPV)などを用いることができる。
上部電極12は、駆動回路部へ電流が流れ出す陰極(カソード)であり、下部電極9に対して負の電圧を発光層に印加して、電子を発光層に注入する機能を有する。上部電極12は、下部電極9と対向するように形成された透明電極であって、有機層11上に形成される。なお、本実施の形態における上部電極12は、各画素に共通となるように形成された共通電極である。上部電極12は、透過率の高い材料及び構造を用いることが好ましく、ITO又はインジウム亜鉛酸化物(IZO:Indium Zinc Oxide)などの透明金属酸化物によって構成することができる。なお、本実施の形態において、上部電極12の電位は接地電位としている。
第2隔壁部10は、有機EL層に形成されるELバンク層であって、絶縁層8上に形成される。第2隔壁部10は、有機層11を画素ごとに分離して区画するための開口と、有機層11の周囲を規制する隔壁(バンク)とによって構成されている。第2隔壁部10の隔壁部分は、レジスト等の感光性樹脂を用いて形成することができ、この感光性樹脂を部分的に露光及び現像することによって開口を形成することができる。
封止層13は、有機EL素子120までが形成された基板1と封止基板14とを接合する接着層として機能するとともに、有機EL素子120を封止して保護する保護層としても機能する。封止層13の材料としては、例えば、アクリル系又はエポキシ系の樹脂などを用いることができる。なお、上部電極12と封止層13との間に、さらに有機EL素子120を水分や酸素から保護するために薄膜封止層を形成してもよい。薄膜封止層の材料としては、例えば、窒化珪素(SiN)又は酸窒化珪素(SiON)等の透明絶縁材料を用いることができる。
封止基板14は、有機EL素子120を封止して有機EL素子120を外部から保護する基板である。すなわち、封止基板14は、表示パネル装置100の外面を形成する。また、封止基板14は、有機EL素子120の発光層から放出される光を透過する。封止基板14には、複数の画素のそれぞれに対応する有機EL素子120が所望に発光することによって、所望の画像が表示される。封止基板14としては、例えば透明ガラス基板を用いることができる。なお、必要に応じて封止基板14の内面に、赤色、緑色及び青色の各色に対応するカラーフィルタを形成してもよく、この場合、封止基板14はカラーフィルタを通過した光を透過する。
以上のように構成される表示パネル装置100において、ソース電極4とドレイン電極5とは、下層の第1ソース電極41及び第1ドレイン電極51が高密度膜であり、上層の第2ソース電極42及び第2ドレイン電極52が低密度膜となっている。すなわち、第2ソース電極42及び第2ドレイン電極52の膜構造は、第1ソース電極41及び第1ドレイン電極51の膜構造よりも疎となっている。
ここで、ソース電極4及びドレイン電極5の膜構造について、図2A及び図2Bを用いて詳述する。図2Aは、様々な成膜条件によってスパッタ成膜したときの膜構造をモデル化したThorntonモデル(出典:市村博司、池永勝著、「プラズマプロセスによる薄膜の基礎と応用」、日刊工業新聞社(2005))を示す図である。図2Bは、Mo単層における低密度膜及び高密度膜とシート抵抗との関係を示す図である。
図2Aに示すように、スパッタリングによって成膜したときの膜構造は、Ar圧力(スパッタ圧力)及び基板温度の成膜条件によって、多孔質の膜構造となる領域(Zone1)と、緻密な膜構造となる領域(ZoneT)と、柱状粒子の膜構造となる領域(Zone2)と、再結晶化した結晶粒子の膜構造となる領域(Zone3)とに区分することができる。
本実施の形態において、ソース電極4及びドレイン電極5における下層の第1ソース電極41及び第1ドレイン電極51は、Mo単層の高密度膜であって、図2Aの矢印Hで示す条件で成膜している。この場合、高密度膜である第1ソース電極41及び第1ドレイン電極51は、ZoneTの膜構造、すなわち緻密な膜構造を有している。
一方、ソース電極4及びドレイン電極5における上層の第2ソース電極42及び第2ドレイン電極52は、Mo単層の低密度膜であって、図2Aの矢印Lで示す条件で成膜している。この場合、低密度膜である第2ソース電極42及び第2ドレイン電極52は、Zone1の膜構造、すなわち多孔質の膜構造を有している。
このように、低密度膜である第2ソース電極42及び第2ドレイン電極52の膜質は、高密度膜である第1ソース電極41及び第1ドレイン電極51の膜質に比べて、疎となっている。つまり、低密度膜は多孔質の膜構造を有しており、緻密な構造を有する高密度膜に比べて単位堆積当たりに占めるMoの割合が小さくなっていると考えられる。なお、本実施の形態において、高密度膜及び低密度膜の成膜条件(スパッタ圧)は、それぞれ、0.16Pa、1.0Paとした。また、基板温度はいずれも50℃とした。
また、図2Aの成膜条件にてMo単層の低密度膜(L)及び高密度膜(H)を複数成膜し、それぞれの膜のシート抵抗を測定した。その測定結果を図2Bに示す。図2Bに示すように、Mo単層からなる低密度膜のシート抵抗は、約100Ω/□を中心として80~130Ω/□である。一方、Mo単層からなる高密度膜のシート抵抗は、~2Ω/□である。このように、Mo単層の高密度膜のシート抵抗は、Mo単層の低密度膜のシート抵抗よりも小さくなることが分かった。
このように、高密度膜である第1ソース電極41及び第1ドレイン電極51は、低密度膜である第2ソース電極42及び第2ドレイン電極52よりも、抵抗を小さくすることができるので、同じ膜厚で低密度膜の単層のみでソース電極及びドレイン電極を形成する場合と比べて、ソース電極4及びドレイン電極5の抵抗を小さくすることができる。この結果、ソース電極4及びドレイン電極5の配線部分についても低抵抗化することができる。
次に、本発明の実施の形態に係る表示パネル装置100の製造方法について、図3を用いて説明する。図3は、本発明の実施の形態に係る表示パネル装置の製造方法における各工程を説明するための断面図である。
まず、図3の(a)に示すように、基板1を準備する。本実施の形態では、基板1として透明ガラス基板を準備した。なお、基板1上には、必要に応じてアンダーコート層を形成してもよい。
次に、図3の(b)に示すように、基板1上に所定形状のゲート電極2を形成する。具体的には、基板1上にゲート電極2の材料を堆積させてゲート金属膜を形成し、その後、フォトリソグラフィ及びエッチングによってゲート金属膜をパターニングすることで所定形状のゲート電極2を形成する。ゲート金属膜は、スパッタ又は蒸着によって成膜することができ、ゲート金属膜のエッチングは、ウェットエッチング又はドライエッチングを用いることができる。
次に、図3の(c)に示すように、ゲート電極2上にゲート絶縁膜3を形成する。ゲート絶縁膜3は基板1上の全面に形成され、材料に応じてプラズマCVD(Chemical Vapor Deposition)法又は塗布法によって形成することができる。例えば、ゲート絶縁膜3として、シリコン酸化膜又はシリコン窒化膜等の無機絶縁膜を用いる場合は、プラズマCVD法によってゲート絶縁膜3を成膜することができる。また、ゲート絶縁膜3として、ポリイミド、ポリビニルフェノール又はポリプロピレン等の有機絶縁膜を用いる場合は、塗布法によってゲート絶縁膜3を成膜することができる。
次に、図3の(d)に示すように、ゲート絶縁膜3上の全面に、ソース電極4及びドレイン電極5の下層膜(第1ソース電極41及び第1ドレイン電極51)となる材料を、所定の成膜条件にて堆積させることによって高密度膜である高密度金属膜HM(第1金属膜)を成膜する。本実施の形態では、スパッタによってMo単層の高密度膜からなる高密度金属膜HMを成膜した。この場合、成膜条件は、図2Aに示すZoneTにおける条件を用いた。これにより、緻密な膜構造を有する高密度金属膜HMを成膜することができる。
引き続き、図3の(e)に示すように、高密度金属膜HM上の全面に、ソース電極4及びドレイン電極5の上層膜(第2ソース電極42及び第2ドレイン電極52)となる材料を、所定の成膜条件にて堆積させることによって低密度膜である低密度金属膜LM(第2金属膜)を成膜する。本実施の形態では、スパッタによってMo単層の低密度膜からなる低密度金属膜LMを成膜した。この場合、成膜条件は、図2Aに示すZone1における条件を用いた。これにより、高密度金属膜HMよりも膜構造が疎である多孔質の構造を有する低密度金属膜LMを成膜することができる。
なお、高密度金属膜HMと低密度金属膜LMとは大気曝露させることなく連続成膜によって形成することができる。この場合、成膜途中でスパッタの成膜条件をZoneTからZone1に変更することによって高密度金属膜HMと低密度金属膜LMとの積層膜を形成することができる。
次に、図3の(f)に示すように、フォトリソグラフィ及びエッチングによって、高密度金属膜HM及び低密度金属膜LMの積層膜をパターニングすることにより、所定形状のソース電極4及びドレイン電極5を形成する。このエッチングによって、下層が第1ソース電極41で上層が第2ソース電極42である積層構造のソース電極4と、下層が第1ドレイン電極51で上層が第2ドレイン電極52である積層構造のドレイン電極5とを、同時にパターン形成することができる。
また、このエッチングによって高密度金属膜HM及び低密度金属膜LMが除去された領域はゲート絶縁膜3が露出する。なお、高密度金属膜HM及び低密度金属膜LMの積層膜のエッチングは、ウェットエッチング又はドライエッチングを用いて行うことができる。
さらに、ソース電極4及びドレイン電極5をパターン形成すると同時に、ソース電極4及びドレイン電極5が延設されて構成される配線もパターン形成することができる。すなわち、ソース電極4及びドレイン電極5の延設部分によって構成される配線を、ソース電極4及びドレイン電極5を同じ材料を用いて同時に形成することができ、これにより、下層膜が高密度膜で上層膜が低密度膜である積層膜からなる低抵抗配線を形成することができる。
次に、図3の(g)に示すように、基板1の上方の全面に、第1隔壁部6の材料を塗布することによって隔壁層6Rを形成する。これにより、露出させたゲート絶縁膜3上とソース電極4及びドレイン電極5上とに隔壁層6Rが形成される。本実施の形態では、感光性樹脂を用いて隔壁層6Rを形成した。
次に、図3の(h)に示すように、隔壁層6Rをパターニングすることにより、ソース電極4とドレイン電極5との間におけるゲート絶縁膜3とソース電極4及びドレイン電極5の一部とを再び露出させるように開口を形成することで、所定形状の第1隔壁部6を形成する。これにより、ソース電極4及びドレイン電極5上に所定形状の隔壁が形成される。
このとき、第1隔壁部6の開口は、対向するソース電極4及びドレイン電極5の両方の端部上面を露出するように形成される。第1隔壁部6の開口の内壁である隔壁(バンク)は、ゲート電極2の上方においてゲート電極2の周囲を囲むように枠状に形成される。また、ドレイン電極5と下部電極9とのコンタクト部分おけるドレイン電極5の上の隔壁層6Rが除去されて、ドレイン電極5の第2ドレイン電極52が露出する。なお、隔壁層6Rのパターニングは、隔壁層6Rを露光及び現像することによって行うことができる。
次に、第1隔壁部6の開口内に、半導体材料を含む溶液(半導体溶液)をインクジェット法にて塗布する。このとき、半導体材料を含む溶液は、露出するゲート絶縁膜3の上面に広がるとともに、ソース電極4及びドレイン電極5の対向端部の上面にも広がって、ゲート絶縁膜3の上面とソース電極4及びドレイン電極5の上面とにおいてほぼ均一な膜厚で塗布される。また、開口内に広がった半導体溶液は、第1隔壁部6の隔壁(開口の内壁)にガードされて半導体溶液の塗布領域が規制される。これにより、半導体溶液が第1隔壁部6の開口の外側に流れ出してしまうことを防止することができる。なお、半導体材料を含む溶液(半導体溶液)を塗布する方法は、インクジェット法に限らず、公知の溶液プロセスであってもよい。
その後、所定の熱処理を行うことによって半導体材料を含む溶液を乾燥させて、半導体材料の結晶化を行う。これにより、図3の(i)に示すように、第1隔壁部6の開口内において、外周が規制された所定形状の半導体層7を形成することができる。これにより、ソース電極4及びドレイン電極5の上面とゲート絶縁膜3の上面とにわたって半導体層7を形成することができる。
なお、上記のインクジェット法による半導体溶液の塗布は、第1隔壁部6の開口の中央付近に滴下して行うことが好ましい。これにより、半導体溶液は、第1隔壁部6の開口に囲まれる領域内に均一に広がるので、より均一な膜厚で半導体層7を形成することができる。また、本実施の形態において、半導体材料としては、ペンタセン、フタロシアニン系、又は、ポルフィリン系の可溶性の有機半導体材料を用いることができる。また、上記の所定の熱処理は、溶液に含まれる半導体材料が熱分解せずかつ結晶化する温度であって、溶液の溶媒を蒸発させることができる温度であることが好ましい。本実施の形態では、200℃前後の温度によって熱処理を行った。
次に、図3の(j)に示すように、半導体層7の上方を含む基板1上の全面に、絶縁層8を形成する。絶縁層8は、その表面が平坦化されるように所望の厚さで形成する。なお、絶縁層8は、例えばSOG等の所定の材料を塗布して焼成することによって形成することができる。
次に、図3の(k)に示すように、第1隔壁部6の隔壁を挟んで半導体層7とは反対側の領域におけるドレイン電極5上の絶縁層8にコンタクトホール8Hを形成してドレイン電極5の一部を露出する。このように絶縁層8にコンタクトホール8Hを形成することにより、ドレイン電極5の上層膜である第2ドレイン電極52の表面が露出する。
次に、図3の(l)に示すように、絶縁層8上及びコンタクトホール8Hから露出するドレイン電極5上に下部電極9を形成する。下部電極9は、例えば、スパッタにより金属膜を成膜し、フォトリソグラフィ及びウェットエッチングによって当該金属膜をパターニングすることで形成することができる。
次に、図3の(m)に示すように、感光性樹脂をパターニングすることによりマトリクス状の画素に対応する複数の開口を有する第2隔壁部10を形成する。続いて、第2隔壁部10の開口内に有機層11を形成する。有機層11は、例えば、PEDOT溶液をスピンコートすることにより正孔注入層を形成し、正孔注入層上に真空蒸着法によりα-NPD及びAlq3を積層して発光層を形成し、発光層上にニトロ置換フルオレノン誘導体などの化合物をスピンコート等によって積層して電子輸送層を形成することで作製することができる。その後、スパッタによって有機層11上にITOからなる上部電極12を形成する。これにより、有機EL素子120が作製される。
次に、図3の(n)に示すように、上部電極12の上に封止層13を塗布して、その上に封止基板14を配置する。なお、封止基板14には、予めカラーフィルタ(調光層)を形成しておいてもよい。この場合、カラーフィルタが形成された面を上部電極12に対向させて、塗布した封止層13上に封止基板14を配置する。
その後、封止基板14を上面側から下方に加圧しつつ熱又はエネルギー線を付加して封止層13を硬化する。これにより、封止基板14と上部電極12とを接着することができる。なお、封止層13を塗布する前に、上部電極12上に窒化珪素からなる薄膜封止層をプラズマCVD法により形成してもよい。以上のようにして、本発明の実施の形態に係る表示パネル装置100を製造することができる。
次に、本実施の形態に係る表示パネル装置100の作用効果について順次説明する。
本実施の形態に係る表示パネル装置100では、上述のように、ソース電極4及びドレイン電極5が、低密度膜と当該低密度膜よりも低抵抗の高密度膜との積層構造であるので、ソース電極4及びドレイン電極5を低密度膜の単層で形成した場合と比べて、ソース電極4及びドレイン電極5を低抵抗化することができる。これにより、ソース電極4及びドレイン電極5の一部を配線として用いた場合であっても低抵抗配線を実現することができる。従って、表示画像の品質が劣化するということを抑制することができる。なお、高密度膜の方が低密度膜よりも低抵抗であるので、高密度膜である第1ソース電極41及び第1ドレイン電極51の膜厚は、低密度膜である第2ソース電極42及び第2ドレイン電極52の膜厚よりも大きくすることが好ましい。これにより、ソース電極4及びドレイン電極5をさらに低抵抗化することができる。
次に、図4を用いて、本実施の形態に係る表示パネル装置100におけるコンタクト部(ドレイン電極5と下部電極9との接触部分)の作用効果について説明する。図4は、スパッタにより成膜したMo膜と、当該Mo膜と下部電極とのコンタクト抵抗値との関係を示す図である。図4において、「高密度膜」は、Mo単層からなる高密度膜を表しており、「低密度膜」は、Mo単層からなる低密度膜を表しており、「低/高積層膜」は、Moの低密度膜(上層)とMoの高密度膜(下層)との積層膜を表している。また、低密度膜は2回成膜し、高密度膜は4回成膜し、低/高積層膜は2回成膜した。
図4に示すように、「高密度膜」は、コンタクト抵抗値にばらつきが発生して、その歩留まりは25%であることが分かる。これに対し、「低密度膜」及び「低/高積層膜」は、コンタクト抵抗値のばらつきが小さく、その歩留まりは100%であることが分かる。このように、Mo層を、低密度膜と高密度膜との積層膜とすることにより、低抵抗かつ歩留まりの高いTFT電極(ドレイン電極5)を実現することができる。
次に、図5及び図6を用いて、本実施の形態に係る表示パネル装置100におけるTFT部(半導体層形成領域)の作用効果について説明する。図5は、薄膜トランジスタにおけるソースドレイン電極の膜密度と、当該薄膜トランジスタの電流電圧特性との関係を示す図である。図5において、「◇」で示す特性は、ソースドレイン電極を高密度膜(単層)で構成した場合における電流電圧特性を示しており、「□」で示す特性は、ソースドレイン電極を低密度膜(単層)で構成した場合における電流電圧特性を示している。
図5に示すように、低密度膜のソースドレイン電極を備えるTFTの方が、高密度膜のソースドレイン電極を備えるTFTよりも、優れたオン特性を得られることが分かる。また、電荷移動度を算出すると、低密度膜のソースドレイン電極を備えるTFTの電荷移動度は、0.78[cm2/V・s]であり、高密度膜のソースドレイン電極を備えるTFTの電荷移動度は、0.29[cm2/V・s]であった。
この結果より、ソース電極4及びドレイン電極5を複数層とする場合、ソース電極4及びドレイン電極5における半導体層7との接触部分の膜は、高密度膜よりも低密度膜とする方が優れた電荷移動度を得ることができるということが分かる。
従って、本実施の形態に係る表示パネル装置100におけるソース電極4及びドレイン電極5については、下層膜が高密度膜(第1ソース電極41、第1ドレイン電極51)で上層膜が低密度膜(第2ソース電極42、第2ドレイン電極52)となるように構成している。これにより、半導体層7との接触部分を低密度膜とすることができるので高い電荷移動度とすることができ、オン特性に優れた薄膜トランジスタを備える表示パネル装置を実現することができる。このように、オン特性に優れた薄膜トランジスタを構成することができるので、特に、有機EL表示装置における有機EL素子を駆動する駆動トランジスタとして用いることにより、高画質の画像を表示することができる。
次に、図6を用いて、本実施の形態に係る表示パネル装置100の構成によって薄膜トランジスタの電荷移動度がさらに向上するメカニズムについて説明する。図6は、本発明の実施の形態に係る表示パネル装置における製造工程の一部を詳細に説明する図である。
上述の図3の(g)及び(h)に示すように、第1隔壁部6は、隔壁層6Rを露光及び現像することで形成される。このとき、図6の(a)に示すように、ソース電極4及びドレイン電極5の露出した部分の表面、すなわち、上層の第2ソース電極42及び第2ドレイン電極52の表面に、隔壁層6Rの残渣6aが存在する。残渣6aは、隔壁層6Rを現像した後に残る隔壁層6Rの残留物であり、隔壁層6Rを構成する感光性樹脂又はそれが変質したものである。このように、ソース電極4及びドレイン電極5の表面上に残渣6aが残ると、ソース電極4及びドレイン電極5と接する部分における半導体層7の結晶性が劣化して、電荷移動度等のTFT特性が低下する。
これに対して、本実施の形態では、上述の図3の(e)及び(f)に示すように、ソース電極4及びドレイン電極5は、高密度膜である高密度金属膜HMと低密度膜である低密度金属膜LMとの積層膜をパターニングすることで形成される。このとき、図6の(a)に示すように、積層膜の表面、すなわち、上層膜である低密度金属膜LMによって形成された第2ソース電極42及び第2ドレイン電極52の表面には、酸化膜42a及び52aが形成される。
ここで、低密度膜は、多孔質という膜組織の構造上、高密度膜よりも表面酸化膜が溶解しやすく、低密度膜の酸化膜は容易に除去することができる。よって、図6の(b)に示すように、第1隔壁部6の形成工程における洗浄工程において、低密度膜である第2ソース電極42及び第2ドレイン電極52の表面に形成された酸化膜42a及び52aは融解して除去される。
従って、図6の(a)に示すように、ソース電極4及びドレイン電極5の表面に隔壁層6Rの残渣6aが残ったとしても、当該残渣6aは、第2ソース電極42及び第2ドレイン電極52の表面に形成された酸化膜42a及び52a上に残ることになるので、酸化膜42a及び52a上の残渣6aは、上記の洗浄工程により、図6の(b)に示すように、酸化膜42a及び52aの溶解とともに洗い流されることになる。すなわち、低密度膜である第2ソース電極42及び第2ドレイン電極52の上部層の一部である酸化膜42a及び52aを除去すると同時に、第2ソース電極42及び第2ドレイン電極52の酸化膜42a及び52a上における隔壁層6Rの残渣6aも除去する。
なお、上記洗浄工程による酸化膜42a及び52aの除去により、第2ソース電極42及び第2ドレイン電極52の対向端部の膜厚が減少する。なお、洗浄工程は、現像工程の後に行う工程であり、当該洗浄工程における洗浄液としては、水、フッ酸又はシュウ酸等の所望の洗浄液を用いることができる。
このように、本実施の形態では、最上層の第2ソース電極42及び第2ドレイン電極52は、少なくとも半導体層7の形成領域においては残渣6aを取り除くための犠牲層としても機能し、この犠牲層の除去とともに残渣6aも除去されることになる。
従って、本実施の形態では、ソース電極4及びドレイン電極5の表面上に残渣6aが残らないので、ソース電極4及びドレイン電極5と接する部分における半導体層7の結晶性が劣化してしまうことを防止することができ、良好な結晶性を有する半導体層7を形成することができる。これにより、残渣6aによる電荷移動度の低下を抑制することができるので、オン特性に優れた薄膜トランジスタを実現することができる。
しかも、低密度膜は、その膜構造上、高密度膜よりも表面に酸化膜が形成されやすい。従って、上記洗浄工程にて残渣6aとともに酸化膜42a及び52aを除去した後において、図6の(c)に示すように、低密度膜である第2ソース電極42及び第2ドレイン電極52の表面が露出した際に、第2ソース電極42及び第2ドレイン電極52の表面が酸化して、再び酸化膜42a及び52a(自然酸化膜)が生成する。その後、図3の(i)と同様に、第1隔壁部6の開口内に所定形状の半導体層7を形成すると、図6の(d)に示すように、半導体層7は、第2ソース電極42及び第2ドレイン電極52の表面に形成された酸化膜42a及び52aと接触することになる。すなわち、Mo膜からなる第2ソース電極42及び第2ドレイン電極52と半導体層7との界面に、MoOx膜からなる酸化膜が形成される。
ここで、ソース電極4又はドレイン電極5と半導体層7との間を移動する電荷は、酸化されていない金属膜(Mo)よりも酸化金属膜(MoOx)の方が注入されやすい。本実施の形態における表示パネル装置100では、ソース電極4又はドレイン電極5の最上層である第2ソース電極42及び第2ドレイン電極52を低密度膜としているので、ソース電極4又はドレイン電極5の表面に容易に酸化膜42a及び52aを生成させることができる。これにより、ソース電極4又はドレイン電極5と半導体層7との間における電荷の注入特性を向上させることができ、電荷移動度を向上させることができるので、オン特性に優れた薄膜トランジスタを実現することができる。
以上、本発明の実施の形態に係る表示パネル装置100によれば、ソース電極4及びドレイン電極5が、高密度膜と低密度膜との積層構造であるので、ソース電極4及びドレイン電極5を低抵抗化、特に配線部分を低抵抗化することができるので、表示画像の品質を向上させることができる。
さらに、本実施の形態によれば、ソース電極4及びドレイン電極5の最上層(表面層)を低密度膜としているので、表面酸化膜が生成されやすい一方で、生成された表面酸化膜を容易に除去することもできる。よって、第1隔壁部6の露光及び現像後に残る残渣6aを容易に除去することができるとともに、残渣6aを除去した後においてソース電極4及びドレイン電極5における半導体層7との接触部分に容易に酸化膜を形成することができる。これにより、半導体層7の結晶性の劣化を防止することができるとともに電荷注入特性を向上させることができるので、オン特性に優れた薄膜トランジスタを実現することができる。従って、高品質の画像を表示することができる表示パネル装置を提供することができる。
また、本実施の形態では、図3の(k)及び(l)に示すように、絶縁層8にコンタクトホール8Hを形成して下部電極9を形成しているが、コンタクトホール8Hを形成する工程と下部電極9を形成する工程との間に、コンタクトホール8Hから露出するドレイン電極5に形成された表面酸化膜を除去する工程を含むことが好ましい。以下、この工程について、図7を用いて説明する。図7は、本発明の実施の形態の変形例に係る表示パネル装置の製造方法の工程を示す図である。
図6の(d)に示す工程の後は、図7の(a)に示すように、図3の(j)と同様にして、SOG等の絶縁層材料を塗布して焼成することによって絶縁層8を形成する。
その際、図7の(b)に示すように、図3の(k)と同様にして、絶縁層8にドレイン電極5に到達するコンタクトホール8Hを形成し、焼成する。このとき、コンタクトホール部において、ドレイン電極5の表面、すなわち、第2ドレイン電極52の表面の露出した領域が高温雰囲気に曝されるので、第2ドレイン電極52の表面のうちコンタクトホール8Hから露出する部分に酸化膜52aが形成される。
次に、図7の(c)に示すように、コンタクトホール8Hから露出するドレイン電極5の表面に形成された酸化膜52aを除去する。この場合、酸化膜52aは、除去しやすい低密度膜からなる第2ドレイン電極52に形成されているので、容易に除去することができる。これにより、コンタクトホール8Hから露出する第2ドレイン電極52に、窪み部が形成される。窪み部は、コンタクトホール8Hの底部の形状に対応する形状となり、第2ドレイン電極52の表面の酸化膜52aが除去されることによって形成された凹部である。すなわち、窪み部の深さは、酸化膜52aの膜厚と略同等である。なお、コンタクトホール8H内の酸化膜52aの除去は、ウェットエッチングによって行うことができる。また、エッチング液としては、水、フッ酸又はシュウ酸等を用いることができる。
次に、図7(d)に示すように、図3の(l)と同様にして、下部電極9を形成する。これにより、コンタクトホール8Hを介して第2ドレイン電極52の窪み部と下部電極9とが接続される。
このように、本変形例では、コンタクトホール8Hから露出する第2ドレイン電極52の表面に形成される酸化膜52aを除去するので、ドレイン電極5と下部電極9とのコンタクト抵抗を低くすることができる。また、コンタクトホール8H内に酸化膜52aが存在すると、この酸化膜52aによってコンタクトホール8H内に形成される下部電極9が酸化されやすくなるので、上記のように酸化膜52aを除去することにより、下部電極9の酸化を抑制することができる。従って、コンタクトホール8H内の酸化膜52aを除去することにより、ドレイン電極5と下部電極9との良好なコンタクトを実現することができる。
これにより、第2ドレイン電極52は、第1隔壁部6の隔壁を挟んで、半導体層7側の半導体領域とコンタクトホール8Hが形成されるコンタクトホール領域との両方の領域において、同一部材でありながらも、半導体層7の結晶性を良好にするとともに、下部電極9とのコンタクト抵抗も良好にすることができる。
以上により、ソース電極4及びドレイン電極5が、低密度膜と高密度膜との積層膜からなるので、ソース電極4及びドレイン電極5の配線抵抗を小さくすることができるとともに、ドレイン電極5と下部電極9(画素電極)との良好なコンタクトを実現し、かつ優れたTFT特性を有する薄膜トランジスタを備える表示パネル装置を実現することができる。
なお、図6の(d)などに示されるように、図7の(a)において、既に第2ドレイン電極52の表面に酸化膜が形成されている場合があるが、低密度膜の酸化膜は除去されやすいので、コンタクトホール8Hの形成時に当該酸化膜が一旦除去されて、図7(b)に示すように、第2ドレイン電極52の表面に再び酸化膜52aが形成される。
また、上記の実施の形態及び変形例において、ソース電極4及びドレイン電極5における第2ソース電極42及び第2ドレイン電極52の膜厚は、20nm以上であることが好ましい。以下、この理由について、図8を用いて説明する。図8は、本実施の形態に係る第2ソース電極及び第2ドレイン電極(酸化膜が形成された低密度膜)をウェットエッチングした場合における当該低密度膜の膜厚とエッチング時間との関係を示す図である。なお、本実験では、Moにより単層の低密度膜を成膜した。また、エッチング液としてシュウ酸を用いたが、水やフッ酸でも同様の結果が得られる。
図8に示すように、表面に酸化膜(MoOx)が形成されている低密度膜(Mo単層)に対してエッチングを行うと、エッチング前は111nmであった膜厚dは、10sec以上のエッチングを行うことにより、95nmとなった。すなわち、Moの酸化膜は16nm程度であることが分かった。
ここで、高密度膜と低密度膜との積層膜からなるソース電極4及びドレイン電極5においては、低密度膜のみを酸化させて、高密度膜は酸化させないことが好ましい。これは、低密度膜に形成された表面酸化膜は容易に除去することができるのに対して、高密度膜に形成された表面酸化膜は容易に除去することができないからである。つまり、高密度膜及び低密度膜の酸化膜を除去した場合、高密度膜の方は酸化層が緻密であるため、酸化膜の除去が難しく歩留まりが低下するが、低密度膜の方は酸化層が多孔質状であり、酸化膜の除去が容易であるので高い歩留まりを得ることができる。
従って、下層膜を高密度膜とし上層膜を低密度膜とする積層構造のソース電極4及びドレイン電極5においては、下層の位置する高密度膜を酸化させないために、上層の位置する低密度膜の膜厚は少なくとも16nm以上必要であり、プロセスマージンを考慮すると、低密度膜の膜厚は20nm以上とすることが好ましい。すなわち、ソース電極4及びドレイン電極5における第2ソース電極42及び第2ドレイン電極52の膜厚は、20nm以上とすることが好ましい。
次に、本発明の実施の形態に係る表示パネル装置100の概略構成について、図9を用いて説明する。図9は、本発明の実施の形態に係る表示パネル装置の概略構成を示す一部切り欠き斜視図である。なお、各構成要素は、模式的に表されたたものであり、正確な形状を示したものではない。
図9に示すように、本実施の形態に係る表示パネル装置100は、有機EL表示装置であって、アクティブマトリクス基板(TFTアレイ基板)101と、アクティブマトリクス基板101上に形成された有機EL素子120と、アクティブマトリクス基板101上に形成された複数本のソース配線130(映像信号線)及び複数本のゲート配線140(走査線)とを備える。有機EL素子120は、下部電極9と、有機層11と、上部電極12とによって構成される。
表示部を構成する複数の画素102は、直交するソース配線130とゲート配線140とによってマトリクス状に区画される。各画素102には、薄膜トランジスタ110が形成されている。
次に、上記表示パネル装置100における画素102の回路構成について、図10を用いて説明する。図10は、本発明の実施の形態に係る表示パネル装置における画素の回路構成を示す図である。
図10に示すように、画素102は、有機EL素子120を駆動する駆動トランジスタである薄膜トランジスタ110と、画素102を選択するためのスイッチングトランジスタである薄膜トランジスタ111と、有機EL素子120と、コンデンサ160とを備える。
薄膜トランジスタ110のソース電極110S(ソース電極4)は、電源線150に接続され、ドレイン電極110D(ドレイン電極5)は有機EL素子120のアノード(下部電極)に接続されている。
また、薄膜トランジスタ111のドレイン電極111Dは、ソース配線130に接続され、ゲート電極111Gは、ゲート配線140に接続され、ソース電極111Sは、コンデンサ160及び薄膜トランジスタ110のゲート電極110Gに接続されている。
この構成において、ゲート配線140にゲート信号が入力され、薄膜トランジスタ111をオン状態にすると、ソース配線130を介して供給された映像信号電圧がコンデンサ160に書き込まれる。そして、コンデンサ160に書き込まれた保持電圧は、1フレーム期間を通じて保持される。この保持電圧により、薄膜トランジスタ110のコンダクタンスがアナログ的に変化し、発光階調に対応した駆動電流が、有機EL素子120のアノードからカソードへと流れる。これにより、各画素における所定の有機EL素子120が発光し、表示部に所定の画像が表示される。
このように構成される表示パネル装置については、フラットパネルディスプレイとして利用することができ、テレビジョンセット、パーソナルコンピュータ、携帯電話などのあらゆる表示パネル装置を有する電子機器に適用することができる。
以上、本発明に係る表示パネル装置及びその製造方法について、実施の形態に基づいて説明したが、本発明は、上記の実施の形態に限定されるものではない。
例えば、上記の実施の形態において、ソース電極4をドレイン電極とし、ドレイン電極5をソース電極としても構わない。
また、上記の実施の形態において、ソース電極4及びドレイン電極5は2層構造としたが、これに限らない。例えば、ソース電極4及びドレイン電極5は、3層以上の複数層や、高密度から低密度に段階的に膜密度が変化する構成としても構わない。但し、この場合、少なくとも最上層は、第2ソース電極42及び第2ドレイン電極52と同様の低密度膜とすることが好ましい。
また、本実施の形態では、有機EL素子を用いた表示パネル装置(有機EL表示装置)について説明したが、これに限らない。例えば、液晶表示素子を用いた表示パネル装置とすることもできる。この場合、図1に示す下部電極9を画素電極とし、当該画素電極の上に液晶層を介して対向電極を設けることによって液晶表示装置を実現することができる。なお、その他の表示素子を有する表示パネル装置を実現することもできる。
その他、各実施の形態に対して当業者が思いつく各種変形を施して得られる形態や、本発明の趣旨を逸脱しない範囲で各実施の形態における構成要素及び機能を任意に組み合わせることで実現される形態も本発明に含まれる。
本発明に係る表示パネル装置は、テレビジョンセット、パーソナルコンピュータ、携帯電話などの表示装置又はその他様々な電気機器に広く利用することができる。
1 基板
2 ゲート電極
3 ゲート絶縁膜
4 ソース電極
5 ドレイン電極
6 第1隔壁部
6a 残渣
6R 隔壁層
7 半導体層
8 絶縁層
8H コンタクトホール
9 下部電極
10 第2隔壁部
11 有機層
12 上部電極
13 封止層
14 封止基板
41 第1ソース電極
42 第2ソース電極
42a、52a 酸化膜
51 第1ドレイン電極
52 第2ドレイン電極
100 表示パネル装置
101 アクティブマトリクス基板
102 画素
110、111 薄膜トランジスタ
110G、111G ゲート電極
110S、111S ソース電極
110D、111D ドレイン電極
120 有機EL素子
130 ソース配線
140 ゲート配線
150 電源線
160 コンデンサ
HM 高密度金属膜
LM 低密度金属膜
2 ゲート電極
3 ゲート絶縁膜
4 ソース電極
5 ドレイン電極
6 第1隔壁部
6a 残渣
6R 隔壁層
7 半導体層
8 絶縁層
8H コンタクトホール
9 下部電極
10 第2隔壁部
11 有機層
12 上部電極
13 封止層
14 封止基板
41 第1ソース電極
42 第2ソース電極
42a、52a 酸化膜
51 第1ドレイン電極
52 第2ドレイン電極
100 表示パネル装置
101 アクティブマトリクス基板
102 画素
110、111 薄膜トランジスタ
110G、111G ゲート電極
110S、111S ソース電極
110D、111D ドレイン電極
120 有機EL素子
130 ソース配線
140 ゲート配線
150 電源線
160 コンデンサ
HM 高密度金属膜
LM 低密度金属膜
Claims (9)
- 基板と、
前記基板上に形成されたゲート電極と、
前記ゲート電極上に形成されたゲート絶縁膜と、
前記ゲート絶縁膜上に形成された第1ソース電極と、
前記第1ソース電極上に形成された第2ソース電極と、
前記ゲート絶縁膜上に形成された第1ドレイン電極と、
前記第1ドレイン電極上に形成された第2ドレイン電極と、
少なくとも前記第2ソース電極の一部及び前記第2ドレイン電極の一部を露出する開口を有する隔壁部と、
前記開口内に形成され、少なくとも前記第2ソース電極及び前記第2ドレイン電極と接する半導体層と、
前記半導体層の上方に形成された絶縁層と、
前記絶縁層上に形成された画素電極と、
前記絶縁層に形成され、前記画素電極と前記第2ドレイン電極又は前記第2ソース電極とを接続するためのコンタクトホールと、を含み、
前記第2ソース電極及び前記第2ドレイン電極の膜構造は、前記第1ソース電極及び前記第1ドレイン電極の膜構造よりも疎である、
表示パネル装置。 - 前記第1ソース電極及び前記第1ドレイン電極のシート抵抗は、前記第2ソース電極及び前記第2ドレイン電極のシート抵抗よりも小さい、
請求項1に記載の表示パネル装置。 - 前記第1ソース電極及び前記第1ドレイン電極のシート抵抗は、0.5~5Ω/□であり、
前記第2ソース電極及び前記第2ドレイン電極のシート抵抗は、80~140Ω/□である、
請求項2に記載の表示パネル装置。 - 前記第2ドレイン電極は、前記半導体層と接する部分における膜厚が前記半導体層と接しない部分における膜厚よりも薄く、かつ、前記コンタクトホールに対応する部分に窪み部が形成されている、
請求項1~3のいずれか1項に記載の表示パネル装置。 - 前記第2ソース電極及び前記第2ドレイン電極の膜厚は、20nm以上である、
請求項1~4のいずれか1項に記載の表示パネル装置。 - 基板上にゲート電極を形成する第1工程と、
前記ゲート電極上にゲート絶縁膜を形成する第2工程と、
前記ゲート絶縁膜上に第1金属膜を形成する第3工程と、
前記第1金属膜上に、当該第1金属膜の膜構造よりも疎である膜構造を有する第2金属膜を形成する第4工程と、
前記第1金属膜及び前記第2金属膜をパターニングすることにより、ソース電極及びドレイン電極を形成する第5工程と、
前記ソース電極及び前記ドレイン電極上に隔壁層を形成する第6工程と、
前記隔壁層をパターニングすることにより、前記ソース電極と前記ドレイン電極との間における前記ゲート絶縁膜と、前記ソース電極及び前記ドレイン電極の一部とを露出するように開口を形成することで隔壁を形成する第7工程と、
前記開口内において、前記ソース電極及び前記ドレイン電極の上面と前記ゲート絶縁膜の上面とにわたって半導体層を形成する第8工程と、
前記半導体層の上方に絶縁層を形成する第9工程と、
前記隔壁を挟んで前記半導体層とは反対側の領域における前記ドレイン電極上の前記絶縁層にコンタクトホールを形成して前記ドレイン電極を露出する第10工程と、
前記絶縁層上及び前記コンタクトホールから露出する前記ドレイン電極上に画素電極を形成する第11工程と、を含む、
表示パネル装置の製造方法。 - 前記第7工程において、前記隔壁層に前記開口を形成する際に前記第2金属膜の上層の一部を除去すると同時に、当該第2金属膜上における前記隔壁層の残渣を除去する、
請求項6に記載の表示パネル装置の製造方法。 - 前記第10工程と前記第11工程との間に、前記コンタクトホールから露出する前記ドレイン電極に形成された表面酸化膜を除去する工程を含む、
請求項6又は7に記載の表示パネル装置の製造方法。 - 前記表面酸化膜を除去する工程において、前記コンタクトホールから露出する前記ドレイン電極における前記第2金属膜に窪み部が形成される、
請求項8に記載の表示パネル装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2011/004380 WO2013018137A1 (ja) | 2011-08-03 | 2011-08-03 | 表示パネル装置及びその製造方法 |
JP2013526611A JP5798626B2 (ja) | 2011-08-03 | 2011-08-03 | 表示パネル装置及びその製造方法 |
CN201180072172.4A CN103650149B (zh) | 2011-08-03 | 2011-08-03 | 显示面板装置及其制造方法 |
US14/147,635 US9093327B2 (en) | 2011-08-03 | 2014-01-06 | Display panel device and method of manufacturing display panel device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2011/004380 WO2013018137A1 (ja) | 2011-08-03 | 2011-08-03 | 表示パネル装置及びその製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US14/147,635 Continuation US9093327B2 (en) | 2011-08-03 | 2014-01-06 | Display panel device and method of manufacturing display panel device |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013018137A1 true WO2013018137A1 (ja) | 2013-02-07 |
Family
ID=47628714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2011/004380 WO2013018137A1 (ja) | 2011-08-03 | 2011-08-03 | 表示パネル装置及びその製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9093327B2 (ja) |
JP (1) | JP5798626B2 (ja) |
CN (1) | CN103650149B (ja) |
WO (1) | WO2013018137A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015029286A1 (ja) * | 2013-08-27 | 2015-03-05 | パナソニック株式会社 | 薄膜トランジスタ基板の製造方法及び薄膜トランジスタ基板 |
JP7540309B2 (ja) | 2020-11-17 | 2024-08-27 | 株式会社リコー | 液体吐出ヘッド、液体吐出ヘッドの製造方法、液体吐出ユニット及び液体を吐出する装置 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6220300B2 (ja) * | 2014-03-20 | 2017-10-25 | 株式会社ジャパンディスプレイ | 有機エレクトロルミネセンス表示装置の製造方法及び有機エレクトロルミネセンス表示装置 |
CN104795400B (zh) * | 2015-02-12 | 2018-10-30 | 合肥鑫晟光电科技有限公司 | 阵列基板制造方法、阵列基板和显示装置 |
TWI686652B (zh) * | 2015-03-18 | 2020-03-01 | 日商凸版印刷股份有限公司 | 薄膜電晶體陣列、影像顯示裝置及薄膜電晶體陣列的製造方法 |
KR102469949B1 (ko) * | 2015-11-30 | 2022-11-22 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
CN105789219B (zh) * | 2016-03-22 | 2018-07-27 | 京东方科技集团股份有限公司 | 一种用于制造显示面板的方法、显示面板以及显示装置 |
CN106898633B (zh) * | 2017-02-24 | 2019-09-10 | 深圳市华星光电技术有限公司 | 发光二极管显示器及其制作方法 |
KR102503745B1 (ko) * | 2017-12-14 | 2023-02-23 | 엘지디스플레이 주식회사 | 전계발광 표시장치 |
JP7150527B2 (ja) * | 2018-08-31 | 2022-10-11 | 株式会社ジャパンディスプレイ | 表示装置及び表示装置の製造方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61289648A (ja) * | 1985-06-17 | 1986-12-19 | Matsushita Electronics Corp | 半導体装置の製造方法 |
JP2008258252A (ja) * | 2007-04-02 | 2008-10-23 | Konica Minolta Holdings Inc | 有機薄膜トランジスタ、有機薄膜トランジスタの製造方法 |
JP2008277371A (ja) * | 2007-04-26 | 2008-11-13 | Sony Corp | 半導体装置、電子機器、および半導体装置の製造方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6337520B1 (en) * | 1997-02-26 | 2002-01-08 | Samsung Electronics Co., Ltd. | Composition for a wiring, a wiring using the composition, manufacturing method thereof, a display using the wiring and manufacturing method thereof |
JPH10335669A (ja) | 1997-05-30 | 1998-12-18 | Mitsubishi Electric Corp | 薄膜トランジスタおよびその製法 |
JP2002305308A (ja) | 2000-02-09 | 2002-10-18 | Matsushita Electric Ind Co Ltd | ゲート電極にMoW合金を使用した薄膜トランジスタ |
JP2002202527A (ja) * | 2000-12-28 | 2002-07-19 | Nec Corp | アクティブマトリクス型液晶表示装置 |
EP1383179A2 (en) * | 2002-07-17 | 2004-01-21 | Pioneer Corporation | Organic semiconductor device |
JP4997688B2 (ja) * | 2003-08-19 | 2012-08-08 | セイコーエプソン株式会社 | 電極、薄膜トランジスタ、電子回路、表示装置および電子機器 |
JP4100351B2 (ja) * | 2004-02-09 | 2008-06-11 | セイコーエプソン株式会社 | 薄膜トランジスタの製造方法 |
KR100603349B1 (ko) * | 2004-06-17 | 2006-07-20 | 삼성에스디아이 주식회사 | 박막 트랜지스터, 이를 제조한 방법 및 이를 구비하는평판 디스플레이 장치 |
KR101202980B1 (ko) * | 2005-04-06 | 2012-11-20 | 엘지디스플레이 주식회사 | 유기 반도체물질을 이용한 박막트랜지스터 어레이 기판 및그의 제조 방법 |
WO2007043493A1 (en) * | 2005-10-14 | 2007-04-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
KR100829743B1 (ko) * | 2005-12-09 | 2008-05-15 | 삼성에스디아이 주식회사 | 유기 박막 트랜지스터 및 이의 제조 방법, 이를 구비한평판 디스플레이 장치 |
KR20080006316A (ko) | 2006-07-12 | 2008-01-16 | 삼성전자주식회사 | 유기 박막 트랜지스터와 그의 제조 방법 |
JP2008243871A (ja) * | 2007-03-26 | 2008-10-09 | Seiko Epson Corp | 有機トランジスタ及び有機トランジスタの製造方法 |
WO2011138816A1 (ja) | 2010-05-07 | 2011-11-10 | パナソニック株式会社 | 有機el表示パネル及びその製造方法 |
JP5543597B2 (ja) | 2010-07-15 | 2014-07-09 | パナソニック株式会社 | 有機el表示パネルの製造方法 |
CN102742357A (zh) | 2010-08-06 | 2012-10-17 | 松下电器产业株式会社 | 有机el显示面板、显示装置以及有机el显示面板的制造方法 |
JP5576862B2 (ja) | 2010-09-21 | 2014-08-20 | パナソニック株式会社 | 薄膜トランジスタアレイ装置、薄膜トランジスタアレイ装置の製造方法 |
WO2012039000A1 (ja) | 2010-09-21 | 2012-03-29 | パナソニック株式会社 | 薄膜トランジスタアレイ装置、薄膜トランジスタアレイ装置の製造方法 |
-
2011
- 2011-08-03 WO PCT/JP2011/004380 patent/WO2013018137A1/ja active Application Filing
- 2011-08-03 CN CN201180072172.4A patent/CN103650149B/zh active Active
- 2011-08-03 JP JP2013526611A patent/JP5798626B2/ja active Active
-
2014
- 2014-01-06 US US14/147,635 patent/US9093327B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61289648A (ja) * | 1985-06-17 | 1986-12-19 | Matsushita Electronics Corp | 半導体装置の製造方法 |
JP2008258252A (ja) * | 2007-04-02 | 2008-10-23 | Konica Minolta Holdings Inc | 有機薄膜トランジスタ、有機薄膜トランジスタの製造方法 |
JP2008277371A (ja) * | 2007-04-26 | 2008-11-13 | Sony Corp | 半導体装置、電子機器、および半導体装置の製造方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015029286A1 (ja) * | 2013-08-27 | 2015-03-05 | パナソニック株式会社 | 薄膜トランジスタ基板の製造方法及び薄膜トランジスタ基板 |
JPWO2015029286A1 (ja) * | 2013-08-27 | 2017-03-02 | 株式会社Joled | 薄膜トランジスタ基板の製造方法及び薄膜トランジスタ基板 |
JP7540309B2 (ja) | 2020-11-17 | 2024-08-27 | 株式会社リコー | 液体吐出ヘッド、液体吐出ヘッドの製造方法、液体吐出ユニット及び液体を吐出する装置 |
Also Published As
Publication number | Publication date |
---|---|
US9093327B2 (en) | 2015-07-28 |
US20140117363A1 (en) | 2014-05-01 |
CN103650149B (zh) | 2016-04-13 |
JP5798626B2 (ja) | 2015-10-21 |
CN103650149A (zh) | 2014-03-19 |
JPWO2013018137A1 (ja) | 2015-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5798626B2 (ja) | 表示パネル装置及びその製造方法 | |
JP6262276B2 (ja) | 酸化物薄膜トランジスタ及びその製造方法 | |
TWI683164B (zh) | 顯示背板及其製作方法、顯示面板和顯示裝置 | |
JP6019329B2 (ja) | 表示装置および電子機器 | |
JP5722604B2 (ja) | 表示装置およびその製造方法 | |
JP4953166B2 (ja) | 表示パネルの製造方法 | |
JP5766481B2 (ja) | 表示装置および電子機器 | |
US9312279B2 (en) | Thin film transistor array substrate, method of manufacturing the same, and display apparatus including the same | |
JP5825812B2 (ja) | 表示装置の製造方法 | |
KR101622645B1 (ko) | 유기발광 표시장치의 제조방법 | |
TWI643319B (zh) | 半導體裝置、顯示單元及電子設備 | |
JP2010205987A (ja) | 薄膜トランジスタおよびその製造方法並びに表示装置 | |
JP2011107680A (ja) | 有機発光表示装置及びその製造方法 | |
KR20140081662A (ko) | 유기전계 발광소자 및 이의 제조 방법 | |
US8916863B2 (en) | Organic thin-film transistor and method of manufacturing organic thin-film transistor | |
WO2013080261A1 (ja) | 表示パネル及び表示パネルの製造方法 | |
US20110133666A1 (en) | Display, method of manufacturing display and electronic device | |
KR101820166B1 (ko) | 화이트 유기발광다이오드 표시소자 및 그 제조방법 | |
US11018160B2 (en) | Thin-film transistor substrate and luminescent device | |
JP5842008B2 (ja) | 薄膜トランジスタ、有機el発光素子及び薄膜トランジスタの製造方法 | |
JP2012204548A (ja) | 表示装置およびその製造方法 | |
JP2012022787A (ja) | 有機el装置、有機el装置の製造方法、及び電子機器 | |
WO2013008269A1 (ja) | 有機薄膜トランジスタ及び有機薄膜トランジスタの製造方法 | |
WO2023065455A1 (zh) | 阵列基板及其制作方法和显示装置 | |
KR20140083150A (ko) | 유기전계 발광소자 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 11870263 Country of ref document: EP Kind code of ref document: A1 |
|
DPE1 | Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101) | ||
ENP | Entry into the national phase |
Ref document number: 2013526611 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 11870263 Country of ref document: EP Kind code of ref document: A1 |