TWI794092B - Memory device having double sided capacitor - Google Patents
Memory device having double sided capacitor Download PDFInfo
- Publication number
- TWI794092B TWI794092B TW111117901A TW111117901A TWI794092B TW I794092 B TWI794092 B TW I794092B TW 111117901 A TW111117901 A TW 111117901A TW 111117901 A TW111117901 A TW 111117901A TW I794092 B TWI794092 B TW I794092B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- capacitor
- opening
- memory device
- support layer
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 71
- 239000004065 semiconductor Substances 0.000 claims abstract description 67
- 239000000758 substrate Substances 0.000 claims abstract description 48
- 150000004767 nitrides Chemical class 0.000 claims description 16
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 4
- UGACIEPFGXRWCH-UHFFFAOYSA-N [Si].[Ti] Chemical compound [Si].[Ti] UGACIEPFGXRWCH-UHFFFAOYSA-N 0.000 claims description 3
- 238000000465 moulding Methods 0.000 description 116
- 238000000034 method Methods 0.000 description 32
- 238000004519 manufacturing process Methods 0.000 description 16
- 239000000463 material Substances 0.000 description 10
- 238000005530 etching Methods 0.000 description 9
- 229910052581 Si3N4 Inorganic materials 0.000 description 8
- 238000002360 preparation method Methods 0.000 description 7
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 238000000231 atomic layer deposition Methods 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 239000005380 borophosphosilicate glass Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 239000002019 doping agent Substances 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 238000009501 film coating Methods 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 108091081062 Repeated sequence (DNA) Proteins 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000003362 replicative effect Effects 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
本申請案請求2021年12月20日所申請之美國臨時申請案第63/291,547號(優先權日為「2021年12月20日」)的優先權。另,本申請案一併請求2022年3月15日所申請之美國正式申請案第17/694,862及17/695,245號的優先權。上述專利申請案的全部內容藉由引用併入本文並構成本說明書的一部分。 This application claims priority to U.S. Provisional Application No. 63/291,547, filed December 20, 2021 (priority date is "December 20, 2021"). In addition, this application also claims the priority of US formal application Nos. 17/694,862 and 17/695,245 filed on March 15, 2022. The entire contents of the above-mentioned patent applications are hereby incorporated by reference and constitute a part of this specification.
本揭露關於一種記憶體元件。特別是有關於一種具有一電容器的記憶體元件,該電容器具有一改善的寄生電容以及一加強的整體結構。 The disclosure relates to a memory device. More particularly, it relates to a memory device having a capacitor with an improved parasitic capacitance and a strengthened overall structure.
動態隨機存取記憶體(DRAM)是一種半導體配置,用於將資料的多個位元儲存在一積體電路(IC)內的單獨電容器中。DRAM通常形成為電容器DRAM胞。藉由在一單個半導體晶圓上複製DRAM胞來製造一DRAM記憶體電路。每一DRAM胞可以儲存資料的一位元。DRAM胞由一儲存電容器以及一存取電晶體所組成。一種廣泛使用的電容器被稱為一容器電容器,該容器電容器呈一圓柱形並具有一圓形剖面。該容器電容器可為雙面的,其中一下電極的兩側被一上電極所圍繞,而該上電極連接到在DRAM記憶體電路之一周圍區域中的一參考電壓。 Dynamic Random Access Memory (DRAM) is a semiconductor device used to store multiple bits of data in individual capacitors within an integrated circuit (IC). DRAMs are typically formed as capacitor DRAM cells. A DRAM memory circuit is fabricated by replicating DRAM cells on a single semiconductor wafer. Each DRAM cell can store one bit of data. A DRAM cell is composed of a storage capacitor and an access transistor. A widely used capacitor is called a tank capacitor, which has a cylindrical shape and a circular cross section. The bulk capacitor may be double-sided, wherein both sides of the lower electrode are surrounded by an upper electrode connected to a reference voltage in a surrounding area of the DRAM memory circuit.
在過去的幾十年中,隨著半導體製造技術的不斷改進,DRAM記憶體電路的尺寸也相應減小。隨著DRAM胞的尺寸減小到數奈米的長度,DRAM胞之一結構的強度是一個需要關心的問題。在製造期間可能會發生塌陷或搖晃。因此,希望開發改善以解決相關製造挑戰。 Over the past few decades, as semiconductor manufacturing technology has continued to improve, the size of DRAM memory circuits has decreased accordingly. As the size of DRAM cells decreases to several nanometers in length, the strength of one structure of DRAM cells is a concern. May collapse or shake during manufacture. Accordingly, it would be desirable to develop improvements to address related manufacturing challenges.
本揭露之一實施例提供一種記憶體元件。該記憶體元件包括一半導體基底;一電容器,從該半導體底突伸;一第一支撐層,設置在該半導體基底上並圍繞該電容器;以及一第二支撐層,設置在該第一支撐層上並圍繞該電容器;其中該第二支撐層包括一第一開口,該第一開口延伸經過該第二支撐層並鄰近該電容器設置。 An embodiment of the disclosure provides a memory device. The memory element includes a semiconductor base; a capacitor protruding from the semiconductor base; a first support layer disposed on the semiconductor base and surrounding the capacitor; and a second support layer disposed on the first support layer and surrounding the capacitor; wherein the second support layer includes a first opening extending through the second support layer and disposed adjacent to the capacitor.
在一些實施例中,該第一支撐層與該第二支撐層相互分隔開。 In some embodiments, the first support layer and the second support layer are separated from each other.
在一些實施例中,該電容器包括一導電層,電性連接到該半導體基底。 In some embodiments, the capacitor includes a conductive layer electrically connected to the semiconductor substrate.
在一些實施例中,該導電層包括一第一部分以及一第二部分,該第一部分設置在該半導體基底上並被該第一支撐層所圍繞,該第二部分從該第一部分突伸並耦接到該第一部分,且被該第二支撐層所圍繞。 In some embodiments, the conductive layer includes a first portion and a second portion, the first portion is disposed on the semiconductor substrate and surrounded by the first support layer, the second portion protrudes from the first portion and is coupled to connected to the first part and surrounded by the second supporting layer.
在一些實施例中,該導電層該電容器的一電極。 In some embodiments, the conductive layer is an electrode of the capacitor.
在一些實施例中,該導電層包括氮化鈦(TiN)或氮化矽鈦(TiSiN)。 In some embodiments, the conductive layer includes titanium nitride (TiN) or titanium silicon nitride (TiSiN).
在一些實施例中,該第一支撐層與該第二支撐層包括晶格氮化物(lattice nitride)。 In some embodiments, the first supporting layer and the second supporting layer include lattice nitride.
在一些實施例中,該第一支撐層至少部分經由該第一開口 暴露。 In some embodiments, the first support layer passes at least partially through the first opening exposed.
在一些實施例中,該記憶體元件還包括一第三支撐層,設置在該第二支撐層上並圍繞該電容器。 In some embodiments, the memory device further includes a third supporting layer disposed on the second supporting layer and surrounding the capacitor.
在一些實施例中,該第三支撐層包括晶格氮化物。 In some embodiments, the third support layer includes lattice nitride.
在一些實施例中,該第三支撐層包括一第二開口,延伸經過該第三支撐層。 In some embodiments, the third support layer includes a second opening extending through the third support layer.
在一些實施例中,該第二開口設置在該第一開口上。 In some embodiments, the second opening is disposed on the first opening.
本揭露之另一實施例提供一種記憶體元件的製備方法。該製備方法包括提供一半導體基底;設置一第一支撐層在該半導體基底上;設置一第一模塑層在該第一支撐層上;設置一第二支撐層在該第一模塑層上;移除該第二支撐層的一部分以形成一第一開口;設置一第二模塑層在該第二支撐層上以及在該第一開口內;形成一溝槽以延伸經過該第一支撐層、該第一模塑層、該第二支撐層以及該第二模塑層;設置一導電層而共形於該溝槽;以及移除該第一模塑層與該第二模塑層。 Another embodiment of the disclosure provides a method for manufacturing a memory device. The preparation method includes providing a semiconductor base; setting a first supporting layer on the semiconductor base; setting a first molding layer on the first supporting layer; setting a second supporting layer on the first molding layer ; removing a portion of the second support layer to form a first opening; placing a second molding layer on the second support layer and within the first opening; forming a groove to extend through the first support layer, the first molding layer, the second support layer, and the second molding layer; disposing a conductive layer conformal to the trench; and removing the first molding layer and the second molding layer .
在一些實施例中,該第一模塑層至少部分經由該第一開口而接觸該第二模塑層。 In some embodiments, the first molding layer contacts the second molding layer at least partially through the first opening.
在一些實施例中,該第一開口延伸在該第一模塑層與該第二模塑層之間。 In some embodiments, the first opening extends between the first molding layer and the second molding layer.
在一些實施例中,該第一開口在該第一模塑層移除之前所形成。 In some embodiments, the first opening is formed before the first molding layer is removed.
在一些實施例中,藉由一濕蝕刻製程而移除該第一模塑層與該第二模塑層。 In some embodiments, the first molding layer and the second molding layer are removed by a wet etching process.
在一些實施例中,該第一開口在該第二模塑層設置之前所 形成。 In some embodiments, the first opening is formed before the second molding layer is disposed form.
在一些實施例中,該第一模塑層與該第二模塑層包括氧化物。 In some embodiments, the first molding layer and the second molding layer include oxide.
在一些實施例中,藉由一乾蝕刻製程而移除該第二支撐層的該部分。 In some embodiments, the portion of the second support layer is removed by a dry etching process.
在一些實施例中,該第一開口在該導電層設置之前所形成。 In some embodiments, the first opening is formed before the conductive layer is disposed.
在一些實施例中,在該第一模塑層與該第二模塑層移除期間,移除該導電層的一部分。 In some embodiments, a portion of the conductive layer is removed during removal of the first molding layer and the second molding layer.
在一些實施例中,該導電層至少部分設置在該半導體基底上。 In some embodiments, the conductive layer is at least partially disposed on the semiconductor substrate.
在一些實施例中,在該第二模塑層移除之後,立刻執行該第一模塑層的移除。 In some embodiments, removal of the first molding layer is performed immediately after removal of the second molding layer.
在一些實施例中,在該第一開口形成之後,該第一模塑層至少部分延伸經過該第二支撐層。 In some embodiments, the first molding layer extends at least partially through the second support layer after the first opening is formed.
在一些實施例中,在該第一模塑層與該第二模塑層移除之後,該第一支撐層與該第二支撐層圍繞該導電層。 In some embodiments, after the first molding layer and the second molding layer are removed, the first support layer and the second support layer surround the conductive layer.
本揭露之再另一實施例提供一種記憶體元件的製備方法。該製備方法包括提供一半導體基底;設置一第一支撐層在該半導體基底上;設置一第一模塑層在該第一支撐層上;設置一第二支撐層在該第一模塑層上;形成一第一開口而經過該第二支撐層以至少部分暴露該第一模塑層;設置一第二模塑層在該第二模塑層上以及在該第一開口內;設置一第三支撐層在該第二模塑層上;形成一溝槽而延伸經過該第一支撐層、該第 一模塑層、該第二支撐層、該第二模塑層以及該第三支撐層;設置一導電層而共形於該溝槽;移除該第三支撐層的一部分以形成一第二開口,且至少部分暴露該第二模塑層;以及移除該第一模塑層與該第二模塑層。 Yet another embodiment of the present disclosure provides a method for manufacturing a memory device. The preparation method includes providing a semiconductor base; setting a first supporting layer on the semiconductor base; setting a first molding layer on the first supporting layer; setting a second supporting layer on the first molding layer forming a first opening through the second supporting layer to at least partially expose the first molding layer; providing a second molding layer on the second molding layer and within the first opening; providing a first Three support layers are on the second molding layer; a groove is formed to extend through the first support layer, the second support layer a molding layer, the second supporting layer, the second molding layer, and the third supporting layer; disposing a conductive layer conformal to the trench; removing a portion of the third supporting layer to form a second opening and at least partially exposing the second molding layer; and removing the first molding layer and the second molding layer.
在一些實施例中,在該第三支撐部分之該部分移除之前,形成該第一開口。 In some embodiments, the first opening is formed before the portion of the third support portion is removed.
在一些實施例中,在該第三支撐層移除之後,立刻執行該第一模塑層與該第二模塑層的移除。 In some embodiments, the removal of the first molding layer and the second molding layer is performed immediately after the removal of the third support layer.
在一些實施例中,藉由一乾蝕刻製程而移除該第三支撐層的該部分。 In some embodiments, the portion of the third support layer is removed by a dry etching process.
在一些實施例中,在該第三支撐層之該部分移除期間,移除該導電層的一部分。 In some embodiments, during the removal of the portion of the third support layer, a portion of the conductive layer is removed.
在一些實施例中,在該第三支撐層設置之前,形成該第一開口。 In some embodiments, the first opening is formed before the third supporting layer is disposed.
在一些實施例中,該第一支撐層、該第二支撐層以及該第三支撐層包括一相同材料。 In some embodiments, the first support layer, the second support layer and the third support layer comprise a same material.
在一些實施例中,在該溝槽形成之前,形成該第一開口。 In some embodiments, the first opening is formed before the trench is formed.
在一些實施例中,該導電層被該第一支撐層、該第二支撐層以及該第三支撐層所圍繞。 In some embodiments, the conductive layer is surrounded by the first support layer, the second support layer and the third support layer.
總之,因為在一模塑層設置在一中間支撐層上之前,一開口形成在該中間支撐層中,所以可一次執行該模塑層的一後續蝕刻。因此,在該模塑層的蝕刻期間可防止或最小化一電容器的一導電層之偶發的減少。因此,可以提高該電容器之一整體結構的一強度。改善一記憶體元件的一整體效能以及製造記憶體元件的製程。 In summary, since an opening is formed in an intermediate support layer before a molding layer is disposed on the intermediate support layer, a subsequent etching of the molding layer can be performed in one go. Thus, accidental reduction of a conductive layer of a capacitor can be prevented or minimized during etching of the molding layer. Therefore, a strength of an overall structure of the capacitor can be improved. To improve an overall performance of a memory device and a process for manufacturing the memory device.
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。 The technical features and advantages of the present disclosure have been broadly summarized above, so that the following detailed description of the present disclosure can be better understood. Other technical features and advantages constituting the subject matter of the claims of the present disclosure will be described below. Those skilled in the art of the present disclosure should understand that the concepts and specific embodiments disclosed below can be easily used to modify or design other structures or processes to achieve the same purpose as the present disclosure. Those with ordinary knowledge in the technical field to which the disclosure belongs should also understand that such equivalent constructions cannot depart from the spirit and scope of the disclosure defined by the appended claims.
100:第一記憶體元件 100: the first memory element
101:半導體基底 101:Semiconductor substrate
101a:上表面 101a: upper surface
101b:下表面 101b: lower surface
102:第一支撐層 102: The first support layer
103:第一模塑層 103: The first molding layer
104:第二支撐層 104: Second support layer
104a:第一開口 104a: first opening
105:第二模塑層 105: Second molding layer
106:第三支撐層 106: The third support layer
106a:第二開口 106a: second opening
107:電容器 107: Capacitor
107a:導電層 107a: conductive layer
107b:第一部分 107b: Part I
107c:第二部分 107c: Part II
107d:電極 107d: electrode
108:溝槽 108: Groove
109:第三開口 109: The third opening
200:第二記憶體元件 200: the second memory element
S300:製備方法 S300: Preparation method
S301:步驟 S301: step
S302:步驟 S302: step
S303:步驟 S303: step
S304:步驟 S304: step
S305:步驟 S305: step
S306:步驟 S306: step
S307:步驟 S307: step
S308:步驟 S308: step
S309:步驟 S309: step
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容。應當理解,依據業界的標準做法,各種特徵並非按比例繪製。事實上,為了討論的清晰,可任意增加或減少各種特徵的尺寸。 When referring to the drawings in conjunction with the embodiments and the patent scope of the application, the disclosure content of the application can be more fully understood. It should be understood that, in accordance with the standard practice in the industry, various features are not drawn to scale. In fact, the dimensions of the various features may be arbitrarily increased or decreased for clarity of discussion.
圖1是剖視側視示意圖,例示依據本揭露一些實施例的第一記憶體元件。 FIG. 1 is a schematic cross-sectional side view illustrating a first memory device according to some embodiments of the disclosure.
圖2是頂視示意圖,例示依據本揭露一些實施例之圖1的第一記憶體元件。 FIG. 2 is a schematic top view illustrating the first memory device of FIG. 1 according to some embodiments of the present disclosure.
圖3是剖視側視示意圖,例示依據本揭露其他實施例的第二記憶體元件。 FIG. 3 is a schematic cross-sectional side view illustrating a second memory device according to other embodiments of the disclosure.
圖4是頂視示意圖,例示依據本揭露其他實施例之圖3的第二記憶體元件。 FIG. 4 is a schematic top view illustrating the second memory device of FIG. 3 according to other embodiments of the disclosure.
圖5是流程示意圖,例示本揭露一些實施例之記憶體元件的製備方法。 FIG. 5 is a schematic flow diagram illustrating a method for preparing a memory device according to some embodiments of the present disclosure.
圖6到圖23是剖視示意圖,例示本揭露一些實施例在記憶體元件形成 中的各中間階段。 6 to 23 are schematic cross-sectional views illustrating some embodiments of the present disclosure in the formation of memory elements the various intermediate stages.
以下描述了組件和配置的具體範例,以簡化本揭露之實施例。當然,這些實施例僅用以例示,並非意圖限制本揭露之範圍。舉例而言,在敘述中第一部件形成於第二部件之上,可能包含形成第一和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一和第二部件之間,使得第一和第二部件不會直接接觸的實施例。另外,本揭露之實施例可能在許多範例中重複參照標號及/或字母。這些重複的目的是為了簡化和清楚,除非內文中特別說明,其本身並非代表各種實施例及/或所討論的配置之間有特定的關係。 Specific examples of components and configurations are described below to simplify embodiments of the present disclosure. Certainly, these embodiments are only for illustration, and are not intended to limit the scope of the present disclosure. For example, where a first component is formed on a second component, it may include embodiments where the first and second components are in direct contact, or may include an additional component formed between the first and second components, An embodiment such that the first and second parts do not come into direct contact. In addition, embodiments of the present disclosure may repeat reference numerals and/or letters in many instances. These repetitions are for the purpose of simplicity and clarity and, unless otherwise indicated in the context, do not in themselves imply a specific relationship between the various embodiments and/or configurations discussed.
此外,本揭露可在各種例子中重複元件編號及/或字母。這種重複是為了簡單以及清楚的目的,並且其本身並未規定所討論的各種實施例及/或配置之間的關係。 Additionally, the present disclosure may repeat element numbers and/or letters in various instances. This repetition is for the purposes of simplicity and clarity, and does not in itself dictate a relationship between the various embodiments and/or configurations discussed.
此外,為易於說明,本文中可能使用例如「之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對關係用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對關係用語旨在除圖中所繪示的取向外亦囊括元件在使用或操作中的不同取向。所述裝置可具有其他取向(旋轉90度或處於其他取向)且本文中所用的空間相對關係描述語可同樣相應地進行解釋。 Additionally, for ease of description, spaces such as "beneath", "below", "lower", "above", "upper" may be used herein Relative relationship terms are used to describe the relationship of one element or feature to another (other) element or feature shown in the figures. The spatially relative terms are intended to encompass different orientations of the elements in use or operation in addition to the orientation depicted in the figures. The device may be at other orientations (rotated 90 degrees or at other orientations) and the spatially relative descriptors used herein interpreted accordingly.
圖1是剖視側視示意圖,例示依據本揭露一些實施例的第一記憶體元件100。再者,圖2是頂視示意圖,例示依據本揭露一些實施例之圖1的第一記憶體元件100。在一些實施例中,第一記憶體元件100包
括數個單元電容器胞,該等單元電容器胞呈行列配置。
FIG. 1 is a schematic cross-sectional side view illustrating a
在一些實施例中,第一記憶體元件100包括一半導體基底101。在一些實施例中,半導體基底101包括半導體材料,例如矽、鍺、砷化鎵或其組合。在一些實施例中,半導體基底101包括塊狀半導體材料。在一些實施例中,半導體基底101為一半導體晶圓(例如一矽晶圓)或是一絕緣體上覆半導體(SOI)晶圓(例如一絕緣體上覆矽晶圓)。在一些實施例中,半導體基底101為一矽基底。在一些實施例中,半導體基底101包括輕度摻雜單晶矽。在一些實施例中,半導體基底101為一p型基底。
In some embodiments, the
在一些實施例中,半導體基底101包括數個主動區(AA),該等主動區為在半導體基底101中的多個摻雜區。在一些實施例中,主動區水平延伸在半導體基底101之一上表面上或下。在一些實施例中,每一個主動區包括相同類型的一摻雜物。在一些實施例中,每一個主動區包括一種與包含在其他主動區中之摻雜物類型所不同之類型的摻雜物。在一些實施例中,每一個主動區具有相同的一導電類型。
In some embodiments, the
在一些實施例中,半導體基底101包括一上表面101a以及一下表面101b,而下表面101b與上表面101a相對設置。在一些實施例中,上表面101a為半導體基底101的一前側,其中多個電子裝置或元件依序形成在上表面101a上並經配置以電性連接到一外部電路。在一些實施例中,下表面101b為半導體基底101的一後側,且沒有電子裝置或元件。
In some embodiments, the
在一些實施例中,一著陸墊設置在半導體基底101之的上表面101a上。該著陸墊經配置以電性連接到一外部導電組件。在一些實施例中,該著陸墊包括導電材料,例如銅(Cu)、鎢(W)或類似物。
In some embodiments, a landing pad is disposed on the
在一些實施例中,第一記憶體元件100包括一電容器107,
從半導體基底101突伸設置。在一些實施例中,電容器107為一容器電容器(container capacitor),並具有一圓形、橢圓形或多邊形剖面形狀。在一些實施例中,電容器107具有如圖2所示的一圓形剖面。在一些實施例中,電容器107為一雙面(double-sided)電容器,而雙面電容器是一下電極被兩片上電極所圍繞。在一些實施例中,電容器107設置在半導體基底101的該著陸墊上且電性連接到半導體基底101的該著陸墊。
In some embodiments, the
在一些實施例中,電容器107包括一導電層107a,電性連接到半導體基底101。在一些實施例中,導電層107a為一電容器107的一電極107d或是電容器107之電極107d的一部分。在一些實施例中,導電層107a為電容器107的一下電極。在一些實施例中,電容器107的電極107d電性連接到該著陸墊。在一些實施例中,導電層107a包括導電材料,例如氮化鈦(TiN)或是氮化矽鈦(TiSiN)。
In some embodiments, the
在一些實施例中,導電層107a包括一第一部分107b以及一第二部分107c,第一部分107b設置在半導體基底101上,第二部分107c從第一部分107b突伸並耦接到第一部分107b。在一些實施例中,第一部分107b接觸半導體基底101的上表面101a。在一些實施例中,第二部分107c遠離半導體基底101延伸並直立。在一些實施例中,第一部分107b大致正交於第二部分107c。在一些實施例中,第一部分107b與第二部分107c具有一相同厚度。
In some embodiments, the
在一些實施例中,第一記憶體元件100包括一第一支撐層102,設置在半導體基底101上並圍繞電容器107設置。在一些實施例中,導電層107a的第一部分107b被第一支撐層102所圍繞。在一些實施例中,第一支撐層102圍繞導電層107a之第二部分107c的一部分。在一些實施例
中,第一支撐層102為一蝕刻終止層。在一些實施例中,第一支撐層102包括氮化物、晶格氮化物(lattice nitride)、氮化矽或類似物。
In some embodiments, the
在一些實施例中,第一記憶體元件100包括一第二支撐層104,設置在第一支撐層102上並圍繞電容器107。在一些實施例中,電容器107之導電層107a的第二部分107c被第二支撐層104所圍繞。在一些實施例中,第一支撐層102與第二支撐層104相互分隔開。在一些實施例中,第二支撐層104的一厚度大致等於第一支撐層102的一厚度。在一些實施例中,第二支撐層104為一蝕刻終止層。在一些實施例中,第二支撐層104與第一支撐層102包括一相同材料。在一些實施例中,第二支撐層104包括氮化物、晶格氮化物、氮化矽或類似物。
In some embodiments, the
在一些實施例中,第二支撐層104包括一第一開口104a,延伸經過第二支撐層104且鄰近電容器107設置。在一些實施例中,第一支撐層102至少部分經由第一開口104a暴露。第一開口104a設置在第一支撐層102上。在一些實施例中,第一開口104a被電容器107之導電層107a的第二部分107c所圍繞。在一些實施例中,第一開口104a經配置以允許一蝕刻劑流經其中。在一些實施例中,第一開口104a朝向第一支撐層102而逐漸變細。
In some embodiments, the second supporting
在一些實施例中,第一記憶體元件100包括一第三支撐層106,設置在第二支撐層104上。在一些實施例中,第三支撐層106圍繞電容器107。在一些實施例中,第三支撐層106圍繞電容器107之導電層107a的第二部分107c。在一些實施例中,第三支撐層106的一上表面大致與導電層107a的一上表面呈共面。在一些實施例中,第三支撐層106的一厚度大致大於第二支撐層104的一厚度。在一些實施例中,第三支撐層106的
厚度大致大於第一支撐層102的厚度。
In some embodiments, the
在一些實施例中,第二支撐層104設置在第一支撐層102與第三支撐層106之間。在一些實施例中,第三支撐層106與第一支撐層102以及第二支撐層104分隔開。在一些實施例中,第三支撐層106為一蝕刻終止層。在一些實施例中,第三支撐層106包括與第一支撐層102以及第二支撐層104相同的一材料。在一些實施例中,第三支撐層106包括氮化物、晶格氮化物、氮化矽或類似物。
In some embodiments, the
在一些實施例中,第三支撐層106包括一第二開口106a,延伸經過第三支撐層106且鄰近電容器107設置。在一些實施例中,第一支撐層102至少部分經由第二開口106a暴露。在一些實施例中,第二支撐層104至少部分經由第二開口106a暴露。在一些實施例中,第二開口106a設置在第一開口104a上。在一些實施例中,第二開口106a設置在第二支撐層104上。
In some embodiments, the third supporting
在一些實施例中,第二開口106a被電容器107之導電層107a的第二部分107c所圍繞。在一些實施例中,第二開口106a經配置以允許一蝕刻劑流經其中。在一些實施例中,第一開口104a的一寬度大致小於第二開口106a的一寬度。在一些實施例中,第二開口106a朝向第二支撐層104與該第一支撐層102而逐漸變細。
In some embodiments, the
因為第二支撐層104具有經配置以允許該蝕刻劑流經其中的第一開口104a,所以在第一記憶體元件100的製造期間可防止或最小化電容器107之一導電層107a之偶發的減少。因此,可以提高電容器107之一整體結構的一強度。改善第一記憶體元件100的一整體效能。
Since the
圖3是剖視側視示意圖,例示依據本揭露其他實施例的第
二記憶體元件200。再者,圖4是頂視示意圖,例示依據本揭露其他實施例之圖3的第二記憶體元件200。第二記憶體元件200類似於圖1的第一記憶體元件100,除了還移除導電層107a的一些部分以相較於圖1之第一記憶體元件100而擴大第二開口106a,因此形成如圖3所示的一第三開口109之外。
FIG. 3 is a schematic cross-sectional side view illustrating a first embodiment according to other embodiments of the disclosure.
Two
在一些實施例中,第三開口109設置在電容器107上。在一些實施例中,第三開口109朝向電容器107而逐漸變細。在一些實施例中,第三開口109的一寬度大致大於第一記憶體元件100之第二開口106a的寬度。在一些實施例中,導電層107a之第二部分107c的上表面所在的一位面低於第三支撐層106的上表面。在一些實施例中,在第二記憶體元件200中之電容器107的一高度大致小於在第一記憶體元件100中之電容器107的一高度。
In some embodiments, the
圖5是流程示意圖,例示本揭露一些實施例之第一記憶體元件100或第二記憶體元件200的製備方法S300。圖6到圖23是剖視示意圖,例示本揭露一些實施例在第一記憶體元件100或第二記憶體元件200形成中的各中間階段。
FIG. 5 is a schematic flowchart illustrating a method S300 of manufacturing the
如圖6到圖23所示的各階段亦例示地在圖5中的流程圖中描述。在下列的討論中,如圖6到圖23所示的各製造階段參考如圖5所示的各處理步驟進行討論。製備方法S300包括一些步驟,其描述以及說明並不視為對步驟順序的限制。製備方法S300包括一些步驟(S301、S302、S303、S304、S305、S306、S307、S308、S309)。 The stages shown in FIGS. 6 to 23 are also illustratively described in the flowchart in FIG. 5 . In the following discussion, the fabrication stages shown in FIGS. 6 through 23 are discussed with reference to the processing steps shown in FIG. 5 . The preparation method S300 includes some steps, and the description and description thereof are not considered as limiting the order of the steps. The preparation method S300 includes some steps (S301, S302, S303, S304, S305, S306, S307, S308, S309).
請參考圖6,依據圖5的步驟S301,提供一半導體基底101。在一些實施例中,半導體基底101包括半導體材料,例如矽、鍺、
砷化鎵或其組合。在一些實施例中,半導體基底101包括一上表面101a以及一下表面101b,而下表面101b與上表面101a相對設置。在一些實施例中,上表面101a為半導體基底101的一前側,其中多個電子裝置或元件依序形成在上表面101a上並經配置以電性連接到一外部電路。在一些實施例中,下表面101b為半導體基底101的一後側,且沒有電子裝置或元件。
Please refer to FIG. 6 , according to step S301 of FIG. 5 , a
在一些實施例中,一著陸墊設置在半導體基底101之的上表面101a上。該著陸墊經配置以電性連接到一外部導電組件。在一些實施例中,該著陸墊包括導電材料,例如銅(Cu)、鎢(W)或類似物。
In some embodiments, a landing pad is disposed on the
請參考圖7,依據圖5的步驟S302,一第一支撐層102設置在半導體基底101上。在一些實施例中,第一支撐層102藉由沉積、原子層沉積(ALD)或任何其他適合的製程而設置。在一些實施例中,第一支撐層102設置在半導體基底101的上表面101a上,以完全覆蓋半導體基底101。在一些實施例中,第一支撐層102包括氮化物、晶格氮化物、氮化矽或類似物。
Please refer to FIG. 7 , according to step S302 of FIG. 5 , a first supporting
請參考圖8,依據圖5的步驟S303,一第一模塑層103設置在第一支撐層102上。在一些實施例中,第一模塑層103藉由薄膜塗佈、化學氣相沉積(CVD)或任何其他適合製程所設置。在一些實施例中,第一模塑層103完全覆蓋第一支撐層102。在一些實施例中,第一模塑層103包括介電材料,例如氧化物、摻雜氧化物薄膜、硼磷矽酸鹽玻璃(BPSG)或類似物。
Please refer to FIG. 8 , according to step S303 of FIG. 5 , a
請參考圖9,依據圖5的步驟S304,一第二支撐層104設置在第一模塑層103上。在一些實施例中,第二支撐層104藉由沉積、ALD或任何其他適合的製程所設置。在一些實施例中,第二支撐層104完全覆
蓋第一模塑層103。在一些實施例中,第二支撐層104包括氮化物、晶格氮化物、氮化矽或類似物。在一些實施例中,第一支撐層102與第二支撐層104包括一相同材料。
Please refer to FIG. 9 , according to step S304 of FIG. 5 , a second supporting
請參考圖10及圖11,依據圖5的步驟S305,移除第二支撐層104的一部分以形成一第一開口104a。圖11為圖10的一頂視圖。在一些實施例中,第二支撐層104的該部分藉由蝕刻、乾蝕刻或任何其他適合的製程所移除。在一些實施例中,第一開口104a延伸經過第二支撐層104。
Referring to FIG. 10 and FIG. 11 , according to step S305 of FIG. 5 , a part of the second supporting
在一些實施例中,第一模塑層103至少部分經由第一開口104a而暴露。在一些實施例中,在第一開口104a形成之後,第一模塑層103至少部分經由第二支撐層104而暴露。在一些實施例中,第一開口104a經配置以允許一蝕刻劑流經其中。在一些實施例中,第一開口104a朝向第一模塑層103而逐漸變細。
In some embodiments, the
請參考圖12,依據圖5的步驟S306,一第二模塑層105設置在第二支撐層104上以及在第一開口104a內。在一些實施例中,第一模塑層103經由第一開口104a而至少部分接觸第二模塑層105。在一些實施例中,第一開口104a延伸在第一模塑層103與第二模塑層105之間。在一些實施例中,在第二模塑層105設置之前,形成第一開口104a。
Please refer to FIG. 12 , according to step S306 of FIG. 5 , a
在一些實施例中,第二模塑層105藉由薄膜塗佈、CVD或任何其他適合的製程而設置。在一些實施例中,第二模塑層105包括介電材料,例如氧化物、摻雜氧化物薄膜、BPSG或類似物。在一些實施例中,第一模塑層103以及第二模塑層105包括一相同材料。
In some embodiments, the
在一些實施例中,在第二模塑層105設置之後,一第三支撐層106設置在如圖13所示的第二模塑層105上。在第三支撐層106設置之
前,形成第一開口104a。在一些實施例中,第三支撐層106藉由沉積、ALD或任何其他適合的製程所設置。在一些實施例中,第三支撐層106完全覆蓋第二模塑層105。在一些實施例中,第三支撐層106包括氮化物、晶格氮化物、氮化矽或類似物。在一些實施例中,第一支撐層102、第二支撐層104以及第三支撐層106包括一相同材料。
In some embodiments, after the
請參考圖14及圖15,依據圖5的步驟S307,形成一溝槽108,而溝槽108延伸經過第一支撐層102、第一模塑層103、第二支撐層104以及第二模塑層105。在一些實施例中,溝槽108延伸經過第三支撐層106。圖15為圖14的一頂視圖。在一些實施例中,在溝槽108形成之前,形成第一開口104a。在一些實施例中,溝槽108的製作技術包含移除第一支撐層102、第一模塑層103、第二支撐層104以及第二模塑層105的一些部分。
Please refer to FIG. 14 and FIG. 15, according to step S307 of FIG.
在一些實施例中,一次或依序移除第一支撐層102、第一模塑層103、第二支撐層104以及第二模塑層105的該等部分。在一些實施例中,藉由蝕刻或任何其他適合的製程以移除第一支撐層102、第一模塑層103、第二支撐層104以及第二模塑層105的該等部分。在一些實施例中,半導體基底101至少部分經由溝槽108而暴露。
In some embodiments, portions of the
請參考圖16及圖17,依據圖5的步驟S308,一導電層107a共形於溝槽108設置。圖17為圖16的頂視圖。在一些實施例中,導電層107a包括導電材料,例如TiN或TiSiN。在一些實施例中,導電層107a藉由沉積或任何其他適合的製程所設置。在一些實施例中,導電層107a設置共形於第一支撐層102、第一模塑層103、第二支撐層104、第二模塑層105以及第三支撐層106的各側壁。在一些實施例中,導電層107a至少部
分設置在半導體基底101上。在一些實施例中,第三支撐層106的一上表面經由導電層107a而暴露。在一些實施例中,第三支撐層106的上表面大致與導電層107a的一上表面呈共面。
Please refer to FIG. 16 and FIG. 17 , according to step S308 in FIG. 5 , a
在一些實施例中,在導電層107a設置之前,形成第一開口104a。在一些實施例中,導電層107a被第一支撐層102、第二支撐層104以及第三支撐層106所圍繞。在一些實施例中,導電層107a被第一模塑層103以及第二模塑層105所圍繞。
In some embodiments, the
在一些實施例中,如圖18及圖19所示,移除第三支撐層106的一部分以形成一第二開口106a,且至少部分暴露第二模塑層105。圖19為圖18的頂視圖。在一些實施例中,第三支撐層106的該部分藉由蝕刻、乾蝕刻或任何其他適合的製程所移除。
In some embodiments, as shown in FIG. 18 and FIG. 19 , a part of the third supporting
在一些實施例中,在第三支撐層106的該部分移除之前,形成第一開口104a。在一些實施例中,第二開口106a經配置以允許一蝕刻劑流經其中。在一些實施例中,第二開口106a設置在第一開口104a上。在一些實施例中,第二開口106a朝向第二支撐層104與第一支撐層102而逐漸變細。
In some embodiments, the
請參考圖20,依據圖5的步驟S309,移除第一模塑層103與第二模塑層105。在一些實施例中,第一模塑層103與第二模塑層105藉由蝕刻、濕蝕刻或任何其他適合的製程所移除。在一些實施例中,該移除包括將一蝕刻劑從第二開口106a流向第一開口104a。在一些實施例中,該蝕刻劑流經第二開口106a以移除第二模塑層105,然後待蝕刻劑流經第一開口104a以移除第一模塑層103。在一些實施例中,該蝕刻劑為一濕式蝕刻劑,例如氫氟酸(hydrofluoric acid)或類似物。
Please refer to FIG. 20 , according to step S309 of FIG. 5 , the
在一些實施例中,在第一模塑層103移除之前,形成第一開口104a。在一些實施例中,在第二模塑層105移除之後,立刻執行第一模塑層103的移除。在一些實施例中,在第三支撐層106的該部分移除之後,立刻執行第一模塑層103與第二模塑層105的移除。在一些實施例中,在第一模塑層103與第二模塑層105移除之後,第一支撐層102與第二支撐層104圍繞導電層107a。
In some embodiments, the
在一些實施例中,導電層107a為電容器107的一電極107d或是電容器107之電極107d的一部分。在一些實施例中,導電層107a為電容器107的一下電極。在一些實施例中,電容器107的電極107d電性連接到該著陸墊。在一些實施例中,形成如圖1所示的一第一記憶體元件100。
In some embodiments, the
因為在第二模塑層105移除之前,第二支撐層104具有經配置以允許該蝕刻劑流經其中的第一開口104a,所以在第二模塑層105移除之後可立刻執行第一模塑層103的移除。如此一來,在第一開口104a的形成期間可防止或最小化導電層107a之偶發的減少。因此,可加強電容器107之一整體結構的一強度。
Because the
在一些實施例中,在如圖16所示之導電層107a設置之後,圖2的第二記憶體元件200的製作技術可包括下列步驟。在如圖16所示的導電層107a設置之後,形成如圖21及圖22所示的一第三開口109。在一些實施例中,移除第三支撐層106、第二模塑層105以及導電層107a的一些部分以形成第三開口109。在一些實施例中,第三支撐層106、第二模塑層105以及導電層107a的該等部分藉由蝕刻或任何其他適合的製程所移除。在一些實施例中,第三開口109經配置以允許一蝕刻劑流經其中。
In some embodiments, after the
在一些實施例中,如圖23所示,在第三開口109形成之後,以類似於如上所述之步驟S309的方法,移除第一模塑層103與第二模塑層105。在一些實施例中,形成如圖3所示的第二記憶體元件200。
In some embodiments, as shown in FIG. 23 , after the formation of the
本揭露之一實施例提供一種記憶體元件。該記憶體元件包括一半導體基底;一電容器,從該半導體底突伸;一第一支撐層,設置在該半導體基底上並圍繞該電容器;以及一第二支撐層,設置在該第一支撐層上並圍繞該電容器;其中該第二支撐層包括一第一開口,該第一開口延伸經過該第二支撐層並鄰近該電容器設置。 An embodiment of the disclosure provides a memory device. The memory element includes a semiconductor base; a capacitor protruding from the semiconductor base; a first support layer disposed on the semiconductor base and surrounding the capacitor; and a second support layer disposed on the first support layer and surrounding the capacitor; wherein the second support layer includes a first opening extending through the second support layer and disposed adjacent to the capacitor.
本揭露之另一實施例提供一種記憶體元件的製備方法。該製備方法包括提供一半導體基底;設置一第一支撐層在該半導體基底上;設置一第一模塑層在該第一支撐層上;設置一第二支撐層在該第一模塑層上;移除該第二支撐層的一部分以形成一第一開口;設置一第二模塑層在該第二支撐層上以及在該第一開口內;形成一溝槽以延伸經過該第一支撐層、該第一模塑層、該第二支撐層以及該第二模塑層;設置一導電層而共形於該溝槽;以及移除該第一模塑層與該第二模塑層。 Another embodiment of the disclosure provides a method for manufacturing a memory device. The preparation method includes providing a semiconductor base; setting a first supporting layer on the semiconductor base; setting a first molding layer on the first supporting layer; setting a second supporting layer on the first molding layer ; removing a portion of the second support layer to form a first opening; placing a second molding layer on the second support layer and within the first opening; forming a groove to extend through the first support layer, the first molding layer, the second support layer, and the second molding layer; disposing a conductive layer conformal to the trench; and removing the first molding layer and the second molding layer .
本揭露之再另一實施例提供一種記憶體元件的製備方法。該製備方法包括提供一半導體基底;設置一第一支撐層在該半導體基底上;設置一第一模塑層在該第一支撐層上;設置一第二支撐層在該第一模塑層上;形成一第一開口而經過該第二支撐層以至少部分暴露該第一模塑層;設置一第二模塑層在該第二模塑層上以及在該第一開口內;設置一第三支撐層在該第二模塑層上;形成一溝槽而延伸經過該第一支撐層、該第一模塑層、該第二支撐層、該第二模塑層以及該第三支撐層;設置一導電層而共形於該溝槽;移除該第三支撐層的一部分以形成一第二開口,且至 少部分暴露該第二模塑層;以及移除該第一模塑層與該第二模塑層。 Yet another embodiment of the present disclosure provides a method for manufacturing a memory device. The preparation method includes providing a semiconductor base; setting a first supporting layer on the semiconductor base; setting a first molding layer on the first supporting layer; setting a second supporting layer on the first molding layer forming a first opening through the second supporting layer to at least partially expose the first molding layer; providing a second molding layer on the second molding layer and within the first opening; providing a first Three supporting layers on the second molding layer; forming a groove extending through the first supporting layer, the first molding layer, the second supporting layer, the second molding layer and the third supporting layer ; providing a conductive layer conformal to the trench; removing a portion of the third support layer to form a second opening, and to exposing a small portion of the second molding layer; and removing the first molding layer and the second molding layer.
總之,因為在一模塑層設置在一中間支撐層上之前,一開口形成在該中間支撐層中,所以可一次執行該模塑層的一後續蝕刻。因此,在該模塑層的蝕刻期間可防止或最小化一電容器的一導電層之偶發的減少。因此,可以提高該電容器之一整體結構的一強度。改善一記憶體元件的一整體效能以及製造記憶體元件的製程。 In summary, since an opening is formed in an intermediate support layer before a molding layer is disposed on the intermediate support layer, a subsequent etching of the molding layer can be performed in one go. Thus, accidental reduction of a conductive layer of a capacitor can be prevented or minimized during etching of the molding layer. Therefore, a strength of an overall structure of the capacitor can be improved. To improve an overall performance of a memory device and a process for manufacturing the memory device.
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。 Although the present disclosure and its advantages have been described in detail, it should be understood that various changes, substitutions and substitutions can be made without departing from the spirit and scope of the present disclosure as defined by the claims. For example, many of the processes described above can be performed in different ways and replaced by other processes or combinations thereof.
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟包含於本申請案之申請專利範圍內。 Furthermore, the scope of the present application is not limited to the specific embodiments of the process, machine, manufacture, composition of matter, means, methods and steps described in the specification. Those skilled in the art can understand from the disclosure content of this disclosure that existing or future developed processes, machinery, manufacturing, A composition of matter, means, method, or step. Accordingly, such process, machinery, manufacture, material composition, means, method, or steps are included in the patent scope of this application.
100:第一記憶體元件 100: the first memory element
101:半導體基底 101:Semiconductor substrate
101a:上表面 101a: upper surface
101b:下表面 101b: lower surface
102:第一支撐層 102: The first support layer
104:第二支撐層 104: Second support layer
104a:第一開口 104a: first opening
106:第三支撐層 106: The third support layer
106a:第二開口 106a: second opening
107:電容器 107: Capacitor
107a:導電層 107a: conductive layer
107b:第一部分 107b: Part I
107c:第二部分 107c: Part II
107d:電極 107d: electrode
Claims (12)
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163291547P | 2021-12-20 | 2021-12-20 | |
US63/291,547 | 2021-12-20 | ||
US17/695,245 US20230200042A1 (en) | 2021-12-20 | 2022-03-15 | Method of manufacturing memory device having double sided capacitor |
US17/695,245 | 2022-03-15 | ||
US17/694,862 | 2022-03-15 | ||
US17/694,862 US20230200049A1 (en) | 2021-12-20 | 2022-03-15 | Memory device having double sided capacitor |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI794092B true TWI794092B (en) | 2023-02-21 |
TW202327036A TW202327036A (en) | 2023-07-01 |
Family
ID=86689333
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117901A TWI794092B (en) | 2021-12-20 | 2022-05-12 | Memory device having double sided capacitor |
TW111117902A TWI794093B (en) | 2021-12-20 | 2022-05-12 | Method for preparing memory device having double sided capacitor |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117902A TWI794093B (en) | 2021-12-20 | 2022-05-12 | Method for preparing memory device having double sided capacitor |
Country Status (2)
Country | Link |
---|---|
CN (2) | CN116322025A (en) |
TW (2) | TWI794092B (en) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI397168B (en) * | 2006-09-20 | 2013-05-21 | Micron Technology Inc | Reduced leakage memory cells |
TWI549168B (en) * | 2014-01-20 | 2016-09-11 | 華亞科技股份有限公司 | Manufacturing method of capacitor structure and semiconductor device |
US20210074706A1 (en) * | 2019-04-22 | 2021-03-11 | Changxin Memory Technologies, Inc. | Capacitor and its formation method and a dram cell |
-
2022
- 2022-05-12 TW TW111117901A patent/TWI794092B/en active
- 2022-05-12 TW TW111117902A patent/TWI794093B/en active
- 2022-07-19 CN CN202210851955.2A patent/CN116322025A/en active Pending
- 2022-07-19 CN CN202210850353.5A patent/CN116322024A/en active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI397168B (en) * | 2006-09-20 | 2013-05-21 | Micron Technology Inc | Reduced leakage memory cells |
TWI549168B (en) * | 2014-01-20 | 2016-09-11 | 華亞科技股份有限公司 | Manufacturing method of capacitor structure and semiconductor device |
US20210074706A1 (en) * | 2019-04-22 | 2021-03-11 | Changxin Memory Technologies, Inc. | Capacitor and its formation method and a dram cell |
Also Published As
Publication number | Publication date |
---|---|
TW202327037A (en) | 2023-07-01 |
CN116322025A (en) | 2023-06-23 |
TW202327036A (en) | 2023-07-01 |
CN116322024A (en) | 2023-06-23 |
TWI794093B (en) | 2023-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI553885B (en) | Capacitor and method of manufacturing the same | |
US9076758B2 (en) | Rectangular capacitors for dynamic random access (DRAM) and dual-pass lithography methods to form the same | |
US9018733B1 (en) | Capacitor, storage node of the capacitor, and method of forming the same | |
TWI549280B (en) | Cylinder-shaped storage node with single-layer supporting structure | |
US11765888B2 (en) | Methods of manufacturing dynamic random access memory | |
TWI794092B (en) | Memory device having double sided capacitor | |
US20230301072A1 (en) | Method for manufacturing memory device having word line with dual conductive materials | |
US20230200049A1 (en) | Memory device having double sided capacitor | |
US20230200042A1 (en) | Method of manufacturing memory device having double sided capacitor | |
JP2004031886A (en) | Manufacturing method of contact | |
TWI825736B (en) | Method for preparing memory device | |
US20040063297A1 (en) | Self-aligned selective hemispherical grain deposition process and structure for enhanced capacitance trench capacitor | |
TWI833235B (en) | Method for preparing memory device having word line | |
CN215933602U (en) | Semiconductor device with a plurality of semiconductor chips | |
US20230298998A1 (en) | Memory device having word line with dual conductive materials | |
US11895820B2 (en) | Method of manufacturing memory device having word line with improved adhesion between work function member and conductive layer | |
US11937420B2 (en) | Memory device having word line with improved adhesion between work function member and conductive layer | |
US12133374B2 (en) | Memory device having memory cell with reduced protrusion | |
US20230240061A1 (en) | Method of manufacturing memory device having memory cell with reduced protrusion | |
TWI799233B (en) | Memory device having memory cell with reduced protrusion | |
TWI845104B (en) | Dynamic random access memory device and method for forming the same | |
WO2024099447A1 (en) | Semiconductor structure and preparation method therefor | |
TW202404037A (en) | Memory device having laterally extending capacitors of different lengths and levels | |
CN113764419A (en) | Semiconductor device and method of forming the same | |
CN114068542A (en) | Semiconductor capacitor structure, manufacturing method thereof, memory and electronic equipment |