Nothing Special   »   [go: up one dir, main page]

TWI548911B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI548911B
TWI548911B TW104127846A TW104127846A TWI548911B TW I548911 B TWI548911 B TW I548911B TW 104127846 A TW104127846 A TW 104127846A TW 104127846 A TW104127846 A TW 104127846A TW I548911 B TWI548911 B TW I548911B
Authority
TW
Taiwan
Prior art keywords
substrate
angle
display panel
protrusion structure
spacer
Prior art date
Application number
TW104127846A
Other languages
English (en)
Other versions
TW201708899A (zh
Inventor
黃聖碩
曾勝煊
紀志賢
鄭世彬
李美慧
黃瀅儒
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW104127846A priority Critical patent/TWI548911B/zh
Priority to CN201510716918.0A priority patent/CN105278174B/zh
Priority to US15/206,301 priority patent/US10209578B2/en
Application granted granted Critical
Publication of TWI548911B publication Critical patent/TWI548911B/zh
Publication of TW201708899A publication Critical patent/TW201708899A/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/13Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13398Spacer materials; Spacer properties
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

顯示面板
本發明係關於一種顯示面板,尤指一種可減少真空泡、錯位漏光與畫面顏色不均問題的顯示面板。
液晶顯示面板由於具有低耗能與輕薄短小等特性,已廣泛地被應用在各式電子產品而成為現行主流顯示面板。液晶顯示面板主要包括兩片相對設置的基板,以及位於兩片基板之間的液晶層,其中兩片基板係藉由間隔物(spacer)支撐起兩片玻璃基板所形成之空間,而液晶層則填充於上述空間內。
在運輸或使用過程中,液晶顯示面板無可避免地會受到碰撞或拍打,使得用以支撐基板的間隔物產生位移而無法回復到原本的位置,造成兩片基板之間的垂直距離產生改變,進而導致液晶間隙不均或產生真空泡等問題,影響顯示品質,例如液晶顯示面板容易產生畫面顏色不均(Mura)的現象。特別是隨著液晶顯示面板的解析度規格日益提升,畫素尺寸不斷縮減,造成間隔物的放置空間相對受限,使得上述間隔物位移導致的問題更加嚴重。
在此先前技術部份中公開的上述內容僅是為了加強對本發明背景的理解。因此,其可能包括不構成現有技術的任何部分且不構成現有技術可能對本領域具有通常知識者給出啟示的內容。
本發明之目的之一在於提供一種顯示面板,以減少真空泡、錯位漏光與畫面顏色不均問題。
本發明之一實施例提供一種顯示面板,其包括第一基板結構、第二基板結構以及顯示介質層。第一基板結構包括第一基板、傳輸線、第一突起結構與第二突起結構。第一基板具有第一表面。傳輸線設置於第一基板之第一表面上。第一突起結構與第二突起結構設置於第一基板之第一表面上,其中第一突起結構以及第二突起結構與傳輸線重疊。第二基板結構包括第二基板以及第一間隔物。第二基板具有第二表面,其中第二表面面對第一表面。第一間隔物設置於第二基板之第二表面上,其中第一間隔物於第一表面上的垂直投影的形狀為一多邊形,多邊形具有複數個側邊與複數個夾角分別位於任兩相鄰之側邊之間,側邊至少包括第一側邊、第二側邊與第三側邊,且夾角包括第一夾角與第二夾角。第一側邊與第二側邊皆平行於傳輸線,第一側邊與第三側邊連接,且第一夾角位於第一側邊與第三側邊之間,第一夾角之角度大於90度,且第二夾角之角度小於90度,其中第一間隔物於第一基板之垂直投影係與傳輸線之垂直投影重疊並位於第一突起結構於第一基板之垂直投影之圖形中心與第二突起結構於第一基板之垂直投影之圖形中心的直線相連線之間。顯示介質層位於第一基板結構與第二基板結構之間。
本發明之又一實施例提供一種顯示面板,其包括第一基板結構、第二基板結構以及顯示介質層。第一基板結構包括第一基板、掃描線、第一資料線、薄膜電晶體元件、突起結構以及第一畫素電極。掃描線與第一資料線設置於第一基板上並互相交錯,其中掃描線沿第一方向沿伸。薄膜電晶體元件設置於第一基板之掃描線上並電性連接掃描線與第一資料線。突起結構設置於第一基板上並鄰近薄膜電晶體元件,其中突起結構與傳輸線重疊。第一畫素電極電性連接薄膜電晶體元件。第二基板結構與第一基板結構相對,且第二基板結構包括第二基板以及第一間隔物。第一間隔物設置於第二基板上,其中第一間隔物於第一基板上之垂直投影的形狀為多邊形,多邊形具有複數個側邊與複數個夾角分別位於任兩相鄰之側邊之間,側邊至少包括第一側邊、第二側邊與第三側邊,夾角包括第一夾角與第二夾角。第一側邊與第二側邊皆平行於掃描線,第一側邊與第三側邊連接,第一夾角位於第一側邊與第三側邊之間,第一夾角之角度大於90度,且第二夾角之角度小於90度。第一間隔物於第一基板之垂直投影係與掃描線之垂直投影重疊並位於薄膜電晶體元件於第一基板之垂直投影之圖形中心與突起結構於第一基板之垂直投影之圖形中心的直線相連線之間。顯示介質層位於第一基板結構與第二基板結構之間。
為使熟悉本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。
請參考第1A圖與第1B圖。第1A圖繪示本發明之對照實施例之顯示面板之上視示意圖,且第1B圖繪示本發明之對照實施例之顯示面板之剖面示意圖。如第1A圖與第1B圖所示,對照實施例之顯示面板1包括第一基板10、第二基板20、傳輸線11、間隔物22、突起結構12、畫素電極PE以及顯示介質層14。第一基板10與第二基板20彼此相對設置,且第一基板10與第二基板20之間具有間隙d。間隔物22設置於第二基板20上並朝向第一基板10延伸,且間隔物22垂直投影於第一基板10上的形狀為矩形,並位於兩個相鄰的突起結構12之間。突起結構12設置於第一基板10上。在對照實施例中,兩個突起結構22分別是兩個薄膜電晶體元件例如薄膜電晶體元件(thin film transistor, TFT),且分別與第一資料線DL1與第二資料線DL2電性連接,而間隔物22可為副間隔物(sub spacer)。當顯示面板1在正常狀況下(例如未受到拍打時),間隔物22不會與第一基板10接觸。顯示介質層14可為例如液晶層。
在搬運或使用過程中,顯示面板1無可避免地會因碰撞或被外力拍打而使得間隔物22產生位移。請參考第1C圖第1D圖,第1C圖繪示本發明之對照實施例之顯示面板經拍打後之上視示意圖,第1D圖繪示本發明之對照實施例之顯示面板經拍打後之剖面示意圖。如第1C圖與第1D圖所示,當對照實施例之顯示面板1經碰撞或拍打後,間隔物22往往會位移至突起結構12上,使得間隔物22會撐開第一基板10與第二基板20而形成較大的間隙d’,此時液晶會無法完全填充,而導致受影響的區域其入射光之光程差的改變以及產生真空泡的問題而影響顯示品質。因此,第一基板10與第二基板20之間也會產生相對位移而造成錯位漏光與畫面顏色不均等問題。
請參考第2A圖與第2B圖。第2A圖繪示本發明之第一實施例之顯示面板之上視示意圖,第2B圖繪示本發明之第一實施例之顯示面板之剖面示意圖。如第2A圖與第2B圖所示,本實施例之顯示面板101包括第一基板結構30、第二基板結構50以及顯示介質層60。第一基板結構30包括第一基板32、傳輸線34、第一突起結構36與第二突起結構38。第一基板32具有第一表面32S。傳輸線34設置於第一基板32之第一表面32S上,且傳輸線34沿第一方向D1延伸。第一突起結構36與第二突起結構38設置於第一基板32之第一表面32S上,其中第一突起結構36與第二突起結構38與傳輸線34重疊,本實施例第一突起結構36與第二突起結構38是形成在傳輸線34上,但不以此為限。在本實施例中,第一基板32可為陣列基板,其上可設置複數個畫素(亦稱為次畫素)。傳輸線34可為掃描線(或稱為閘極線),但不以此為限。第一基板結構30可另包括彼此相鄰設置的第一資料線DL1與第二資料線DL2(亦即第一資料線DL1與第二資料線DL2之間未設置其它資料線),其中第一資料線DL1與第二資料線DL2設置於第一基板32上並沿第二方向D2延伸並與傳輸線(掃描線)34交錯。舉例而言,第一方向D1與第二方向D2可實質上彼此垂直,亦即第一資料線DL1與第二資料線DL2可均實質垂直於傳輸線(掃描線)34,但不以此為限。本實施例之第一突起結構36包括與傳輸線(掃描線)34及與第一資料線DL1電性連接之第一薄膜電晶體元件,而第二突起結構38包括與傳輸線(掃描線)34及與第二資料線DL2電性連接之第二薄膜電晶體元件。在本實施例中,第一薄膜電晶體元件與第二薄膜電晶體元件可為底閘型薄膜電晶體元件、頂閘型薄膜電晶體元件或其它類型的薄膜電晶體元件,但不以此為限。另外,在變化實施例中,第一突起結構36與第二突起結構38可分別選自其它突起於第一基板32之第一表面32S的結構,例如儲存電容結構、畫素電極、資料線或其它突起結構。第一基板結構30可另包括複數個畫素電極PE,設置於第一基板32上並可分別與對應的薄膜電晶體元件電性連接,藉此畫素電極PE可被薄膜電晶體元件所驅動。舉例而言,請參閱第2A圖,第一突起結構36之第一薄膜電晶體元件係位於鄰近傳輸線(掃描線)34的上緣而電性連接於傳輸線(掃描線)34上方的畫素電極PE,而第二突起結構38之第二薄膜電晶體元件係位於鄰近傳輸線(掃描線)34的下緣而電性連接於傳輸線(掃描線)34下方的畫素電極PE,但不以此為限。
第二基板結構50與第一基板結構30相對設置,且第二基板結構50包括第二基板52以及第一間隔物54。第二基板52具有第二表面52S,其中第二表面52S面對第一表面32S。第一間隔物54設置於第二基板52之第二表面52S上並朝向第一基板32延伸。第一間隔物54的材料可包括有機感光材料例如光阻,並可利用曝光顯影製程加以形成,但不以此為限。第一間隔物54垂直投影於第一表面32S上的形狀為多邊形,精確而言,第一間隔物54垂直投影於第一表面32S上的形狀為非矩形的多邊形,並位於兩個相鄰的第一突起結構36與第二突起結構38之間。多邊形具有複數個側邊與複數個夾角分別位於任兩相鄰之側邊之間,其中上述側邊至少包括第一側邊541、第二側邊542與第三側邊543,上述夾角包括第一夾角a1與第二夾角a2。第一側邊541與第二側邊542實質平行於傳輸線34,第三側邊543連接於第一側邊541與第二側邊542之間,且第一夾角a1位於第一側邊541與第三側邊543之間,而第二夾角a2位於第二側邊542與第三側邊543之間。第一夾角a1為鈍角,其角度大於90度,且第二夾角a2為銳角,其角度小於90度。舉例而言,本實施例之第一間隔物54垂直投影於第一表面32S上的形狀為平行四邊形,其另包括第四側邊544,且第四側邊544連接於第一側邊541及第二側邊542之間,且第四側邊544平行於第三側邊543,其中第三側邊543與第四側邊544可分別鄰近於第一突起結構36與第二突起結構38。
進一步說明,第一間隔物54垂直投影於第一表面32S上的多邊形的第四側邊544連接於第一側邊541及第二側邊542之間,且其夾角更包括第三夾角a3與第四夾角a4,第三夾角a3位於第一側邊541與第四側邊544之間,而第四夾角a4位於第二側邊542與第四側邊544之間,其中第三夾角a3之角度小於90度且第四夾角a4之角度大於90度,亦即第二夾角a2以及第三夾角a3之角度皆為銳角,而第一夾角a1以及第四夾角a4之角度皆大於90度,亦即第一夾角a1以及第四夾角a4之角度皆為鈍角。在本實施例中,第二夾a2位於第二側邊542與第三側邊543之間,且第二夾角a2鄰近第一突起結構36(亦即第一薄膜電晶體元件),而第三夾角a3位於第一側邊541與第四側邊544之間,且第三夾角a3鄰近第二突起結構38(亦即第二薄膜電晶體元件)。此外,第二夾角a2與第一突起結構36在第二方向D2上至少部分重疊,且第三夾角a3與第二突起結構38在第二方向D2上至少部分重疊。另外,第一夾角a1與第四夾角a4分別位於第二夾角a2與第三夾角a3之間且彼此相對。
在本實施例中,第一間隔物54與第一基板結構30未接觸。精確而說,第一間隔物54可為副間隔物(sub spacer),當顯示面板101在正常狀況(例如未被按壓狀況)下,第一間隔物54不會與第一基板結構30接觸,但在顯示面板101受到按壓時或產生形變時,第一間隔物54可以提供輔助支撐第一基板結構30與第二基板結構50的作用且第一間隔物54的特定形狀可以減少第一間隔物54覆蓋至突起結構的面積,以減少過度形變所造成的顯示品質受損,並增加製程誤差的容忍度。此外,第一間隔物54於第一基板32之垂直投影係與傳輸線34之垂直投影重疊並位於第一突起結構36於第一基板62之垂直投影之圖形中心與第二突起結構38於第一基板32之垂直投影之圖形中心的直線相連線(假想線)之間。顯示介質層60位於第一基板結構30與第二基板結構50之間。在本實施例中,第一間隔物54、第一突起結構36與第二突起結構38均位於相鄰的第一資料線DL1及第二資料線DL2之間。舉例而言,本實施例的傳輸線34可為掃描線,其可貫穿畫素並將畫素分為兩個區域,其中此兩區域內的畫素電極PE可分別與第一突起結構36(亦即第一薄膜電晶體元件)與第二突起結構38(亦即第二薄膜電晶體元件)電性連接而可接收不同的訊號以使此兩區域的液晶傾倒角度不同進而改善大視角顏色偏差的問題,但不以此為限。在上述架構下,第一間隔物54、第一突起結構36與第二突起結構38於第一基板32的垂直投影可皆位於相同的畫素內。在變化實施例中,位於傳輸線34兩側的區域可分別是兩個不同的畫素,也就是說,第一間隔物54、第一突起結構36與第二突起結構38於第一基板32的垂直投影可位於兩相鄰的畫素之間。值得說明的是在本發明中,畫素亦可稱為次畫素,其係指用以顯示單一顏色之次畫素,例如紅色次畫素、綠色次畫素或藍色次畫素,而非指用以顯示全彩畫素的畫素單元,例如紅色次畫素、綠色次畫素與藍色次畫素的組合。此外,第一突起結構36垂直投影於第一表面32S上的形狀包括第一形狀,其中第一形狀具有側邊361與多邊形的側邊之其中之一者例如第三側邊543相鄰,且多邊形之側邊例如第三側邊543與第一形狀之側邊361平行;第二突起結構38垂直投影於第一表面32S上的形狀包括第二形狀,其中第二形狀具有側邊381與多邊形的側邊之其中之另一者例如第四側邊544相鄰,且多邊形之另一側邊例如第四側邊544與第二形狀之側邊381平行。
在本實施例中,第一間隔物54與第一突起結構36及/或第二突起結構38在水平方向例如第二方向D2上部分重疊。此外,第一基板結構30具有第一厚度T1、第二厚度T2與第三厚度T3,其中第一厚度T1對應第一間隔物54垂直投影於第一表面32S的位置,第二厚度T2對應於第一突塊結構36垂直投影於第一表面32S的位置,且第三厚度T3對應第二突塊結構38垂直投影於第一表面32S的位置。第二厚度T2大於第一厚度T1,且第二厚度T2與第一厚度T1的差大於或等於液晶間隙的變化容忍值例如0.03微米(um)。第三厚度T3大於第一厚度T1,且第三厚度T3與第一厚度T1的差大於或等於液晶間隙的變化容忍值例如0.03微米(um)。值得說明的是上述第一厚度T1、第二厚度T2與第三厚度T3係指對應於第一基板結構30之區域的所有膜層的總和厚度,例如若第一基板32上設置有絕緣層、保護層及/與配向膜等,其厚度均為第一基板結構30的厚度的一部分。
當第二厚度T2(或第三厚度T3)與第一厚度T1的差大於或等於液晶間隙的變化容忍值例如0.03微米(um)時,若第一間隔物54位移至第一突起結構36或第二突起結構38上時將使得第一基板結構30與第二基板結構50的間隙增加幅度超過0.03微米,會嚴重影響顯示。因此為了解決上述問題,本實施例之顯示面板101的第一間隔物54具有下列特點。首先,第一間隔物54垂直投影於第一表面32S上的多邊形的第一側邊541與第二側邊542皆平行於傳輸線34的邊緣,但未超出傳輸線34的邊緣。在符合設計規則(design rule)的前提下,第一側邊541與第二側邊542平行於傳輸線34的設計可以在不影響開口率的情況下增加第一間隔物54與第一基板結構30的重疊面積。此外,第一間隔物54垂直投影於第一表面32S上的多邊形的第二夾角a2以及第三夾角a3之角度皆小於90度,且第二夾角a2鄰近第一突起結構36並在第二方向D2上與第一突起結構36至少部分重疊,而第三夾角a3鄰近第二突起結構38並在第二方向D2上與第二突起結構38至少部分重疊,因此在符合設計規則(design rule)的前提下,藉由第二夾角a2與第三夾角a3的設計可以利用傳輸線34上的閒置空間,在不影響開口率的情況下增加第一間隔物54與第一基板結構30的重疊面積。另一方面,第一夾角a1以及第四夾角a4之角度皆為鈍角,相較於銳角設計,鈍角設計可使得第一間隔物54在進行曝光時較易維持高度,故可提升第一間隔物54的穩定性及可靠度。實驗結果顯示對照實施例的間隔物22的面積佔畫素面積的比值約為0.58%,而本實施例的第一間隔物54的面積佔畫素面積的比值約為0.74%,也就是說在不影響開口率的前提下,本實施例的間隔物與畫素的面積比值約提升了27%。
由上述可知,本發明的第一間隔物54的形狀設計可以在不影響開口率的前提下增加第一間隔物54的面積,且減少第一間隔物54因產生位移並與第一突起結構36或第二突起結構38垂直重疊的面積及風險。如此一來,第一間隔物54不容易因碰撞或被外力拍打而位移至第一突起結構36或第二突起結構38上,也因此不會使得第一基板結構30與第二基板結構50之間的間隙增加,可以有效地減少真空泡、錯位漏光與畫面顏色不均等問題。或者說,或者即使第一間隔物54因碰撞或被外力拍打而位移至第一突起結構36或第二突起結構38上,第一間隔物54的形狀設計也可使其與第一突起結構36或第二突起結構38的垂直重疊面積減小。
本發明之顯示面板並不以上述實施例為限。下文將依序介紹本發明之其它實施例之顯示面板,且為了便於比較各實施例之相異處並簡化說明,在下文之各實施例中使用相同的符號標注相同的元件,且主要針對各實施例之相異處進行說明,而不再對重覆部分進行贅述。
請參考第3A圖與第3B圖。第3A圖繪示本發明之第二實施例之顯示面板之上視示意圖,第3B圖繪示本發明之第二實施例之顯示面板之剖面示意圖。如第3A圖與第3B圖所示,不同於第一實施例之顯示面板,在第二實施例中,顯示面板102可以另包括第二間隔物56,設置於第二基板52上,其中第二間隔物56的高度大於第一間隔物54的高度。舉例而言,第二間隔物56可與第一基板結構30接觸,而第一間隔物54與第一基板結構30未接觸。精確而說,本實施例之第二間隔物56可為主間隔物(main spacer),而第一間隔物54可為副間隔物(sub spacer)。當顯示面板101在正常狀況(例如未被按壓狀況)下,第二間隔物56會與第一基板結構30接觸並發揮主要支撐第一基板結構30與第二基板結構50的作用。第一間隔物54不會與第一基板結構30接觸,但在顯示面板101受到按壓時或產生形變時,第一間隔物54可以提供輔助支撐第一基板結構30與第二基板結構50的作用,以避免過度形變造成受損。本實施例之第二間隔物56可設置於另一第一突起結構36與另一第二突起結構38之間的傳輸線34上,但不以此為限。第二間隔物56垂直投影於第一表面32S上的形狀可為任何多邊形,且第二間隔物56與第一間隔物54可具有相同或不同的形狀。舉例而言,本實施例之第二間隔物56垂直投影於第一表面32S上的形狀可為矩形,但不以此為限。此外,第一間隔物54與第二間隔物56不限定於設置於相鄰的畫素,也不限定為均設置於第一突起結構36與第二突起結構38之間。第一間隔物54與第二間隔物56的位置與數目可視需要作調整,例如第一間隔物54的數目可多於第二間隔物56的數目,但不以此為限。在一變化實施例中,第二間隔物56可設置於第一基板32上並與第二基板結構50接觸。
請參考第4圖。第4圖繪示本發明之第三實施例之顯示面板之上視示意圖。如第4圖所示,在第三實施例之顯示面板103與第一實施例之顯示面板101的差異在於第一間隔物54垂直投影於第一表面32S上的多邊形為五邊形,其包括第一側邊541、第二側邊542、第三側邊543、第四側邊544與第五側邊545,以及第一夾角a1、第二夾角a2與第三夾角a3。第一側邊541與第二側邊542可皆平行於傳輸線34,第三側邊543連接於第一側邊541與第二側邊542之間,第四側邊544連接於第一側邊541與第五側邊545之間,且第五側邊545連接於第二側邊542與第四側邊544之間。且第一夾角a1位於第一側邊541與第三側邊543之間,第二夾角a2位於第二側邊542與第三側邊543之間,且第三夾角a3位於第一側邊541與第四側邊544之間。第一夾角a1為鈍角,其角度大於90度,且第二夾角a2與第三夾角a3均為銳角,其角度小於90度。
第二夾角a2鄰近第一突起結構36(亦即第一薄膜電晶體元件),而第三夾角a3鄰近第二突起結構38(亦即第二薄膜電晶體元件)。此外,第二夾角a2與第一突起結構36在第二方向D2上至少部分重疊,且第三夾角a3與第二突起結構38在第二方向D2上至少部分重疊。此外,第一突起結構36垂直投影於第一表面32S上的第一形狀的側邊361與五邊形的側邊之其中之一者例如第三側邊543相鄰且平行;第二突起結構38垂直投影於第一表面32S上的第二形狀的側邊381與五邊形的側邊之其中之另一者例如第四側邊544相鄰且平行,但不以此為限。
與前述實施例相同,本實施例之第一間隔物54的五邊形設計也可增加第一間隔物54的面積,藉此提升第一間隔物54與第一基板結構30的摩擦力,減少第一間隔物54產生位移並降低與相鄰突起結構垂直重疊的面積與風險,進而減少真空泡、錯位漏光與畫面顏色不均等問題。
請參考第5圖。第5圖繪示本發明之第四實施例之顯示面板之上視示意圖。如第5圖所示,在第四實施例之顯示面板104中,第一間隔物54垂直投影於第一表面32S上的多邊形為六邊形,其包括第一側邊541、第二側邊542、第三側邊543、第四側邊544、第五側邊545與第六側邊546,以及第一夾角a1與第二夾角a2。第一側邊541與第二側邊542可皆平行於傳輸線34,第一側邊541與第三側邊543連接,第五側邊545連接於第一側邊541與第六側邊546之間,且第一夾角a1位於第一側邊541與第三側邊543之間,而第二夾角a2位於第一側邊541與第五側邊545之間。第一夾角a1為鈍角,其角度大於90度,第二夾角a2為銳角,其角度小於90度。另外,第四側邊544連接於第二側邊542與第三側邊543之間,且第六側邊546連接於第五側邊545與第二側邊542之間。此外,第二夾角a2鄰近第二突起結構38(亦即第二薄膜電晶體元件),第二夾角a2與第二突起結構38在第二方向D2上至少部分重疊。於本實施例中,任兩相鄰的資料線之間同一列具有兩個畫素電極PE,第一突起結構36之第一薄膜電晶體元件與第二突起結構38之第二薄膜電晶體元件皆電性連接於傳輸線(掃描線)34下方的畫素電極PE,但不以此為限。
與前述實施例相同,本實施例之第一間隔物54的六邊形設計也可增加第一間隔物54的面積,藉此提升第一間隔物54與第一基板結構30的摩擦力,而減少第一間隔物54產生位移並降低與相鄰突起結構垂直重疊的面積與風險,進而減少真空泡、錯位漏光與畫面顏色不均等問題。
請參考第6圖。第6圖繪示本發明之第五實施例之顯示面板之上視示意圖。如第6圖所示,在第五實施例之顯示面板105中,第一間隔物54垂直投影於第一表面32S上的多邊形為梯形,其包括第一側邊541、第二側邊542、第三側邊543與第四側邊544,以及第一夾角a1與第二夾角a2。第一側邊541與第二側邊542可皆平行於傳輸線34,第三側邊543連接於第一側邊541與第二側邊542之間,且第四側邊連接於第一側邊541與第二側邊542之間。且第一夾角a1位於第一側邊541與第三側邊543之間,而第二夾角a2位於第二側邊542與第三側邊543之間。第一夾角a1為鈍角,其角度大於90度,第二夾角a2為銳角,其角度小於90度。此外,第四側邊544與第一側邊541彼此不垂直,例如,本實施例中第一突起結構36與第二突起結構38為彼此對稱的結構形狀,則第四側邊544與第三側邊543可對稱設置而成為正梯形的第一間隔物54,但不以此為限,亦可為兩者非對稱設置的梯形。在變化實施例中,第一間隔物54可依據第一突起結構36與第二突起結構38的結構形狀決定第四側邊544設置的角度,例如,第四側邊544與第一側邊541可彼此垂直。
與前述實施例相同,本實施例之第一間隔物54的梯形設計也可增加第一間隔物54的面積,藉此提升第一間隔物54與第一基板結構30的摩擦力,而減少第一間隔物54產生位移並降低與相鄰突起結構垂直重疊的面積與風險,進而減少真空泡、錯位漏光與畫面顏色不均等問題。
請參考第7圖。第7圖繪示本發明之第六實施例之顯示面板之上視示意圖。如第7圖所示,在第六實施例之顯示面板106中,第一突起結構36包括與傳輸線(掃描線)34及與第一資料線DL1電性連接之第一薄膜電晶體元件,而第二突起結構38為第二資料線DL2、傳輸線34以及其它可能位於此區域的膜層所堆疊出的突起結構。此外,本實施例之第一間隔物54垂直投影於第一表面32S上的多邊形為梯形,例如,第四側邊544鄰近第二突起結構38,且第四側邊544與第一側邊541以及第二側邊542彼此垂直,但不以此為限,亦可選用本發明之任一實施例所揭示之形狀。
請參考第8圖。第8圖繪示本發明之第七實施例之顯示面板之上視示意圖。如第8圖所示,在第七實施例之顯示面板107中,第一突起結構36包括與傳輸線(掃描線)34及與第一資料線DL1電性連接之第一薄膜電晶體元件,而第二突起結構38包括儲存電容結構Cst。此外,本實施例之第一間隔物54垂直投影於第一表面32S上的多邊形為梯形,但不以此為限,亦可選用本發明之任一實施例所揭示之形狀。
請參考第9圖。第9圖繪示本發明之第八實施例之顯示面板之上視示意圖。如第9圖所示,在第八實施例之顯示面板108中,第一突起結構36包括儲存電容結構Cst,以及第二突起結構38包括第一資料線DL1、傳輸線34以及其它可能位於此區域的膜層所堆疊出的突起結構。此外,本實施例之第一間隔物54垂直投影於第一表面32S上的多邊形為梯形,但不以此為限,亦可選用本發明之任一實施例所揭示之形狀。
請參考第10圖。第10圖繪示本發明之第九實施例之顯示面板之上視示意圖。如第10圖所示,在第九實施例之顯示面板109中,第一突起結構36包括與傳輸線(掃描線)34及與第一資料線DL1電性連接之第一薄膜電晶體元件,以及第二突起結構38包括畫素電極PE、傳輸線34以及其它可能位於此區域的膜層所堆疊出的突起結構,其中畫素電極PE的一部分延伸至傳輸線(掃描線)34,並與傳輸線(掃描線)34形成儲存電容結構Cst。此外,本實施例之第一間隔物54垂直投影於第一表面32S上的多邊形為梯形,但不以此為限,亦可選用本發明之任一實施例所揭示之形狀。
請參考第11圖。第11圖繪示本發明之第十實施例之顯示面板之上視示意圖。如第11圖所示,在第十實施例之顯示面板110中,第一突起結構36包括與傳輸線(掃描線)34及與第一資料線DL1電性連接之第一薄膜電晶體元件,以及第二突起結構38包括儲存電容結構Cst。此外,本實施例之第一間隔物54垂直投影於第一表面32S上的多邊形為六邊形,其包括第一側邊541、第二側邊542、第三側邊543、第四側邊544、第五側邊545與第六側邊546,以及第一夾角a1與第二夾角a2。第一側邊541與第二側邊542可皆平行於傳輸線34,第三側邊543連接於第一側邊541與第四側邊544之間,且第一夾角a1位於第一側邊541與第三側邊543之間,而第二夾角a2位於第三側邊543與第四側邊544之間。第一夾角a1為鈍角,其角度大於90度,第二夾角a2為銳角,其角度小於90度。第四側邊544連接於第二側邊542與第三側邊543之間,第五側邊545連接於第一側邊541與第六側邊546之間,且第六側邊546連接於第五側邊545與第二側邊542之間。第一間隔物54垂直投影於第一表面32S上的多邊形不限定為六邊形,亦可選用本發明之任一實施例所揭示之形狀。
綜上所述,本發明的第一間隔物的形狀設計可以在不影響開口率的前提下增加第一間隔物的面積,藉此可以提升第一間隔物與第一基板結構的摩擦力,而減少第一間隔物產生位移並降低與相鄰突起結構垂直重疊的面積與風險。藉由上述設計,第一間隔物不容易因碰撞或被外力拍打而位移至在第一突起結構或第二突起結構上,也因此不會使得第一基板結構與第二基板結構之間的間隙增加,可以有效地減少真空泡、錯位漏光與畫面顏色不均等問題。   以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1‧‧‧顯示面板
10‧‧‧第一基板
12‧‧‧突起結構
14‧‧‧顯示介質層
20‧‧‧第二基板
22‧‧‧間隔物
d‧‧‧間隙
d’‧‧‧間隙
11‧‧‧傳輸線
30‧‧‧第一基板結構
32‧‧‧第一基板
32S‧‧‧第一表面
34‧‧‧傳輸線
36‧‧‧第一突起結構
361‧‧‧側邊
38‧‧‧第二突起結構
381‧‧‧側邊
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
PE‧‧‧畫素電極
D1‧‧‧第一方向
D2‧‧‧第二方向
50‧‧‧第二基板結構
52‧‧‧第二基板
52S‧‧‧第二表面
54‧‧‧第一間隔物
541‧‧‧第一側邊
542‧‧‧第二側邊
543‧‧‧第三側邊
544‧‧‧第四側邊
545‧‧‧第五側邊
546‧‧‧第六側邊
a1‧‧‧第一夾角
a2‧‧‧第二夾角
a3‧‧‧第三夾角
a4‧‧‧第四夾角
T1‧‧‧第一厚度
T2‧‧‧第二厚度
T3‧‧‧第三厚度
56‧‧‧第二間隔物
Cst‧‧‧儲存電容結構
60‧‧‧顯示介質層
101‧‧‧顯示面板
102‧‧‧顯示面板
103‧‧‧顯示面板
104‧‧‧顯示面板
105‧‧‧顯示面板
106‧‧‧顯示面板
107‧‧‧顯示面板
108‧‧‧顯示面板
109‧‧‧顯示面板
110‧‧‧顯示面板
第1A圖繪示本發明之對照實施例之顯示面板之上視示意圖。 第1B圖繪示本發明之對照實施例之顯示面板之剖面示意圖。 第1C圖繪示本發明之對照實施例之顯示面板經拍打後之上視示意圖。 第1D圖繪示本發明之對照實施例之顯示面板經拍打後之剖面示意圖。 第2A圖繪示本發明之第一實施例之顯示面板之上視示意圖。 第2B圖繪示本發明之第一實施例之顯示面板之剖面示意圖。 第3A圖繪示本發明之第二實施例之顯示面板之上視示意圖。 第3B圖繪示本發明之第二實施例之顯示面板之剖面示意圖。 第4圖繪示本發明之第三實施例之顯示面板之上視示意圖。 第5圖繪示本發明之第四實施例之顯示面板之上視示意圖。 第6圖繪示本發明之第五實施例之顯示面板之上視示意圖。 第7圖繪示本發明之第六實施例之顯示面板之上視示意圖。 第8圖繪示本發明之第七實施例之顯示面板之上視示意圖。 第9圖繪示本發明之第八實施例之顯示面板之上視示意圖。 第10圖繪示本發明之第九實施例之顯示面板之上視示意圖。 第11圖繪示本發明之第十實施例之顯示面板之上視示意圖。
101‧‧‧顯示面板
32‧‧‧第一基板
32S‧‧‧第一表面
34‧‧‧傳輸線
36‧‧‧第一突起結構
361‧‧‧側邊
38‧‧‧第二突起結構
381‧‧‧側邊
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
PE‧‧‧畫素電極
D1‧‧‧第一方向
D2‧‧‧第二方向
54‧‧‧第一間隔物
541‧‧‧第一側邊
542‧‧‧第二側邊
543‧‧‧第三側邊
544‧‧‧第四側邊
a1‧‧‧第一夾角
a2‧‧‧第二夾角
a3‧‧‧第三夾角
a4‧‧‧第四夾角

Claims (34)

  1. 一種顯示面板,包括: 一第一基板結構,包括: 一第一基板,具有一第一表面; 一傳輸線,設置於該第一基板之該第一表面上;以及 一第一突起結構與一第二突起結構,設置於該第一基板之該第一表面上,其中該第一突起結構以及該第二突起結構與該傳輸線重疊; 一第二基板結構,包括: 一第二基板,具有一第二表面,其中該第二表面面對該第一表面;以及 一第一間隔物,設置於該第二基板之該第二表面上,其中該第一間隔物於該第一表面上之一垂直投影的形狀為一多邊形,該多邊形具有複數個側邊與複數個夾角分別位於任兩相鄰之該等側邊之間,該等側邊至少包括一第一側邊、一第二側邊與一第三側邊,該等夾角包括一第一夾角與一第二夾角,其中該第一側邊與該第二側邊皆平行於該傳輸線,該第一側邊與該第三側邊連接,且該第一夾角位於該第一側邊與該第三側邊之間,該第一夾角之角度大於90度,且該第二夾角之角度小於90度,其中該第一間隔物於該第一基板之垂直投影係與該傳輸線之垂直投影重疊,並位於該第一突起結構於該第一基板之垂直投影之圖形中心與該第二突起結構於該第一基板之垂直投影之圖形中心的直線相連線之間;以及 一顯示介質層,位於該第一基板結構與該第二基板結構之間。
  2. 如請求項1所述之顯示面板,其中該多邊形另包括一第四側邊,該第四側邊之一端連接於該第一側邊,且該第二夾角位在該第四側邊與該第一側邊之間。
  3. 如請求項2所述之顯示面板,其中該第三側邊連接於該第一側邊與該第二側邊之間,且該第三側邊與該第二側邊之間具有一第三夾角,該第三夾角之角度小於90度,該第三夾角鄰近該第一突起結構,且第二夾角鄰近該第二突起結構。
  4. 如請求項2所述之顯示面板,其中該多邊形另包括一第五側邊,該第五側邊連接於該第四側邊與該第二側邊之間,且該第五側邊與該第四側邊鄰近該第二突起結構。
  5. 如請求項1所述之顯示面板,其中該多邊形另包括一第四側邊,該第四側邊之一端連接於該第一側邊,該第四側邊與該第一側邊之間具有一第四夾角,且該第四夾角之角度大於或等於90度。
  6. 如請求項1所述之顯示面板,其中該多邊形包括一平行四邊形、一梯形或一六邊形。
  7. 如請求項1所述之顯示面板,其中該第一突起結構於該第一表面上之垂直投影的形狀包括一第一形狀,且該第一形狀具有一側邊與該多邊形的該等側邊之其中之一者相鄰且平行。
  8. 如請求項7所述之顯示面板,其中該第二突起結構垂直投影於該第一表面上的形狀包括一第二形狀,且該第二形狀具有一側邊與該多邊形的該等側邊之其中之另一者相鄰且平行。
  9. 如請求項1所述之顯示面板,其中該第一間隔物與該第一基板結構未接觸。
  10. 如請求項9所述之顯示面板,另包括一第二間隔物,設置於該第一基板與該第二基板之間,其中該第二間隔物的高度大於該第一間隔物的高度並與該第一基板以及該第二基板實質接觸。
  11. 如請求項1所述之顯示面板,其中該傳輸線包括一掃描線。
  12. 如請求項11所述之顯示面板,該第一基板結構另包括彼此相鄰的一第一資料線與一第二資料線,其中該第一資料線與該第二資料線設置於該第一基板上並均實質垂直於該掃描線,且該第一間隔物、該第一突起結構與該第二突起結構均位於該第一資料線及該第二資料線之間。
  13. 如請求項12所述之顯示面板,其中該第一突起結構包括與該掃描線及該第一資料線電性連接之一第一薄膜電晶體元件,以及該第二突起結構包括與該掃描線及該第二資料線電性連接之一第二薄膜電晶體元件。
  14. 如請求項12所述之顯示面板,其中該第一突起結構包括與該掃描線及該第一資料線電性連接之一薄膜電晶體元件,以及該第二突起結構包括一儲存電容結構。
  15. 如請求項12所述之顯示面板,其中該第一突起結構包括與該掃描線及該第一資料線電性連接之一薄膜電晶體元件,以及該第二突起結構包括一畫素電極。
  16. 如請求項12所述之顯示面板,其中該第一突起結構包括與該掃描線及該第一資料線電性連接之一薄膜電晶體元件,以及該第二突起結構包括該第二資料線。
  17. 如請求項1所述之顯示面板,其中該第一基板結構具有一第一厚度,對應該第一間隔物垂直投影於該第一表面的位置,以及一第二厚度,對應於該第一突塊結構垂直投影於該第一表面的位置,該第二厚度大於該第一厚度,且該第二厚度與該第一厚度的差大於或等於0.03微米(um)。
  18. 如請求項3所述之顯示面板,其中該傳輸線沿一第一方向延伸且該第二突起結構為一薄膜電晶體元件,該第二夾角與該薄膜電晶體元件於一第二方向上至少部分重疊,且該第二方向實質垂直於該第一方向。
  19. 如請求項18所述之顯示面板,其中該第一突起結構為一薄膜電晶體元件,且該第三夾角與該第一突起結構於該第二方向上至少部分重疊。
  20. 如請求項18所述之顯示面板,其中該第一夾角位於該第二夾角與該第三夾角之間。
  21. 一種顯示面板,包括: 一第一基板結構,包括: 一第一基板; 一掃描線以及一第一資料線,設置於該第一基板上並互相交錯,其中該掃描線沿一第一方向沿伸; 一薄膜電晶體元件,設置於該第一基板之該掃描線上並電性連接該掃描線與該第一資料線; 一突起結構,設置於該第一基板上並鄰近該薄膜電晶體元件,其中該突起結構與該掃描線重疊;以及 第一畫素電極,電性連接該薄膜電晶體元件; 一第二基板結構,與該第一基板結構相對,該第二基板結構包括: 一第二基板;以及 一第一間隔物,設置於該第二基板上,其中該第一間隔物於該第一基板上之垂直投影的形狀為一多邊形,該多邊形具有複數個側邊與複數個夾角分別位於任兩相鄰之該等側邊之間,該等側邊至少包括一第一側邊、一第二側邊與一第三側邊,該等夾角包括一第一夾角與一第二夾角,其中該第一側邊與該第二側邊皆平行於該掃描線,該第一側邊與該第三側邊連接,該第一夾角位於該第一側邊與該第三側邊之間,該第一夾角之角度大於90度,且該第二夾角之角度小於90度,其中該第一間隔物於該第一基板之垂直投影係與該掃描線之垂直投影重疊並位於該薄膜電晶體元件於該第一基板之垂直投影之圖形中心與該突起結構於該第一基板之垂直投影之圖形中心的直線相連線之間;以及 一顯示介質層,位於該第一基板結構與該第二基板結構之間。
  22. 如請求項21所述之顯示面板,另包含一第二資料線,與該第一資料線相鄰,其中該突起結構與該薄膜電晶體元件位於該第一資料線與該第二資料線之間。
  23. 如請求項22所述之顯示面板,其中該突起結構為另一薄膜電晶體元件,電性連接該掃描線與該第二資料線以及一第二畫素電極,且該第一畫素電極與該第二畫素電極分別位於該掃描線的相對兩側。
  24. 如請求項22所述之顯示面板,其中該多邊形另包括一第四側邊,該第四側邊之一端連接於該第一側邊,且該第二夾角位在該第四側邊與該第一側邊之間。
  25. 如請求項24所述之顯示面板,其中該第三側邊連接於該第一側邊與該第二側邊之間,該第三側邊與該第二側邊之間具有一第三夾角,該第三夾角之角度小於90度,該第三夾角鄰近該第一突起結構,且第二夾角鄰近該第二突起結構。
  26. 如請求項24所述之顯示面板,其中該多邊形另包括一第五側邊,且該第五側邊連接於該第四側邊與該第二側邊之間,且該第五側邊與該第四側邊鄰近該第二突起結構。
  27. 如請求項22所述之顯示面板,其中該多邊形另包括一第四側邊,該第四側邊之一端連接於該第一側邊,該第四側邊與該第一側邊之間具有一第四夾角,且該第四夾角之角度大於或等於90度。
  28. 如請求項25所述之顯示面板,其中該第三夾角與該薄膜電晶體元件於一第二方向上至少部分重疊,且該第二方向實質垂直於該第一方向。
  29. 如請求項28所述之顯示面板,其中該突起結構為一薄膜電晶體元件,且該第二夾角與該突起結構於該第二方向上至少部分重疊。
  30. 如請求項21所述之顯示面板,其中該薄膜電晶體元件垂直投影於該第一基板上的形狀包括一第一形狀,且該第一形狀具有一側邊與該多邊形的該等側邊之其中之一者相鄰且平行。
  31. 如請求項21所述之顯示面板,其中該突起結構垂直投影於該第一基板上的形狀包括一第二形狀,且該第二形狀具有一側邊與該多邊形的該等側邊之其中之另一者相鄰且平行。
  32. 如請求項21所述之顯示面板,其中該第一間隔物與該第一基板結構未接觸。
  33. 如請求項31所述之顯示面板,另包括一第二間隔物,設置於該第一基板與該第二基板之間,其中該第二間隔物的高度大於該第一間隔物的高度並與該第一基板以及該第二基板實質接觸。
  34. 如請求項21所述之顯示面板,其中該第一基板結構具有一第一厚度,對應該第一間隔物垂直投影於該第一基板的位置,以及一第二厚度,對應於該薄膜電晶體元件垂直投影於該第一基板的位置,該第二厚度大於該第一厚度,且該第二厚度與該第一厚度的差大於或等於0.03微米(um)。
TW104127846A 2015-08-26 2015-08-26 顯示面板 TWI548911B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW104127846A TWI548911B (zh) 2015-08-26 2015-08-26 顯示面板
CN201510716918.0A CN105278174B (zh) 2015-08-26 2015-10-29 显示面板
US15/206,301 US10209578B2 (en) 2015-08-26 2016-07-10 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104127846A TWI548911B (zh) 2015-08-26 2015-08-26 顯示面板

Publications (2)

Publication Number Publication Date
TWI548911B true TWI548911B (zh) 2016-09-11
TW201708899A TW201708899A (zh) 2017-03-01

Family

ID=55147460

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104127846A TWI548911B (zh) 2015-08-26 2015-08-26 顯示面板

Country Status (3)

Country Link
US (1) US10209578B2 (zh)
CN (1) CN105278174B (zh)
TW (1) TWI548911B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10347664B2 (en) * 2017-04-12 2019-07-09 Wuhan China Star Optoelectronics Technology Co., Ltd. RGBW display panel
TWI635342B (zh) * 2017-10-27 2018-09-11 友達光電股份有限公司 顯示面板
CN110632779B (zh) * 2018-06-22 2022-05-31 群创光电股份有限公司 电子调制装置
CN109307942A (zh) * 2018-10-30 2019-02-05 惠科股份有限公司 一种显示面板、显示装置和制作方法
CN111522178B (zh) * 2019-02-01 2023-06-20 群创光电股份有限公司 液晶显示装置
CN111338144B (zh) * 2020-04-14 2023-08-18 京东方科技集团股份有限公司 显示面板及显示装置
CN111754880B (zh) 2020-07-10 2021-07-23 武汉华星光电技术有限公司 显示面板
TWI741827B (zh) * 2020-10-12 2021-10-01 友達光電股份有限公司 顯示裝置與其連接方法
JP2024053907A (ja) * 2022-10-04 2024-04-16 株式会社ジャパンディスプレイ 表示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201955594U (zh) * 2011-02-18 2011-08-31 福州华映视讯有限公司 液晶显示面板以及画素数组基板
TWI358589B (en) * 2003-05-14 2012-02-21 Obayashiseiko Co Ltd High quality and ultra large screen liquid crystal
TW201251004A (en) * 2011-06-09 2012-12-16 Samsung Display Co Ltd Display device having a spacer

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI284754B (en) * 2004-06-11 2007-08-01 Au Optronics Corp Liquid crystal display and display panel with photo spacer
KR100685955B1 (ko) 2004-12-30 2007-02-23 엘지.필립스 엘시디 주식회사 액정 표시 장치
WO2006098476A1 (ja) 2005-03-18 2006-09-21 Sharp Kabushiki Kaisha 液晶パネルおよびその製造方法
JP2006330470A (ja) * 2005-05-27 2006-12-07 Sharp Corp 液晶表示装置及びその製造方法
KR101127833B1 (ko) 2005-06-28 2012-03-20 엘지디스플레이 주식회사 액정 표시 장치
KR101192783B1 (ko) * 2005-12-15 2012-10-18 엘지디스플레이 주식회사 액정표시장치 및 이의 제조방법
US9052550B2 (en) * 2006-11-29 2015-06-09 Beijing Boe Optoelectronics Technology Co., Ltd Thin film transistor liquid crystal display
JP2009139672A (ja) * 2007-12-07 2009-06-25 Sony Corp 液晶表示素子及び液晶表示素子の製造方法
KR20090129774A (ko) * 2008-06-13 2009-12-17 삼성전자주식회사 표시 기판 및 이를 포함하는 액정표시패널
KR101790060B1 (ko) 2011-04-21 2017-10-25 엘지디스플레이 주식회사 액정표시장치
US9250487B2 (en) * 2011-04-26 2016-02-02 Sharp Kabushiki Kaisha Liquid crystal display device
JP5837350B2 (ja) * 2011-07-21 2015-12-24 株式会社ジャパンディスプレイ 液晶表示装置
KR101982167B1 (ko) * 2012-06-21 2019-05-27 삼성디스플레이 주식회사 액정 표시 장치
TWI512375B (zh) * 2012-09-10 2015-12-11 Innocom Tech Shenzhen Co Ltd 液晶顯示裝置
KR102135931B1 (ko) * 2013-12-31 2020-07-21 엘지디스플레이 주식회사 간격 스페이서와 누름 스페이서를 구비한 액정 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI358589B (en) * 2003-05-14 2012-02-21 Obayashiseiko Co Ltd High quality and ultra large screen liquid crystal
TW201447444A (zh) * 2003-05-14 2014-12-16 Obayashiseiko Co Ltd 生產橫向電場型主動陣列液晶顯示裝置的主動陣列基底的方法
CN201955594U (zh) * 2011-02-18 2011-08-31 福州华映视讯有限公司 液晶显示面板以及画素数组基板
TW201251004A (en) * 2011-06-09 2012-12-16 Samsung Display Co Ltd Display device having a spacer

Also Published As

Publication number Publication date
CN105278174A (zh) 2016-01-27
TW201708899A (zh) 2017-03-01
US20170059914A1 (en) 2017-03-02
US10209578B2 (en) 2019-02-19
CN105278174B (zh) 2018-11-20

Similar Documents

Publication Publication Date Title
TWI548911B (zh) 顯示面板
US8379180B2 (en) Liquid crystal display panel and manufacturing method of opposite substrate thereof
KR101552902B1 (ko) 곡면 액정표시장치
TWI533065B (zh) 顯示面板
JP5837350B2 (ja) 液晶表示装置
TWI638209B (zh) 顯示面板
WO2017035908A1 (zh) 液晶显示面板
JP5389258B2 (ja) 液晶表示装置
EP3567422B1 (en) Array substrate and display device
WO2012147722A1 (ja) 液晶表示装置
TW201704828A (zh) 顯示器
WO2019114336A1 (zh) 显示面板和显示装置
WO2020124896A1 (zh) 液晶显示面板
US11971631B2 (en) Liquid crystal display panel and display device
US7567331B2 (en) Liquid crystal display
US9952470B2 (en) Color film substrate and manufacture method thereof as well as display panel and display device
US10802348B2 (en) Array substrate, display panel and display device
CN114967254A (zh) 阵列基板及液晶显示装置
US9494838B2 (en) Liquid crystal display device
JP2020181004A (ja) 液晶表示装置
CN111190311A (zh) 显示面板
KR101768477B1 (ko) 액정 표시 장치
US11852936B2 (en) Liquid crystal display panel
TWI446080B (zh) 顯示面板
US20200064699A1 (en) Liquid crystal display and manufacturing method thereof