TWI301217B - Thin film transistor array panel - Google Patents
Thin film transistor array panel Download PDFInfo
- Publication number
- TWI301217B TWI301217B TW094132608A TW94132608A TWI301217B TW I301217 B TWI301217 B TW I301217B TW 094132608 A TW094132608 A TW 094132608A TW 94132608 A TW94132608 A TW 94132608A TW I301217 B TWI301217 B TW I301217B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer bonding
- transistor array
- thin film
- film transistor
- disposed
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims description 51
- 235000012431 wafers Nutrition 0.000 claims description 93
- 239000000758 substrate Substances 0.000 claims description 60
- 239000000463 material Substances 0.000 claims description 14
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 5
- 229910052802 copper Inorganic materials 0.000 claims description 5
- 239000010949 copper Substances 0.000 claims description 5
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 4
- 229910045601 alloy Inorganic materials 0.000 claims description 3
- 239000000956 alloy Substances 0.000 claims description 3
- 229910052804 chromium Inorganic materials 0.000 claims description 3
- 239000011651 chromium Substances 0.000 claims description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 2
- 229910052721 tungsten Inorganic materials 0.000 claims description 2
- 239000010937 tungsten Substances 0.000 claims description 2
- 229910000881 Cu alloy Inorganic materials 0.000 claims 1
- 239000010410 layer Substances 0.000 description 124
- 239000004020 conductor Substances 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 239000013078 crystal Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000005611 electricity Effects 0.000 description 3
- 125000005843 halogen group Chemical group 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- 244000007853 Sarothamnus scoparius Species 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- HDEGYBJYTLJXQX-UHFFFAOYSA-N [O-2].[In+3].[La+3].[O-2].[O-2] Chemical compound [O-2].[In+3].[La+3].[O-2].[O-2] HDEGYBJYTLJXQX-UHFFFAOYSA-N 0.000 description 1
- RGCKGOZRHPZPFP-UHFFFAOYSA-N alizarin Chemical group C1=CC=C2C(=O)C3=C(O)C(O)=CC=C3C(=O)C2=C1 RGCKGOZRHPZPFP-UHFFFAOYSA-N 0.000 description 1
- 230000009194 climbing Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 210000003298 dental enamel Anatomy 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000001815 facial effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 210000001747 pupil Anatomy 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 235000014347 soups Nutrition 0.000 description 1
- 241000894007 species Species 0.000 description 1
- 210000002784 stomach Anatomy 0.000 description 1
- 238000010408 sweeping Methods 0.000 description 1
- 238000000427 thin-film deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
.doc/g 九、發明說明: 【發明所屬之技術領域】 树明是有關於-種陣列基板,且特別是有關於一種 薄膜電晶體陣列基板。 【先前技術】 針對多媒體社會之急速進步,多半受惠於半導體元件 或顯示裝置的飛躍性進步。就顯示器而言,具有高晝質、 ㈣個效率佳、低消耗功率、無輻料優越特性^薄膜 •電晶體液晶顯示器(Thin Him Transistor Uquid Crystal Display,TFT-LCD)已逐漸成為市場之主流。薄膜電晶體液 晶顯示器主要由薄膜電晶體陣列基板、彩色渡光基板和液 曰曰曰層所構成’其中,薄膜電晶體陣列基板係以薄膜沉積、 等半導體製程製造,而其製程好壞會直接影響 到液晶顯示器顯示晝面的品質。以下,將配合圖示敛述薄 膜電晶體陣列基板的結構。 圖1係為習知之一種薄膜電晶體陣列基板的結構示意 # 圖。明參考圖1 ’薄膜電晶體陣列基板100具有-顯示區 > 110。以及一非顯示區12〇,其中,顯示區11〇係為顯示晝面 之區域,而非顯示區120係用以設置驅動晶片以控制晝面 影像。於,示區120内,薄膜電晶體陣列基板1〇〇包括多 數個畫素單元130、多數條掃描線Μ0以及多數條資料線 150二巾纟素單元⑽係用以顯示影像單元,而掃描線 H0及貧料線15〇係與對應之晝素單元13〇電性連接,並 用以傳遞成5虎至畫素單元130。此外,非顯示區120内具 5 doc/g 有多數個第一晶片接合區122以及多數個第二晶片接合區 124。第一晶片接合區122内配置有多數個掃描線端子 142’此掃描線端子142會與對應之掃描線140電性連接。 類似地,第二晶片接合區124内配置有多數個資料線端子 (未繪示),此資料線端子會與對應之掃描線140電性連接。 當配置數個驅動晶片於第一晶片接合區122以及第二晶片 接合區124後,驅動晶片便可以將訊號傳遞至晝素單元 130。另外,第一晶片接合區丨22内配置有多數個銲墊160, 且在相鄰的兩第一晶片接合區122之間配置多數條連接配 線170,以使相鄰的兩第一晶片接合區122内的銲墊16〇 彼此電性連接。在習知技藝中,連接配線17〇均由單層導 電層所構成,詳細說明如下。 圖2A即是圖1左側之放大圖,而圖2B以及圖2C分 別為圖2A沿著A-A’以及B-B,之剖面示意圖。請參考圖 2A、圖2B以及圖2C,連接配線170係形成於基板180上, 以電性連接相鄰的兩第一晶片接合區122内的銲墊160。 通常在連接配線170上會覆蓋有一介電層172,以保護連 接配線170。 隨著顯示器尺寸愈做愈大,使得位於基板180兩端的 第一晶片接合區122之間的距離變大,因而造成連接配線 170的長度變長及電阻值變大。研究結果顯示,當連接配 線170的電阻值過大時,會使顯示器產生如帶狀不均勻 (band mura)以及橫條紋影像的情形,嚴重影響顯示器的顯 示品質。此外,由於連接配線170只以單一導電層做為電 6 13 Ο 1 2i57twf.doc/g =連接之用’若在製財連接配線17()發生脫落 2使得連接配線17〇 *去其電性連結的功用= 傳遞訊號進而無法顯示影像。 …、法 【發明内容】 有鑑於此,本發明的目的就是在提供一種薄 陣列基板’而其具有較低電阻值的連接配線。、 基於上述或其它目的,本發 一 列基板,其具有—奸心/種相$晶體陣 内1有M區,且在非顯示區 〆、有二個弟一晶片接合區以及多數個第二晶片接人
基板包括多數個晝素單元、S 料線端子、多數;多數個掃瞒線端子、多數個資 中,m:弟一銲墊以及至少-第-連接配線。盆 畫素二 應之晝素單元電性連;,二遞=;以係與對 1,_第-晶片接合區端:: 掃:線每電=一^ 接。第,嶋電性連 的兩第一晶片之間’以使位於相鄰 是由多層導電層所構成,且這些導電層是彼 在本毛月之一貫施例中,薄膜電晶體陣列基板更包括 1301 2lls3twf.doc/g 多數個第二雜’其中,第二銲塾係配置在第二晶片接合 區内。 在本發明之-只施例中,薄膜電晶體陣列基板更包括 S-第二連接配線’而第二連接配線係配置在相鄰的兩 —晶片接合區之間’以使位於相鄰的兩第二晶片接合區 2第二銲塾彼此電性連接。其中,第二連接配線是由多 曰導電層所構成,且這些導電層是彼此電性連接。 至小在ΐ發施例中’薄膜電晶體陣列基板更包括 =第二連接配線,而第三連接配線係 —晶片接合區與第-曰Η拉人广 ^ J ^ 接合區内的第區之間’以使位於第一晶片 電性# rb 、;弟―晶片接合區内的第二銲墊 之柯ίίίΓΓ—實施例中,構成第—連接配線的導電層 4質疋遥自紹、銅、鶴、鉻、其合金及其組合所組成之 括有一介=之—貫施例中,相鄰的兩層導電層之間更包 窗,以使相鄰^ 在介電層中更例如包括形成有一接觸 9才質可與此j層導電層之間電性連接。其中,接觸窗 此兩層導電# γ導€層之上層導電層材質㈣;亦可與 电曰之材質不相同。 在本發明> ^ 區。更進一+ 貝此例,在形成有接觸窗處為一凹陷 晶片,’賴電晶體陣列基板包括多數個驅動 /、 軀動晶片係配置在第一晶片接合區,且卡置 8 13012i3twf.d〇c/g 在凹陷區中。 本發明另提出一種薄膜電晶體陣列基板,其具有一顯 • 不區以及一非顯示區,且在非顯示區内具有多數個第一晶 片接合區以及多數個第二晶片接合區。而此薄膜電晶體陣 列基板包括多數個晝素單元、多數條掃瞒線、多數條資料 線、多數個掃瞄線端子、多數個資料線端子、多數個第二 鮮塾以及至少-第二連接配線。其中,晝素單元、掃目苗線 f資料線均配置於顯示區内,而晝素單元制以顯示影像 攀 I元,且資料線與掃崎係與對應之畫素單元電性連接, 用以傳遞訊號至晝素單元。掃瞄線端子係配置在第一晶片 接合區内,且每一掃瞄線端子會與其中一掃瞄線電性連 接。資料線端子係配置在第二晶片接合區内,且每一資料 線端子會與其中一資料線電性連接。第二銲墊係配置在第 二晶片接合區内,且第二連接配線係配置在相鄰的兩第二 晶片接合區之間,以使位於相鄰的兩第二晶片接合區内的 該些第二銲墊彼此電性連接。其中,第二連接配線是由多 • 層導電層所構成,且這些導電層是彼此電性連接。 在本發明之一實施例中,薄膜電晶體陣列基板更包括 多數個第一銲墊,其中,第一銲墊係配置在第一晶片接合 區内。 在本發明之一貫施例中,薄膜電晶體陣列基板更包括 至少一第二連接配線,而第三連接配線係配置在相鄰的第 一晶片接合區與第二晶片接合區之間,以使位於第一晶片 接合區内的第一銲墊與位於第二晶片接合區内的第二銲墊 9 I3012il87〇 twf.doc/g 電性連接。其中,第三 且這些導電層是彼此電 連接配線是由多層導電層所構成, 性連接。 括有之—實施例中,相鄰的兩層導電層之間更包 使相二=、胃且在介電層中更包括形成有—接觸窗,以 電層之間電性連接。其中,接觸窗之材質 =與此兩層導電層之上層導㈣材質姻 導電層之材質不相同。 品在本發明之—實施例中,在形成有接觸窗處為〆凹陷 區。更進-步而f,薄膜電晶體陣列基板例如包括多數個 驅動晶片’其中’驅動晶片係配置在第二晶片接合區,且 卡置在凹陷區中。 上述之薄膜電晶體陣列基板中,第一連接配線、第二 連接配線以及第三連接配線可以分別是由多層導電層所構 成,因此可以降低其電阻值。此外,若在製程中某一導電 層發生斷線’尚有其他導電層可以導通,而使這些連接配 線仍得以保有其電性連結的功用。 為讓本發明之上述和其他目的、特徵和優點能更明顯 易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說 明如下。 【實施方式】 圖3A係為依照本發明之一實施例之一種薄膜電晶體 I3012iJs3twf.d〇( 呈古反不?圖。%參考圖3A,薄膜電晶體陣列基板200a ^ 區21G以及_非顯示區22()。其中,顯示區训 面之區域’而非顯示區220可用以設置驅動晶 )工1旦面衫像。於顯示區22〇内,薄膜電晶體陣列基 L 〇〇 t括夕數個晝素單元230、多數條掃描線240以及 夕*條資料線25G。晝素單元23()係用以顯示影像單元, 而掃描線240及貝料線25〇係與對應之晝素單元23〇電性 連接’並用以傳遞訊號至畫素單元23G。此外,非顯示區 220内具有多數個第一晶片接合區222。圖3A左侧之區域 X的放大圖如圖4A所緣示。請參照圖4A,第一晶片接合 區222 Θ配置有多數個掃描線端?⑽,且每一掃描線端 子242會與對應之掃描線24〇電性連接。當配設數個驅動 晶片於晶片接合區222後,驅動晶片便可將訊號傳遞 至畫素單元230以控制影像畫面。另外,第一晶片接合區 222内配置有多數個第一銲墊26〇a,且在相鄰的兩第一晶 片接合區222之間配置至少一第一連接配線27〇a,以使相 鄰的兩第一晶片接合區222内的第一銲墊26〇a彼此電性連 接。其中,第一連接配線270a係由多層導電層所構成,且 這些導電層是彼此電性連接。 圖3B係為依照本發明之另一實施例之一種薄膜電晶 體陣列基板示意圖。為方便說明,圖3B與圖3A中相同 名稱的構件,均以相同標號繪示,且不再重複敘述。請參 考圖3B,薄膜電晶體陣列基板2〇〇b之非顯示區22〇内具 有多數個第二晶片接合區224。圖3B上側之區域Y的放 13012,ls7〇 r0twf.doc/g 大圖如圖4B所繪示,請參照圖4B,第二晶片接合區224 内配置有多數個資料線端子252,且每一資料線端子252 會與對應之資料線250電性連接。當配設數個驅動晶片於 第二晶片接合區224後,驅動晶片便可以將訊號傳遞至畫 素單元230以控制影像畫面。此外,第二晶片接合區224 内配置有夕數個弟一銲塾260b,且在相鄰的兩第二晶片接 合區224之間配置至少一第二連接配線27〇b,以使相鄰的 兩第一晶片接合區224内的第二銲墊260b彼此電性連接。 其中,第二連接配線27〇b係由多層導電層所構成,且這 些導電層是彼此電性連接。 圖3C係為依照本發明之再一實施例之一種薄膜電晶 體陣列基板示意圖。為方便說明,圖3C與圖3A及圖3B 中相同名稱的構件,均以相同標號繪示,且不再重複敘述。 請參考圖3C所示,薄膜電晶體陣列基板2〇〇c於相鄰的兩 第一曰曰片接合區222之間配置如圖4A所示之第一連接配 線270a’且於相鄰兩第二晶片接合區224之間配置如圖4B 所示之第二連接配線270b。此外,圖3C左上側之區域z 之放大圖如圖4C所示,請參照圖4C,薄膜電晶體陣列基 板200c更包括至少一第三連接配線27〇c。第三連接配線 270c係配置在相鄰的第一晶片接合區222與第二晶片接合 區224之間,以使位於第一晶片接合區222内的第一銲墊 26加與位於第二晶片接合區224内的第二銲墊260b電性 連接。其中,第三連接配線270c是由多層導電層所構成, 且這些導電層是彼此電性連接。 12 1301243wf.d〇c/g 圖3D及3E係為依照本發明之另外兩實施例之薄膜電 晶體陣列基板示意圖。為方便說明,圖3D及3E與圖與圖 3A、3B及3C中相同名稱的構件,均以相同標號繪示,且 不再重複敘述。如圖3D所示,薄膜電晶體陣列基板200d 於相鄰的兩第一晶片接合區222之間配置如圖4A所示之 第一連接配線270a,且於相鄰的第一晶片接合區222與第 二晶片接合區224之間配置如圖4C所示之第三連接配線 270c。而圖3E所示薄膜電晶體陣列基板2〇〇e中,其於相 鄰的兩第二晶片接合區224之間配置如圖4B所示之第二 連接配線270b,且於相鄰的第一晶片接合區222與第二晶 片接合區224之間配置如圖4C所示之第三連接配線270c。 在上述多個實施例中,薄膜電晶體陣列基板2〇〇a、 200b、200c、200d及200e係單獨或是搭配設置由多層導 電層所構成之第一連接配線270a、第二連接配線270b或 是第二連接配線270c。如此可降低連接配線之電阻值以解 決因連接配線電阻值過大而造成顯示器影像品質下降的問 題。 以下將配合圖示詳加敘述連接配線之多層導電層結 構。為方便說明,僅以第一連接配線為例說明,而第二連 接配線以及第三連接配線亦可以相同方式實施。 圖5A、5B及5C分別為圖4A沿著A-A,、B-B,及C_C, 之剖面示意圖。請同時參考圖5A及圖5B,其中,第一連 接配線270a係形成於基板280上,並包括一第》—導電層 272、一第二導電層274以及一介電層276。第一導電層272 13 doc/g
值得一提的是,於上述接觸窗276c、276d處因膜層高 度斷差,因而可形成一凹陷區276c,、276d,,其可讓驅動 晶片(未繪示)卡置於凹陷區276c,及276d,中。如此,可避 13 012ils3twf· ^第二導電層274之材質例如是選自銘、銅、鎢、鉻、其 5金及其組合所組成之族群。介電層276係位於第一導電 =72及第二導電層274之間,且介電層276可更依形成 後順序再細分為第一介電層276a以及第二介電層 276b。此外,請參考圖5C,在兩介電層27如、27沾中^ 包括形成接觸窗276c、276d,以使第-導電層272及第二 導電層274私性連接。接觸窗276c、2观之形成方式包括 先在第-介電層276a及第二介電層2鳩中形成一接觸窗 開口(未纟會示)以暴露出第—導電層272,並且在第二介電層 2湯中形成另一接觸窗開口 (未繪示),暴露出第二導電; =4。接著再沉積—導電材料並使導電材料填人上述之接^ 窗開口中即形成接觸窗276c、276d。 、承上述,由於第一導電層272及第二導電層274係為 並聯形式之電性連接,因此第一連接配線27〇a的電阻值會 亡於傳統使用單一層導電層之連接配線的電阻值。因此, 藉由多層導線結構來降低第一連接配線27〇a的電阻值,得 以解决顯示為產生如帶狀不均勻(ban(j mura)、橫條紋影像 ^情2。此外,當製程中第一導電層272發生斷線,則尚 還有第二導電層274可以作為電性連接;或是第二導電層 274發生斷線,則尚還有第一導電層272可以作為電性連 接。如此,則可以大幅提昇製程良率以降低生產成本。 14 c/g I30121Swf.d〇i f驅動晶片在接合時發生偏移之情形,而能更精確地將驅 動晶片接合於薄膜電晶體陣列基板上。_,上述實施例 僅為本發明之第-連接配線的—種賴,並翻以限定第 -連接配線只能採用上述結構,只要S以多層(至少兩層) 彼此電性連接的導電層構成連接配線皆可達縣發明之目 的。 圖fA、6B及6C分別為圖4A沿著A-A,、B-B,及C-C, 之剖面不意圖。請同時參考目6A及6B,其中,第一連接 配線270a係形成於基板28〇 ±,並包括一第 272、一第二導電層274、一介電層276以及一第三導電層 278。第-導電層272及第二導電層274之材質例如是選^ 銘、銅、1|、鉻、其合錢其組合所組叙族群,且第三 導電層278之材質例如為銦錫氧化物(ITO)。介電層276係 位於第-導電層272及第二導電層274之間,且介電層Μ 可更依形成先後順序再細分為第-介電層276a以及第二 電層276b此外,凊芩考圖6C,在兩介電層27如、2761) ^更包括形成接觸窗276e、276d,以使第-導電層272、 第二導電層274以及第三導電層278電性連接。接觸窗 、之形成方式包括先在第-介電層276a及第二 介電層276b中形成-接觸窗開口(未繪示)以暴露出第一導 1 層2—72,並且在第二介電層·中形成另—接觸窗開口 ^曰不)’暴露出第二導電層274。接著沉積如銦鍚氧化物 之導電材料以形成第三導電層278,並使導電材料填入上 述之接觸窗開口即形成接觸窗276e、276d。如此,接觸窗 doc/g I3012i3wf· 276c即可同時使第一導 三導電戶278+η 層 弟一導電層274以及第 一導曰 电性連接,且接觸窗276c之材晳孫盥坌一道 電層頂之材質相同,而不同 二導 電層274之材質。小丨』於弟導包層272或第二導 斤f上述,由於第—導電層272、第二導電声274以及 弟:導電層278係為並聯形式之電 曰 ⑽顶a的電阻值會小於傳統使用單 配線的電阻值。因廿,茲士 +夕昆省ά等也層之連接 ㈣綠?7Π 由多層導線結構來降低第一連 接配線270a的電阻值,得解決 句、橫條紋影像的产开二ί·ί產生如帶狀不均 其他導電層可以作為電性連接。如此,則 大巾田棱幵版程良率以降低生產成本。 音圖圖^^ 7B分別為圖4A沿著A-A,及B-B,之剖面示 思圖。响同日寸苓考圖7A及7B,其^^ 係形成於基板28。卜$連接配線27〇a 莫雷展974、 包括一弟一導電層272、一第二 雷^; 以及一介電層276。第一導電層272及第二導 ^材質例如是選自銘、銅、鶴、鉻、其合金及其 =所、=成之族群,且介電層276係、位於第—導電層272 274之間。介電層276中更包括形成接觸窗 接觸弟一導電層272及第二導電層274電性連接。 7成方式包括於形成第一導電層272以及介電層 ^在介電層276中形成一接觸窗開口(未繪示)以暴露 雷屏:電層272。接著形成第二導電層274並使第二導 曰4之導電材料填入上述接觸窗開口以形成接觸窗 16 I3012U twf.doc/g 276c。如此,接觸窗276。即 導電層274電性遠接,日拉“ 兔曰272以及第一 ㈣之她目ΐ ㈣276咐輸第二導電 連接配電晶體陣列基板中’由於 的帝㈢㈢所構成,因此可以降低連接配線 的^且值而使顯示器能有較佳的顯示 程中發生連接配線之任一導命爲bh右在氚 ± # AU ϋ- ^ 層叙生断線,則連接配線尚 有”他導騎可作為紐連接之用 體陣列基板為不良品,如此, :曰夂=^ ^曰 〇 ? j以徒升^幵製程良率以降 酿叙曰Η Μ人外’連接配線中的凹陷區設計,可以作為 3曰„寺的一個固定位置,如此,可以防止驅動 日日片/月動以提昇其接合時之精確度。 =本發明已啸佳實施_露如上,難並非用以 =發明丄任何熟習此技藝者,在不脫離本發明之精神 和乾圍内’虽可作些許之更動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 圖1係為習知之-種薄膜電晶體陣列基板的結構 圖。 圖2Α係為圖1左側之放大圖。 圖2B及圖2C分別為圖2A沿著A_A,以及b_b,之剖 面示意圖。 圖3A〜3E係為依照本發明之數個實施例之薄膜電晶 體陣列基板示意圖。 13012i5twf.d〇c/g 圖4A係為圖3A中區域X之放大圖。 圖4B係為圖3B中區域Y之放大圖。 圖4C係為圖3C中區域Z之放大圖。 圖5A〜5C係為圖4A之沿著A-A’、B-B’及C-C’之剖 面示意圖。 圖6A〜6C係為圖4A之沿著A-A’、B-B’及C_C’之剖 面示意圖。 圖7A及7B係為圖4A之沿著A-A’及B-B’之剖面示 意圖。 【主要元件符號說明】 100 :薄膜電晶體陣列基板 110 :顯示區 120 :非顯示區 122 :第一晶片接合區 124 :第二晶片接合區 130 :畫素單元 140 :掃描線 142 :掃描線端子 150 :資料線 160 :銲墊 170 :連接配線 172 :介電層 180 :基板 200a〜200e:薄膜電晶體陣列基板 18 1301 doc/g 210 :顯示區 220 :非顯示區 222 :第一晶片接合區 224 :第二晶片接合區 230 :晝素單元 240 :掃描線 242 :掃描線端子 250 :資料線 • 252 :資料線端子 260a ··第一銲墊 260b :第二銲墊 270a :第一連接配線 272 :第一導電層 274 :第二導電層 276 :介電層 276a :第一介電層 φ 276b :第二介電層 276c、276d :接觸窗 * 276c’、276d’ :凹陷區 > 278 :第三導電層 270b :第二連接配線 270c :第三連接配線 280 :基板 19
Claims (1)
- oc/g ISOlSisXvf.d 十、申請專利範圍: 1. 一種薄膜電晶體陣列基板,其具有一顯示區以及一 非顯示區,且在該非顯示區内具有多數個第一晶片接合區 以及多數個第二晶片接合區,包括: 多數個晝素單元,位於該顯示區内; 多數條掃瞄線與多數條資料線,配置於該顯示區内, 且該些資料線與該些掃瞄線會與該些晝素單元電性連接; 多數個掃瞄線端子,配置在該些第一晶片接合區内, 且每一掃瞄線端子與該些掃瞄線其中之一電性連接; 多數個資料線端子,配置在該些第二晶片接合區内, 且每一資料線端子與該些資料線其中之一電性連接; 多數個第一銲墊,配置在該些第一晶片接合區内;以 及 至少一第一連接配線,配置在相鄰的第一晶片接合區 之間,以使相鄰的第一晶片接合區内的該些第一銲墊彼此 電性連接,其中該第一連接配線是由多層導電層所構成, 且該些導電層是彼此電性連接。 2. 如申請專利範圍第1項所述之薄膜電晶體陣列基 板,更包括多數個第二銲墊,配置在該些第二晶片接合區 内。 3. 如申請專利範圍第2項所述之薄膜電晶體陣列基 板,更包括至少一第二連接配線,配置在相鄰的第二晶片 接合區之間,以使位於相鄰的第二晶片接合區内的該些第 二銲墊彼此電性連接,其中該第二連接配線是由多層導電 20 I3012i57t twf.doc/g 層所構成,且該些導電層彼此電性連接。 4·如申請專利範圍第3項所述之薄膜電晶體陣列基 板,更包括至少一第三連接配線,配置在相鄰的該第一晶 片接合區與該第二晶片接合區之間,以使位於該第一晶= 接合區内的該第一銲墊與位於該第二晶片接合區内的該第 二銲墊電性連接,其巾該第三連接配線是由多層導電層所 構成,且該些導電層彼此電性連接。 5·如申明專利範圍第2項所述之薄膜電晶體陣列其 ,接第三連接配線’配置在相鄰的該第4 片接口〜、5亥弟—晶片接合區之間,以使位於該第一 接的該第—銲墊與位於該第二晶片接合區内的;第 &、7銅如=^其合金及其組_=^= 板,其中相電晶體陣列基 該介電層中更包括形電層,且在 之間電性連接。 使相鄰的兩層導電層 8甘如申請專利範圍第7項所述 板,其中該接觸窗之材f係與 H電晶體陣列基 材質相同。 曰等冤層之上層導電層 9.如申請專_圍第7 、义溥Μ電晶體陣列基 .doc/g 板,其中該接觸窗之材質係與該兩層導電層之材質不相同。 10. 如申請專利範圍第9項所述之薄膜電晶體陣列基 板,其中在形成有該接觸窗處係為一凹陷區。 11. 如申請專利範圍第10項所述之薄膜電晶體陣列基 板,更包括多數個驅動晶片,配置在該些第一晶片接合區, 且該驅動晶片會卡置在該凹陷區中。 12. —種薄膜電晶體陣列基板,其具有一顯示區以及一 非顯示區,且在該非顯示區内具有多數個第一晶片接合區 以及多數個弟'一晶片接合區,包括· 多數個晝素單元,位於該顯示區内; 多數條掃瞄線與多數條資料線,配置於該顯示區内, 且該些資料線與該些掃瞄線會與該些晝素單元電性連接; 多數個掃瞄線端子,配置在該些第一晶片接合區内, 且每一掃瞄線端子會與該些掃瞄線其中之一電性連接; 多數個資料線端子,配置在該些第二晶片接合區内, 且每一資料線端子會與該些資料線其中之一電性連接; 多數個第二銲墊,配置在該些第二晶片接合區内;以 及 至少一第二連接配線,配置在相鄰的兩第二晶片接合 區之間5以使位於相鄰的兩弟二晶片接合區内的$亥些第^一 銲墊彼此電性連接,其中該第二連接配線是由多層導電層 所構成,且該些導電層彼此電性連接。 13. 如申請專利範圍第12項所述之薄膜電晶體陣列基 板,更包括多數個第一銲墊,配置在該些第一晶片接合區 22 13 01 内。 14.如申請專利範圍第π項所述之薄膜電晶體陣列基 板,更包括至少一第三連接配線,配置在相鄰的該第一晶 片接合區與該第二晶片接合區之間,以使位於該第一晶片 接合區内的該第一銲墊與位於該第二晶片接合區内的該第 二銲墊電性連接,其中該第三連接配線是由多層導電層所 構成,且該些導電層彼此電性連接。 15·如申請專利範圍第12項所述之薄膜電晶體陣列基 板,其中構成該第二連接配線的該些導電層之材質是選自 铭、銅、鎢、鉻、其合金及其組合所組成之族群。 16. 如申請專利範圍第12項所述之薄膜電晶體陣列基 板,其中相鄰的兩層導電層之間更包括有一介電層,且在 該介電層中更包括形成一接觸窗,以使相鄰的兩層導電層 之間電性連接。 17. 如申請專利範圍第16項所述之薄膜電晶體陣列基 板,其中該接觸窗之材質係與該兩層導電層之上層導電層 材質相同。 18. 如申請專利範圍第16項所述之薄膜電晶體陣列基 板,其中該接觸窗之材質係與該兩層導電層之材質不相同。 19. 如申請專利範圍第18項所述之薄膜電晶體陣列基 板,其中在形成有該接觸窗處係為一凹陷區。 20. 如申請專利範圍第19項所述之薄膜電晶體陣列基 板,更包括多數個驅動晶片,配置在該些第二晶片接合區, 且該驅動晶片會卡置在該凹陷區中。 23
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW094132608A TWI301217B (en) | 2005-09-21 | 2005-09-21 | Thin film transistor array panel |
US11/246,611 US20070063280A1 (en) | 2005-09-21 | 2005-10-06 | Thin film transistor array substrate |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW094132608A TWI301217B (en) | 2005-09-21 | 2005-09-21 | Thin film transistor array panel |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200712615A TW200712615A (en) | 2007-04-01 |
TWI301217B true TWI301217B (en) | 2008-09-21 |
Family
ID=37883221
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW094132608A TWI301217B (en) | 2005-09-21 | 2005-09-21 | Thin film transistor array panel |
Country Status (2)
Country | Link |
---|---|
US (1) | US20070063280A1 (zh) |
TW (1) | TWI301217B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI413041B (zh) * | 2009-12-30 | 2013-10-21 | Wintek Corp | 顯示面板 |
CN112522667B (zh) | 2019-09-17 | 2022-06-21 | 京东方科技集团股份有限公司 | 一种掩膜版及其制备方法 |
CN114342083A (zh) * | 2020-08-10 | 2022-04-12 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3102392B2 (ja) * | 1997-10-28 | 2000-10-23 | 日本電気株式会社 | 半導体デバイスおよびその製造方法 |
JP2002244586A (ja) * | 2001-02-06 | 2002-08-30 | Internatl Business Mach Corp <Ibm> | 表示装置用アレイ基板、アレイ基板の製造方法、および該アレイ基板を用いた表示デバイス |
TW565815B (en) * | 2002-10-17 | 2003-12-11 | Chi Mei Optoelectronics Corp | Liquid crystal display panel |
TWI268616B (en) * | 2004-05-14 | 2006-12-11 | Nec Lcd Technologies Ltd | Active matrix substrate and method of manufacturing the same |
-
2005
- 2005-09-21 TW TW094132608A patent/TWI301217B/zh not_active IP Right Cessation
- 2005-10-06 US US11/246,611 patent/US20070063280A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
TW200712615A (en) | 2007-04-01 |
US20070063280A1 (en) | 2007-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI717642B (zh) | 顯示面板 | |
US7403256B2 (en) | Flat panel display and drive chip thereof | |
TWI289715B (en) | In-plane switching type liquid crystal display panel with wide column spacers for keeping gap constant and process for fabrication thereof | |
TWI231398B (en) | Liquid crystal display device and method of manufacturing the same | |
TW200527051A (en) | Display device | |
TW200422743A (en) | Thin film transistor array panel for liquid crystal display | |
CN106663721A (zh) | 使用半导体发光器件的显示装置 | |
TW201250646A (en) | Flat display device and method of fabricating the same | |
JPH0954333A (ja) | 表示装置及びこれに使用されるicチップ | |
TW200416429A (en) | Flat panel display with repairable defects for data lines and the repairing method | |
TW200841077A (en) | Liquid crystal display and common electrode substrate thereof | |
TW201113613A (en) | Active device array substrate and display panel thereof | |
TW201044343A (en) | Chiplet display with oriented chiplets and busses | |
JPH0944100A (ja) | 表示装置及びこれに使用されるicチップ | |
TW201225231A (en) | Bonding pad structure and integrated cicruit comprise a pluirality of bonding pad structures | |
TWI337273B (en) | Repair structrue and active device array substrate | |
TWI301217B (en) | Thin film transistor array panel | |
KR100695642B1 (ko) | 표시장치 및 표시장치의 제조방법 | |
JP2005070360A (ja) | 電気回路基板 | |
JP2628928B2 (ja) | 薄膜トランジスタアレイおよびその製造方法 | |
TW200529436A (en) | TFT substrate and its fabricating method | |
TWI322318B (en) | Active matrix substrate | |
TW200426429A (en) | Electrode substrate for display device | |
TWI255385B (en) | Conducting line terminal structure, fabrication method thereof and display device using the same | |
TWI392948B (zh) | 主動元件陣列基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |