Дл достижени этой цели устройство дл контрол электрических па30 раметров электронных схем, содержащее m контрольных установок и п вычислительных машин, соединенных посредством Е адресных и k информационных шин через коммутатор, включающий m.n(k+ F) ключей, управл ющие входы которых соединены с соответствующими выходами первой группы блока сканировани , выходы второй группы которого соединены с соответствующими входами второй группы п-разр дног сдвигающего регистра, входы первой группы которого соединены с соответствующими выходами вычислительной машины, т-разр дный: сдвигающий ре гистр , входы первой группы которого соединены с выходами соответствующих контрольных установок, а входы второй группы - с соответствующими выходами третьей группы блока сканировани , выход четвертой группы которо го соединены с соответствующими входами блока прерывани программ, выходы которого соединены с входами со ответствующих вычислительных машин регистры признаков, входы и выходы которых соединены с соответствующими информационными шинами, и дешифраторы , входы которых соединены с соответствующими адресными шинами, а выходы - с входами соответствующих регистров признаков, снабжено двум ло . гическими умножител ми, сдвиговым ре гистром, генератором тактовых импуль сов, счетчиком, управл ющим вычислительным блоком и преобразователем кодов, при этом входы первого логического умножител соединены с выхо дами соответственно преобразовател кодов и сдвигового регистра, входы которого соединены с выходами соответственно генератора тактовых импульсов и т-разр дного сдвигающего регистра, входы второго логического умножител соединены с выходами соот ветственно п-разр дного сдвигающего регистра и управл ющего вычислительного блока, выходы логических умножи телей соединены с соответствующими входами блока сканировани , вход счетчика соединен с выходом генера- тора тактовых импульсов,а его выходы - соответственно с входами управл ющего вычислительного блока,.преобразовател кодов, и вычислительных машин. На чертеже представлена структурна электрическа схема устройства. Устройство m контрольных установок (1-.1) - (1-т) , п вычисленных машин (2-1)-(2-п), коммутатор 3, включающий m-n/k-f Е) ключей (4-1)-, (4-т .п -(k + I) , Е адресных шин (5i) (5-E),k информационных шин (6-1) (6-k), блок 7 сканировани , п-разр д ный сдвигающий регистр 8, т-разр дны сдвигающий регистр 9, блок 10 прерывани программ, регистры (11-1) (11-т) при наков, дешифраторы (12-1) (12-т), логические умножители 13 и 14, сдвиговый регистр 15, преобразователь 16 кодов, генератор 17 тактовых импульсов, счетчик 18 и управл ющий вычислительный блок 19. Устройство работает следующим образом . Пусть в исходном состо нии в запоминающие устройства вычислительных машин (2-1) - (2-п) записана программа работы, содержаща программы контрол изделий, причем число программных единиц, записанных в запоминающие устройства , может быть неодинаково у различных .вычислительных машин и ни одна из вычислительных машин не подключена к соответствующим контрольным установкам (1-1) - (1-т) . Регистры 8,9,(ll-l)-(ll-m) и 15 установлены В исходное состо ние. Единичное состо ние триггеров регистра 9 свидетельствует о наличии свободных контрольных установок (1-1)-(1-т), а ре гистра 8 - свободных дл обслужива вычислительных машин (2-l)-{2-n),i В управл ющем вычислительном блоке 19 записана информаци о том, какие вычислительные машины (2-1)-(2-п) могут .обслуживать каждую из контрольных установок (1-1)-(l-m), Состо ние сдвигового регистра 15 копирует в процессе работы состо ние т-разр дного регистра 9, Начинает работу генератор 17 тактовых импульсов. Тактовые импульсы поступают на сдвиговый регистр 15, и на его выходе.по вл етс информаци (в виде логического нул или логической (здиницы) о зан тости контрольных установок. Одновременно тактовые импульсы проход т на счетчик 18, на выходах которого формируетс код номера контрольной установки (1-1) (1-т), поступающий на преобразователь 16 кода и в управл ющий вычислительны блок 19. Преобразователь 16 кода преобразует код номера контрольной установки (1-1)-(1-т) в параллельный позиционный код. В зависимости от кода номера контрольной установки управл ющий вычислительный блок 19 формирует п-разр дный управл ющий код. В логическом умножителе 14 происходит поразр дное умножение кодов сдвигающего регистра 8 и управл ющего вычислительного блока 19. Непрерывно работающий блок 7 сканировани дешифрует коды, поступающие с логических умножителей 13 и 14, и подключает при помощи ключей (4-1)-(4-тП. (kt В)) вычислительные машины (2-1)-(2-п) к данной контрольной установке (1-1)tl-m ) и одновременно устанавливает в нулевое состо ние регистрь 8 и 9. Сигналы блока 7 сканировани поступают через блок 10 на вход прерывани соответствующей вычислительной машины (2-1)-(2-п). По сигналу прерывани и в соответствии с номером контрольной установки (1-1)-(1-т) вычислительна машина осуществл ет ввод программы контрол . Аналогично проис ходит процесс подключени дл других вычислительных машин и контрольных установок. После ввода командной и информационной частей программы начинаетс выполнение программы контрол установками (1-1)-(1-т). По окончании ввода программы контрол вычислитель ные машины (2-1)-(2-п) вьщают сигналы , которые устанавливают регистр 8 в единичное состо ние. Кроме того, последн перед прерыванием команда программы контрол раоиифровываетс дешифратором (12-1)-(12-т) и подготавливает к приему регистр (ll-l)-(l-m) признаков. В регистрах (11-1)-(11-т) записываетс последнее перед прерыванием информационное слово - относительный (относительно начала программа контрол ) адрес чейки пам ти, с которого должно быть продолжено после прерывани дальнейшее выполнение проrpat ®ffit . По окончании выполнени программы контрол установки (l-l)-(l-in) выдарт сигнал окончани работы. Этот сиг нал поступает на регистр 9, устанавлива его в единичное состо ние. Подключение освободившейс контрольной установки происходит описанным способом. После подключени и этбй установки к вычислительной машине (2-1)-(2-п) последн первой командои через дешифратор (12-1)-(12-т) опросит регистр (11-1)-(11-т) призна koB, хран щий относительный адрес, расшифрует его и в зависимости от номера контрольной установки (1-1) (1-т), определит начальный адрес последующей части программы контрол после чего перейдет к ее выполнению. Аналогично работают и остальные контрольнне установки. Формула изобретени Устройство дл контрол электрических параметров электронных схем, содержащее т контрольных установок и О вычислительных машин, соединенных посредством Е адресных и Ч информационных шин через коммутатор, включающий т- п{ К +8 ключей, управл ющие входы которых соединены с соответствующими выходами первой группы блока сканировани , выходы второй группы которого соединены с соответствующими входами второй группы и -разр дного сдвигающего регистра, входы первой группы которого соединены с соответствующими выходами вычислительных машин, m -разр дный сдвигающий регистр, входы первой группы которого соединены с выходами соответствующих контрольных установок, а входда второй группы - с соответствующими выходами третьей группы блока сканировани , выходы четвертой группы которого соединены с соответствующими входами блока прерывани программ, выходы которого соединены с входами соответствующих вычислительных машин, регистры признаков, входы и выходы ко|торых соединены с соответствующими информационными шинами, и дешифраторы , входы которых соединены с соответствукицими адресными шинами, а выходы - с входами соответствующих регистров признаков, отличающеес тем, что,с целью повышени точности и расширени функцио нальных возможностей контрол , оно снабжено двум логическими умножител ми , сдвиговым регистром, генератором тактовых импульсов, счетчиком, управл ющим вычислительным блоком и преобразователем кодов, при этом входы первого логического умножител соединены с выходами соответственно преобразовател кодов и сдвигового регистра, входы которого соединены с выходами соответственно генератора тактовых импульсов иго-разр дного сдвигающего регистра, входы второго логического умножител соеДинены с выходами соответственно п -разр дного сдвигающего регистра и управл ющего вычислительного блока, выходы логических умножителей соединены с соответствующими входами блока сканировани , вход счетчика соединен с выходом генератора тактовых импульсов, а его выходы - соответственно с входами управл ющего вычислительного .блока, преобразовател кодов и вычислительных машин. Источники илформации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 382095, кл. G .01 R 31/28, 1969.