Nothing Special   »   [go: up one dir, main page]

SU542336A1 - Pulse generator - Google Patents

Pulse generator

Info

Publication number
SU542336A1
SU542336A1 SU2145577A SU2145577A SU542336A1 SU 542336 A1 SU542336 A1 SU 542336A1 SU 2145577 A SU2145577 A SU 2145577A SU 2145577 A SU2145577 A SU 2145577A SU 542336 A1 SU542336 A1 SU 542336A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
counter
output
pulse
Prior art date
Application number
SU2145577A
Other languages
Russian (ru)
Inventor
Анатолий Васильевич Дорошенко
Анатолий Сергеевич Карлюка
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU2145577A priority Critical patent/SU542336A1/en
Application granted granted Critical
Publication of SU542336A1 publication Critical patent/SU542336A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ГЕНЕРАТОР ИМПУЛЬСОВ(54) PULSE GENERATOR

Изобретение относитс  к радиотехнике, может быть использовано в телметрическнх системах.. Один из известных генераторов импульсов содержит триггеры, ключ и элемент совпадени  l . Этот генератор не позвол ет получить в формируемых последовательност х импульсов переменной длительности группы импульсов одинаковой длительности . Наиболее близок к предлагаемому генератор импульсов, содержащий источник опорной частоты, подключенный к первому входу первого счетчика, вход которого соединен со входом делител  частоты и с первыми входами первого триггера и выходного триггера, второй вход которого по ключен через первый элемент И и элемант задержки к выходу второго счетчика и к первому входу второго триггера, причем выходы первого и второго триггеров подключены соответственно к первым входам первого и второго элементов И f2| . Недостаток этого генератора импульсов заключаетс  в сравнительно невысокой стабильности периода следовани  импульсов измен ющейс  длительности. Цель изобретени  - повышение стабильности периода следовани  импульсов- измен ющейс  длительности. Дл  этого в генераторе импульсов, содержащем счетчик, выход которого соединен со входом делител  частоты и с первыми входами первого триггера и выходкого триггера, второй вход которого подключен через элемент И и элемент задержки к выходу второго счетчика и к первому входу второго триггера, причем выходы первого и второго триггеров подключены соответственно к первым входам первого и второго элементов И, вход второго счетчика соединен с первым вхэдок первого счетчика и со вторыми входами первого и второго триггеров. Второй вход первого счетчика подключен к выходу делител  частоты и ко второму входу второго элемента И, выход которого соединен с третьим входом выходного триггера. На чертеже приведена структурна  электрическа  схема генератора импульсов. Источник, опорной частоты подключаетс  к клемме 1, соединенной с первым вхо дом счетчика 2, выход которого соединен со входом делител  частоты 3 и с первым входами триггеров 4 и 5. Второй вход триггера 5 подключен через элемент И 6 и элемент задер }ски 7 к выходу счетчика 8 и к первому входу триггера 9. Выходы триггеров 4 и 9 подключены соответственно к первым входам элементов И 6 и 10. Вход счетчика 8 соединен с первым входом счетчика 2 и со вторыми входами триггеров 4 и 9. Второй вход счетчика 2подключен к выходу делител  частоты 3и ко второму входу элемента И 10, вы ход которого соединен с третьим входом триггера 5, с выхода которого снимаетс  выходной импульс. Генератор импульсов работает следующим образом. В исходном состо нии триггеры 4, 9, 5 наход тс  в нулевом состо нии, элемент И 10 закрыт низким потенциалом с едини ного выхода триггера 9, элемент И 6 открыт по второму входу высоким потенциалом с нулевого выхода триггера 4, счетчи 8 наход тс  в единичном состо нии, счетчик 2 - в нулевом. При поступлении первого положительного импульса опорной частоты на счетчик 8 и на первый вход счетчика 2 счетчик 8 переполн етс , а в счетчик 2 записываетс  единица. Положительный импульс переполнени  счетчика 8 поступает на единичный вход триггера 9 и устанавливает его в единичное состо ние. Этот же импул через элемент задержки 7 и открытый п второму входу элемент И 6 попадает на единичный вход триггера 5 и устанавливает его также в единичное состо ние. Следующий импульс опорной частоты устанавливает триггер 9 в нулевое состо ние и, поступа  на входы счетчиков 2 и 8, запис вает в счетчик 8 единицу, а в счетчик 2число два. Импульсы опорной частоты продолжают поступать на счетчики 2 и 8, заполн   их. При поступлении N +1 - го импульса ( N - емкость счетчиков 2, 8) счетчик 2 переполн етс , а в счетчик 8 записываетс число N. Счетчики 2 и 8 устанавливаютс  в исходное состо ние. Положительный и пульс перюполнени  счетчика 2 устанавливает триггер 5 в исходное (нулевое) состо ние , триггер 4 - в единичное состо ние и поступает на вход делител  частоты 3, Таким образом, на выходе триггера 5 формируетс  положительный импульс длительностью N(io) (to - период опорной частоты), определ емый интервалом времени между по влением импульсов переполнени  на выходах счетчиков 2 и 8. Импульс длительностью N to формируетс  на выходе триггера 5 К раз (К - коэффициент делени  частоты 3). После того как К-тый импульс поступит на вход делител  частоты 3, т.е. после того как на выходе триггера 5 в К-тый раз сформируетс  импульс длительностью W to , на выходе делител  частоты 3 по вл етс  импульс переполнени , который подаетс  на второй вход счетчика 2 и записывает в него единицу. Таким образом, в счетчике 2 записана единица , а в счетчике 8 - число N . При дальнейшем переполнении счетчиков 2и 8 на выходе триггера 5 формируетс  импульс длительностью (N -1 )to , который на выходе триггера 5 по вл етс  также К раз. Далее на выходе триггера формируютс  импульсы длительностью (N-2) ito , ( -3) to и т.д. до длительности о . После того как на выходе триггера 5 в К-тый раз формируетс  импульс длительности to , на Выходе делител  частоты 3по вл етс  импульс переполнени , который подаетс  на второй вход счетчика 2 и записывает в него единицу. В счетчике 8 записана также единица. Триггеры 9 и 5 наход тс  в нулевом состо нии, а триггер 4 - в единичном, ачемент- И 6 закрыт низким потенциалом с триггера 4, элемент И 10 закрыт низким потенциалом с единичного выхода триггера 9. Очередной импульс опорной частоты устанавливает триггер 4 в нулевое состо ние и записывает в счетчики 8 и 2 число два. Импульсы опорной частоты продолжают поступать в счетчики, заюснсыва  в них последовательно одинаковые числа три, четыре и т.д. до их переполнени :. Икгаульс переполнени  счетчика 2 поступает на нулевой вход триггера 5, подтвержда  его нулевое состо ние, на вход делител  частоты 3 и устанавливает триггер 4 в единичное соотоинае . При этом низким потенциалом с триггера 4 закрываетс  элемент И 6. Импульс переполнени  счетчика 8 устанавливает в единичное состо ние триггер 9 и через элемент задержки 7 поступает на первый вход элемента И 6, закрытый по второму входу. При дальнейшем поступлении импульсов опорной частоты на входы счетчиков 2 и 8 одновременное их переполнени  происходит К раз. При этом триггер 5 остаетс  в ну евом состо нии. После того как Ктый импульс переполнени  счетчика 2 поступит на вход делител  частоты 3, на егоThe invention relates to radio engineering, can be used in telemetric systems. One of the known pulse generators contains triggers, a key and a match element l. This generator does not allow to receive in the formed sequences of pulses of a variable duration of a group of pulses of the same duration. Closest to the proposed pulse generator containing a reference frequency source connected to the first input of the first counter, the input of which is connected to the input of a frequency divider and the first inputs of the first trigger and output trigger, the second input of which is connected via the first And element and the delay element to the output The second counter and the first input of the second trigger, the outputs of the first and second triggers are connected respectively to the first inputs of the first and second elements And f2 | . The disadvantage of this pulse generator lies in the relatively low stability of the pulse duration period of varying duration. The purpose of the invention is to increase the stability of the period of the pulse following a variable duration. To do this, in a pulse generator containing a counter, the output of which is connected to the input of a frequency divider and to the first inputs of the first trigger and exit trigger, the second input of which is connected through the And element and the delay element to the output of the second counter and to the first input of the second trigger, and the outputs of the first and the second flip-flops are connected respectively to the first inputs of the first and second elements And, the input of the second counter is connected to the first input of the first counter and to the second inputs of the first and second triggers. The second input of the first counter is connected to the output of the frequency divider and to the second input of the second element I, the output of which is connected to the third input of the output trigger. The drawing shows a structural electrical circuit of a pulse generator. The source of the reference frequency is connected to the terminal 1 connected to the first input of counter 2, the output of which is connected to the input of frequency divider 3 and the first inputs of the trigger 4 and 5. The second input of the trigger 5 is connected through the element 6 and the element 7 of the switch 7 the output of the counter 8 and the first input of the trigger 9. The outputs of the trigger 4 and 9 are connected respectively to the first inputs of the elements 6 and 10. The input of the counter 8 is connected to the first input of the counter 2 and the second inputs of the trigger 4 and 9. The second input of the counter 2 is connected to the output frequency divider 3 and to the second input element nA i 10, the output of which is connected to the third input of the trigger 5, from the output of which the output pulse is removed. The pulse generator works as follows. In the initial state, the triggers 4, 9, 5 are in the zero state, the And 10 element is closed by a low potential from the single output of the trigger 9, the And 6 element is open on the second input by the high potential from the zero output of the trigger 4, the counts 8 are in unit state, counter 2 — in zero. When the first positive reference pulse arrives at counter 8 and at the first input of counter 2, counter 8 overflows, and one is recorded in counter 2. The positive overflow pulse of the counter 8 arrives at the single input of the trigger 9 and sets it to the single state. The same impulse through the delay element 7 and the second input element I 6 opened on the second input falls on the single input of the trigger 5 and sets it also to the single state. The next pulse of the reference frequency sets the trigger 9 to the zero state and, arriving at the inputs of counters 2 and 8, writes one into the counter, and counts two into the counter 2. The pulses of the reference frequency continue to arrive at counters 2 and 8, fill them. When the N +1 th pulse arrives (N is the capacity of the counters 2, 8), the counter 2 overflows, and the number N is written to the counter 8. The counters 2 and 8 are reset. The positive and overflow pulse of counter 2 sets the trigger 5 to the initial (zero) state, the trigger 4 - to the single state and enters the input of the frequency divider 3. Thus, a positive pulse with the duration N (io) is generated at the output of the trigger 5 (to - reference frequency period), determined by the time interval between the appearance of overflow pulses at the outputs of counters 2 and 8. A pulse with a duration of N to is formed at the output of the trigger 5 K times (K is the frequency division factor 3). After the Kth pulse arrives at the input of frequency divider 3, i.e. after the output W of the trigger 5 is generated at the output of the trigger 5, the overflow pulse appears at the output of the frequency divider 3, which is fed to the second input of the counter 2 and writes a unit to it. Thus, one is recorded in counter 2, and the number N is recorded in counter 8. Upon further overflow of the counters 2 and 8, at the output of the trigger 5, a pulse of duration (N -1) to is formed, which also appears K times at the output of the trigger 5. Next, at the output of the trigger, pulses of duration (N-2) ito, (-3) to, etc. are formed. before the duration of about. After the output pulse of the duration to the output of the trigger 5 is generated for the Kth time, the output of the frequency divider 3po is an overflow pulse, which is fed to the second input of the counter 2 and writes a unit to it. In counter 8 is also recorded unit. Triggers 9 and 5 are in a zero state, and trigger 4 is in a single state, and 6 is closed by a low potential from trigger 4, And 10 is closed by a low potential from a single output of trigger 9. Another reference frequency pulse sets trigger 4 to zero state and writes the number two to counters 8 and 2. The pulses of the reference frequency continue to flow into the counters, and the counts in them are consistently the same number three, four, etc. until they overflow:. Overflow of counter 2 is applied to the zero input of the trigger 5, confirming its zero state, to the input of the frequency divider 3, and sets the trigger 4 to a single socket. In this case, low potential from trigger 4 closes element 6. An overflow pulse of counter 8 sets trigger one to 9 and, through delay element 7, arrives at the first input of element 6 closed at the second input. Upon further receipt of the reference frequency pulses to the inputs of the counters 2 and 8, their simultaneous overflow occurs K times. In this case, the trigger 5 remains in the zero state. After the Kty impulse of overflow of counter 2 arrives at the input of frequency divider 3, at its

выходе по вл етс  импульс переполнени , который подаетс  на второй вход счетчика 2. Импульс переполнени  делител  поступает также на первый вход элемента И 10, открытый по второму входу высоким потенциалом с триггера 9, установленного в единичное состо ние К-тым импульсом переполнени  счетчика 8„ Импульс с элемента И 10 устанавливает триггер 5 в единичное состо ние. Импульс переполнени  с делител  частоты 3 записывает в счетчик 2 единицу. Счетчик 8 при этом находитс  в нулевом состо нии. По мере поступлени  в счетчики импульсов опорной частоты они продолжают считать, и в момент переполнени  счетчика 2 ка его выходе по вл етс  импульс, который возвращает триггер 5 в нулевое состо ние. На выходе триггера 5 формируетс  положителный импульс длительностью дальнейшем работа генератора протекает аналогично.an overflow pulse appears, which is fed to the second input of the counter 2. The divider overflow pulse also enters the first input of the AND 10 element opened by the second input by a high potential from the trigger 9 set in the one state by the 8th overflow pulse The impulse from the AND element 10 sets the trigger 5 to the one state. The overflow pulse from frequency divider 3 writes 2 units to the counter. The counter 8 in this case is in the zero state. As the pulses of the reference frequency arrive at the counters, they continue to count, and at the moment when the counter 2 overflows, a pulse appears at its output, which returns the trigger 5 to the zero state. At the output of the trigger 5, a positive impulse is formed, with the duration of the further operation of the generator proceeding similarly.

Claims (1)

Формула изобретени  Генератор импульсов, содержащий источник опорной частоты, подключенный к первому входу первого счетчика, вход которого соединен со входом делител  частотыThe invention The pulse generator, containing the source of the reference frequency connected to the first input of the first counter, the input of which is connected to the input of the frequency divider и с первыми входами первого триггера и выходного триггера, второй вход которого подключен через первый элемент И и элемент задержки к выходу второго & счетчика и к первому входу второго триггера , причем выходы первого и второго триггеров подключены соответственно к первым входам первого и второго элементов И, отличающийс  тем, что, с and with the first inputs of the first trigger and the output trigger, the second input of which is connected via the first AND element and the delay element to the output of the second & the counter and the first input of the second trigger, and the outputs of the first and second triggers are connected respectively to the first inputs of the first and second elements AND, characterized in that, with 0 целью повышени  стабильности периода следовани  импульсов измен ющейс  длительности ,вход второго счетчика соединен с первым входом первого счетчика и со вторыми входами первого и второго триггеров, второй вход первого счетчика подключен к выходу делител  частоты и ко второму входу второго элемента И, выход которого соединен с третьим входом выходного триггера .0 in order to increase the stability of the pulse duration of varying duration, the input of the second counter is connected to the first input of the first counter and the second inputs of the first and second triggers, the second input of the first counter is connected to the output of the frequency divider and to the second input of the second And element, the output of which is connected to the third input of the output trigger. 00 Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: 1,Авт.св. СССР № 411613, Н 03 К 3/84, 15,01.74,1, Autosv. USSR № 411613, H 03 K 3/84, 15.01.74, 2,Авт,св, СССР № 420097, Н 03 К 1/18 15.03,74,2, Avt, sv, USSR № 420097, H 03 K 1/18 03.15.74, 8eight 33
SU2145577A 1975-06-16 1975-06-16 Pulse generator SU542336A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2145577A SU542336A1 (en) 1975-06-16 1975-06-16 Pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2145577A SU542336A1 (en) 1975-06-16 1975-06-16 Pulse generator

Publications (1)

Publication Number Publication Date
SU542336A1 true SU542336A1 (en) 1977-01-05

Family

ID=20623151

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2145577A SU542336A1 (en) 1975-06-16 1975-06-16 Pulse generator

Country Status (1)

Country Link
SU (1) SU542336A1 (en)

Similar Documents

Publication Publication Date Title
SU542336A1 (en) Pulse generator
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown
SU531264A1 (en) Pulse Generator
SU540413A1 (en) The device is a temporary switching asynchronous pulse signals
SU1312571A1 (en) Frequency multiplying-dividing device
SU855977A1 (en) Device for delaying square-wave pulses
SU606140A1 (en) Digital frequency meter
SU678672A1 (en) Retunable frequency divider
SU612414A1 (en) Frequency divider
SU997255A1 (en) Controllable frequency divider
SU564715A1 (en) Delayed-pulse multichannel oscillator
SU1150737A2 (en) Pulse sequence generator
SU1195265A1 (en) Apparatus for measuring product of two voltages
SU425337A1 (en) DEVICE FOR ALLOCATION OF A SINGLE PULSE \
SU1338019A1 (en) Random-flow pulse generator
SU1058039A1 (en) Pulse distributor
SU669361A1 (en) Arrangement for determining random process harmonic mean value
SU917172A1 (en) Digital meter of time intervals
SU641658A1 (en) Multiprogramme frequency divider
SU529554A1 (en) Pulse delay device
SU980258A1 (en) Device for shaping pulse trains
SU634288A1 (en) Arrangement for statistic testing
SU921095A1 (en) Frequency divider
SU534023A1 (en) Frequency grid generator
SU926784A1 (en) Frequency-modulated signal detector