SU1424128A2 - Regenerator of quasiternary digital signal - Google Patents
Regenerator of quasiternary digital signal Download PDFInfo
- Publication number
- SU1424128A2 SU1424128A2 SU864161654A SU4161654A SU1424128A2 SU 1424128 A2 SU1424128 A2 SU 1424128A2 SU 864161654 A SU864161654 A SU 864161654A SU 4161654 A SU4161654 A SU 4161654A SU 1424128 A2 SU1424128 A2 SU 1424128A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- unit
- input
- comparator
- digital
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к технике св зи. Цель изобретени - повышение помехоустойчивости. Регенератор содержит усилитель-корректор 1, блок управлени 2, формирователь 3 управл ющего напр жени , г-р 4, делитель 5 частоты, выходной блок 6, управл емые фильтры 7 и 8, усилитель 9 низкой частоты, сумматор 10, эл-т ИСКЛО- ЧАЮЩЕЕ ИЛИ И, блок усреднени 12, компараторы 13 и 20, блоки совпадени 14 и 16, инвертор 15, реверсивный счетчик 17, ЦАП 18, управл емый блок задержки 19 и г-р 21 импульсов, Если по какой-либо причине тактовые импульсы сдвигаютс вправо (влево) от их оптимального положени , то в устройстве осуществл етс уменьшение (увеличение) задержки тактовых импульсов на выходе блока задержки 19, что обеспечиваетс работой реверсивного счетчика 17 в режиме пр мого (обратного) счета. Цель достигаетс путем повышени точности фазировани тактовых импульсов. 2 ил. О в (ПThe invention relates to communication technology. The purpose of the invention is to improve noise immunity. The regenerator contains the amplifier-corrector 1, the control unit 2, the driver 3 of the control voltage, r-4, frequency divider 5, the output unit 6, controlled filters 7 and 8, the low-frequency amplifier 9, the adder 10, el SPARKET - PARTITOR OR AND, averaging block 12, comparators 13 and 20, blocks of match 14 and 16, inverter 15, reversible counter 17, DAC 18, controllable delay block 19 and r-r 21 pulses, If for any reason the clock pulses are shifted to the right (left) of their optimal position, then in the device the reduction (increase) is carried out The clock pulses are output from the delay block 19, which is ensured by the operation of the reversible counter 17 in the forward (reverse) counting mode. The goal is achieved by improving the accuracy of clock phasing. 2 Il. About in (P
Description
Изобретение относится к технике связи, может использоваться в цифровых системах передачи информации и является усовершенствованием регене- $ ратора по авт. св. № 1022316.The invention relates to communication technology, can be used in digital information transmission systems and is an improvement of the regenerator according to ed. St. No. 1022316.
Целью изобретения является повышение помехоустойчивости путем повышения точности фазирования тактовых импульсов. 10The aim of the invention is to increase noise immunity by increasing the accuracy of phasing of clock pulses. 10
На фиг. 1 приведена структурная электрическая схема регенератора квазитроичного цифрового сигнала; на фиг. 2 - временная диаграмма работы ' регенератора. 15In FIG. 1 shows a structural electrical diagram of a regenerator of a quasi-digital signal; in FIG. 2 is a timing diagram of the operation of a 'regenerator. fifteen
Регенератор содержит усилителькорректор I, блок 2 управления, формирователь 3 управляющего напряжения, генератор 4, делитель 5 частоты, выходной блок 6, первый управляемый 20 фильтр 7, второй управляемый Фильтр 8, усилитель 9 низкой частоты, сумматор 10, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 1I, блок 12 усреднения, первый компаратор 13, первый блок 14 совпадения, 25 инвертор 15, второй блок 16 совпадения, реверсивный счетчик 17, цифроаналоговый преобразователь 18, управляемый блок 19 задержки, второй компаратор 20, генератор 21 импульсов. 30The regenerator contains amplifier corrector I, control unit 2, control voltage generator 3, generator 4, frequency divider 5, output unit 6, first controlled filter 20 7, second controlled filter 8, low-frequency amplifier 9, adder 10, EXCLUSIVE OR 1I element, block 12 averaging, first comparator 13, first coincidence unit 14, 25 inverter 15, second coincidence unit 16, counter 17, digital-to-analog converter 18, controlled delay unit 19, second comparator 20, pulse generator 21. thirty
Регенератор квазитроичного цифрового сигнала работает следующим образом.The regenerator of a quasi-digital digital signal operates as follows.
На вход регенератора поступает квазитроичный цифровой сигнал, а также синхронизирующий синусоидальный 25 сигнал, введенный в низкочастотную часть спектра цифрового сигнала, причем частота синусоидального сигнала в кратное число раз меньше тактовой частоты цифрового сигнала. Синхрони- до зирующий синусоидальный сигнал подавляется в усилителе-корректоре 1, а на первый вход блока 2 управления поступает откорректированный информационный сигнал. С помощью управляемого 45 фильтра 7 синусоидальный си!’нал выделяется и поступает на второй вход блока 2 управления, а также - через усилитель 9 низкой частоты - на вход сумматора 10. С двух информационных выходов блока 2 управления два потока прямоугольных импульсов, соответствующих положительным и отрицателытьгм импульсам квазитроичного сигнала, подаются на выходной блок 6. С выхода блока 6 квазитроичный сигнал, в спектре которого для передачи синусоидального сигнала вырезан участок частот с помощью управляемого фильтра 8, по ступает на другой вход сумматора 10. Сигнал на выходе сумматора 10 является выходным сигналом регенератора.A quasi-ternary digital signal, as well as a synchronizing sinusoidal signal 25, is introduced into the low-frequency part of the spectrum of the digital signal, and the frequency of the sinusoidal signal is several times less than the clock frequency of the digital signal. The synchronizing sinusoidal signal is suppressed in the amplifier-corrector 1, and the corrected information signal is supplied to the first input of the control unit 2. Using a controlled filter 45, a sinusoidal signal! Is extracted and fed to the second input of the control unit 2, and also, through the low-frequency amplifier 9, to the input of the adder 10. From the two information outputs of the control unit 2 there are two flows of rectangular pulses corresponding to positive and negative pulses of a quasi-ternary signal are fed to output block 6. From the output of block 6, a quasi-tropic signal, in the spectrum of which a frequency section is cut out for transmitting a sinusoidal signal using a controlled filter 8, steps on the other second input of the adder 10. The output of adder 10 is the output of the regenerator.
Цифровой сигнал (фиг. 2а) с одного из выходов блокд 2 управления, а также тактовый сигнал (фиг. 26) с выхода управляемого блока 19 задержки поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11. Если положительные фронты тактовых импульсов находятся в сёредине информационных импульсов (фиг. 2а,б), то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11 сигнал имеет форму, показанную на фиг. 2в. Этот сигнал усредняется в блоке 12 и поступает на информационные входы компараторов 13 и 20. Средний уровень сигнала Uc₽ в этом случае равен половине амплитуды прямоугольных импульсов (фиг. 2в). Пороговые напряжения Un и , подаваемые на пороговые входы компараторов 13 и 20, соответственно больше и меньше напряжения UCp (фиг. 2в). о При этом на инверсном выходе компаратооа 13 и на поямом выходе компаратора 20 присутствуют логические ’Ч, на выходах блока 14 совпадения, инвертора 15 и блока 16 совпадения - соответственно логические 1, 0 и О, а состояния реверсивного счетчика 17 и цифроаналогового преобразователя 18 остаются неизменными.A digital signal (Fig. 2a) from one of the outputs of the control unit 2, as well as a clock signal (Fig. 26) from the output of the controlled delay unit 19, are supplied to the inputs of the EXCLUSIVE OR 11. element. If the positive edges of the clock pulses are in the middle of the information pulses (Fig. 2a, b), at the output of the EXCLUSIVE OR 11 element, the signal has the form shown in FIG. 2c. This signal is averaged in block 12 and fed to the information inputs of the comparators 13 and 20. The average signal level UcR in this case is equal to half the amplitude of the rectangular pulses (Fig. 2c). The threshold voltages U n and supplied to the threshold inputs of the comparators 13 and 20, respectively, are more and less than the voltage U Cp (Fig. 2B). o At the same time, on the inverted output of comparator 13 and on the output of comparator 20 there are logical ', the outputs of coincidence unit 14, inverter 15 and coincidence unit 16 are logical 1, 0, and O, respectively, and the states of the reverse counter 17 and the digital-to-analog converter 18 remain unchanged.
Если по какой-либо причине тактовые импульсы сдвигаются вправо (фиг. 2г) от их оптимального положения (фиг. 26), то на выходе блока 14 скважность импульсов уменьшается, что приводит к увеличению напряжения на выходе блока 12 усреднения (фиг. 2д) и изменению состояний выходов компаратора 13, блока 14 совпадения ы инвертора 15. При этом импульсы с выхода генератора 21 поступают через блок 16 совпадения на реверсивный счетчик 17, работающий в этом случае в режиме прямого счета. Режим работы реверсивного счетчика 17 определяется уровнем сигнапа на прямом выходе компаратора · 13. Результат счета реверсивного * счетчика 17 преобразуется цифроаналоговым преобразователем 18 в напряжение, уменьшающее задержку тактовых импульсов на выходе управляемого блока 19 задержки.If for some reason the clock pulses are shifted to the right (Fig. 2d) from their optimal position (Fig. 26), then at the output of block 14, the duty cycle of the pulses decreases, which leads to an increase in voltage at the output of the averaging block 12 (Fig. 2e) and a change in the states of the outputs of the comparator 13, the coincidence unit 14 of the inverter 15. In this case, the pulses from the output of the generator 21 pass through the coincidence unit 16 to the reversible counter 17, which in this case operates in direct counting mode. The operation mode of the reversible counter 17 is determined by the signal level at the direct output of the comparator · 13. The counting result * of the counter * counter 17 is converted by the digital-to-analog converter 18 into a voltage that reduces the delay of the clock pulses at the output of the controlled delay unit 19.
При сдвиге тактовых импульсов влево от их оптимального положения увеличение задержки обеспечивается работой реверсивного счетчика 17 в режимеWhen the clock pulses are shifted to the left of their optimal position, an increase in the delay is ensured by the operation of the reverse counter 17 in the mode
14241 обратного счета аналогичным образом (фиг. 2е,й).14241 of the countdown in a similar manner (Fig. 2e, d).
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864161654A SU1424128A2 (en) | 1986-12-15 | 1986-12-15 | Regenerator of quasiternary digital signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864161654A SU1424128A2 (en) | 1986-12-15 | 1986-12-15 | Regenerator of quasiternary digital signal |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1022316 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1424128A2 true SU1424128A2 (en) | 1988-09-15 |
Family
ID=21272959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864161654A SU1424128A2 (en) | 1986-12-15 | 1986-12-15 | Regenerator of quasiternary digital signal |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1424128A2 (en) |
-
1986
- 1986-12-15 SU SU864161654A patent/SU1424128A2/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1022316, кл. Н 04 В 3/04, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59112747A (en) | Binary data receiver | |
KR950035081A (en) | Programmable Duty Cycle Converters and Conversion Methods | |
SU1424128A2 (en) | Regenerator of quasiternary digital signal | |
SU926783A2 (en) | Device for phase synchronization in data transmitting systems | |
SU1193802A1 (en) | Phase-lock loop | |
RU2115211C1 (en) | Multichannel power supply for fiber-optic angular-velocity meter | |
SU1624634A1 (en) | Device for controlling bridge inverter | |
SU1198707A1 (en) | Device for controlling inverter with pulse-frequency modulation | |
SU1244768A1 (en) | Device for pulse-phase controlling of converter | |
SU1295490A1 (en) | Stabilized voltage converter with overload protection | |
SU1631680A1 (en) | One-channel device for control of pulse static converter | |
SU495779A1 (en) | Device for phase synchronization in data transmission systems | |
SU1702497A1 (en) | Digital control device for regulated-power converter | |
SU1324121A1 (en) | Logic phase-difference demodulator | |
SU1587659A1 (en) | Demodulator of signals of multiplexing phase manipulation | |
SU1379779A1 (en) | D.c. voltage stabilizer | |
SU1431047A2 (en) | Sawtooth voltage generator | |
SU962990A1 (en) | Non-linear integrator | |
JPS6212239A (en) | Data communication system | |
SU1162020A1 (en) | Sawtooth voltage generator | |
SU1314438A1 (en) | Power amplifier | |
SU1552377A1 (en) | Current-frequency converter with pulse feedback | |
SU1319196A1 (en) | Control device for m-pulse rectifier | |
SU1265941A1 (en) | D.c.voltage stabilizer | |
RU2019914C1 (en) | Frequency/voltage converter |