RU170434U1 - Программируемый JTAG - модуль диагностирования - Google Patents
Программируемый JTAG - модуль диагностирования Download PDFInfo
- Publication number
- RU170434U1 RU170434U1 RU2016121466U RU2016121466U RU170434U1 RU 170434 U1 RU170434 U1 RU 170434U1 RU 2016121466 U RU2016121466 U RU 2016121466U RU 2016121466 U RU2016121466 U RU 2016121466U RU 170434 U1 RU170434 U1 RU 170434U1
- Authority
- RU
- Russia
- Prior art keywords
- diagnostic
- module
- jtag
- microcontroller
- pzumk
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Полезная модель относится к средствам диагностики цифровых систем, имеющих шинную организацию (микроконтроллеры, небольшие ЭВМ, и цифровые управляющие автоматы).Техническим результатом полезной модели является повышение надежности функционирования ОД путем увеличения глубины диагностирования, снижения аппаратной составляющей системы диагностирования и проведения процедуры диагностики с применением стандартного интерфейса.Сущность полезной модели заключается в том, что разработан программируемый модуль диагностирования цифрового устройства с управлением по линиям JTAG-интерфейса, который состоит из граничных регистров с мультиплексором, микроконтроллера, управляющей памяти, арбитра, ОЗУ, регистра инструкций и регистра данных. Модуль диагностирования управляется по линиям JTAG-интерфейса от ЭВМ (переносного компьютера) и является встроенным в объект диагностики цифровым автоматом - подключается к системной шине.
Description
Полезная модель относится к средствам диагностики цифровых систем, имеющих шинную организацию (микроконтроллеры, небольшие ЭВМ и цифровые управляющие автоматы).
Известен программно-аппаратный стенд для диагностики цифровых и микропроцессорных блоков (патент на полезную модель №73093, Российская Федерация МПК G05B 23/00, G06F 11/30, опубликован 10.05.2008).
В состав программно-аппаратного стенда для диагностики цифровых и микропроцессорных блоков входят блок дискретного ввода-вывода; источник внешнего питания тестируемых блоков; переходное устройство; ПЭВМ+программное обеспечение. Блок дискретного ввода-вывода включает в себя следующие основные узлы:
схема сопряжения с шиной ISA по магистралям данных;
схема дешифрации адреса блока дискретного ввода-вывода;
схема внешнего параллельного интерфейса;
схема коммутации направления передачи портов.
В процессе диагностики неисправностей тестируемый (диагностируемый) цифровой блок подключается через переходное устройство к блоку дискретного ввода-вывода (по-другому - устройству сопряжения), который, в свою очередь, установлен в системную шину ISA управляющего компьютера. На управляющем компьютере запускается соответствующая программа, под управлением которой в диагностируемый блок через устройство сопряжения, а именно через блок дискретного ввода-вывода, и переходное устройство поступают тестовые сигналы и через них же с блока в компьютер поступают отклики от диагностируемого блока. В управляющем компьютере производится анализ этих откликов и принимается решение об их соответствии эталонным. В случае несоответствия программа выдает сообщение об ошибке и ее описание. Далее на компьютере запускается режим поиска неисправности.
Известен метод граничного сканирования (И. Каршенбойм, JTAG тестирование, Современная электроника, №2, 2007, стр. 60-66), когда тестовое воздействие посылается от ЭВМ (ноутбука) по линиям интерфейса JTAG, сигналы последовательно проходят через встроенные граничные регистры и, переключаясь с помощью мультиплексоров, опрашивают входы функциональных узлов цифровых блоков. Метод применим как для диагностирования интегральных схем, так и для контроля функциональный узлов на печатных платах. Глубина тестирования этого метода зависит от «степени охвата» диагностируемых точек функциональных узлов, с увеличением глубины тестирования затраты на тестовое оборудование экспоненциально возрастают. Поэтому глубина граничного сканирования сегодня сохраняется на уровне контроля периферийного оборудования микросхем или блоков на печатной плате, имеющих JTAG входы для подключения входного воздействия, что часто недостаточно для обеспечения высокой надежности функционирования блока.
Программируемый JTAG-модуль диагностирования полезной модели представляет собой микропроцессорное устройство, встроенное в объект диагностики (ОД). Он заменяет собой при проведении сравнения с данным аналогом устройство сопряжения и переходное устройство и, в отличие от него, является внешним по отношению к ЭВМ, имеет возможность соединения с ней по JTAG-интерфейсу для приема стимулирующего воздействия и передачи обратно результатов тестирования. Программируемый JTAG-модуль позволяет увеличить глубину тестирования, делает систему диагностирования более гибкой в применении, и обеспечивает возможность программирования его управляющей памяти.
Таким образом, в результате описания аналогов можно сделать вывод о том, что, в качестве прототипа может быть использован встроенный модуль диагностирования, которому присуща совокупность признаков, наиболее близкая к совокупности существенных признаков полезной модели. Важным существенным отличием от всех существующих аналогов, когда программируемый JTAG-модуль диагностирования подключается к объекту диагностики, является применяемое решение, при котором JTAG-модуль диагностирования встраивается в объект диагностики и связывается с внешней ЭВМ (ноутбуком) по универсальному интерфейсу JTAG, в котором процедура передачи тестовых воздействий и отклика на них дополняет возможности по программированию внутренней памяти через этот интерфейс.
Прототипом заявляемой модели является встроенный модуль диагностирования (патент РФ №130105, МПК G06F 11/22 и G01R 31/317, 2006.01), управляемый по последовательной шине от компьютера (блока диагностики), содержащий контроллер последовательной шины, предназначенной для приема из блока диагностики управляющих тест-команд, сохраняемых в ОЗУ модуля диагностирования, считываемых микроконтроллером, предназначенным для расшифровки управляющих тест-команд в последовательность микрокоманд путем обращения к ПЗУ микрокоманд, пересылки их через буферы как элементарных стимулирующих воздействий в ОД и считывания ответных реакций модуля диагностирования, выполненный в виде цифрового автомата, встроенного в объект диагностики и подключенного к шине объекта через разъем, при этом применен микроконтроллер с микропрограммным управлением, а в качестве управляющей памяти - ПЗУМК - постоянное запоминающее устройство микрокоманд с возможностью ее перепрограммирования.
Недостатком данного устройства является невысокая глубина тестирования системы и оригинального содержимого управляющей памяти для каждой новой цифровой системы при проведении самой процедуры тестирования объекта диагностики. Кроме того, сам принцип формирования и передачи тестовых воздействий на объект диагностики для каждого объекта индивидуален, не систематизирован.
Техническим результатом полезной модели является повышение надежности функционирования ОД путем увеличения глубины диагностирования, снижения аппаратной составляющей системы диагностирования и проведения процедуры диагностики с применением стандартного интерфейса.
Достижение заявленного технического результата обеспечивается тем, что программируемый JTAG-модуль диагностирования, выполненный в виде цифрового автомата, встроенного в объект диагностирования и подключенного к системной шине объекта диагностирования, при этом в основе автомата применен микроконтроллер с микропрограммным управлением, а в качестве управляющей памяти - ПЗУМК - постоянное запоминающее устройство микрокоманд с возможностью ее начального программирования от ЭВМ, в качестве оперативной памяти - ОЗУ для хранения результатов диагностирования, формируемых микроконтроллером в процессе расшифровки тест-команд в последовательность микрокоманд, пересылки их как элементарных стимулирующих воздействий в объект диагностирования и считывания ответных реакций модулем диагностирования, сравнения их с эталонами, хранящимися в ПЗУМК. Согласно полезной модели в него дополнительно введены граничные регистры и мультиплексор, определяющие последовательность тестируемых узлов в объекте диагностирования и связывающие микроконтроллер по линиям JTAG интерфейса с внешней ЭВМ, регистр инструкций, предназначенный для хранения текущей команды и передачи ее в объект диагностирования, регистр данных для приема и передачи диагностической информации на тестируемые блоки объекта диагностирования и чтения ее обратно, арбитр, управляющий включением модуля диагностирования и формирующий маскируемый сигнал прерывания текущей процедуры объекта диагностирования, по которому модуль диагностирования начинает цикл тестирования.
Модуль диагностирования (Мд) функционирует по принципу микропрограммного автомата, что позволяет ускорить процесс диагностирования и реализует метод внутрисхемной эмуляции при тестировании объекта диагностики. Применяемый метод внутрисхемной эмуляции ориентирован на использование в микропроцессорных системах. При поиске неисправности методом внутрисхемной эмуляции необходимо отключить микропроцессор от системной шины (аналогично режиму ПДП), смоделировав его сигналы средствами диагностирования. Способ предполагает, что сигналы для стимуляции проверяемых схем формируются микроконтроллером модуля из полученных инструкций, принятых по JTAG-протоколу и результаты анализа пересылаются обратно в ЭВМ через JTAG-разъем проверяемого устройства.
Введение модуля диагностирования в ОД позволяет существенно повысить надежность функционирования ОД за счет увеличения глубины диагностирования - увеличения функциональности тестов, формируемых микроконтроллером модуля и оперативного сравнения результатов тестирования с эталонами. При использовании метода внутрисхемной эмуляции, реализуемого модулем диагностирования нет необходимости в применении устройств «доопределения» мест неисправности, поскольку сам метод позволяет непосредственно выявить отказавший функциональный узел (например, ОЗУ) в объекте. Также интеграция модуля в формате ПЛИС позволяет уменьшить блок диагностики.
На фиг. 1 представлена система диагностирования в режиме программирования микрокомандной памяти (ПЗУМК) и отладки, до включения объекта диагностики в рабочий цикл, на фиг. 2 - структурная схема программируемого JTAG-модуля диагностирования. Перед началом работы программируемого JTAG-модуля диагностирования следует запрограммировать его постоянное запоминающее устройство микрокоманд согласно разработанной модели функционирования модуля.
Для этой цели управляющая ЭВМ 1 (например, ноутбук) по линиям связи 2 разъема интерфейса программируемого JTAG-модуля диагностирования 3 посылает управляющее воздействие на объект диагностики 4 (фиг. 1). Программируемый JTAG-модуль диагностирования через системную шину 5 объекта диагностики и контакты 6 подключен к его функциональным узлам, сигнал интерфейса формирует запрос маскируемого прерывания 7 в объект диагностики и переводит схему ПЗУМК в режим внешнего программирования. Управляющие коды из ЭВМ по линиям интерфейса JTAG поступают на вход программируемого JTAG-модуля и, далее, - в ПЗУМК. Для каждого типа объектов диагностики управляющая последовательность микрокоманд может отличаться. ЭВМ в таком подключении играет роль программатора. После завершения процедуры программирования модуль диагностирования переходит в рабочий режим.
Функциональные блоки программируемого JTAG-модуля диагностирования (фиг. 2): управляющая ЭВМ 1, линии связи интерфейса JTAG 2, JTAG-модуль диагностирования 3, объект диагностики 4, системная шина 5, контакты JTAG-модуля 6, сигнал запроса маскируемого прерывания 7, микроконтроллер с микропрограммным управлением 8, постоянное запоминающее устройство микрокоманд (ПЗУМК) 9, оперативное запоминающее устройство (ОЗУ) 10, регистр инструкций 11, предназначенный для хранения текущей команды, арбитр 12, формирующий сигнал запроса маскируемого прерывания, граничные регистры с мультиплексором 13, регистр данных 14 для приема и передачи диагностической информации на тестируемые блоки и чтения ее обратно, регистр инструкций и регистр данных объединены по правилам внутреннего системного интерфейса. Начало процедуры тестирования объекта диагностики инициируется сигналом с ЭВМ, поступающим через линии связи интерфейса JTAG 2, граничные регистры с мультиплексором 13 на микроконтроллер, и с него на арбитр 12, который вырабатывает сигнал прерывания 7, следующий через регистр данных 14 в процессор объекта диагностики 4. Поскольку сигнал прерывания маскируемый, процессор объекта диагностики начинает реагировать на него только после завершения текущей процедуры обработки данных. При этом процессор объекта диагностики переводит свои выходные разряды в пассивное состояние (отключается от системной шины) и по типовой последовательности обработки прерывания переходит в режим ожидания (блокируется).
После получения сигнала подтверждения прерывания от объекта диагностики 4 по шине 5 (фиг. 1) микроконтроллер 8 (фиг. 2) считывает из ПЗУМК 9 последовательность микрокоманд (микропрограммы). При выполнении микропрограмм микроконтроллер 8 формирует стимулирующие воздействия, которые посредством регистра инструкций 11 (фиг. 2), пересылаются в ОД 4 через системную шину объекта диагностирования 5 (фиг. 1). Регистр данных 14 соединяется двусторонней связью с микроконтроллером 8 и ОЗУ 10 (фиг. 2). Ответные реакции объекта диагностирования 4 (фиг. 1) на стимулирующие воздействия считываются модулем диагностирования с системной шины 5 объекта диагностирования через регистр данных 14 (фиг. 2). В результате выполнения всех тест-команд в ОЗУ 10 модуля диагностирования формируется файл результатов сравнения, цифровой код которого из ОЗУ через микроконтроллер 8, граничные регистры 13 пересылается по линиям интерфейса JTAG 2 во внешнюю ЭВМ, где полученный цифровой код анализируют и делаются выводы о работоспособности объекта диагностики в целом и каждого из его функциональных устройств.
Особенность применяемой системы диагностирования состоит в подаче на объект по интерфейсу JTAG специально организуемых тестовых воздействий от средств диагностики (этап стимуляции) и получении оценки на эти тестовые воздействия. При этом во время функционирования объекта сигналы программируемого JTAG-модуля диагностирования находятся в пассивном состоянии.
Введение программируемого JTAG-модуля диагностирования в объект диагностики позволяет повысить глубину диагностирования, повысить оперативность вынесения решения по исправности объекта диагностирования, свести к минимальному время выполнения процесса диагностирования, что повысит надежность функционирования объекта диагностирования.
При использовании метода внутрисхемной эмуляции, реализуемого модулем диагностирования нет необходимости в применении устройств «доопределения» мест неисправности, поскольку сам метод позволяет непосредственно выявить отказавший функциональный узел (например, ОЗУ) в объекте. Также интеграция модуля позволяет уменьшить блоки диагностики.
Сведением, подтверждающим возможность выполнения модулем диагностирования предписываемой ему в составе данной системы функции, является разработанная математическая модель его функционирования (фиг. 3).
Математическая модель (ММ) строится для модуля диагностирования (Мд), использующего принцип микропрограммного управления. БД в режиме программирования памяти автономного модуля посылает в Мд набор тест-команд KTj в виде кода Vкод={KT1, KT2…KTj]}, команды записываются (программируются) в постоянное запоминающее устройство микрокоманд. Из каждой тест-команды KTj модуль Мд формирует последовательность микрокоманд, имеющих необходимые адреса (адреса элементарных стимулирующих воздействий - AmSV), данные (элементарные стимулирующие воздействия) и управляющие сигналы (U) для проверки ОД. Эталонные реакции - mSV(Dэт) записывается в память вместе с тест-командами. При этом тест-команда задает проверку какого-либо узла ОД, а микрокоманды выполняют элементарную проверку (ЭП) этого узла ОД (например, ОЗУ). Формирование из тест-команды каждого воздействия для ОД, состоящего из управляющих сигналов (U), адреса элементарного стимулирующего воздействия (AmSV) и элементарного стимулирующего воздействия (mSV) характеризует новое состояние Мд-qTi. На последовательность воздействий - S={qT1(t1), qT2(t2), … qTi(ti)} (последовательность микрокоманд), читается ответ из ОД - R={ri+1(ti+1), ri+2(ti+2), …ri+k(ti+k)}, который по сути является набором данных. Эти полученные данные (R) в Мд сравниваются с теми данными, что были заранее записаны в память модуля - mSV(Dэт)-R3T={Dэт1, Dэт2 … Dэтi}, т.е. выполняются операции сравнения (проверки) P={p1, p2 … pi} эталонных данных Dэтi с реакциями ОД на элементарные проверки ri+k. Результат сравнения формируется в некий файл , который после прекращения работы текущей команды передается в оперативную память модуля и, далее, - в ЭВМ (ноутбук) по JTAG-интерфейсу в виде цифрового кода.
Математическая модель автономного модуля диагностирования (МММД) представлена ниже
где Мд - результирующее множество, формируемое подмножествами переменных, описывающих состояние модуля;
Vкод={KT1, KT2 … KTj}, - подмножество тест-команд (форматы команд);
P={p1, p2 … pi} -подмножество данных, полученных при проверке на совпадение с эталонами;
Q=ϕ(Vкод, t) - подмножество состояний Мд или подмножество выделенных программно тестовых воздействий q Ti.;
Qod={qodi+1, qodi+2 ... qodi+k} - совокупность состояний ОД (qodi+k) как реакций на тестовые воздействия qTi от Мд;
qT1(t1)=ϕ(KTj)=U1 v AmSV1 v mSV1(Dэт1) - подмножество результатов тестирования в первый временной интервал;
qT2(t2)=ϕ(KTj)=U2 V AmSV2 v mSV2(Dэт2) - подмножество результатов тестирования во второй временной интервал;
2. Rэт={Dэт1, Dэт2 … Dэтi} - набор эталонов для сравнения;
3. S={qT1(t1), qT2(t2), … qTi(ti)}- состояния выходного стимулирующего пакета Мд для ОД;
4. R={ri+1(ti+1), ri+2(ti+2), … ri+k(ti+k)} - подмножество входных сигналов для Мд, являющийся реакцией ОД на стимулирующие воздействия S;
5. ri+1(ti+1)=γ(qT1(t1), qodi+1(t1+1)) -элементы множества на следующем шаге ((t1+1);
6. процедура проверки (сравнения) соответствия состояний стимулирующих воздействий (которые являются также внутренними состояниями Мд) с ответными реакциями Мд., P={p1,p2, … pj};
7. - подмножество состояний выходного пакета Мд - результат сравнения стимулирующего воздействия «S» и реакции ОД «R» на него. Степень «2» означает следующее: для каждой проверки существует 2 исхода: «совпадение», «несовпадение». В первом случае принимает значение «1», во втором - прописывается адрес неисправности;
- ϕ - функция трансформации входных сигналов от БД в множество внутренних состояний ϕ(Vкод, t)=Q;
- γ - зависимость ответной реакции ОД от тестового воздействия qTi и состояния ОД qodi+k;
- q0 - начальное состояние (включение Мд сигнал маскируемого прерывания от модуля диагностики);
t - дискретные значения времени t1, t2, … ti. Поскольку элементарные тесты проводятся в определенной последовательности, выделяем для них дискретные промежутки времени (t1, t2, … ti).
Разработанное устройство найдет применение в системах управления технологическим процессом, связи, учета параметров, и в других системах на предприятиях, где вопросам повышения надежности функционирования уделяют особое внимание.
Полезная модель разработана на уровне технического предложения и математической модели. Результаты математической модели показали возможность технической реализации изобретения и достижение заявленного технического результата.
Claims (1)
- Программируемый JTAG-модуль диагностирования, выполненный в виде цифрового автомата, встроенного в объект диагностирования с элементами индикации, и подключенного к системной шине объекта диагностирования, при этом в основе автомата применен микроконтроллер с микропрограммным управлением, а в качестве управляющей памяти - ПЗУМК - постоянное запоминающее устройство микрокоманд с возможностью ее начального программирования от ЭВМ, в качестве оперативной памяти - ОЗУ для хранения результатов диагностирования, формируемых микроконтроллером в процессе расшифровки тест-команд, записанных в ПЗУМК, в последовательность микрокоманд, пересылки их как элементарных стимулирующих воздействий в объект диагностирования и считывания ответных реакций модулем диагностирования, сравнения их с эталонами, хранящимися в ПЗУМК, и отображения результатов обработки на элементах индикации объекта диагностирования, отличающийся тем, что в него дополнительно введены граничные регистры и мультиплексор, определяющие последовательность тестируемых функциональных узлов в объекте диагностирования и связывающие микроконтроллер по линиям JTAG-интерфейса с внешней ЭВМ, используемой для программирования управляющей памяти (ПЗУМК), регистр инструкций, предназначенный для хранения текущей микрокоманды и передачи ее в объект диагностирования, регистр данных для приема и передачи диагностической информации на тестируемые функциональные узлы объекта диагностирования и чтения ее обратно, арбитр, управляющий включением модуля диагностирования и формирующий маскируемый сигнал прерывания текущей процедуры обработки данных объекта диагностирования, по которому модуль диагностирования начинает цикл тестирования.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016121466U RU170434U1 (ru) | 2016-05-31 | 2016-05-31 | Программируемый JTAG - модуль диагностирования |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016121466U RU170434U1 (ru) | 2016-05-31 | 2016-05-31 | Программируемый JTAG - модуль диагностирования |
Publications (1)
Publication Number | Publication Date |
---|---|
RU170434U1 true RU170434U1 (ru) | 2017-04-25 |
Family
ID=58641218
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016121466U RU170434U1 (ru) | 2016-05-31 | 2016-05-31 | Программируемый JTAG - модуль диагностирования |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU170434U1 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU194203U1 (ru) * | 2019-03-29 | 2019-12-03 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Петрозаводский государственный университет" | Устройство тестирования микросхем NAND-памяти на основе ПЛИС |
RU2773696C1 (ru) * | 2021-01-11 | 2022-06-07 | Акционерное общество "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (АО "НПЦАП") | Цифровой отладочный комплекс |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070032999A1 (en) * | 2005-08-05 | 2007-02-08 | Lucent Technologies Inc. | System and method for emulating hardware failures and method of testing system software incorporating the same |
US20090210763A1 (en) * | 2008-02-16 | 2009-08-20 | International Business Machines Corporation | Automated System and Processing for Expedient Diagnosis of Broken Shift Registers Latch Chains Using JTAG |
US20110209014A1 (en) * | 2002-06-10 | 2011-08-25 | Texas Instruments Incorporated | High speed interconnect circuit test method and apparatus |
US20120079332A1 (en) * | 2010-03-26 | 2012-03-29 | Thales | Device for securing a jtag type bus |
RU2569576C1 (ru) * | 2014-07-01 | 2015-11-27 | Федеральное государственное учреждение "Федеральный научный центр Научно-исследовательский институт системных исследований Российской академии наук" (ФГУ ФНЦ НИИСИ РАН) | Управляющий модуль |
-
2016
- 2016-05-31 RU RU2016121466U patent/RU170434U1/ru not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110209014A1 (en) * | 2002-06-10 | 2011-08-25 | Texas Instruments Incorporated | High speed interconnect circuit test method and apparatus |
US20070032999A1 (en) * | 2005-08-05 | 2007-02-08 | Lucent Technologies Inc. | System and method for emulating hardware failures and method of testing system software incorporating the same |
US20090210763A1 (en) * | 2008-02-16 | 2009-08-20 | International Business Machines Corporation | Automated System and Processing for Expedient Diagnosis of Broken Shift Registers Latch Chains Using JTAG |
US20120079332A1 (en) * | 2010-03-26 | 2012-03-29 | Thales | Device for securing a jtag type bus |
RU2569576C1 (ru) * | 2014-07-01 | 2015-11-27 | Федеральное государственное учреждение "Федеральный научный центр Научно-исследовательский институт системных исследований Российской академии наук" (ФГУ ФНЦ НИИСИ РАН) | Управляющий модуль |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU194203U1 (ru) * | 2019-03-29 | 2019-12-03 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Петрозаводский государственный университет" | Устройство тестирования микросхем NAND-памяти на основе ПЛИС |
RU2773696C1 (ru) * | 2021-01-11 | 2022-06-07 | Акционерное общество "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (АО "НПЦАП") | Цифровой отладочный комплекс |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4433413A (en) | Built-in apparatus and method for testing a microprocessor system | |
US6609221B1 (en) | Method and apparatus for inducing bus saturation during operational testing of busses using a pattern generator | |
US5022028A (en) | Software verification apparatus | |
US8521465B2 (en) | General purpose protocol engine | |
CN108763743B (zh) | 验证平台、方法及电子设备 | |
CN111339731B (zh) | 一种面向SoC的FPGA验证平台和验证方法 | |
CN113157508B (zh) | 嵌入式系统的测试方法、系统、装置、设备及存储介质 | |
CN112100016A (zh) | 一种系统异常场景下的soc诊断方法及系统 | |
RU170434U1 (ru) | Программируемый JTAG - модуль диагностирования | |
JPS6226734B2 (ru) | ||
CN111290891B (zh) | 计算机系统及测试计算机系统的方法 | |
Albalooshi et al. | Fault Analysis and Mitigation Techniques of the I2C Bus for Nanosatellite Missions | |
RU148188U1 (ru) | Автономный модуль диагностирования | |
RU2612072C1 (ru) | Переносной диагностический комплекс | |
CN207946806U (zh) | 一种调试器和调试装置 | |
CN106650006B (zh) | 可编程逻辑器件的调试方法、系统及电子设计自动化终端 | |
Hwang et al. | Black-box testing tool of railwaysignalling system software with a focus on user convenience | |
CN117910401B (zh) | 工作模式配置方法、装置、设备、存储介质及程序产品 | |
CN118349410B (zh) | 用于测试诊断的切换电路、逻辑器件和电路板卡 | |
Fogarty et al. | On‐chip support for software verification and debug in multi‐core embedded systems | |
Rettig | Verification of a Parameterizable JTAG Driver Module | |
Rodionov et al. | Methods for testing the firmware of the ECG continuous diagnostics module | |
Noordbruis et al. | Model-based testing Smart Cable Guard, an embedded system | |
CN117407229A (zh) | 一种同步网络验证方法、装置、计算机设备及存储介质 | |
Liu et al. | SEE Assessment Software Design of Processor Device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM9K | Utility model has become invalid (non-payment of fees) |
Effective date: 20170723 |