KR960001467Y1 - Disk search circuit of wafer transfer system - Google Patents
Disk search circuit of wafer transfer system Download PDFInfo
- Publication number
- KR960001467Y1 KR960001467Y1 KR92020685U KR920020685U KR960001467Y1 KR 960001467 Y1 KR960001467 Y1 KR 960001467Y1 KR 92020685 U KR92020685 U KR 92020685U KR 920020685 U KR920020685 U KR 920020685U KR 960001467 Y1 KR960001467 Y1 KR 960001467Y1
- Authority
- KR
- South Korea
- Prior art keywords
- disk
- unit
- input signal
- transfer system
- wafer transfer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67288—Monitoring of warpage, curvature, damage, defects or the like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/677—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
- H01L21/67703—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations between different workstations
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Abstract
내용 없음.No content.
Description
제 1 도는 자동 웨이퍼 이송 시스템의 단면도1 is a cross-sectional view of an automatic wafer transfer system
제 2 도는 디스크 패드 검출 어셈블리 단면도Second Turning Disk Pad Detection Assembly Sectional View
제 3 도는 종래의 패드 센서 센싱부의 회로도3 is a circuit diagram of a conventional pad sensor sensing unit
제 4 도는 본 고안에 따른 패드 센서 센싱부의 회로도4 is a circuit diagram of a pad sensor sensing unit according to the present invention
* 도면의 주요부분에 대한 부호의 섣명* Code designations for the main parts of the drawings
l : 주플레이트 2 : 입력 카세트 플레이트l: Main plate 2: Input cassette plate
3 : 플레그 어라인어 4 : 입력 에어 트랙3: flagline 4: input air track
5 : 입력 이송기 6 : 디스크5: input feeder 6: disc
7 : 웨이퍼 클램프 8 : 출력 에어 트랙7: wafer clamp 8: output air track
9:출력 이송기 10 : 출력 카세트 플레이트9: output conveyor 10: output cassette plate
11 : 디스크 패드 광학 센서부 12 : 입력 신호 증폭부11: disc pad optical sensor unit 12: input signal amplification unit
13 : OR게이트 로직부 14 : 시간 지연 로직부13: OR gate logic section 14: time delay logic section
15 : 광 커플러 인터 페이스 부 16 : CPU부15: optical coupler interface 16: CPU
l7, 18 : 증폭기 19, 20 : 다이오드l7, 18: amplifier 19, 20: diode
21, 24 : 버퍼 22 : 가변저항21, 24: buffer 22: variable resistor
23 : 캐패시터 25, 26 : 광 커플러23: capacitor 25, 26: optical coupler
본 고안은 디스크에 웨이퍼를 보다 정확하게 로딩(loading)하고 인덱서 모터 비지 에러(indexer motor busy error)와 같은 위치 검출이 안되어 발생되는 에러를 방지하기 위한 자동 웨이퍼 이송 시스템의 디스크검출 회로에 관한 것이다.The present invention relates to a disk detection circuit of an automatic wafer transfer system for more accurately loading a wafer onto a disk and preventing errors caused by undetected positions such as indexer motor busy errors.
일반적으로 반도체 생산 공정중 웨이퍼에 고 전류 이온 빔(beam)을 주입하기 위하여 AT-4시스템(자동 웨이퍼 이송 시스템)을 통해 디스크에 보통 8장의 웨이퍼를 로딩하게 되는데, 이 자동 웨이퍼 이송 시스템을 제 1 도를 통하여 상세히 살펴보면, 도면에서 1은 주플레이트, 2는 입력 카세트 플레이트, 3은 플레그어라인어, 4는 입력에어 트랙, 5는 입력 이송기, 6은 디스크, 7은 웨이퍼 클램프, 8은 출력 에어 트랙, 9는 출력 이송기, 10은 출력 카세트 플레이트를 각각 나타낸다.In general, 8 wafers are usually loaded onto a disk through an AT-4 system (automatic wafer transfer system) to inject high current ion beams into the wafer during the semiconductor production process. In detail, in the drawing, 1 is the main plate, 2 is the input cassette plate, 3 is the flagliner, 4 is the input air track, 5 is the input conveyor, 6 is the disk, 7 is the wafer clamp, 8 is the output air. 9 denotes an output conveyor and 10 denotes an output cassette plate.
먼저, 각 구성을 지지하는 주플레이트(1)에 엘리베이트 시스템에 의해 웨이퍼를 이송 시킬 수 있도록 웨이퍼를 장착한 입력 카세트 플레이트(2)가 위치하게 되는데, 이 입력 카세트 플레이트(2)에서 이송할 웨이퍼의 방향을 결정하는 플레그 어라인어(Hag aligner)(3), 입력 에어 트랙(input air track)(4), 입력 이송기(input transport)(5)에 의해 웨이퍼를 회전 디스크(6)상에 위치한 웨이퍼 클램프(7)에 위치시켜 웨이퍼에 증착 공정을 수행하고 공정이 끝난 웨이퍼를 마찬가지로 출력 에어 트랙(output air track)(8)과 출력 이송기(output transport)(9)를 사용하여 출력 카세트 플레이트(10)에 상기 웨이퍼를 장착한다.First, an input cassette plate 2 on which a wafer is mounted is placed on the main plate 1 supporting each component so that the wafer can be transferred by an elevator system. Wafer positioned on the rotating disk 6 by a flag aligner 3, an input air track 4, and an input transport 5 that determine the orientation. Placed in the clamp (7) to perform a deposition process on the wafer and the finished wafer is similarly output cassette plate (10) using an output air track (8) and an output transport (9) ) To the wafer.
그리고 상기 제 1 도의 웨이퍼를 웨이퍼 클램프(7)에 올려 놓거나 떼어내기 위해서는 진공척 (chuck)으로 웨이퍼를 흡착하여 이동시키게 된다.In order to put or remove the wafer of FIG. 1 onto the wafer clamp 7, the wafer is sucked and moved by a vacuum chuck.
상기 자동 웨이퍼 이송 시스템의 디스크 패드(pad) 센싱은 발광 수광 센서를 이용하여 위치를 검출하게 되는데, 제 2 도에 도시된 바와 같이 높이 조절기 및 기울기, 회전 조절나사에 의해 위치를 조절 하게되되 지지대죔 나사에 의해 고정되어 지는 지지대 상에 두개의 렌즈를 실치하여 이 렌즈를 통해 디스크 패드 센싱을 하게된다.Disk pad sensing of the automatic wafer transfer system detects the position by using a light receiving sensor, and as shown in FIG. 2, the position is adjusted by a height adjuster, an inclination and a rotation adjusting screw, Two lenses are mounted on a support that is fixed by screws, and the disk pad is sensed through the lenses.
그리고 상기 렌즈에 의해 종래의 센싱 과정은 다음과 같은 처리 순서에 따른게 되어 있었다.And the conventional sensing process by the lens was to follow the processing sequence as follows.
즉, 제 3 도에 도시된 회로와 같이 디스크를 감지하는 디스크 패드 광학 센서부(11), 상기 센서부에서 검출된 신호를 증폭하는 입력 신호 증폭부(12), CPU와 외부 기기와의 사이에서 데이타 표현 방법의 다른 점이나 동작 타이밍을 조정하여 바르게 데이타.를주고 받도록 하는 광 커플러 인터 페이스 부(15), 전체 시스템을 구성하면서 디스크 패드 센싱 여부를 검출하여 모터를 제어하는 CPU부(16)로 이루어 진다.That is, as shown in the circuit shown in FIG. 3, a disk pad optical sensor unit 11 for sensing a disk, an input signal amplifier 12 for amplifying a signal detected by the sensor unit, and a CPU and an external device. The optical coupler interface unit 15 to adjust the different points and the operation timing of the data representation method to correctly send and receive data. The CPU unit 16 controls the motor by detecting the disk pad sensing while configuring the whole system. Is done.
그러나 상기 웨이퍼 이송 시스템을 사용함에 따라 장비의 노화 및 디스크 뒷면의 오염에 의해 패드 센싱이 정확하게 이루어지지 않고, 디스크 패드 센싱시 패드 센서부에 부착된 두개의 발광 수광 렌즈(lens)가 수 μ초의 시간 간격을 두고 상기 2개의 렌즈에서 감지되어야만 디스크가 정지하게 된다.However, as the wafer transfer system is used, pad sensing is not performed accurately due to aging of the equipment and contamination of the back of the disk, and the two light emitting lenses attached to the pad sensor unit during the disk pad sensing have a time of several μs. The disc will not stop until it is detected by both lenses at intervals.
이는 상기 2개의 발광 수광 렌즈는 디지털 회로의 AND 게이트와 같은 기능이므로 항상 2개의 렌즈 모두에서 감지되어야 한다. 그런데 디스크 뒷면이 오염되었을 경우 렌즈 1개는 감지가 되지만 나머지 한개의 렌즈는 빛의 난반사로 인하여 불안전 동작을 하게 되어 디스크가 정 위치를 찾지 못하는 문제점이 있었다.This is because the two light emitting lenses function as the AND gate of the digital circuit and should always be detected in both lenses. However, when the back of the disk is contaminated, one lens is detected, but the other lens has an unstable operation due to diffuse reflection of light, which causes a problem that the disk cannot be located.
상기 문제점을 해결하기 위하여 안출된 본 고안은 정확한 디스크 패드 센싱을 이루어 장비의 효과적 이용과반도체 소자의 공정 안정성을 주는 자동 웨이퍼 이송 시스템의 디스크 검출 회로를 제공하는데 그 목적이 있다.The present invention devised to solve the above problems is to provide a disk detection circuit of an automatic wafer transfer system that achieves accurate disk pad sensing to give effective use of equipment and process stability of semiconductor devices.
따라서 상기 목적을 달성하기 위하여 본 고안은 자동 웨이퍼 이송 시스템의 병렬 게이트를 통한 디스크 검출회로에 있어서, 디스크 뒷면 슬롯 부분과 플레이트 부분(디스크 밑면 홈진 부분과 홈이 없는 부분)을 감지하여 일정 전압의 입력 신호를 검출하는 디스크 패드 광학 센서부, 상기 디스크 패드 광학 센서부로부터 검출된 전압을 검출하여 증폭하는 입력 신호 증폭부, 상기 입력신호 증폭부에서 증폭된 전압으로 웨이퍼를 감지하는 OR게이트 로직부, 상기 OR게이트 로직부의 2개의 렌즈중 한개의 렌즈의해 감지되어도 CPU에서 에러가 발생하지않고 정상적으로 동작되도록 만든 시간 지연 로직부, CPU와 외부 기기와의 사이에서 데이타를 주고 받도록 하는 광 커플러 인터 페이스 부, 전체 시스템을 구성하면서 디스크 패드 센싱 여부릍 검출하여 모터를 제어하는 CPU부를 포함하여 이루어지는 것을 특징으로 한다.Therefore, in order to achieve the above object, the present invention, in the disk detection circuit through the parallel gate of the automatic wafer transfer system, the disk rear slot portion and the plate portion (disk bottom grooved portion and grooveless portion) by detecting a constant voltage input A disk pad optical sensor unit for detecting a signal, an input signal amplifier unit for detecting and amplifying a voltage detected by the disk pad optical sensor unit, an OR gate logic unit for detecting a wafer with a voltage amplified by the input signal amplifier unit, and The time delay logic unit makes the CPU operate normally without any error even when detected by one of the two lenses of the OR gate logic unit, and the optical coupler interface unit that exchanges data between the CPU and an external device. As the system is configured, it detects whether the disk And a CPU unit for controlling.
이하, 첨부된 도면 제 4 도를 참조하여 본 고안에 따른 일실시예를 상세히 설명하면, 도면에서 12: 입력 신호증폭부, 13은 OR게이트 로직부, 14는 시간 지연 로직부, 15는 광 커플러 인터 페이스 부, 16은 CPU부, 17, 18은 증폭기, 19, 20은 다이오드, 21, 24는 버퍼, 22는 가변저항, 23은 캐패시터 25,26은 광 커플러를 각각 나타낸다.Hereinafter, an embodiment according to the present invention will be described in detail with reference to FIG. 4. In FIG. 12, an input signal amplifying unit, 13 an OR gate logic unit, 14 a time delay logic unit, and 15 an optical coupler The interface unit 16 is a CPU unit, 17 and 18 are amplifiers, 19 and 20 are diodes, 21 and 24 are buffers, 22 are variable resistors, 23 are capacitors 25 and 26 are optocouplers, respectively.
먼저, 본 고안은 상기 2개의 렌즈중 1개만 감지하면은 디스크가 로딩 위치를 찾을 수 있도록 하는 것으로, 이를 실현하기 위하여 다음 두 가지 수단을 강구하였다.First, the present invention allows the disc to find the loading position when only one of the two lenses is detected. In order to realize this, the following two means have been devised.
즉, 디지탈회로의 OR게이트 회로와 시간 기능을 조합하면서 검출된 신호를 명확하게 구분하기 위해 버퍼IC를 사용한다.That is, a buffer IC is used to clearly distinguish the detected signal while combining the OR gate circuit and the time function of the digital circuit.
이에 대한 구성은 제 4 도에 도시된 바와 같이 디스크 뒷면 슬롯 부분과 플레이트 부분(디스크 밑면 홈진 부분과 홈이 없는 부분)을 감지하여 일정 전압(슬롯은 0 내지 0.4V, 플레이트는 2.4 내지 3V)의 입력 신호를 검출하는 디스크 패드 광학 센서부(11), 상기 디스크 패드 광학 센서부(11)로부터 검출된 전압을 검출하여 증폭하는 입력 신호 증폭부(12), 상기 입력 신호 증폭부(12)에서 증폭된 전압으로 웨이퍼를 감지하되 2개의 렌즈중 어느 하나의 렌즈만 웨이퍼를 감지하면 디스크 패드 센싱이 가능하도록 하는 OR게이트 로직부(13), 상기 OR게이트 로직부(l3)의 2개의 렌즈중 한개의 렌즈의해 감지되어도 CPU에서 에러가 발생하지 않고 정상적으로 동작되도록 만든 로직으로 오실로스코프를 사용하여 CPU에 입력되는 파형 및 시정수를 일치시키는 시간 지연로직부(l4), CPU와 외부 기기와의 사이에서 데이타 표현 방법의 다른 점이나 동작 타이밍을 조정하여 바르게 데이타를 주고 받도록 하는 광 커틀러 인터 페이스 부(l5), 전체 시스템을 구성 하면서 디스크 패드 센싱 여부를 검출하여 모터를 제어하는 CPU부(16)로 이루어진다.As shown in FIG. 4, the disk rear slot portion and the plate portion (the disc bottom groove portion and the groove portion) detect a constant voltage (0 to 0.4 V for the slot and 2.4 to 3 V for the plate) as shown in FIG. A disk pad optical sensor unit 11 for detecting an input signal, an input signal amplifier 12 for detecting and amplifying a voltage detected by the disk pad optical sensor unit 11, and an amplification in the input signal amplifier 12 The OR gate logic unit 13, which detects the wafer at a predetermined voltage but enables disk pad sensing when only one of the two lenses detects the wafer, and one of two lenses of the OR gate logic unit l3. This is a logic that makes the CPU operate normally without error even though it is detected by the lens. The time delay logic unit that matches the waveform and time constant input to the CPU using the oscilloscope (l) 4) The optical cutler interface unit (l5), which adjusts the difference in the data representation method and the operation timing between the CPU and the external device to correctly send and receive data, detects whether the disk pad is sensed while configuring the entire system. It consists of the CPU part 16 which controls a motor.
이를 더욱 구체적으로 설명하면 다음과 같다.This will be described in more detail as follows.
상기 입력 신호 증폭부(11)는 두개의 증폭기(17,18)로 구성되어 있다.The input signal amplifier 11 is composed of two amplifiers 17 and 18.
위에서 설명한 2개의 렌즈중 어느 하나의 렌즈만 웨이퍼를 감지하면 디스크 패드 센싱이 가능하도록 한 OR게이트 로직부(13)는 상기 증폭기(17, 18) 각각에 역 바이어스로 연결된 제1 및 제2 다이오드(19, 20), 상기두 다이오드(19, 20)와 동시에 연결되어 지는 제1버퍼(21)로 구성되어진다.When only one of the two lenses described above senses a wafer, the OR gate logic unit 13, which enables disk pad sensing, may include first and second diodes connected in reverse bias to the amplifiers 17 and 18. 19, 20, and the first buffer 21 is connected to the two diodes (19, 20) at the same time.
그리고 시간 지연 로직부(14)는 가변저항(22), 상기 가변저항(22)과 병렬연결 되어지는 캐패시터(23)과 제2버퍼(24)로 이루어져 있다.In addition, the time delay logic unit 14 includes a variable resistor 22, a capacitor 23 and a second buffer 24 connected in parallel with the variable resistor 22.
또한, 광 커틀러 인터 페이스 부(15)는 상기 제1버퍼(21) 및 제2버퍼(24)에 각각 연결되어지는 광 커틀러(25, 26)로 구성되어 CPU부(16)에 연결되어지게 된다.In addition, the optical cutler interface unit 15 is composed of optical cutlers 25 and 26 connected to the first buffer 21 and the second buffer 24, respectively, to be connected to the CPU unit 16. .
상기와 같이 이루어 지는 본 고안은 디스크 패드 센싱이 종래보다 두배로 강화되어 디스크 패드를 찾지 못하여 발생되었던 인덱서 모터 버시 에러와 웨이퍼 크기 결정을 하는데 있어서의 에러를 최소화 시킬 수 있으며, 에러 발생으로부터 유발되는 불순물 입자를 최소화할 수 있고, 따라서 반도체 소자의 제조 공정상의 안정성과 신뢰도를 향상시키는 효과가 있다.The present invention, which is made as described above, can minimize the error in indexing motor versatility error and wafer size determination caused by not finding the disk pad because the disk pad sensing is doubled than the conventional one, and impurities generated from the error occurrence. Particles can be minimized, and thus there is an effect of improving the stability and reliability in the manufacturing process of the semiconductor device.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92020685U KR960001467Y1 (en) | 1992-10-26 | 1992-10-26 | Disk search circuit of wafer transfer system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92020685U KR960001467Y1 (en) | 1992-10-26 | 1992-10-26 | Disk search circuit of wafer transfer system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940011108U KR940011108U (en) | 1994-05-27 |
KR960001467Y1 true KR960001467Y1 (en) | 1996-02-17 |
Family
ID=19342527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR92020685U KR960001467Y1 (en) | 1992-10-26 | 1992-10-26 | Disk search circuit of wafer transfer system |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960001467Y1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101478297B1 (en) * | 2012-05-31 | 2014-12-31 | 에이스웨이브텍(주) | Estimate System and Algorithm for position of pulse type RF signal use by 4 RF antenna sensor |
-
1992
- 1992-10-26 KR KR92020685U patent/KR960001467Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940011108U (en) | 1994-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5768125A (en) | Apparatus for transferring a substantially circular article | |
KR100516367B1 (en) | Wafer position error detection and correction system | |
JP2868645B2 (en) | Wafer transfer device, wafer inclination detecting method, and wafer detecting method | |
US4745295A (en) | Attitude detecting arrangement for detecting the length and thickness of a part using horizontally and vertically disposed line sensors | |
US6900451B2 (en) | Mapping sensor system for detecting positions of flat objects | |
JP2824421B2 (en) | Indexing device used for magazine shelves in a magazine and wafer-like objects stored in the magazine shelves | |
KR960001467Y1 (en) | Disk search circuit of wafer transfer system | |
US8125653B2 (en) | Apparatus and method for the determination of the position of a disk-shaped object | |
KR0136601B1 (en) | Wafer state detecting apparatus | |
US4806773A (en) | Wafer position detecting method and apparatus | |
JPH1148057A (en) | Detecting device board thin | |
JP4013488B2 (en) | Device position detector | |
JPH0864654A (en) | Method and apparatus for transferring substrate | |
US6311886B1 (en) | Position and direction sensing system for an inspection and handling system | |
JPH0687009B2 (en) | Component attitude detector | |
JP2606423B2 (en) | Semiconductor wafer transfer device and transfer method | |
JPS5852779A (en) | Optical reader for paper or the like | |
JP2929800B2 (en) | Stop position determination method for electronic component suction nozzle | |
JPH07118502B2 (en) | Wafer handling method and device in cassette | |
JPS61125038A (en) | Semiconductor wafer measuring mounting base | |
KR200198415Y1 (en) | Semiconductor indexing device | |
KR19980077390A (en) | Wafer transfer apparatus and method | |
JPS6325934A (en) | Bonding device for pellet | |
JPH0152897B2 (en) | ||
JPS61194800A (en) | Alignment detector |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20061211 Year of fee payment: 12 |
|
EXPY | Expiration of term |