KR910009048A - 비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로 - Google Patents
비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로 Download PDFInfo
- Publication number
- KR910009048A KR910009048A KR1019900016326A KR900016326A KR910009048A KR 910009048 A KR910009048 A KR 910009048A KR 1019900016326 A KR1019900016326 A KR 1019900016326A KR 900016326 A KR900016326 A KR 900016326A KR 910009048 A KR910009048 A KR 910009048A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- circuit
- input
- phase
- output
- Prior art date
Links
- 239000002131 composite material Substances 0.000 claims 1
- 230000001360 synchronised effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/12—Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
- H04N5/126—Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 회로 장치의 기본도,
제3도는 제1도의 회로 장치에 의해 발생하는 파형의 이상적인 사례,
제4도는 제1도의 회로 장치에 의해 발생하는 좀더 실질적인 사례.
Claims (8)
- 도래 비디오 신호를 위한 비디오 신호 처리 회로와, 화상 디스플레이 스크린상에 수평 주사하기 위하여 기준 신호를 발생시키기 위한 선동기 회로와, 비디오 신호 처리 회로를 위한 클록 신호 및 기준 신호를 발생시키기 위한 신호 발생기와 신호 발생기를 제어하기 위한 황상 제어 루프를 포함하는 화상 디스플레이 디바이스의 회로장치로서, 상기 제어 루프는 입력 비디오 신호에 존재하는 선동기 신호를 수신하기 위한 제1입력과, 기준 신호를 수신하기 위한 제2입력과, 제어 신호를 제어 입력에 인가하기 위하여 루프 필터와 신호 발생기의 제어 입력에 결합된 출력을 가지는 위상 변별 회로를 포함하며, 상기 기준 신호는 제어 루프가 동기 상태에서 선동기 신호와 같은 주파수와 대체로 같은 위상을 가지며, 그리고 클록 신호 주파수는 기준 신호의 주파수에 결합되는 화상 디스플레이 디바이스의 회로 장치에 있어서, 보상 회로는 선동기 신호내에서 펄스가 발생하는 동안 보상 신호를 발생시키고 신호 발생기의 제어 입력으로 보상 신호를 인가하기 위한 신호 발생기에 결합되며, 보상 신호의 반복 주파수는 기준 신호의 주파수이고, 그리고 상기 입력에서의 신호는 위상 제어 루프가동기 상태일때 선동기 신호의 전주기 동안을 통하여 대체로 일정한 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 제1항에 있어서, 위상 변별 회로는 신호 발생기로부터 제2신호를 수신하기 위한 제3입력을 가지고, 상기 신호는 본질적으로 선동기 펄스와 같은 듀레이션을 가지면서, 제어 루프가 동기 상태일때 선동기 펄스와 거의 동시에 발생하는 펄스로 이루어지고, 위상 변별 회로의 출력에서의 신호는 보상 신호를 포함하는 것을 특징으로하는 화상 디스플레이 디바이스의 회로 장치.
- 제2항에 있어서, 위상 변별 회로는 제1 및 제2위상 변별기를 포함하며, 상기 제1변별기는 위상 변별 회로의 제1입력이 되는 제1입력과, 위상 변별 회로의 제2입력이 되는 제2입력을 가지며, 제2변별기는 위상 변별 회로의 제3입력이 되는 제1입력과, 위상 변별회로의 제2입력에 결합된 제2입력을 가지고, 두 변별기의 출력들은 함께 결합되고, 위상 변별기 회로의 출럭에 결합되는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 제3항에 있어서, 인버어터 단은 위상 변별 회로의 제2입력과 제2위상 변별기의 제2입력 사이에 장치되고, 두 위상 변별기의 각개 출력은 가산기 단의 입력에 연결되고, 그 출력은 위상 변별 회로의 출력을 구성하는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 제3항 있어서, 두 위상 변별기의 각개 출력은 감산기 단의 입력에 연결되고, 그 출력은 위상 변별기 회로의 출력을 구성하는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 제2항에 있어서, 위상 변별회로는 상기 회로의 제1및 제2입력에서의 신호에 의해 제어되고, 정보를 저장 디바이스에 인가하기 위하여 그 출력에 연결되는 제1소스 및 상기 회로의 제2 및 3입력에서의 신호에 의해 제어되고, 저장 디바이스로부터 정보를 철회하기 위하여 상기 출력에 연결되는 제2소스를 포함하며, 저장 디바이스에 존재하는 합성 정보가 신호 발생기의 제어 입력에 인가될 제어 신호를 구성하는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 제1항에 있어서, 위상 제어 루프가 비동기 상태일 때에는 보상 회로를 비활성화(deactivating)하기 위한 수단을 포함하는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.
- 위상 변별 회로의 제1입력에서의 상기 신호가 또한 이퀼라이징 및 필드 동기 신호를 포함하는 제1항에 있어서, 이퀼라이징 및 필드 블랭킹 구간에서는 보상 회로를 비활성화하기 위한 수단을 포함하는 것을 특징으로 하는 화상 디스플레이 디바이스의 회로 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8902579A NL8902579A (nl) | 1989-10-18 | 1989-10-18 | Schakeling in een beeldweergeefinrichting met een videosignaalverwerkingsschakeling en een lijnsynchroniseerschakeling. |
NL8902579 | 1989-10-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR910009048A true KR910009048A (ko) | 1991-05-31 |
Family
ID=19855474
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900016326A KR910009048A (ko) | 1989-10-18 | 1990-10-15 | 비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5117290A (ko) |
EP (1) | EP0423882B1 (ko) |
JP (1) | JPH03145379A (ko) |
KR (1) | KR910009048A (ko) |
DE (1) | DE69015560T2 (ko) |
NL (1) | NL8902579A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100411685B1 (ko) * | 2001-10-31 | 2003-12-18 | (주)그린앤크린 | 대두지방산과 레시틴을 이용한 활성 수용성 천연세제조성물 및 그 제조방법 |
KR20220149982A (ko) * | 2021-05-03 | 2022-11-10 | 코스맥스 주식회사 | 세라마이드를 포함하는 유중수형 화장료 조성물 및 이의 제조방법 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4102993A1 (de) * | 1991-02-01 | 1992-08-06 | Philips Patentverwaltung | Schaltungsanordnung zur zeitbasis-transformation eines digitalen bildsignals |
US5519889A (en) * | 1994-02-04 | 1996-05-21 | Ford Motor Company | Method and apparatus to conceal RF interference in AM radio reception caused by a switch mode power supply |
US6005634A (en) * | 1996-07-24 | 1999-12-21 | Motorola, Inc. | Method and apparatus for controlling the display of a video image |
US6323910B1 (en) * | 1998-03-26 | 2001-11-27 | Clark, Iii William T. | Method and apparatus for producing high-fidelity images by synchronous phase coherent digital image acquisition |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS522319A (en) * | 1975-06-24 | 1977-01-10 | Hitachi Ltd | Video phase fluctuation regulating unit |
NL169811C (nl) * | 1975-10-03 | 1982-08-16 | Philips Nv | Beeldregelsynchronisatieschakeling, alsmede televisieontvanger daarvan voorzien. |
US4535358A (en) * | 1982-04-13 | 1985-08-13 | U.S. Philips Corporation | Line synchronizing circuit for a picture display devices and picture display device comprising such a circuit |
DE3361717D1 (en) * | 1982-09-14 | 1986-02-13 | Philips Nv | Line synchronizing circuit for a picture display device |
JPS62271562A (ja) * | 1986-05-20 | 1987-11-25 | Mitsubishi Electric Corp | 位相同期クロツク発生回路 |
US4872055A (en) * | 1987-02-04 | 1989-10-03 | U. S. Philips Corporation | Line synchronizing circuit in a picture display device |
US4802009A (en) * | 1987-07-13 | 1989-01-31 | Rca Licensing Corporation | Digitally controlled phase locked loop system |
US4791488A (en) * | 1987-08-12 | 1988-12-13 | Rca Licensing Corporation | Line-locked clock signal generation system |
US4871951A (en) * | 1987-10-23 | 1989-10-03 | U.S. Philips Corporation | Picture display device including a line synchronizing circuit and a line deflection circuit |
DE3887266T2 (de) * | 1987-10-26 | 1994-07-21 | Philips Nv | Horizontal-Synchronschaltung. |
US5008659A (en) * | 1988-02-08 | 1991-04-16 | U.S. Philips Corporation | Picture display device including a waveform generator/and a compensation circuit, and integrated circuit incorporating the same |
-
1989
- 1989-10-18 NL NL8902579A patent/NL8902579A/nl not_active Application Discontinuation
-
1990
- 1990-09-07 US US07/580,240 patent/US5117290A/en not_active Expired - Fee Related
- 1990-10-12 DE DE69015560T patent/DE69015560T2/de not_active Expired - Fee Related
- 1990-10-12 EP EP90202709A patent/EP0423882B1/en not_active Expired - Lifetime
- 1990-10-15 KR KR1019900016326A patent/KR910009048A/ko not_active Application Discontinuation
- 1990-10-16 JP JP2275476A patent/JPH03145379A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100411685B1 (ko) * | 2001-10-31 | 2003-12-18 | (주)그린앤크린 | 대두지방산과 레시틴을 이용한 활성 수용성 천연세제조성물 및 그 제조방법 |
KR20220149982A (ko) * | 2021-05-03 | 2022-11-10 | 코스맥스 주식회사 | 세라마이드를 포함하는 유중수형 화장료 조성물 및 이의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
JPH03145379A (ja) | 1991-06-20 |
DE69015560T2 (de) | 1995-07-13 |
EP0423882A1 (en) | 1991-04-24 |
NL8902579A (nl) | 1991-05-16 |
EP0423882B1 (en) | 1994-12-28 |
US5117290A (en) | 1992-05-26 |
DE69015560D1 (de) | 1995-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860003734A (ko) | 문자 발생기를 구비한 텔레비젼 수상기 | |
KR840001037A (ko) | 다중성 방송파 위상 보상장치를 가진 텔레비젼 다중상 삭제 시스템 | |
KR920702143A (ko) | 비디오 처리용 디스플레이 동기 타이밍 신호 발생 시스템 | |
KR910009048A (ko) | 비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로 | |
KR870006771A (ko) | 시간 배율 신호 응답용 동기회로 | |
KR840002381A (ko) | 개선된 수직 타이밍신호 발생기를 가진 비데오 디스크 플레이어 | |
KR890006059A (ko) | 텔레비젼 수상기 | |
KR900702716A (ko) | 텔레비젼 수신장치 | |
KR910011006A (ko) | 디지탈 동기화 장치 | |
KR930015670A (ko) | 다중 주사 비율 동작을 위한 수평 블랭킹 신호 발생 장치 | |
KR0160725B1 (ko) | 수평동기신호 동기장치 | |
JP2502757B2 (ja) | 複合palビデオトランスレ―タ | |
KR100314962B1 (ko) | 표시장치용 동기신호 절환회로 및 방법 | |
KR0165249B1 (ko) | 버스트 게이트 펄스 발생회로 | |
KR950009239B1 (ko) | 버스트 게이트 펄스 발생회로 | |
SU1172073A1 (ru) | Устройство формировани управл ющего сигнала дл кадровой развертки телевизионного приемника | |
KR980007543A (ko) | 위상 동기 루프의 수평동기신호 입력단 보상장치 | |
KR0165479B1 (ko) | 복합영상신호 생성을 위한 동기신호 생성장치 | |
KR890007496Y1 (ko) | 비데오 시스템의 변속 재생시 의사 수직동기 발생회로 | |
KR880001228B1 (ko) | 다이나믹 램의 동기 클럭 발생방법 | |
JP2522308B2 (ja) | クロック形成回路 | |
JPH0318182A (ja) | ビデオデジタイズ装置 | |
KR950024424A (ko) | 위상검출제어회로 | |
KR930015902A (ko) | Secam 방식 영상처리장치의 문자발생회로 | |
KR980007493A (ko) | 위상동기루프의 수평동기신호 입력단 보상장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |