KR850007174A - 디지탈 아날로그 콘버터 - Google Patents
디지탈 아날로그 콘버터 Download PDFInfo
- Publication number
- KR850007174A KR850007174A KR1019850001988A KR850001988A KR850007174A KR 850007174 A KR850007174 A KR 850007174A KR 1019850001988 A KR1019850001988 A KR 1019850001988A KR 850001988 A KR850001988 A KR 850001988A KR 850007174 A KR850007174 A KR 850007174A
- Authority
- KR
- South Korea
- Prior art keywords
- constant current
- switch
- digital
- predetermined
- period
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/00992—Circuits for stereophonic or quadraphonic recording or reproducing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Analogue/Digital Conversion (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 예시된 본 발명의 실시예에 따르는 적분방식 D/A콘버터의 배열을 도시한 회로도, 제9도는 본 발명의 다른 한 실시예에 따른 D/A콘버터를 도시한 회로도. 제10도는 제9도에 도시한 D/A콘버터의 동작을 설명하는 타이밍도.
Claims (7)
- 디지탈신호를 아날로그신호로 변환하기 위한 디지탈아날로그 콘버터로서 다음에 열거하는 것을 포함하는 것; 입력전류를 적분하고 상기의 입력전류의 적분을 통해 얻어지는 결과를 나타내는 아날로그 신호를 출레시키기 위한 적분수단; 첫번째 미리 정해진 방향으로 상기의 적분수단에 첫번째의 미리 정해진 일정전류를 공급하기 위한 첫번째의 정전류 발생수단; 상기의 첫번째 미리 정해진 전류를 상기의 적분수단에 공급하는 기간을 콘트롤하기 위한 첫번째 스위치수단; 두번째의 미리 정해진 일정한 전류를 상기의 첫번째 미리 정해진 방향과는 반대의 두번째 방향으로 상기의 적분수단에 공급하기 위한 두번째 정전류원을 포함하며, 상기의 입레전류가 상기의 첫번째와 두번째의 미리 정해진 일정전류의 합에 해당하는 두번째 정전류 발생수단; 상기의 적분수단에 상기의 두번째 미리 정해진 일정전류를 공급하는 기간을 콘트롤 하기 위한 두번째 스위치수단; 상기의 디지탈신호에 해당되는 기간동안 상기의 첫번째 스위치수단을 도통상태로 만들기 위해서 디지탈신호에 응답하기 위한 첫번째 스위치 콘트롤수단; 그리고 상기의 두번째 스위치수단을 콘트롤하기 위한 두번째 스위치 콘트롤수단.
- 특허청구 범위 제1항에 따르는 디지탈아날로그 콘버터에 있어서, 상기 적분수단은 소정의 수의 적분기를 포함하고, 상기의 두번째 스위치수단은 상기의 미리 정해진 수의 적분기에 상기의 첫번째와 두번째 미리 정해진 일정전류의 합에 해당하는 전류를 번갈아 공급하기 위한 세번째 스위치수단을 포함하며, 상기의 두번째 스위치 콘트롤수단은 상기의 디지탈신호에 의해서 전달되는 정보의 종류에 의존하여, 상기의 세번째 스위치수단을 전환시키기 위한 수단을 포함하며, 상기 정보종류의 수는 적분기의 수와 같다.
- 특허청구 범위 제2항에 따르는 디지탈 아날로그콘버터에 있어서, 상기의 두번째 일정전류의 공급과 단속을 콘트롤 하기 위해 상기의 두번째 정전류와 상기의 세번째 정전류원사이에 배치되는 네번째 스위치수단을 더 포함하며, 상기의 두번째 스위치 콘트롤수단은 서로 독립적인 상기의 세번째 스위치수단과 상기의 네번째 스위치수단을 콘트롤하기 위한 수단을 포하하는 것.
- 특허청구 범위 제3항에 따르는 디지탈 아날로그 콘버터에 있어서, 상기 디지탈 아날로그 콘버터는 광학적이나 자기적인 수단에 의해 디스크, 테이프나 그와 비슷한 기록 매체위에 기록될 디지탈 신호로 정보신호를 변환하는 디지탈방식으로 기록된 신호를 재생하기 위한 디지탈로 녹음되는 신호재생장치에 사용되어서, 광학적이나 자기적인 수단에 의해 상기의 기록명체로부터 재생되는 디지탈신호나 혹은 전자기파(電磁氣波)와 같은 전송수단에 의해 옮겨지는 디지탈신호가 에러의 검출과 정정을 위해 디지탈신호를 처리한 후 디지탈 아날로그변화를 통해 아날로그신호로 복원시키기 위해 받아들여지는 것.
- 특허청구 범위 제1항의 디지탈 아날로그콘버터에 있어서, 상기의 첫번째 일정전류 발생수단은 N개의 정전류원을 포함하고, 상기의 N개의 정전류원에 의해 공급되는 전류의 합이 상기의 첫번째 미리 정해진 정전류를 구성하는 것; 상기의 N개의 정전류원중 관련된 것에 의해 발생하는 일정전류가 상기의 적분수단에 공급되는 기간을 콘트롤하는 N개의 스위치를 포함하는 상기의 첫번째 스위치수단; 상기한 디지탈 신호가 분할된 N개의 비트군중 관련된 것이 상기의 카운터에 들어왔을 때에 상기 하나의 비트군으로 표시되는 디지탈신호에 해당하는 기간동안 상기 N개의 스위치중 관련된 하나를 닫히게 하는 N개의 카운터를 포함하는 상기의 첫번째 스위치 콘트롤수단;
- 특허청구 범위 제1항에 따르는 디지탈 아날로그콘버터에 있어서, 상기의 적분수단은 연산증폭기(operational amplifier)와, 상기 연산증폭기의 반전 입력단단자와 출력단자와의 사이에 연결되는 캐파시터, 그리고 상기의 캐파시터와 병렬로 연결되는 리셋트 스위치를 포함하며, 상기의 연산증폭기는 기준 레벨의 전위로 공급되는 비반전 입력단자를 갖고, 상기의 리셋트 스위치는 각 디지탈 아날로그변환 사이클의 초기위상에서 리셋트동안 상기의 캐파시터로부터 전하를 방전시키기 위한 상기의 두번째 스위치콘트롤 회로에 의해 콘트롤되며, 상기의 첫번째 스위치 콘트롤회로는 상기 리셋트기간의 끝에서 시작되는 상기의 디지탈신호에 대응하는 기간동안 상기의 디지탈신호가 상기의 카운터에 로드될때에 상기의 첫번째 스위치 수단을 닫히게 하는 카운터를 포함하며, 상기의 두번째 스위치수단은 상기의 리셋트기간의 끝에 시작하는 미리 정해진 기간동안 상기의 두번째 스위치 콘트롤히로의 콘트롤에 의하여 닫혀지며, 상기의 연산증폭기는 상기의 첫번째와 두번째의 미리 정해진 전류의 합에 의해 상기의 캐파시터에서 얻어지는 전압에 대응되는 상기의 아날로그신호를 그의 출력단자에서 발생시키는 것.
- 특허청구 범위 제1항에 따르는 디지탈 아날로그 콘버터에 있어서, 상기의 적분수단은 연산증폭기와, 상기 연산증폭기의 반전입레단자와 출력단자사이에 연결되는 캐파시터, 그리고 상기의 캐파시터와 병렬로 연결되는 리셋트스위치를 포함하며, 상기의 연산증폭기는 기준력 벨의 전위로 공급되는 비반전 입레단자를 갖고, 상기의 리셋트스위치는 각각의 디지탈 아날로그 변환사이클의 초기위상에서 리셋트기간동안 상기 캐파시터로부터 전하를 방전시키기 위한 상기의 두번째 스위치콘트롤회로에 의해 콘트롤되는 것; 수상기의 첫번째 일정전류 발생수단은 N개의 정전류원을 포함하며, 상기 첫번째의 미리 정해진 일정전류는 상기 N개의 정전류원에 의해 발생되는 전류의 합으로 구성되는 것; 상기의 첫번째 스위치 수단은 N개의 스위치를 포함하며 각각의 스위치는 일정전류가 관련된 정전류원으로부터 상기의 적분수단에 공급되는 기간을 제어하는 것; 상기의 첫번째 스위치 콘트롤수단은 N개의 카운터를 포함하며 각각의 카운터는 상기의 디지탈신호를 구성하는 비트가 나뉘어지는 비트군중 관련된 것이 상기의 카운터내에 있을때에 상기의 리셋트기간의 끝에서 시작되는 상기의 하나의 비트군으로 표현되는 디지탈 데이터에 해당되는 기간동안 상기의 N개의 스위치중에서 관련된 것을 닫는 것; 상기의 두번째 스위치수단은 상기의 리셋트기간의 끝에서 시작하는 미리 정해진 기간동안 상기의 두번째 스위치 콘트롤회로의 콘트롤에 의하여 닫혀지며, 상기의 연산증폭기는 상기의 첫번째와 두번째의 미리 정해진 일정전류의 합에 의해 상기의 캐파시터에서 얻어지는 전압에 대응하는 상기의 아날로그신호를 출력단자에서 발생시키는 것.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59058231A JPS60202571A (ja) | 1984-03-28 | 1984-03-28 | 積分方式ディジタル・アナログ変換器 |
JP59-58231 | 1984-03-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850007174A true KR850007174A (ko) | 1985-10-30 |
KR890005234B1 KR890005234B1 (en) | 1989-12-18 |
Family
ID=13078310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR8501988A KR890005234B1 (en) | 1984-03-28 | 1985-03-26 | Digital/analog converter |
Country Status (5)
Country | Link |
---|---|
US (1) | US4571572A (ko) |
EP (1) | EP0156305B1 (ko) |
JP (1) | JPS60202571A (ko) |
KR (1) | KR890005234B1 (ko) |
DE (1) | DE3586363T2 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3934215A1 (de) * | 1989-10-13 | 1991-04-18 | Rheydt Kabelwerk Ag | Digital/analogsystem |
EP1505736A4 (en) * | 2002-05-09 | 2005-09-14 | Neuro Solution Corp | DIGITAL / ANALOG CONVERTER |
EP1928093B1 (en) * | 2002-08-26 | 2015-10-21 | Mitsubishi Denki K.K. | Waveform generation method, waveform generation program, waveform generation circuit and radar apparatus |
TWI337451B (en) * | 2006-04-03 | 2011-02-11 | Novatek Microelectronics Corp | Method and related device of source driver with reduced power consumption |
US7764213B2 (en) * | 2008-07-01 | 2010-07-27 | Microchip Technology Incorporated | Current-time digital-to-analog converter |
US8736478B2 (en) * | 2012-03-09 | 2014-05-27 | Lsi Corporation | Digital-to-analog converter |
US9793902B2 (en) * | 2016-02-19 | 2017-10-17 | Cisco Technology, Inc. | Reference-less clock and data recovery circuit |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1406877A (en) * | 1971-08-31 | 1975-09-17 | Hartmann & Braun Ag | Analogue/digital converter |
US3918046A (en) * | 1973-02-22 | 1975-11-04 | Xerox Corp | Digital to analog converter |
DE2502829A1 (de) * | 1975-01-24 | 1976-07-29 | Ego Regeltech | Digital-analog-wandler |
JPS5799821A (en) * | 1980-12-15 | 1982-06-21 | Sony Corp | Digital-to-analogue converter |
-
1984
- 1984-03-28 JP JP59058231A patent/JPS60202571A/ja active Granted
-
1985
- 1985-03-21 EP EP85103294A patent/EP0156305B1/en not_active Expired - Lifetime
- 1985-03-21 DE DE8585103294T patent/DE3586363T2/de not_active Expired - Fee Related
- 1985-03-25 US US06/715,258 patent/US4571572A/en not_active Expired - Fee Related
- 1985-03-26 KR KR8501988A patent/KR890005234B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE3586363D1 (de) | 1992-08-27 |
EP0156305A2 (en) | 1985-10-02 |
JPH0466134B2 (ko) | 1992-10-22 |
US4571572A (en) | 1986-02-18 |
EP0156305A3 (en) | 1989-02-08 |
EP0156305B1 (en) | 1992-07-22 |
KR890005234B1 (en) | 1989-12-18 |
JPS60202571A (ja) | 1985-10-14 |
DE3586363T2 (de) | 1993-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB794126A (en) | Recording equipment for electrical signals | |
US4649372A (en) | Analogue to digital converter | |
JPH0522422B2 (ko) | ||
KR850007174A (ko) | 디지탈 아날로그 콘버터 | |
US4498072A (en) | A/D Converter having a self-bias circuit | |
US4201942A (en) | Data conversion system | |
US3209268A (en) | Phase modulation read out circuit | |
KR950001715A (ko) | Ad 컨버터 및 그것을 사용한 자기기록재생장치 | |
KR900005420A (ko) | Pcm 오디오데이터 기록재생장치 | |
US3723909A (en) | Differential pulse code modulation system employing periodic modulator step modification | |
DE69626244D1 (de) | Binärkodierung von Signalen und digitale Signalverarbeitung | |
SE427146B (sv) | Anordning for att endra tidbasen hos en informationssignal | |
KR860005354A (ko) | 시간정보 검출장치 | |
SU515143A1 (ru) | Устройство дл магнитной записи цифровой информации | |
SU1569813A1 (ru) | Устройство дл синхронизации канала ввода цифровой информации с магнитного носител | |
SU1332305A1 (ru) | Устройство ввода аналоговой информации в электронную вычислительную машину | |
SU830429A1 (ru) | Функциональный преобразовательНАпР жЕНи | |
SU609054A1 (ru) | Регистрирующее устройство | |
SU1352525A1 (ru) | Устройство воспроизведени цифровой информации | |
SU1569878A1 (ru) | Устройство дл цифровой магнитной записи | |
SU1564566A1 (ru) | Цифровой калибратор фазы | |
SU1453622A1 (ru) | Устройство дл усилени звука | |
JPS6124059A (ja) | Pcm音声再生装置 | |
SU1597903A1 (ru) | Способ магнитной записи-воспроизведени цифровой информации и устройство дл его осуществлени | |
SU909685A1 (ru) | Устройство дл записи и воспроизведени цифровой информации на магнитном носителе |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19981012 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |