KR840007217A - 엘리베이터 시스템 - Google Patents
엘리베이터 시스템 Download PDFInfo
- Publication number
- KR840007217A KR840007217A KR1019830005777A KR830005777A KR840007217A KR 840007217 A KR840007217 A KR 840007217A KR 1019830005777 A KR1019830005777 A KR 1019830005777A KR 830005777 A KR830005777 A KR 830005777A KR 840007217 A KR840007217 A KR 840007217A
- Authority
- KR
- South Korea
- Prior art keywords
- car
- memory
- processor
- elevator
- buffer
- Prior art date
Links
- 238000004891 communication Methods 0.000 claims 29
- 239000000872 buffer Substances 0.000 claims 25
- 238000000034 method Methods 0.000 claims 20
- 230000004044 response Effects 0.000 claims 4
- 238000007689 inspection Methods 0.000 claims 2
- 230000000737 periodic effect Effects 0.000 claims 2
- 230000005540 biological transmission Effects 0.000 claims 1
- 235000014121 butter Nutrition 0.000 claims 1
- 230000000977 initiatory effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B66—HOISTING; LIFTING; HAULING
- B66B—ELEVATORS; ESCALATORS OR MOVING WALKWAYS
- B66B1/00—Control systems of elevators in general
- B66B1/02—Control systems without regulation, i.e. without retroactive action
- B66B1/06—Control systems without regulation, i.e. without retroactive action electric
- B66B1/14—Control systems without regulation, i.e. without retroactive action electric with devices, e.g. push-buttons, for indirect control of movements
- B66B1/18—Control systems without regulation, i.e. without retroactive action electric with devices, e.g. push-buttons, for indirect control of movements with means for storing pulses controlling the movements of several cars or cages
Landscapes
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Indicating And Signalling Devices For Elevators (AREA)
- Elevator Control (AREA)
- Multi Processors (AREA)
Abstract
Description
Claims (20)
- 디스패처 프로세서(제1도의 32번)화 다수엘리베이터 카아(제1도, 제2B도 37번)와 통신프로세서(제1도, 제2B도의 34)간의 정보흐름을 2개의 통로로 개선시켜 전송하는 엘리베이터 시스템을 동작시키는 방법에 있어서, 통신 프로세서로 엘리베이터에 관계된 모든 통신을 초기화하는 단계(제8A도 204)와, 디스패처 프로세서와 통신프로세서로 분할되는 메모리(제1도, 제2A도의 36)를 제공하는 단계와, 디스패처 프로세서로 엘리베이터 카아에 대한 카아 모드정보(CMI)를 마련하는 단계(제17도의 378)와, CMI를 분할식 메모리에 기록(제17도의 382)하고 CMI를 수신하기 위해 통신프로세서로 분할식 메모리를 판독(제8A도의 210)해서 메모리를 억세스하는 단계와, CMI를 엘리베이터 카아로 전송하는 단계(제8B도의 208, 제12도의 280, 제18도의 438)와 엘리베이터 카아에 의한 카아 상태정보(CSI)를 마련하는 단계(제18도의 418)와, CSI를 통신프로세서로 전송하는 단계(제18도의 420)와, 통신프로세서 CSI를 기록하고(제8A도의 248) CSI를 얻기 위해 디스패처 프로세서로 분할식 메모리를 판독(제17도의 388)함으로써 메모리를 추가로 억세스하는 단계로 구성된다는 것을 특징으로 하는 방법.
- 제1항에 있어서, 버퍼에서 CMI를 판독하는 단계(제12도의 280)도 포함해서 엘리베이터 카아로 CMI를 전송하는 단계와 CMI메모리 판독단계가 완료된 후 통신프로세서에 대한 다수의 버퍼를 제공하는 단계(제1도, 제2A도의 40)와 버터에 CMI(제8A도의 210)를 저장하는 단계를 구비하고, 통신프로세서에 CSI를 전송하는 단계가 버퍼에 CMI를 저장하는 단계(제13도의 300)와 버퍼로 부터(제8A도의 248)를 판독하는 단계와 분할식 메모리에 CSI를 기록하는 단계를 포함한다는 것을 특징으로 하는 방법.
- 제2항에 있어서, CMI를 인터페이스로 전송하는 (제12도의 280번) 제1단계를 포함해서 CMI를 엘리베이터 카아로 전송하는 단계와, CSI를 인터페이스에 전송하는 제18도의 420번) 제1단계와 CSI를 버퍼에 저장하는(제13도의 300번)단계를 포함해서 CSI를 통신프로세서에 전송하는 단계를 구비해서, 통신프로세서와 다수의 엘리베이터 카아사이에 인터페이스(제1도의 46번, 제2A도의 46번 46′번)를 제공하는 단계로 구성된다는 것을 특징으로 하는 방법.
- 제2항 또는 제3항에 있어서, 메모리억세스의 속성을 지시하도록 조합식 프로세서에 의해 설정되는 디스패처 프로세서 및 통신프로세서의 세마포오르를 제공하는 단계(제15도)를 구비하고, 상기 억세스단계는 자신의 세마포오르를 세트하기 전에 다른 세마포오르를 체크하는 단계(제14도의 312, 314, 324, 326)와 그리고 자신의 세마포오르를 세트하는 단계(제14도의 336 또는 334)와 검사단계에서 메모리동작에 관한 전위충돌이 검출되지 않을 때 메모리를 억세스하는 단계를 포함한다는 것을 특징으로 하는 방법.
- 제4항에 있어서, 상기 세마포오르를 설정하는 단계는 메모리 판독동작(336)과 메모리기록동작(334)을 지시하기 위해 세마포오르를 판독동작 또는 기록동작을 지시하는 값(02H 또는 01H)으로 분할식 메모리에 설정하는 단계로 구성된다는 것을 특징으로 하는 방법.
- 제3항 또는 제4항에 있어서, 디스패처 프로세서가 디스패처 프로세서 세마포오르를 분할식 메모리에 기록하고 있을 때(334)와 분할식 메모리를 판독하는 때를 지시하는 값으로 설정하는 단계와, 분할식 메모리에 대한 기록 및 판독 동작 수행되기전 다른 프로세서의 세마포오르를 검사하는 단계와, 수행하려는 메모리동작과 다른 세마포오르의 값으로 지시되는 메모리동작사이에 전위충돌이 존재하는지를 판단하는 단계(제14도의 326,318,326-328)와, 전위충돌이 존재하지 않을 때 수행하려는 메모리동작으로 진행시키는 단계(318Y, 328Y)로 구성된다는 것을 특징으로 하는 방법.
- 제6항에 있어서, 디스패처 프로세서와 통신프로세서의 세마포오드를 설정하는 단계는 조합식 엘리베이터 카아를 세마포오르의 값으로 지시하는 단계(제15도, 제16도의 350,354)를 포함한다는 것을 특징으로 하는 방법.
- 제4항에 있어서, 세마포오르를 설정하는 단계는 식별된 엘리베이터 카아에 대해서만 메모리 기록동작 및 메모리 판독동작을 지시하는 세마포오르를 설정하는 단계(제16도의 362,364,366,372,374,376)를 포함한다는 것을 특징으로 하는 방법.
- 제4항에 있어서, 분할식 메모리, 디스패처프로세서, 통신프로세서사이에 공동비스(제2A도의 78)를 제공하는 단계와, 수반되는 검사단계와, 검사단계에서 검출된 메모리동작에 전위충돌이 없을 때 비스를 고정시키는 추가적 단계(제14도의 320)와, 제2시간동안 다른 세마포오르를 검사하는 단계(제14도의 322,324)와, 전위충돌이 제2검사단계에서 검출되며 자신의 세마포오르를 설정하지 않고 비스를 고정시키지 않는 단계(330)와, 한편 비스를 (제14도의 338)를 고정시키지 않는 추가적 단계를 수반하는 세트단계를 수행하는 단계(336 또는 334)를 포함한다는 것을 특징으로 하는 방법.
- 제4항에 있어서, 인터페이스가 정보를 엘리베이터 카아로 전송할 준비가 되었을 때 통신프로세서에 대한 세1신호를 제공하는 단계와, 식별된 엘리베이터 카아를 폴링하는 단계를 구비하고 통신프로세서에 카아상태정보를 전송하는 상기 단계는 식별된 엘리베이터 카아에서 인터페이스로 카아상태를 전송하는 단계와, 인터페이스가 카아상태정보를 수신할 준비가 되었을 때 통신프로세서에 대한 제2신호를 제공하는 단계와, 상기 제2신호에 응답해서 인터페이스로부터 버퍼로 카아상태정보를 송신하는 단계(제13도의 300)를 구비하고, 카아상태정보를 기록하는 메모리 억세스단계는 카아모드정보를 판독하는 단계가 수행된 후 버퍼로 부터 카아상태정보를 얻으려는 단계(제8A도의 248)를 포함한다는 것을 특징으로 하는 방법.
- 제10항에 있어서, 카아모드정보를 수신하기 위해 식별된 엘리베이터 카아를 경고하는 선택요청과 카아상태정보를 제공하기 위해 식별된 엘리베이터 카아를 요청하는 폴요청을 포함한 요청테이블을 제공하는 단계(제9도)와, 요청테이블의 상이한 요청을 예정된순서로 버퍼에 로드하는 단계(제8도의 204)를 포함한다는 것을 특징으로 하는 방법.
- 제11항에 있어서, 카아상태정보를 인터페이스에서 버퍼로 전송하는 단계는 조합식 폴 요청이 저장된 동일 버퍼에 카아상태정보를 저장한다는 것을 특징으로 하는 방법.
- 제11항 또는 제12항에 있어서, 카아모드정보를 로드하는 전송단계에서의 예정된 버퍼는 조합식 선택 요청이 저장된 버퍼와 동일하다는 것을 특징으로 하는 방법.
- 제11항에 있어서, 요청 테이블을 제공하는 단계는 폴요청(제8A도의 206Y)과 선택요청(제8A도의 206N)이 교체될 수 있도록 배열하는 단계와, 요청테이블의 요청으로 버퍼를 로드하는 단계를 포함한다는 것을 특징으로 하는 방법.
- 제11항에 있어서, 버퍼와 분할식 메모리를 요청테이블의 요청으로 로드하는 단계와 분할식 메모리에 기록록 카아상태정보를 수신하는 단계는 예정된 버퍼로드단계와 계속되는 사이클로 개시되고, 름모든 버퍼를 예정된 순서로 로드하고(제21도, 제22도)버퍼로부터 카아상태정보를 수신하는 단계(제8A도의 248)는 동일한 사이클과 순서로 진행되고, 버퍼에서 인터페이스로 통해 엘리베이터 카아로 카아모드정보를 전송하는 단계와 카아상태정보를 인터페이스에서 버퍼로 전송하는 단계는 각기 제1 및 제2신호에 응답해서 즉 주기성의 로드동작의 초기화가 이루어진후 개시단계를 로드시키지 않는 제1신호와 버퍼에서 정보를 수신하는 주기성 동작을 수신하기 전에 송신단계를 로드하는 제2신호에 의해 발생된다는 것을 특징으로 하는 방법.
- 제10항에 있어서, 통신 프로세서에 의한 억세스단계와 저장단계는 카아모드정보를 수신하기 위해 엘리베이터 카아를 선택하는 단계와, 식별된 엘리베이터 카아에 대한 선택요청으로 버퍼를 로드하는 단계를 포함해서 추가로 선택하는 단계를 포함한다는 것을 특징으로 하는 방법.
- 다수의 엘리베이터 카아(제1도와 제2B도의 37)와 상기 엘리베이터 카아의 이동을 제어하는 디스패처 프로세서(제1도와 제2A도의 32)를 구비하여 1항의 방법에 따라 동작하는 엘리베이터시스템에 있어서, 상기 디스패처 프로세서를 사용해서 엘리베이터를 폴시키고, 상기 디스패처 프로세서와 분할식 메모리(제1도와 제2A도의 36)로부터 정보를 수신하기 위해 엘리베이터 카아를 선택하는 통신프로세서(제1도와 제2A도의 34)와 상기 디스패처 프로세서와 상기 통신 프로세서와 상기 분할식 메모리를 연결하고, 상기 디스패처 프로세서와 상기 통신프로세서로 분할되는 상기 메모리를 인에이블하는 버스(제1도와 제2A도의 78)를 구비하는 것을 특징으로 하고, 상기 디스패처 프로세서가 상기 엘리베이터에 대한 카아모드정보를 마련하는 수단(제17도의 378)과 상기 분할식 메모리에 상기 카아모드정보를 기록하는 수단을 구비하는 것을 특징으로 하고, 상기 통신프로세서가 카아모드정보(제1도, 제2A도, 제2B도와 제8B도의 208)를 얻기위해 상기 분할색 메모리를 판독하는 수단(제8A도의 210)과 상기 카아모드정보를 조합색 엘리베이터 카아에 전송하는 수단을 구비하고, 상기 엘리베이터 카아가 카아상태정보를 제공하는 수단(제4도의 52)을 구비하고, 상기 통신프로세서가 엘리베이터 카아로부터 카아상태정보를 얻는 수단(제1도, 제2A도, 2B도의 40,46,50)과 상기 분할식 메모리에 상기 카아상태정보를 기록하는 수단(제1도와 2A도의 46, 제8A도의 248)을 구비하고, 상기 디스패처수단이 상기 카아상태정보를 얻기 위해 상기 분할식 메모리를 판독하는 수단(제17도의 388)을 구비한다는 것을 특징으로 하는 엘리베이터 시스템.
- 제17항에 있어서, 상기 디스패처 프로세서에 조합되고 비스가 디스패처 프로세서에 의해 억세스될 때 메모리동작의 속성을 지시하도록 설정되는 제1세마포오르와, 상기 통신프로세서에 조합되고 버스가 통신 프로세서에 의해 억세스될 때 메모리동작의 속성을 지시하도록 설정되는 제2세마포오르를 구비하는 것을 특징으로 하고, 상기 디스패처 프로세서와 상기 통신프로세서는 자신의 세마포오르를 설정하기 전에 다른 프로세서의 세마포오르를 검사하는 수단(제14도의 312)과 메모리동작에 전위충돌이 없다는 것이 감지될 때 자신의 세마포오르를 설정하고 비스를 억세스하는 수단(제14도의 336,334)을 구비한다는 것을 특징으로 하는 엘리베이터 시스템.
- 제17항 또는 제18항에 있어서, 통신 프로세서의 엘리베이터 카아간에 위치하는 인터페이스(제1도와 제2A도의 46)와, 다수의 비퍼(제1도와 제2A도의 40)와, 카아모드정보를 수신하기 위해 식별된 엘리베이터 카아를 경고하는 선택요청과 카아상태정보를 제공하기 위해 식별된 엘리베이터 카아를 요청하는 폴 요청을 구비한 요청테이블(제9도)과, 예정된 순서로 요청테이블의 상이한 요청으로 버퍼를 로드하는 수단(제8A도, 제9도)과 분할식 메모리의 적당한 카아모드정보를 조합식 선택요청과 카아모드정보의 선택요청에 대한 각 시간이 로드된 동일 버퍼로 전송하는 수단(제8A도의 210)을 구비한 상기 통신프로세서를 추가로 구비한다는 것을 특징으로 하고, 상기 인터페이스는 정보를 엘리베이터로 전송할 준비가 되었다는 것을 알리는 제1신호(제12도의 278)를 제공해서, 상기 통신수단이 상태요청 과카아모드정보에 관계된 것과 폴요청을 제1신호에 응답해서 예정된 순서로 인터페이스를 거쳐 버퍼에서 엘리베이터 카아로 전송을 개시하고 카아상태정보를 풀요청으로 식별된 엘리베이터 카아에서 인터페이스로 전송하도록 하고, 그리고 카아상태정보를 준비가 되었다는 것을 알리는 제2신호(제13도의 298)를 제공해서, 상기 통신 프로세서가 제2신호에 응답해서 인터페이스에서 예정된 비퍼로 카아상태정보를 전송하는 수단(제13도의 300)비퍼로부터 카아상태정보를 얻는 엘리베이터에서 카아상태정보를 수신하는 수단을 구비한다는 것을 특징으로 하는 엘리베이터 시스템.
- 제19항에 있어서, 카아모드정보를 상기 제1신호에 응답해서 인터페이스를 거쳐 버퍼에서 선택된 카아로 송신하는 수단(제1도와 제2B도의 48)을 구비한다는 것을 특징으로 하는 엘리베이터 시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US447059 | 1982-12-06 | ||
US447,059 | 1982-12-06 | ||
US06/447,059 US4473133A (en) | 1982-12-06 | 1982-12-06 | Elevator system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840007217A true KR840007217A (ko) | 1984-12-06 |
KR920004301B1 KR920004301B1 (ko) | 1992-06-01 |
Family
ID=23774845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830005777A KR920004301B1 (ko) | 1982-12-06 | 1983-12-06 | 엘리베이터 시스템 |
Country Status (9)
Country | Link |
---|---|
US (1) | US4473133A (ko) |
JP (1) | JPH072575B2 (ko) |
KR (1) | KR920004301B1 (ko) |
AU (1) | AU561851B2 (ko) |
BR (1) | BR8306648A (ko) |
CA (1) | CA1201827A (ko) |
ES (1) | ES8604828A1 (ko) |
FR (1) | FR2537116A1 (ko) |
GB (1) | GB2133178A (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4567560A (en) * | 1983-09-09 | 1986-01-28 | Westinghouse Electric Corp. | Multiprocessor supervisory control for an elevator system |
US4555724A (en) * | 1983-10-21 | 1985-11-26 | Westinghouse Electric Corp. | Elevator system |
JPS61273476A (ja) * | 1985-05-28 | 1986-12-03 | 三菱電機株式会社 | エレベ−タ群管理装置 |
US4683989A (en) * | 1986-02-14 | 1987-08-04 | Westinghouse Electric Corp. | Elevator communication controller |
EP0239662B1 (en) * | 1986-04-03 | 1993-03-17 | Otis Elevator Company | Two-way ring communication system for elevator group control |
US4766978A (en) * | 1987-10-16 | 1988-08-30 | Westinghouse Electric Corp. | Elevator system adaptive time-based block operation |
US4765442A (en) * | 1987-10-16 | 1988-08-23 | Westinghouse Electric Corp. | Elevator system graceful degradation of bank service |
JPH0318935A (ja) * | 1989-06-15 | 1991-01-28 | Hitachi Ltd | データリストに対するアクセスの直列化方式 |
US5255387A (en) * | 1990-04-27 | 1993-10-19 | International Business Machines Corporation | Method and apparatus for concurrency control of shared data updates and queries |
US5360952A (en) * | 1993-06-01 | 1994-11-01 | Otis Elevator Company | Local area network eleveator communications network |
US5387769A (en) * | 1993-06-01 | 1995-02-07 | Otis Elevator Company | Local area network between an elevator system building controller, group controller and car controller, using redundant communication links |
DE10056198A1 (de) * | 2000-11-13 | 2002-02-14 | Infineon Technologies Ag | Kommunikationssystem zum Austausch von Daten unter Verwendung eines zusätzlichen Prozessors |
DE112004002766B4 (de) * | 2004-02-27 | 2014-08-28 | Otis Elevator Co. | Positioniersystem für einen Aufzug |
ES2499340T3 (es) * | 2007-08-07 | 2014-09-29 | Thyssenkrupp Elevator Ag | Sistema de elevador |
US9452909B2 (en) * | 2013-10-25 | 2016-09-27 | Thyssenkrupp Elevator Ag | Safety related elevator serial communication technology |
CN109189009A (zh) * | 2018-07-26 | 2019-01-11 | 沈阳建筑大学 | 一种基于公共缓冲区的客车制造车间动态增容调度方法 |
CN113336028B (zh) * | 2021-06-30 | 2022-10-28 | 福建工程学院 | 一种电梯调度方法、系统及其在电梯消毒中的应用 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3614995A (en) * | 1969-04-24 | 1971-10-26 | Otis Elevator Co | Zoned elevator control system including an arrangement for increasing the number of cars which can respond to landing calls in any of the zones |
US4111284A (en) * | 1974-09-04 | 1978-09-05 | Westinghouse Electric Corp. | Elevator system |
US4193478A (en) * | 1977-04-26 | 1980-03-18 | Elevator Industries | Elevator control system and method |
GB1593301A (en) * | 1978-02-10 | 1981-07-15 | Express Lift Co Ltd | Control systems for lift installations |
US4246983A (en) * | 1978-03-31 | 1981-01-27 | Montgomery Elevator Company | Elevator control |
JPS5539933A (en) * | 1978-09-13 | 1980-03-21 | Nissan Motor Co Ltd | Process control device |
-
1982
- 1982-12-06 US US06/447,059 patent/US4473133A/en not_active Expired - Fee Related
-
1983
- 1983-11-25 AU AU21693/83A patent/AU561851B2/en not_active Ceased
- 1983-11-30 GB GB08332003A patent/GB2133178A/en not_active Withdrawn
- 1983-12-01 CA CA000442378A patent/CA1201827A/en not_active Expired
- 1983-12-02 BR BR8306648A patent/BR8306648A/pt not_active IP Right Cessation
- 1983-12-05 JP JP58230492A patent/JPH072575B2/ja not_active Expired - Lifetime
- 1983-12-05 ES ES527791A patent/ES8604828A1/es not_active Expired
- 1983-12-06 KR KR1019830005777A patent/KR920004301B1/ko not_active IP Right Cessation
- 1983-12-06 FR FR8319517A patent/FR2537116A1/fr not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
KR920004301B1 (ko) | 1992-06-01 |
CA1201827A (en) | 1986-03-11 |
US4473133A (en) | 1984-09-25 |
AU561851B2 (en) | 1987-05-21 |
GB2133178A (en) | 1984-07-18 |
GB8332003D0 (en) | 1984-01-04 |
ES527791A0 (es) | 1985-10-01 |
AU2169383A (en) | 1984-06-14 |
JPS59114281A (ja) | 1984-07-02 |
FR2537116A1 (fr) | 1984-06-08 |
ES8604828A1 (es) | 1985-10-01 |
BR8306648A (pt) | 1984-07-10 |
JPH072575B2 (ja) | 1995-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840007217A (ko) | 엘리베이터 시스템 | |
US4282572A (en) | Multiprocessor memory access system | |
US4404628A (en) | Multiprocessor system | |
EP0842470A1 (en) | Protocol for arbitrating access to a shared memory area using historical state information | |
US6026448A (en) | Method and means for exchanging messages, responses and data between different computer systems that require a plurality of communication paths between them | |
KR930014077A (ko) | 자원의 이용가능도에 의거한 아비트레이션 방법 및 장치 | |
US4611275A (en) | Time sharing device for access to a main memory through to a single bus connected between a central computer and a plurality of peripheral computers | |
KR890015145A (ko) | 데이타 처리 시스템에 있어서의 진단시스템 | |
KR900000776A (ko) | 주변 제어기와 어댑터 인터페이스 | |
KR900016876A (ko) | 공통 버스제어방법 및 시스템 | |
KR900005287A (ko) | 데이타 제어 장치 및 그것을 사용하는 시스템 | |
KR100785263B1 (ko) | 공유 메모리를 사용하여 프로세서간 통신을 제공하는 방법 및 장치 | |
US20010016922A1 (en) | Emulator and method of emulation for testing a system | |
KR20050075642A (ko) | 효율적으로 버스를 사용하는 방법 | |
KR19990055450A (ko) | 듀얼포트 메모리를 사용하는 프로세서의 인터페이스 장치 | |
KR920003174B1 (ko) | 메모리 액세스 콘트롤러 | |
US20030172225A1 (en) | Single port ram presented as multiport RAM | |
KR900016872A (ko) | 메모리 용량이 확장 가능한 데이타 처리 장치 | |
KR900003590B1 (ko) | 원 보드 메모리의 듀얼 포트 제어회로 | |
KR20060037787A (ko) | 멀티 프로세서 장치의 직접 메모리 액세스를 위한 글루로직 회로 | |
JPS6155704B2 (ko) | ||
KR0150068B1 (ko) | 데이터 큐 모듈 및 그 제어방법 | |
KR100298234B1 (ko) | 다수의서브시스템간통신방법및그장치 | |
KR960007835B1 (ko) | 다중 프로세서의 공통 메모리 억세스 장치 | |
JPS5844419Y2 (ja) | デ−タチャネル装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19831206 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19881117 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19831206 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19910826 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19920430 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19920820 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19921030 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19921030 End annual number: 3 Start annual number: 1 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |