Nothing Special   »   [go: up one dir, main page]

KR20200115925A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20200115925A
KR20200115925A KR1020190036868A KR20190036868A KR20200115925A KR 20200115925 A KR20200115925 A KR 20200115925A KR 1020190036868 A KR1020190036868 A KR 1020190036868A KR 20190036868 A KR20190036868 A KR 20190036868A KR 20200115925 A KR20200115925 A KR 20200115925A
Authority
KR
South Korea
Prior art keywords
area
fan
display area
disposed
data
Prior art date
Application number
KR1020190036868A
Other languages
English (en)
Inventor
정민재
박경순
채종철
장재용
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190036868A priority Critical patent/KR20200115925A/ko
Priority to JP2020024889A priority patent/JP7537880B2/ja
Priority to US16/810,041 priority patent/US11158267B2/en
Priority to EP20164283.2A priority patent/EP3716002B1/en
Priority to CN202010218004.2A priority patent/CN111755476A/zh
Publication of KR20200115925A publication Critical patent/KR20200115925A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/026Details of the structure or mounting of specific components
    • H04M1/0266Details of the structure or mounting of specific components for a display module assembly
    • H01L27/3276
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1633Constructional details or arrangements of portable computers not specific to the type of enclosures covered by groups G06F1/1615 - G06F1/1626
    • G06F1/1637Details related to the display arrangement, including those related to the mounting of the display in the housing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/3258
    • H01L27/3262
    • H01L27/3272
    • H01L51/5203
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Power Engineering (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 장치는 영상을 표시하는 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 장치는 상기 비표시 영역에 배치되고, 상기 표시 영역에 배열된 복수의 데이터 라인들에 대응하는 순서대로 배열된 복수의 출력 단자들을 포함하는 데이터 구동 회로, 상기 표시 영역의 제1 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 데이터 구동 회로의 일측 단부와 인접한 영역에 배치된 제1 콘택부와 연결된 제2 단부를 포함하는 제1 팬아웃 라인, 상기 표시 영역의 제2 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 제2 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 제2 팬아웃 라인 및 상기 비표시 영역 및 상기 표시 영역에 배치되고, 상기 제1 콘택부와 연결된 제1 단부 및 상기 제1 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 우회 팬아웃 라인을 포함한다.

Description

표시 장치{DISPLAY APPARATUS}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 제조 비용을 줄이기 위한 표시 장치에 관한 것이다.
최근 들어, 기술의 발전에 힘입어 소형, 경량화 되면서 성능은 더욱 뛰어난 디스플레이 제품들이 생산되고 있다. 지금까지 디스플레이 장치에는 기존 브라운관 텔레비전(cathode ray tube: CRT)이 성능이나 가격 면에서 많은 장점을 가지고 널리 사용되었으나, 소형화 또는 휴대성의 측면에서 CRT의 단점을 극복하고, 소형화, 경량화 및 저전력 소비 등의 장점을 갖는 표시 장치, 예를 들면 플라즈마 표시 장치, 액정 표시 장치 및 유기 발광 표시 장치 등이 주목을 받고 있다.
상기 표시 장치는 영상이 표시되는 표시 영역과 이를 둘러싸는 비표시 영역인 주변 영역을 포함한다. 베젤리스(bezel-less) 디스플레이 또는 인피니티(infinity) 디스플레이 등의 상기 주변 영역을 축소한 표시 장치의 수요 증가와 함께, 상기 표시 영역의 모서리가 둥근 형태 등의 다양한 형상의 표시 장치를 개발하고 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 팬아웃 라인들의 배열을 개선하여 데이터 구동 회로의 개발 비용을 절감하기 위한 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 복수의 데이터 라인들이 배열된 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 장치는 상기 비표시 영역에 배치되고, 상기 복수의 데이터 라인들에 데이터 전압을 상기 복수의 데이터 라인들의 배열 순서대로 출력하는 복수의 출력 단자들을 포함하는 데이터 구동 회로, 상기 비표시 영역에 배치되고, 상기 표시 영역의 제1 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 데이터 구동 회로의 일측 단부와 인접한 영역에 배치된 제1 콘택부와 연결된 제2 단부를 포함하는 제1 팬아웃 라인, 상기 비표시 영역에 배치되고, 상기 표시 영역의 제2 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 제2 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 제2 팬아웃 라인, 및 상기 비표시 영역 및 상기 표시 영역에 배치되고, 상기 제1 콘택부와 연결된 제1 단부 및 상기 제1 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 우회 팬아웃 라인을 포함한다.
본 발명의 일 실시예에 있어서, 상기 비표시 영역은 상기 표시 영역의 제2 영역에 대해서 제1 방향으로 확장된 제1 비표시 영역 및 상기 표시 영역의 외측 가장자리를 둘러싸는 제2 비표시 영역을 포함하고, 상기 제1 팬아웃 라인, 상기 제2 팬아웃 라인 및 상기 우회 팬아웃 라인은 상기 제1 비표시 영역에 배치된다.
본 발명의 일 실시예에 있어서, 상기 제1 팬아웃 라인은 상기 데이터 구동 회로의 길이 방향에 대해 수직 방향으로 연장되고 상기 길이 방향으로 절곡된다.
본 발명의 일 실시예에 있어서, 상기 제2 팬아웃 라인의 제2 단부는 제2 콘택부를 통해 상기 제2 영역에 배열된 데이터 라인의 단부와 연결되고, 상기 제2 콘택부는 상기 제2 영역의 외측 가장자리에 대응하는 제2 비표시 영역에 배치된다.
본 발명의 일 실시예에 있어서, 상기 우회 팬아웃 라인의 제2 단부는 제3 콘택부를 통해 상기 제1 영역에 배열된 데이터 라인의 단부와 연결되고, 상기 제3 콘택부는 상기 제1 영역의 외측 가장자리에 대응하는 제2 비표시 영역에 배치된다.
본 발명의 일 실시예에 있어서, 상기 제1 비표시 영역은 상기 데이터 구동 회로와 상기 표시 영역의 제2 영역 사이에 배치된 팬아웃 영역을 포함하고, 상기 표시 영역의 제2 영역과 인접한 상기 팬아웃 영역에는 제2 팬아웃 라인과 상기 우회 팬아웃 라인이 교대로 배치된다.
본 발명의 일 실시예에 있어서, 상기 표시 영역의 제2 영역과 인접한 상기 팬아웃 영역에는 상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인과 중첩하는 전원 전압 라인이 배치된다.
본 발명의 일 실시예에 있어서, 복수의 제1 팬아웃 라인들 중 일부는 제1 절연층 상에 배치되고, 나머지 일부는 상기 제1 절연층 상에 배치된 제2 절연층 상에 배치된다.
본 발명의 일 실시예에 있어서, 복수의 제2 팬아웃 라인들 중 일부는 제1 절연층 상에 배치되고, 나머지 일부는 상기 제1 절연층 상에 배치된 제2 절연층 상에 배치된다.
본 발명의 일 실시예에 있어서, 상기 데이터 라인 및 상기 전원 전압 라인은 상기 제2 절연층 상에 배치된 제3 절연층 상에 배치된다.
본 발명의 일 실시예에 있어서, 상기 우회 팬아웃 라인은 상기 제3 절연층 상에 배치된 제4 절연층 상에 배치된다.
본 발명의 일 실시예에 있어서, 상기 팬아웃 영역은 상기 데이터 구동 회로와 인접한 제1 팬아웃 영역 및 상기 표시 영역과 인접한 제2 팬아웃 영역을 포함하고, 상기 제1 팬아웃 영역과 상기 제2 팬아웃 영역 사이에 벤딩 영역을 포함한다.
본 발명의 일 실시예에 있어서, 상기 제1 콘택부는 상기 데이터 구동 회로와 상기 벤딩 영역 사이에 배치된다.
본 발명의 일 실시예에 있어서, 상기 제1 콘택부는 상기 벤딩 영역과 상기 표시 영역 사이에 배치된다.
본 발명의 일 실시예에 있어서, 상기 표시 영역에 배열된 상기 우회 팬아웃 라인은 상기 데이터 라인들 사이에 배치되는 직선부와 상기 데이터 라인들과 교차하는 교차부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 영역은 모서리가 둥근 사각형 형태이며, 상기 제1 영역은 상기 모서리가 둥근 영역에 대응하고, 상기 제2 영역은 상기 표시 영역의 중앙 영역에 대응한다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 표시 영역에 배치된 트랜지스터 및 상기 트랜지스터 상에 배치되고, 상기 트랜지스터와 연결된 제1 전극, 상기 제1 전극 상에 배치된 발광층 및 상기 발광층 상에 배치된 제2 전극을 포함하는 유기 발광 다이오드를 더 포함한다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 복수의 데이터 라인들이 배열된 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 장치는 상기 비표시 영역에 배치되고, 상기 복수의 데이터 라인들에 데이터 전압을 상기 복수의 데이터 라인들의 배열 순서대로 출력하는 복수의 출력 단자들을 포함하는 데이터 구동 회로, 상기 비표시 영역에 배치되고, 상기 표시 영역의 제1 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 데이터 구동 회로의 일측 단부와 인접한 영역에 배치된 제1 콘택부와 연결된 제2 단부를 포함하는 제1 팬아웃 라인, 상기 비표시 영역에 배치되고, 상기 표시 영역의 제2 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 제2 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 제2 팬아웃 라인, 상기 비표시 영역 및 상기 표시 영역에 배치되고, 상기 제1 콘택부와 연결된 제1 단부 및 상기 제1 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 우회 팬아웃 라인, 및 상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인 사이에 배치되고 상 상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인과 중첩하는 차폐 전극을 포함한다.
본 발명의 일 실시예에 있어서, 상기 제2 팬아웃 라인의 제2 단부는 제2 콘택부를 통해 상기 제2 영역에 배열된 데이터 라인의 단부와 연결되고, 상기 제2 콘택부는 상기 제2 영역의 외측 가장자리에 대응하는 비표시 영역에 배치된다.
본 발명의 일 실시예에 있어서, 상기 우회 팬아웃 라인의 제2 단부는 제3 콘택부를 통해 상기 제1 영역에 배열된 데이터 라인의 단부와 연결되고, 상기 제3 콘택부는 상기 제1 영역의 외측 가장자리에 대응하는 비표시 영역에 배치된다.
본 발명의 실시예들에 따르면, 상기 데이터 구동 회로에 배열된 출력 단자의 배열 순서를 상기 표시 영역에 배열된 데이터 라인의 배열 순서와 동일하게 설계할 수 있으므로 신규 데이터 구동 회로의 개발 비용을 절감할 수 있다. 또한, 상기 팬아웃 영역에 배열되는 상기 팬아웃 라인들을 서로 다른 적어도 2 층으로 형성하고, 상기 우회 팬아웃 라인들은 상기 팬아웃 라인들과 다른 층인 소스 금속층으로 형성함으로써 신호 라인들을 부분적으로 중첩하여 배열함으로써 상기 팬아웃 영역의 사이즈를 줄일 수 있다.
다만, 본 발명의 효과는 상기 효과들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 부분 확대 평면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 팬아웃 영역에 배열된 신호 라인들을 설명하기 위한 평면도이다.
도 4는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 5는 본 발명의 일 실시예에 따른 표시 장치의 부분 확대 평면도이다.
도 6은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이다.
도 7a는 도 6의 전자 기기가 텔레비전으로 구현된 일 예를 나타내는 도면이다.
도 7b는 도 6의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 상기 표시 장치(1000)는 영상이 표시 되는 표시 영역(DA) 및 상기 표시 영역(DA)에 인접하고 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)을 포함한다.
상기 표시 영역(DA)은 제1 방향(D1) 및 상기 제1 방향(D1)과 수직한 제2 방향(D2)으로 형성된 평면상에 모서리가 둥근 직사각형 형태로 형성될 수 있다.
상기 표시 영역(DA)은 상기 제1 방향(D1)으로 연장된 중앙 선(CT)을기준으로 좌우 대칭인 제1 측 영역(LA)과 제2 측 영역(RA)을 포함한다. 상기 제1 및 제2 측 영역들(LA, RA) 각각은 제1 영역(A1) 및 제2 영역(A2)을 포함한다. 상기 제1 영역들(A1)은 상기 표시 영역(DA) 중 둥근 모서리에 대응하는 영역이고, 상기 제2 영역들(A2)은 상기 표시 영역(DA) 중 중앙 영역에 대응하는 영역이다.
상기 표시 영역(DA)에는, 영상을 표시하기 위해 매트릭스 형태로 배치되고 박막 트랜지스터를 포함하는 복수의 화소들, 상기 화소들과 전기적으로 연결되는 복수의 데이터 라인들(DL1,..., DLM) 및 상기 복수의 데이터 라인들(DL1,..., DLM)과 교차하는 복수의 게이트 라인들을 포함할 수 있다.
상기 복수의 데이터 라인들(DL1,..., DLM)은 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 상기 복수의 게이트 라인들은 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다.
상기 제1 측 영역(LA)에는 제1 내지 제m 데이터 라인들(DL1,..., DLm)이 배열되고, 상기 제2 측 영역(RA)에는 제m+1 내지 제M 데이터 라인들(DLm+1,..., DLM)이 배열될 수 있다.
상기 제1 측 영역(LA)의 제1 영역(A1)에는 상기 제1 내지 제m 데이터 라인들(DL1,..., DLm) 중 제1 내지 제k 데이터 라인들(DL1,..., DLk)이 배열되고, 상기 제1 측 영역(LA)의 제2 영역(A2)에는 제k+1 내지 제m 데이터 라인들(DLk+1,..., DLm)이 배열될 수 있다.
상기 제2 측 영역(RA)의 제1 영역(A1)에는 상기 제m+1 내지 제M 데이터 라인들(DLm+1,..., DLM) 중 제m+1 내지 제q 데이터 라인들(DLm+1,..., DLq)이 배열되고, 상기 제2 측 영역(RA)의 제2 영역(A2)에는 제q+1 내지 제M 데이터 라인들(DLq+1,..., DLM)이 배열될 수 있다. 여기서, k, m, q 및 M 은 k < m < q < M 와 같은 자연수이다.
상기 표시 영역(DA)은 복수의 우회 팬아웃 라인들(CL1,..., CLk 및 CLq+1,..., CLM)이 배열된 우회 라인 영역(CLA)을 포함한다. 복수의 우회 팬아웃 라인들(CL1,..., CLk 및 CLq+1,..., CLM) 각각은 데이터 라인들 사이에 배치되는 직선부(a)와 상기 데이터 라인들과 교차하는 교차부(b)를 포함할 수 있다.
상기 복수의 우회 팬아웃 라인들(CL1,..., CLk)은 상기 제1 측 영역(LA)의 제1 영역(A1)에 배열된 상기 제1 내지 제k 데이터 라인들(DL1,..., DLk)과 해당하는 복수의 팬아웃 라인들을 연결한다.
또한, 상기 복수의 우회 팬아웃 라인들(CLq+1,..., CLM)은 상기 제2 측 영역(RA)의 제1 영역(A1)에 배열된 상기 제q+1 내지 제M 데이터 라인들(DLq+1,..., DLM)과 해당하는 복수의 팬아웃 라인들을 연결한다.
상기 주변 영역(PA)은 제1 비표시 영역(NDA1) 및 제2 비표시 영역(NDA2)을 포함할 수 있다.
상기 제1 비표시 영역(NDA1)은 상기 표시 영역(DA)의 중앙 영역에 대해서 제1 방향(D1)으로 확장된다. 예를 들면, 상기 제1 비표시 영역(NDA1)은 상기 표시 영역(DA) 중 상기 제2 영역들(A2)로부터 확장된 영역을 포함할 수 있다. 상기 제1 비표시 영역(NDA1)은 패드 영역(PDA) 및 팬아웃 영역(FOA)을 포함한다.
상기 패드 영역(PDA)은 데이터 구동 회로(DIC)가 실장되는 영역으로,상기 데이터 구동 회로(DIC)의 단자들과 접촉되는 복수의 패드들이 배열될 수 있다.
상기 팬아웃 영역(FOA)은 상기 데이터 구동 회로(DIC)의 출력 단자들과 상기 표시 영역(DA)의 복수의 데이터 라인들(DL1,.., DLM)을 연결하는 복수의 팬아웃 라인들이 배열될 수 있다.
일 실시예에서, 상기 팬아웃 영역(FOA)은 상기 데이터 구동 회로(DIC)와 인접한 제1 팬아웃 영역(FOA1) 및 상기 표시 영역(DA)과 인접한 제2 팬아웃 영역(FOA2)을 포함하고, 상기 제1 팬아웃 영역(FOA1)과 상기 제2 팬아웃 영역(FOA2) 사이에 벤딩 영역(BA)이 정의될 수 있다. 상기 벤딩 영역(BA)은 모듈 조립 공정에서 상기 표시 장치의 후면 측으로 벤딩되는 영역이다.
상기 팬아웃 영역(FOA)에 형성된 복수의 팬아웃 라인들은 상기 표시 영역(DA)의 복수의 데이터 라인들(DL1,..., DLM)과 연결될 수 있다.
상기 제1 측 영역(LA)의 제1 영역(A1)에 배열된 상기 제1 내지 제k 데이터 라인들(DL1,..., DLk)은 복수의 우회 팬아웃 라인들(CL1,..., CLk)을 통해 해당하는 팬아웃 라인들과 연결되고, 상기 제1 측 영역(LA)의 제2 영역(A2)에 배열된 상기 제k+1 내지 제m 데이터 라인들(DLk+1,..., DLm)은 해당하는 팬아웃 라인들과 바로 연결될 수 있다.
상기 제2 측 영역(RA)의 제1 영역(A1)에 배열된 상기 제q+1 내지 제M 데이터 라인들(DL1q+1,..., DLM)은 복수의 우회 팬아웃 라인들(CLq+1,..., CLM)을 통해 해당하는 팬아웃 라인들과 연결되고, 상기 제2 측 영역(RA)의 제2 영역(A2)에 배열된 상기 제m+1 내지 제q 데이터 라인들(DLm+1,..., DLq)은 해당하는 팬아웃 라인들과 바로 연결될 수 있다.
상기 제2 비표시 영역(NDA2)은 상기 표시 영역(DA)의 외측 가장자리를 둘러싼다.
상기 제2 비표시 영역(NDA2)에는 상기 데이터 라인들과 상기 우회 팬아웃 라인들을 연결하는 복수의 콘택부들이 배치될 수 있고, 또한, 상기 팬아웃 라인들과 바로 연결되는 상기 데이터 라인들을 연결하는 복수의 콘택부들이 배치될 수 있다. 또한, 일 실시예에서, 상기 제2 비표시 영역(NDA2)에는 복수의 게이트 라인들을 구동하는 복수의 게이트 신호들을 생성하는 게이트 구동 회로가 집적되어 배치될 수 있다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 부분 확대 평면도이다.
일 실시예에서, 상기 표시 장치는 제1 내지 제2880 데이터 라인들을 포함하고, 데이터 구동 회로(DIC)는 상기 제1 내지 제2880 데이터 라인들 각각에 대응하는 데이터 전압을 출력하는 제1 내지 제 2880 출력 단자들을 포함할 수 있다.
도 1 및 도 2를 참조하면, 상기 표시 영역(DA)의 제1 측 영역(LA)과 상기 제2 측 영역(RA)은 상기 표시 영역(DA)의 중앙 선(CT)을 기준으로 좌우 대칭을 이룬다. 이에, 상기 표시 영역(DA)의 제1 내지 제2880 데이터 라인들 중 상기 제1 측 영역(LA)에 배열된 제1 내지 제1440 데이터 라인들(DL1,..., DL1440)과 상기 제1 및 제2 비표시 영역(NDA1, NDA2)에 배열된 복수의 신호 라인들과의 배열 관계 및 연결 관계를 설명한다.
상기 표시 영역(DA)의 상기 제1 영역(A1)에는 제1 내지 제720 데이터 라인들(DL1,..., DL720)이 제2 방향(D2)을 따라 순차적으로 배열되고, 상기 표시 영역(DA)의 상기 제2 영역(A2)에는 제721 내지 제1440 데이터 라인들(DL721,..., DL1440)이 상기 제2 방향(D2)을 따라 순차적으로 배열된다.
상기 제1 비표시 영역(NDA1)의 패드 영역(PDA)에는 데이터 구동 회로(DIC)가 실장된다. 상기 데이터 구동 회로(DIC)는 상기 표시 영역(DA)의 제1 내지 제1440 데이터 라인들(DL1,..., DL1440) 각각에 해당하는 데이터 전압을 출력하는 제1 내지 제1440 출력 단자들(T1,..., T1440)을 포함한다. 상기 제1 내지 제1440 출력 단자들(T1,..., T1440)은 상기 제2 방향(D2)을 따라서 순차적으로 배열된다.
상기 제1 비표시 영역(NDA1)은 상기 패드 영역(PDA)과 상기 표시 영역(DA) 사이에 제1 팬아웃 영역(FOA1), 제2 팬아웃 영역(FOA2) 및 벤딩 영역(BA)을 포함할 수 있다.
상기 제1 팬아웃 영역(FOA1)에는 상기 제1 영역(A1)에 배열된 제1 내지 제720 데이터 라인들(DL1,.., DL720)에 대응하는 제1 내지 제720 팬아웃 라인들(F1,..., F720), 상기 제2 영역(A2)에 배열된 제721 내지 제1440 데이터 라인들(DL721,.., DL1440)에 대응하는 제721 내지 제1440 팬아웃 라인들(F721,..., F1440) 및 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)이 배열된다.
상기 제1 내지 제720 팬아웃 라인들(F1,..., F720)은 상기 데이터 구동 회로(DIC)의 제1 내지 제720 출력 단자들(T1,..., T720)에 각각 연결된다.
상기 제721 내지 제1440 팬아웃 라인들(F721,..., F1440)은 상기 데이터 구동 회로(DIC)의 제721 내지 제1440 출력 단자들(T721,..., T1440)에 각각 연결된다.
상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)은 상기 데이터 구동 회로(DIC)의 일측 단부와 인접한 영역, 즉, 제1 출력 단자(T1)에 인접한 영역으로 순차적으로 연장되어 배열된다. 도 2에 도시된 바와 같이, 상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)은 상기 데이터 구동 회로(DIC)의 길이 방향(D2)에 대해 수직 방향(D1)으로 연장되고 상기 길이 방향(D2)으로 절곡된다.
상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)의 제1 단부들은 상기 데이터 구동 회로(DIC)의 제1 내지 제720 출력 단자들(T1,..., T720)에 각각 연결되고, 제2 단부들은 상기 데이터 구동 회로(DIC)의 일측 단부와 인접한 영역에 형성된 복수의 제1 콘택부들(CP1)에 각각 연결된다.
상기 제721 내지 제1440 데이터 라인들(DL721,..., DL1440)에 대응하는 제721 내지 제1440 팬아웃 라인들(F721,.., F1440)은 상기 표시 영역(DA) 측으로 연장된다.
상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440)의 제1 단부들은 상기 데이터 구동 회로(DIC)의 제721 내지 제1440 출력 단자들(T721,..., T1440)에 각각 연결되고, 제2 단부들은 상기 표시 영역(DA)의 제2 영역(A2)과 인접한 제2 비표시 영역(NDA2)에 형성된 복수의 제2 콘택부들(CP2)에 각각 연결된다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)과 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)을 각각 연결한다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)의 제1 단부들은 상기 복수의 제1 콘택부들(CP1)과 각각 연결되고, 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)의 제2 단부들은 복수의 제3 콘택부들(CP3)을 통해 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)의 단부들과 각각 연결된다. 상기 복수의 제3 콘택부들(CP3)은 상기 표시 영역(DA)의 상기 제1 영역(A1)과 인접한 상기 제2 비표시 영역(NDA2)에 형성된다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제1 팬아웃 영역(FOA1)에 형성된 상기 복수의 제1 콘택부들(CP1)로부터 연장되고, 상기 벤딩 영역(BA) 및 상기 제2 팬아웃 영역(FOA2)을 통과하고, 상기 표시 영역(DA)의 제1 및 제2 영역들(A1, A2)을 우회하여 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)의 단부들에 연결된다.
상기 벤딩 영역(BA) 및 상기 제2 팬아웃 영역(FOA2)에서, 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440)과 교대로 배열될 수 있다.
예를 들면, 제2 우회 팬아웃 라인(CL2)은 제1440 팬아웃 라인(F1440) 및 제1439 팬아웃 라인(F1439) 사이에 배열될 수 있다. 그리고, 제720 우회 팬아웃 라인(CL720)은 제721 팬아웃 라인(F721) 및 제722 팬아웃 라인(F722) 사이에 배열될 수 있다.
상기 제2 팬아웃 영역(FOA2)에는 상기 제2 방향으로 연장된 차폐 전극이 배치될 수 있다. 상기 차폐 전극은 표시 영역(DA)에 배열되는 유기 발광 다이오드를 구동하기 위한 전원 전압(EVVDD)을 전달하는 전원 전압 라인(VL)일 수 있다. 상기 전원 전압 라인(VL)은 상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440) 및 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)과 다른 금속층으로 형성될 수 있다.
일 실시예에서, 상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)은 서로 다른 층인 제1 게이트 금속층 및 제2 게이트 금속층으로 형성될 수 있다. 예를 들면, 홀수 번째 팬아웃 라인은 제1 게이트 금속층으로 형성될 수 있고, 짝수 번째 팬아웃 라인은 제2 게이트 금속층으로 형성될 수 있다.
상기 제1 내지 제1440 데이터 라인들(DL1,..., DL1440)은 제1 및 제2 게이트 금속층들과 다른 제1 소스 금속층으로 형성될 수 있다.
상기 전원 전압 라인(VL)은 상기 제1 소스 금속층으로 형성될 수 있다.
상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)과 교차하여 배열되는 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제1 소스 금속층과 다른 제2 소스 금속층으로 형성될 수 있다.
상기 전원 전압 라인(VL)은 상기 제1 및 제2 게이트 금속층들로 형성된 팬아웃 라인들과 상기 제2 소스 금속층으로 형성된 우회 팬아웃 라인들 사이에 중첩하여 배치됨으로써 팬아웃 라인과 우회 팬아웃 라인 사이의 전기적 커플링을 차폐할 수 있다.
일 실시예에 따르면, 상기 팬아웃 영역 중 상기 데이터 구동 회로와 인접한 팬아웃 영역에서 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들이 교차하여 배열됨으로써 상기 데이터 구동 회로에 배열된 출력 단자의 배열 순서를 상기 표시 영역에 배열된 데이터 라인의 배열 순서와 동일하게 설계할 수 있으므로 신규 데이터 구동 회로의 개발 비용을 절감할 수 있다. 또한, 상기 표시 영역과 인접한 팬아웃 영역에서 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들을 교차 없이 재정렬함으로써 신호 라인들을 중첩하여 배열함으로써 배열 간격을 줄일 수 있다. 또한, 상기 팬아웃 라인들을 서로 다른 적어도 2 층으로 형성하고, 또한, 상기 우회 팬아웃 라인들은 상기 팬아웃 라인들과 다른 층인 소스 금속층으로 형성함으로써 신호 라인들을 부분적으로 중첩하여 배열함으로써 배열 간격을 줄일 수 있다. 이에 따라서 상기 표시 영역과 인접한 팬아웃 영역 즉, 비표시 영역의 사이즈를 줄일 수 있으므로 표시 장치의 표시 품질을 향상시킬 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 팬아웃 영역에 배열된 신호 라인들을 설명하기 위한 평면도이다. 도 4는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 3 및 도 4를 참조하면, 상기 표시 장치는 표시 영역(DA), 제1 비표시 영역(NDA1) 및 제2 비표시 영역(NDA2)을 포함한다.
상기 표시 장치는 베이스 기판(100)을 포함하고, 상기 베이스 기판(100)의 표시 영역(DA)에는 박막 트랜지스터(TFT) 및 상기 박막 트랜지스터(TFT)와 연결된 유기 발광 다이오드(OLED, 180)가 배치될 수 있다.
상기 베이스 기판(100)은 투명한 또는 불투명한 재료로 구성될 수 있다. 예를 들면, 상기 베이스 기판(100)은 석영 기판, 합성 석영(synthetic quartz) 기판, 불화칼슘 기판, 불소가 도핑된 석영(F-doped quartz) 기판, 소다라임(sodalime) 유리 기판, 무알칼리(non-alkali) 유리 기판 등을 포함할 수 있다. 선택적으로, 상기 베이스 기판(100)은 연성을 갖는 투명 수지 기판으로 이루어질 수도 있다. 상기 베이스 기판(100)으로 이용될 수 있는 투명 수지 기판의 예로는 폴리이미드 기판을 들 수 있다. 이러한 경우, 상기 폴리이미드 기판은 제1 폴리이미드층, 배리어 필름층, 제2 폴리이미드층 등으로 구성될 수 있다. 예를 들면, 상기 폴리이미드 기판은 경질의 유리 기판 상에 제1 폴리이미드층, 배리어 필름층 및 제2 폴리이미드층이 적층된 구성을 가질 수 있다.
버퍼층(110)은 상기 베이스 기판(100)으로부터 금속 원자들이나 불순물들이 확산되는 현상을 방지할 수 있으며, 후술할 액티브 패턴(ACT)을 형성하기 위한 결정화 공정 동안 열의 전달 속도를 조절하여 실질적으로 균일한 액티브 패턴(ACT)을 수득하게 할 수 있다. 또한, 상기 버퍼층(110)은 상기 베이스 기판(100)의 표면이 균일하지 않을 경우, 상기 베이스 기판(100)의 표면의 평탄도를 향상시키는 역할을 수행할 수도 있다. 상기 버퍼층(110)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy) 등 의 실리콘 화합물을 사용하여 형성될 수 있다.
액티브 패턴(ACT)이 상기 버퍼층(110) 상에 배치될 수 있다. 상기 액티브 패턴(ACT)은 비정질 실리콘을 포함하거나, 다결정 실리콘을 포함할 수 있다. 다른 실시예로, 상기 액티브 패턴(ACT)은 인듐(In), 갈륨(Ga), 스태늄(Sn), 지르코늄(Zr), 바나듐(V), 하프늄(Hf), 카드뮴(Cd), 게르마늄(Ge), 크롬(Cr), 티타늄(Ti) 및 아연(Zn)을 포함하는 군에서 선택된 적어도 하나 이상의 물질의 산화물 반도체를 포함할 수 있다.
액티브 패턴(ACT)은 상기 표시 영역(DA) 내에 배치되어 화소 구조를 이루는 박막 트랜지스터(TFT)에 포함될 수 있다. 상기 액티브 패턴(ACT)은 불순물이 도핑(doping)된 드레인 영역과 소스 영역 및 상기 드레인 영역과 상기 소스 영역 사이의 채널 영역을 포함할 수 있다.
제1 절연층(120)은 상기 액티브 패턴 상에 배치될 수 있다. 상기 제1 절연층(120)은 무기 절연 물질을 포함할 수 있다. 예를 들면, 상기 제1 절연층(120)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy) 등 의 실리콘 화합물을 사용하여 형성될 수 있다.
제1 게이트 패턴은 상기 제1 절연층(120) 상에 배치될 수 있다. 상기 제1 게이트 패턴은 제1 게이트 금속층으로 형성될 수 있다. 상기 제1 게이트 패턴은 상기 표시 영역(DA)에 형성된 게이트 라인, 상기 게이트 라인과 연결된 게이트 전극(GE) 및 제1 스토리지 전극(E1)을 포함할 수 있고, 상기 비표시 영역(NDA1)에 형성된 복수의 팬아웃 라인들(F721, F723,.. F1440)을 포함할 수 있다.
상기 제1 게이트 패턴은 금속, 합금, 금속 질화물, 도전성 금속 산화물, 투명 도전성 물질 등을 사용하여 형성될 수 있다. 예를 들면, 상기 게이트 패턴은 전도성이 높은 구리, 알루미늄 등의 금속을 포함할 수 있다.
제2 절연층(130)은 상기 제1 게이트 패턴이 배치된 상기 제1 절연층(120) 상에 배치될 수 있다. 상기 제2 절연층(130)은 무기 절연 물질을 포함할 수 있다. 예를 들면, 상기 제2 절연층(130)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy) 등 의 실리콘 화합물을 사용하여 형성될 수 있다.
제2 게이트 패턴은 상기 제2 절연층(130) 상에 배치될 수 있다. 상기 제2 게이트 패턴은 제2 게이트 금속층으로 형성될 수 있다. 상기 제2 게이트 패턴은 상기 표시 영역(DA)에 형성된 제2 스토리지 전극(E2)을 포함할 수 있고, 상기 비표시 영역(NDA1)에 형성된 복수의 팬아웃 라인들(F722, F724,.., F1439)을 포함할 수 있다.
상기 제2 게이트 패턴은 금속, 합금, 금속 질화물, 도전성 금속 산화물, 투명 도전성 물질 등을 사용하여 형성될 수 있다. 예를 들면, 상기 게이트 패턴은 전도성이 높은 구리, 알루미늄 등의 금속을 포함할 수 있다.
제3 절연층(140)은 상기 제2 게이트 패턴이 배치된 상기 제2 절연층(120) 상에 배치될 수 있다. 상기 제3 절연층(140)은 무기 절연 물질을 포함할 수 있다. 예를 들면, 상기 제3 절연층(140)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy) 등 의 실리콘 화합물을 사용하여 형성될 수 있다.
제1 소스 패턴은 상기 제3 절연층(140) 상에 배치될 수 있다. 상기 제1 소스 패턴은 제1 소스 금속층으로 형성될 수 있다. 상기 제1 소스 패턴은 상기 표시 영역(DA)에 형성된 데이터 라인(DL721, DL722,..., DL1440), 소스 전극(SE) 및 드레인 전극(DE)을 포함할 수 있고, 상기 비표시 영역(NDA1)에 형성된 전원 전압 라인(VL)을 포함할 수 있다.
상기 제1 소스 패턴은 복수의 층상 구조를 가질 수 있다. 예를 들면, 상기 제1 소스 패턴은 티타늄 층, 상기 티타늄 층 상의 알루미늄 층 및 상기 알루미늄 층 상의 티타늄을 포함할 수 있다.
제4 절연층(150)은 상기 제1 소스 패턴이 배치된 상기 제3 절연층(140) 상에 배치될 수 있다. 예를 들면, 상기 제4 절연층(150)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy)등 의 실리콘 화합물을 사용하여 형성될 수 있다. 또는 상기 제4 절연층(150)은 포토레지스트, 폴리아크릴계 수지, 폴리이미드계 수지, 아크릴계 수지 등을 사용하여 형성할 수 있다.
제2 소스 패턴은 상기 제4 절연층(150) 상에 배치될 수 있다. 상기 제2 소스 패턴은 제2 소스 금속층으로 형성될 수 있다. 상기 제2 소스 패턴은 상기 표시 영역(DA)에 형성된 우회 팬아웃 라인들(CL1, CL2,..., CL720) 및 상기 드레인 전극(DE)과 연결되는 연결 전극(CE)을 포함할 수 있고, 상기 비표시 영역(NDA)에 형성된 우회 팬아웃 라인들(CL1, CL2,..., CL720)을 포함할 수 있다.
상기 제2 소스 패턴은 복수의 층상 구조를 가질 수 있다. 예를 들면, 상기 제2 소스 패턴은 티타늄 층, 상기 티타늄 층 상의 알루미늄 층 및 상기 알루미늄 층 상의 티타늄을 포함할 수 있다.
제5 절연층(160)은 상기 제2 소스 패턴이 배치된 상기 제4 절연층(150) 상에 배치될 수 있다. 예를 들면, 상기 제5 절연층(160)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy)등 의 실리콘 화합물을 사용하여 형성될 수 있다. 또는 상기 제5 절연층(160)은 포토레지스트, 폴리아크릴계 수지, 폴리이미드계 수지, 아크릴계 수지 등을 사용하여 형성할 수 있다.
유기 발광 다이오드(180)는 상기 제5 절연층(160) 상에 배치될 수 있다.
상기 유기 발광 다이오드(180)는 제1 전극(181), 발광층(182) 및 제2 전극(183)을 포함할 수 있다.
상기 제1 전극(181)은 상기 제5 절연층(160) 상에 배치될 수 있다. 상기 표시 장치의 발광 방식에 따라, 상기 제1 전극(181)은 반사성을 갖는 물질 또는 투광성을 갖는 물질을 사용하여 형성될 수 있다. 예시적인 실시예들에 있어서, 상기 제1 전극(181)은 금속막, 합금막, 금속 질화물막, 도전성 금속 산화물막 및/또는 투명 도전성 물질막을 포함하는 단층 구조 또는 다층 구조로 형성될 수 있다.
상기 화소 정의막(PDL)은 상기 제1 전극(181)이 배치된 상기 비아 절연층(150) 상에 배치될 수 있다. 상기 화소 정의막(PDL)은 유기 물질, 무기 물질 등을 사용하여 형성될 수 있다. 예를 들면, 상기 화소 정의막(PDL)은 포토레지스트, 폴리아크릴계 수지, 폴리이미드계 수지, 아크릴계 수지, 실리콘 화합물 등을 사용하여 형성될 수 있다. 예시적인 실시예들에 따르면, 상기 화소 정의막(PDL)을 식각하여 상기 제1 전극(181)을 부분적으로 노출시키는 개구(opening)를 형성할 수 있다. 이러한 상기 화소 정의막(PDL)의 개구에 의해 상기 표시 장치의 발광 영역과 비발광 영역이 정의될 수 있다. 예를 들면, 상기 화소 정의막(PDL)의 개구가 위치하는 부분이 상기 발광 영역에 해당될 수 있으며, 상기 비발광 영역은 상기 화소 정의막(PDL)의 개구에 인접하는 부분에 해당될 수 있다.
상기 발광층(182)은 상기 화소 정의막(PDL)의 개구를 통해 노출되는 상기 제1 전극(181)상에 배치될 수 있다. 또한, 상기 발광층(182)은 상기 화소 정의막(PDL)의 상기 개구의 측벽 상으로 연장될 수 있다. 예시적인 실시예들에 있어서, 상기 발광층(182)은 유기 발광층(EL), 정공 주입층(HIL), 정공 수송층(HTL), 전자 수송층(ETL), 전자 주입층(EIL) 등을 포함하는 다층 구조를 가질 수 있다. 다른 실시예에서, 상기 유기 발광층을 제외하고, 상기 정공 주입층, 상기 정공 수송층, 상기 전자 수송층 및 상기 전자 주입층 등은 복수의 화소들에 대응되도록 공통적으로 형성될 수 있다. 상기 발광층(182)의 유기 발광층은 상기 표시 장치의 각 화소에 따라 적색광, 녹색광, 청색광 등과 같은 서로 상이한 색광들을 발생시킬 수 있는 발광 물질들을 사용하여 형성될 수 있다. 다른 예시적인 실시예들에 따르면, 상기 발광층(182)의 유기 발광층은 적색광, 녹색광, 청색광 등의 상이한 색광들을 구현할 수 있는 복수의 발광 물질들이 적층되어 백색광을 발광하는 구조를 가질 수도 있다. 이때, 상기 발광 구조물들은 복수의 화소들에 대응되도록 공통적으로 형성되고, 상기 컬러 필터층에 의해 각각의 화소들이 구분될 수 있다.
상기 제2 전극(183)은 상기 화소 정의막(PDL) 및 상기 발광층(182) 상에 배치될 수 있다. 상기 표시 장치의 발광 방식에 따라, 상기 제2 전극(183)은 투광성을 갖는 물질 또는 반사성을 갖는 물질을 포함할 수 있다. 예시적인 실시예들에 있어서, 상기 제2 전극(183)도 금속막, 합금막, 금속 질화물막, 도전성 금속 산화물막 및/또는 투명 도전성 물질막을 포함하는 단층 구조 또는 다층 구조로 형성될 수 있다.
박막 봉지층(TFE)은 상기 제2 전극(183) 상에 배치될 수 있다. 상기 박막 봉지층(TFE)은 외부의 습기 및 산소의 침투를 방지할 수 있다. 상기 박막 봉지층(TFE)은 적어도 하나의 유기층과 적어도 하나의 무기층을 구비할 수 있다. 적어도 하나의 유기층과 적어도 하나의 무기층은 서로 교번적으로 적층될 수 있다. 예를 들면, 상기 박막 봉지층(TFE)은 두 개의 무기층과 이들 사이의 한개의 유기층을 포함할 수 있으나, 이에 제한되지 않는다. 다른 실시예에 있어서, 상기 박막 봉지층 대신 외기 및 수분이 상기 표시 장치 내부로 침투하는 것을 차단하기 위한 밀봉기판이 제공될 수 있다.
본 실시예에 따르면, 상기 비표시 영역(NDA1)에 배열된 상기 복수의 팬아웃 라인들 중 일부는 제1 게이트 금속층으로 형성되고, 나머지 일부는 제2 게이트 금속층으로 형성될 수 있다. 또한, 상기 팬아웃 라인들과 교차하는 우회 팬아웃 라인들은 제2 소스 금속층으로 형성될 수 있다. 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들사이에는 제1 소스 금속층으로 형성된 전원 전압 라인에 의해 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들 간의 전기적 커플링을 차폐할 수 있다. 이에 따라서, 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들의 배열 간격을 줄일 수 있고, 결과적으로 상기 비표시 영역을 줄일 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시 장치의 부분 확대 평면도이다.
일 실시예에서, 상기 표시 장치는 제1 내지 제2880 데이터 라인들을 포함하고, 데이터 구동 회로(DIC)는 상기 제1 내지 제2880 데이터 라인들각각에 대응하여 제1 내지 제 2880 출력 단자들을 포함할 수 있다.
도 1 및 도 5를 참조하면, 상기 표시 영역(DA)의 제1 측 영역(LA)과 상기 제2 측 영역(RA)은 상기 표시 영역(DA)의 중앙 선(CT)을 기준으로 좌우 대칭을 이룬다. 이에, 상기 표시 영역(DA)의 제1 내지 제2880 데이터 라인들 중 상기 제1 측 영역(LA)에 배열된 제1 내지 제1440 데이터 라인들(DL1,..., DL1440)과 상기 제1 및 제2 비표시 영역(NDA1, NDA2)에 배열된 복수의 신호 라인들과의 배열 관계 및 연결 관계를 설명한다.
상기 표시 영역(DA)의 상기 제1 영역(A1)에는 제1 내지 제720 데이터 라인들(DL1,..., DL720)이 제2 방향(D2)을 따라 순차적으로 배열되고, 상기 표시 영역(DA)의 상기 제2 영역(A2)에는 제721 내지 제1440 데이터 라인들(DL721,..., DL1440)이 상기 제2 방향(D2)을 따라 순차적으로 배열된다.
상기 제1 비표시 영역(NDA1)의 패드 영역(PDA)에는 데이터 구동 회로(DIC)가 실장된다. 상기 데이터 구동 회로(DIC)는 상기 표시 영역(DA)의 제1 내지 제1440 데이터 라인들(DL1,..., DL1440)에 대응하여 제1 내지 제1440 출력 단자들(T1,..., T1440)을 포함한다. 상기 제1 내지 제1440 출력 단자들(T1,..., T1440)은 상기 제2 방향(D2)을 따라서 순차적으로 배열된다.
상기 제1 비표시 영역(NDA1)은 상기 패드 영역(PDA)과 상기 표시 영역(DA) 사이에 제1 팬아웃 영역(FOA1), 제2 팬아웃 영역(FOA2) 및 벤딩 영역(BA)을 포함할 수 있다.
상기 제1 팬아웃 영역(FOA1)에는 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)이 배열된다. 상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)은 상기 데이터 구동 회로(DIC)의 제1 내지 제1440 출력 단자들(T1,..., T1440)에 순차적으로 연결된다. 상기 제1 팬아웃 영역(FOA1)의 상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)은 상기 제1 방향(D1)으로 상기 벤딩 영역(BA)까지 연장될 수 있다.
상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440)의 일부분은 제1 게이트 금속층으로 형성되고, 나머지 부분은 상기 제1 게이트 금속층과 절연층으로 전기적으로 절연된 제2 게이트 금속층으로 형성될 수 있다.
상기 제2 팬아웃 영역(FOA2)에는 상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440) 및 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)이 배열된다.
상기 제2 팬아웃 영역(FOA2)의 상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440) 중 상기 제1 영역(A1)에 배열된 제1 내지 제720 데이터 라인들(DL1,..., DL720)에 대응하는 제1 내지 제720 팬아웃 라인들(F1,.., F720)은 상기 데이터 구동 회로(DIC)의 일측 단부와 인접한 영역, 즉, 제1 출력 단자(T1)와 인접한 영역으로 연장되고 순차적으로 배열된다. 도 5에 도시된 바와 같이, 상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)은 상기 데이터 구동 회로(DIC)의 길이 방향(D2)에 대해 수직 방향(D1)으로 연장되고 상기 길이 방향(D2)으로 절곡된다.
상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)의 제1 단부들은 상기 제1 팬아웃 영역(FOA1)을 통해 연장되고, 제2 단부들은 상기 데이터 구동 회로(DIC)의 일측 단부와 인접한 상기 제2 팬아웃 영역(FOA2)에 형성된 복수의 제1 콘택부들(CP1)에 각각 연결된다.
상기 제1 내지 제1440 팬아웃 라인들(F1,..., F1440) 중 상기 제2 영역(A2)에 배열된 제721 내지 제1440 데이터 라인들(DL721,..., DL1440)에 대응하는 제721 내지 제1440 팬아웃 라인들(F721,.., F1440)은 상기 표시 영역(DA) 측으로 연장된다.
상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440)의 제1 단부들은 상기 제1 팬아웃 영역(FOA1)을 통해 연장되고, 제2 단부들은 상기 표시 영역(DA)의 제2 영역(A2)과 인접한 제2 비표시 영역(NDA2)에 형성된 복수의 제2 콘택부들(CP2)에 각각 연결된다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제1 내지 제720 팬아웃 라인들(F1,.., F720)과 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)을 각각 연결한다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)의 제1 단부들은 상기 복수의 제1 콘택부들(CP1)과 각각 연결되고, 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)의 제2 단부들은 복수의 제3 콘택부들(CP3)을 통해 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)의 단부들과 각각 연결된다. 상기 복수의 제3 콘택부들(CP3)은 상기 표시 영역(DA)의 상기 제1 영역(A1)과 인접한 상기 제2 비표시 영역(NDA2)에 형성된다.
상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제2 팬아웃 영역(FOA2)에 형성된 상기 복수의 제1 콘택부들(CP1)에 시작되고, 상기 표시 영역(DA)의 제1 및 제2 영역(A1, A2)을 우회하여 상기 제1 내지 제720 데이터 라인들(DL1,..., DL720)에 연결된다.
상기 제2 팬아웃 영역(FOA2)에서, 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720) 각각은 상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440) 사이 사이에 배열된다.
예를 들면, 제2 우회 팬아웃 라인(CL2)은 제1440 팬아웃 라인(F1440) 및 제1439 팬아웃 라인(F1439) 사이에 배열된다. 그리고, 제720 우회 팬아웃 라인(CL720)은 제721 팬아웃 라인(F721) 및 제722 팬아웃 라인(F722) 사이에 배열된다.
상기 제2 팬아웃 영역(FOA2)에는 전원 전압 라인(VL)이 상기 제2 방향으로 연장되어 배치될 수 있다. 상기 전원 전압 라인(VL)은 예를 들면, 표시 영역(DA)에 배열되는 유기 발광 다이오드를 구동하기 위한 전원 전압(EVVDD)을 전달할 수 있다. 상기 전원 전압 라인(VL)은 상기 제721 내지 제1440 팬아웃 라인들(F721,.., F1440) 및 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)과 다른 소스 금속층으로 형성될 수 있다.
상기 제1 내지 제1440 데이터 라인들(DL1,..., DL1440)은 제1 및 제2 게이트 금속층들과 다른 제1 소스 금속층으로 형성될 수 있다.
상기 전원 전압 라인(VL)은 상기 제1 소스 금속층으로 형성될 수 있다. 상기 제1 내지 제720 우회 팬아웃 라인들(CL1,..., CL720)은 상기 제1 소스 금속층과 다른 제2 소스 금속층으로 형성될 수 있다.
일 실시예에 따르면, 상기 데이터 구동 회로에 배열된 출력 단자의 배열 순서를 상기 표시 영역에 배열된 데이터 라인의 배열 순서와 동일하게 설계할 수 있으므로 신규 데이터 구동 회로의 개발 비용을 절감할 수 있다. 또한, 상기 팬아웃 영역에 배열되는 상기 팬아웃 라인들을 서로 다른 적어도 2 층으로 형성하고, 상기 우회 팬아웃 라인들은 상기 팬아웃 라인들과 다른 층인 소스 금속층으로 형성함으로써 신호 라인들을 부분적으로 중첩하여 배열함으로써 상기 팬아웃 영역의 사이즈를 줄일 수 있다. 상기 팬아웃 라인들과 상기 우회 팬아웃 라인들 사이에 다른 소스 금속층으로 형성된 전압 라인을 배치함으로써 전기적 커플링을 차폐할 수 있다. 이에 따라서, 상기 표시 장치의 비표시 영역을 줄일 수 있어 표시 품질을 향상시킬 수 있다.
도 6은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이고, 도 7a은 도 6의 전자 기기가 텔레비전으로 구현된 일 예를 나타내는 도면이며, 도 7b는 도 6의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
도 6 내지 도 7b를 참조하면, 전자 기기(500)는 프로세서(510), 메모리 장치(520), 스토리지 장치(530), 입출력 장치(540), 파워 서플라이(550) 및 표시 장치(560)를 포함할 수 있다. 이 때, 상기 표시 장치(560)는 도 1의 표시 장치에 상응할 수 있다. 상기 전자 기기(500)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다. 일 실시예에서, 도 11a에 도시된 바와 같이, 상기 전자 기기(500)는 텔레비전으로 구현될 수 있다. 다른 실시예에서, 도 11b에 도시된 바와 같이, 상기 전자 기기(500)는 스마트폰으로 구현될 수 있다. 다만, 이것은 예시적인 것으로서 상기 전자 기기(500)는 그에 한정되지 않는다. 예를 들어, 상기 전자 기기(500)는 휴대폰, 비디오폰, 스마트패드(smart pad), 스마트 워치(smart watch), 태블릿(tablet) PC, 차량용 네비게이션, 컴퓨터 모니터, 노트북, 헤드 마운트 디스플레이(head mounted display; HMD) 등으로 구현될 수도 있다.
상기 프로세서(510)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 상기 프로세서(510)는 마이크로프로세서(micro processor), 중앙 처리 유닛(Central Processing Unit; CPU), 어플리케이션 프로세서(Application Processor; AP) 등일 수 있다. 상기 프로세서(510)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통해 다른 구성 요소들에 연결될 수 있다. 실시예에 따라, 상기 프로세서(510)는 주변 구성 요소 상호 연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다. 상기 메모리 장치(520)는 상기 전자 기기(500)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 상기 메모리 장치(520)는 이피롬(Erasable Programmable Read-Only Memory; EPROM) 장치, 이이피롬(Electrically Erasable Programmable Read-Only Memory; EEPROM) 장치, 플래시 메모리 장치(flash memory device), 피램(Phase Change Random Access Memory; PRAM) 장치, 알램(Resistance Random Access Memory; RRAM) 장치, 엔에프지엠(Nano Floating Gate Memory; NFGM) 장치, 폴리머램(Polymer Random Access Memory; PoRAM) 장치, 엠램(Magnetic Random Access Memory; MRAM), 에프램(Ferroelectric Random Access Memory; FRAM) 장치 등과 같은 비휘발성 메모리 장치 및/또는 디램(Dynamic Random Access Memory; DRAM) 장치, 에스램(Static Random Access Memory; SRAM) 장치, 모바일 DRAM 장치 등과 같은 휘발성 메모리 장치를 포함할 수 있다. 상기 스토리지 장치(530)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 상기 입출력 장치(540)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 상기 파워 서플라이(550)는 상기 전자 기기(500)의 동작에 필요한 파워를 공급할 수 있다.
상기 표시 장치(560)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다. 실시예에 따라, 상기 표시 장치(560)는 상기 입출력 장치(540)에 포함될 수도 있다.
상술한 바와 같이, 상기 표시 장치(560)는 표시 영역 내에 우회 팬아웃 라인을 포함하는 경우 데이터 구동 회로와 인접한 팬아웃 영역에서 팬아웃 라인들과 우회 팬아웃 라인들을 교차하고 표시 영역과 인접한 팬아웃 영역에서 팬아웃 라인들과 우회 팬아웃 라인들을 재정렬함으로써 데이터 구동 회로에 배열된 출력 단자들의 배열 순서를 상기 표시 영역에 배열된 데이터 라인들의 배열 순서와 동일하게 구현할 수 있다.
이에 따라서, 팬아웃 영역에 대응하는 비표시 영역의 사이즈가 줄어들 수 있으며, 표시 품질을 향상시킬 수 있다. 다만, 이에 대해서는 상술한 바 있으므로, 그에 대한 중복되는 설명은 생략하기로 한다.
본 발명은 유기 발광 표시 장치 및 이를 포함하는 다양한 전자 기기들에 적용될 수 있다. 예를 들어, 본 발명은 휴대폰, 스마트폰, 비디오폰, 스마트패드, 스마트 워치, 태블릿 PC, 차량용 네비게이션, 텔레비전, 컴퓨터 모니터, 노트북, 헤드 마운트 디스플레이 등에 적용될 수 있다.
이상에서는 본 발명의 예시적인 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
1000 : 표시 장치 DA : 표시 영역
PA : 주변 영역 FOA : 팬아웃 영역
CLA : 우회 라인 영역 VL : 전원 전압 라인
NDA1, NDA2 : 제1 및 제2 비표시 영역
FOA1, FOA2 : 제1 및 제2 팬아웃 영역
DL1,..., DLM : 데이터 라인
CL1,..., CLk, CLq,..., CM : 우회 팬아웃 라인
F1,..., F1440 : 팬아웃 라인들
T1,..., T1440 : 출력 단자들

Claims (20)

  1. 복수의 데이터 라인들이 배열된 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 장치에서,
    상기 비표시 영역에 배치되고, 상기 복수의 데이터 라인들에 데이터 전압을 상기 복수의 데이터 라인들의 배열 순서대로 출력하는 복수의 출력 단자들을 포함하는 데이터 구동 회로;
    상기 비표시 영역에 배치되고, 상기 표시 영역의 제1 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 데이터 구동 회로의 일측 단부와 인접한 영역에 배치된 제1 콘택부와 연결된 제2 단부를 포함하는 제1 팬아웃 라인;
    상기 비표시 영역에 배치되고, 상기 표시 영역의 제2 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 제2 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 제2 팬아웃 라인; 및
    상기 비표시 영역 및 상기 표시 영역에 배치되고, 상기 제1 콘택부와 연결된 제1 단부 및 상기 제1 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 우회 팬아웃 라인을 포함하는 표시 장치.
  2. 제1항에 있어서, 상기 비표시 영역은 상기 표시 영역의 제2 영역에 대해서 제1 방향으로 확장된 제1 비표시 영역 및 상기 표시 영역의 외측 가장자리를 둘러싸는 제2 비표시 영역을 포함하고,
    상기 제1 팬아웃 라인, 상기 제2 팬아웃 라인 및 상기 우회 팬아웃 라인은 상기 제1 비표시 영역에 배치되는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서, 상기 제1 팬아웃 라인은 상기 데이터 구동 회로의 길이 방향에 대해 수직 방향으로 연장되고 상기 길이 방향으로 절곡된 것을 특징으로 하는 표시 장치.
  4. 제1항에 있어서, 상기 제2 팬아웃 라인의 제2 단부는 제2 콘택부를 통해 상기 제2 영역에 배열된 데이터 라인의 단부와 연결되고,
    상기 제2 콘택부는 상기 제2 영역의 외측 가장자리에 대응하는 제2 비표시 영역에 배치되는 것을 특징으로 하는 표시 장치.
  5. 제1항에 있어서, 상기 우회 팬아웃 라인의 제2 단부는 제3 콘택부를 통해 상기 제1 영역에 배열된 데이터 라인의 단부와 연결되고,
    상기 제3 콘택부는 상기 제1 영역의 외측 가장자리에 대응하는 제2 비표시 영역에 배치되는 것을 특징으로 하는 표시 장치.
  6. 제1항에 있어서, 상기 제1 비표시 영역은 상기 데이터 구동 회로와 상기 표시 영역의 제2 영역 사이에 배치된 팬아웃 영역을 포함하고,
    상기 표시 영역의 제2 영역과 인접한 상기 팬아웃 영역에는 제2 팬아웃 라인과 상기 우회 팬아웃 라인이 교대로 배치되는 것을 특징으로 하는 표시 장치.
  7. 제6항에 있어서, 상기 표시 영역의 제2 영역과 인접한 상기 팬아웃 영역에는 상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인과 중첩하는 전원 전압 라인이 배치되는 것을 특징으로 하는 표시 장치.
  8. 제7항에 있어서, 복수의 제1 팬아웃 라인들 중 일부는 제1 절연층 상에 배치되고, 나머지 일부는 상기 제1 절연층 상에 배치된 제2 절연층 상에 배치되는 것을 특징으로 하는 표시 장치.
  9. 제7항에 있어서, 복수의 제2 팬아웃 라인들 중 일부는 제1 절연층 상에 배치되고, 나머지 일부는 상기 제1 절연층 상에 배치된 제2 절연층 상에 배치되는 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서, 상기 데이터 라인 및 상기 전원 전압 라인은 상기 제2 절연층 상에 배치된 제3 절연층 상에 배치되는 것을 특징으로 하는 표시 장치.
  11. 제10항에 있어서, 상기 우회 팬아웃 라인은 상기 제3 절연층 상에 배치된 제4 절연층 상에 배치되는 것을 특징으로 하는 표시 장치.
  12. 제6항에 있어서, 상기 팬아웃 영역은 상기 데이터 구동 회로와 인접한 제1 팬아웃 영역 및 상기 표시 영역과 인접한 제2 팬아웃 영역을 포함하고, 상기 제1 팬아웃 영역과 상기 제2 팬아웃 영역 사이에 벤딩 영역을 포함하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 제1 콘택부는 상기 데이터 구동 회로와 상기 벤딩 영역 사이에 배치되는 것을 특징으로 하는 표시 장치.
  14. 제12항에 있어서, 상기 제1 콘택부는 상기 벤딩 영역과 상기 표시 영역 사이에 배치되는 것을 특징으로 하는 표시 장치.
  15. 제1항에 있어서, 상기 표시 영역에 배열된 상기 우회 팬아웃 라인은 상기 데이터 라인들 사이에 배치되는 직선부와 상기 데이터 라인들과 교차하는 교차부를 포함하는 것을 특징으로 하는 표시 장치.
  16. 제1항에 있어서, 상기 표시 영역은 모서리가 둥근 사각형 형태이며, 상기 제1 영역은 상기 모서리가 둥근 영역에 대응하고, 상기 제2 영역은 상기 표시 영역의 중앙 영역에 대응하는 것을 특징으로 하는 표시 장치.
  17. 제1항에 있어서, 상기 표시 영역에 배치된 트랜지스터 및
    상기 트랜지스터 상에 배치되고, 상기 트랜지스터와 연결된 제1 전극, 상기 제1 전극 상에 배치된 발광층 및 상기 발광층 상에 배치된 제2 전극을 포함하는 유기 발광 다이오드를 더 포함하는 것을 특징으로 하는 표시 장치.
  18. 복수의 데이터 라인들이 배열된 표시 영역 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 장치에서,
    상기 비표시 영역에 배치되고, 상기 복수의 데이터 라인들에 데이터 전압을 상기 복수의 데이터 라인들의 배열 순서대로 출력하는 복수의 출력 단자들을 포함하는 데이터 구동 회로;
    상기 비표시 영역에 배치되고, 상기 표시 영역의 제1 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 데이터 구동 회로의 일측 단부와 인접한 영역에 배치된 제1 콘택부와 연결된 제2 단부를 포함하는 제1 팬아웃 라인;
    상기 비표시 영역에 배치되고, 상기 표시 영역의 제2 영역에 배열된 데이터 라인에 대응하는 출력 단자와 연결된 제1 단부 및 상기 제2 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 제2 팬아웃 라인; 및
    상기 비표시 영역 및 상기 표시 영역에 배치되고, 상기 제1 콘택부와 연결된 제1 단부 및 상기 제1 영역에 배열된 데이터 라인과 연결된 제2 단부를 포함하는 우회 팬아웃 라인; 및
    상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인 사이에 배치되고 상 상기 제2 팬아웃 라인과 상기 우회 팬아웃 라인과 중첩하는 차폐 전극을 포함하는 표시 장치.
  19. 제18항에 있어서, 상기 제2 팬아웃 라인의 제2 단부는 제2 콘택부를 통해 상기 제2 영역에 배열된 데이터 라인의 단부와 연결되고,
    상기 제2 콘택부는 상기 제2 영역의 외측 가장자리에 대응하는 비표시 영역에 배치되는 것을 특징으로 하는 표시 장치.
  20. 제18항에 있어서, 상기 우회 팬아웃 라인의 제2 단부는 제3 콘택부를 통해 상기 제1 영역에 배열된 데이터 라인의 단부와 연결되고,
    상기 제3 콘택부는 상기 제1 영역의 외측 가장자리에 대응하는 비표시 영역에 배치되는 것을 특징으로 하는 표시 장치.
KR1020190036868A 2019-03-29 2019-03-29 표시 장치 KR20200115925A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020190036868A KR20200115925A (ko) 2019-03-29 2019-03-29 표시 장치
JP2020024889A JP7537880B2 (ja) 2019-03-29 2020-02-18 表示装置
US16/810,041 US11158267B2 (en) 2019-03-29 2020-03-05 Display device
EP20164283.2A EP3716002B1 (en) 2019-03-29 2020-03-19 Display device
CN202010218004.2A CN111755476A (zh) 2019-03-29 2020-03-25 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190036868A KR20200115925A (ko) 2019-03-29 2019-03-29 표시 장치

Publications (1)

Publication Number Publication Date
KR20200115925A true KR20200115925A (ko) 2020-10-08

Family

ID=69846370

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190036868A KR20200115925A (ko) 2019-03-29 2019-03-29 표시 장치

Country Status (5)

Country Link
US (1) US11158267B2 (ko)
EP (1) EP3716002B1 (ko)
JP (1) JP7537880B2 (ko)
KR (1) KR20200115925A (ko)
CN (1) CN111755476A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11785803B2 (en) 2020-10-07 2023-10-10 Samsung Display Co., Ltd. Display device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200143558A (ko) 2019-06-13 2020-12-24 삼성디스플레이 주식회사 표시 장치
US20230165080A1 (en) * 2021-01-29 2023-05-25 Boe Technology Group Co., Ltd. Display substrate and display device
WO2022227007A1 (zh) * 2021-04-30 2022-11-03 京东方科技集团股份有限公司 阵列基板和显示装置
CN113436541B (zh) * 2021-07-14 2022-09-09 武汉华星光电技术有限公司 显示面板及显示装置
CN115985189A (zh) 2021-07-28 2023-04-18 荣耀终端有限公司 显示面板及终端设备
WO2023201554A1 (zh) * 2022-04-20 2023-10-26 京东方科技集团股份有限公司 显示面板及显示装置
KR20240055943A (ko) * 2022-10-20 2024-04-30 삼성디스플레이 주식회사 데이터 드라이버, 데이터 드라이버를 포함하는 표시 장치, 및 데이터 드라이버를 포함하는 전자 기기
KR20240107758A (ko) 2022-12-30 2024-07-09 엘지디스플레이 주식회사 표시 장치

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4747572B2 (ja) 2004-12-16 2011-08-17 セイコーエプソン株式会社 電気光学装置及び電子機器
KR101249246B1 (ko) * 2006-06-27 2013-04-01 삼성디스플레이 주식회사 표시 기판 및 이를 구비한 표시 장치
KR101558216B1 (ko) 2009-04-01 2015-10-20 삼성디스플레이 주식회사 표시 장치
KR20140053626A (ko) 2012-10-26 2014-05-08 삼성디스플레이 주식회사 표시 장치 및 유기 발광 표시 장치
KR102141948B1 (ko) 2013-12-31 2020-08-06 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그를 이용한 액정표시장치
KR102430348B1 (ko) 2015-08-25 2022-08-08 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조방법
KR102597681B1 (ko) 2016-09-19 2023-11-06 삼성디스플레이 주식회사 표시 장치
KR20180051739A (ko) 2016-11-08 2018-05-17 삼성디스플레이 주식회사 표시 장치
KR102541552B1 (ko) * 2016-11-30 2023-06-07 엘지디스플레이 주식회사 트랜지스터 기판 및 이를 이용한 유기발광표시패널과 유기발광표시장치
KR102326386B1 (ko) 2017-05-11 2021-11-15 삼성디스플레이 주식회사 표시 장치
KR102265542B1 (ko) * 2017-05-31 2021-06-15 엘지디스플레이 주식회사 플렉서블 표시 장치
KR102364418B1 (ko) 2017-07-11 2022-02-18 삼성디스플레이 주식회사 지문 센서 일체형 터치 표시 장치
CN109390286B (zh) 2017-08-09 2022-04-15 昆山国显光电有限公司 阵列基板及其制造方法、显示面板及其制造方法
KR102460555B1 (ko) 2018-01-03 2022-10-31 삼성디스플레이 주식회사 표시 장치
CN108281089B (zh) 2018-03-29 2020-04-24 上海天马微电子有限公司 柔性显示面板和柔性显示装置
CN208444523U (zh) 2018-05-03 2019-01-29 昆山国显光电有限公司 显示面板和显示装置
US11081059B2 (en) * 2018-05-03 2021-08-03 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Display panels and display devices
CN108493226B (zh) 2018-05-14 2021-04-30 上海天马有机发光显示技术有限公司 一种电子设备、显示面板及其制备方法
CN108648676B (zh) 2018-05-14 2020-09-22 昆山国显光电有限公司 驱动基板和显示面板
CN108878484A (zh) 2018-06-26 2018-11-23 武汉天马微电子有限公司 显示面板及显示装置
KR102555841B1 (ko) 2018-10-30 2023-07-17 삼성디스플레이 주식회사 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11785803B2 (en) 2020-10-07 2023-10-10 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
EP3716002A1 (en) 2020-09-30
US11158267B2 (en) 2021-10-26
JP2020166239A (ja) 2020-10-08
JP7537880B2 (ja) 2024-08-21
EP3716002B1 (en) 2021-06-23
US20200312252A1 (en) 2020-10-01
CN111755476A (zh) 2020-10-09

Similar Documents

Publication Publication Date Title
KR102632740B1 (ko) 표시 장치
KR20200115925A (ko) 표시 장치
US20240260441A1 (en) Display apparatus having reduced non-display region
US20200044009A1 (en) Organic light emitting display apparatus
CN110660812B (zh) 显示装置
KR102550520B1 (ko) 표시 장치
CN111244136A (zh) 显示装置及其制造方法
KR20240144020A (ko) 표시 장치
KR20210025738A (ko) 표시 장치 및 이의 제조 방법
US20230141982A1 (en) Display apparatus
US11024697B2 (en) Display apparatus and method of manufacturing the same
KR20200116568A (ko) 표시 장치
CN114008790A (zh) 显示设备
US20210057503A1 (en) Display apparatus
CN114597240A (zh) 显示装置
CN118301978A (zh) 显示装置及制造显示装置的方法
KR20200072615A (ko) 표시 장치 및 이의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal