KR20160109989A - Vertical memory devices - Google Patents
Vertical memory devices Download PDFInfo
- Publication number
- KR20160109989A KR20160109989A KR1020150070338A KR20150070338A KR20160109989A KR 20160109989 A KR20160109989 A KR 20160109989A KR 1020150070338 A KR1020150070338 A KR 1020150070338A KR 20150070338 A KR20150070338 A KR 20150070338A KR 20160109989 A KR20160109989 A KR 20160109989A
- Authority
- KR
- South Korea
- Prior art keywords
- contact
- gate electrodes
- pattern
- layer
- gate
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 76
- 238000000034 method Methods 0.000 claims description 33
- 239000004065 semiconductor Substances 0.000 claims description 28
- 238000003860 storage Methods 0.000 claims description 27
- 230000007423 decrease Effects 0.000 claims description 10
- 230000002093 peripheral effect Effects 0.000 claims description 7
- 239000010408 film Substances 0.000 description 406
- 239000010410 layer Substances 0.000 description 154
- 230000004888 barrier function Effects 0.000 description 107
- 239000011229 interlayer Substances 0.000 description 103
- 229910052751 metal Inorganic materials 0.000 description 50
- 239000002184 metal Substances 0.000 description 50
- 230000000903 blocking effect Effects 0.000 description 36
- 150000004767 nitrides Chemical class 0.000 description 27
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 18
- 229920002120 photoresistant polymer Polymers 0.000 description 18
- 229910052814 silicon oxide Inorganic materials 0.000 description 18
- 229910052721 tungsten Inorganic materials 0.000 description 18
- 239000010937 tungsten Substances 0.000 description 18
- -1 for example Substances 0.000 description 15
- 239000012535 impurity Substances 0.000 description 14
- 125000006850 spacer group Chemical group 0.000 description 14
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 10
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 10
- 229910052715 tantalum Inorganic materials 0.000 description 10
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 10
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 10
- 239000010936 titanium Substances 0.000 description 10
- 229910052719 titanium Inorganic materials 0.000 description 10
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 9
- 238000009966 trimming Methods 0.000 description 9
- 229910021417 amorphous silicon Inorganic materials 0.000 description 8
- 238000005530 etching Methods 0.000 description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 239000000945 filler Substances 0.000 description 4
- 229910052732 germanium Inorganic materials 0.000 description 4
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 4
- 230000000149 penetrating effect Effects 0.000 description 4
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 238000000348 solid-phase epitaxy Methods 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 3
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- 230000001154 acute effect Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- MRELNEQAGSRDBK-UHFFFAOYSA-N lanthanum(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[La+3].[La+3] MRELNEQAGSRDBK-UHFFFAOYSA-N 0.000 description 2
- 239000012528 membrane Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 206010010144 Completed suicide Diseases 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- DBOSVWZVMLOAEU-UHFFFAOYSA-N [O-2].[Hf+4].[La+3] Chemical compound [O-2].[Hf+4].[La+3] DBOSVWZVMLOAEU-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- MIQVEZFSDIJTMW-UHFFFAOYSA-N aluminum hafnium(4+) oxygen(2-) Chemical compound [O-2].[Al+3].[Hf+4] MIQVEZFSDIJTMW-UHFFFAOYSA-N 0.000 description 1
- 239000012861 aquazol Substances 0.000 description 1
- 229920006187 aquazol Polymers 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005429 filling process Methods 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- KJXBRHIPHIVJCS-UHFFFAOYSA-N oxo(oxoalumanyloxy)lanthanum Chemical compound O=[Al]O[La]=O KJXBRHIPHIVJCS-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 1
- 229910001928 zirconium oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H01L27/11556—
-
- H01L27/11521—
-
- H01L27/11551—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
- H01L27/11807—CMOS gate arrays
- H01L2027/11809—Microarchitecture
- H01L2027/11859—Connectibility characteristics, i.e. diffusion and polysilicon geometries
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
- H01L27/11803—Masterslice integrated circuits using field effect technology
- H01L27/11807—CMOS gate arrays
- H01L2027/11809—Microarchitecture
- H01L2027/11859—Connectibility characteristics, i.e. diffusion and polysilicon geometries
- H01L2027/11861—Substrate and well contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
- H01L2924/1435—Random access memory [RAM]
- H01L2924/1443—Non-volatile random-access memory [NVRAM]
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
본 발명은 수직형 메모리 장치에 관한 것이다. 보다 상세하게, 본 발명은 계단 형상의 워드라인 패드 및 이에 접촉하는 콘택들을 포함하는 수직형 불휘발성 메모리 장치에 관한 것이다. The present invention relates to a vertical memory device. More particularly, the present invention relates to a vertical non-volatile memory device comprising a step-like word line pad and contacts in contact therewith.
최근 집적도 증가를 위해 수직형 불휘발성 메모리 장치가 개발되고 있다. 수직형 불휘발성 메모리 장치 제조 시, 계단형 워드라인 패드를 형성한 후, 상기 워드라인 패드의 계단들 상에 각각 접촉하는 콘택들을 형성한다. 그런데, 패턴들의 밀도 차이에 의한 패턴 로딩 효과에 의해서, 가장 낮은 계단 및 가장 높은 계단상에 형성되는 콘택들을 위한 콘택 홀들이 상기 계단을 잘 노출시키지 못하도록 형성될 수 있다. 이에 따라, 상기 콘택 홀들 내에 형성되는 콘택들이 상기 워드라인 패드에 잘 접촉하지 못하여 전기적인 특성이 열화될 수 있다.Recently, a vertical type nonvolatile memory device has been developed to increase the degree of integration. In the fabrication of a vertical nonvolatile memory device, after forming a stepped wordline pad, contacts are formed which each contact on the steps of the wordline pad. However, due to the pattern loading effect due to the density difference of the patterns, the contact holes for the contacts formed on the lowest step and the highest step can be formed so as not to expose the step well. As a result, the contacts formed in the contact holes do not contact the word line pad well, and the electrical characteristics may deteriorate.
본 발명의 목적은 우수한 전기적 특성을 갖는 수직형 메모리 장치를 제공하는 것이다.It is an object of the present invention to provide a vertical memory device having excellent electrical characteristics.
상술한 본 발명의 과제를 달성하기 위하여, 예시적인 실시예들에 따른 수직형 메모리 장치는 기판 상면에 수직한 수직 방향을 따라 서로 이격된 복수 개의 층들에 각각 형성된 복수 개의 게이트 전극들, 상기 기판 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들을 관통하는 채널, 및 상기 게이트 전극들 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들에 각각 접촉하는 복수 개의 제1 콘택 플러그들을 포함한다. 상기 게이트 전극들 중 제1 게이트 전극 상에는 상기 수직 방향으로 연장되는 하나 이상의 제2 콘택 플러그가 더 형성된다.According to an aspect of the present invention, there is provided a vertical memory device including a plurality of gate electrodes formed on a plurality of layers spaced apart from each other along a vertical direction perpendicular to a top surface of a substrate, A plurality of first contact plugs extending in the vertical direction and passing through the gate electrodes, and a plurality of first contact plugs extending in the vertical direction on the gate electrodes and contacting the gate electrodes, respectively. And one or more second contact plugs extending in the vertical direction are further formed on the first gate electrode of the gate electrodes.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그의 상면은 상기 제1 콘택 플러그들의 상면과 실질적으로 동일한 높이에 형성될 수 있다.In exemplary embodiments, an upper surface of the second contact plug may be formed at a substantially same height as an upper surface of the first contact plugs.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 상기 제1 게이트 전극에 접촉할 수 있다.In exemplary embodiments, the second contact plug may contact the first gate electrode.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 상기 제1 게이트 전극에 접촉하지 않으며, 상기 제2 콘택 플러그의 저면은 상기 제1 게이트 전극의 상면보다는 높고 상기 제1 게이트 전극이 형성된 층의 바로 위층에 형성된 상기 게이트 전극의 저면보다는 낮을 수 있다.In the exemplary embodiments, the second contact plug does not contact the first gate electrode, the bottom surface of the second contact plug is higher than the top surface of the first gate electrode, May be lower than the bottom surface of the gate electrode formed immediately above.
예시적인 실시예들에 있어서, 상기 각 게이트 전극들은 상기 기판 상면에 평행한 제1 방향을 따라 연장될 수 있으며, 상기 제1 및 제2 콘택 플러그들은 상면에서 보았을 때 상기 제1 방향을 따라 일정한 간격으로 배치될 수 있다.In exemplary embodiments, each of the gate electrodes may extend along a first direction parallel to the top surface of the substrate, and the first and second contact plugs may be spaced apart at regular intervals As shown in FIG.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 상기 제1 및 제2 콘택 플러그들 중에서 상기 제1 방향을 따라 제일 처음 혹은 제일 마지막에 배치될 수 있다.In exemplary embodiments, the second contact plug may be disposed at the earliest or first end of the first and second contact plugs along the first direction.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 상기 제1 및 제2 콘택 플러그들 중에서 상기 제1 방향을 따라 가운데에 배치될 수 있다.In exemplary embodiments, the second contact plug may be centered along the first direction among the first and second contact plugs.
예시적인 실시예들에 있어서, 상기 제1 및 제2 콘택 플러그들은 상기 제1 방향을 따라 지그재그 형상으로 배치될 수 있다.In exemplary embodiments, the first and second contact plugs may be arranged in a zigzag shape along the first direction.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 상기 제1 및 제2 콘택 플러그들 중에서 상기 제1 방향을 따라 제일 처음 혹은 제일 마지막에 배치될 수 있다.In exemplary embodiments, the second contact plug may be disposed at the earliest or first end of the first and second contact plugs along the first direction.
예시적인 실시예들에 있어서, 상기 게이트 전극들은 하층으로부터 상층으로 갈수록 상기 제1 방향의 길이가 점차 줄어드는 계단 형상을 가질 수 있으며, 상기 각 제1 및 제2 콘택 플러그들은 상층의 게이트 전극들에 의해 오버랩되지 않는 상기 각 게이트 전극들의 가장자리 부분 상에 형성될 수 있다.In exemplary embodiments, the gate electrodes may have a stepped shape in which the length in the first direction gradually decreases from the lower layer to the upper layer, and each of the first and second contact plugs may be formed by gate electrodes of the upper layer May be formed on edge portions of the gate electrodes not overlapping each other.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극은 상기 게이트 전극들 중에서 최하층에 형성될 수 있다.In exemplary embodiments, the first gate electrode may be formed in the lowest layer among the gate electrodes.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극은 상기 게이트 전극들 중에서 최상층에 형성될 수 있다.In exemplary embodiments, the first gate electrode may be formed on the uppermost one of the gate electrodes.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극은 상기 게이트 전극들 중에서 가운데층에 형성될 수 있다.In exemplary embodiments, the first gate electrode may be formed in the middle layer of the gate electrodes.
예시적인 실시예들에 있어서, 상기 수직형 메모리 장치는 복수 개의 상기 제1 게이트 전극들을 포함할 수 있다.In exemplary embodiments, the vertical memory device may include a plurality of the first gate electrodes.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극들은 상기 게이트 전극들 중에서 최하층 및 최상층에 각각 형성될 수 있다.In exemplary embodiments, the first gate electrodes may be formed in the lowermost layer and the uppermost layer, respectively, of the gate electrodes.
예시적인 실시예들에 있어서, 상기 제1 콘택 플러그들 상면에 각각 접촉하는 제1 배선들을 더 포함할 수 있으며, 상기 제1 배선들을 통해 상기 제1 콘택 플러그들에는 전기적 신호가 인가될 수 있다.In exemplary embodiments, the first contact plugs may further include first wirings that respectively contact the upper surfaces of the first contact plugs, and electrical signals may be applied to the first contact plugs through the first wirings.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그의 상면은 상기 제1 게이트 전극에 접촉하는 상기 제1 콘택 플러그 상면에 형성된 상기 제1 배선에 접촉할 수 있다.In exemplary embodiments, the upper surface of the second contact plug may contact the first wiring formed on the upper surface of the first contact plug contacting the first gate electrode.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 어떠한 배선에도 연결되지 않을 수 있다.In exemplary embodiments, the second contact plug may not be connected to any wiring.
예시적인 실시예들에 있어서, 상기 게이트 전극들은 하층으로부터 상층으로 갈수록 상기 기판 상면에 평행한 제1 방향의 길이가 점차 줄어드는 계단 형상을 가질 수 있으며, 상기 게이트 전극들 중에서 최하층에 형성된 게이트 전극과 상기 제1 방향으로 인접한 상기 기판 상면에는, 상기 수직 방향으로 연장되어 상기 제1 및 제2 콘택 플러그들의 상면과 동일한 높이의 상면을 갖는 하나 이상의 제3 콘택 플러그가 더 형성될 수 있다.In exemplary embodiments, the gate electrodes may have a stepped shape in which a length in a first direction parallel to the upper surface of the substrate gradually decreases from a lower layer to an upper layer, and a gate electrode formed in the lowest layer among the gate electrodes, The upper surface of the substrate adjacent to the first direction may further include at least one third contact plug extending in the vertical direction and having a top surface at the same height as the top surfaces of the first and second contact plugs.
예시적인 실시예들에 있어서, 상기 제1 콘택 플러그들 상면에 각각 접촉하는 제1 배선들을 더 포함할 수 있으며, 상기 제1 배선들을 통해 상기 제1 콘택 플러그들에는 전기적 신호가 인가될 수 있다.In exemplary embodiments, the first contact plugs may further include first wirings that respectively contact the upper surfaces of the first contact plugs, and electrical signals may be applied to the first contact plugs through the first wirings.
예시적인 실시예들에 있어서, 상기 제3 콘택 플러그의 상면은 상기 제1 배선들과는 다른 제2 배선에 접촉할 수 있다.In exemplary embodiments, an upper surface of the third contact plug may contact a second wiring different from the first wiring.
예시적인 실시예들에 있어서, 상기 제3 콘택 플러그는 어떠한 배선에도 연결되지 않을 수 있다.In the exemplary embodiments, the third contact plug may not be connected to any wiring.
예시적인 실시예들에 있어서, 상기 게이트 전극들은 순차적으로 적층된 그라운드 선택 라인(GSL), 워드 라인 및 스트링 선택 라인(SSL)을 포함할 수 있다.In exemplary embodiments, the gate electrodes may comprise a sequentially selected ground selection line (GSL), a word line, and a string selection line (SSL).
예시적인 실시예들에 있어서, 상기 제1 게이트 전극은 상기 그라운드 선택 라인 혹은 상기 스트링 선택 라인을 포함할 수 있다.In exemplary embodiments, the first gate electrode may comprise the ground select line or the string select line.
예시적인 실시예들에 있어서, 상기 각 게이트 전극들은 금속 패턴, 및 상기 금속 패턴의 적어도 상면 및 저면을 커버하는 배리어막 패턴을 포함할 수 있다.In exemplary embodiments, each of the gate electrodes may include a metal pattern, and a barrier film pattern covering at least upper and lower surfaces of the metal pattern.
예시적인 실시예들에 있어서, 상기 각 제1 콘택 플러그들은 대응하는 상기 게이트 전극의 상기 배리어막 패턴을 관통하여 상기 금속 패턴에 접촉할 수 있다.In exemplary embodiments, each of the first contact plugs may contact the metal pattern through the barrier film pattern of the corresponding gate electrode.
예시적인 실시예들에 있어서, 상기 각 제1 콘택 플러그들은 대응하는 상기 게이트 전극의 상기 배리어막 패턴에 접촉할 수 있다.In exemplary embodiments, each of the first contact plugs may contact the barrier film pattern of the corresponding gate electrode.
예시적인 실시예들에 있어서, 상기 각 제1 콘택 플러그들은 대응하는 상기 게이트 전극의 상기 배리어막 패턴 및 상기 금속 패턴을 관통할 수 있다.In exemplary embodiments, each of the first contact plugs may penetrate the barrier film pattern and the metal pattern of the corresponding gate electrode.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 대응하는 상기 게이트 전극의 상기 배리어막 패턴에 접촉할 수 있다.In exemplary embodiments, the second contact plug may contact the barrier film pattern of the corresponding gate electrode.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그는 대응하는 상기 게이트 전극의 상기 배리어막 패턴에 접촉하지 않을 수 있다.In exemplary embodiments, the second contact plug may not contact the barrier film pattern of the corresponding gate electrode.
상술한 본 발명의 과제를 달성하기 위하여, 다른 실시예들에 따른 수직형 메모리 장치는 메모리 셀 영역 및 주변 영역을 포함하는 기판의 상기 메모리 셀 영역 내에서, 상기 기판 상면에 수직한 수직 방향을 따라 서로 이격된 복수 개의 층들에 각각 형성된 복수 개의 게이트 전극들, 상기 기판 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들을 관통하는 채널, 및 상기 게이트 전극들 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들에 각각 접촉하는 복수 개의 제1 콘택 플러그들을 포함한다. 상기 메모리 셀 영역 내에서, 상기 게이트 전극들 중 최하층에 형성된 게이트 전극에 인접하는 상기 기판 상에는 상기 수직 방향으로 연장되어 상기 제1 콘택 플러그들의 상면과 동일한 높이의 상면을 갖는 하나 이상의 제3 콘택 플러그가 더 형성된다.According to another aspect of the present invention, there is provided a vertical memory device including: a memory cell region including a memory cell region and a peripheral region; A plurality of gate electrodes formed in a plurality of layers spaced apart from each other, a channel extending in the vertical direction on the substrate and passing through the gate electrodes, and a plurality of gate electrodes extending in the vertical direction on the gate electrodes, And a plurality of first contact plugs, respectively. In the memory cell region, at least one third contact plug extending in the vertical direction and having a top surface at the same height as the top surface of the first contact plugs is formed on the substrate adjacent to the gate electrode formed in the lowermost layer among the gate electrodes Lt; / RTI >
예시적인 실시예들에 있어서, 상기 각 게이트 전극들은 상기 기판 상면에 평행한 제1 방향을 따라 연장될 수 있으며, 상기 제1 및 제3 콘택 플러그들은 상면에서 보았을 때 상기 제1 방향을 따라 일정한 간격으로 배치될 수 있다.In exemplary embodiments, each of the gate electrodes may extend along a first direction parallel to the top surface of the substrate, and the first and third contact plugs may be spaced apart at regular intervals As shown in FIG.
예시적인 실시예들에 있어서, 상기 게이트 전극들은 하층으로부터 상층으로 갈수록 상기 기판 상면에 평행한 제1 방향의 길이가 점차 줄어드는 계단 형상을 가질 수 있으며, 상기 제3 콘택 플러그는 상기 최하층에 형성된 상기 게이트 전극에 상기 제1 방향으로 인접한 상기 기판 부분 상에 형성될 수 있다.In the exemplary embodiments, the gate electrodes may have a stepped shape in which a length in a first direction parallel to the upper surface of the substrate gradually decreases from a lower layer to an upper layer, and the third contact plug may have a stepped shape, And may be formed on the portion of the substrate adjacent to the electrode in the first direction.
예시적인 실시예들에 있어서, 상기 제1 콘택 플러그들 상면에 각각 접촉하는 제1 배선들을 더 포함할 수 있으며, 상기 제1 배선들에는 상기 기판의 주변 영역에 형성된 제2 배선을 통해 전기적 신호가 인가될 수 있다.In exemplary embodiments, the semiconductor device may further include first wirings that respectively contact the upper surfaces of the first contact plugs, wherein an electrical signal is applied to the first wirings through a second wiring formed in a peripheral region of the substrate .
예시적인 실시예들에 있어서, 상기 제3 콘택 플러그의 상면은 상기 최하층에 형성된 게이트 전극에 접촉하는 상기 제1 콘택 플러그 상면에 형성된 상기 제1 배선에 접촉할 수 있다.In exemplary embodiments, the upper surface of the third contact plug may contact the first wiring formed on the upper surface of the first contact plug contacting the gate electrode formed in the lowest layer.
예시적인 실시예들에 있어서, 상기 제3 콘택 플러그는 상기 제1 배선과 다른 제3 배선에 연결될 수 있다.In exemplary embodiments, the third contact plug may be connected to a third wiring different from the first wiring.
예시적인 실시예들에 있어서, 상기 제3 콘택 플러그는 어떠한 배선에도 연결되지 않을 수 있다.In the exemplary embodiments, the third contact plug may not be connected to any wiring.
예시적인 실시예들에 있어서, 상기 게이트 전극들 중 제1 게이트 전극 상에는 상기 수직 방향으로 연장되어 상기 제1 콘택 플러그들의 상면과 동일한 높이의 상면을 갖는 하나 이상의 제2 콘택 플러그가 더 형성될 수 있다.In exemplary embodiments, one or more second contact plugs may be further formed on the first gate electrode of the gate electrodes, the first contact plugs extending in the vertical direction and having an upper surface of the same height as the upper surfaces of the first contact plugs .
상술한 본 발명의 과제를 달성하기 위하여, 다른 실시예들에 따른 수직형 메모리 장치는 기판 상면에 수직한 수직 방향을 따라 연장된 채널, 상기 채널의 외측벽을 감싸는 전하 저장막 구조물, 각각이 상기 전하 저장막 구조물을 둘러싸면서 상기 기판 상면에 평행한 제1 방향을 따라 연장되고, 상기 수직 방향을 따라 서로 이격되며, 하층으로부터 상층으로 갈수록 상기 제1 방향의 길이가 점차 줄어드는 계단 형상을 갖는 복수 개의 게이트 전극들, 및 상층의 상기 게이트 전극들에 의해 오버랩되지 않는 상기 각 게이트 전극들의 가장자리 부분에 접촉하여 상기 수직 방향으로 연장된 복수 개의 제1 콘택 플러그들을 포함한다. 상기 수직 방향으로 서로 인접하는 상기 게이트 전극들의 상기 제1 방향으로의 길이들은 제1 폭으로 감소하되, 다만 상기 게이트 전극들 중에서 제1 게이트 전극의 상기 제1 방향으로의 길이와 상기 제1 게이트 전극 바로 상층에 배치된 제2 게이트 전극의 상기 제1 방향으로의 길이는 상기 제1 폭보다 큰 제2 폭으로 감소한다.According to another aspect of the present invention, there is provided a vertical memory device including: a channel extending along a vertical direction perpendicular to a top surface of a substrate; a charge storage film structure surrounding an outer wall of the channel; A plurality of gates extending along a first direction parallel to the upper surface of the substrate and spaced from each other along the vertical direction and having a stepped shape gradually decreasing in length in the first direction from the lower layer to the upper layer, Electrodes, and a plurality of first contact plugs extending in the vertical direction in contact with edge portions of the gate electrodes that do not overlap by the gate electrodes of the upper layer. The lengths of the gate electrodes adjacent to each other in the vertical direction in the first direction are reduced to a first width, but a length in the first direction of the first gate electrode among the gate electrodes, The length of the second gate electrode disposed immediately above in the first direction decreases to a second width larger than the first width.
예시적인 실시예들에 있어서, 상기 제2 폭은 상기 제1 폭의 2배 이상일 수 있다.In exemplary embodiments, the second width may be at least twice the first width.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극 상에 상기 수직 방향으로 연장된 하나 이상의 제2 콘택 플러그를 더 포함할 수 있다.In exemplary embodiments, the first contact plug may further include one or more second contact plugs extending in the vertical direction on the first gate electrode.
예시적인 실시예들에 있어서, 상기 제1 및 제2 콘택 플러그들은 상기 제1 방향을 따라 일정한 간격으로 배치될 수 있다.In exemplary embodiments, the first and second contact plugs may be disposed at regular intervals along the first direction.
예시적인 실시예들에 있어서, 상기 제2 콘택 플러그의 상면은 상기 제1 콘택 플러그의 상면과 동일한 높이에 형성될 수 있다.In exemplary embodiments, the upper surface of the second contact plug may be formed at the same height as the upper surface of the first contact plug.
예시적인 실시예들에 있어서, 상기 수직형 메모리 장치는 복수 개의 상기 제1 게이트 전극들을 포함할 수 있다.In exemplary embodiments, the vertical memory device may include a plurality of the first gate electrodes.
예시적인 실시예들에 있어서, 상기 제1 게이트 전극은 상기 게이트 전극들 중에서 최하층에 형성될 수 있다.In exemplary embodiments, the first gate electrode may be formed in the lowest layer among the gate electrodes.
전술한 바와 같이 예시적인 실시예들에 따른 수직형 메모리 장치 제조 방법에서, 계단 구조물의 각 계단들에 형성된 게이트 전극들에 각각 연결되도록 제1 콘택 플러그들을 형성할 때, 일부 계단들에 제2 콘택 플러그를 더 형성함으로써, 패턴 로딩 현상을 방지하여 상기 제1 콘택 플러그들이 상기 게이트 전극들에 잘 접촉하도록 형성할 수 있다.As described above, in the vertical memory device manufacturing method according to the exemplary embodiments, when the first contact plugs are formed to be connected to the gate electrodes formed at the respective steps of the step structure, By further forming the plug, the pattern loading phenomenon can be prevented, and the first contact plugs can be formed to be in contact with the gate electrodes well.
도 1 내지 도 13은 예시적인 실시예들에 따른 수직형 메모리 장치를 설명하기 위한 평면도들 및 단면도들이다.
도 14 내지 도 44는 상기 수직형 메모리 장치의 제조 방법을 설명하기 위한 평면도들 및 단면도들이다.
도 45 내지 도 70은 예시적인 실시예들에 따른 수직형 메모리 장치를 설명하기 위한 평면도들 및 단면도들이다.1 to 13 are plan views and sectional views for explaining a vertical memory device according to exemplary embodiments.
14 to 44 are plan views and sectional views for explaining a method of manufacturing the vertical memory device.
45-70 are plan views and cross-sectional views for illustrating a vertical memory device according to exemplary embodiments.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예들에 따른 수직형 메모리 장치 및 그 제조 방법에 대하여 상세하게 설명하지만, 본 발명이 하기의 실시예들에 제한되는 것은 아니며, 해당 분야에서 통상의 지식을 가진 자라면 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 본 발명을 다양한 다른 형태로 구현할 수 있을 것이다. 첨부된 도면에 있어서, 기판, 층(막), 영역, 패턴들 또는 구조물들의 치수는 본 발명의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 본 발명에 있어서, 각 층(막), 영역, 전극, 패턴들 또는 구조물들이 기판, 각 층(막), 영역, 전극, 구조물들 또는 패턴들 "상에", "상부에" 또는 "하부"에 형성되는 것으로 언급되는 경우에는 각 층(막), 영역, 전극, 패턴들 또는 구조물들이 직접 기판, 각 층(막), 영역, 구조물 또는 패턴들 위에 형성되거나 아래에 위치하는 것을 의미하거나, 다른 층(막), 다른 영역, 다른 전극, 다른 패턴들 또는 다른 구조물이 기판 상에 추가적으로 형성될 수 있다. 또한, 물질, 층(막), 영역, 전극, 패턴들 또는 구조물들이 "제1", "제2", "제3" 및/또는 "예비"로 언급되는 경우, 이러한 부재들을 한정하기 위한 것이 아니라 단지 각 물질, 층(막), 영역, 전극, 패턴들 또는 구조물들을 구분하기 위한 것이다. 따라서 "제1", "제2", "제3" 및/또는 "예비"는 각 층(막), 영역, 전극, 패턴들 또는 구조물들에 대하여 각기 선택적으로 또는 교환적으로 사용될 수 있다.Hereinafter, a vertical memory device and a method of manufacturing the same according to preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. However, the present invention is not limited to the following embodiments, It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. In the accompanying drawings, dimensions of a substrate, a layer (film), an area, patterns or structures are enlarged in actuality for clarity of the present invention. In the present invention, each layer (film), region, electrode, pattern or structure is referred to as being "on", "on", or " Means that each layer (film), region, electrode, pattern, or structure is directly formed or positioned below a substrate, each layer (film), region, structure, or pattern, A layer (film), another region, another electrode, other patterns or other structure may be additionally formed on the substrate. It will also be understood that when a material, layer, region, electrode, pattern or structure is referred to as a "first", "second", "third", and / But only to distinguish each material, layer (membrane), region, electrode, patterns or structures. Thus, "first", "second", "third" and / or "spare" may be used, alternatively or alternatively, for each layer (membrane), region, electrode, patterns or structures.
도 1 내지 도 13은 예시적인 실시예들에 따른 수직형 메모리 장치를 설명하기 위한 평면도들 및 단면도들이다. 이때, 도 1은 상기 수직형 메모리 장치가 형성되는 기판의 영역들을 설명하기 위한 평면도이고, 도 2 내지 도 13은 도 1의 X 영역에 대한 도면들이다. 구체적으로, 도 1, 2, 8 및 13은 평면도들이고, 도 3-7 및 9-12는 단면도들이다. 즉, 도 3은 도 2의 A-A'선을 따라 절단한 단면도이고, 도 4는 도 2의 B-B'선을 따라 절단한 단면도들이며, 도 5는 도 2의 C-C'선을 따라 절단한 단면도이고, 도 6은 도 2의 D-D'선을 따라 절단한 단면도이며, 도 7은 도 2의 E-E'선을 따라 절단한 단면도이다. 1 to 13 are plan views and sectional views for explaining a vertical memory device according to exemplary embodiments. 1 is a plan view for explaining regions of a substrate on which the vertical memory device is formed, and FIGS. 2 to 13 are views for the X region of FIG. Specifically, Figures 1, 2, 8 and 13 are plan views, and Figures 3-7 and 9-12 are cross-sectional views. 2 is a cross-sectional view taken along the line B-B 'in FIG. 2, and FIG. 5 is a cross-sectional view taken along the line C-C' FIG. 6 is a cross-sectional view taken along line D-D 'of FIG. 2, and FIG. 7 is a cross-sectional view taken along line E-E' of FIG.
한편, 도 8a는 상기 수직형 메모리 장치에서 상기 기판으로부터 제5 층간 절연막까지 적층된 구조물에 대한 평면도이고, 도 8b는 상기 수직형 메모리 장치에서 상기 기판으로부터 제6 층간 절연막까지 적층된 구조물에 대한 평면도이며, 도 8c는 상기 수직형 메모리 장치에서 상기 기판으로부터 제7 층간 절연막까지 적층된 구조물에 대한 평면도이다. 또한, 도 9a 및 9b는 도 8a의 B-B'선을 따라 절단한 단면도들이고, 도 10 내지 도 12는 도 9a의 Y 영역의 확대도들이다. 8A is a plan view of a structure of the vertical memory device stacked from the substrate to a fifth interlayer insulating film, and FIG. 8B is a plan view of a structure stacked from the substrate to the sixth interlayer insulating film in the vertical memory device And FIG. 8C is a plan view of a structure of the vertical memory device stacked up from the substrate to the seventh interlayer insulating film. 9A and 9B are cross-sectional views taken along the line B-B 'in FIG. 8A, and FIGS. 10 to 12 are enlarged views of the Y region in FIG. 9A.
한편, 이하에서는 상기 기판 상면에 평행하고 서로 교차하는 두 방향들을 각각 제1 및 제2 방향들로 정의하고, 상기 기판 상면에 실질적으로 수직한 방향을 제3 방향으로 정의하기로 한다. 예시적인 실시예들에 있어서, 상기 제1 및 제2 방향들은 서로 직교할 수 있다.In the following description, two directions parallel to the upper surface of the substrate and intersecting with each other are defined as first and second directions, respectively, and a direction substantially perpendicular to the upper surface of the substrate is defined as a third direction. In exemplary embodiments, the first and second directions may be orthogonal to each other.
먼저 도 1을 참조하면, 상기 수직형 메모리 장치가 형성되는 기판(100)은 제1 내지 제4 영역들(I, II, III, IV)을 포함할 수 있다. 이때, 제1 영역(I)은 메모리 셀들이 형성되는 메모리 셀 영역일 수 있고, 제2 영역(II)은 행 디코더(X-decoder)가 형성되는 영역일 수 있으며, 제3 영역(III)은 페이지 버퍼(page buffer) 및 열 디코더(Y-decoder)가 형성되는 영역일 수 있고, 제4 영역(IV)은 상기 메모리 셀들을 구동시키기 위한 주변 회로들이 형성되는 주변 회로 영역일 수 있다. 제2 및 제3 영역들(II, III)은 함께 코어(core) 영역을 형성할 수 있으며, 상기 코어 영역 및 상기 주변 회로 영역은 함께 주변 영역으로 지칭될 수도 있다. Referring first to FIG. 1, a
이하에서는 설명의 편의를 위해서, 기판(100)의 제1 영역(I) 내에서 일 가장자리 부분인 X 영역에 대한 도면들을 참조하여 기술하기로 한다.Hereinafter, for convenience of description, the description will be made with reference to the drawings of the X region which is the one-edge portion in the first region I of the
도 2 내지 도 7, 도 8a, 8b, 8c 및 도 9a를 참조하면, 상기 수직형 메모리 장치는 기판(100) 상에 형성된 게이트 전극들(310), 채널(210), 제2 전하 저장막 구조물(280), 및 제1 및 제2 콘택 플러그들(380, 385)을 포함할 수 있다. Referring to FIGS. 2 to 7, 8A, 8B, 8C and 9A, the vertical memory device includes
또한, 상기 수직형 메모리 장치는 기판(100) 상에 형성된 절연막 패턴(115), 절연성 패드(127), 반도체 패턴(160), 충전막 패턴(220), 캐핑막 패턴(230), 제1 내지 제8 층간 절연막들(130, 140, 240, 340, 390, 430, 560, 630), 공통 소스 라인(Common Source Line: CSL)(330), 제2 스페이서(320), 제1 내지 제6 배선들(420, 425, 460, 465, 660, 690), 및 제1 내지 제6 비아들(460, 465, 550, 555, 590, 620)을 더 포함할 수 있다.The vertical memory device includes an insulating
기판(100)은 실리콘, 게르마늄 등과 같은 반도체 물질을 포함할 수 있다. The
게이트 전극들(310)은 기판(100) 상에서 상기 제3 방향을 따라 서로 이격되도록 복수 개의 층들에 형성될 수 있다. 이때, 상기 제3 방향을 따라 적층된 게이트 전극들(310) 사이에는 절연막 패턴(115)이 개재될 수 있다.The
한편, 각 게이트 전극들(310)은 상기 제1 방향으로 연장될 수 있으며, 상기 제2 방향을 따라 복수 개로 형성될 수 있다. 이때, 상기 제2 방향을 따라 복수 개로 형성된 게이트 전극들(310)은 상기 제1 방향으로 연장되는 공통 소스 라인(CSL)(330) 및 이의 양 측벽에 형성된 제2 스페이서(320)에 의해 서로 분리될 수 있다. 한편, 공통 소스 라인(CSL)(330)에 접하는 기판(100) 상부에는 불순물 영역(105)이 형성될 수 있다. 불순물 영역(105)은 예를 들어, 인, 비소와 같은 n형 불순물을 포함할 수 있다. Each of the
상기 제3 방향으로 순차적으로 적층된 게이트 전극(310) 및 절연막 패턴(115)은 하나의 계단을 구성할 수 있으며, 상기 제3 방향을 따라 상기 계단들이 복수 개로 적층되어 하나의 계단 구조물을 형성할 수 있다. 이에 따라, 본 명세서에서 상기 계단 구조물을 구성하는 각 계단들은 외부로 노출되는 부분뿐만 아니라, 상부에 형성된 구조물에 의해 커버되는 부분까지도 모두 포함하여 하나의 층을 이루는 전체 부분을 의미한다. The
상기 계단 구조물은 하층으로부터 상층으로 갈수록 상기 제1 방향의 길이가 점차 줄어드는 계단들을 포함할 수 있으며, 이에 따라 상기 각 계단들에 형성된 게이트 전극들(310) 및 절연막 패턴들(115) 역시 하층으로부터 상층으로 갈수록 상기 제1 방향의 길이가 점차 줄어들 수 있다. 예시적인 실시예들에 있어서, 상기 제3 방향을 따라 상기 계단들은 상기 제1 방향으로의 길이가 일정한 폭으로 줄어들 수 있으며, 이에 따라 각 계단들에서 상층에 형성된 계단들에 의해 커버되거나 오버랩되지 않고 노출되는 부분은 일정할 수 있다. 마찬가지로, 상기 제3 방향으로 서로 인접하는 게이트 전극들(310)의 상기 제1 방향으로의 길이는 일정한 제1 폭만큼 감소할 수 있으며, 이에 따라 각 게이트 전극들(310)에서 상층에 형성된 게이트 전극들(310)에 의해 커버되거나 오버랩되지 않고 노출되는 부분은 일정할 수 있다. The stepped structure may include steps in which the length of the first direction gradually decreases from the lower layer to the upper layer, so that the
하지만, 상기 계단들 중에서 제1 계단의 상기 제1 방향으로의 길이와 상기 제1 계단 바로 상층에 배치된 제2 계단의 상기 제1 방향으로의 길이는 상기 제1 폭보다 큰 제2 폭만큼 감소할 수 있다. 예시적인 실시예들에 있어서, 상기 제2 폭은 상기 제1 폭의 2배 이상일 수 있다.However, the length in the first direction of the first step and the length in the first direction of the second step disposed immediately above the first step in the steps are reduced by a second width greater than the first width, can do. In exemplary embodiments, the second width may be at least twice the first width.
이에 따라, 상기 제1 계단에 형성된 제1 게이트 전극(310)의 상기 제1 방향으로의 길이와 제1 게이트 전극(310) 바로 상층에 배치된 제2 게이트 전극(310)의 상기 제1 방향으로의 길이는 상기 제1 폭보다 큰 제2 폭으로 감소할 수 있으며, 제1 게이트 전극(310)에서 상층의 게이트 전극들(310)에 의해 커버되거나 오버랩되지 않고 노출되는 부분은 다른 층에 형성된 게이트 전극들(310)에서 상층의 게이트 전극들(310)에 의해 커버되거나 오버랩되지 않고 노출되는 부분에 비해 넓을 수 있다. Accordingly, the length of the
예시적인 실시예들에 있어서, 제1 게이트 전극(310)은 복수 개로 적층된 게이트 전극들(310) 중에서 최하층에 형성된 것일 수 있다. 다른 실시예들에 있어서, 제1 게이트 전극(310)은 복수 개로 적층된 게이트 전극들(310) 중에서 최상층에 형성된 것일 수 있다. 또 다른 실시예들에 있어서, 제1 게이트 전극(310)은 복수 개로 적층된 게이트 전극들(310) 중에서 가운데층에 형성된 것일 수 있다. 즉, 제1 게이트 전극(310)은 복수 개로 적층된 게이트 전극들(310) 중에서 임의의 층에 형성된 것일 수 있으며, 경우에 따라서는 복수 개의 층들에 형성된 것들일 수도 있다. In the exemplary embodiments, the
게이트 전극(310)은 상기 제3 방향을 따라 순차적으로 배열된 그라운드 선택 라인(Ground Selection Line: GSL), 워드 라인(word line) 및 스트링 선택 라인(String Selection Line: SSL)을 포함할 수 있다. 이때, 상기 각 GSL, 워드 라인 및 SSL은 1개 혹은 복수 개의 층에 형성될 수 있다. 또한, 상기 GSL과 상기 워드 라인 사이 및/또는 상기 SSL과 상기 워드 라인 사이에는 하나 혹은 복수 개의 더미 워드 라인(dummy word line)이 더 형성될 수도 있다. 예시적인 실시예들에 있어서, 상기 GSL은 1개의 층에 형성되고, 상기 SSL은 2개의 층에 형성되며, 상기 워드 라인은 상기 GSL 및 상기 SSL 사이에서 짝수 개의 층들에 형성될 수 있다. 이에 따라, 일 실시예에 있어서, 제1 게이트 전극(310)은 상기 GSL이거나 혹은 상기 SSL일 수 있다.The
게이트 전극(310)은 게이트 도전 패턴(300), 및 이의 상면 및 저면과 적어도 일부 측벽을 감싸는 게이트 배리어막 패턴(290)을 포함할 수 있다. 게이트 도전 패턴(300)은 예를 들어, 텅스텐, 티타늄, 탄탈륨, 백금 등의 전기 저항이 낮은 금속을 포함할 수 있다. 게이트 배리어막 패턴(290)은 예를 들어, 티타늄 질화물, 탄탈륨 질화물 등의 금속 질화물을 포함할 수 있다. 이와는 달리, 게이트 배리어막 패턴(290)은 금속을 포함하는 제1 층 및 금속 질화물을 포함하는 제2 층으로 구성될 수도 있다. The
한편, 게이트 전극(310)의 상면 및 저면과, 일부 측벽은 제2 블로킹막 패턴(270)에 의해 감싸질 수 있다. 구체적으로, 제2 블로킹막 패턴(270)은 게이트 전극(310)의 게이트 배리어막 패턴(290)을 커버할 수 있다. 제2 블로킹막 패턴(270)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있다.On the other hand, the top and bottom surfaces of the
절연막 패턴(115)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있고, 공통 소스 라인(CSL)(330)은 금속, 금속 질화물 및/또는 금속 실리사이드를 포함할 수 있으며, 제2 스페이서(320)는 예를 들어, 실리콘 질화물과 같은 질화물을 포함할 수 있다.The common source line (CSL) 330 may comprise a metal, a metal nitride and / or a metal suicide, and the second spacer (e.g., 320 may comprise a nitride, such as, for example, silicon nitride.
한편, 각 게이트 전극들(310)의 일 측벽에는 절연성 패드(127)가 형성될 수 있으며, 절연성 패드(127)는 하층으로부터 상층으로 갈수록 상기 제2 방향으로의 길이가 점차 감소할 수 있다. 절연성 패드(127)는 예를 들어, 실리콘 질화물과 같은 질화물을 포함할 수 있다.On the other hand, the insulating
상기 계단 구조물을 관통하여 제2 구조물이 형성될 수 있으며, 상기 제2 구조물은 기판(100) 상면에 접촉할 수 있다. 즉, 상기 제2 구조물은 기판(100) 상에 순차적으로 적층된 반도체 패턴(160), 상기 제1 구조물, 및 캐핑막 패턴(230)을 포함할 수 있으며, 상기 제1 구조물은 반도체 패턴(160) 상에 순차적으로 적층된 제1 전하 저장막 구조물(200), 채널(210) 및 충전막 패턴(220)을 포함할 수 있다. 상기 제2 구조물은 상기 제3 방향으로 연장되어, 교대로 반복적으로 적층된 게이트 전극들(310) 및 절연막 패턴들(115)을 관통할 수 있다.A second structure may be formed through the step structure, and the second structure may contact the upper surface of the
예시적인 실시예들에 있어서, 상기 제2 구조물은 상기 제1 및 제2 방향들을 따라 복수 개로 형성될 수 있으며, 이에 따라 제2 구조물 어레이를 형성할 수 있다. 상기 각 제2 구조물들은 내부에 채널(210)을 포함하고 있으므로, 상기 제2 구조물 어레이에 대해서는 후술하는 채널 어레이에 대한 설명으로 대체하기로 한다.In exemplary embodiments, the second structure may be formed in plurality along the first and second directions, thereby forming a second structure array. Since each of the second structures includes a
반도체 패턴(160)은 단결정 실리콘 혹은 단결정 게르마늄을 포함할 수 있으며, 경우에 따라 불순물이 도핑될 수도 있다. 예시적인 실시예들에 있어서, 반도체 패턴(160)은 그 상면이 절연막 패턴들(115) 중에서 기판(100) 상면으로부터 2번째 층에 형성된 절연막 패턴(115)의 상면과 저면 사이에 위치하도록 형성될 수 있다. 이에 따라, 반도체 패턴(160)은 GSL에 인접하도록 형성될 수 있다.The
채널(210)은 반도체 패턴(160) 상에 형성될 수 있으며, 컵 형상을 가질 수 있다. 채널(210)은 불순물이 도핑되거나 또는 도핑되지 않은 폴리실리콘 혹은 비정질 실리콘을 포함할 수 있다. 채널(210)은 상기 제1 및 제2 방향들을 따라 복수 개로 형성될 수 있으며, 이에 따라 채널 어레이를 형성할 수 있다. The
예시적인 실시예들에 있어서, 상기 채널 어레이는 상기 제1 방향을 따라 복수 개로 형성된 제1 채널들을 포함하는 제1 채널 열(hole column)과, 상기 제1 방향을 따라 복수 개로 형성된 제2 채널들을 포함하면서 상기 제2 방향으로 상기 제1 채널 열과 일정한 간격으로 이격된 제2 채널 열을 포함할 수 있다. 이때, 상기 제1 채널들은 상기 제2 채널들로부터 상기 제1 방향 혹은 상기 제2 방향과 예각을 이루는 방향에 각각 위치할 수 있다. 이에 따라, 상기 제1 및 제2 채널들은 전체적으로 상기 제1 방향을 기준으로 지그재그(zigzag) 형상으로 배열될 수 있다. 이와 같이 상기 제1 및 제2 채널들이 지그재그로 배열됨에 따라서, 단위 면적 내에 보다 많은 수의 채널들(210)이 배열될 수 있다. In exemplary embodiments, the channel array may include a first channel column including a plurality of first channels formed along the first direction, and a plurality of second channels formed along the first direction, And a second channel column spaced apart from the first channel column by a predetermined distance in the second direction. At this time, the first channels may be positioned at an acute angle with the first direction or the second direction from the second channels. Accordingly, the first and second channels may be arranged in a zigzag shape with respect to the first direction as a whole. Thus, as the first and second channels are arranged in a zigzag manner, a greater number of
한편, 상기 제1 및 제2 채널 열들은 상기 제2 방향을 따라 교대로 반복적으로 배열될 수 있다. 예시적인 실시예들에 있어서, 상기 제2 방향을 따라 상기 제1 및 제2 채널 열들이 교대로 2번씩 배열되어 총 4개의 채널 열들을 포함하는 하나의 채널 블록(hole block)을 형성할 수 있으며, 상기 채널 블록은 상기 제2 방향을 따라 서로 이격되도록 복수 개로 형성될 수 있다. 이하에서는 각 채널 블록들 내에 배열된 4개의 채널 열들을 최상층 절연막 패턴(115)의 가장자리에 인접한 것부터 상기 제2 방향을 따라 순서대로 제1, 제2, 제3 및 제4 채널 열들로 지칭하기로 한다. 즉, 도 2에서는 상기 제2 방향을 따라 서로 이격된 2개의 채널 블록들이 도시되어 있으며, 상기 각 채널 블록들은 상기 제2 방향을 따라 순차적으로 배열된 제1, 제2, 제3 및 제4 채널 열들을 포함하고 있다.The first and second channel columns may be alternately and repeatedly arranged along the second direction. In exemplary embodiments, the first and second channel columns may be alternately arranged twice in the second direction to form one channel block including a total of four channel columns. And the channel blocks may be formed to be spaced apart from each other along the second direction. Hereinafter, four channel columns arranged in each channel block are referred to as first, second, third and fourth channel columns in order from the side adjacent to the edge of the uppermost insulating
전술한 바와는 달리, 상기 채널 어레이는 상기 지그재그 배열과는 다르게 배열된 복수 개의 채널들(210)을 포함할 수도 있다. Unlike the foregoing, the channel array may comprise a plurality of
채널(210)의 외측벽에는 터널 절연막 패턴(190), 전하 저장막 패턴(180) 및 제1 블로킹막 패턴(170)이 순차적으로 적층될 수 있으며, 이들은 제1 전하 저장막 구조물(200)을 형성할 수 있다. 제1 전하 저장막 구조물(200)은 게이트 전극(310)의 일 측벽을 감싸는 제2 블로킹막 패턴(270) 부분에 접촉할 수 있으며, 이들은 함께 제2 전하 저장막 구조물(280)을 형성할 수 있다. 이때, 제1 및 제2 블로킹막 패턴들(170, 270)은 함께 블로킹막 패턴 구조물을 형성할 수 있다. 제1 전하 저장막 구조물(200)은 저면 중앙부가 뚫린 컵 형상을 가질 수 있다.A tunnel insulating
터널 절연막 패턴(190)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있고, 전하 저장막 패턴(180)은 예를 들어, 실리콘 질화물과 같은 질화물을 포함할 수 있으며, 제1 블로킹막 패턴(170)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있다.The tunnel insulating
충전막 패턴(220)은 컵 형상을 갖는 채널(210)이 형성하는 내부 공간을 채울 수 있다. 충전막 패턴(220)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있다.The filling
제1 전하 저장막 구조물(200), 채널(210), 및 충전막 패턴(220)으로 구성되는 상기 제1 구조물은 워드 라인 및 SSL에 인접하도록 형성될 수 있다.The first structure comprising the first charge
캐핑막 패턴(230)은 상기 제1 구조물 상에 형성될 수 있다. 캐핑막 패턴(230)은 불순물이 도핑되거나 또는 도핑되지 않은 폴리실리콘 혹은 비정질 실리콘을 포함할 수 있다.A
제1 층간 절연막(100)은 기판(100) 상에 형성되어 상기 계단 구조물의 측벽을 커버할 수 있다. 제2 층간 절연막(140)은 제1 층간 절연막(130) 및 상기 계단 구조물 상에 형성될 수 있으며, 캐핑막 패턴(230)의 측벽을 감쌀 수 있다. 제3 층간 절연막(240)은 제2 층간 절연막(140) 및 캐핑막 패턴(230) 상에 형성될 수 있으며, 공통 소스 라인(330) 및 제2 스페이서(320)의 측벽을 감쌀 수 있다. 제4 층간 절연막(340)은 제3 층간 절연막(240) 및 공통 소스 라인(330) 상에 형성될 수 있다. 제1 내지 제4 층간 절연막들(130, 140, 240, 340)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있으며, 이에 따라 일부 혹은 전체가 하나의 막으로 병합될 수도 있다. 또한, 제1 및 제2 층간 절연막들(130, 140)은 절연막 패턴(115)과 병합될 수도 있다.The first
이제 도 10 내지 도 12를 함께 참조하면, 각 제1 콘택 플러그들(380)은 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 절연막 패턴(115), 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여 게이트 도전 패턴(300)에 접촉할 수 있다. 즉, 각 제1 콘택 플러그들(380)은 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 상층의 계단들에 의해 커버되지 않은 각 계단들 부분에 형성된 절연막 패턴(115) 부분, 상기 절연막 패턴(115) 부분 하부의 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여 게이트 도전 패턴(300)과 접촉할 수 있다. 이때, 각 제1 콘택 플러그들(380)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분을 관통하여 게이트 도전 패턴(300)과 접촉할 수 있으며, 나아가 게이트 도전 패턴(300) 상부도 부분적으로 관통할 수 있다.Referring to FIGS. 10 to 12, each
하지만, 본 발명의 개념은 반드시 이에 한정되지는 않으며, 각 제1 콘택 플러그들(380)이 게이트 전극(310)과 적어도 부분적으로 접촉하는 경우라면 모두 본 발명의 범위에 포함될 수 있다. 일 실시예에 있어서, 도 10을 참조하면, 각 제1 콘택 플러그들(380)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분은 관통하지 않고 그 상면에만 접촉하거나, 혹은 상기 게이트 배리어막 패턴(290) 부분을 부분적으로만 관통하여 게이트 도전 패턴(300)에는 접촉하지 않을 수 있다. 다른 실시예에 있어서, 도 11을 참조하면, 각 제1 콘택 플러그들(380)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분 및 게이트 도전 패턴(300)을 관통하여, 게이트 도전 패턴(300) 저면에 형성된 게이트 배리어막 패턴(290) 부분에 접촉하거나, 혹은 이를 부분적으로 관통할 수 있다. 또 다른 실시예에 있어서, 도 12를 참조하면, 각 제1 콘택 플러그들(380)은 게이트 도전 패턴(300), 게이트 도전 패턴(300) 상면 및 저면에 형성된 게이트 배리어막 패턴(290) 부분들을 모두 관통할 수 있으며, 이에 따라 그 저면이 제2 블로킹막 패턴(270) 내부 혹은 그 하부의 절연막 패턴(115) 내부에 위치할 수도 있다.However, the concept of the present invention is not necessarily limited to this, and all of the first contact plugs 380 may be included in the scope of the present invention at least partially in contact with the
다만, 최상층 계단에 형성된 게이트 전극(310)을 노출시키는 제1 콘택 플러그(380)는 제1 층간 절연막(130)은 관통하지 않을 수 있다.However, the
각 제1 콘택 플러그들(380)은 상층 계단들에 의해 커버되지 않는 각 계단들 부분에 형성될 수 있다. 예시적인 실시예들에 있어서, 제1 콘택 플러그들(380)은 상기 제1 방향을 따라 일정한 간격으로 형성될 수 있다. 일 실시예에 있어서, 제1 콘택 플러그들(380)은 상부에서 보았을 때, 상기 각 채널 블록 내에서 하나의 채널 열, 예를 들어, 제2 채널 열과 동일 선상에 배열되도록 형성될 수 있다. 다른 실시예에 있어서, 도 13을 참조하면, 제1 콘택 플러그들(380)은 상부에서 보았을 때, 상기 각 채널 블록 내에서 상기 제2 방향으로의 가운데 위치에서 상기 제1 방향을 따라 배열되도록 형성될 수 있다. 즉, 제1 콘택 플러그들(380)은 하나의 채널 블록 내에서 상기 제2 방향으로의 임의의 위치에서 상기 제1 방향을 따라 배열되도록 형성될 수 있다.Each
이와는 달리, 제1 콘택 플러그들(380)은 상기 제1 방향을 따라 지그재그 형상으로 형성될 수도 있다. Alternatively, the first contact plugs 380 may be formed in a zigzag shape along the first direction.
일 실시예에 있어서, 제2 콘택 플러그(385)는 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 절연막 패턴(115), 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여, 제1 게이트 전극(310)에 포함된 게이트 도전 패턴(300)에 접촉할 수 있다. 하지만, 본 발명의 개념은 반드시 이에 한정되지는 않는다. 즉, 제2 콘택 플러그(385)는 제1 콘택 플러그(380)와 유사하게, 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분의 상면에 접촉하거나 그 일부를 관통할 수도 있고, 게이트 도전 패턴(300)을 관통하여 그 저면에 형성된 게이트 배리어막 패턴(290) 부분에 접촉하거나 부분적으로 관통할 수도 있으며, 나아가 게이트 도전 패턴(300), 및 그 상면 및 저면에 형성된 게이트 배리어막 패턴(290) 부분들을 모두 관통하여, 그 저면이 제2 블로킹막 패턴(270) 내부 혹은 그 하부의 절연막 패턴(115) 내부에 위치할 수도 있다.In one embodiment, the
하지만, 제1 콘택 플러그들(380)과는 달리, 제2 콘택 플러그(385)는 게이트 전극(310)에 접촉하지 않을 수도 있다. 즉, 도 9b를 참조하면, 제2 콘택 플러그(385)는 게이트 전극(310) 상면에 형성된 제2 블로킹막 패턴(270) 부분의 상면 혹은 내부 일부에만 접촉하고 게이트 전극(310)에는 접촉하지 않을 수 있으며, 나아가 그 저면이 상부의 절연막 패턴(115) 내에 위치하여 제2 블로킹막 패턴(270)에 접촉하지 않을 수도 있다.However, unlike the first contact plugs 380, the second contact plugs 385 may not contact the
예시적인 실시예들에 있어서, 제2 콘택 플러그(385)는 제1 게이트 전극(310) 상에 형성된 제1 콘택 플러그(380)에 인접하도록 제1 게이트 전극(310) 상에 형성될 수 있으며, 제1 콘택 플러그들(380)이 상기 제1 방향을 따라 서로 이격된 간격과 동일하게 제1 게이트 전극(310) 상에 형성된 제1 콘택 플러그(380)로부터 상기 제1 방향으로 이격될 수 있다. 즉, 제1 및 제2 콘택 플러그들(380, 385)은 전체적으로 상기 제1 방향을 따라 동일 선상에서 일정한 간격으로 형성될 수 있다. 이와는 달리, 제1 콘택 플러그들(380)이 상기 제1 방향을 따라 지그재그 형상으로 형성되는 경우에는, 제1 및 제2 콘택 플러그들(380, 385)도 전체적으로 상기 제1 방향을 따라 지그재그 형상으로 형성될 수 있다.In exemplary embodiments, a
전술한 바와 같이, 제1 게이트 전극(310)은 최하층 계단뿐만 아니라 최상층 계단에 형성될 수도 있고, 임의의 층 계단에 형성될 수 있으며, 나아가 복수 개로 형성될 수도 있다. 이에 따라, 제1 게이트 전극(310) 상에 형성되는 제2 콘택 플러그(385) 역시 그 저면이 최하층 계단, 최상층 계단, 혹은 임의의 층 계단에 형성될 수 있으며, 나아가 복수 개의 제2 콘택 플러그(285)가 형성될 수도 있다. 또한, 각 제1 게이트 전극들(310) 상에는 하나의 제2 콘택 플러그(385)뿐만 아니라, 복수 개의 제2 콘택 플러그들(385)도 형성될 수 있다. As described above, the
다만 이하에서는 설명의 편의를 위해서, 상기 제1 계단은 상기 최하층 계단이고, 상기 제1 계단에는 하나의 제2 콘택 플러그(385)만이 형성되는 경우를 설명하기로 한다.Hereinafter, for convenience of description, the case where the first step is the lowest step and only one
제1 콘택 플러그(380)는 제1 도전 패턴(370), 및 이의 저면 및 측벽을 감싸는 제1 배리어막 패턴(360)을 포함할 수 있으며, 제2 콘택 플러그(385)는 제2 도전 패턴(375), 및 이의 저면 및 측벽을 감싸는 제2 배리어막 패턴(365)을 포함할 수 있다. 이때, 상기 제1 도전 패턴(370)은 예를 들어, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함할 수 있 있으며, 제1 배리어막 패턴(360)은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함할 수 있다. 이와는 달리, 제1 배리어막 패턴(360)은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The
제5 내지 제8 층간 절연막들(390, 430, 560, 630)은 제4 층간 절연막(340), 및 제1 및 제2 콘택 플러그들(380, 385) 상에 순차적으로 적층될 수 있으며, 예를 들어, 실리콘 산화물과 같은 산화물을 포함할 수 있다. 이에 따라, 제5 내지 제8 층간 절연막들(390, 430, 560, 630)은 일부 혹은 전체가 하나의 막으로 병합될 수도 있으며, 또한 하부의 제4 층간 절연막(340)과도 병합될 수도 있다.The fifth to eighth
제1 내지 제6 배선들(420, 425, 460, 465, 660, 690), 및 제1 내지 제6 비아들(490, 495, 550, 555, 590, 620)은 각각 도전 패턴, 및 이의 저면 및 측벽을 감싸는 배리어막 패턴을 포함할 수 있다. 이때, 상기 도전 패턴은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함할 수 있으며, 상기 배리어막 패턴은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함할 수 있다. 이와는 달리, 상기 배리어막 패턴은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The first through
구체적으로, 제1 및 제2 배선들(420, 425)은 제5 층간 절연막(390)을 관통하여 제1 및 제2 콘택 플러그들(380, 385) 상면에 접촉할 수 있다. 제1 배선(420)은 제3 도전 패턴(410), 및 이의 저면 및 측벽을 감싸는 제3 배리어막 패턴(400)을 포함할 수 있으며, 제2 배선(425)은 제4 도전 패턴(415), 및 이의 저면 및 측벽을 감싸는 제4 배리어막 패턴(405)을 포함할 수 있다. Specifically, the first and
예시적인 실시예들에 있어서, 제1 배선(420)은 상기 제2 방향으로 연장될 수 있으며, 상기 제1 방향을 따라 복수 개로 형성될 수 있다. 또한, 제2 배선(425)은 상기 제1 방향으로 연장될 수 있다. 이때, 각 제1 배선들(420)은 제1 콘택 플러그(380) 상면에 접촉할 수 있으며, 제2 배선(425)은 상기 제1 계단에 형성된 제1 및 제2 콘택 플러그들(380, 385) 상면들에 접촉할 수 있다.In the exemplary embodiments, the
한편, 각 제1 배선들(420)은 상기 제2 방향을 따라 복수 개로 형성된 채널 블록들 중 일부에 형성된 제1 콘택 플러그들(380) 상면에 접촉하도록 상기 제2 방향으로 연장될 수 있다. 일 실시예에 있어서, 각 제1 배선들(420)은 상기 제2 방향으로 연장되어, 상기 제2 방향으로 서로 인접하는 4개의 채널 블록들에 형성된 제1 콘택 플러그들(380) 상면에 접촉할 수 있다. 제2 배선(425)은 상기 제1 방향으로 연장되어 제2 영역(II)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다.Each of the
제3 및 제4 배선들(460, 465)은 제6 층간 절연막(430)의 상부를 관통할 수 있으며, 제1 및 제2 비아들(490, 495)은 제6 층간 절연막(430)의 하부를 관통하여 제1 및 제2 배선들(420, 425) 상면에 각각 접촉할 수 있다. The third and
이때, 제3 배선(460)은 제5 도전 패턴(450), 및 이의 측벽 및 저면 일부를 감싸는 제5 배리어막 패턴(440)을 포함할 수 있으며, 제4 배선(465)은 제6 도전 패턴(455), 및 이의 측벽 및 저면 일부를 감싸는 제6 배리어막 패턴(445)을 포함할 수 있다. 또한, 제1 비아(490)는 제7 도전 패턴(480), 및 이의 저면 및 측벽을 감싸는 제7 배리어막 패턴(470)을 포함할 수 있으며, 제2 비아(495)는 제8 도전 패턴(485), 및 이의 저면 및 측벽을 감싸는 제8 배리어막 패턴(475)을 포함할 수 있다. 다만, 순차적으로 적층된 제1 비아(490) 및 제3 배선(460)은 일체적으로 형성될 수 있으며, 또한, 순차적으로 적층된 제2 비아(495) 및 제4 배선(465) 역시 일체적으로 형성될 수 있다. The
예시적인 실시예들에 있어서, 제3 배선(460)은 상기 제2 방향으로 연장될 수 있으며, 상기 제1 방향을 따라 복수 개로 형성될 수 있다. 또한, 제4 배선(465)은 상기 제1 방향으로 연장될 수 있다. 이때, 제3 배선들(460)은 제1 비아(490)를 통해 제1 배선들(420)에 각각 전기적으로 연결될 수 있으며, 제4 배선들(465)은 제2 비아(495)를 통해 제1 배선들(420)에 각각 전기적으로 연결될 수 있다.In the exemplary embodiments, the
일 실시예에 있어서, 각 제3 배선들(460)은 상기 제2 방향으로 연장되어, 상기 제2 방향으로 서로 인접하는 4개의 채널 블록들 상에 형성될 수 있다. 제4 배선(465)은 상기 제1 방향으로 연장되어 제2 영역(II)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다.In one embodiment, each of the
제1 및 제2 연결 배선들(520, 525)은 제6 층간 절연막(430)의 상부를 관통할 수 있으며, 제3 및 제4 비아들(550, 555)은 제6 층간 절연막(430)의 하부, 및 제3 내지 제5 층간 절연막들(240, 340, 390)을 관통하여 캐핑막 패턴(230) 상면에 접촉할 수 있다.The first and
이때, 제1 연결 배선(520)은 제9 도전 패턴(510), 및 이의 측벽 및 저면 일부를 감싸는 제9 배리어막 패턴(500)을 포함할 수 있으며, 제2 연결 배선(525)은 제10 도전 패턴(515), 및 이의 측벽 및 저면 일부를 감싸는 제10 배리어막 패턴(505)을 포함할 수 있다. 또한, 제3 비아(550)는 제11 도전 패턴(540), 및 이의 저면 및 측벽을 감싸는 제11 배리어막 패턴(530)을 포함할 수 있으며, 제4 비아(555)는 제12 도전 패턴(545), 및 이의 저면 및 측벽을 감싸는 제12 배리어막 패턴(535)을 포함할 수 있다. 다만, 순차적으로 적층된 제3 비아(550) 및 제1 연결 배선(520)은 일체적으로 형성될 수 있으며, 또한, 순차적으로 적층된 제4 비아(555) 및 제2 연결 배선(525) 역시 일체적으로 형성될 수 있다. The
제3 및 제4 비아들(550, 555)은 채널들(210) 상에 형성된 캐핑막 패턴들(230) 상에 각각 형성될 수 있으며, 제1 및 제2 연결 배선들(520, 525)은 각각 상기 제2 방향으로 연장되어, 제3 및 제4 비아들(550, 555)에 전기적으로 연결될 수 있다. 이에 따라, 제1 및 제2 연결 배선들(520, 525)은 공통 소스 라인(CSL)(330)에 의해 상기 제2 방향으로 서로 이격된 양 채널 블록들에 각각 포함된 채널들(210)을 서로 전기적으로 연결할 수 있다. 예시적인 실시예들에 있어서, 제1 연결 배선(520)은 제1 채널 블록의 제3 및 제4 채널 열들에 포함된 채널들(210)과, 상기 제2 방향으로 상기 제1 채널 블록과 이격된 제2 채널 블록의 제1 및 제2 채널 열들에 포함된 채널들(210)을 서로 연결할 수 있다. 또한, 제2 연결 배선(525)은 상기 제2 채널 블록의 제3 및 제4 채널 열들에 포함된 채널들(210)과, 상기 제2 방향으로 상기 제2 채널 블록과 이격된 제3 채널 블록의 제1 및 제2 채널 열들에 포함된 채널들(210)을 서로 연결할 수 있다.The third and
제5 및 제6 비아들(590, 620)은 제7 층간 절연막(560)을 관통하여 제3 배선(460), 및 제1 및 제2 연결 배선들(520, 525) 상면에 각각 접촉할 수 있다. The fifth and
이때, 제5 비아(590)는 제13 도전 패턴(580), 및 이의 측벽 및 저면을 감싸는 제13 배리어막 패턴(570)을 포함할 수 있으며, 제6 비아(620)는 제14 도전 패턴(610), 및 이의 측벽 및 저면을 감싸는 제14 배리어막 패턴(600)을 포함할 수 있다. The
제5 및 제6 배선들(660, 690)은 제8 층간 절연막(630)을 관통하여 제5 및 제6 비아들(590, 620) 상면에 각각 접촉할 수 있다. The fifth and
이때, 제5 배선(660)은 제15 도전 패턴(650), 및 이의 측벽 및 저면을 감싸는 제15 배리어막 패턴(640)을 포함할 수 있으며, 제6 배선(690)은 제16 도전 패턴(680), 및 이의 측벽 및 저면을 감싸는 제16 배리어막 패턴(670)을 포함할 수 있다. 예시적인 실시예들에 있어서, 제5 배선(660)은 상기 제1 방향으로 연장되어 제2 영역(II)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다. 즉, 제2 영역(II)의 상기 배선으로부터 인가된 전기적 신호는 제5 배선(660), 제5 비아(590), 제3 배선(460), 제1 비아(490) 및 제1 배선(420)을 통해 제1 콘택 플러그(380)로 전달될 수 있다. 예시적인 실시예들에 있어서, 제6 배선(690)은 상기 제2 방향으로 연장될 수 있으며, 제6 비아(620), 제1 및 제2 연결 배선들(520, 525), 제3 및 제4 비아들(550, 555), 및 캐핑막 패턴(230)을 통해 채널(210)에 전기적으로 연결될 수 있다. 이때, 제6 배선(690)은 비트 라인 기능을 수행할 수 있다.The
전술한 바와 같이, 상기 수직형 메모리 장치는 기판(100) 상면에 수직한 방향을 따라 적층된 복수의 게이트 전극들(310) 중에서 제1 게이트 전극(310) 상에는 제1 콘택 플러그(380)에 더하여 제2 콘택 플러그(385)가 더 형성될 수 있다. 후술하는 제조 방법에서 설명되는 바와 같이, 제2 콘택 플러그(385)에 의해 패턴 로딩 현상이 방지되어, 각 제1 콘택 플러그들(380)이 원하는 크기 및/또는 형상을 갖도록 형성될 수 있으며, 하부의 게이트 전극들(310)에 잘 접촉할 수 있다.As described above, the vertical memory device includes, in addition to the
한편, 상기 수직형 메모리 장치에 형성되는 제2 콘택 플러그(385), 및 이에 전기적으로 연결되는 제1 및 제2 배선들(420, 425)은 다양한 형태로 구현될 수 있으며, 이에 대해서는 도 45 내지 도 70을 참조로 후술하기로 한다.The
이하에서는, 예시적인 실시예들에 따른 수직형 메모리 장치의 제조 방법을 설명하기로 한다. 이때, 상기 수직형 메모리 장치의 제조 방법은 도 1에 도시된 제1 영역(I) 내의 X 영역을 나타내는 도 14 내지 도 44를 참조로 설명하기로 한다.Hereinafter, a method of manufacturing a vertical type memory device according to exemplary embodiments will be described. Hereinafter, a method of manufacturing the vertical memory device will be described with reference to FIGS. 14 to 44 showing the X region in the first region I shown in FIG.
도 14 내지 도 44는 상기 수직형 메모리 장치의 제조 방법을 설명하기 위한 평면도들 및 단면도들이다. 구체적으로, 도 14, 16, 18, 20, 22, 24, 29, 31, 33, 35, 37 및 42는 평면도들이고, 도 15, 17, 19, 21, 23, 25-28, 30, 32, 34, 36, 38-41 및 43-44는 단면도들이다. 이때, 도 15, 17, 19, 21, 23, 25, 27, 30 및 38은 대응하는 각 평면도들의 A-A'선을 따라 절단한 단면도들이고, 도 26, 28, 32, 34, 36 및 39는 대응하는 각 평면도들의 B-B'선을 따라 절단한 단면도들이며, 도 40은 대응하는 평면도의 C-C'선을 따라 절단한 단면도이고, 도 41 및 43은 대응하는 각 평면도들의 D-D'선을 따라 절단한 단면도들이며, 도 44는 대응하는 평면도의 E-E'선을 따라 절단한 단면도이다. 14 to 44 are plan views and sectional views for explaining a method of manufacturing the vertical memory device. 14, 16, 18, 20, 22, 24, 29, 31, 33, 35, 37 and 42 are plan views and FIGS. 15, 17, 19, 21, 23, 25-28, 30, 32, 34, 36, 38-41 and 43-44 are cross-sectional views. Figs. 15, 17, 19, 21, 23, 25, 27, 30 and 38 are cross-sectional views taken along the line A-A ' 40 is a cross-sectional view taken along the line C-C 'in the corresponding plan view, and FIGS. 41 and 43 are cross-sectional views taken along the line B-B' of corresponding corresponding plan views, And FIG. 44 is a cross-sectional view taken along the line E-E 'in the corresponding plan view.
도 14 및 15를 참조하면, 기판(100) 상에 절연막(110) 및 희생막(120)을 교대로 반복적으로 적층한다. 이에 따라, 복수의 절연막들(110) 및 복수의 희생막들(120)이 상기 제3 방향을 따라 교대로 적층될 수 있다. 도 1에는 예시적으로, 8개 층의 절연막들(110) 및 7개 층의 희생막들(120)이 기판(100) 상에 교대로 형성된 것이 도시되어 있으나, 절연막(110) 및 희생막(120)의 개수는 이에 한정되지 않으며, 각각 더 많거나 혹은 더 적은 개수로 형성될 수도 있다.14 and 15, an insulating
기판(100)은 실리콘, 게르마늄 등과 같은 반도체 물질을 포함할 수 있다. The
절연막(110) 및 희생막(120)은, 예를 들어, 화학 기상 증착(Chemical Vapor Deposition: CVD) 공정, 플라스마 화학 기상 증착(Plasma Enhanced Chemical Vapor Deposition: PECVD) 공정, 원자층 증착(Atomic Layer Deposition: ALD) 공정 등을 통해 형성할 수 있다. 특히, 기판(100) 상면에 직접 형성되는 최하층 절연막(110)의 경우, 기판(100) 상면에 대한 열산화 공정에 의해 형성될 수도 있다. The insulating
절연막(110)은 예를 들어, 피이-테오스(PE-TEOS), 고밀도 플라스마(HDP) 산화물 또는 피이오엑스(PEOX) 등과 같은 실리콘 산화물을 포함하도록 형성될 수 있다. 희생막(120)은 절연막(110)에 대해 식각 선택비를 갖는 물질, 예를 들어, 실리콘 질화물을 포함하도록 형성될 수 있다. The insulating
도 16 및 17을 참조하면, 최상층에 형성된 절연막(110)을 부분적으로 커버하는 포토레지스트 패턴(도시되지 않음)을 최상층 절연막(110) 상에 형성한 후, 이를 식각 마스크로 사용하여 최상층 절연막(110) 및 그 하부의 최상층 희생막(120)을 식각한다. 이에 따라, 최상층 희생막(120) 하부에 형성된 절연막(110)의 일부가 노출될 수 있다. 상기 포토레지스트 패턴의 면적을 일정한 비율로 축소시킨 후, 이를 식각 마스크로 사용하여 최상층 절연막(110), 최상층 희생막(120), 상기 노출된 절연막(110), 및 그 하부의 희생막(110)을 다시 식각하는 트리밍(trimming) 공정을 수행한다. 상기 트리밍 공정을 반복적으로 수행함으로써, 순차적으로 적층된 희생막 패턴(125) 및 절연막 패턴(115)으로 각각 구성되는 복수 개의 계단들을 포함하는 계단 구조물이 형성될 수 있다. 16 and 17, a photoresist pattern (not shown) partially covering the insulating
이때, 상기 계단 구조물에 포함된 계단들은 하층에서 상층으로 갈수록 일정한 비율로 감소하는 면적을 가질 수 있다. 이에 따라, 상기 계단들은 상기 각 제1 및 제2 방향들로의 길이가 하층에서 상층으로 갈수록 일정한 폭만큼 줄어들 수 있으며, 상층 계단들에 의해 커버되지 않고 노출되는 각 계단들 부분의 상기 각 제1 및 제2 방향들로의 길이가 일정할 수 있다. 다만, 예시적인 실시예들에 있어서, 상기 계단들 중 최하층 계단에서 상층에 형성된 계단들에 의해 커버되지 않고 노출되는 부분의 상기 각 제1 및 제2 방향들로의 길이는, 나머지 층들에 형성된 각 계단들에서 상층에 형성된 계단들에 의해 커버되지 않고 노출되는 부분의 상기 각 제1 및 제2 방향들로의 길이보다 크도록 형성될 수 있다. 이는 상기 트리밍 공정에서, 상기 포토레지스트 패턴의 면적을 축소시키는 비율을 조정함으로써 구현될 수 있다. 예시적인 실시예들에 있어서, 상기 최하층 계단에서 노출되는 부분의 상기 제1 방향으로의 길이는 나머지 층들에 형성된 각 계단들에서 노출되는 부분의 상기 제1 방향으로의 길이의 2배 이상일 수 있다.At this time, the steps included in the step structure may have an area decreasing at a constant rate from the lower layer to the upper layer. Thus, the stairs may be reduced in length in the first and second directions from the lower layer to the upper layer by a predetermined width, and the first, second, And the lengths in the second directions may be constant. However, in exemplary embodiments, the length of each of the first and second directions of the portion that is not covered by the stairs formed in the upper layer at the lowest layer of the stairs, May be formed so as to be larger than the lengths in the first and second directions of the portion exposed without being covered by the steps formed in the upper layer in the steps. This can be realized by adjusting the ratio of reducing the area of the photoresist pattern in the trimming process. In exemplary embodiments, the length in the first direction of the portion exposed at the lowest step may be at least twice the length in the first direction of the portion exposed at each step formed in the remaining layers.
다만, 도 16 및 17은 최하층 계단의 노출되는 부분의 길이가 다른 층에 형성된 계단의 노출되는 부분의 길이보다 상대적으로 큰 것을 도시하고 있으나, 본 발명의 개념은 반드시 이에 한정되지는 않는다. 즉 제1 콘택 홀들(350, 도 31 및 32 참조) 이외에 제2 콘택 홀(355, 도 31 및 32 참조)을 형성해야 할 필요가 있는 경우라면, 상기 최하층 계단 이외의 다른 층에 형성된 계단의 노출되는 부분의 길이가 상대적으로 크도록 형성할 수도 있으며, 이하에서는 이와 같이 상대적으로 노출되는 부분의 길이가 큰 계단을 제1 계단으로 지칭하기로 한다. 예시적인 실시예들에 있어서, 상기 제1 계단은 최하층뿐만 아니라 임의의 층에 형성될 수 있으며, 또한 복수 개로 형성될 수도 있다.16 and 17 illustrate that the length of the exposed portion of the lowest step is relatively larger than the length of the exposed portion of the step formed on the other layer, but the concept of the present invention is not necessarily limited thereto. 31 and 32) need to be formed in addition to the first contact holes 350 (see FIGS. 31 and 32), the exposure of the step formed in the other layer other than the lowest step And a step having a relatively long length of the relatively exposed portion will be referred to as a first step. In the exemplary embodiments, the first step may be formed in any layer as well as the lowermost layer, or may be formed in plural.
한편, 절연막(110) 및 희생막(120)의 적층 개수가 많은 경우에는, 2개 이상의 포토레지스트 패턴들(도시되지 않음)을 사용하여 상기 트리밍 공정을 수행할 수도 있다. 즉 하나의 포토레지스트 패턴이 갖는 두께의 한계 때문에, 이를 식각 마스크로 사용하여 트리밍 공정을 수행하는 데에는 횟수의 제한이 따르므로, 복수 개의 포토레지스트 패턴들을 순차적으로 사용함으로써 전체적으로 많은 횟수로 트리밍 공정을 수행할 수 있으며, 이에 따라 많은 수로 적층된 절연막(110) 및 희생막(120)을 식각하여 각각 절연막 패턴(115) 및 희생막 패턴(125)을 형성할 수 있다. On the other hand, when the number of stacks of the insulating
이와 같이 복수 개의 포토레지스트 패턴들을 사용하는 경우에는, 최하층이 아닌 다른 층에 형성된 계단의 노출되는 부분의 길이가 상대적으로 크도록 하기 위해서, 반드시 트리밍 공정 시 포토레지스트 패턴의 면적을 축소시키는 비율을 부분적으로 조정할 필요는 없다. 예를 들어, 제1 포토레지스트 패턴의 면적을 일정하게 축소시키면서 트리밍 공정을 복수 회 수행한 이후, 다음에 사용되는 제2 포토레지스트 패턴의 면적 자체를 조정함으로써 상대적으로 긴 부분이 노출되는 계단을 형성할 수 있으며, 이후 상기 제2 포토레지스트 패턴의 면적을 역시 일정하게 축소시키면서 트리밍 공정을 복수 회 수행하여 계단 구조물을 형성할 수 있다. In the case of using a plurality of photoresist patterns as described above, the ratio of reducing the area of the photoresist pattern at the time of trimming must be at least partially reduced in order to make the length of the exposed portion of the step formed in another layer other than the lowermost layer relatively large. . For example, after the trimming process is performed a plurality of times while reducing the area of the first photoresist pattern to a constant size, a step is formed in which a relatively long portion is exposed by adjusting the area of the second photoresist pattern used next Then, a step structure can be formed by performing a trimming process a plurality of times while reducing the area of the second photoresist pattern to be constant.
도 18 및 19를 참조하면, 상기 계단 구조물을 커버하는 제1 층간 절연막(130)을 기판(100) 상에 형성하고, 상기 계단 구조물의 최상층 절연막 패턴(115)의 상면이 노출될 때까지 제1 층간 절연막(130) 상면을 평탄화한다. 18 and 19, a first
이때, 제1 층간 절연막(130)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 절연막 패턴(115)과 병합될 수도 있다. 상기 평탄화 공정은 화학 기계적 연마(Chemical Mechanical Polishing: CMP) 공정 및/또는 에치 백(etch back) 공정을 통해 수행될 수 있다. 다만, 제1 층간 절연막(130)은 상기 계단 구조물이 형성된 부분 상에서 상대적으로 높게 형성될 수 있으므로, 이에 대해 일차적으로 식각한 후 상기 평탄화 공정을 수행할 수도 있다.At this time, the first
도 20 및 21을 참조하면, 상기 계단 구조물 및 제1 층간 절연막(130) 상에 제2 층간 절연막(140)을 형성한 후, 포토레지스트 패턴(도시되지 않음)을 사용하는 사진 식각 공정을 수행한다. 이에 따라, 제2 층간 절연막(140), 절연막 패턴들(115) 및 희생막 패턴들(125)을 관통하여 기판(100) 상면을 노출시키는 복수 개의 채널 홀들(holes)(150)을 형성할 수 있다. 20 and 21, a second
이때, 제2 층간 절연막(140)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제1 층간 절연막(130) 및/또는 최상층 절연막 패턴(115)에 병합될 수도 있다. At this time, the second
예시적인 실시예들에 있어서, 채널 홀들(150)은 상기 제1 및 제2 방향들을 따라 각각 형성될 수 있으며, 이에 따라 채널 홀 어레이(array)가 정의될 수 있다. 예시적인 실시예들에 있어서, 상기 채널 홀 어레이는 상기 제1 방향을 따라 복수 개로 형성된 제1 채널 홀들을 포함하는 제1 채널 홀 열(hole column)과, 상기 제1 방향을 따라 복수 개로 형성된 제2 채널 홀들을 포함하면서 상기 제2 방향으로 상기 제1 채널 홀 열과 일정한 간격으로 이격된 제2 채널 홀 열을 포함할 수 있다. 이때, 상기 제1 채널 홀들은 상기 제2 채널 홀들로부터 상기 제1 방향 혹은 상기 제2 방향과 예각을 이루는 방향에 각각 위치할 수 있다. 이에 따라, 상기 제1 및 제2 채널 홀들은 전체적으로 상기 제1 방향을 기준으로 지그재그(zigzag) 형상으로 배열될 수 있다. 이와 같이 상기 제1 및 제2 채널 홀들이 지그재그로 배열됨에 따라서, 단위 면적 내에 보다 많은 수의 채널 홀들(150)이 배열될 수 있다. In the exemplary embodiments, channel holes 150 may be formed along the first and second directions, respectively, so that a channel hole array may be defined. In exemplary embodiments, the channel hole array may include a first channel hole column including a plurality of first channel holes formed along the first direction, and a plurality of second channel hole columns formed along the first direction, And a second channel hole array including two channel holes and spaced apart from the first channel hole column in the second direction by a predetermined distance. At this time, the first channel holes may be located at an acute angle to the first direction or the second direction from the second channel holes. Accordingly, the first and second channel holes may be arranged in a zigzag shape with respect to the first direction as a whole. As the first and second channel holes are arranged in a zigzag manner, a larger number of
한편, 상기 제1 및 제2 채널 홀 열들은 상기 제2 방향을 따라 교대로 반복적으로 배열될 수 있다. 예시적인 실시예들에 있어서, 상기 제2 방향을 따라 상기 제1 및 제2 채널 홀 열들이 교대로 2번씩 배열되어 총 4개의 채널 홀 열들을 포함하는 하나의 채널 홀 블록(hole block)을 형성할 수 있으며, 상기 채널 홀 블록은 상기 제2 방향을 따라 서로 이격되도록 복수 개로 형성될 수 있다. 이하에서는 각 채널 홀 블록들 내에 배열된 4개의 채널 홀 열들을 최상층 절연막 패턴(115)의 가장자리에 인접한 것부터 상기 제2 방향을 따라 순서대로 제1, 제2, 제3 및 제4 채널 홀 열들로 지칭하기로 한다. 즉, 도 20에서는 상기 제2 방향을 따라 서로 이격된 2개의 채널 홀 블록들이 도시되어 있으며, 상기 각 채널 홀 블록들은 상기 제2 방향을 따라 순차적으로 배열된 제1, 제2, 제3 및 제4 채널 홀 열들을 포함하고 있다.The first and second channel hole rows may be alternately and repeatedly arranged along the second direction. In the exemplary embodiments, the first and second channel hole sequences are alternately arranged twice along the second direction to form one channel hole block including a total of four channel hole sequences. And the plurality of channel hole blocks may be spaced apart from each other along the second direction. Hereinafter, the four channel hole arrays arranged in the respective channel hole blocks are arranged in the first, second, third and fourth channel hole arrays in order from the side adjacent to the edge of the uppermost insulating
전술한 바와는 달리, 상기 채널 홀 어레이는 상기 지그재그 배열과는 다르게 배열된 복수 개의 채널 홀들(150)을 포함할 수도 있다. Unlike the above, the channel hole array may include a plurality of
도 22 및 23을 참조하면, 먼저 각 채널 홀들(150)을 부분적으로 채우는 반도체 패턴(160)을 형성한다. Referring to FIGS. 22 and 23, a
구체적으로, 채널 홀들(150)에 의해 노출된 기판(100) 상면을 시드(seed)로 사용하는 선택적 에피택시얼 성장(Selective Epitaxial Growth: SEG) 공정을 수행하여 채널 홀들(150)을 부분적으로 채우는 반도체 패턴(160)을 형성할 수 있다. 이에 따라, 반도체 패턴(160)은 기판(100)의 재질에 따라 단결정 실리콘 혹은 단결정 게르마늄을 포함하도록 형성될 수 있으며, 경우에 따라 불순물이 도핑될 수도 있다. 이와는 달리, 채널 홀들(150)을 채우는 비정질 실리콘 막을 형성한 후, 상기 비정질 실리콘 막에 레이저 에피택시얼 성장(Laser Epitaxial Growth: LEG) 공정 혹은 고상 에피택시(Solid Phase Epitaxy: SPE) 공정을 수행하여 반도체 패턴(160)을 형성할 수도 있다. 예시적인 실시예들에 있어서, 반도체 패턴(160)은 그 상면이 절연막 패턴들(115) 중에서 기판(100) 상면으로부터 2번째 층에 형성된 절연막 패턴(115)의 상면과 저면 사이에 위치하도록 형성될 수 있다. Specifically, a selective epitaxial growth (SEG) process using the upper surface of the
이후, 채널 홀들(150)의 내측벽, 반도체 패턴(160)의 상면, 및 제2 층간 절연막(140)의 상면에 제1 블로킹막, 전하 저장막, 터널 절연막 및 제1 스페이서 막(도시되지 않음)을 순차적으로 형성하고, 상기 제1 스페이서 막을 이방성 식각하여 채널 홀들(150)의 내측벽 상에만 잔류하는 제1 스페이서(도시되지 않음)를 형성한 후, 상기 제1 스페이서를 식각 마스크로 사용하여 상기 터널 절연막, 상기 전하 저장막 및 상기 제1 블로킹막을 식각함으로써, 채널 홀들(150)의 내측벽 및 반도체 패턴(160) 상에 각각 저면 중앙부가 뚫린 컵 형상을 갖는 터널 절연막 패턴(190), 전하 저장막 패턴(180) 및 제1 블로킹막 패턴(170)을 각각 형성할 수 있다. 이때, 반도체 패턴(160)의 상부도 부분적으로 함께 제거될 수 있다. 한편, 터널 절연막 패턴(190), 전하 저장막 패턴(180) 및 제1 블로킹막 패턴(170)은 제1 전하 저장막 구조물(200)을 형성할 수 있다.Thereafter, a first blocking film, a charge storage film, a tunnel insulating film, and a first spacer film (not shown) are formed on the inner walls of the channel holes 150, the upper surface of the
상기 제1 블로킹막은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성할 수 있고, 상기 전하 저장막은 예를 들어, 실리콘 질화물과 같은 질화물을 포함하도록 형성할 수 있으며, 상기 터널 절연막은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성할 수 있고, 상기 제1 스페이서 막은 예를 들어 실리콘 질화물과 같은 질화물을 포함하도록 형성할 수 있다. The first blocking film may be formed to include an oxide such as, for example, silicon oxide, and the charge storage film may be formed to include nitride, for example, silicon nitride. The tunnel insulating film may be formed, for example, , An oxide such as silicon oxide, and the first spacer film may be formed to include a nitride such as, for example, silicon nitride.
상기 제1 스페이서를 제거한 후, 노출된 반도체 패턴(160), 터널 절연막 패턴(190), 및 제2 층간 절연막(140) 상에 채널막을 형성하고, 채널 홀들(150)의 나머지 부분을 충분히 채우는 충전막을 상기 채널막 상에 형성한다. A channel film is formed on the exposed
상기 채널막은 불순물이 도핑되거나 또는 도핑되지 않은 폴리실리콘 혹은 비정질 실리콘을 포함하도록 형성할 수 있다. 상기 채널막이 비정질 실리콘을 포함하도록 형성되는 경우, 이후 레이저 에피택시얼 성장(LEG) 공정 혹은 고상 에피택시(SPE) 공정을 추가적으로 수행하여 이를 결정질 실리콘으로 변환시킬 수 있다. 상기 충전막은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성할 수 있다.The channel film may be formed to include impurity-doped or undoped polysilicon or amorphous silicon. When the channel film is formed to include amorphous silicon, a laser epitaxial growth (LEG) process or a solid phase epitaxy (SPE) process may be further performed to convert the channel film to crystalline silicon. The filling film may be formed to include an oxide such as, for example, silicon oxide.
이후, 제2 층간 절연막(140)의 상면이 노출될 때까지 상기 충전막 및 상기 채널막을 평탄화함으로써, 각 채널 홀들(150)의 나머지 부분을 채우는 충전막 패턴(220)을 형성할 수 있으며, 상기 채널막은 채널(210)로 변환될 수 있다. Thereafter, the filling film and the channel film are planarized until the upper surface of the second
이에 따라, 각 채널 홀들(150) 내 반도체 패턴(160) 상에는 제1 전하 저장막 구조물(200), 채널(210) 및 충전막 패턴(220)이 순차적으로 적층될 수 있다. 이때, 제1 전하 저장막 구조물(200)은 저면 중앙부가 뚫린 컵 형상으로 형성될 수 있고, 채널(210)은 컵 형상으로 형성될 수 있으며, 충전막 패턴(220)은 필라(pillar) 형상으로 형성될 수 있다. Accordingly, the first charge
채널(210)이 형성되는 채널 홀들(150)이 제1 내지 제4 채널 홀 열들을 포함하는 채널 홀 블록, 및 복수 개의 채널 홀 블록들을 포함하는 채널 홀 어레이를 정의함에 따라, 채널(210)도 이에 대응하여 채널 블록 및 채널 어레이를 정의할 수 있다. The channel holes 150 in which the
이후, 충전막 패턴(220), 채널(210), 및 제1 전하 저장막 구조물(200)로 구성되는 제1 구조물의 상부를 제거하여 트렌치(도시되지 않음)를 형성하고, 상기 트렌치를 채우는 캐핑막 패턴(230)을 형성한다.Thereafter, the upper portion of the first structure consisting of the
구체적으로, 상기 제1 구조물의 상부를 에치 백 공정을 통해 제거하여 상기 트렌치를 형성한 후, 상기 트렌치를 채우는 캐핑막을 상기 제1 구조물 및 제2 층간 절연막(140) 상에 형성하고, 제2 층간 절연막(140)의 상면이 노출될 때까지 상기 캐핑막의 상부를 평탄화하여 캐핑막 패턴(230)을 형성할 수 있다. 예시적인 실시예들에 있어서, 상기 캐핑막은 불순물이 도핑되거나 또는 도핑되지 않은 폴리실리콘 혹은 비정질 실리콘을 포함하도록 형성될 수 있으며, 상기 캐핑막이 비정질 실리콘을 포함하도록 형성되는 경우, 이를 결정화시키는 공정이 추가적으로 수행될 수 있다. Specifically, the upper portion of the first structure is removed through an etch-back process to form the trench, and then a capping layer filling the trench is formed on the first structure and the second
캐핑막 패턴(230)은 각 채널들(210) 상에 형성되므로, 상기 채널 블록 및 채널 어레이에 각각 대응하여 캐핑막 패턴 블록 및 캐핑막 패턴 어레이를 형성할 수 있다.Since the
한편, 각 채널 홀들(150) 내부에 형성되는 상기 제1 구조물, 반도체 패턴(160) 및 캐핑막 패턴(230)은 제2 구조물을 정의할 수 있다.The first structure, the
도 24 내지 도 26을 참조하면, 제2 층간 절연막(140) 및 캐핑막 패턴(230) 상에 제3 층간 절연막(240)을 형성한 후, 제2 및 제3 층간 절연막들(140, 240), 절연막 패턴들(115) 및 희생막 패턴들(125)을 관통하는 개구(250)를 형성하여 기판(100) 상면을 노출시킨다.24 to 26, after the third
이때, 제3 층간 절연막(240)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제2 층간 절연막(140)과 병합될 수도 있다. At this time, the third
예시적인 실시예들에 따르면, 개구(250)는 상기 채널 블록들 사이에서 상기 제1 방향을 따라 연장되도록 형성될 수 있으며, 상기 제2 방향을 따라 복수 개로 형성될 수 있다. 이에 따라, 인접하는 2개의 개구들(250) 사이에는 4개의 채널 열들이 형성될 수 있으나, 본 발명의 개념은 반드시 이에 한정되지는 않는다. 즉, 상기 채널 블록들이 포함하는 채널 열들의 개수에 따라서, 인접하는 2개의 개구들(250) 사이에 형성되는 채널 열들의 개수도 달라질 수 있다. According to exemplary embodiments, the
이후, 개구(250)에 의해 노출된 희생막 패턴들(125)을 제거하여, 각 층의 절연막 패턴들(115) 사이에 갭(260)을 형성할 수 있으며, 갭(260)에 의해 제1 블로킹막 패턴(170)의 외측벽 일부 및 반도체 패턴(160)의 측벽 일부가 노출될 수 있다. 예시적인 실시예들에 따르면, 인산 혹은 황산을 포함하는 식각액을 사용하는 습식 식각 공정을 통해 개구(250)에 의해 노출된 희생막 패턴들(125)을 제거할 수 있다.Thereafter, the
다만 개구(250)로부터 상기 제2 방향으로 멀리 떨어진 계단 부분에 형성된 희생막 패턴(125) 부분은 상기 습식 식각 공정에 의해 제거되지 않고 잔류할 수 있으며, 이하에서는 이들을 절연성 패드(127)로 지칭하기로 한다.However, the portion of the
도 27 및 28을 참조하면, 노출된 제1 블로킹막 패턴(170)의 외측벽, 노출된 반도체 패턴(160)의 측벽, 갭(260)의 내벽, 절연막 패턴들(115)의 표면, 노출된 기판(100) 상면, 및 제3 층간 절연막(240)의 상면에 제2 블로킹막을 형성하고, 상기 제2 블로킹막 상에 게이트 배리어막을 형성한 후, 갭(260)의 나머지 부분을 충분히 채우는 게이트 도전막을 상기 게이트 배리어막 상에 형성한다.27 and 28, the outer wall of the exposed first blocking
상기 제2 블로킹막은 예를 들어, 알루미늄 산화물, 하프늄 산화물, 란탄 산화물, 란탄 알루미늄 산화물, 란탄 하프늄 산화물, 하프늄 알루미늄 산화물, 티타늄 산화물, 탄탈륨 산화물, 지르코늄 산화물 등의 금속 산화물을 포함하도록 형성할 수 있다. 상기 게이트 도전막은 예를 들어, 텅스텐, 티타늄, 탄탈륨, 백금 등의 전기 저항이 낮은 금속을 포함하도록 형성될 수 있다. 상기 게이트 배리어막은 예를 들어, 티타늄 질화물, 탄탈륨 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 게이트 배리어막은 금속을 포함하는 제1 층 및 금속 질화물을 포함하는 제2 층으로 구성될 수도 있다. The second blocking film may be formed to include metal oxides such as aluminum oxide, hafnium oxide, lanthanum oxide, lanthanum aluminum oxide, lanthanum hafnium oxide, hafnium aluminum oxide, titanium oxide, tantalum oxide, and zirconium oxide. The gate conductive film may be formed to include a low electrical resistance metal such as tungsten, titanium, tantalum, and platinum. The gate barrier film may be formed to include, for example, a metal nitride such as titanium nitride, tantalum nitride, or the like. Alternatively, the gate barrier film may consist of a first layer comprising a metal and a second layer comprising a metal nitride.
이후, 상기 게이트 도전막 및 상기 게이트 배리어막을 부분적으로 제거하여, 갭(260) 내부에 각각 게이트 도전 패턴(300) 및 게이트 배리어막 패턴(290)을 형성할 수 있으며, 이들은 함께 게이트 전극(310)을 형성할 수 있다. 예시적인 실시예들에 따르면, 상기 게이트 도전막 및 상기 게이트 배리어막은 습식 식각 공정을 통해 부분적으로 제거될 수 있다.The gate conductive film and the gate barrier film may be partially removed to form a gate
예시적인 실시예들에 있어서, 게이트 전극(310)은 상기 제1 방향으로 연장될 수 있으며, 상기 제2 방향을 따라 복수 개로 형성될 수 있다. 즉, 상기 제1 방향으로 연장되는 복수 개의 게이트 전극들(310)은 개구(250)에 의해 서로 이격될 수 있다. 한편, 복수 개의 게이트 전극들(310) 중에서 상기 제1 계단에 형성된 게이트 전극(310)은 제1 게이트 전극(310)으로 지칭될 수 있다. In the exemplary embodiments, the
게이트 전극(310)은 상기 제3 방향을 따라 순차적으로 형성된 GSL, 워드 라인 및 SSL을 포함할 수 있다. 이때, 상기 각 GSL, 워드 라인 및 SSL은 1개 혹은 복수 개의 층에 형성될 수 있다. 또한, 상기 GSL과 상기 워드 라인 사이 및/또는 상기 SSL과 상기 워드 라인 사이에는 하나 혹은 복수 개의 더미 워드 라인이 더 형성될 수도 있다.The
예시적인 실시예들에 있어서, 상기 GSL은 1개의 층에 형성되고, 상기 SSL은 2개의 층에 형성되며, 상기 워드 라인은 상기 GSL 및 상기 SSL 사이에서 짝수 개의 층들에 형성될 수 있다. 이에 따라, 상기 GSL은 반도체 패턴(160)에 인접하여 형성될 수 있고, 상기 워드 라인 및 SSL은 채널(210)에 인접하여 형성될 수 있다. In exemplary embodiments, the GSL is formed in one layer, the SSL is formed in two layers, and the word line may be formed in even layers between the GSL and the SSL. Accordingly, the GSL may be formed adjacent to the
한편, 상기 게이트 도전막 및 상기 게이트 배리어막을 부분적으로 제거할 때, 절연막 패턴들(115)의 표면, 기판(100) 상면, 캐핑막 패턴(230) 상면 및 제3 층간 절연막(240) 상면의 상기 제2 블로킹막 부분이 함께 제거될 수 있으며, 이에 따라 게이트 전극(310)의 상면, 저면 및 적어도 일 측벽을 감싸는 제2 블로킹막 패턴(270)이 형성될 수 있다. 제1 및 제2 블로킹막 패턴들(170, 270)은 함께 블로킹막 패턴 구조물을 형성할 수 있으며, 또한 터널 절연막 패턴(190), 전하 저장막 패턴(180), 및 상기 블로킹막 패턴 구조물은 함께 제2 전하 저장막 구조물(280)을 형성할 수 있다.On the other hand, when the gate conductive film and the gate barrier film are partially removed, the upper surface of the insulating
한편, 상기 게이트 도전막, 상기 게이트 배리어막 및 상기 제2 블로킹막이 부분적으로 제거됨에 따라, 기판(100) 상면을 노출시키며 상기 제1 방향으로 연장되는 개구(250)가 다시 형성될 수 있다.Meanwhile, as the gate conductive film, the gate barrier film, and the second blocking film are partially removed, the
도 29 및 30을 참조하면, 상기 노출된 기판(100) 상부에 불순물을 주입하여 불순물 영역(105)을 형성할 수 있다. 예시적인 실시예들에 따르면, 상기 불순물은 인, 비소와 같은 n형 불순물을 포함할 수 있다. Referring to FIGS. 29 and 30, the
이후, 불순물 영역(105) 상면, 개구(250)의 측벽 및 제3 층간 절연막(240) 상면에 제2 스페이서 막을 형성한 후, 상기 제2 스페이서 막을 이방성 식각함으로써, 개구(250)의 측벽 상에 제2 스페이서(320)를 형성할 수 있으며, 이에 따라 기판(100) 상부에 형성된 불순물 영역(105)이 부분적으로 노출될 수 있다. 상기 제2 스페이서 막은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성할 수 있다.Thereafter, a second spacer film is formed on the upper surface of the
노출된 불순물 영역(105) 상에 개구(250)의 나머지 부분을 채우는 공통 소스 라인(CSL)(330)을 형성한다. 예시적인 실시예들에 따르면, 개구(250)를 채우는 도전막을 노출된 불순물 영역(105), 제2 스페이서(320) 및 제3 층간 절연막(240) 상에 형성한 후, 제3 층간 절연막(240)의 상면이 노출될 때까지 상기 도전막 상부를 평탄화함으로써, 공통 소스 라인(CSL)(330)을 형성할 수 있다. 상기 도전막은 금속, 금속 질화물 및/또는 금속 실리사이드를 포함하도록 형성될 수 있다.Forming a common source line (CSL) 330 that fills the remaining portion of the
도 31 및 32a를 참조하면, 제3 층간 절연막(240) 및 공통 소스 라인(CSL)(330) 상에 제4 층간 절연막(340)을 형성하고, 포토레지스트 패턴(도시되지 않음)을 사용하는 사진 식각 공정을 수행하여 제1 및 제2 콘택 홀들(350, 355)을 형성할 수 있다. 31 and 32A, a fourth
각 제1 콘택 홀들(350)은 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 절연막 패턴(115), 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여 게이트 도전 패턴(300)을 노출시키도록 형성될 수 있다. 즉, 각 제1 콘택 홀들(350)은 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 상층의 계단들에 의해 커버되지 않은 각 계단들 부분에 형성된 절연막 패턴(115) 부분, 상기 절연막 패턴(115) 부분 하부의 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여 게이트 도전 패턴(300)을 노출시킬 수 있다. 이때, 각 제1 콘택 홀들(350)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분을 관통하여 게이트 도전 패턴(300)을 노출시킬 수 있으며, 나아가 게이트 도전 패턴(300) 상부도 부분적으로 관통할 수 있다.Each of the first contact holes 350 includes first through fourth
하지만, 본 발명의 개념은 반드시 이에 한정되지는 않으며, 각 제1 콘택 홀들(350)이 게이트 전극(310)을 적어도 부분적으로 노출시키도록 형성되는 경우라면 모두 본 발명의 범위에 포함될 수 있다. 즉, 일 실시예에 있어서, 각 제1 콘택 홀들(350)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분은 관통하지 않고 그 상면만을 노출시키거나, 혹은 상기 게이트 배리어막 패턴(290) 부분을 부분적으로만 관통하여 게이트 도전 패턴(300)을 노출시키지 않을 수 있다. 다른 실시예에 있어서, 각 제1 콘택 홀들(350)은 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분 및 게이트 도전 패턴(300)을 관통하여, 게이트 도전 패턴(300) 저면에 형성된 게이트 배리어막 패턴(290) 부분을 노출시키거나, 혹은 이를 부분적으로 관통할 수 있다. 또 다른 실시예에 있어서, 각 제1 콘택 홀들(350)은 게이트 도전 패턴(300), 게이트 도전 패턴(300) 상면 및 저면에 형성된 게이트 배리어막 패턴(290) 부분들을 모두 관통할 수 있으며, 이에 따라 그 저면이 제2 블로킹막 패턴(270) 내부 혹은 그 하부의 절연막 패턴(115) 내부에 위치할 수도 있다.However, the concept of the present invention is not necessarily limited to this, and all of the first contact holes 350 may be included in the scope of the present invention if they are formed to at least partially expose the
다만, 최상층 계단에 형성된 게이트 전극(310)을 노출시키는 제1 콘택 홀(350)은 제1 층간 절연막(130)은 관통하지 않을 수 있다.However, the
각 제1 콘택 홀들(350)은 상층 계단들에 의해 커버되지 않는 각 계단들 부분에 형성될 수 있다. 예시적인 실시예들에 있어서, 제1 콘택 홀들(350)은 상기 제1 방향을 따라 일정한 간격으로 형성될 수 있다. 일 실시예에 있어서, 제1 콘택 홀들(350)은 상부에서 보았을 때, 상기 각 채널 블록 내에서 하나의 채널 열, 예를 들어, 제2 채널 열과 동일 선상에 배열되도록 형성될 수 있다. 다른 실시예에 있어서, 제1 콘택 홀들(350)은 상부에서 보았을 때, 상기 각 채널 블록 내에서 상기 제2 방향으로의 가운데 위치에서 상기 제1 방향을 따라 배열되도록 형성될 수 있다. 즉, 제1 콘택 홀들(350)은 하나의 채널 블록 내에서 상기 제2 방향으로의 임의의 위치에서 상기 제1 방향을 따라 배열되도록 형성될 수 있다.Each of the first contact holes 350 may be formed at each step portion that is not covered by the upper step steps. In the exemplary embodiments, the first contact holes 350 may be formed at regular intervals along the first direction. In one embodiment, the first contact holes 350 may be formed so as to be aligned with one channel column, for example, the second channel column, in each channel block when viewed from above. In another embodiment, the first contact holes 350 may be formed to be arranged along the first direction at a center position in the second direction within the respective channel blocks when viewed from above. That is, the first contact holes 350 may be formed to be arranged along the first direction at an arbitrary position in the second direction within one channel block.
이와는 달리, 제1 콘택 홀들(350)은 상기 제1 방향을 따라 지그재그 형상으로 형성될 수도 있다. Alternatively, the first contact holes 350 may be formed in a zigzag shape along the first direction.
일 실시예에 있어서, 제2 콘택 홀(355)은 제1 내지 제4 층간 절연막들(130, 140, 240, 340), 절연막 패턴(115), 제2 블로킹막 패턴(270), 및 게이트 배리어막 패턴(290)을 관통하여, 상기 제1 계단에 형성된 게이트 도전 패턴(300)을 노출시키도록 형성될 수 있다. 하지만, 본 발명의 개념은 반드시 이에 한정되지는 않는다. 즉, 제2 콘택 홀(355)은 제1 콘택 홀(350)과 유사하게, 게이트 도전 패턴(300) 상면에 형성된 게이트 배리어막 패턴(290) 부분의 상면을 노출시키거나 그 일부를 관통할 수도 있고, 게이트 도전 패턴(300)을 관통하여 그 저면에 형성된 게이트 배리어막 패턴(290) 부분을 노출시키거나 부분적으로 관통할 수도 있으며, 나아가 게이트 도전 패턴(300), 및 그 상면 및 저면에 형성된 게이트 배리어막 패턴(290) 부분들을 모두 관통하여, 그 저면이 제2 블로킹막 패턴(270) 내부 혹은 그 하부의 절연막 패턴(115) 내부에 위치할 수도 있다.In one embodiment, the
하지만, 제1 콘택 홀들(350)과는 달리, 제2 콘택 홀(355)은 게이트 전극(310)을 노출시키지 않을 수도 있다. 즉, 도 32b를 참조하면, 제2 콘택 홀(355)은 게이트 전극(310) 상면에 형성된 제2 블로킹막 패턴(270) 부분의 상면 혹은 내부 일부만을 부분적으로 노출시키고 게이트 전극(310)은 노출시키지 않을 수 있으며, 나아가 그 저면이 상부의 절연막 패턴(115) 내에 위치하여 제2 블로킹막 패턴(270)을 노출시키지 않을 수도 있다.However, unlike the first contact holes 350, the
예시적인 실시예들에 있어서, 제2 콘택 홀(355)은 상기 제1 계단에 형성된 제1 콘택 홀(350)에 인접하도록 상기 제1 계단에 형성될 수 있으며, 제1 콘택 홀들(350)이 상기 제1 방향을 따라 서로 이격된 간격과 동일하게 상기 제1 계단에 형성된 제1 콘택 홀(350)로부터 상기 제1 방향으로 이격되도록 형성될 수 있다. 즉, 제1 및 제2 콘택 홀들(350, 355)은 전체적으로 상기 제1 방향을 따라 동일 선상에서 일정한 간격으로 형성될 수 있다. 이와는 달리, 제1 콘택 홀들(350)이 상기 제1 방향을 따라 지그재그 형상으로 형성되는 경우에는, 제1 및 제2 콘택 홀들(350, 355)도 전체적으로 상기 제1 방향을 따라 지그재그 형상으로 형성될 수 있다.In exemplary embodiments, a
제1 콘택 홀들(350)은 내부에 홀들을 갖는 포토레지스트 패턴을 형성하고, 상기 포토레지스트 패턴을 식각 마스크로 사용하여 하부의 막들을 식각함으로써 형성될 수 있다. 그런데, 형성하고자 하는 패턴들의 밀도 차이에 의해서, 가장자리에 형성되는 패턴들은 가운데에 형성되는 패턴들과 동일한 크기 및/또는 형상으로 형성되지 않을 수 있으며, 이는 패턴 로딩(pattern loading) 현상으로 알려져 있다. 즉, 상기 포토레지스트 패턴에 상기 홀들을 형성할 때, 가장자리에 형성되는 홀들은 가운데에 형성되는 홀들과 다른 크기 및/또는 형상으로, 예를 들어 이들보다 작은 크기로 형성될 수 있다. The first contact holes 350 may be formed by forming a photoresist pattern having holes therein and etching the underlying films using the photoresist pattern as an etching mask. However, due to the difference in density of the patterns to be formed, the patterns formed on the edges may not be formed in the same size and / or shape as the patterns formed in the center, which is known as pattern loading phenomenon. That is, when forming the holes in the photoresist pattern, the holes formed at the edges may have different sizes and / or shapes from the holes formed at the center, for example, smaller than the holes.
또한, 상기 홀들이 형성된 상기 포토레지스트 패턴을 식각 마스크로 사용하여 제1 내지 제4 층간 절연막들(130, 140, 240, 340)을 식각함으로써 각 계단들을 부분적으로 관통하도록 제1 콘택 홀들(350)을 형성할 때, 상기 계단들의 높이 차이에 따라 제1 콘택 홀들(350) 사이에도 깊이 차이가 발생하며, 이에 따라, 예를 들어, 최하층 계단을 부분적으로 관통하는 제1 콘택 홀(350)은 나머지 층에 형성된 계단들을 부분적으로 관통하는 제1 콘택 홀들(350)에 비해 원하는 깊이 및/또는 폭을 갖도록 형성되기 어려울 수 있다.The first to fourth
따라서 제2 콘택 홀(355)을 형성하지 않고 제1 콘택 홀들(350)만을 형성할 경우에는, 상기 제1 방향을 따라 가장자리에 형성되는 제1 콘택 홀들(350), 즉 최상층 계단 및 최하층 계단에 형성되는 제1 콘택 홀들(350)은 패턴 로딩 현상에 의해 원하는 깊이 및/또는 폭으로 형성되지 않을 수 있으며, 특히 가장 깊이 형성되는 최하층 계단에 형성되는 제1 콘택 홀(350)은 원하는 만큼의 깊이 및/또는 폭을 갖도록 형성되기 어려울 수 있다.Therefore, when only the first contact holes 350 are formed without forming the second contact holes 355, the first contact holes 350 formed at the edges along the first direction, that is, the uppermost step and the lowermost step The first contact holes 350 formed may be formed to have a desired depth and / or width by the pattern loading phenomenon. In particular, the first contact holes 350 formed at the lowermost step, And / or a width.
하지만, 예시적인 실시예들에 있어서, 상기 최하층 계단에 형성되는 제1 콘택 홀(350)에 인접하도록 제2 콘택 홀(355)을 더 형성하여 패턴 로딩 현상을 방지함으로써, 상기 최하층 계단에 형성되는 제1 콘택 홀(350)이 원하는 깊이 및/또는 폭을 갖도록 할 수 있다. 이에 따라, 제1 콘택 홀(350)에 더하여 제2 콘택 홀(355)이 형성되는 상기 최하층 계단, 즉 상기 제1 계단은 도 16 및 17을 참조로 설명한 바와 같이 상기 제1 방향을 따라 상대적으로 큰 길이를 갖도록 형성될 수 있다. 물론, 제1 콘택 홀(350)은 상기 최하층 계단에 대신하거나 혹은 이에 더하여 상기 최상층 계단에 형성될 수도 있다. 다만, 제2 콘택 홀(355)은 패턴 로딩 현상이나 깊이 차이에 의해서 제1 콘택 홀들(350)과는 다른 크기 및/또는 형상을 갖도록 형성될 수도 있다.However, in exemplary embodiments, a
한편, 실제 식각 공정 시 공정 순서나 공정 조건에 따라서, 상기 최하층 계단 혹은 상기 최상층 계단에 형성되는 제1 콘택 홀(350)뿐만 아니라, 가운데 층 계단들에 형성되는 제1 콘택 홀들(350)도 원하는 깊이 및/또는 폭을 갖지 못할 수도 있으며, 이를 방지하기 위하여 제2 콘택 홀(355)이 상기 가운데 층 계단들에 더 형성될 수도 있다. 예를 들어, 제1 콘택 홀들(350)을 한꺼번에 형성하지 않고 상층 계단들 및 하층 계단들로 나누어서 형성하는 경우에는, 최하층 계단이나 최상층 계단뿐만 아니라 가운데 층 계단에 형성되는 제1 콘택 홀(350)도 원하는 깊이 및/또는 폭을 가지 못할 수 있으며, 이에 따라 상기 가운데 층 계단에도 제2 콘택 홀(355)을 형성할 수 있다. 다만, 이 경우에는 일 실시예에 있어서, 하층 계단들에 형성되는 제1 및 제2 콘택 홀들(350, 355)을 채우도록 후술하는 제1 및 제2 콘택 플러그들(380, 385)을 형성한 후, 이들을 커버하는 별도의 층간 절연막(도시되지 않음)을 형성하고, 다시 상층 계단들에 형성되는 제1 및 제2 콘택 홀들(350, 355)을 채우도록 제1 및 제2 콘택 플러그들(380, 385)을 형성할 수도 있다.Meanwhile, the first contact holes 350 formed in the middle layer steps as well as the first contact holes 350 formed in the lowest step or the uppermost step may be formed in accordance with a process order or a process condition in the actual etching process. Depth and / or width, and a
즉, 상대적으로 큰 길이를 갖는 상기 제1 계단은 최하층 계단뿐만 아니라 가운데층 계단을 포함할 수도 있고 또한 복수 개로 형성될 수도 있으며, 상기 각 제1 계단들에는 제2 콘택 홀(355)이 형성될 수 있다. 예시적인 실시예들에 있어서, 상기 각 제1 계단들에는 하나의 제2 콘택 홀(355)뿐만 아니라, 복수 개의 제2 콘택 홀들(355)이 형성될 수도 있다. That is, the first step having a relatively large length may include not only the lowest step but also a middle layer step or a plurality of steps, and the second contact holes 355 are formed in the first steps . In the exemplary embodiments, a plurality of second contact holes 355 may be formed in each of the first steps as well as one
다만 이하에서는 설명의 편의를 위해서, 상기 제1 계단은 상기 최하층 계단이고, 상기 제1 계단에는 하나의 제2 콘택 홀(355)이 형성되는 경우만을 설명하기로 한다.Hereinafter, for convenience of explanation, only the case where the first step has the lowest step and the second step has a
도 33 및 34를 참조하면, 제1 및 제2 콘택 홀들(350, 355)을 각각 채우는 제1 및 제2 콘택 플러그들(380, 385)을 형성한다.Referring to FIGS. 33 and 34, first and second contact plugs 380 and 385 are formed to fill the first and second contact holes 350 and 355, respectively.
예시적인 실시예들에 있어서, 제1 및 제2 콘택 플러그들(380, 385)은 제1 및 제2 콘택 홀들(350, 355)에 의해 노출된 게이트 전극(310) 부분, 제1 및 제2 콘택 홀들(350, 355)의 내벽, 및 제4 층간 절연막(340) 상면에 제1 배리어막을 형성하고, 상기 제1 배리어막 상에 제1 및 제2 콘택 홀들(350, 355)의 나머지 부분을 채우는 제1 도전막을 형성한 후, 제4 층간 절연막(340) 상면이 노출될 때까지 상기 제1 도전막 및 상기 제1 배리어막을 평탄화함으로써 형성될 수 있다.In the exemplary embodiments, the first and second contact plugs 380 and 385 include portions of the
이때, 상기 제1 도전막은 예를 들어, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제1 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제1 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The first conductive layer may be formed to include a metal such as tungsten, titanium, or tantalum, and the first barrier layer may be formed to include a metal nitride such as titanium nitride, tantalum nitride, tungsten nitride, or the like. have. Alternatively, the first barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
각 제1 콘택 홀들(350)을 채우는 제1 콘택 플러그(380)는 제1 도전 패턴(370), 및 이의 저면 및 측벽을 감싸는 제1 배리어막 패턴(360)을 포함하도록 형성될 수 있으며, 제2 콘택 홀(355)을 채우는 제2 콘택 플러그(385)는 제2 도전 패턴(375), 및 이의 저면 및 측벽을 감싸는 제2 배리어막 패턴(365)을 포함하도록 형성될 수 있다.A
한편, 제1 및 제2 콘택 홀들(350, 355)의 배열 형상에 따라, 제1 및 제2 콘택 플러그들(380, 385)도 동일하게 배열될 수 있다. 예시적인 실시예들에 있어서, 제1 및 제2 콘택 플러그들(380, 385)은 그 저면의 높이는 다를 수 있으나, 그 상면의 높이는 실질적으로 동일할 수 있다.On the other hand, depending on the arrangement shape of the first and second contact holes 350 and 355, the first and second contact plugs 380 and 385 may be similarly arranged. In exemplary embodiments, the height of the bottom surface of the first and second contact plugs 380 and 385 may be different, but the height of the top surface thereof may be substantially the same.
도 35 및 36을 참조하면, 제4 층간 절연막(340), 및 제1 및 제2 콘택 플러그들(380, 385) 상면에 제5 층간 절연막(390)을 형성한 후, 제5 층간 절연막(390)을 관통하여 제1 및 제2 콘택 플러그들(380, 385) 상면에 접촉하는 제1 및 제2 배선들(420, 425)을 형성한다.35 and 36, after a fifth
제5 층간 절연막(390)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제4 층간 절연막(340)에 병합될 수도 있다.The fifth
제1 및 제2 배선들(420, 425)은 제5 층간 절연막(390)을 관통하여 제1 및 제2 콘택 플러그들(380, 385) 상면을 노출시키는 제1 및 제2 개구들(도시되지 않음)을 형성하고, 상기 노출된 제1 및 제2 콘택 플러그들(380, 385) 상면, 상기 제1 및 제2 개구들의 내벽, 및 제5 층간 절연막(390) 상에 제3 배리어막을 형성한 후, 상기 제1 및 제2 개구들의 나머지 부분을 채우는 제3 도전막을 상기 제3 배리어막 상에 형성하고, 제5 층간 절연막(390) 상면이 노출될 때까지 상기 제3 도전막 및 상기 제3 배리어막을 평탄화함으로써 형성될 수 있다.The first and
이때, 상기 제3 도전막은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제3 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제3 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The third conductive layer may include a metal such as copper, aluminum, tungsten, titanium, or tantalum, and the third barrier layer may include a metal nitride such as titanium nitride, tantalum nitride, tungsten nitride, or the like. . Alternatively, the third barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
상기 제1 개구를 채우는 제1 배선(420)은 제3 도전 패턴(410), 및 이의 저면 및 측벽을 감싸는 제3 배리어막 패턴(400)을 포함하도록 형성될 수 있으며, 상기 제2 개구를 채우는 제2 배선(425)은 제4 도전 패턴(415), 및 이의 저면 및 측벽을 감싸는 제4 배리어막 패턴(405)을 포함하도록 형성될 수 있다.The
예시적인 실시예들에 있어서, 제1 배선(420)은 상기 제2 방향으로 연장될 수 있으며, 상기 제1 방향을 따라 복수 개로 형성될 수 있다. 또한, 제2 배선(425)은 상기 제1 방향으로 연장될 수 있다. 이때, 각 제1 배선들(420)은 제1 콘택 플러그(380) 상면에 접촉하도록 형성될 수 있으며, 제2 배선(425)은 상기 제1 계단에 형성된 제1 및 제2 콘택 플러그들(380, 385) 상면들에 접촉하도록 형성될 수 있다.In the exemplary embodiments, the
이와는 달리, 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분, 및 상기 제2 방향으로 연장되는 제2 부분을 포함하도록 형성될 수도 있으며, 이 경우에 제2 배선(425)은 상기 제1 계단에 형성된 제1 콘택 플러그(380) 상면에만 접촉하고 제2 콘택 플러그(385) 상면에는 접촉하지 않도록 형성될 수 있다. 혹은, 제1 및 제2 콘택 플러그들(380, 385)이 상기 제1 방향을 따라 지그재그 형상으로 형성된 경우, 제2 배선(425)은 상기 제1 방향으로 연장되되, 상기 제1 계단에 형성된 제1 콘택 플러그(380) 상면에만 접촉하고 제2 콘택 플러그(385) 상면에는 접촉하지 않도록 형성될 수도 있다. 이와 같이, 제2 배선(425)에 연결되지 않는 제2 콘택 플러그(385)에는 아무런 전기적 신호가 인가되지 않을 수 있으며, 이에 따라 더미 콘택 플러그로 지칭될 수 있다.Alternatively, the
한편, 각 제1 배선들(420)은 상기 제2 방향을 따라 복수 개로 형성된 채널 블록들 중 일부에 형성된 제1 콘택 플러그들(380) 상면에 접촉하도록 상기 제2 방향으로 연장될 수 있다. 일 실시예에 있어서, 각 제1 배선들(420)은 상기 제2 방향으로 연장되어, 상기 제2 방향으로 서로 인접하는 4개의 채널 블록들에 형성된 제1 콘택 플러그들(380) 상면에 접촉할 수 있다. 제2 배선(425)은 상기 제1 방향으로 연장되어 제2 영역(II, 도 1 참조)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다.Each of the
도 37 내지 도 41을 참조하면, 제5 층간 절연막(390), 및 제1 및 제2 배선들(420, 425) 상에 제6 층간 절연막(430)을 형성한 후, 제1 내지 제4 비아들(vias)(490, 495, 550, 555), 제3 및 제4 배선들(460, 465), 및 제1 및 제2 연결 배선들(520, 525)을 형성한다.37 to 41, a sixth
제6 층간 절연막(430)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제5 층간 절연막(390)에 병합될 수도 있다.The sixth
제3 및 제4 배선들(460, 465), 및 제1 및 제2 비아들(490, 495)은 제6 층간 절연막(430) 상부를 제거하여 제1 및 제2 트렌치들(도시되지 않음)을 형성하고, 상기 제1 및 제2 트렌치들에 각각 연통하면서 제1 및 제2 배선들(420, 425) 상면을 각각 노출시키는 제1 및 제2 비아 홀들(도시되지 않음)을 형성한 후, 상기 노출된 제1 및 제2 배선들(420, 425) 상면, 상기 제1 및 제2 비아 홀들의 내벽, 상기 제1 및 제2 트렌치들의 내벽, 및 제6 층간 절연막(430) 상에 제5 배리어막을 형성하고, 상기 제1 및 제2 비아 홀들 및 상기 제1 및 제2 트렌치들의 나머지 부분을 채우는 제5 도전막을 상기 제5 배리어막 상에 형성한 후, 제6 층간 절연막(430) 상면이 노출될 때까지 상기 제5 도전막 및 상기 제5 배리어막을 평탄화함으로써 형성될 수 있다. 다만, 상기 제1 및 제2 트렌치들을 형성하기 이전에, 상기 제1 및 제2 비아 홀들을 먼저 형성할 수도 있다.The third and
이때, 상기 제5 도전막은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제5 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제5 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The fifth conductive layer may include a metal such as copper, aluminum, tungsten, titanium, or tantalum, and the fifth barrier layer may include a metal nitride such as titanium nitride, tantalum nitride, tungsten nitride, or the like. . Alternatively, the fifth barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
상기 제1 트렌치를 채우는 제3 배선(460)은 제5 도전 패턴(450), 및 이의 측벽 및 저면 일부를 감싸는 제5 배리어막 패턴(440)을 포함하도록 형성될 수 있으며, 상기 제2 트렌치를 채우는 제4 배선(465)은 제6 도전 패턴(455), 및 이의 측벽 및 저면 일부를 감싸는 제6 배리어막 패턴(445)을 포함하도록 형성될 수 있다. 또한, 상기 제1 비아 홀을 채우는 제1 비아(490)는 제7 도전 패턴(480), 및 이의 저면 및 측벽을 감싸는 제7 배리어막 패턴(470)을 포함하도록 형성될 수 있으며, 상기 제2 비아 홀을 채우는 제2 비아(495)는 제8 도전 패턴(485), 및 이의 저면 및 측벽을 감싸는 제8 배리어막 패턴(475)을 포함하도록 형성될 수 있다. 다만, 순차적으로 적층된 제1 비아(490) 및 제3 배선(460)은 일체적으로 형성될 수 있으며, 또한, 순차적으로 적층된 제2 비아(495) 및 제4 배선(465) 역시 일체적으로 형성될 수 있다. The
예시적인 실시예들에 있어서, 제3 배선(460)은 상기 제2 방향으로 연장될 수 있으며, 상기 제1 방향을 따라 복수 개로 형성될 수 있다. 또한, 제4 배선(465)은 상기 제1 방향으로 연장될 수 있다. 이때, 제3 배선들(460)은 제1 비아(490)를 통해 제1 배선들(420)에 각각 전기적으로 연결될 수 있으며, 제4 배선들(465)은 제2 비아(495)를 통해 제1 배선들(420)에 각각 전기적으로 연결될 수 있다.In the exemplary embodiments, the
일 실시예에 있어서, 각 제3 배선들(460)은 상기 제2 방향으로 연장되어, 상기 제2 방향으로 서로 인접하는 4개의 채널 블록들 상에 형성될 수 있다. 제4 배선(465)은 상기 제1 방향으로 연장되어 제2 영역(II, 도 1 참조)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다.In one embodiment, each of the
제1 및 제2 연결 배선들(520, 525), 및 제3 및 제4 비아들(550, 555)은 제6 층간 절연막(430) 상부를 제거하여 제3 및 제4 트렌치들(도시되지 않음)을 형성하고, 상기 제3 및 제4 트렌치들에 각각 연통하면서 캐핑막 패턴들(230) 상면을 각각 노출시키는 제3 및 제4 비아 홀들(도시되지 않음)을 형성한 후, 상기 노출된 캐핑막 패턴들(230) 상면, 상기 제3 및 제4 비아 홀들의 내벽, 상기 제3 및 제4 트렌치들의 내벽, 및 제6 층간 절연막(430) 상에 제9 배리어막을 형성하고, 상기 제3 및 제4 비아 홀들 및 상기 제3 및 제4 트렌치들의 나머지 부분을 채우는 제9 도전막을 상기 제9 배리어막 상에 형성한 후, 제6 층간 절연막(430) 상면이 노출될 때까지 상기 제9 도전막 및 상기 제9 배리어막을 평탄화함으로써 형성될 수 있다. 다만, 상기 제3 및 제4 트렌치들을 형성하기 이전에, 상기 제3 및 제4 비아 홀들을 먼저 형성할 수도 있다.The first and
이때, 상기 제9 도전막은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제9 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제9 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The ninth conductive layer may include a metal nitride such as titanium nitride, tantalum nitride, or tungsten nitride. The ninth conductive layer may include a metal such as copper, aluminum, tungsten, titanium or tantalum. . Alternatively, the ninth barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
상기 제3 트렌치를 채우는 제1 연결 배선(520)은 제9 도전 패턴(510), 및 이의 측벽 및 저면 일부를 감싸는 제9 배리어막 패턴(500)을 포함하도록 형성될 수 있으며, 상기 제4 트렌치를 채우는 제2 연결 배선(525)은 제10 도전 패턴(515), 및 이의 측벽 및 저면 일부를 감싸는 제10 배리어막 패턴(505)을 포함하도록 형성될 수 있다. 또한, 상기 제3 비아 홀을 채우는 제3 비아(550)는 제11 도전 패턴(540), 및 이의 저면 및 측벽을 감싸는 제11 배리어막 패턴(530)을 포함하도록 형성될 수 있으며, 상기 제4 비아 홀을 채우는 제4 비아(555)는 제12 도전 패턴(545), 및 이의 저면 및 측벽을 감싸는 제12 배리어막 패턴(535)을 포함하도록 형성될 수 있다. 다만, 순차적으로 적층된 제3 비아(550) 및 제1 연결 배선(520)은 일체적으로 형성될 수 있으며, 또한, 순차적으로 적층된 제4 비아(555) 및 제2 연결 배선(525) 역시 일체적으로 형성될 수 있다. The
제3 및 제4 비아들(550, 555)은 채널들(210) 상에 형성된 캐핑막 패턴들(230) 상에 각각 형성될 수 있으며, 제1 및 제2 연결 배선들(520, 525)은 각각 상기 제2 방향으로 연장되어, 제3 및 제4 비아들(550, 555)에 전기적으로 연결될 수 있다. 이에 따라, 제1 및 제2 연결 배선들(520, 525)은 공통 소스 라인(CSL)(330)에 의해 상기 제2 방향으로 서로 이격된 양 채널 블록들에 각각 포함된 채널들(210)을 서로 전기적으로 연결할 수 있다. 예시적인 실시예들에 있어서, 제1 연결 배선(520)은 제1 채널 블록의 제3 및 제4 채널 열들에 포함된 채널들(210)과, 상기 제2 방향으로 상기 제1 채널 블록과 이격된 제2 채널 블록의 제1 및 제2 채널 열들에 포함된 채널들(210)을 서로 연결할 수 있다. 또한, 제2 연결 배선(525)은 상기 제2 채널 블록의 제3 및 제4 채널 열들에 포함된 채널들(210)과, 상기 제2 방향으로 상기 제2 채널 블록과 이격된 제3 채널 블록의 제1 및 제2 채널 열들에 포함된 채널들(210)을 서로 연결할 수 있다.The third and
도 42 내지 도 44를 참조하면, 제6 층간 절연막(430), 제3 및 제4 배선들(460, 465), 및 제1 및 제2 연결 배선들(520, 525) 상에 제7 층간 절연막(560)을 형성한 후, 제5 및 제6 비아들(590, 620)을 형성한다.42 to 44, a seventh
제7 층간 절연막(560)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제6 층간 절연막(430)에 병합될 수도 있다.The seventh
제5 및 제6 비아들(590, 620)은 제7 층간 절연막(560)을 관통하여 제3 배선(460), 및 제1 및 제2 연결 배선들(520, 525) 상면을 각각 노출시키는 제5 및 제6 비아 홀들(도시되지 않음)을 형성한 후, 상기 노출된 제3 배선(460) 상면, 상기 노출된 제1 및 제2 연결 배선들(520, 525) 상면, 상기 제5 및 제6 비아 홀들의 내벽, 및 제7 층간 절연막(560) 상에 제13 배리어막을 형성하고, 상기 제5 및 제6 비아 홀들의 나머지 부분을 채우는 제13 도전막을 상기 제13 배리어막 상에 형성한 후, 제7 층간 절연막(560) 상면이 노출될 때까지 상기 제13 도전막 및 상기 제13 배리어막을 평탄화함으로써 형성될 수 있다. The fifth and
이때, 상기 제13 도전막은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제13 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제13 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The thirteenth conductive layer may include a metal such as copper, aluminum, tungsten, titanium, or tantalum, and the thirteenth conductive layer may include a metal nitride such as titanium nitride, tantalum nitride, tungsten nitride, or the like. . Alternatively, the thirteenth barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
상기 제5 비아 홀을 채우는 제5 비아(590)는 제13 도전 패턴(580), 및 이의 측벽 및 저면을 감싸는 제13 배리어막 패턴(570)을 포함하도록 형성될 수 있으며, 상기 제6 비아 홀을 채우는 제6 비아(620)는 제14 도전 패턴(610), 및 이의 측벽 및 저면을 감싸는 제14 배리어막 패턴(600)을 포함하도록 형성될 수 있다.The fifth via
이때, 제5 비아(590)는 제3 배선(460)에 전기적으로 연결될 수 있으며, 제6 비아(620)는 제1 및 제2 연결 배선들(520, 525)에 전기적으로 연결될 수 있다.The
다시 도 2 내지 도 7을 참조하면, 제7 층간 절연막(560), 및 제5 및 제6 비아들(590, 620) 상에 제8 층간 절연막(630)을 형성한 후, 제5 및 제6 배선들(660, 690)을 형성한다.Referring again to FIGS. 2 to 7, after forming an eighth
제8 층간 절연막(630)은 예를 들어, 실리콘 산화물과 같은 산화물을 포함하도록 형성될 수 있으며, 이에 따라 제7 층간 절연막(560)에 병합될 수도 있다.The eighth
제5 및 제6 배선들(660, 690)은 제8 층간 절연막(630)을 관통하여 제5 및 제6 비아들(590, 620) 상면을 각각 노출시키는 제3 및 제4 개구들(도시되지 않음)을 형성한 후, 상기 노출된 제5 및 제6 비아들(590, 620) 상면, 상기 제3 및 제4 개구들의 내벽, 및 제8 층간 절연막(630) 상에 제15 배리어막을 형성하고, 상기 제5 및 제6 비아 홀들의 나머지 부분을 채우는 제15 도전막을 상기 제15 배리어막 상에 형성한 후, 제8 층간 절연막(630) 상면이 노출될 때까지 상기 제15 도전막 및 상기 제15 배리어막을 평탄화함으로써 형성될 수 있다. The fifth and
이때, 상기 제15 도전막은 예를 들어, 구리, 알루미늄, 텅스텐, 티타늄, 탄탈륨 등의 금속을 포함하도록 형성될 수 있으며, 상기 제15 배리어막은 티타늄 질화물, 탄탈륨 질화물, 텅스텐 질화물 등의 금속 질화물을 포함하도록 형성될 수 있다. 이와는 달리, 상기 제15 배리어막은 금속막 및 금속 질화막으로 구성된 다층막으로 형성될 수도 있다.The fifteenth conductive layer may include a metal such as copper, aluminum, tungsten, titanium, or tantalum, and the fifteenth conductive layer may include a metal nitride such as titanium nitride, tantalum nitride, tungsten nitride, or the like. . Alternatively, the fifteenth barrier film may be formed of a multilayer film composed of a metal film and a metal nitride film.
상기 제3 개구를 채우는 제5 배선(660)은 제15 도전 패턴(650), 및 이의 측벽 및 저면을 감싸는 제15 배리어막 패턴(640)을 포함하도록 형성될 수 있으며, 상기 제4 개구를 채우는 제6 배선(690)은 제16 도전 패턴(680), 및 이의 측벽 및 저면을 감싸는 제16 배리어막 패턴(670)을 포함하도록 형성될 수 있다.The
예시적인 실시예들에 있어서, 제5 배선(660)은 상기 제1 방향으로 연장되어 제2 영역(II, 도 1 참조)에 형성된 배선(도시되지 않음)과 연결될 수 있으며, 이에 따라 전기적 신호가 인가될 수 있다. 즉, 제2 영역(II)의 상기 배선으로부터 인가된 전기적 신호는 제5 배선(660), 제5 비아(590), 제3 배선(460), 제1 비아(490) 및 제1 배선(420)을 통해 제1 콘택 플러그(380)로 전달될 수 있다.In the exemplary embodiments, the
예시적인 실시예들에 있어서, 제6 배선(690)은 상기 제2 방향으로 연장될 수 있으며, 제6 비아(620), 제1 및 제2 연결 배선들(520, 525), 제3 및 제4 비아들(550, 555), 및 캐핑막 패턴(230)을 통해 채널(210)에 전기적으로 연결될 수 있다. 이때, 제6 배선(690)은 비트 라인 기능을 수행할 수 있다.In the exemplary embodiments, the
전술한 공정들을 통해 상기 수직형 메모리 장치가 완성될 수 있다.The vertical memory device can be completed through the above-described processes.
전술한 바와 같이, 상기 수직형 메모리 장치 제조 방법에서, 계단 구조물의 각 계단들에 형성된 게이트 전극들(310)에 각각 연결되도록 제1 콘택 플러그들(380)을 형성할 때, 일부 계단들에 제2 콘택 플러그(385)를 더 형성함으로써, 패턴 로딩 현상을 방지하여 제1 콘택 플러그들(380)이 게이트 전극들(310)에 잘 접촉하도록 형성할 수 있다.As described above, in the vertical memory device manufacturing method, when the first contact plugs 380 are formed to be connected to the
도 45 내지 도 70은 예시적인 실시예들에 따른 수직형 메모리 장치를 설명하기 위한 평면도들 및 단면도들이다. 구체적으로, 도 45, 47, 49, 51, 53, 55, 57, 59, 61, 63, 65, 67 및 69는 평면도들이고, 도 46, 48, 50, 52, 54, 56, 58, 60, 62, 64, 66, 68 및 70은 단면도들이다. 이때, 상기 각 단면도들은 대응하는 각 평면도들의 B-B'선을 따라 절단한 단면도들이다. 45-70 are plan views and cross-sectional views for illustrating a vertical memory device according to exemplary embodiments. 45, 47, 49, 51, 53, 55, 57, 59, 61, 63, 65, 67 and 69 are plan views and FIGS. 46, 48, 50, 52, 54, 56, 58, 60, 62, 64, 66, 68 and 70 are sectional views. Here, the cross-sectional views are cross-sectional views taken along line B-B 'of corresponding plan views.
상기 도면들에 도시된 수직형 메모리 장치들은 제2 콘택 플러그 및 이에 연결되는 상부 배선을 제외하고는, 도 1 내지 도 13에 도시된 수직형 메모리 장치와 실질적으로 동일하거나 유사하다. 이에 따라, 동일한 구성 요소에는 동일한 참조 부호를 부여하고, 이에 대한 자세한 설명은 생략한다. 한편 설명의 편의를 위해서, 도 8a 및 9a에 도시된 바와 같이, 상기 도면들은 기판으로부터 제5 층간 절연막까지 적층된 구조물에 대해서만 도시한다.The vertical memory devices shown in the figures are substantially the same as or similar to the vertical memory device shown in Figs. 1 to 13, except for the second contact plug and the upper wiring connected thereto. Accordingly, the same components are denoted by the same reference numerals, and a detailed description thereof will be omitted. For convenience of explanation, as shown in Figs. 8A and 9A, the drawings only show structures stacked from the substrate to the fifth interlayer insulating film.
도 45 및 46을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 지그재그 형상으로 형성될 수 있다. 이에 따라, 최하층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있으며, 이들에 공통적으로 연결되어 전기적 신호를 인가하는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분, 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있다.45 and 46, the first and second contact plugs 380 and 385 may be formed in a zigzag shape along the first direction. Accordingly, the first and second contact plugs 380 and 385 may be formed on the
도 47 및 48을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 이때, 최상층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있으며, 이들에 공통적으로 연결되어 전기적 신호를 인가하는 제1 배선(420)은 상기 제2 방향으로 연장될 수 있다.47 and 48, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. At this time, the first and second contact plugs 380 and 385 may be formed on the
도 49 및 50a를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 이때, 가운데 층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있으며, 이들에 공통적으로 연결되어 전기적 신호를 인가하는 제1 배선(420)은 상기 제2 방향으로 연장될 수 있다.Referring to FIGS. 49 and 50A, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. At this time, the first and second contact plugs 380 and 385 may be formed on the
한편, 도 50b를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)이 상부와 하부로 나뉘어 배열될 수 있다. 즉, 하층 계단들에 형성된 제1 및 제2 콘택 플러그들(380, 385)이 연결되는 제1 및 제2 배선들(420, 425), 및 제5 층간 절연막(390) 상에는 제9 및 제10 층간 절연막들(700, 710)이 별도로 형성될 수 있다. 또한, 상층 계단들에 형성된 제1 및 제2 콘택 플러그들(380, 385)은 제1 내지 제5 층간 절연막들(130, 140, 240, 340, 390), 및 제9 층간 절연막(700)을 관통할 수 있으며, 이들 상면에는 제10 층간 절연막(710)을 관통하여 제1 및 제2 배선들(420, 425)이 형성될 수 있다.Referring to FIG. 50B, the first and second contact plugs 380 and 385 may be divided into an upper portion and a lower portion. That is, the first and
도 51 및 52를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 한편, 최하층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있으며, 제2 콘택 플러그(385) 상면에 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)에는 아무런 전기적 신호가 인가되지 않을 수 있으며, 더미 콘택 플러그로 지칭될 수 있다.51 and 52, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. On the other hand, first and second contact plugs 380 and 385 may be formed on the
도 53 및 54를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 지그재그 형상으로 형성될 수 있다. 한편, 최하층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되어 제2 콘택 플러그(385) 상면에 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.Referring to FIGS. 53 and 54, the first and second contact plugs 380 and 385 may be formed in a zigzag shape along the first direction. On the other hand, first and second contact plugs 380 and 385 may be formed on the
도 55 및 56을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 다만, 제2 콘택 플러그(385)는 게이트 전극(310) 상에 형성되지 않으며, 최하층 계단에 상기 제1 방향으로 인접한 기판(100) 상면에 형성될 수 있다. 한편, 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있으며, 제2 콘택 플러그(385) 상면에 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.55 and 56, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. However, the
도 57 및 58을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 지그재그 형상으로 형성될 수 있다. 이때, 제2 콘택 플러그(385)는 게이트 전극(310) 상에 형성되지 않으며, 최하층 계단에 상기 제1 방향으로 인접한 기판(100) 상면에 형성될 수 있다. 한편, 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되어 제2 콘택 플러그(385) 상면에 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.Referring to FIGS. 57 and 58, the first and second contact plugs 380 and 385 may be formed in a zigzag shape along the first direction. At this time, the
도 59 및 60을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 한편, 최상층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 다만, 제1 콘택 플러그(380)에 전기적으로 연결되는 제1 배선(420)은 상기 제1 방향으로 연장되며, 제2 콘택 플러그(385) 상면에는 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.59 and 60, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. On the other hand, first and second contact plugs 380 and 385 may be formed on the
도 61 및 62를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 한편, 가운데 층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 다만, 제1 콘택 플러그(380)에 전기적으로 연결되는 제1 배선(420)은 상기 제1 방향으로 연장되며, 제2 콘택 플러그(385) 상면에는 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.Referring to FIGS. 61 and 62, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. On the other hand, first and second contact plugs 380 and 385 may be formed on the
도 63 및 64를 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 한편, 최하층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 또한, 제2 콘택 플러그(385)는 최하층 계단에 상기 제1 방향으로 인접한 기판(100) 상면에도 형성될 수 있다. 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있으며, 제1 게이트 전극(310) 상에 형성된 제2 콘택 플러그(385) 상면에는 접촉하되, 기판(100) 상면에 형성된 제2 콘택 플러그(385)에는 접촉하지 않을 수 있다. 이에 따라, 기판(100) 상면에 형성된 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.63 and 64, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. On the other hand, first and second contact plugs 380 and 385 may be formed on the
도 65 및 66을 참조하면, 제1 콘택 플러그들(380) 및 게이트 전극(310) 상에 형성된 제2 콘택 플러그(385)는 상기 제1 방향을 따라 동일 선상에 형성될 수 있으나, 기판(100) 상면에 형성된 제2 콘택 플러그(385)는 상기 선상에서 벗어나도록 형성될 수 있다. 한편, 최하층 계단에 형성된 제1 게이트 전극(310) 상에는 제1 및 제2 콘택 플러그들(380, 385)이 함께 형성될 수 있다. 제1 콘택 플러그(380), 및 게이트 전극(310) 상에 형성된 제2 콘택 플러그(385)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장될 수 있으며, 이에 따라 기판(100) 상면에 형성된 제2 콘택 플러그(385) 상면에는 접촉하지 않을 수 있다. 이에 따라, 기판(100) 상면에 형성된 제2 콘택 플러그(385)는 더미 콘택 플러그일 수 있다.65 and 66, the first contact plugs 380 and the second contact plugs 385 formed on the
도 67 및 68을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 이때, 제2 콘택 플러그(385)는 최하층 계단에 형성된 제1 게이트 전극(310) 및 이에 인접하는 기판(100) 상에 각각 형성될 수 있다. 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있으며, 제2 콘택 플러그들(385) 상면에는 접촉하지 않을 수 있다. 이에 따라, 제2 콘택 플러그들(385)은 더미 콘택 플러그들일 수 있다.67 and 68, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. At this time, the
도 69 및 70을 참조하면, 제1 및 제2 콘택 플러그들(380, 385)은 상기 제1 방향을 따라 동일 선상에 형성될 수 있다. 이때, 제2 콘택 플러그(385)는 최하층 계단에 인접하는 기판(100) 상면에 형성될 수 있다. 제1 콘택 플러그(380)에 전기적으로 연결되는 제2 배선(425)은 상기 제1 방향으로 연장되는 제1 부분 및 상기 제2 방향으로 연장되는 제2 부분을 포함할 수 있으며, 제2 콘택 플러그들(385) 상면에는 접촉하지 않을 수 있다. 다만, 제2 콘택 플러그(385)는 별도의 제7 배선(427)에 연결될 수 있으며, 제3 배선(427)은 제2 영역(II)에 형성된 배선(도시되지 않음)으로부터 전기적 신호를 제2 콘택 플러그(385)에 전송할 수 있다.Referring to FIGS. 69 and 70, the first and second contact plugs 380 and 385 may be formed on the same line along the first direction. At this time, the
상술한 바와 같이 본 발명의 바람직한 실시예들을 참조하여 설명하였지만 해당 기술 분야에서 통상의 지식을 가진 자라면 특허 청구 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention as defined in the appended claims. It will be understood that the present invention can be changed.
100: 기판
105: 불순물 영역
110: 절연막
115: 절연막 패턴
130, 140, 240, 340, 390, 430, 560, 630, 700, 710: 제1 내지 제10 층간 절연막
150: 채널 홀
160: 반도체 패턴
170, 270: 제1, 제2 블로킹막 패턴
180: 전하 저장막 패턴
190: 터널 절연막 패턴
200: 제1 전하 저장막 구조물
210: 채널
220: 충전막 패턴
230: 캐핑막 패턴
250: 개구
260: 갭
280: 제2 전하 저장막 구조물
290: 게이트 배리어막 패턴
300: 게이트 도전 패턴
310: 게이트 전극
320: 제2 스페이서
330: 공통 소스 라인
350, 355: 제1 및 제2 콘택 홀
360, 365, 400, 405, 440, 445, 470, 475, 500, 505, 530, 535, 570, 600, 640, 670: 제1 내지 제16 배리어막 패턴
370, 375, 410, 415, 450, 455, 480, 485, 510, 515, 540, 545, 580, 610, 650, 680: 제1 내지 제16 도전 패턴
380, 385: 제1, 제2 콘택 플러그
420, 425, 460, 465, 660, 690, 427: 제1 내지 제7 배선
490, 495, 550, 555, 590, 620: 제1 내지 제6 비아100: substrate 105: impurity region
110: insulating film 115: insulating film pattern
130, 140, 240, 340, 390, 430, 560, 630, 700, 710: first to tenth interlayer insulating films
150: channel hole 160: semiconductor pattern
170, 270: first and second blocking film patterns 180: charge storage film pattern
190: tunnel insulating film pattern 200: first charge storage film structure
210: channel 220: filling film pattern
230: cap layer pattern 250: opening
260: gap 280: second charge storage film structure
290: gate barrier film pattern 300: gate conductive pattern
310: gate electrode 320: second spacer
330:
The first to the sixteenth barrier film patterns are formed by patterning the first to the sixteenth barrier film patterns 601, 602, 603, 604, 605, 604, 605,
370, 375, 410, 415, 450, 455, 480, 485, 510, 515, 540, 545, 580, 610, 650, 680:
380, 385: first and second contact plugs
420, 425, 460, 465, 660, 690, 427: first to seventh wiring
490, 495, 550, 555, 590, 620: first to sixth vias
Claims (20)
상기 기판 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들을 관통하는 채널; 및
상기 게이트 전극들 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들에 각각 접촉하는 복수 개의 제1 콘택 플러그들을 포함하며,
상기 게이트 전극들 중 제1 게이트 전극 상에는 상기 수직 방향으로 연장되는 하나 이상의 제2 콘택 플러그가 더 형성된 수직형 메모리 장치.A plurality of gate electrodes formed in a plurality of layers spaced apart from each other along a vertical direction perpendicular to an upper surface of a substrate;
A channel extending in the vertical direction on the substrate and passing through the gate electrodes; And
And a plurality of first contact plugs extending in the vertical direction on the gate electrodes and contacting the gate electrodes, respectively,
And one or more second contact plugs extending in the vertical direction are further formed on the first gate electrode of the gate electrodes.
상기 제1 및 제2 콘택 플러그들은 상면에서 보았을 때 상기 제1 방향을 따라 일정한 간격으로 배치된 수직형 메모리 장치.The method of claim 1, wherein each of the gate electrodes extends along a first direction parallel to an upper surface of the substrate,
Wherein the first and second contact plugs are arranged at regular intervals along the first direction when viewed from the top surface.
상기 각 제1 및 제2 콘택 플러그들은 상층의 게이트 전극들에 의해 오버랩되지 않는 상기 각 게이트 전극들의 가장자리 부분 상에 형성된 수직형 메모리 장치.The semiconductor device according to claim 5, wherein the gate electrodes have a stepped shape in which a length of the gate electrode gradually decreases from a lower layer to an upper layer,
Wherein each of the first and second contact plugs is formed on an edge portion of each of the gate electrodes that is not overlapped by upper gate electrodes.
상기 기판 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들을 관통하는 채널; 및
상기 게이트 전극들 상에 상기 수직 방향으로 연장되어 상기 게이트 전극들에 각각 접촉하는 복수 개의 제1 콘택 플러그들을 포함하며,
상기 메모리 셀 영역 내에서, 상기 게이트 전극들 중 최하층에 형성된 게이트 전극에 인접하는 상기 기판 상에는 상기 수직 방향으로 연장되어 상기 제1 콘택 플러그들의 상면과 동일한 높이의 상면을 갖는 하나 이상의 제3 콘택 플러그가 더 형성된 수직형 메모리 장치.A plurality of gate electrodes formed in a plurality of layers spaced apart from each other in a direction perpendicular to the upper surface of the substrate in the memory cell region of the substrate including the memory cell region and the peripheral region;
A channel extending in the vertical direction on the substrate and passing through the gate electrodes; And
And a plurality of first contact plugs extending in the vertical direction on the gate electrodes and contacting the gate electrodes, respectively,
In the memory cell region, at least one third contact plug extending in the vertical direction and having a top surface at the same height as the top surface of the first contact plugs is formed on the substrate adjacent to the gate electrode formed in the lowermost layer among the gate electrodes A further formed vertical memory device.
상기 제1 및 제3 콘택 플러그들은 상면에서 보았을 때 상기 제1 방향을 따라 일정한 간격으로 배치된 수직형 메모리 장치.17. The method of claim 16, wherein each of the gate electrodes extends along a first direction parallel to an upper surface of the substrate,
Wherein the first and third contact plugs are arranged at regular intervals along the first direction when viewed from the top surface.
상기 제3 콘택 플러그는 상기 최하층에 형성된 상기 게이트 전극에 상기 제1 방향으로 인접한 상기 기판 부분 상에 형성된 수직형 메모리 장치.The semiconductor device according to claim 16, wherein the gate electrodes have a stepped shape in which a length in a first direction parallel to the upper surface of the substrate gradually decreases from a lower layer to an upper layer,
And the third contact plug is formed on the portion of the substrate adjacent to the gate electrode formed in the bottom layer in the first direction.
상기 채널의 외측벽을 감싸는 전하 저장막 구조물;
각각이 상기 전하 저장막 구조물을 둘러싸면서 상기 기판 상면에 평행한 제1 방향을 따라 연장되고, 상기 수직 방향을 따라 서로 이격되며, 하층으로부터 상층으로 갈수록 상기 제1 방향의 길이가 점차 줄어드는 계단 형상을 갖는 복수 개의 게이트 전극들; 및
상층의 상기 게이트 전극들에 의해 오버랩되지 않는 상기 각 게이트 전극들의 가장자리 부분에 접촉하여 상기 수직 방향으로 연장된 복수 개의 제1 콘택 플러그들을 포함하며,
상기 수직 방향으로 서로 인접하는 상기 게이트 전극들의 상기 제1 방향으로의 길이들은 제1 폭으로 감소하되, 다만 상기 게이트 전극들 중에서 제1 게이트 전극의 상기 제1 방향으로의 길이와 상기 제1 게이트 전극 바로 상층에 배치된 제2 게이트 전극의 상기 제1 방향으로의 길이는 상기 제1 폭보다 큰 제2 폭으로 감소하는 수직형 메모리 장치.A channel extending along a vertical direction perpendicular to the upper surface of the substrate;
A charge storage film structure surrounding an outer wall of the channel;
Each of which extends along a first direction parallel to the upper surface of the substrate and surrounds the charge storage film structure and is spaced apart from each other along the vertical direction and has a step shape in which the length of the first direction gradually decreases from the lower layer to the upper layer A plurality of gate electrodes; And
And a plurality of first contact plugs extending in the vertical direction in contact with edge portions of the respective gate electrodes which are not overlapped by the gate electrodes of the upper layer,
The lengths of the gate electrodes adjacent to each other in the vertical direction in the first direction are reduced to a first width, but a length in the first direction of the first gate electrode among the gate electrodes, Wherein a length of the second gate electrode disposed immediately above in the first direction is reduced to a second width larger than the first width.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/001,877 US9899394B2 (en) | 2015-03-10 | 2016-01-20 | Vertical memory devices having contact plugs contacting stacked gate electrodes |
CN201610133440.3A CN106409831B (en) | 2015-03-10 | 2016-03-09 | Vertical memory device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150032969 | 2015-03-10 | ||
KR20150032969 | 2015-03-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160109989A true KR20160109989A (en) | 2016-09-21 |
KR102339740B1 KR102339740B1 (en) | 2021-12-15 |
Family
ID=57080841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150070338A KR102339740B1 (en) | 2015-03-10 | 2015-05-20 | Vertical memory devices |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR102339740B1 (en) |
CN (1) | CN106409831B (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200038138A (en) * | 2018-10-02 | 2020-04-10 | 에스케이하이닉스 주식회사 | Semiconductor device and manufacturing method thereof |
KR20200132385A (en) * | 2019-05-17 | 2020-11-25 | 삼성전자주식회사 | Three dimensional flash memory for integrating and manufacturing method thereof |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180110797A (en) * | 2017-03-30 | 2018-10-11 | 에스케이하이닉스 주식회사 | Semiconductor device and manufacturing method thereof |
CN107818984B (en) * | 2017-11-01 | 2018-11-30 | 长江存储科技有限责任公司 | A kind of 3D nand memory part and its manufacturing method |
KR102443047B1 (en) * | 2017-11-16 | 2022-09-14 | 에이에스엠 아이피 홀딩 비.브이. | Method of processing a substrate and a device manufactured by the same |
CN111801799B (en) * | 2020-05-27 | 2021-03-23 | 长江存储科技有限责任公司 | Method for forming three-dimensional memory device |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110048719A (en) * | 2009-11-03 | 2011-05-12 | 삼성전자주식회사 | Three dimensional semiconductor memory device and method of fabricating the same |
KR20120026881A (en) * | 2010-09-10 | 2012-03-20 | 삼성전자주식회사 | Therr dimensional semiconductor memory devices |
JP2012186302A (en) * | 2011-03-04 | 2012-09-27 | Micronics Internatl Co Ltd | Method of decreasing number of masks for integrated circuit device having laminated connection level |
KR20120131115A (en) * | 2011-05-24 | 2012-12-04 | 매크로닉스 인터내셔널 컴퍼니 리미티드 | Multilayer connection structure and making method |
KR20140093038A (en) * | 2013-01-17 | 2014-07-25 | 삼성전자주식회사 | Step shape pad structure and wiring structure in vertical type semiconductor device |
KR20140093116A (en) * | 2013-01-17 | 2014-07-25 | 삼성전자주식회사 | Method of manufacturing a vertical type semiconductor device |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4635069B2 (en) * | 2008-03-26 | 2011-02-16 | 株式会社東芝 | Nonvolatile semiconductor memory device |
KR101434588B1 (en) * | 2008-06-11 | 2014-08-29 | 삼성전자주식회사 | Semiconductor Device And Method Of Fabricating The Same |
JP5305980B2 (en) * | 2009-02-25 | 2013-10-02 | 株式会社東芝 | Nonvolatile semiconductor memory device and manufacturing method thereof |
KR20130141876A (en) * | 2012-06-18 | 2013-12-27 | 에스케이하이닉스 주식회사 | Semiconductor device and method of manufacturing the same |
KR102037840B1 (en) * | 2013-04-11 | 2019-10-29 | 삼성전자주식회사 | Interconnecting structures for semiconductor device and manufacturing method thereof |
-
2015
- 2015-05-20 KR KR1020150070338A patent/KR102339740B1/en active IP Right Grant
-
2016
- 2016-03-09 CN CN201610133440.3A patent/CN106409831B/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110048719A (en) * | 2009-11-03 | 2011-05-12 | 삼성전자주식회사 | Three dimensional semiconductor memory device and method of fabricating the same |
KR20120026881A (en) * | 2010-09-10 | 2012-03-20 | 삼성전자주식회사 | Therr dimensional semiconductor memory devices |
JP2012186302A (en) * | 2011-03-04 | 2012-09-27 | Micronics Internatl Co Ltd | Method of decreasing number of masks for integrated circuit device having laminated connection level |
KR20120131115A (en) * | 2011-05-24 | 2012-12-04 | 매크로닉스 인터내셔널 컴퍼니 리미티드 | Multilayer connection structure and making method |
KR20140093038A (en) * | 2013-01-17 | 2014-07-25 | 삼성전자주식회사 | Step shape pad structure and wiring structure in vertical type semiconductor device |
KR20140093116A (en) * | 2013-01-17 | 2014-07-25 | 삼성전자주식회사 | Method of manufacturing a vertical type semiconductor device |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200038138A (en) * | 2018-10-02 | 2020-04-10 | 에스케이하이닉스 주식회사 | Semiconductor device and manufacturing method thereof |
US11925021B2 (en) | 2018-10-02 | 2024-03-05 | SK Hynix Inc. | Semiconductor device and manufacturing method of the semiconductor device |
KR20200132385A (en) * | 2019-05-17 | 2020-11-25 | 삼성전자주식회사 | Three dimensional flash memory for integrating and manufacturing method thereof |
Also Published As
Publication number | Publication date |
---|---|
CN106409831A (en) | 2017-02-15 |
CN106409831B (en) | 2021-10-29 |
KR102339740B1 (en) | 2021-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US12063781B2 (en) | Vertical memory device having first contact plugs connected to plurality of staircase gate electrodes, respectively and second contact plugs extending through the staircase gate structure in the pad region | |
USRE50137E1 (en) | Vertical memory devices and methods of manufacturing the same | |
US11696442B2 (en) | Vertical memory devices and methods of manufacturing the same | |
US10854622B2 (en) | Vertical memory devices and methods of manufacturing the same | |
US10361217B2 (en) | Vertical memory devices | |
US9899394B2 (en) | Vertical memory devices having contact plugs contacting stacked gate electrodes | |
US9905664B2 (en) | Semiconductor devices and methods of manufacturing the same | |
US10700085B2 (en) | Vertical memory devices | |
US10943922B2 (en) | Vertical memory devices | |
US11557603B2 (en) | Semiconductor devices | |
KR20190057803A (en) | Three-dimensional semiconductor devices and method for fabricating the same | |
KR20170090045A (en) | Vertical memory devices and methods of manufacturing the same | |
KR20140105954A (en) | Vertical memory devices and methods of manufacturing the same | |
KR20140092015A (en) | Vertical memory devices and methods of manufacturing the same | |
KR102339740B1 (en) | Vertical memory devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right |