Nothing Special   »   [go: up one dir, main page]

KR20140016825A - 표시 패널, 표시 장치 및 전자 시스템 - Google Patents

표시 패널, 표시 장치 및 전자 시스템 Download PDF

Info

Publication number
KR20140016825A
KR20140016825A KR1020130087298A KR20130087298A KR20140016825A KR 20140016825 A KR20140016825 A KR 20140016825A KR 1020130087298 A KR1020130087298 A KR 1020130087298A KR 20130087298 A KR20130087298 A KR 20130087298A KR 20140016825 A KR20140016825 A KR 20140016825A
Authority
KR
South Korea
Prior art keywords
pixel
display
pixel circuits
unit
transistor
Prior art date
Application number
KR1020130087298A
Other languages
English (en)
Other versions
KR102031011B1 (ko
Inventor
나오부미 토요무라
준이치 야마시타
사토시 타가미
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20140016825A publication Critical patent/KR20140016825A/ko
Application granted granted Critical
Publication of KR102031011B1 publication Critical patent/KR102031011B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • G09G2310/0256Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

색 표시 유닛은 매트릭스 형상으로 배열된 화소를 포함한다. 표시 화소 유닛은 복수의 화소로 구성되고, 표시 색 각각의 하나는 복수의 열을 가로질러 함께 그룹화된다. 구동 유닛은 공통 전원선에 접속되는 표시 화소 유닛의 복수의 열에 의해 형성된다. 공통 기록 주사선이 마련되고, 구동 유닛당 공통 기록 주사선의 갯수는 표시 화소 유닛 내에 포함되는 화소들의 열의 갯수와 동등하다. 각각의 공통 기록 주사선은 각각의 구동 유닛 내에서 적어도 하나의 지정된 색의 픽셀 각각에 접속된다. 단일한 구동 유닛에서, 지정된 색의 각각의 화소는 레이아웃 배열이 지정된 색의 각각의 다른 화소 내의 대응하는 트랜지스터의 레이아웃 배열과 동일한 트랜지스터를 갖는다.

Description

표시 패널, 표시 장치 및 전자 시스템{DISPLAY PANEL, DISPLAY APPARATUS, AND ELECTRONIC SYSTEM}
본 기술은, 예를 들면 유기 EL(Electro Luminescence) 소자 등의 발광 소자를 화소마다 구비한 표시 패널, 및, 그 표시 패널을 구비한 표시 장치 및 전자 기기에 관한 것이다.
근래, 화상 표시를 행하는 표시 장치의 분야에서는, 화소의 발광 소자로서, 흐르는 전류치에 응하여 발광 휘도가 변화하는 전류 구동형의 발광 소자, 예를 들면 유기 EL 소자를 이용한 표시 장치가 개발되고, 상품화가 진행되고 있다. 유기 EL 소자는, 액정 소자 등과 달리 자발광 소자이다. 그 때문에, 유기 EL 소자를 이용한 표시 장치(유기 EL 표시 장치)에서는, 광원(백라이트)이 필요 없기 때문에, 광원을 필요로 하는 액정 표시 장치에 비하여, 박형화, 고휘도화할 수 있다.
그런데, 일반적으로, 유기 EL 소자의 전류-전압(I-V) 특성은, 시간의 경과에 따라 열화(경시 열화)한다. 유기 EL 소자를 전류 구동하는 화소 회로에서는, 유기 EL 소자의 I-V 특성이 경시변화하면, 유기 EL 소자와, 유기 EL 소자에 직렬로 접속된 구동 트랜지스터와의 분압비가 변화하기 때문에, 구동 트랜지스터의 게이트-소스 사이 전압도 변화한다. 그 결과, 구동 트랜지스터에 흐르는 전류치가 변화하기 때문에, 유기 EL 소자에 흐르는 전류치도 변화하고, 그 전류치에 응하여 발광 휘도도 변화한다.
또한, 구동 트랜지스터의 임계치 전압(Vth)이나 이동도(μ)가 경시적으로 변화하거나, 제조 프로세스의 편차에 의해 Vth나 μ가 화소 회로마다 다르거나 하는 경우가 있다. 구동 트랜지스터의 Vth나 μ가 화소 회로마다 다른 경우에는, 구동 트랜지스터에 흐르는 전류치가 화소 회로마다 흐트러지기 때문에, 구동 트랜지스터의 게이트에 같은 전압을 인가하여도, 유기 EL 소자의 발광 휘도가 흐트러져서, 화면이 일양성(유니포미티)이 손상된다.
그래서, 유기 EL 소자의 I-V 특성이 경시변화하거나, 구동 트랜지스터의 Vth나 μ가 경시변화하거나 하여도, 그와 같은 영향을 받는 일 없이, 유기 EL 소자의 발광 휘도를 일정하게 유지하도록 하기 위해, 유기 EL 소자의 I-V 특성의 변동에 대한 보상 기능 및 구동 트랜지스터의 Vth나 μ의 변동에 대한 보정 기능을 넣은 표시 장치가 개발되어 있다(예를 들면, 일본국 특개 2008-083272호 공보 참조).
그런데, 예를 들면, 도 11에 도시하는 바와 같은 종래의 구동 방법에서는, 구동 트랜지스터의 게이트-소스 사이 전압을 구동 트랜지스터의 임계치 전압에 근접시키는 Vth보정과, 영상 신호에 응한 신호 전압을 구동 트랜지스터의 게이트에 기록하는 신호 기록이, 1H 기간마다 행하여진다. 그 때문에, 이 구동 방법에서는, 1H 기간을 단축하여, 1F당의 주사 기간을 단축하는(즉, 고속 구동화 하는) 것이 어려웠다. 그 때문에, 예를 들면, 도 12에 도시한 바와 같이, Vth보정이 공통의 1H 기간 내에 2라인 통합하여 행하여진 후, 신호 기록이 다음의 1H 기간 내에 라인마다 행하여진다. 이 구동 방법은, Vth보정이 묶여져 있기 때문에, 고속 구동에 적합하다. 그러나, Vth보정이 끝나고 나서 신호 기록이 시작되기까지의 대기 기간(△t)이 라인마다 다르다. 그 때문에, 동일 계조의 신호 전압이 각각의 라인의 구동 트랜지스터의 게이트에 인가되었다고 하여도, 발광 휘도가 라인마다 달라져서, 휘도 얼룩이 생긴다는 문제가 있다.
그래서, 예를 들면, 화소 회로의 레이아웃이나, 배선의 라우팅, 나아가서는, 구동 방법 등을 변경한 것이 생각된다. 그러나, 그들을 변경한 경우에는, 화소 회로의 레이아웃이나, 배선의 라우팅이 복잡하게 된다. 그 결과, 제조 과정에서, 화소 회로나 배선을 형성할 때에, 마스크 어긋남에 기인하여, 화소마다의 특성을 균일하게 하기가 어려워져 버린다는 문제가 있다.
또한, 이와 같은 문제는, 유기 EL 표시 장치 특유의 문제가 아니라, 화소 회로의 레이아웃이나, 배선의 라우팅의 복잡한 표시 장치에서도 생기는 문제이다.
본 기술은 이러한 문제점을 감안하여 이루어진 것이고, 그 목적은, 화소 회로의 레이아웃이나, 배선의 라우팅이 복잡하게 된 경우라도, 화소마다의 특성을 보다 균일하게 하는 것의 가능한 표시 패널과, 그와 같은 표시 패널을 구비한 표시 장치 및 전자 기기를 제공하는 것에 있다.
본 발명의 표시 유닛은, 복수의 기록 주사선들과, 복수의 신호선들과, 화소 회로의 행 및 열을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고, 상기 복수의 화소 회로들은, 표시 소자와, 제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와, 상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과, 상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고, 상기 복수의 화소 회로들 각각은 N개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 R(여기서, 2≤R≤N)개의 연속된 열들로 연속 배치된 N개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 N개를 각각 포함하는 표시 화소 유닛들로 그룹화되고, 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치된다.
또한, 상기 구성에서, 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치된다.
또한, 상기 구성에서, 상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 열에 각각 접속된 복수의 전원선들을 더 포함하고, 상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고, 상기 복수의 신호선들은 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고, 상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 K/2로 이루어진 대응하는 유닛 전원선에 접속되는 K≥4의 연속하는 열을 각각 포함하는 구동 유닛으로 그룹화되고, 상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 R≥2를 각각 포함하는 L≥2개의 유닛 기록 주사선들을 포함하고(여기서, K=L·R), 각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속된다.
또한, 상기 구성에서, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치된다.
또한, 상기 구성에서, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치된다.
또한, 상기 구성에서, 상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고, 상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고, 상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 한다.
또한, 상기 구성에서, 상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 한다.
또한, 상기 구성에서, 상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고, 상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고, 서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행된다.
또한, 상기 구성에서, N=4, R=2, K=4이고, 상기 표시 색들은 적, 녹, 청을 포함한다.
또한, 상기 구성에서, 상기 표시 색은 백(white)을 더 포함한다.
또한, 상기에서, 상기 표시 색은 황(yellow)를 더 포함한다.
본 발명의 표시 유닛은, 복수의 기록 주사선들과, 복수의 신호선들과, 화소 회로의 열 및 행을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고, 상기 복수의 화소 회로들은, 표시 소자와, 제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와, 상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과, 상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고, 상기 복수의 화소 회로들 각각은 4개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 2개의 연속된 열들로 연속 배치된 4개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 4개를 각각 포함하는 표시 화소 유닛들로 그룹화되고, 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치된다,
또한, 상기 구성에서, 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치된다.
또한, 상기 구성에서, 상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 열에 각각 접속된 복수의 전원선들을 더 포함하고, 상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고, 상기 복수의 신호선들은 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고, 상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 2개로 이루어진 대응하는 유닛 전원선에 접속되는 4개의 연속하는 열을 각각 포함하는 구동 유닛으로 그룹화되고, 상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 2개를 각각 포함하는 2개의 유닛 기록 주사선들을 포함하고, 각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속된다.
또한, 상기 구성에서, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치된다.
또한, 상기 구성에서, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치된다.
또한, 상기 구성에서, 상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고, 상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고, 상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 한다.
또한, 상기 구성에서, 상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 한다.
또한, 상기 구성에서, 상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고, 상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고, 서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행된다.
상기 구성에서, 상기 표시 색들은 적, 녹, 청, 및 백을 포함한다.
본 기술은 화소 회로의 레이아웃이나, 배선의 라우팅이 복잡하게 된 경우라도, 화소마다의 특성을 보다 균일하게 하는 것의 가능한 표시 패널과, 그와 같은 표시 패널을 구비한 표시 장치 및 전자 기기를 제공할 수 있다.
도 1은 본 기술에 의한 한 실시의 형태에 관한 표시 장치의 개략 구성도.
도 2는 각 화소(서브 픽셀)의 회로 구성의 한 예를 도시하는 도면.
도 3은 열방향으로 서로 인접하는 2개의 표시 화소의 회로 구성의 한 예를 도시하는 도면.
도 4는 열방향으로 서로 인접하는 2개의 표시 화소의 회로 구성의 다른 예를 도시하는 도면.
도 5는 화소 회로의 레이아웃의 한 예를 도시하는 도면.
도 6은 열방향으로 서로 인접하는 2개의 표시 화소에서의, 각 화소 회로의 레이아웃의 한 예를 도시하는 도면.
도 7은 도 3, 도 4의 DTL에 인가되는 전압의 한 예를 도시하는 도면.
도 8은 하나의 화소(서브 픽셀)에 주목한 때의 WSL, DSL, DTL에 인가되는 전압, 게이트 전압, 및 소스 전압의 경시변화의 한 예를 도시하는 파형도.
도 9는 열방향으로 서로 인접하는 2개의 화소에 주목한 때의 WSL, DSL, DTL에 인가되는 전압의 경시변화의 한 예를 도시하는 파형도.
도 10은 비교례에 관한 표시 패널에서의 각 화소의 회로 구성의 한 예를 도시하는 도면.
도 11은 도 10의 레이아웃을 구비한 표시 장치에서, 열방향으로 서로 인접하는 2개의 화소에 주목한 때의 WSL, DSL, DTL에 인가되는 전압의 경시변화의 한 예를 도시하는 파형도.
도 12는 도 10의 레이아웃을 구비한 표시 장치에서, 열방향으로 서로 인접하는 2개의 화소에 주목한 때의 WSL, DSL, DTL에 인가되는 전압의 경시변화의 다른 예를 도시하는 파형도.
도 13은 비교례에 관한 표시 패널에서의 각 화소 회로의 레이아웃의 한 예를 도시하는 도면.
도 14는 마스크 어긋남에 관해 설명하기 위한 개념도.
도 15는 마스크 어긋남에 의해 생기는 휘도 얼룩의 한 예를 도시하는 도면.
도 16은 도 6의 레이아웃의 다른 예를 도시하는 도면.
도 17은 상기 실시의 형태의 발광 장치의 적용례 1의 외관을 도시하는 사시도.
도 18a는 적용례 2의 표측(front side)에서 본 외관을 도시하는 사시도.
도 18b는 이측(back side)에서 본 관을 도시하는 사시도.
도 19는 적용례 3의 외관을 도시하는 사시도.
도 20은 적용례 4의 외관을 도시하는 사시도.
도 21a는 적용례 5의 연 상태의 정면도.
도 21b는 적용례 5의 그 측면도.
도 21c는 적용례 5의 닫은 상태의 정면도.
도 21d는 적용례 5의 좌측면도.
도 21e는 적용례 5의 우측면도.
도 21f는 적용례 5의 상면도.
도 21g는 적용례 5의 하면도.
이하, 발명을 실시하기 위한 형태에 관해, 도면을 참조하여 상세히 설명한다. 또한, 설명은 이하의 순서로 행한다.
1. 실시의 형태(표시 장치)
2. 변형례(표시 장치)
3. 적용례(전자 기기)
<1. 실시의 형태>
[구성]
도 1은, 본 기술의 한 실시의 형태에 관한 표시 장치(1)의 개략 구성을 도시한 것이다. 이 표시 장치(1)는, 표시 패널(10)과, 외부로부터 입력된 영상 신호(20A) 및 동기 신호(20B)에 의거하여 표시 패널(10)을 구동하는 구동 회로(20)를 구비하고 있다. 구동 회로(20)는, 예를 들면, 타이밍 생성 회로(21), 영상 신호 처리 회로(22), 신호선 구동 회로(23), 주사선 구동 회로(24), 및 전원선 구동 회로(25)를 갖고 있다.
(표시 패널(10))
표시 패널(10)은, 복수의 화소(11)가 표시 패널(10)의 표시 영역(10A) 전면에 걸쳐서 매트릭스형상으로 배치된 것이다. 표시 패널(10)은, 구동 회로(20)에 의해 각 화소(11)가 액티브 매트릭스 구동됨에 의해, 외부로부터 입력된 영상 신호(20A)에 의거한 화상을 표시하는 것이다.
도 2는, 화소(11)의 회로 구성의 한 예를 도시한 것이다. 각 화소(11)는, 예를 들면, 화소 회로(12)와, 유기 EL 소자(13)를 갖고 있다. 유기 EL 소자(13)는, 예를 들면, 애노드 전극, 유기층 및 캐소드 전극이 차례로 적층된 구성을 갖고 있다. 화소 회로(12)는, 예를 들면, 구동 트랜지스터(Tr1), 기록 트랜지스터(Tr2) 및 유지 용량(Cs)에 의해 구성된 것이고, 2Tr1C의 회로 구성으로 되어 있다. 기록 트랜지스터(Tr2)는, 구동 트랜지스터(Tr1)의 게이트에 대한, 영상 신호에 대응한 신호 전압의 인가를 제어하는 것이다. 구체적으로는, 기록 트랜지스터(Tr2)는, 후술하는 신호선(DTL)의 전압을 샘플링함과 함께 구동 트랜지스터(Tr1)의 게이트에 기록하는 것이다. 구동 트랜지스터(Tr1)는, 유기 EL 소자(13)를 구동하는 것이고, 유기 EL 소자(13)에 직렬로 접속되어 있다. 구동 트랜지스터(Tr1)는, 기록 트랜지스터(Tr2)에 의해 기록된 전압의 크기에 따르며 유기 EL 소자(13)에 흐르는 전류를 제어하는 것이다. 유지 용량(Cs)은, 구동 트랜지스터(Tr1)의 게이트-소스 사이에 소정의 전압을 유지하는 것이다. 또한, 화소 회로(12)는, 상술한 2Tr1C의 회로에 대해 각종 용량이나 트랜지스터를 부가한 회로 구성으로 되어 있어도 좋고, 상술한 2Tr1C의 회로 구성과는 다른 회로 구성으로 되어 있어도 좋다.
구동 트랜지스터(Tr1) 및 기록 트랜지스터(Tr2)는, 예를 들면, n채널 MOS형의 박막 트랜지스터(TFT(Thin Film Transistor))에 의해 형성되어 있다. 또한, TFT의 종류는 특히 한정되는 것이 아니고, 예를 들면, 역스태거 구조(이른바, 보텀 게이트형)라도 좋고, 스태거 구조(톱 게이트형)라도 좋다. 또한, 구동 트랜지스터(Tr1) 및 기록 트랜지스터(Tr2)는, p채널 MOS형의 TFT에 의해 형성되어 있어도 좋다.
표시 패널(10)은, 행방향으로 연재되는 복수의 주사선(WSL)과, 열방향으로 연재되는 복수의 신호선(DTL)과, 행방향으로 연재되는 복수의 전원선(DSL)을 갖고 있다. 주사선(WSL)은, 각 화소(11)의 선택에 이용되는 것이다. 신호선(DTL)은, 영상 신호에 응한 신호 전압의, 각 화소(11)에의 공급에 이용되는 것이다. 전원선(DSL)은, 각 화소(11)에의 구동 전류의 공급에 이용되는 것이다. 각 신호선(DTL)과 각 주사선(WSL)과의 교차점 부근에는, 화소(11)가 마련되어 있다. 각 신호선(DTL)은, 후술하는 신호선 구동 회로(23)의 출력단(도시 생략)과, 기록 트랜지스터(Tr2)의 소스 또는 드레인에 접속되어 있다. 각 주사선(WSL)은, 후술하는 주사선 구동 회로(24)의 출력단(도시 생략)과, 기록 트랜지스터(Tr2)의 게이트에 접속되어 있다. 각 전원선(DSL)은, 고정된 전압을 출력하는 전원의 출력단(도시 생략)과, 구동 트랜지스터(Tr1)의 소스 또는 드레인에 접속되어 있다.
기록 트랜지스터(Tr2)의 게이트는, 주사선(WSL)에 접속되어 있다. 기록 트랜지스터(Tr2)의 소스 또는 드레인이 신호선(DTL)에 접속되고, 기록 트랜지스터(Tr2)의 소스 및 드레인 중 신호선(DTL)에 미접속의 단자가 구동 트랜지스터(Tr1)의 게이트에 접속되어 있다. 구동 트랜지스터(Tr1)의 소스 또는 드레인이 전원선(DSL)에 접속되고, 구동 트랜지스터(Tr1)의 소스 및 드레인 중 전원선(DSL)에 미접속의 단자가 유기 EL 소자(13)의 애노드에 접속되어 있다. 유지 용량(Cs)의 일단이 구동 트랜지스터(Tr1)의 게이트에 접속되고, 유지 용량(Cs)의 타단이 구동 트랜지스터(Tr1)의 소스(도 2에서는 유기 EL 소자(13)측의 단자)에 접속되어 있다. 즉, 유지 용량(Cs)은, 구동 트랜지스터(Tr1)의 게이트-소스 사이에 삽입되어 있다. 또한, 유기 EL 소자(13)는, 소자 용량(Coled)(도시 생략)을 갖고 있다.
또한, 도 2에 도시한 바와 같이, 표시 패널(10)은 유기 EL 소자(13)의 캐소드에 접속된 그라운드선(GND)을 갖고 있다. 그라운드선(GND)은, 그라운드 전위로 되어 있는 외부 회로(도시 생략)와 전기적으로 접속되는 것이다. 그라운드선(GND)은, 예를 들면, 표시 영역(10A) 전체에 걸쳐서 형성된 시트형상의 전극이다. 또한, 그라운드선(GND)은, 화소행 또는 화소열에 대응하는 스트립 페이퍼(strip paper) 등의 형상으로 형성된 띠형상의 전극이라도 좋다. 표시 패널(10)은, 또한, 예를 들면, 표시 영역(10A)의 주연(periphery)에, 영상을 표시하지 않는 프레임 영역을 갖고 있다. 프레임 영역은, 예를 들면, 차광 부재에 의해 덮여 있다.
도 3 및 도 4는 열방향으로 서로 인접하는 2개의 표시 화소 유닛(14)(후술함)을 포함하는 회로 구성의 한 예를 도시한 것이다. 도 3은 제n의 행 및 제n+1의 행의 화소행에서의 화소(11)를 포함하는 제1 표시 화소 유닛(14), 및 제n+2의 행 및 제n+3의 행의 화소행에서의 화소(11)를 포함하는 제2 표시 화소 유닛(14)의 회로 구성의 한 예를 도시한 것이다(여기서, 1≤n<N, N은 화소행의 총수(짝수)). 도 4는 제n+4의 행 및 제n+5의 행의 화소행에서의 화소(11)를 포함하는 제3 표시 화소 유닛(14), 및 제n+6의 행 및 제n+7의 행의 화소행에서의 화소(11)를 포함하는 제4 표시 화소 유닛(14)의 회로 구성의 한 예를 도시한 것이다. 여기서, 화소행이란, 행방향으로 나열하여 배치된 복수의 화소(11)에 의해 형성된 라인을 가리키고 있고, 서브 픽셀행에 상당하는 것이다. 한편, 후술하는 표시 화소 유닛행(display pixel unit row)이라는 것은, 행방향으로 나열하여 배치된 복수의 표시 화소(14)에 의해 형성된 라인을 가리키고 있다. 이하에서는, 화소행과 표시 화소 유닛행과의 혼동을 피하기 위해, 화소행을 서브 픽셀행이라고 칭한다.
제p의 표시 화소 유닛행 및 제p+2의 표시 화소 유닛행에서의 각각의 표시 화소 유닛(14)의 회로 레이아웃은 서로 유사하다. 또한, 제p+1의 표시 화소 유닛행 및 제p+3의 표시 화소 유닛행에서의 각각의 표시 화소 유닛(14)의 회로 레이아웃은 서로 유사하다. 이하, 설명의 중복을 피하고자, 제p+2의 표시 화소 유닛행 및 제p+3의 표시 화소 유닛행에 대한 설명은 생략한다.
각 화소(11)는 표시 패널(10)상의 화면을 구성하는 최소 단위의 점(point)에 대응하는 것이다. 표시 패널(10)은, 컬러 표시 패널이고, 화소(11)는, 예를 들면 적, 녹, 청, 또는 백(white) 등의 단색의 광을 발하는 서브 픽셀에 상당하다. 또한, 화소(11)는, 예를 들면 적, 녹, 청, 또는 황색 등의 단색의 광을 발한 서브 픽셀에 상당하고 있어도 좋다.
본 실시의 형태에서, 표시 화소 유닛(14)은, 발광색이 서로 다른 4개의 화소(11)를 포함한다. 즉, 표시 패널에서 이용되는 발광색(표시 색)의 종류의 수는 4이고, 각 표시 화소(14)에 포함되는 화소(11)의 수도 4이다. 표시 화소(14)에 포함된 4개의 화소(11)는, 예를 들면, 적색광을 발하는 화소(11R), 녹색광을 발하는 화소(11G), 청색광을 발하는 화소(11B), 및 백색광을 발하는 화소(11W)로 구성되어 있다. 각 표시 화소(14)에서, 4개의 화소(11)는, 이른바 4개의 직사각형 배열(four-square arrangement)로 되어 있고, 2×2의 매트릭스로 배치되어 있다. 또한, 각 표시 화소(14)에서, 4개의 화소(11)는 공통의 색 배열로 되어 있다. 예를 들면, 도 3에 도시한 바와 같이, 4개의 직사각형 배열의 좌상에 화소(11R)가 배치되고, 4개의 직사각형 배열의 좌하에 화소(11G)가 배치되고, 4개의 직사각형 배열의 우하에 화소(11B)가 배치되고, 4개의 직사각형 배열의 우상에 화소(11W)가 배치되어 있다.
서브 픽셀행은 k(여기서, k≥4)개의 서브 픽셀행을 각각 포함하는 구동 유닛으로 그룹화된다. 각각의 구동 유닛은 또한 L개의 유닛 기록 주사선(WSL*)을 포함하고, 각각의 유닛 기록 주사선(WSL*)은 공통선으로 구성된 R개의 기록 주사선(WSL)을 포함하여 K=L·R이 된다. 하나의 유닛 내에 포함된 표시 화소 유닛행의 수는 또한 L이고, L≥2이고, 발광생 종류의 수의 이하이다. 구체적으로, 2개의 표시 화소행이 하나의 유닛 내에 있다(즉, L=2)라고 가정하면, 복수의 유닛 기록 주사선(WSL*) 중의 2개는 하나의 유닛 각각에 할당된다. 따라서, 도 3 및 4에 도시된 예에서, 하나의 유닛 내에 포함된 표시 화소행의 수는 2이며, 하나의 유닛 내에 포함된 유닛 기록 주사선(WSL*)의 수 또한 2이다. 모든 디스플레이 내의 유닛 기록 주사선(WSL*)의 총 갯수는 모든 디스플레이 내의 표시 화소행의 총 갯수와 등가이며 N/R이고, N은 서브 픽셀행의 총 갯수이고, R은 단일한 유닛 기록 주사선(WSL*) 내에 포함된 기록 주사선(WSL)의 갯수이다. 또한, 도 3의 n은, 1 내지 N의 정수이고, 도 3의 WSL(n)은 제n의 기록 주사선(WSL)을 의미하며, p는 1 내지 N/R의 정수이고, WSL*(p)는 제p의 유닛 기록 주사선(WSL*)을 의미한다.
각 유닛 기록 주사선(WSL*)은, 특별한 발광색을 갖는 각각의 구동 유닛 내의 모든 픽셀(11)에 접속된다. 구체적으로, 예를 들면, 도 3에 도시된 구동 유닛에서, 하나의 구동 유닛 내에 포함된 2개의 유닛 기록 주사선(WSL*(p), WSL*(p+1)) 중에서, 유닛 기록 주사선(WSL*(p))은 구동 유닛 내에 포함된 모든 적색 화소(11R) 및 모든 백색 화소(11W)에 접속되고, 유닛 기록 주사선(WSL*(p+1))은 구동 유닛 내에 포함된 모든 녹색 화소(11G) 및 모든 청색 화소(11B)에 접속된다. 서로 다른 행을 갖고 열방향으로 서로 인접하는 하나의 구동 유닛의 2개의 표시 픽셀 유닛(14)에서, 유닛 기록 주사선(WSL*)을 공유하는 픽셀(11)의 발광색의 배열은, 서로 각각 동일하다. 예를 들면, 도 3에 있어서, 표시 픽셀 유닛(14) 각각에서, 적색 및 백색 픽셀(11)은 동일한 유닛 기록 주사선((WSL*(p))에 접속되고, 적색 및 백색 픽셀(11)의 배열은 각각의 표시 픽셀 유닛(14)에서 동일하다.
유닛 기록 주사선(WSL*) 각각은 공통선으로 구성된 R개의 기록 주사선(WSL)을 포함한다. 예를 들면, 도 3 및 도 4에 있어서, 유닛 기록 주사선(WSL)(WSL(p) 내지 WSL(p+3)) 각각은, 기록 주사선(WSL(n) 내지 WSL(n+7))을 각각 포함하는 R개의 분지를 갖고 있다. 유닛 기록 주사선(WSL*) 당 기록 주사선(WSL)의 수(즉, R)는 하나의 표시 화소행 내에 포함된 서브 픽셀행의 수와 동일하며 2 이상이거나 표시 색의 수와 동일하다. 실시예에서, R=2이고 분지 중의 하나는 하나의 구동 유닛 내의 각각의 표시 픽셀 유닛에서의 상단의 서브 픽셀행에 할당된다. 한쪽의 분지는, 1유닛 내에서 동일 발광색의 복수의 화소(11)에 접속되어 있다. 다른 쪽의 분지는, 1유닛 내의 각 표시 화소 유닛행에 있어서의 하단의 서브 픽셀행에 대해 1개씩 할당되어 있다. 다른 쪽의 분지는, 한쪽의 분지에 접속된 화소(11)의 발광색과는 다른 발광색이고, 또한 11유닛 내에서 동일 발광색의 복수의 화소(11)에 접속되어 있다. 유닛 기록 주사선(WSL*)의 각각에 있어서, 각각의 제2 분지는 표시 패널(10) 내에서 서로 접속되어 있다. 분지끼리의 접속점(C1)은, 표시 영역(10A) 내에 있어도 좋고, 표시 영역(10A)의 주연(프레임 영역) 내에 있어도 좋다. 또한, 표시 패널(10)의 법선 방향에서 본 때에, 동일 유닛 내에서, 각 주사선(WSL*)은, 다른 주사선(WSL)과 교차하고 있다. 각 주사선(WSL*)의 제2 분기는, 4개의 직사각형 배열의 중앙을 횡단하고 있다. 기록 트랜지스터(Tr2)의 게이트 전극(14A)은, 제2 분기에 접속되어 있다.
복수의 전원선(DSL*) 중의 하나는 하나의 구동 유닛마다 할당되어 있다. 따라서, 1 구동 유닛 내에 포함되는 유닛 전원선(DSL)의 수는 1이다. 모든 표시 패널 내의 유닛 전원선(DSL*)의 총수는 J(J=N/K)개 이다. 또한, 실시예에서, K=4이고 따라서 J=N/4이다. 또한, 도 3 중의 J는 1 내지 N/4의 정수이고, 도 3 중의 DSL*(j)은 j번째의 전원선(DSL*)을 의미한다. 각각의 유닛 전원선(DSL*)은 1유닛 내의 모든 화소(11)에 접속되어 있다. 구체적으로는, 1유닛에 포함된 1개의 전원선(DSL*)은, 1유닛에 포함되는 모든 화소(11)(11R, 11G, 11B, 11W)에 접속되어 있다.
각각의 유닛 전원선(DSL*)은 공통선으로 구성된 K/2개(2개의 서브 픽셀 행 각각마다 하나)의 전원선(DSL)으로 구성된다. 예를 들면, 도 3 및 도 4에서, 각 전원선(DSL*)(DSL*(j), DSL*(j+1))은 2개의 분지(전원선(DSL))를 포함한다. 유닛 전원선(DSL*) 각각의 분지(전원선(DSL))는 서로 표시 패널(10) 내에서 서로 접속되어 있다. 분지끼리의 접속점(C2)은, 표시 영역(10A) 내에 있어도 좋고, 표시 영역(10A)의 주연(프레임 영역) 내에 있어도 좋다. 이와 같이, 각 주사선(WSL)이나 각 전원선(DSL)에 분지를 마련함에 의해, 각 주사선(WSL)의 간격이나, 각 전원선(DSL)의 간격을 넓게 할 수 있다. 그 결과, 배선 레이아웃이 용이해진다. 각 전원선(DSL)의 분지는, 4개의 직사각형 배열(four-square arrangement)의 중앙을 횡단하고 있다.
유닛 전원선(DSL*) 및 유닛 기록 주사선(WSL*)의 분지 구조가 예시로 설명되었지만, 설명은 특정한 구성에 한정되는 것이 아니다. 특히, 상기 설명 및 첨부된 청구범위에서, 배선이 동시에 인가되는 동일한 전압을 갖는 경우에, 복수의 배선이 "공통선으로 구성"된다. 예를 들면, 배선이 서로 직접 접속되기 때문에 이러한 경가 생길 것이다(위에서 설명된 분지된 구성과 같음). 그러나, "공통선으로 구성"된 복수의 배선은 동일 전압이 동시에 인가되는 한 서로 직접 접속될 필요는 없다. 예를 들면, 구동 회로는 동시에 복수의 배선에 동일 전압을 인가하도록 구성할 수 있고, 이 경우에 복수의 배선은 "공통선으로 구성"될 수 있다.
복수의 신호선(DTL)은 각 표시 화소 유닛행에서 표시 화소(14)마다 2개씩 할당되어 있다. 각 화소행에서 표시 화소(14)마다 할당된 2개의 신호선(DTL)에서, 한쪽의 신호선(DTL)은, 주사선(WSL*)이 공유되지 않은 2종류의 발광색의 화소(11)에 접속되어 있고, 다른쪽의 신호선(DTL)은, 나머지 2종류의 발광색의 화소(11)에 접속되어 있다. 이하에서는, 제p행 및 제p+1행의 표시 화소 유닛행에 포함되는 복수의 표시 화소(14) 중, 열방향으로 서로 인접하는 2개의 표시 화소(14)에 주목하여, 상기한 접속 상태에 관해 설명한다. 또한, 상기한 2개의 표시 화소(14)는, 1유닛 내에서 표시 화소 유닛행이 서로 다르고, 또한 열방향으로 서로 인접하는 2개의 표시 화소(14)에 상당한다.
상기한 2개의 표시 화소(14)중 제p행의 표시 화소 유닛행에 포함되는 표시 화소(14)에는, 2개의 신호선(DTL(m), DTL(m+2))이 할당되어 있다. 또한, 상기한 2개의 표시 화소(14)중 제p+1행의 화소행에 포함되는 표시 화소(14)에는, 2개의 신호선(DTL(m+2), DTL(m+3))이 할당되어 있다. 즉, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 한쪽의 표시 화소(14)에 대해서는 짝수열째의 2개의 신호선(DTL(m), DTL(m+2))이 할당되고, 다른쪽의 표시 화소(14)에 대해서는 홀수열째의 2개의 신호선(DTL(m+1), DTL(m+3))이 할당되어 있다. 이에 의해, 신호선(DTL)의 총수가 최소한으로 억제되어 있다.
복수의 신호선(DTL)은, 열방향에서 서로 인접하는 2개의 표시 화소(14)마다 4개씩 할당되어 있다. 따라서, 신호선(DTL)의 총 갯수는, M(M은 4의 배수)개로 되어 있다. 도 3에 있어서, m는, 1 이상, M-4 이하의 정의 정수이고, 1 이외의 경우에는 (4의 배수+1)에 상당하는 수이다. 따라서, 도 3중의 DTL(m)은, m번째의 신호선(DTL)을 의미하고 있다. 열방향에서 서로 인접하는 2개의 표시 화소(14)에는, 예를 들면, 4개의 신호선(DTL(m), DTL(m+1), DTL(m+2), DTL(m+3))이 할당되어 있다. 4개의 신호(DTL(m), DTL(m+1), DTL(m+2), DTL(m+3))은, 행방향에서, 이 순서로 나열하여 배치되어 있다. 각 표시 화소(14)에서, 4개의 화소(11)중 좌측의 2개의 화소(11)가, 행방향에서 신호선(DTL(m))과 신호선(DTL(m+1))에 의해 끼어져 있다. 또한, 각 표시 화소(14)에서, 4개의 화소(11)중 우측의 2개의 화소(11)가, 행방향에서 신호선(DTL(m+2))과 신호선(DTL(m+3))에 의해 끼어져 있다.
또한, 1유닛 내에서 표시 화소 유닛행이 서로 다르고, 또한 열방향에서 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11)가 공통의 2개의 신호선(DTL)의 사이에 배치되어 있다. 구체적으로는, 1유닛 내에서 표시 화소 유닛행이 서로 다르고, 또한 열방향에서 서로 인접하는 2개의 표시 화소(14)에서, 2개의 화소(11R)가 2개의 신호선(DTL(m), DTL(m+1))의 사이에 배치되어 있다. 마찬가지로, 1유닛 내에서 표시 화소 유닛행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 2개의 화소(11G)가 2개의 신호선(DTL(m), DTL(m+1))의 사이에 배치되어 있다. 또한, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 2개의 화소(11B)가 2개의 신호선(DTL(m+2), DTL(m+3))의 사이에 배치되어 있다. 또한, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 2개의 화소(11W)가 2개의 신호선(DTL(m+2), DTL(m+3))의 사이에 배치되어 있다. 또한, 신호선(DTL(m) 또는 DTL(m+2))이, 본 기술의 「제1 신호선」, 「제3 신호선」의 한 구체례에 상당한다. 또한, 신호선(DTL(m+1) 또는 DTL(m+3))이, 본 기술의 「제2 신호선」, 「제4 신호선」의 한 구체예에 상당한다.
상기한 2개의 신호선(DTL(m), DTL(m+2))은, 각각, 주사선(WSL)이 서로 공유되지 않은 2종류의 발광색의 화소(11)에 접속되어 있다. 구체적으로는, 신호선(DTL(m))은, 주사선(WSL*)이 서로 공유되지 않은 2종류의 발광색의 화소(11R, 11G)에 접속되어 있고, 신호선(DTL(m+2))은, 주사선(WSL)이 서로 공유되지 않은 2종류의 발광색의 화소(11B, 11W)에 접속되어 있다. 또한, 상기 2개의 표시 화소(14)중 제p+1행의 화소행에 포함되는 표시 화소(14)에는, 2개의 신호선(DTL(m+1), DTL(m+3))이 할당되어 있다. 그 2개의 신호선(DTL(m+1), DTL(m+3))은, 주사선(WSL)이 서로 공유되지 않은 2종류의 발광색의 화소(11)에 접속되어 있다. 구체적으로는, 신호선(DTL(m+1))은, 주사선(WSL)이 공유되지 않은 2종류의 발광색의 화소(11R, 11G)에 접속되어 있고, 신호선(DTL(m+3))은, 나머지 2종류의 발광색의 화소(11B, 11W)에 접속되어 있다.
도 5는 화소 회로(12)의 레이아웃의 한 예를 도시한 것이고, 구체적으로는, 화소(11R, 11W)의 화소 회로(12)의 레이아웃의 한 예를 도시한 것이다. 화소 회로(12)는, 상술한 바와 같이, 예를 들면, 구동 트랜지스터(Tr1), 기록 트랜지스터(Tr2) 및 유지 용량(Cs)에 의해 구성되어 있다.
기록 트랜지스터(Tr2)는, 예를 들면, 게이트 전극(14A), 소스 전극(14B) 및 드레인 전극(14C)을 갖고 있다. 소스 전극(14B) 및 드레인 전극(14C)은, 게이트 전극(14A)의 바로 위 부분을 사이에 두고 면 내에서 서로 대향하는 위치에 배치되어 있다. 소스 전극(14B)은, 신호선(DTL)에 접속되어 있다. 소스 전극(14B)은, 예를 들면, 도 5에 도시한 바와 같이, 신호선(DTL)의 본선으로부터의 분지(제1분지)에 접속되어 있다. 제1분지는, 신호선(DTL)의 본선의 연재 방향과 교차한 방향으로 연재되어 있다. 게이트 전극(14A)은, 주사선(WSL)에 접속되어 있다. 게이트 전극(14A)은, 소스 전극(14B)과 드레인 전극(14C)과의 간극의 바로 아래에서, 주사선(WSL)을 향하고 연재되어 있다. 드레인 전극(14C)은, 후술하는 구동 트랜지스터(Tr1)의 게이트 전극(15A) 및 용량 소자(Cs)에 접속되어 있다.
기록 트랜지스터(Tr2)에서, 게이트 전극(14A), 소스 전극(14B) 및 드레인 전극(14C)의 배열 방향이, 면 내에서, 신호선(DTL)의 연재 방향과 평행하도록 되어 있다. 또한, 도 5에서는, 게이트 전극(14A), 소스 전극(14B) 및 드레인 전극(14C)은, 주사선(WSL)측부터, 드레인 전극(14C), 게이트 전극(14A), 소스 전극(14B)의 순서로 배치되어 있는 경우가 예시되어 있다. 또한, 게이트 전극(14A), 소스 전극(14B) 및 드레인 전극(14C)은, 도시하지 않지만, 주사선(WSL)측부터, 소스 전극(14B), 게이트 전극(14A), 드레인 전극(14C)의 순서로 배치되어 있어도 좋다.
구동 트랜지스터(Tr1)는, 예를 들면, 게이트 전극(15A), 소스 전극(15B) 및 드레인 전극(15C)을 갖고 있다. 소스 전극(15B) 및 드레인 전극(15C)은, 게이트 전극(15A)의 바로 위 부분의 일부를 사이에 두고 면 내에서 서로 대향하는 위치에 배치되어 있다. 소스 전극(15B)은, 콘택트(15D)를 통하여 유기 EL 소자(13)의 애노드에 접속되어 있다. 소스 전극(15B)은, 용량 소자(Cs)의 한쪽의 전극과 연결되어 있다. 게이트 전극(15A)은, 드레인 전극(14C)에 접속되어 있고, 또한, 용량 소자(Cs)의 한쪽의 전극과 연결되어 있다. 드레인 전극(15C)은, 전원선(DTL)에 접속되어 있다.
구동 트랜지스터(Tr1)에서, 게이트 전극(15A), 소스 전극(15B) 및 드레인 전극(15C)의 배열 방향이, 면 내에서, 신호선(DTL)의 연재 방향과 평행하도록 되어 있다. 또한, 도 5에서는, 게이트 전극(15A), 소스 전극(15B) 및 드레인 전극(15C)은, 주사선(WSL)측부터, 드레인 전극(15C), 게이트 전극(15A), 소스 전극(15B)의 순서로 배치되어 있는 경우가 예시되어 있다. 또한, 도 5에서는, 구동 트랜지스터(Tr1) 및 기록 트랜지스터(Tr2)의 쌍방에 있어서, 게이트, 소스 및 드레인의 배열 방향이, 신호선(DTL)의 연재 방향과 평행하도록 되어 있다. 즉, 게이트 전극, 소스 전극 및 드레인 전극의 배열 방향이, 1유닛 내의 한쪽의 화소행의 표시 화소(14)에 포함되는 화소 회로(12)에서의 기록 트랜지스터(Tr2)와, 1유닛 내의 한쪽의 화소행의 표시 화소(14)에 포함되는 화소 회로(12)에서의 구동 트랜지스터(Tr1)와, 1유닛 내의 다른 방향의 화소행의 표시 화소(14)에 포함되는 화소 회로(12)에서의 기록 트랜지스터(Tr2)와, 1유닛 내의 다른 방향의 화소행의 표시 화소(14)에 포함되는 화소 회로(12)에서의 구동 트랜지스터(Tr1)에서, 서로 동등하도록 되어 있다.
도 6은, 열방향으로 서로 인접하는 2개의 표시 화소(14)에서의, 각 화소 회로(12)의 레이아웃의 한 예를 도시한 것이다. 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11) 내의 기록 트랜지스터(Tr2)의 레이아웃(특히, 게이트(G), 소스(S) 및 드레인(D)의 배열)이 서로 동등하도록 되어 있다. 구체적으로는, 이들 2개의 화소(11)에서, 기록 트랜지스터(Tr2)의 게이트 전극(14A), 소스 전극(14B), 드레인 전극(14C)의 배열 방향이, 면 내에서, 신호선(DTL)의 연재 방향과 평행하도록 되어 있다. 예를 들면, 이들 2개의 화소(11)에서, 기록 트랜지스터(Tr2)의 게이트 전극(14A), 소스 전극(14B), 드레인 전극(14C)의 배열이, 면 내에서, 주사선(WSL)측부터, 드레인 전극(14C), 게이트 전극(14A), 소스 전극(14B)의 순서로 배치되어 있다. 또한, 도시하지 않지만, 이들 2개의 화소(11)에서, 기록 트랜지스터(Tr2)의 게이트 전극(14A), 소스 전극(14B), 드레인 전극(14C)의 배열이, 면 내에서, 주사선(WSL)측부터, 소스 전극(14B), 게이트 전극(14A), 드레인 전극(14C)의 순서로 배치되어 있어도 좋다.
또한, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11) 내의 구동 트랜지스터(Tr1)의 레이아웃(특히, 게이트(G), 소스(S) 및 드레인(D)의 배열)이 서로 동등하도록 되어 있다. 구체적으로는, 이들 2개의 화소(11)에서, 구동 트랜지스터(Tr1)의 게이트 전극(15A), 소스 전극(15B), 드레인 전극(15C)의 배열이, 신호선(DTL)의 연재 방향과 평행한 방향으로 연재되어 있다. 예를 들면, 이들 2개의 화소(11)에서, 구동 트랜지스터(Tr1)의 게이트 전극(15A), 소스 전극(15B), 드레인 전극(15C)의 배열이, 주사선(WSL)측부터, 드레인 전극(15C), 게이트 전극(15A), 소스 전극(15B)의 순서로 배치되어 있다.
(구동 회로(20))
다음에, 구동 회로(20)에 관해 설명한다. 구동 회로(20)는, 상술한 바와 같이, 예를 들면, 타이밍 생성 회로(21), 영상 신호 처리 회로(22), 신호선 구동 회로(23), 주사선 구동 회로(24) 및 전원선 구동 회로(25)를 갖고 있다. 타이밍 생성 회로(21)는, 구동 회로(20) 내의 각 회로가 연동하여 동작하도록 제어하는 것이다. 타이밍 생성 회로(21)는, 예를 들면, 외부로부터 입력된 동기 신호(20B)에 응하여(동기하여), 상술한 각 회로에 대해 제어 신호(21A)를 출력하도록 되어 있다.
영상 신호 처리 회로(22)는, 예를 들면, 외부로부터 입력된 디지털의 영상 신호(20A)에 대해 소정의 보정을 행하고, 그에 의해 얻어진 영상 신호(22A)를 신호선 구동 회로(23)에 출력하는 것이다. 소정의 보정으로서는, 예를 들면, 감마 보정이나, 오버드라이브 보정 등을 들 수 있다.
신호선 구동 회로(23)는, 예를 들면, 제어 신호(21A)의 입력에 응하여(동기하여), 영상 신호 처리 회로(22)로부터 입력된 영상 신호(22A)에 대응하는 아날로그의 신호 전압을, 각 신호선(DTL)에 인가하는 것이다. 신호선 구동 회로(23)는, 예를 들면, 2종류의 전압(Vofs, Vsig)을 출력 가능하게 되어 있다. 구체적으로는, 신호선 구동 회로(23)는, 주사선 구동 회로(24)에 의해 선택된 화소(11)에, 신호선(DTL)을 통하여 2종류의 전압(Vofs, Vsig)을 공급하도록 되어 있다.
도 7은, 열방향으로 서로 인접하는 2개의 유닛에서 열방향으로 배열된 4개의 표시 화소(14)에 접속된 4개의 신호선(DTL)(DTL(m), DTL(m+1), DTL(m+2), DTL(m+3))에 대해, 주사선(WSL)의 주사에 응하여 순차적으로, 인가되는 신호 전압(V(p), V(p+1), V(p+2), V(n+3))의 한 예를 도시한 것이다. 신호선 구동 회로(23)는, 주사선(WSL(n))의 선택에 대응하여 신호 전압(V(n))을 출력하고, 주사선(WSL(n+1))의 선택에 대응하여 신호 전압(V(n+1))을 출력하도록 되어 있다. 마찬가지로, 신호선 구동 회로(23)는, 주사선(WSL(n+2))의 선택에 대응하여 신호 전압(V(n+2))을 출력하고, 주사선(WSL)(n+3)의 선택에 대응하여 신호 전압(V(n+3))을 출력하도록 되어 있다. 여기서, 주사선 구동 회로(24)는, 후술하는 바와 같이, 신호 전압의 기록에 즈음하여, 주사선(WSL*)을, WSL(p), WSL(p+1), WSL(p+2), WSL(p+3)의 순서로 선택하도록 되어 있다. 그 때문에, 신호선 구동 회로(23)는, 신호 전압의 기록에 즈음하여, 신호 전압(Vsig)을, V(p), V(p+1), V(p+2), V(p+3)의 순서로 출력하도록 되어 있다.
신호선 구동 회로(23)는, 예를 들면, 도 7에 도시한 바와 같이, 주사선 구동 회로(24)에 의해 동시에 선택된 복수의 화소(11)중, n표시 화소 유닛행에 속하는 복수의 화소(11)에 대해서는, 짝수번째의 신호선(DTL(m), DTL(m+2))을 통하여, n표시 화소 유닛행에 대응하는 전압(Vsig)(Vsig(n, m), Vsig(n, m+2))을 공급하도록 되어 있다. 또한, 신호선 구동 회로(23)는, 주사선 구동 회로(24)에 의해 동시에 선택된 복수의 화소(11)중, n+1표시 화소 유닛행에 속하는 복수의 화소(11)에 대해서는, 홀수번째의 신호선(DTL(m+1), DTL(m+3))을 통하여, n+1표시 화소 유닛행에 대응하는 전압(Vsig)(Vsig(n+1, m+1), Vsig(n+1, m+3))을 공급하도록 되어 있다.
즉, 신호선 구동 회로(23)는, 신호 기록시에, 주사선(WSL(n))이 선택된 때에는, 짝수번째의 신호선(DTL(m), DTL(m+2))에 대해 n표시 화소 유닛행에 대응하는 전압(Vsig)(n, m), Vsig(n, m+2)을 출력하는 동시에, 홀수번째의 신호선(DTL(m+1), DTL(m+3))에 대해 n+1표시 화소 유닛행에 대응하는 전압(Vsig(n, m+1), Vsig(n, m+3))을 출력하도록 되어 있다. 또한, 신호선 구동 회로(23)는, 신호 기록시에, 주사선(WSL(n+1))이 선택된 때에는, 짝수번째의 신호선(DTL(m), DTL(m+2))에 대해 n+1표시 화소 유닛행에 대응하는 전압(Vsig(n+1, m), Vsig(n+1, m+2))을 출력하는 동시에, 홀수번째의 신호선(DTL(m+1), DTL(m+3))에 대해 n표시 화소 유닛행에 대응하는 전압(Vsig(n, m+1), Vsig(n, m+3))을 출력하도록 되어 있다. 또한, 신호선 구동 회로(23)는, n+2화소행 및 n+3화소행에 대해서도, n화소행 및 n+1화소행과 마찬가지로 하여, 전압을 인가하도록 되어 있다.
Vsig는, 영상 신호(20A)에 대응하는 전압치로 되어 있다. Vofs는, 영상 신호(20A)와는 관계가 없는 일정 전압이다. Vsig의 최소 전압은 Vofs보다도 낮은 전압치로 되어 있고, Vsig의 최대 전압은 Vofs보다도 높은 전압치로 되어 있다.
주사선 구동 회로(24)에 의해 동시에 선택된 복수의 화소(11)중, 짝수번째의 신호선(DTL(m))과, 홀수번째의 신호선(DTL)과의 사이(m+1)에 배치된 2개의 화소(11)는, 발광색이 서로 동등한 화소이다. 마찬가지로, 주사선 구동 회로(24)에 의해 동시에 선택된 복수의 화소(11)중, 짝수번째의 신호선(DTL(m+2))과, 홀수번째의 신호선(DTL)과의 사이(m+3)에 배치된 2개의 화소(11)도, 발광색이 서로 동등한 화소이다. 따라서, 신호선 구동 회로(23)는, 주사선(WSL(n))이 선택된 때에, 신호선(DTL(m), DTL(m+1))에 대해, 발광색이 서로 동등한 화소에 대응하는 전압(Vsig)을 출력하는 동시에, 신호선(DTL(m+2), DTL(m+3))에 대해, 다른 종류로 발광색이 서로 동등한 화소에 대응하는 전압(Vsig)을 출력하도록 되어 있다. 예를 들면, 신호선 구동 회로(23)는, 주사선(WSL(n))이 선택된 때에, 신호선(DTL(m), DTL(m+1))에 대해, 화소(11R)에 대응하는 전압(Vsig)을 출력하는 동시에, 신호선(DTL(m+2), DTL(m+3))에 대해, 화소(11W)에 대응하는 전압(Vsig)을 출력하도록 되어 있다.
주사선 구동 회로(24)는, 예를 들면, 제어 신호(21A)의 입력에 응하여(동기하여), 복수의 주사선(WSL)을 소정의 단위마다 순차적으로 선택하는 것이다. 주사선 구동 회로(24)는, 예를 들면, 제어 신호(21A)의 입력에 응하여(동기하여), 복수의 주사선(WSL)을 소정의 시퀀스로 선택함에 의해, Vth보정이나, 신호 전압(Vsig)의 기록, 및 μ보정을 소망하는 순번으로 실행시키는 것이다. 여기서, Vth보정이란, 구동 트랜지스터(Tr1)의 게이트-소스 사이 전압(Vgs)을 구동 트랜지스터의 임계치 전압에 근접시키는 보정 동작을 가리키고 있다. 신호 전압(Vsig)의 기록이란, 구동 트랜지스터(Tr1)의 게이트에 대해, 신호 전압(Vsig)을, 기록 트랜지스터(Tr2)를 통하여 기록하는 동작을 가리키고 있다. μ보정이란, 구동 트랜지스터(Tr1)의 게이트-소스 사이에 유지되는 전압(Vgs)을, 구동 트랜지스터(Tr1)의 이동도(μ)의 크기에 응하여 보정하는 동작을 가리키고 있다. 신호 전압(Vsig)의 기록과, μ보정은, 서로 별개의 타이밍에서 행하여지는 일도 있다. 본 실시의 형태에서는, 주사선 구동 회로(24)가, 하나의 선택 펄스를, 주사선(WSL)에 출력함에 의해, 신호 전압(Vsig)의 기록과, μ보정을 동시에 (또는 즉각 연속하여) 행하도록 되어 있다.
그런데, 구동 회로(20)는, Vth보정 및 신호 기록을 유닛마다 일괄하여 실행하도록 되어 있다. 구체적으로는, 구동 회로(20)는, 도 6에 도시한 바와 같이, 제1의 유닛에서, Vth보정 및 신호 기록을 실행한 후에, 제1의 유닛과 열방향에서 인접하는 제2의 유닛에서, Vth보정 및 신호 기록을 실행하도록 되어 있다. 즉, 구동 회로(20)는, 일련의 동작(Vth보정 및 신호 기록)을, 유닛 단위로 순차적으로, 실행하도록 되어 있다.
주사선 구동 회로(24)는, Vth보정에 즈음하여서는, 1유닛에 포함되는 모든 주사선(WSL)을, 동시에(또는 같은 시기에) 선택하도록 되어 있다. 구체적으로는, 주사선 구동 회로(24)는, Vth보정에 즈음하여서는, 1유닛에 포함되는 2개의 주사선(WSL(n), WSL(n+1))을, 동시에(또는 같은 시기에) 선택하도록 되어 있다. 즉, 주사선 구동 회로(24)는, Vth보정에 즈음하여서는, n표시 화소 유닛행의 상단의 서브 픽셀행에 포함되는 복수의 화소(11)(예를 들면 화소(11R, 11W))와, n표시 화소 유닛행의 하단의 서브 픽셀행에 포함되는 복수의 화소(11)(예를 들면 화소(11G, 11B))와, n+1표시 화소 유닛행의 상단의 서브 픽셀행에 포함되는 복수의 화소(11)(예를 들면 화소(11R, 11W))와, n+1표시 화소 유닛행의 하단의 서브 픽셀행에 포함되는 복수의 화소(11)(예를 들면 화소(11G, 11B))를, 동시에 (또는 같은 시기에) 선택하도록 되어 있다.
또한, 주사선 구동 회로(24)는, 신호 기록에 즈음하여서는, 1유닛에 포함되는 복수의 주사선(WSL)을, 일련의 동작(Vth보정 및 신호 기록)을 유닛 단위로 순차적으로 실행할 때의 주사 방향(이하, 「유닛 주사 방향」이라고 칭한다.)에 순차적으로, 선택하도록 되어 있다. 유닛 주사 방향은, 예를 들면, 표시 패널(10)의 상단측부터 하단측을 향하는 방향과 평행한 방향이다. 또한, 유닛 주사 방향은, 표시 패널(10)의 하단측부터 상단측을 향하는 방향과 평행한 방향이라도 좋다.
주사선 구동 회로(24)는, 신호 기록에 즈음하여, 1유닛에 포함되는 2개의 주사선(WSL(n), WSL(n+1))을, 주사선(WSL(n)), 주사선(WSL(n+1))의 순서로 선택하도록 되어 있다. 그 때문에, 주사선 구동 회로(24)는, 신호 기록에 즈음하여, 주사선(WSL(n))을 통하여, n표시 화소 유닛행의 상단의 서브 픽셀행에 포함되는 복수의 화소(11)와, n+1표시 화소 유닛행의 상단의 서브 픽셀행에 포함되는 복수의 화소(11)를 동시에 선택한 후, 주사선(WSL(n+1))을 통하여, n표시 화소 유닛행의 하단의 서브 픽셀행에 포함되는 복수의 화소(11)와, n+1표시 화소 유닛행의 하단의 서브 픽셀행에 포함되는 복수의 화소(11)를, 동시에 선택하도록 되어 있다.
주사선 구동 회로(24)는, 예를 들면, 2종류의 전압(Von, Voff)을 출력 가능하게 되어 있다. 구체적으로는, 주사선 구동 회로(24)는, 구동 대상의 화소(11)에, 주사선(WSL)을 통하여 2종류의 전압(Von, Voff)을 공급하여, 기록 트랜지스터(Tr2)의 온 오프 제어를 행하도록 되어 있다. 여기서, Von는, 기록 트랜지스터(Tr2)의 온 전압 이상의 값으로 되어 있다. Von는, 후술하는 「Vth보정 준비 기간의 후반부분」이나, 「Vth보정 기간」, 「신호 기록·μ보정 기간」 등에 주사선 구동 회로(24)로부터 출력되는 기록 펄스의 파고치(波高値)이다. Voff는, 기록 트랜지스터(Tr2)의 온 전압보다도 낮은 값으로 되어 있고, 또한, Von보다도 낮은 값으로 되어 있다. Voff는, 후술하는 「Vth보정 준비 기간의 전반부분」이나, 「발광 기간」 등에 주사선 구동 회로(24)로부터 출력되는 기록 펄스의 파고치이다.
전원선 구동 회로(25)는, 예를 들면, 제어 신호(21A)의 입력에 응하여(동기하여), 복수의 전원선(DSL)을 소정의 단위마다 순차적으로 선택하는 것이다. 전원선 구동 회로(25)는, 예를 들면, 2종류의 전압(Vcc, Vss)을 출력 가능하게 되어 있다. 구체적으로는, 전원선 구동 회로(25)는, 주사선 구동 회로(24)에 의해 선택된 화소(11)를 포함하는 1유닛 전체(즉1유닛에 포함되는 모든 화소(11))에, 전원선(DSL)을 통하여 2종류의 전압(Vcc, Vss)을 공급하도록 되어 있다. 여기서, Vss는, 유기 EL 소자(13)의 임계치 전압(Vel)과, 유기 EL 소자(13)의 캐소드 전압(Vcath)을 서로 더한 전압(Vel+Vcath)보다도 낮은 전압치이다. Vcc는, 전압(Vel+Vcath) 이상의 전압치이다.
[동작]
다음에, 본 실시의 형태의 표시 장치(1)의 동작(소광부터 발광까지의 동작)에 관해 설명한다. 본 실시의 형태에서는, 유기 EL 소자(13)의 I-V 특성이 경시변화하거나, 구동 트랜지스터(Tr1)의 임계치 전압이나 이동도가 경시변화하거나 하여도, 그와 같은 영향을 받는 일 없이, 유기 EL 소자(13)의 발광 휘도를 일정하게 유지하도록 하기 위해, 유기 EL 소자(13)의 I-V 특성의 변동에 대한 보상 동작 및 구동 트랜지스터(Tr1)의 임계치 전압이나 이동도의 변동에 대한 보정 동작을 편입하고 있다.
도 8은, 표시 장치(1)에서의 각종 파형의 한 예를 도시한 것이다. 도 8에는, 주사선(WSL), 전원선(DSL) 및 신호선(DTL)에서, 시시각각 2치(値)의 전압 변화가 생기고 있는 양상이 도시되어 있다. 또한, 도 8에는, 주사선(WSL), 전원선(DSL) 및 신호선(DTL)의 전압 변화에 응하여, 구동 트랜지스터(Tr1)의 게이트 전압(Vg) 및 소스 전압(Vs)이 시시각각 변화하고 있는 양상이 도시되어 있다.
(Vth보정 준비 기간)
우선, 구동 회로(20)는, 구동 트랜지스터(Tr1)의 게이트-소스 사이 전압(Vgs)을 구동 트랜지스터(Tr1)의 임계치 전압에 근접시키는 Vth보정의 준비를 행한다. 구체적으로는, 주사선(WSL)의 전압이 Voff로 되어 있고, 신호선(DTL)의 전압이 Vofs로 되어 있고, 전원선(DSL)의 전압이 Vcc로 되어 있을 때(즉 유기 EL 소자(13)가 발광하고 있을 때)에, 전원선 구동 회로(25)는, 제어 신호(21A)에 응하여 전원선(DSL)의 전압을 Vcc로부터 Vss로 내린다(T1). 그러면, 소스 전압(Vs)이 Vss까지 내려가고, 유기 EL 소자(13)가 소광한다. 이 때, 유지 용량(Cs)을 통한 커플링에 의해 게이트 전압(Vg)도 내려간다.
다음에, 전원선(DSL)의 전압이 Vss로 되어 있고, 또한 신호선(DTL)의 전압이 Vofs로 되어 있는 동안에, 주사선 구동 회로(24)는, 제어 신호(21A)에 응하여 주사선(WSL)의 전압을 Voff로부터 Von로 올린다(T2). 그러면, 게이트 전압(Vg)이 Vofs까지 내려간다. 이 때, 게이트 전압(Vg)과 소스 전압(Vs)과의 전위차(Vgs)가 구동 트랜지스터(Tr2)의 임계치 전압보다도 작게 되어 있어도 좋고, 그것과 동등하든지, 또는 그보다도 크게 되어 있어도 좋다.
(Vth보정 기간)
다음에, 구동 회로(20)는, Vth의 보정을 행한다. 구체적으로는, 신호선(DTL)의 전압이 Vofs로 되어 있고, 또한, 주사선(WSL)의 전압이 Von로 되어 있는 동안에, 전원선 구동 회로(25)는, 제어 신호(21A)에 응하여 전원선(DSL)의 전압을 Vss로부터 Vcc로 올린다(T3). 그러면, 구동 트랜지스터(Tr1)의 드레인-소스 사이에 전류(Ids)가 흐르고, 소스 전압(Vs)이 상승한다. 이 때, 소스 전압(Vs)이 Vofs-Vth보다도 낮은 경우(Vth보정이 아직 완료되지 않은 경우)에는, 구동 트랜지스터(Tr1)가 컷오프할 때 까지(전위차(Vgs)가 Vth가 될 때 까지), 구동 트랜지스터(Tr1)의 드레인-소스 사이에 전류(Ids)가 흐른다. 이에 의해, 게이트 전압(Vg)이 Vofs로 되고, 소스 전압(Vs)이 상승하고, 그 결과, 유지 용량(Cs)이 Vth로 충전되고, 전위차(Vgs)가 Vth로 된다.
그 후, 신호선 구동 회로(23)는, 제어 신호(21A)에 응하여 신호선(DTL)의 전압을 Vofs로부터 Vsig로 전환하기 전에, 주사선 구동 회로(24)가 제어 신호(21A)에 응하여 주사선(WSL)의 전압을 Von로부터 Voff로 내린다(T4). 그러면, 구동 트랜지스터(Tr1)의 게이트가 플로팅으로 되기 때문에, 전위차(Vgs)를 신호선(DTL)의 전압의 크기에 관계없이 Vth인 채로 유지할 수 있다. 이와 같이, 전위차(Vgs)를 Vth로 설정함에 의해, 구동 트랜지스터(Tr1)의 임계치 전압(Vth)이 화소 회로(12)마다 흐트러진 경우라도, 유기 EL 소자(13)의 발광 휘도가 흐트러지는 것을 없앨 수 있다.
(Vth보정 중지 기간)
그 후, Vth보정의 중지 기간중에, 신호선 구동 회로(23)는, 신호선(DTL)의 전압을 Vofs로부터 Vsig로 전환한다.
(신호 기록·μ보정 기간)
Vth보정 중지 기간이 종료된 후(즉 Vth보정이 완료된 후), 구동 회로(20)는, 영상 신호(20A)에 응한 신호 전압의 기록과, μ보정을 행한다. 구체적으로는, 신호선(DTL)의 전압이 Vsig로 되어 있고, 또한 전원선(DSL)의 전압이 Vcc로 되어 있는 동안에, 주사선 구동 회로(24)는, 제어 신호(21A)에 응하여 주사선(WSL)의 전압을 Voff로부터 Von로 올려서(T5), 구동 트랜지스터(Tr1)의 게이트를 신호선(DTL)에 접속한다. 그러면, 구동 트랜지스터(Tr1)의 게이트 전압(Vg)이 신호선(DTL)의 전압(Vsig)이 된다. 이 때, 유기 EL 소자(13)의 애노드 전압은 이 단계에서는 아직 유기 EL 소자(13)의 임계치 전압(Vel)보다도 작고, 유기 EL 소자(13)는 컷오프하고 있다. 그 때문에, 전류(Ids)는 유기 EL 소자(13)의 소자 용량(Coled)에 흐르고, 소자 용량(Coled)이 충전되기 때문에, 소스 전압(Vs)이 △Vs만큼 상승하고, 이윽고 전위차(Vgs)가 Vsig+Vth-△Vs로 된다. 이와 같이 하여, 기록과 동시에 μ보정이 행하여진다. 여기서, 구동 트랜지스터(Tr1)의 이동도(μ)가 클수록, △Vs도 커지기 때문에, 전위차(Vgs)를 발광 전에 △V만큼 작게 함에 의해, 화소(11)마다의 이동도(μ)의 편차를 제거할 수 있다.
(발광)
최후로, 주사선 구동 회로(24)는, 제어 신호(21A)에 응하여 주사선(WSL)의 전압을 Von로부터 Voff로 내린다(T6). 그러면, 구동 트랜지스터(Tr1)의 게이트가 플로팅으로 되고, 구동 트랜지스터(Tr1)의 드레인-소스 사이에 전류(Ids)가 흐르고, 소스 전압(Vs)이 상승한다. 그 결과, 유기 EL 소자(13)에 임계치 전압(Vel) 이상의 전압이 인가되고, 유기 EL 소자(13)가 소망하는 휘도로 발광한다.
다음에, 도 8, 도 9를 참조하면서, 본 실시의 형태의 표시 장치(1)에서의 Vth보정과 신호 기록·μ보정의 주사의 한 예에 관해 설명한다. 또한, 도 9는, 어느 연속한 4개의 화소행(n화소행, n+1화소행, n+2화소행, n+3화소행)에서의 Vth보정과 신호 기록·μ보정의 주사의 한 예를 도시한 것이다.
또한, 이하에서는, 1유닛 내의 모든 화소(11)를, 접속된 주사선(WSL)마다 그룹으로 나눈 것으로 하여, 설명을 행한다. 본 실시의 형태에서는, 1유닛 내의 모든 화소(11R) 및 모든 화소(11W)가 하나의 그룹이 되고, 1유닛 내의 모든 화소(11G) 및 모든 화소(11B)가 하나의 그룹이 된다. 그래서, 이하에서는, 주사선(WSL(n), WSL(n+1))이 접속된 유닛 내의 모든 화소(11R) 및 모든 화소(11W)가 제1의 그룹으로 되어 있고, 그 유닛 내의 모든 화소(11G) 및 모든 화소(11B)가 제2의 그룹으로 되어 있는 것으로 한다. 또한, 주사선(WSL(n+2), WSL(n+3))이 접속된 유닛 내의 모든 화소(11R) 및 모든 화소(11W)가 제3의 그룹으로 되어 있고, 그 유닛 내의 모든 화소(11G) 및 모든 화소(11B)가 제4의 그룹으로 되어 있는 것으로 한다.
구동 회로(20)는, Vth보정을 1유닛 내의 모든 그룹(제1 및 제2의 그룹)에 대해 같은 시기에 행한 후, 신호 전압의 기록(및 μ보정)을, 그 유닛 내의 모든 그룹(제1 및 제2의 그룹)에 대해, 그룹마다 순번대로 행한다. 그 후, 구동 회로(20)는, Vth보정을 다음의 유닛 내의 모든 그룹(제3 및 제4의 그룹)에 대해 같은 시기에 행한 후, 신호 전압의 기록(및 μ보정)을, 그 유닛 내의 모든 그룹(제3 및 제4의 그룹)에 대해, 그룹마다 순번대로 행한다. 이 때, 구동 회로(20)는, 하나의 유닛에 대해, 1수평 기간(1H) 내에서 Vth보정을 행한 후, 다음의 1수평 기간(1H) 내에서, 신호 전압의 기록(및 μ보정)을 행한다. 즉, 구동 회로(20)는, 하나의 유닛에 대해, 2수평 기간(2H)을 연속해서 사용하여, Vth보정과, 신호 전압의 기록(및 μ보정)을 행한다.
또한, 구동 회로(20)는, 그룹마다 신호 기록을 행할 때에, 그 그룹에 포함되는 모든 화소(11)에 대해 신호 기록을 동시에 행한다. 구체적으로는, 구동 회로(20)는, 주사선(WSL(n))이 선택된 때에는, 각 신호선(DTL)에 대해, 상술한 전압(V(n))을 출력한다. 즉, 구동 회로(20)는, 주사선(WSL(n))이 선택된 때에는, 짝수번째의 신호선(DTL)(DTL(m), DTL(m+2))에 대해 n화소행째의 Vsig(Vsig(n, m), Vsig(n, m+2))를 출력하는 동시에, 홀수번째의 신호선(DTL(m+1), DTL(m+3))에 대해 n+1화소행에 대응하는 전압(Vsig)(Vsig(n+1, m+1), Vsig(n+1, m+3))을 출력한다. 또한, 구동 회로(20)는, 주사선(WSL(n+1))이 선택된 때에는, 짝수번째의 신호선(DTL)(DTL(m), DTL(m+2))에 대해 n+1화소행째의 Vsig(Vsig(n+1, m), Vsig(n+1, m+2))를 출력하는 동시에, 홀수번째의 신호선(DTL(m+1), DTL(m+3))에 대해 n화소행에 대응하는 전압(Vsig(Vsig(n, m+1), Vsig(n, m+3)))을 출력한다.
그와 같이 한 결과, 동일색의 각 화소(11R)에서, Vth보정이 끝나고 나서 신호 전압의 기록(및 μ보정)이 시작되기 까지의 기간(이른바, 대기 시간(△t1))이 일치하기 때문에, 복수의 화소(11R)에서의 대기 시간(△t1)이 화소행마다 일치한다. 본 실시의 형태에서는, 각 화소(11W)의 대기 시간(△t2)은, 각 화소(11R)의 대기 시간(△t1)과 동등하다. 그 때문에, 동일색의 각 화소(11W)에서도, 대기 시간(△t2)이 일치하기 때문에, 복수의 화소(11W)에서의 대기 시간(△t2)이 화소행마다 일치한다. 또한, 동일색의 각 화소(11G)에서도, 대기 시간(△t3)이 일치하기 때문에, 복수의 화소(11G)에서의 대기 시간(△t3)이 화소행마다 일치한다. 본 실시의 형태에서는, 각 화소(11B)의 대기 시간(△t4)은, 각 화소(11G)의 대기 시간(△t3)과 동등하다. 그 때문에, 동일색의 각 화소(11B)에서도, 대기 시간(△t4)이 일치하기 때문에, 복수의 화소(11B)에서의 대기 시간(△t4)이 화소행마다 일치하다. 또한, 화소(11R, 11B)의 대기 시간(△t1, △t2)과, 화소(11G, 11B)의 대기 시간(△t3, △t4)이 서로 다르지만, 이것은 색 재현성에 약간 영향을 줄뿐이고, 색 얼룩에 영향을 주는 일은 없다.
[효과]
다음에, 본 실시의 형태의 표시 장치(1)에서의 효과에 관해 설명한다.
도 10은, 종래로부터 일반적으로 이용되는 화소 배열의 한 예를 도시한 것이다. 종래에서는, 표시 화소(140)에 포함되는 각 화소(110R, 110G, 110B)가 공통의 주사선(WSL) (n) 및 전원선(DSL)(n)에 접속되어 있다. 이와 같은 화소 배열로 되어 있는 경우에, 예를 들면, 도 11에 도시한 바와 같이, Vth보정 및 신호 기록이 1H 기간마다 행하여질 때에는, 1H 기간을 단축하고, 1F당의 주사 기간을 단축하는(즉, 고속 구동화하는) 것이 어려웠다. 그 때문에, 예를 들면, 도 12에 도시한 바와 같이, Vth보정이 공통의 1H 기간 내에 2라인 통합하여 행하여진 후, 신호 기록이 다음의 1H 기간 내에 라인마다 행하여진다. 이 구동 방법은, Vth보정이 묶여져 있기 때문에, 고속 구동에 적합하다. 그러나, Vth보정이 끝나고 나서 신호 기록이 시작되기 까지의 대기 기간(△t)이 라인마다 다르다. 그 때문에, 동일 계조의 신호 전압이 각각의 라인의 구동 트랜지스터의 게이트에 인가되었다고 하여도, 발광 휘도가 라인마다 달라져 버려, 휘도 얼룩이 생긴다는 문제가 있다.
한편, 본 실시의 형태에서는, 각 화소(11)의 선택에 사용된 각 주사선(WSL)이, 1유닛 내에서 동일 발광색의 복수의 화소(11)에 접속되어 있다. 또한, 각 화소(11)에의 구동 전류의 공급에 이용되는 각 전원선(DSL)이, 1유닛 내의 모든 화소(11)에 접속되어 있다. 이에 의해, 상술한 바와 같이, Vth보정을, 1유닛 내의 모든 그룹에 대해 같은 시기에 행한 후, 신호 전압의 기록을, 1유닛 내의 모든 그룹에 대해 그룹마다 행할 수 있다. 그 결과, 동일색의 각 화소(11)에서, Vth보정이 끝나고 나서 μ보정이 시작되기 까지의 대기 시간이 일치하기 때문에, 동일색의 화소(11)에서의 대기 시간이 라인마다 일치한다. 따라서, Vth보정을 묶은 것에 의한 휘도 얼룩의 발생을 저감할 수 있다.
도 13은, 비교례에 관한 화소 배열의 한 예를 도시한 것이다. 본 비교례에서는, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11) 내의 기록 트랜지스터(Tr2)의 레이아웃(특히, 게이트(G), 소스(S) 및 드레인(D)의 배열)이 서로 다르다. 예를 들면, 도 13에 도시한 바와 같이, 화소(11R)의 기록 트랜지스터(Tr2)의 게이트, 소스, 드레인의 배열 방향이, n화소행째의 화소(11R)와, n+1화소행째의 화소(11R)에서, 서로 다르다. 그 때문에, 제조 과정에서, 소스 및 드레인을 형성할 때에, 마스크 어긋남에 기인하여, 소스 및 드레인의, 게이트에 대한 상대 위치가 어긋났을 때의 영향이, n화소행째의 화소(11R)와, n+1화소행째의 화소(11R)에서, 서로 달라져 버린다.
예를 들면, 도 14B에 도시한 바와 같이, 마스크가 도면중의 우측으로 조금 빗나간 경우, n화소행째의 화소 회로(120R)의 기록 트랜지스터(Tr2)에서, 게이트의 바로 위에 위치하는 드레인의 면적이, 게이트의 바로 위에 위치하는 소스의 면적보다도 커지고, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량이 커진다. 그 한편으로, n+1화소행째의 화소 회로(120R)의 기록 트랜지스터(Tr2)에서, 게이트의 바로 위에 위치하는 드레인의 면적이, 게이트의 바로 위에 위치하는 소스의 면적보다도 작아지고, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량이 작아진다.
여기서, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량은, 신호 기록의 하강시(시각 T6)에, 구동 트랜지스터(Tr1)의 게이트 전극(15A)에 생기는 마이너스의 커플링의 크기에 영향을 준다. 구체적으로는, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량이 큰 경우에는, 구동 트랜지스터(Tr1)의 게이트 전극(15A)에 생기는 마이너스의 커플링이 커지고, 구동 트랜지스터(Tr1)의 게이트-소스 사이 전압(Vgs)이 작아진다. 한편, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량이 작은 경우에는, 구동 트랜지스터(Tr1)의 게이트 전극(15A)에 생기는 마이너스의 커플링이 작아지고, 구동 트랜지스터(Tr1)의 게이트-소스 사이 전압(Vgs)이 커진다. 이와 같이, 기록 트랜지스터(Tr2)의 게이트·소스 사이의 기생 용량이 변동함에 의해, 구동 트랜지스터(Tr1)의 게이트-소스 사이 전압(Vgs)이 변동한다. 그 결과, n화소행째의 화소(11R)의 발광 휘도가 작아지고, n+1화소행째의 화소(11R)의 발광 휘도가 커지기 때문에, 도 15에 도시한 바와 같은 줄무늬형상의 휘도 얼룩이 생겨 버린다.
한편, 본 실시의 형태에서는, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11) 내의 기록 트랜지스터(Tr2)의 레이아웃(특히, 게이트(G), 소스(S) 및 드레인(D)의 배열)이 서로 동등하도록 되어 있다. 그 때문에, 예를 들면, 제조 과정에서, 소스 및 드레인을 형성할 때에, 마스크 어긋남에 기인하여, 소스 및 드레인의, 게이트에 대한 상대 위치가 어긋났을 때의 영향이, n화소행째의 화소(11R)와, n+1화소행째의 화소(11R)에서, 서로 동등하게 된다. 그 결과, 예를 들면, n화소행째의 화소(11R)의 발광 휘도와, n+1화소행째의 화소(11R)의 발광 휘도가 서로 동등하게 되기 때문에, 도 15에 도시한 바와 같은 줄무늬형상의 휘도 얼룩은 생기지 않는다.
<2. 변형례>
이하에, 상기 실시의 형태의 표시 장치(1)의 여러가지의 변형례에 관해 설명한다. 또한, 이하에서는, 상기 실시의 형태의 표시 장치(1)와 공통되는 구성 요소에 대해서는, 동일한 부호가 부여된다. 또한, 상기 실시의 형태의 표시 장치(1)와 공통되는 구성 요소에 관한 설명은, 적절히, 생략되는 것으로 한다.
[변형례 1]
상기 실시의 형태에서, 복수의 주사(WSL)는, 1유닛마다 2개씩 할당되고, 1유닛에 포함되는 주사(WSL)의 수가 2로 되어 있다. 그러나, 도시하지 않지만, 복수의 주사(WSL)가, 1유닛마다, 1유닛에 포함되는 화소행의 수와 같은 수씩 할당되고, 1유닛에 포함되는 주사(WSL)의 수가, 1유닛에 포함되는 화소행의 수와 같은 수로 되어 있어도 좋다. 단, 그 경우에는, 복수의 주사(WSL)는, 2개마다 동일한 전압이 인가되도록 되어 있다.
[변형례 2]
상기 실시의 형태에서, 복수의 전원선(DSL)은, 1유닛마다 1개씩 할당되고, 1유닛에 포함되는 전원선(DSL)의 수가 1로 되어 있다. 그러나, 도시하지 않지만, 복수의 전원선(DSL)이, 1유닛마다, 1유닛에 포함되는 화소행의 수와 같은 수씩 할당되고, 1유닛에 포함되는 전원선(DSL)의 수가, 1유닛에 포함되는 화소행의 수와 같은 수로 되어 있어도 좋다. 단, 그 경우에는, 복수의 전원선(DSL)은, 유닛마다 동일한 전압이 인가되도록 되어 있다.
[변형례 3]
상기 실시의 형태에서, 구동 트랜지스터(Tr1) 및 기록 트랜지스터(Tr2)의 쌍방에서, 게이트, 소스 및 드레인의 배열이, 신호선(DTL)의 연재 방향과 평행한 방향으로 연재되어 있는 경우가 예시되어 있다. 그러나, 도시하지 않지만, 구동 트랜지스터(Tr1) 및 기록 트랜지스터(Tr2)의 쌍방에서, 게이트, 소스 및 드레인의 배열이, 주사선(WSL) 또는 전원선(DTL)의 연재 방향과 평행한 방향으로 연재되어 있어도 좋다. 이와 같이 한 경우라도, 도 15에 도시한 바와 같은 줄무늬형상의 휘도 얼룩은 생기지 않는다.
[변형례 4]
상기 실시의 형태에서, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11)가 공통의 2개의 신호선(DTL)의 사이에 배치되어 있다. 그러나, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 발광색이 서로 동등한 2개의 화소(11)중 한쪽의 화소(11)가, 2개의 신호선(DTL(m), DTL(m+1))의 사이에 배치되고, 다른쪽의 화소(11)가, 2개의 신호선(DTL(m+2), DTL(m+3))의 사이에 배치되어 있어도 좋다. 예를 들면, 도 16에 도시한 바와 같이, 1유닛 내에서 행이 서로 다르고, 또한 서로 인접하는 2개의 표시 화소(14)에서, 2개의 화소(11R)중 한쪽의 화소(11R)가, 2개의 신호선(DTL(m), DTL(m+1))의 사이에 배치되고, 다른쪽의 화소(11R)가, 2개의 신호선(DTL(m+2), DTL(m+3))의 사이에 배치되어 있어도 좋다.
<3. 적용례>
이하, 상기 실시의 형태 및 그 변형례(이하, 「상기 실시의 형태 등」이라고 칭한다.)에서 설명한 표시 장치(1)의 적용례에 관해 설명한다. 상기 실시의 형태의 표시 장치(1)는, 텔레비전 장치, 디지털 카메라, 노트형 퍼스널 컴퓨터, 휴대 전화 등의 휴대 단말 장치 또는 비디오 카메라 등, 외부로부터 입력된 영상 신호 또는 내부에서 생성한 영상 신호를, 화상 또는 영상으로서 표시하는 모든 분야의 전자 기기의 표시 장치에 적용하는 것이 가능하다.
(적용례 1)
도 17은, 상기 실시의 형태 등의 표시 장치(1)가 적용되는 텔레비전 장치의 외관을 도시한 것이다. 이 텔레비전 장치는, 예를 들면, 프런트 패널(310) 및 필터 유리(320)를 포함하는 영상 표시 화면부(300)를 갖고 있고, 이 영상 표시 화면부(300)는, 상기 실시의 형태에 관한 표시 장치(1)에 의해 구성되어 있다.
(적용례 2)
도 18은, 상기 실시의 형태 등의 표시 장치(1)가 적용되는 디지털 카메라의 외관을 도시한 것이다. 이 디지털 카메라는, 예를 들면, 플래시용의 발광부(410), 표시부(420), 메뉴 스위치(430) 및 셔터 버튼(440)을 갖고 있고, 그 표시부(420)는, 상기 실시의 형태 등에 관한 표시 장치(1)에 의해 구성되어 있다.
(적용례 3)
도 19는, 상기 실시의 형태 등의 표시 장치(1)가 적용되는 노트형 퍼스널 컴퓨터의 외관을 도시한 것이다. 이 노트형 퍼스널 컴퓨터는, 예를 들면, 본체(510), 문자 등의 입력 조작을 위한 키보드(520) 및 화상을 표시하는 표시부(530)를 갖고 있고, 그 표시부(530)는, 상기 실시의 형태 등에 관한 표시 장치(1)에 의해 구성되어 있다.
(적용례 4)
도 20은, 상기 실시의 형태 등의 표시 장치(1)가 적용되는 비디오 카메라의 외관을 도시한 것이다. 이 비디오 카메라는, 예를 들면, 본체부(610), 이 본체부(610)의 전방 측면에 마련된 피사체 촬영용의 렌즈(620), 촬영시의 스타트/스톱 스위치(630) 및 표시부(640)를 갖고 있고, 그 표시부(640)는, 상기 실시의 형태 등에 관한 표시 장치(1)에 의해 구성되어 있다.
(적용례 5)
도 21은, 상기 실시의 형태 등의 표시 장치(1)가 적용되는 휴대 전화기의 외관을 도시한 것이다. 이 휴대 전화기는, 예를 들면, 상측 몸체(710)와 하측 몸체(720)를 연결부(힌지부)(730)로 연결한 것이고, 디스플레이(740), 서브 디스플레이(750), 픽처 라이트(760) 및 카메라(770)를 갖고 있다. 그 디스플레이(740) 또는 서브 디스플레이(750)는, 상기 실시의 형태 등에 관한 표시 장치(1)에 의해 구성되어 있다.
이상, 실시의 형태 및 적용례를 들어 본 기술을 설명하였지만, 본 기술은 상기 실시의 형태 등으로 한정되는 것이 아니고, 여러가지 변형이 가능하다.
예를 들면, 상기 실시의 형태 등에서는, 액티브 매트릭스 구동을 위한 화소 회로(12)의 구성은, 상기 각 실시의 형태에서 설명한 것으로 한정되지 않고, 필요에 응하여 용량 소자나 트랜지스터를 추가하여도 좋다. 그 경우, 화소 회로(12)의 변경에 응하여, 상술한 신호선 구동 회로(23)나, 주사선 구동 회로(24), 전원선 구동 회로(25) 등의 외에, 필요한 구동 회로를 추가하여도 좋다.
또한, 상기 실시의 형태 등에서는, 신호선 구동 회로(23), 주사선 구동 회로(24) 및 전원선 구동 회로(25)의 구동을 타이밍 생성 회로(21) 및 영상 신호 처리 회로(22)가 제어하고 있지만, 다른 회로가 이들의 구동을 제어하도록 하여도 좋다. 또한, 신호선 구동 회로(23), 주사선 구동 회로(24) 및 전원선 구동 회로(25)의 제어는, 하드웨어(회로)로 행하여지고 있어도 좋고, 소프트웨어(프로그램)로 행하여지고 있어도 좋다.
또한, 상기 실시의 형태 등에서는, 기록 트랜지스터(Tr2)의 소스 및 드레인이나, 구동 트랜지스터(Tr1)의 소스 및 드레인이 고정된 것으로 하여 설명되고 있지만, 말할 것도 없이, 전류가 흐르는 방향에 의해서는, 소스와 드레인의 대향 관계가 상기한 설명과는 역으로 되는 일이 있다. 그 때는, 상기 실시의 형태 등에서, 소스를 드레인으로 바꾸어 읽음과 함께, 드레인을 소스로 바꾸어 읽어도 좋다.
또한, 상기 실시의 형태 등에서는, 기록 트랜지스터(Tr2) 및 구동 트랜지스터(Tr1)가 n채널 MOS형의 TFT에 의해 형성되어 있는 것으로 하여 설명되고 있지만, 기록 트랜지스터(Tr2) 및 구동 트랜지스터(Tr1)의 적어도 한쪽이 p채널 MOS형의 TFT에 의해 형성되어 있어도 좋다. 또한, 구동 트랜지스터(Tr1)가 p채널 MOS형의 TFT에 의해 형성되어 있는 경우에는, 상기 실시의 형태 등에 있어서, 유기 EL 소자(13)의 애노드가 캐소드로 되고, 유기 EL 소자(13)의 캐소드가 애노드로 된다. 또한, 상기 실시의 형태 등에 있어서, 기록 트랜지스터(Tr2) 및 구동 트랜지스터(Tr1)는, 항상, 어모퍼스 실리콘형의 TFT나 마이크로 실리콘형의 TFT일 필요는 없고, 예를 들면, 저온 폴리실리콘형의 TFT나, 산화물 반도체 TFT라도 좋다.
또한, 예를 들면, 본 기술은 이하와 같은 구성을 취할 수 있다.
(1)
표시 유닛에 있어서,
복수의 기록 주사선들과,
복수의 신호선들과,
화소 회로의 행 및 열을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고,
상기 복수의 화소 회로들은,
표시 소자와,
제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와,
상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과,
상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고,
상기 복수의 화소 회로들 각각은 N개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 R(여기서, 2≤R≤N)개의 연속된 열들로 연속 배치된 N개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 N개를 각각 포함하는 표시 화소 유닛들로 그룹화되고,
상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치되는 표시 유닛.
(2)
상기 (1)에 있어서,
상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치되는 표시 유닛.
(3)
상기 (1)에 있어서,
상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 열에 각각 접속된 복수의 전원선들을 더 포함하고,
상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
상기 복수의 신호선들은 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 K/2로 이루어진 대응하는 유닛 전원선에 접속되는 K≥4의 연속하는 열을 각각 포함하는 구동 유닛으로 그룹화되고,
상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 R≥2를 각각 포함하는 L≥2개의 유닛 기록 주사선들을 포함하고(여기서, K=L·R),
각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속되는 표시 유닛.
(4)
상기 (3)에 있어서,
상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 표시 유닛.
(5)
상기 (4)에 있어서,
상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 표시 유닛.
(6)
상기 (5)에 있어서,
상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고,
상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고,
상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 하는 표시 유닛.
(7)
상기 (6)에 있어서,
상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 하는 표시 유닛.
(8)
상기 (6)항에 있어서,
상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고,
상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고,
서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행되는 표시 유닛.
(9)
상기 (3)에 있어서,
N=4, R=2, K=4이고, 상기 표시 색들은 적, 녹, 청을 포함하는 표시 유닛.
(10)
상기 (9)에 있어서,
상기 표시 색은 백(white)을 더 포함하는 표시 유닛.
(11)
상기 (9)에 있어서,
상기 표시 색은 황(yellow)를 더 포함하는 표시 유닛.
(12)
표시 유닛에 있어서,
복수의 기록 주사선들과,
복수의 신호선들과,
화소 회로의 열 및 행을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고,
상기 복수의 화소 회로들은,
표시 소자와,
제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와,
상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과,
상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고,
상기 복수의 화소 회로들 각각은 4개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 2개의 연속된 열들로 연속 배치된 4개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 4개를 각각 포함하는 표시 화소 유닛들로 그룹화되고,
상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치되는 표시 유닛.
(13)
상기 (12)에 있어서,
상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 행 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치되는 표시 유닛.
(14)
상기 (12)에 있어서,
상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 열에 각각 접속된 복수의 전원선들을 더 포함하고,
상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
상기 복수의 신호선들은 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 2개로 이루어진 대응하는 유닛 전원선에 접속되는 4개의 연속하는 열을 각각 포함하는 구동 유닛으로 그룹화되고,
상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 2개를 각각 포함하는 2개의 유닛 기록 주사선들을 포함하고,
각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속되는 표시 유닛.
(15)
상기 (14)에 있어서,
상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 표시 유닛.
(16)
상기 (15)에 있어서,
상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 표시 유닛.
(17)
상기 (16)에 있어서,
상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고,
상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고,
상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 하는 표시 유닛.
(18)
상기 (17)에 있어서,
상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 하는 표시 유닛.
(19)
상기 (17)에 있어서,
상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고,
상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고,
서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행되는 표시 유닛.
(20)
상기 (14)에 있어서,
상기 표시 색들은 적, 녹, 청, 및 백을 포함하는 표시 유닛.
(21)
표시 패널에 있어서,
발광색이 서로 다른 복수종류의 서브 픽셀을 포함하고, 또한 매트릭스형상으로 배치된 복수의 화소와,
제1 화소행에 포함되는 제1 화소를 행방향에서 끼워넣는 제1 신호선 및 제2 신호선과,
제1 화소행과 열방향에서 인접하는 제2 화소행에 포함되는, 상기 제1 화소와 같은 색의 발광색의 제2 화소를 행방향에서 끼워넣는 제3 신호선 및 제4 신호선을 구비하고,
상기 제1 화소 및 상기 제2 화소는, 각각, 발광 소자와, 상기 발광 소자를 구동하는 화소 회로를 가지며,
상기 화소 회로는, 게이트 전극, 소스 전극 및 드레인 전극을 포함하는 제1 트랜지스터를 포함하여 구성되고,
상기 제1 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제1 신호선 및 상기 제2 신호선 중 좌측의 신호선에 접속되고,
상기 제2 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제3 신호선 및 상기 제4 신호선중 우측의 신호선에 접속되고,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향 및 나열 순서가, 상기 제1 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제1 트랜지스터에서, 서로 동등하도록 되어 있는 표시 패널.
(22)
상기 (21)에 있어서,
상기 화소 회로는,
상기 제1 트랜지스터와,
게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 상기 발광 소자를 구동하는 제2 트랜지스터와,
상기 제2 트랜지스터의 게이트-소스 사이 전압을 유지하는 유지 용량을 포함하여 구성되고,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향 및 나열 순서가, 상기 제1 화소에 포함되는 화소 회로에서의 제2 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제2 트랜지스터에서, 서로 동등하도록 되어 있는 표시 패널.
(23)
상기 (22)에 있어서,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향이, 상기 제1 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제1 화소에 포함되는 화소 회로에서의 제2 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제2 트랜지스터에서, 서로 동등하도록 되어 있는 표시 패널.
(24)
상기 (21)에 있어서,
상기 제1 신호선과, 상기 제3 신호선은, 동일한 신호선이고,
상기 제2 신호선과, 상기 제4 신호선은, 동일한 신호선인 표시 패널.
(25)
상기 (24)에 있어서,
상기 제1 신호선 및 상기 제2 신호선은, 각각, 본선의 연재 방향과 교차하는 방향으로 연재되는 제1분지를 가지며,
상기 제1 트랜지스터의 소스 전극 또는 드레인 전극이, 상기 제1분지에 접속되어 있는 표시 패널.
(26)
상기 (25)에 있어서,
상기 제1 트랜지스터에서, 상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향이, 상기 제1 신호선 및 상기 제2 신호선의 본선의 연재 방향과 평행하도록 되어 있는 표시 패널.
(27)
상기 (26)에 있어서,
발광색의 종류의 수 및 각 화소에 포함되는 서브 픽셀의 수는, 모두, 4이고,
4개의 서브 픽셀은, 4개의 직사각형 배열로 되어 있고,
상기 4개의 서브 픽셀 중 좌측 또는 우측의 2개의 서브 픽셀이, 행방향에서 상기 제1 신호선과 상기 제2 신호선에 의해 끼어져 있는 표시 패널.
(28)
상기 (27)에 있어서,
2개의 화소행을 1유닛으로 하였을 때에 1유닛마다 2개씩 할당되고, 또한 각 화소의 선택에 이용되는 복수의 주사선과,
1유닛마다 1개씩 할당되고, 또한 각 화소에의 구동 전류의 공급에 이용되는 복수의 전원선을 구비하고,
각 주사선은, 1유닛 내에서 동일 발광색의 복수의 서브 픽셀에 접속되고,
각 전원선은, 1유닛 내의 모든 서브 픽셀에 접속되어 있는 표시 패널.
(29)
상기 (28)에 있어서,
각 주사선은, 2개의 제2분지를 가지며,
각 제2분지는, 4개의 직사각형 배열의 중앙을 횡단하고 있는 표시 패널.
(30)
상기 (29)에 있어서,
상기 제1 트랜지스터의 게이트 전극은, 상기 제2분지에 접속되어 있는 표시 패널.
(31)
상기 (30)에 있어서,
각 전원선은, 2개의 제3분지를 가지며,
각 제3분지는, 4개의 직사각형 배열의 중앙을 횡단하고 있는 표시 패널.
(32)
상기 (31)에 있어서,
상기 화소 회로는,
상기 제1 트랜지스터와,
게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 상기 발광 소자를 구동하는 제2 트랜지스터와,
상기 제2 트랜지스터의 게이트-소스 사이 전압을 유지하는 유지 용량을 포함하여 구성되고,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향이, 상기 제1 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제1 화소에 포함되는 화소 회로에서의 제2 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제2 트랜지스터에서, 서로 동등하도록 되어 있는 표시 패널.
(33)
상기 (21)에 있어서,
상기 제1 신호선, 상기 제2 신호선, 상기 제3 신호선, 및 상기 제4 신호선은, 행방향에 있어서, 이 순서로 나열하여 배치되어 있는 표시 패널.
(34)
상기 (33)에 있어서,
상기 제1 신호선 및 상기 제2 신호선은, 각각, 본선의 연재 방향과 교차하는 방향으로 연재되는 분지를 가지며,
상기 제1 트랜지스터의 소스 전극 또는 드레인 전극이, 상기 분지에 접속되어 있는 표시 패널.
(35)
상기 (34)에 있어서,
상기 제1 트랜지스터에서, 상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향이, 상기 제1 신호선 및 상기 제2 신호선의 본선의 연재 방향과 평행하도록 되어 있는 표시 패널.
(36)
상기 (35)에 있어서,
발광색의 종류의 수 및 각 화소에 포함되는 서브 픽셀의 수는, 모두, 4이고,
4개의 서브 픽셀은, 4개의 직사각형 배열로 되어 있고,
상기 4개의 서브 픽셀 중 좌측의 2개의 서브 픽셀이, 행방향에서 상기 제1 신호선과 상기 제2 신호선에 의해 끼어져 있고,
상기 4개의 서브 픽셀 중 우측의 2개의 서브 픽셀이, 행방향에서 상기 제3 신호선과 상기 제4 신호선에 의해 끼어져 있는 표시 패널.
(37)
표시 장치에 있어서,
표시 패널과, 상기 표시 패널을 구동하는 구동 회로를 구비하고,
상기 표시 패널은,
발광색이 서로 다른 복수종류의 서브 픽셀을 포함하고, 또한 매트릭스형상으로 배치된 복수의 화소와,
제1 화소행에 포함되는 제1 화소를 행방향에서 끼워넣는 제1 신호선 및 제2 신호선과,
제1 화소행과 열방향에서 인접하는 제2 화소행에 포함되는, 상기 제1 화소와 같은 색의 발광색의 제2 화소를 행방향에서 끼워넣는 제3 신호선 및 제4 신호선을 가지며,
상기 제1 화소 및 상기 제2 화소는, 각각, 발광 소자와, 상기 발광 소자를 구동하는 화소 회로를 가지며,
상기 화소 회로는, 게이트 전극, 소스 전극 및 드레인 전극을 포함하는 제1 트랜지스터를 포함하여 구성되고,
상기 제1 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제1 신호선 및 상기 제2 신호선 중 좌측의 신호선에 접속되고,
상기 제2 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제3 신호선 및 상기 제4 신호선중 우측의 신호선에 접속되고,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향 및 나열 순서가, 상기 제1 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제1 트랜지스터에서, 서로 동등하도록 되어 있는 표시 장치.
(38)
전자 시스템에 있어서,
표시 장치를 구비하고,
상기 표시 장치는,
표시 패널과,
상기 표시 패널을 구동하는 구동 회로를 가지며,
상기 표시 패널은,
발광색이 서로 다른 복수종류의 서브 픽셀을 포함하고, 또한 매트릭스형상으로 배치된 복수의 화소와,
제1 화소행에 포함되는 제1 화소를 행방향에서 끼워넣는 제1 신호선 및 제2 신호선과,
제1 화소행과 열방향에서 인접하는 제2 화소행에 포함되는, 상기 제1 화소와 같은 색의 발광색의 제2 화소를 행방향에서 끼워넣는 제3 신호선 및 제4 신호선을 가지며,
상기 제1 화소 및 상기 제2 화소는, 각각, 발광 소자와, 상기 발광 소자를 구동하는 화소 회로를 가지며,
상기 화소 회로는, 게이트 전극, 소스 전극 및 드레인 전극을 포함하는 제1 트랜지스터를 포함하여 구성되고,
상기 제1 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제1 신호선 및 상기 제2 신호선 중 좌측의 신호선에 접속되고,
상기 제2 화소에 포함되는 화소 회로에서, 상기 제1 트랜지스터의 소스 전극 또는 드레인 전극은, 상기 제3 신호선 및 상기 제4 신호선중 우측의 신호선에 접속되고,
상기 게이트 전극, 상기 소스 전극 및 상기 드레인 전극의 배열 방향 및 나열 순서가, 상기 제1 화소에 포함되는 화소 회로에서의 제1 트랜지스터와, 상기 제2 화소에 포함되는 화소 회로에서의 제1 트랜지스터에서, 서로 동등하도록 되어 있는 전자 시스템.

Claims (20)

  1. 표시 유닛에 있어서,
    복수의 기록 주사선들과,
    복수의 신호선들과,
    화소 회로의 행 및 열을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고,
    상기 복수의 화소 회로들은,
    표시 소자와,
    제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와,
    상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과,
    상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고,
    상기 복수의 화소 회로들 각각은 N개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 R(여기서, 2≤R≤N)개의 연속된 행으로 연속 배치된 N개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 N개를 각각 포함하는 표시 화소 유닛들로 그룹화되고,
    상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 열 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  2. 제1항에 있어서,
    상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 열 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  3. 제1항에 있어서,
    상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 행에 각각 접속된 복수의 전원선들을 더 포함하고,
    상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
    상기 복수의 신호선들은 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
    상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 k/2로 이루어진 대응하는 유닛 전원선에 접속되는 k≥4의 연속하는 행을 각각 포함하는 구동 유닛으로 그룹화되고,
    상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 R≥2를 각각 포함하는 L≥2개의 유닛 기록 주사선들을 포함하고(여기서, K=L·R),
    각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속되는 것을 특징으로 하는 표시 유닛.
  4. 제3항에 있어서,
    상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  5. 제4항에 있어서,
    상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  6. 제5항에 있어서,
    상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고,
    상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고,
    상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 하는 것을 특징으로 하는 표시 유닛.
  7. 제6항에 있어서,
    상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 하는 것을 특징으로 하는 표시 유닛.
  8. 제6항에 있어서,
    상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고,
    상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고,
    서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행되는 것을 특징으로 하는 표시 유닛.
  9. 제3항에 있어서,
    N=4, R=2, K=4이고, 상기 표시 색들은 적, 녹, 청을 포함하는 것을 특징으로 하는 표시 유닛.
  10. 제9항에 있어서,
    상기 표시 색은 백(white)을 더 포함하는 것을 특징으로 하는 표시 유닛.
  11. 제9항에 있어서,
    상기 표시 색은 황(yellow)를 더 포함하는 것을 특징으로 하는 표시 유닛.
  12. 표시 유닛에 있어서,
    복수의 기록 주사선들과,
    복수의 신호선들과,
    화소 회로의 행 및 열을 포함하는 매트릭스 형상으로 배치된 복수의 화소 회로들을 포함하고,
    상기 복수의 화소 회로들은,
    표시 소자와,
    제1 트랜지스터에 접속된 상기 복수의 기록 주사선 중의 하나에 주사 펄스가 인가되는 때에, 상기 복수의 신호선 중의 하나에 전달된 전위를 샘플링하는 제1 트랜지스터와,
    상기 제1 트랜지스터에 의해 샘플링된 상기 전위를 유지하는 제1 단말을 갖는 용량과,
    상기 용량의 제1 단말과 상기 용량의 제2 단말 사이의 전압에 대응하는 크기의 구동 전류를 상기 표시 소자에 공급하는 제2 트랜지스터를 포함하고,
    상기 복수의 화소 회로들 각각은 4개의 표시 색들 중의 하나에 대응하고, 상기 복수의 화소 회로들은 2개의 연속된 열들로 연속 배치된 4개의 표시색들에 각각 대응하는 복수의 화소 회로들 중의 4개를 각각 포함하는 표시 화소 유닛들로 그룹화되고,
    상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 지정된 하나의 제1 트랜지스터는, 상기 복수의 화소 회로들 중의 지정된 하나와 동일한 색에 대응하는 열 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들 중의 하나의 제1 트랜지스터와 동일한 레이아웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  13. 제12항에 있어서,
    상기 표시 화소 유닛들 중의 제1 표시 화소 유닛 및 열 방향으로의 상기 표시 화소 유닛들 중의 제1 표시 화소 유닛에 인접하는 상기 표시 화소 유닛들 중의 제2 표시 화소 유닛에 포함된 상기 복수의 화소 회로들의 각각에 대해, 서로 동일한 색에 대응하는 상기 화소 회로들 중의 제1 트랜지스터는 서로 동일한 레이아웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  14. 제12항에 있어서,
    상기 복수의 화소 회로들 중의 2개 각각 대응하여 인접하는 열에 각각 접속된 복수의 전원선들을 더 포함하고,
    상기 복수의 기록 주사선들은, 화소 회로들의 대응하는 행에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
    상기 복수의 신호선들은 화소 회로들의 대응하는 열에 배치되는 상기 복수의 화소 회로들 중의 하나에 각각 접속되고,
    상기 복수의 화소 회로들은 공통선으로 구성된 복수의 전원선들 중의 2개로 이루어진 대응하는 유닛 전원선에 접속되는 4개의 연속하는 열을 각각 포함하는 구동 유닛으로 그룹화되고,
    상기 구동 유닛들의 각각은 공통선으로 구성된 복수의 기록 주사선들 중의 2개를 각각 포함하는 2개의 유닛 기록 주사선들을 포함하고,
    각각의 유닛 기록 주사선은 표시 색들 중의 적어도 하나에 대응하고, 각각의 유닛 기록 주사선이 대응하는 표시 색들 중의 어느 하나에 대응하며 각각의 유닛 기록 주사선이 속하는 구동 유닛에 포함되는 모든 화소 회로들에 접속되는 것을 특징으로 하는 표시 유닛.
  15. 제14항에 있어서,
    상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제1 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  16. 제15항에 있어서,
    상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 각각에 대해, 서로 동일한 유닛 기록 주사선에 접속된 화소 회로들의 상기 제2 트랜지스터는 서로 동일한 레이이웃 배열로 배치되는 것을 특징으로 하는 표시 유닛.
  17. 제16항에 있어서,
    상기 복수의 기록 주사선들, 상기 복수의 신호선들, 및 상기 복수의 전원선들을 제어 구동함에 의해, 상기 복수의 화소 회로들로 하여금 입력 화상 데이터에 대응하는 화상 프레임들을 표시하게 하는 구동 제어부를 더 포함하고,
    상기 복수의 화소 회로들은 상기 구동 제어부의 구동하에 상기 복수의 화소 회로들 중의 각각의 하나의 용량 내에 상기 복수의 화소 회로들 중의 각각의 하나의 제2 트랜지스터의 임계치 전압을 축적하는 임계치 보정 동작을 실행하고,
    상기 구동 제어부는 상기 구동 유닛들 중의 상기 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금 지정된 화상 프레임 기간 중에 동시에 상기 임계치 보정 동작을 실행하게 하는 것을 특징으로 하는 표시 유닛.
  18. 제17항에 있어서,
    상기 구동 제어부는, 레퍼런스 전위가 각각의 상기 화소 회로에 접속된 신호선상에 전달되며 구동 전압이 상기 각각의 화소 회로의 제2 트랜지스터에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 있게 함으로써, 상기 구동 유닛들 중의 지정된 하나에 포함된 상기 복수의 화소 회로들 중의 각각으로 하여금, 상기 임계치 보정 동작을 실행하게 하는 것을 특징으로 하는 표시 유닛.
  19. 제17항에 있어서,
    상기 구동 제어부는, 영상 신호 전위가 각각의 상기 화소 회로에 접속된 상기 신호선에 인가되는 동안에, 각각의 상기 화소 회로의 상기 제1 트랜지스터를 도전 상태에 둠으로써, 상기 복수의 화소 회로들로 하여금 영상 신호 전위를 샘플링하는 신호 기록 동작을 실행하도록 하고,
    상기 신호 기록 동작은 동일한 유닛 기록 주사선에 접속된 상기 복수의 화소 회로의 유닛 기록 주사선에 대해, 지정된 화상 프레임 기간 중에 동시에 실행되고,
    서로 다른 유닛 기록 주사선에 접속된 화소 회로에 대해, 신호 기록 동작이 각각의 상이한 타이밍에서 지정된 프레임 기간 중에 실행되는 것을 특징으로 하는 표시 유닛.
  20. 제14항에 있어서,
    상기 표시 색들은 적, 녹, 청, 및 백을 포함하는 것을 특징으로 하는 표시 유닛.
KR1020130087298A 2012-07-31 2013-07-24 표시 패널, 표시 장치 및 전자 시스템 KR102031011B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2012-170305 2012-07-31
JP2012170305A JP6159965B2 (ja) 2012-07-31 2012-07-31 表示パネル、表示装置ならびに電子機器

Publications (2)

Publication Number Publication Date
KR20140016825A true KR20140016825A (ko) 2014-02-10
KR102031011B1 KR102031011B1 (ko) 2019-10-11

Family

ID=50025050

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130087298A KR102031011B1 (ko) 2012-07-31 2013-07-24 표시 패널, 표시 장치 및 전자 시스템

Country Status (5)

Country Link
US (1) US9368064B2 (ko)
JP (1) JP6159965B2 (ko)
KR (1) KR102031011B1 (ko)
CN (1) CN103578424B (ko)
TW (1) TWI517122B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6074587B2 (ja) * 2012-08-06 2017-02-08 株式会社Joled 表示パネル、表示装置ならびに電子機器
JP6210801B2 (ja) * 2013-09-02 2017-10-11 キヤノン株式会社 露光光源及び画像形成装置
CN104064143B (zh) * 2014-06-13 2017-02-08 上海天马有机发光显示技术有限公司 一种有机发光二极管像素驱动电路及显示装置
WO2016009909A1 (ja) * 2014-07-15 2016-01-21 シャープ株式会社 表示装置およびその駆動方法
JP6535441B2 (ja) * 2014-08-06 2019-06-26 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
US9743153B2 (en) 2014-09-12 2017-08-22 Sorenson Media, Inc Content replacement with onscreen displays
US9641870B1 (en) 2014-09-12 2017-05-02 Sorenson Media, Inc. Content management of a content feed
KR20210068636A (ko) 2014-10-28 2021-06-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
TWI544473B (zh) * 2014-11-18 2016-08-01 緯創資通股份有限公司 顯示方法、顯示裝置與電腦系統
JP6572738B2 (ja) * 2015-10-30 2019-09-11 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
KR102559544B1 (ko) * 2016-07-01 2023-07-26 삼성디스플레이 주식회사 표시 장치
US10573039B2 (en) * 2016-10-03 2020-02-25 Netflix, Inc. Techniques for incorporating a text-containing image into a digital image
CN108133947B (zh) * 2016-12-01 2019-11-08 京东方科技集团股份有限公司 显示面板、显示设备及补偿方法
CN110767829B (zh) * 2018-12-28 2020-10-09 云谷(固安)科技有限公司 显示装置及其显示面板、oled透明基板、oled基板
CN110619844A (zh) * 2019-10-30 2019-12-27 京东方科技集团股份有限公司 显示驱动电路及其驱动方法、显示设备
CN112530369B (zh) * 2020-12-25 2022-03-25 京东方科技集团股份有限公司 一种显示面板、显示装置以及驱动方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04125683A (ja) * 1990-09-18 1992-04-27 Toshiba Corp El表示装置
JPH0854836A (ja) * 1994-08-10 1996-02-27 Nec Corp アクティブマトリクス型電流制御型発光素子の駆動回路
JP2001264818A (ja) * 1999-12-24 2001-09-26 Matsushita Electric Ind Co Ltd 液晶装置
JP2003317961A (ja) * 1999-04-27 2003-11-07 Semiconductor Energy Lab Co Ltd El表示装置
KR20040094353A (ko) * 2003-04-30 2004-11-09 이스트맨 코닥 캄파니 4색 유기 발광 소자
KR20060041252A (ko) * 2004-05-28 2006-05-11 가시오게산키 가부시키가이샤 핑퐁 전류 구동 회로 및 라인의 동시 주사를 가진 oled표시 장치
KR20080012158A (ko) * 2006-08-02 2008-02-11 소니 가부시끼 가이샤 표시장치 및 화소회로의 배치 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3281848B2 (ja) * 1996-11-29 2002-05-13 三洋電機株式会社 表示装置
KR100432651B1 (ko) * 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
JP5092304B2 (ja) * 2006-07-31 2012-12-05 ソニー株式会社 表示装置および画素回路のレイアウト方法
JP4915195B2 (ja) 2006-09-27 2012-04-11 ソニー株式会社 表示装置
JP5176522B2 (ja) * 2007-12-13 2013-04-03 ソニー株式会社 自発光型表示装置およびその駆動方法
JP5891493B2 (ja) * 2012-03-16 2016-03-23 株式会社Joled 表示パネルおよびその駆動方法、表示装置ならびに電子機器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04125683A (ja) * 1990-09-18 1992-04-27 Toshiba Corp El表示装置
JPH0854836A (ja) * 1994-08-10 1996-02-27 Nec Corp アクティブマトリクス型電流制御型発光素子の駆動回路
JP2003317961A (ja) * 1999-04-27 2003-11-07 Semiconductor Energy Lab Co Ltd El表示装置
JP2001264818A (ja) * 1999-12-24 2001-09-26 Matsushita Electric Ind Co Ltd 液晶装置
KR20040094353A (ko) * 2003-04-30 2004-11-09 이스트맨 코닥 캄파니 4색 유기 발광 소자
KR20060041252A (ko) * 2004-05-28 2006-05-11 가시오게산키 가부시키가이샤 핑퐁 전류 구동 회로 및 라인의 동시 주사를 가진 oled표시 장치
KR20080012158A (ko) * 2006-08-02 2008-02-11 소니 가부시끼 가이샤 표시장치 및 화소회로의 배치 방법

Also Published As

Publication number Publication date
US9368064B2 (en) 2016-06-14
CN103578424A (zh) 2014-02-12
CN103578424B (zh) 2017-04-12
KR102031011B1 (ko) 2019-10-11
TW201405517A (zh) 2014-02-01
TWI517122B (zh) 2016-01-11
US20140035965A1 (en) 2014-02-06
JP6159965B2 (ja) 2017-07-12
JP2014029423A (ja) 2014-02-13

Similar Documents

Publication Publication Date Title
KR102031011B1 (ko) 표시 패널, 표시 장치 및 전자 시스템
KR102023542B1 (ko) 표시 패널, 표시 장치 및 전자 기기
KR101986852B1 (ko) 표시 장치 및 전자 기기, 및 표시 패널의 구동 방법
US7982694B2 (en) Display apparatus and drive control method
KR100432651B1 (ko) 화상 표시 장치
US11380262B2 (en) Display device having a transparent display area for display and light transmitting functions
KR20210073188A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
KR20110097638A (ko) 화소 회로, 표시 장치 및 그 구동 방법 및 전자 기기
US11562705B2 (en) Display apparatus and method of driving the same
US20170018225A1 (en) Display unit, display panel, and method of driving the same, and electronic apparatus
KR20140064158A (ko) 유기발광 표시장치 및 이의 구동방법
JP2017062374A (ja) 表示パネルおよび表示装置
KR20150005922A (ko) 전기 광학 장치 및 그 구동 방법
JP5891493B2 (ja) 表示パネルおよびその駆動方法、表示装置ならびに電子機器
KR20130027421A (ko) 화소 회로, 표시 패널, 표시 장치 및 전자 기기
KR20200076196A (ko) 표시장치 및 이의 구동방법
KR102618390B1 (ko) 표시장치와 그 구동 방법
CN118230678A (zh) 像素电路和包括该像素电路的显示装置
CN118397969A (zh) 像素电路和包括该像素电路的显示装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right