Nothing Special   »   [go: up one dir, main page]

KR20120042817A - Semiconductor device and method for fabricating the same - Google Patents

Semiconductor device and method for fabricating the same Download PDF

Info

Publication number
KR20120042817A
KR20120042817A KR1020120038578A KR20120038578A KR20120042817A KR 20120042817 A KR20120042817 A KR 20120042817A KR 1020120038578 A KR1020120038578 A KR 1020120038578A KR 20120038578 A KR20120038578 A KR 20120038578A KR 20120042817 A KR20120042817 A KR 20120042817A
Authority
KR
South Korea
Prior art keywords
bit line
contact plug
forming
storage electrode
electrode contact
Prior art date
Application number
KR1020120038578A
Other languages
Korean (ko)
Other versions
KR101213803B1 (en
Inventor
권세인
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020120038578A priority Critical patent/KR101213803B1/en
Publication of KR20120042817A publication Critical patent/KR20120042817A/en
Application granted granted Critical
Publication of KR101213803B1 publication Critical patent/KR101213803B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

PURPOSE: A semiconductor device and a formation method thereof are provided to reduce parasitic capacitance by forming a bit line spacer with an oxide film. CONSTITUTION: An storage electrode contact plug(26) is electrically connected to a junction region of a first active region. A bit line contact plug is electrically connected to a junction region of a second active region. A spacer is formed on a sidewall of the bit line contact plug and the storage electrode contact plug. The spacer insulates the storage electrode contact plug from the bit line contact plug. The spacer comprises an oxide film.

Description

반도체 소자 및 그 형성방법{SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME}Semiconductor device and its formation method {SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME}

본 발명은 반도체 소자 및 그 형성방법에 관한 것이다. 보다 상세하게는 비트라인을 포함하는 반도체 소자 및 그 형성방법에 관한 것이다.The present invention relates to a semiconductor device and a method of forming the same. More particularly, the present invention relates to a semiconductor device including a bit line and a method of forming the same.

최근 반도체 메모리 소자, 특히 디램(DRAM; Dynamic Random Access Memory) 소자의 대용량화에 대한 요구가 점점 커짐에도 불구하고, 칩 크기의 증가 한계에 의해 디램 소자의 용량증가 또한 한계를 보이는 실정이다. 칩 크기가 증가하게 되면 웨이퍼 당 칩의 수가 감소하여 소자의 생산성이 감소하게 된다. 따라서 최근에는 셀 레이아웃을 변화시켜 셀 면적을 감소시키고, 그에 따라 보다 많은 메모리 셀을 하나의 웨이퍼에 집적시키고자 하는 노력을 기울이고 있다.In recent years, although the demand for increasing the capacity of semiconductor memory devices, particularly DRAM (DRAM) devices, is increasing, the capacity increase of DRAM devices is also limited due to an increase in chip size. Increasing chip size reduces the number of chips per wafer, resulting in reduced device productivity. Therefore, in recent years, efforts have been made to change cell layouts to reduce cell area, thereby consolidating more memory cells onto one wafer.

그리고 비트라인의 측벽을 보호하기 위하여 질화막(Nitride) 재질의 스페이서를 주로 사용하는데, 질화막은 유전상수(dielectric constant)가 비교적 높은 물질이기 때문에 비트라인에 기생 캐패시턴스(Parasitic Capacitance)가 증가하는 문제점이 있다.In order to protect the sidewall of the bit line, a spacer made of nitride is mainly used. Since the nitride film is a material having a relatively high dielectric constant, parasitic capacitance increases in the bit line. .

그리고 저장전극 콘택과 비트라인을 형성하는 공정에 있어서, 두 개의 저장전극 콘택을 한 번에 형성한 후 비트라인을 다마신(Damascene) 공정을 이용하여 형성하면서 저장전극 콘택을 다시 두 개로 분리하는 발명이 알려져 있다. 그러나 이 발명에서도 저장전극 콘택홀을 식각할 때 오버레이(overlay) 문제가 있어서 콘택 저항이 증가할 수 있는 문제점이 있다. 또한 다마신 공정으로 비트라인 텅스텐을 형성할 때 텅스텐 에치백(etch back) 공정이 포함되는데, 이 텅스텐 에치백 공정에서 저장전극 콘택플러그의 폴리실리콘이 함께 식각되어 버리는 문제점이 있었다.In the process of forming a storage electrode contact and a bit line, an invention in which two storage electrode contacts are formed at a time and a bit line is formed by using a damascene process, while separating the storage electrode contacts into two again. This is known. However, the present invention also suffers from an overlay problem when the storage electrode contact hole is etched, thereby increasing the contact resistance. In addition, when the bit line tungsten is formed by the damascene process, a tungsten etch back process is included. In this tungsten etch back process, polysilicon of the storage electrode contact plug is etched together.

본 발명은 상기한 바와 같은 종래의 문제점을 해결하기 위한 것으로, 비트라인 스페이서를 산화막으로 형성함으로써 기생 캐패시턴스를 감소시키고, 저장전극 콘택이 라인 타입이므로 패터닝 마진을 확보할 수 있으며, 저장전극 콘택플러그를 농도가 다른 폴리실리콘으로 형성함으로써 누설전류를 감소시키는 반도체 소자 및 그 형성방법을 제공하는 것을 목적으로 한다.The present invention is to solve the conventional problems as described above, by reducing the parasitic capacitance by forming the bit line spacer as an oxide film, and because the storage electrode contact is a line type, it is possible to secure a patterning margin, the storage electrode contact plug An object of the present invention is to provide a semiconductor device and a method for forming the same, which reduce leakage current by forming polysilicon having different concentrations.

상기 목적을 달성하기 위해, 본 발명에 따르는 반도체 소자는 소자분리막으로 정의되는 활성영역을 포함하는 반도체 기판, 상기 반도체 기판의 상부에 구비되는 비트라인 홀, 상기 비트라인 홀의 측벽에 구비되는 산화막 및 상기 산화막이 형성된 비트라인 홀에 매립되는 비트라인 도전층을 포함하여, 비트라인 스페이서를 산화막으로 형성함으로써 기생 캐패시턴스를 감소시키는 것을 특징으로 한다.In order to achieve the above object, a semiconductor device according to the present invention includes a semiconductor substrate including an active region defined as an isolation layer, a bit line hole provided on the semiconductor substrate, an oxide film provided on sidewalls of the bit line hole, and A parasitic capacitance is reduced by forming a bit line spacer as an oxide film, including a bit line conductive layer embedded in a bit line hole in which an oxide film is formed.

나아가 상기 비트라인 홀에 인접하여 구비되며, 반도체 기판과 연결되는 저장전극 콘택홀 및 상기 저장전극 콘택홀에 매립되어 구비되는 저장전극 콘택플러그를 더 포함하는 것이 바람직하다.Further, the storage device may further include a storage electrode contact hole provided adjacent to the bit line hole and connected to the semiconductor substrate, and a storage electrode contact plug embedded in the storage electrode contact hole.

또한 상기 저장전극 콘택플러그는, 상기 저장전극 콘택홀의 하부에 구비되는 저농도 콘택플러그 및 상기 저장전극 콘택홀에서 상기 저농도 콘택플러그의 상부에 구비되는 고농도 콘택플러그를 포함하여, GIDL과 같은 누설전류를 감소시키는 것을 특징으로 한다.In addition, the storage electrode contact plug may include a low concentration contact plug provided under the storage electrode contact hole and a high concentration contact plug provided on the low concentration contact plug in the storage electrode contact hole, thereby reducing leakage current such as a GIDL. It is characterized by.

그리고 상기 산화막은 상기 저장전극 콘택플러그의 측벽에 구비되며, 상기 저농도 콘택플러그에 형성되는 상기 산화막의 두께보다, 상기 고농도 콘택플러그에 형성되는 상기 산화막의 두께가 더 두껍게 구성되어, 비트라인 도전층의 에치백 공정에서 폴리실리콘 층의 식각되는 것을 방지하는 것이 바람직하다.The oxide film is formed on the sidewall of the storage electrode contact plug, and the oxide film formed on the high concentration contact plug is thicker than the thickness of the oxide film formed on the low concentration contact plug. It is desirable to prevent etching of the polysilicon layer in the etch back process.

아울러 상기 저장전극 콘택홀은 비트라인과 교차하는 라인 타입으로 구성되어, 패터닝 마진을 확보할 수 있는 것을 특징으로 한다.In addition, the storage electrode contact hole is formed of a line type crossing the bit line, it is characterized in that the patterning margin can be secured.

나아가 상기 반도체 기판 상부에 구비되고 상기 비트라인 홀의 하부에 구비되며, 폴리실리콘을 포함하는 랜딩 플러그를 더 포함하는 것이 바람직하다.Furthermore, it is preferable that the semiconductor device further includes a landing plug provided on the semiconductor substrate and disposed below the bit line hole and including polysilicon.

또한 상기 비트라인 홀 내에서 상기 비트라인 도전층의 상부에 구비되는 비트라인 하드마스크를 더 포함하여, 비트라인 도전층을 절연시키고 보호하는 것을 특징으로 한다.The semiconductor device may further include a bit line hard mask provided on the bit line conductive layer in the bit line hole to insulate and protect the bit line conductive layer.

그리고 상기 비트라인 도전층은, 상기 비트라인 홀의 표면에 형성되는 배리어 메탈층 및 상기 배리어 메탈층이 형성된 상기 비트라인 홀에 매립되어 구비되는 도전층을 포함하는 것이 바람직하다.The bit line conductive layer may include a barrier metal layer formed on a surface of the bit line hole and a conductive layer embedded in the bit line hole in which the barrier metal layer is formed.

아울러 상기 반도체 기판의 활성영역 및 소자분리막에 소정 깊이 매립되어 형성되는 매립형 게이트를 더 포함하여, 비트라인의 기생 캐패시턴스를 감소시키는 것을 특징으로 한다.In addition, a buried gate is formed to be embedded in the active region and the device isolation layer of the semiconductor substrate to a predetermined depth, characterized in that to reduce the parasitic capacitance of the bit line.

한편, 본 발명에 따르는 반도체 소자의 형성방법은, 반도체 기판에 활성영역을 정의하는 소자분리막을 형성하는 단계, 상기 반도체 기판의 상부에 비트라인 홀을 형성하는 단계, 상기 비트라인 홀의 측벽에 산화막을 형성하는 단계 및 상기 산화막이 형성된 비트라인 홀에 비트라인 도전층을 매립하여 형성하는 단계를 포함하여, 비트라인 스페이서를 산화막으로 형성함으로써 기생 캐패시턴스를 감소시키는 것을 특징으로 한다.On the other hand, the method of forming a semiconductor device according to the present invention, forming a device isolation film defining an active region in the semiconductor substrate, forming a bit line hole on the semiconductor substrate, an oxide film on the sidewalls of the bit line hole And forming a bit line conductive layer in the bit line hole in which the oxide film is formed, thereby forming parasitic capacitance by forming a bit line spacer as an oxide film.

이 때 상기 비트라인 홀의 측벽에 산화막을 형성하는 단계는, 건식 산화(Dry Oxidation) 공정 또는 라디칼 산화 공정을 포함하는 것이 바람직하다.In this case, the forming of the oxide film on the sidewall of the bit line hole may include a dry oxidation process or a radical oxidation process.

나아가 상기 비트라인 홀의 측벽에 산화막을 형성하는 단계 이후, 상기 비트라인 홀에 에치백을 수행하여, 상기 비트라인 홀 바닥의 산화막을 제거하여, 비트라인 홀 하부의 랜딩 플러그를 노출시키는 것을 특징으로 한다.Furthermore, after the step of forming an oxide film on the sidewall of the bit line hole, the bit line hole is etched back to remove the oxide film at the bottom of the bit line hole to expose the landing plug under the bit line hole. .

그리고 상기 비트라인 홀을 형성하는 단계 전, 상기 반도체 기판의 상부에 저장전극 콘택플러그를 형성하는 단계를 더 포함하는 것이 바람직하다.The method may further include forming a storage electrode contact plug on the semiconductor substrate before forming the bit line hole.

또한 상기 비트라인 홀을 형성하는 단계는, 상기 저장전극 콘택플러그를 분리시킴으로써, 패터닝 마진을 향상시키는 것을 특징으로 한다.In the forming of the bit line hole, the patterning margin may be improved by separating the storage electrode contact plug.

아울러 상기 저장전극 콘택플러그를 형성하는 단계는, 상기 반도체 기판을 노출시키는 저장전극 콘택홀을 형성하는 단계, 상기 저장전극 콘택홀에 폴리실리콘을 매립하는 단계, 상기 폴리실리콘에 저농도 이온주입 공정을 수행하여 하부에 저농도 폴리실리콘층을 형성하는 단계 및 상기 폴리실리콘에 고농도 이온주입 공정을 수행하여 상부에 고농도 폴리실리콘층을 형성하는 단계를 포함하여, GIDL과 같은 누설전류를 감소시키는 것을 특징으로 한다.The forming of the storage electrode contact plug may include forming a storage electrode contact hole exposing the semiconductor substrate, embedding polysilicon in the storage electrode contact hole, and performing a low concentration ion implantation process on the polysilicon. Forming a low concentration polysilicon layer on the bottom and performing a high concentration ion implantation process on the polysilicon to form a high concentration polysilicon layer on the top, characterized in that to reduce the leakage current, such as GIDL.

나아가 상기 저장전극 콘택플러그를 형성하는 단계는, 상기 반도체 기판을 노출시키는 저장전극 콘택홀을 형성하는 단계, 상기 저장전극 콘택홀 하부에 폴리실리콘을 매립하는 단계, 상기 폴리실리콘에 저농도 이온주입 공정을 수행하여 저농도 폴리실리콘층을 형성하는 단계, 상기 저농도 폴리실리콘층 상부에 폴리실리콘을 매립하는 단계 및 상기 폴리실리콘에 고농도 이온주입 공정을 수행하여 상기 저농도 폴리실리콘층의 상부에 고농도 폴리실리콘층을 형성하는 단계를 포함할 수 있다.Further, the forming of the storage electrode contact plug may include forming a storage electrode contact hole exposing the semiconductor substrate, embedding polysilicon under the storage electrode contact hole, and performing a low concentration ion implantation process on the polysilicon. Forming a low concentration polysilicon layer, embedding polysilicon on the low concentration polysilicon layer, and performing a high concentration ion implantation process on the polysilicon to form a high concentration polysilicon layer on the low concentration polysilicon layer. It may include the step.

그리고 상기 비트라인 홀의 측벽에 산화막을 형성하는 단계는, 상기 저장전극 콘택플러그 측벽을 산화시키는 단계를 포함하며, 상기 저농도 폴리실리콘층의 산화막보다, 상기 고농도 폴리실리콘층의 산화막을 더 두껍게 형성하여, 비트라인 도전층의 에치백 공정시 폴리실리콘 층을 보호하는 것이 바람직하다.And forming an oxide film on the sidewalls of the bit line holes, oxidizing the storage electrode contact plug sidewalls, and forming an oxide film of the high concentration polysilicon layer thicker than the oxide film of the low concentration polysilicon layer. It is desirable to protect the polysilicon layer during the etchback process of the bitline conductive layer.

또한 상기 저장전극 콘택홀을 형성하는 단계는, 상기 저장전극 콘택홀을 비트라인과 교차하는 라인 타입으로 형성하여, 패터닝 마진을 확보하는 것을 특징으로 한다.The forming of the storage electrode contact hole may include forming the storage electrode contact hole in a line type crossing the bit line to secure a patterning margin.

아울러 상기 비트라인 도전층을 형성하는 단계 이후, 상기 비트라인 홀에서 상기 비트라인 도전층의 상부에 비트라인 하드마스크를 형성하여, 상기 비트라인 도전층을 보호하는 것이 바람직하다.In addition, after the forming of the bit line conductive layer, it is preferable to protect the bit line conductive layer by forming a bit line hard mask on the bit line conductive layer in the bit line hole.

나아가 상기 비트라인 도전층을 형성하는 단계는, 상기 비트라인 홀의 표면에 배리어 메탈층을 형성하는 단계 및 상기 배리어 메탈층이 형성된 상기 비트라인 홀에 도전층을 매립하는 단계를 포함하는 것을 특징으로 한다.Further, the forming of the bit line conductive layer may include forming a barrier metal layer on a surface of the bit line hole and filling a conductive layer in the bit line hole in which the barrier metal layer is formed. .

그리고 상기 비트라인 홀을 형성하는 단계 전, 상기 셀 영역의 반도체 기판에 매립형 게이트를 형성하는 단계를 더 포함하여, 비트라인의 기생 캐패시턴스를 감소시키는 것이 바람직하다.The method may further include forming a buried gate in the semiconductor substrate of the cell region before forming the bit line hole to reduce the parasitic capacitance of the bit line.

한편, 본 발명에 따르는 반도체 소자의 다른 실시예는, 반도체 기판에 형성되고 소자분리막에 의해 서로 절연되는 제 1 및 제 2 활성영역, 상기 제 1 활성영역에 형성되고, 상기 제 1 활성영역의 접합영역에 전기적으로 연결되는 저장전극 콘택플러그, 상기 제 2 활성영역에 형성되고, 상기 제 2 활성영역의 접합영역에 전기적으로 연결되는 비트라인 콘택플러그 및 상기 저장전극 콘택플러그 및 상기 비트라인 콘택플러그의 측벽에 형성되어, 상기 저장전극 콘택플러그를 상기 비트라인 콘택플러그로부터 절연시키며, 산화막을 포함하는 스페이서를 포함하는 것을 특징으로 한다.On the other hand, another embodiment of the semiconductor device according to the present invention, the first and second active regions formed in the semiconductor substrate and insulated from each other by the isolation layer, formed in the first active region, the junction of the first active region A storage electrode contact plug electrically connected to a region, a bit line contact plug formed in the second active region and electrically connected to a junction region of the second active region, and the storage electrode contact plug and the bit line contact plug. And a spacer formed on the sidewall to insulate the storage electrode contact plug from the bit line contact plug and include an oxide layer.

나아가 상기 스페이서는 산화막을 포함하고 질화막은 포함하지 않는 것이 바람직하고, 상기 스페이서는 상기 반도체 기판보다 얇은 두께를 가지는 것을 특징으로 한다. 또한 상기 저장전극 콘택플러그는 소자분리막 상부에 연장되는 것이 바람직하다.Further, the spacer may include an oxide film and no nitride film, and the spacer may have a thickness thinner than that of the semiconductor substrate. In addition, the storage electrode contact plug preferably extends over the device isolation layer.

그리고 본 발명에 따르는 반도체 소자의 형성방법의 다른 실시예는, 반도체 기판에 소자분리막에 의하여 서로 절연되는 제 1 활성영역 및 제 2 활성영역을 형성하는 단계, 상기 제 1 및 제 2 활성영역에 각각, 소자분리막에 의하여 서로 절연되는 제 1 및 제 2 접합영역을 형성하는 단계, 상기 제 1 및 제 2 활성영역 그리고 상기 소자분리막 상부에 절연막을 형성하는 단계, 상기 절연막을 식각하여, 상기 제 1 및 제 2 접합영역과 상기 소자분리막을 노출시키는 연속적인 라인 패턴의 제 1 트렌치를 형성하는 단계, 상기 제 1 트렌치를 매립하는 도전층을 형성하는 단계, 상기 도전층을 식각하여 상기 제 2 접합영역을 노출시키는 제 2 트렌치를 형성하면서, 연속적인 라인 패턴의 제 1 도전층을 분리된 섬 타입이며 상기 제 1 접합영역에 전기적으로 연결되는 저장전극 콘택플러그로 형성하는 단계, 상기 제 2 트렌치의 측벽에 스페이서를 형성하는 단계 및 상기 제 2 트렌치를 매립하는 비트라인 콘택플러그를 형성하여, 상기 스페이서가 상기 비트라인 콘택플러그와 상기 저장전극 콘택플러그를 분리시키도록 하는 단계를 포함하는 것을 특징으로 한다.Another embodiment of the method of forming a semiconductor device according to the present invention includes forming a first active region and a second active region insulated from each other by an isolation layer on a semiconductor substrate, respectively in the first and second active regions. Forming first and second junction regions insulated from each other by an isolation layer; forming an insulating layer on the first and second active regions and the isolation layer; etching the insulation layer to etch the first and second junction regions. Forming a first trench of a continuous line pattern exposing a second junction region and the device isolation layer, forming a conductive layer filling the first trench, etching the conductive layer to etch the second junction region A storage in which the first conductive layer in a continuous line pattern is a separate island type and electrically connected to the first junction region while forming a second trench that exposes Forming an electrode contact plug, forming a spacer on a sidewall of the second trench, and forming a bitline contact plug to fill the second trench, wherein the spacer is the bitline contact plug and the storage electrode contact plug. Characterized in that it comprises the step of separating.

나아가 상기 스페이서는 산화막을 포함하고 질화막은 포함하지 않는 것이 바람직하다.Furthermore, the spacer preferably includes an oxide film and no nitride film.

*본 발명의 반도체 소자 및 그 형성방법은 비트라인 스페이서를 산화막으로 형성함으로써 기생 캐패시턴스를 감소시키고, 저장전극 콘택이 라인 타입이므로 패터닝 마진을 확보할 수 있으며, 저장전극 콘택플러그를 농도가 다른 폴리실리콘으로 형성함으로써 누설전류를 감소시키는 효과를 제공한다.In the semiconductor device and the method of forming the same, the parasitic capacitance is reduced by forming the bit line spacer as an oxide film, and since the storage electrode contact is a line type, a patterning margin can be secured. Forming it provides an effect of reducing leakage current.

도 1은 본 발명에 따르는 반도체 소자의 평면도; 그리고,
도 2 내지 도 9는 본 발명에 따르는 반도체 소자의 형성방법을 도시한 단면도이다.
1 is a plan view of a semiconductor device according to the present invention; And,
2 to 9 are cross-sectional views showing a method of forming a semiconductor device according to the present invention.

이하 첨부된 도면을 참조하여 본 발명에 따른 반도체 소자 및 그 형성방법의 일실시예에 대해 상세히 설명하기로 한다.Hereinafter, an embodiment of a semiconductor device and a method for forming the same according to the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명에 따르는 반도체 소자의 평면도이다. 도 1을 참조하면, 반도체 기판(10)에는 활성영역(12)과 이를 정의하는 소자분리막(14)이 구비된다. 그리고 하나의 활성영역(12)에는 두 개의 게이트(40)가 교차하도록 게이트(40)가 가로 방향으로 형성되고, 하나의 활성영역(12)에 하나의 비트라인(30)이 교차하도록 비트라인(30)이 세로 방향으로 형성된다. 또한 게이트(40)와 평행한 방향을 따라, 인접한 게이트(40) 사이의 공간에 라인 타입 저장전극 콘택(20)이 구비된다.1 is a plan view of a semiconductor device according to the present invention. Referring to FIG. 1, the semiconductor substrate 10 includes an active region 12 and an isolation layer 14 defining the active region 12. In addition, the gate 40 is formed in the horizontal direction so that the two gates 40 intersect in one active region 12, and the bit line 30 intersects one bit line 30 in one active region 12. 30) is formed in the longitudinal direction. In addition, a line type storage electrode contact 20 is provided in a space between adjacent gates 40 along a direction parallel to the gate 40.

여기서 게이트(40)는 반도체 기판(10)의 하부에 매립된 매립형 게이트(buried gate)인 것이 바람직하다. 그리고 비트라인(30)은 다마신 공정에 의해 형성되며, 이 다마신 공정에서 저장전극 콘택(20)들이 서로 분리되는 것이 바람직하다. In this case, the gate 40 is preferably a buried gate embedded in the lower portion of the semiconductor substrate 10. The bit line 30 is formed by a damascene process, and the storage electrode contacts 20 are preferably separated from each other in this damascene process.

도 2 내지 도 9는 본 발명에 따르는 반도체 소자의 형성방법을 도시한 단면도로서, 도 2 내지 도 9의 (a)는 도 1의 A-A′선을 따른 단면도이며 (b)는 도 1의 B-B′선을 따른 단면도이다. 이하에서는 이들 도면을 참조하여 본 발명에 따르는 반도체 소자의 형성방법을 설명한다.2 to 9 are cross-sectional views illustrating a method of forming a semiconductor device according to the present invention, and FIGS. 2 to 9 (a) are cross-sectional views along the line AA ′ of FIG. 1, and (b) is a BB ′ of FIG. 1. Section along the line. Hereinafter, a method of forming a semiconductor device according to the present invention will be described with reference to these drawings.

도 2를 참조하면, 반도체 기판(10)에 활성영역(12)을 정의하는 소자분리막(14)을 형성한다. 이 공정은 반도체 기판(10)에 트렌치를 형성한 뒤 이 트렌치를 산화막과 같은 절연막으로 매립하여 소자분리막(14)을 형성하는 STI(Shallow Trench Isolation) 공정을 이용하는 것이 바람직하다. 이 때 소자분리막(14)은 산화막을 포함하는 것이 바람직하고, 기판(10)과 소자분리막(14) 사이 경계면에도 산화막이나 질화막을 포함하는 라이너 막(18; liner layer)을 추가적으로 형성할 수 있다.Referring to FIG. 2, an isolation layer 14 defining an active region 12 is formed in the semiconductor substrate 10. In this step, it is preferable to use an STI (Shallow Trench Isolation) process in which a trench is formed in the semiconductor substrate 10 and the trench is embedded with an insulating film such as an oxide film to form the device isolation film 14. In this case, the device isolation layer 14 preferably includes an oxide film, and a liner layer 18 including an oxide film or a nitride film may be additionally formed on the interface between the substrate 10 and the device isolation film 14.

그리고 반도체 기판(10)에 매립형 게이트(40)를 형성한다. 이 공정은, 먼저 반도체 기판(10)의 활성영역(12) 및 소자분리막(14)에 리세스 영역을 정의하는 하드마스크(미도시)를 형성한 후 이 하드마스크로 활성영역(12) 및 소자분리막(14)을 식각하여 소정 깊이의 리세스(42)를 형성한다. 그리고 이 리세스(42)의 하부에 게이트 전극(44) 물질을 매립하고, 그 상부에는 캐핑막(46; capping layer)을 매립하여 게이트 전극(44)을 절연시킨다. 이 때 게이트 전극(44)은 텅스텐(W), 티타늄(Ti), 티타늄 질화막(TiN)과 같은 금속이나 폴리실리콘을 포함할 수 있고, 캐핑막(46)은 질화막이나 산화막(Oxide)을 포함하는 것이 바람직하다. 이와 같이 매립형 게이트를 형성할 경우 비트라인 게이트 사이에 발생하는 기생 캐패시턴스를 효과적으로 감소시킬 수 있다.The buried gate 40 is formed on the semiconductor substrate 10. This process is performed by first forming a hard mask (not shown) defining a recessed region in the active region 12 and the device isolation layer 14 of the semiconductor substrate 10, and then using the hard mask to form the active region 12 and the device. The separator 14 is etched to form a recess 42 having a predetermined depth. Subsequently, a gate electrode 44 material is buried under the recess 42, and a capping layer 46 is buried therein to insulate the gate electrode 44. In this case, the gate electrode 44 may include a metal such as tungsten (W), titanium (Ti), or titanium nitride (TiN) or polysilicon, and the capping film 46 may include a nitride film or an oxide film (Oxide). It is preferable. Thus, when the buried gate is formed, parasitic capacitance generated between the bit line gates can be effectively reduced.

이어서 하드마스크(미도시)를 제거한 후 하드마스크가 제거된 공간에 랜딩 플러그(16; Landing plug)를 형성하며, 랜딩 플러그(16)는 폴리실리콘(polysilicon)과 같은 도전 물질을 포함할 수 있다. 이와 같이 매립형 게이트(40) 및 랜딩 플러그(16)가 형성된 반도체 기판(10)의 상부에 층간절연막(22; InterLayer Dielectric)을 형성하며, 이 층간절연막(22)은 산화막을 포함하는 것이 바람직하다.Subsequently, after removing the hard mask (not shown), a landing plug 16 is formed in the space where the hard mask is removed, and the landing plug 16 may include a conductive material such as polysilicon. In this way, an interlayer dielectric layer 22 (InterLayer Dielectric) is formed on the semiconductor substrate 10 on which the buried gate 40 and the landing plug 16 are formed, and the interlayer dielectric layer 22 preferably includes an oxide layer.

도 3의 (a)에 도시된 바와 같이 층간절연막(22)을 식각하여 랜딩 플러그(16)의 상부를 노출시키는 저장전극 콘택홀(24; Storage Node contact hole)을 형성한다. 이 저장전극 콘택홀(24)은 도 3의 (b)에 도시된 바와 같이 게이트(40) 방향으로 연장된 라인 타입으로 형성되며, 이는 도 1에 더 명확하게 도시되어 있다. 이 결과 종래의 홀 타입 저장전극 콘택홀에 비하여 오버레이 마진이 향상되고, 하부 랜딩플러그(16)와 콘택이 발생하지 않는 문제도 발생하지 않게 된다.As shown in FIG. 3A, the interlayer insulating layer 22 is etched to form a storage node contact hole 24 exposing an upper portion of the landing plug 16. The storage electrode contact hole 24 is formed in a line type extending in the direction of the gate 40 as shown in FIG. 3B, which is more clearly shown in FIG. 1. As a result, the overlay margin is improved as compared with the conventional hole type storage electrode contact hole, and the problem that the contact with the lower landing plug 16 does not occur does not occur.

도 4에 도시된 바와 같이 저장전극 콘택홀(24)을 매립하는 저장전극 콘택플러그(26; Storage Node contact plug)를 형성한다. 저장전극 콘택플러그(26)는 폴리실리콘을 포함하며, 균일한 물질의 폴리실리콘으로 형성될 수도 있다. 그러나 도 4와 같이 저장전극 콘택홀(24)의 하부에 형성된 저농도 폴리실리콘(26b)과, 저장전극 콘택홀(24)의 상부에 형성된 고농도 폴리실리콘(26a)를 포함하는 것이 바람직하다. 이 때 고농도 혹은 저농도의 농도란 이온이 주입된 농도를 지칭한다.As illustrated in FIG. 4, a storage node contact plug 26 filling the storage electrode contact hole 24 is formed. The storage electrode contact plug 26 may include polysilicon and may be formed of polysilicon of a uniform material. However, as shown in FIG. 4, it is preferable to include the low concentration polysilicon 26b formed under the storage electrode contact hole 24 and the high concentration polysilicon 26a formed on the storage electrode contact hole 24. At this time, the concentration of high or low concentration refers to the concentration implanted with ions.

이 때 농도가 다른 폴리실리콘(26a, 26b)을 형성하는 방법은 두 가지 방법이 있다. (i) 먼저 저장전극 콘택홀(24)에 폴리실리콘층을 매립한 후 저농도 이온주입 공정을 수행하여 폴리실리콘 전체를 저농도 폴리실리콘층으로 형성한 뒤, 고농도 이온주입 공정을 수행하여 저농도 폴리실리콘층의 상부를 고농도 폴리실리콘층으로 형성하는 방법이 있다. 그리고 (ii) 저장전극 콘택홀(24)의 하부에만 폴리실리콘층을 매립한 후 저농도 이온주입을 하여 저농도 폴리실리콘층(26b)을 먼저 형성하고, 그 상부에 폴리실리콘층을 매립한 후 고농도 이온주입을 하여 콘택홀(24) 상부에 고농도 폴리실리콘층(26a)을 형성하는 방법이 있다.At this time, there are two methods for forming the polysilicon 26a, 26b having different concentrations. (i) first embedding the polysilicon layer in the storage electrode contact hole 24 and then performing a low concentration ion implantation process to form the whole polysilicon as a low concentration polysilicon layer, and then performing a high concentration ion implantation process to perform a low concentration polysilicon layer There is a method of forming the upper portion of the highly concentrated polysilicon layer. And (ii) embedding the polysilicon layer only in the lower portion of the storage electrode contact hole 24 and then implanting low-concentration ions to form the low-concentration polysilicon layer 26b first, and then embedding the polysilicon layer on the upper portion and then high-concentration ions. There is a method of forming a high concentration polysilicon layer 26a on the contact hole 24 by implantation.

이와 같이 저장전극 콘택플러그(26)를 농도가 다른 폴리실리콘으로 형성할 경우, 접합영역(Junction region)과 인접한 저장전극 콘택플러그(26)의 하부(저농도 폴리실리콘층)의 이온 농도가 낮기 때문에, GIDL(Gate Induced Drain Leakage)과 같은 누설전류가 감소되는 효과를 얻을 수 있다. 또한 후술할 바와 같이 비트라인 홀에 대한 산화 공정시 산화막 두께를 다르게 형성할 수 있어서 비트라인 도전층 에치백 공정시 저장전극 콘택플러그(26)를 보호하는 효과를 제공할 수 있다.When the storage electrode contact plug 26 is formed of polysilicon having different concentrations as described above, since the ion concentration of the lower portion (low concentration polysilicon layer) of the storage electrode contact plug 26 adjacent to the junction region is low, The effect of reducing leakage current such as GIDL (Gate Induced Drain Leakage) can be obtained. In addition, as described below, the oxide film thickness may be differently formed during the oxidation process of the bit line hole, thereby providing the effect of protecting the storage electrode contact plug 26 during the bit line conductive layer etch back process.

도 5를 참조하면, 저장전극 콘택플러그(26) 및 층간절연막(22)의 상부에 질화막과 같은 재질의 식각 마스크 패턴(39)을 형성하고, 이를 마스크로 저장전극 콘택플러그(26) 및 층간절연막(22)을 식각하여 비트라인 홀(32; bitline hole)을 형성한다. 도 5의 (b)에 도시된 바와 같이 비트라인 홀(32)은 랜딩플러그(16) 또는 소자분리막(14)을 노출시키도록 형성된다. 이 비트라인 홀(32)은 비트라인을 다마신 공정으로 형성하기 위한 것이며, 동시에 라인 타입으로 형성된 저장전극 콘택플러그(26)를 분리하여 한 활성영역(12)에 두 개의 저장전극 콘택플러그(26)가 형성되도록 하기 위한 구성이다(도 1 참조).Referring to FIG. 5, an etching mask pattern 39 made of a material such as a nitride film is formed on the storage electrode contact plug 26 and the interlayer insulating layer 22, and the storage electrode contact plug 26 and the interlayer insulating layer are formed using the mask. The 22 is etched to form a bitline hole 32. As shown in FIG. 5B, the bit line hole 32 is formed to expose the landing plug 16 or the device isolation layer 14. The bit line hole 32 is for forming a bit line by a damascene process, and at the same time, two storage electrode contact plugs 26 are formed in one active region 12 by separating the storage electrode contact plugs 26 formed in a line type. ) Is formed (see FIG. 1).

한편 도 5의 (b)에서 랜딩플러그(16)를 노출시키는 비트라인 홀(32)을 형성하는 식각공정에서, 폴리실리콘 재질인 저장전극 콘택플러그(26)가 충분히 식각되지 않고 랜딩 플러그(16) 상부에 잔류할 수 있다. 이 경우 비트라인 홀(32) 주위에 대한 산화(Oxidation) 공정을 실시하면 잔류한 폴리실리콘이 SiO2로 산화되면서 잔류한 폴리실리콘을 제거하고, 저장전극 콘택플러그(26)는 모두 서로 분리될 수 있게 된다.Meanwhile, in the etching process of forming the bit line hole 32 exposing the landing plug 16 in FIG. 5B, the storage electrode contact plug 26 made of polysilicon is not sufficiently etched and the landing plug 16 is not etched. May remain on top. In this case, when the oxidation process is performed around the bit line hole 32, the remaining polysilicon is oxidized to SiO 2 to remove the remaining polysilicon, and all of the storage electrode contact plugs 26 may be separated from each other. Will be.

도 6에 도시된 바와 같이, 비트라인 홀(32)에 대한 산화(Oxidation) 공정을 실시한다. 이 산화 공정은 건식산화(dry oxidation) 또는 라디칼 산화(radical oxidation) 공정을 포함할 수 있으며, 건식산화 공정을 수행할 경우 도 6의 (b)에 도시된 바와 같이 상하부에서 두께가 다른 산화막(34)을 형성할 수 있다. 이는 이온 농도가 높은 폴리실리콘(26a)에서 산화가 더 용이하게 진행되기 때문이며, 도 6의 (b)에 도시된 바와 같이 고농도 폴리실리콘(26a) 측면에 더 두꺼운 산화막(34)이 형성된다.As shown in FIG. 6, an oxidation process is performed on the bit line holes 32. The oxidation process may include a dry oxidation or a radical oxidation process, and when the dry oxidation process is performed, an oxide film 34 having a different thickness from the upper and lower portions as shown in FIG. ) Can be formed. This is because the oxidation proceeds more easily in the polysilicon 26a having a high ion concentration, and as shown in FIG. 6B, a thicker oxide film 34 is formed on the side of the high concentration polysilicon 26a.

이 산화 공정에 의해 형성된 산화막(34)은 비트라인(30; 도 9 참조)과 저장전극 콘택플러그(26)를 서로 절연시키는 역할, 인접한 두 저장전극 콘택플러그(26)를 서로 절연시키는 역할, 저장전극 콘택플러그(26)와 랜딩플러그(16)를 절연시키는 역할을 할 수 있다. 그리고 종래 비트라인 측면에 스페이서로 형성되던 질화막과 같이 비트라인의 측면을 보호하는 역할도 할 수 있으며, 이 스페이서로서의 산화막(34)은 질화막에 비하여 막질이 좋기 때문에 비트라인의 기생 캐패시턴스를 감소시키는 효과를 제공한다.The oxide film 34 formed by this oxidation process insulates the bit lines 30 (see FIG. 9) and the storage electrode contact plugs 26 from each other, insulates the two adjacent storage electrode contact plugs 26 from each other, and stores them. It may serve to insulate the electrode contact plug 26 and the landing plug 16. In addition, the nitride film, which is formed as a spacer on the side of the bit line, may serve to protect the side of the bit line, and the oxide layer 34 as the spacer has better film quality than the nitride layer, thereby reducing the parasitic capacitance of the bit line. To provide.

도 7을 참조하면, 비트라인을 형성하기에 앞서 비트라인 홀(32) 하부의 산화막(34)을 에치백(etch back) 공정으로 제거하여, 랜딩 플러그(16)를 노출시킨다.Referring to FIG. 7, before forming the bit line, the oxide film 34 under the bit line hole 32 is removed by an etch back process to expose the landing plug 16.

도 8에 도시된 바와 같이, 비트라인 홀(32) 내부에 배리어 메탈층(36; barrier metal layer)과 비트라인 도전층(37)을 형성한다. 배리어 메탈층(36)은 티타늄(Ti)과 티타늄 질화막(TiN)이 적층된 구조를 포함하고, 비트라인 도전층(37)은 텅스텐(W)을 포함하는 것이 바람직하다. 이 비트라인 도전층(37)을 형성하는 공정에서, 비트라인 도전층(27)이 비트라인 홀(32)을 다 채우도록 증착한 후 에치백 공정으로 제거하여 비트라인 홀(32)의 하부에만 비트라인 도전층(27)이 남도록 한다. 이 때 산화막(34)이 두껍게 형성된 고농도 폴리실리콘층(26a)이 상부에 존재하기 때문에, 비트라인 도전층(27)의 상부를 제거하는 에치백 공정에서 저장전극 콘택플러그(26)가 함께 식각되지 않는다. 즉 산화막(34)이 저장전극 콘택플러그(26) 측면을 보호하는 역할을 하게 된다.As shown in FIG. 8, a barrier metal layer 36 and a bit line conductive layer 37 are formed in the bit line hole 32. The barrier metal layer 36 includes a structure in which titanium (Ti) and a titanium nitride film (TiN) are stacked, and the bit line conductive layer 37 includes tungsten (W). In the process of forming the bit line conductive layer 37, the bit line conductive layer 27 is deposited to fill the bit line hole 32, and then removed by an etch back process to remove only the bit line hole 32. The bit line conductive layer 27 remains. At this time, since the high concentration polysilicon layer 26a having the thick oxide layer 34 is present on the upper portion, the storage electrode contact plug 26 is not etched together in the etch back process of removing the upper portion of the bit line conductive layer 27. Do not. That is, the oxide film 34 serves to protect the side of the storage electrode contact plug 26.

도 9를 참조하면, 비트라인 홀(32)에서 비트라인 도전층(27)의 상부에 비트라인 하드마스크(38)를 형성하여 비트라인 도전층(27)의 상부를 보호하며, 이 비트라인 하드마스크(38)는 질화막을 포함하는 것이 바람직하다. 이러한 방법에 의해 제조된 본 발명에 따르는 반도체 소자는, 비트라인 홀(32)의 측벽에 산화막(34)이 스페이서와 같이 형성된 구조가 된다.Referring to FIG. 9, a bit line hard mask 38 is formed on the bit line conductive layer 27 in the bit line hole 32 to protect the top of the bit line conductive layer 27, and the bit line hard The mask 38 preferably includes a nitride film. The semiconductor device according to the present invention manufactured by such a method has a structure in which an oxide film 34 is formed like a spacer on the sidewall of the bit line hole 32.

이후, 도시되지 않았으나, 비트라인(30)에 의해 분리된 저장전극 콘택플러그(26) 상부에 캐패시터를 형성하고, 금속배선도 형성함으로써 반도체 소자를 형성한다.Subsequently, although not shown, a capacitor is formed on the storage electrode contact plug 26 separated by the bit line 30 and a metal wiring is formed to form a semiconductor device.

이와 같은 방법으로 형성된 본 발명의 반도체 소자는 비트라인 스페이서를 산화막으로 형성함으로써 기생 캐패시턴스를 감소시키고, 저장전극 콘택이 라인 타입이므로 패터닝 마진을 확보할 수 있으며, 저장전극 콘택플러그를 농도가 다른 폴리실리콘으로 형성함으로써 누설전류를 감소시키는 효과를 제공할 수 있다.In the semiconductor device of the present invention formed by the above method, the parasitic capacitance is reduced by forming the bit line spacers as the oxide film, and since the storage electrode contact is a line type, a patterning margin can be secured. By forming it, it is possible to provide the effect of reducing the leakage current.

본 발명은 기재된 실시예에 한정하는 것이 아니고, 본 발명의 사상 및 범위를 벗어나지 않는 한 다양하게 수정 및 변형을 할 수 있음은 당업자에게 자명하다고 할 수 있는 바, 그러한 변형예 또는 수정예들은 본 발명의 특허청구범위에 속하는 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit and scope of the invention as defined by the appended claims. Of the present invention.

10 : 기판 12 : 활성영역
14 : 소자분리막 16 : 랜딩 플러그
18 : 라이너 막 20 : 저장전극 콘택
22 : 층간절연막 24 : 저장전극 콘택홀
26 : 저장전극 콘택플러그 30 : 비트라인
32 : 비트라인 홀 34 : 산화막
26 : 배리어 메탈 37 : 비트라인 도전층
38 : 하드마스크 39 : 식각마스크
40 : 매립형 게이트 42 : 리세스
44 : 게이트 전극 46 : 캐핑막
10 substrate 12 active region
14 device isolation layer 16 landing plug
18: liner film 20: storage electrode contact
22: interlayer insulating film 24: storage electrode contact hole
26: storage electrode contact plug 30: bit line
32: bit line hole 34: oxide film
26 barrier metal 37 bit line conductive layer
38: hard mask 39: etching mask
40: buried gate 42: recess
44 gate electrode 46 capping film

Claims (6)

반도체 기판에 형성되고 소자분리막에 의해 서로 절연되는 제 1 및 제 2 활성영역;
상기 제 1 활성영역에 형성되고, 상기 제 1 활성영역의 접합영역에 전기적으로 연결되는 저장전극 콘택플러그;
상기 제 2 활성영역에 형성되고, 상기 제 2 활성영역의 접합영역에 전기적으로 연결되는 비트라인 콘택플러그; 및
상기 저장전극 콘택플러그 및 상기 비트라인 콘택플러그의 측벽에 형성되어, 상기 저장전극 콘택플러그를 상기 비트라인 콘택플러그로부터 절연시키며, 산화막을 포함하는 스페이서
를 포함하는 것을 특징으로 하는 반도체 소자.
First and second active regions formed on the semiconductor substrate and insulated from each other by an isolation layer;
A storage electrode contact plug formed in the first active region and electrically connected to the junction region of the first active region;
A bit line contact plug formed in the second active region and electrically connected to a junction region of the second active region; And
A spacer formed on sidewalls of the storage electrode contact plug and the bit line contact plug to insulate the storage electrode contact plug from the bit line contact plug and include an oxide layer
A semiconductor device comprising a.
청구항 1에 있어서,
상기 스페이서는 산화막을 포함하고 질화막은 포함하지 않는 것을 특징으로 하는 반도체 소자.
The method according to claim 1,
And the spacer includes an oxide film and no nitride film.
청구항 1에 있어서,
상기 스페이서는 상기 반도체 기판보다 얇은 두께를 가지는 것을 특징으로 하는 반도체 소자.
The method according to claim 1,
And the spacer has a thickness thinner than that of the semiconductor substrate.
청구항 1에 있어서,
상기 저장전극 콘택플러그는 소자분리막 상부에 연장되는 것을 특징으로 하는 반도체 소자.
The method according to claim 1,
The storage electrode contact plug extends over the device isolation layer.
반도체 기판에 소자분리막에 의하여 서로 절연되는 제 1 활성영역 및 제 2 활성영역을 형성하는 단계;
상기 제 1 및 제 2 활성영역에 각각, 소자분리막에 의하여 서로 절연되는 제 1 및 제 2 접합영역을 형성하는 단계;
상기 제 1 및 제 2 활성영역 그리고 상기 소자분리막 상부에 절연막을 형성하는 단계;
상기 절연막을 식각하여, 상기 제 1 및 제 2 접합영역과 상기 소자분리막을 노출시키는 연속적인 라인 패턴의 제 1 트렌치를 형성하는 단계;
상기 제 1 트렌치를 매립하는 도전층을 형성하는 단계;
상기 도전층을 식각하여 상기 제 2 접합영역을 노출시키는 제 2 트렌치를 형성하면서, 연속적인 라인 패턴의 제 1 도전층을 분리된 섬 타입이며 상기 제 1 접합영역에 전기적으로 연결되는 저장전극 콘택플러그로 형성하는 단계;
상기 제 2 트렌치의 측벽에 스페이서를 형성하는 단계; 및
상기 제 2 트렌치를 매립하는 비트라인 콘택플러그를 형성하여, 상기 스페이서가 상기 비트라인 콘택플러그와 상기 저장전극 콘택플러그를 분리시키도록 하는 단계
를 포함하는 것을 특징으로 하는 반도체 소자의 형성방법.
Forming a first active region and a second active region insulated from each other by an isolation layer in the semiconductor substrate;
Forming first and second junction regions in the first and second active regions, respectively, insulated from each other by an isolation layer;
Forming an insulating layer on the first and second active regions and the device isolation layer;
Etching the insulating layer to form a first trench of a continuous line pattern exposing the first and second junction regions and the device isolation layer;
Forming a conductive layer filling the first trench;
A storage electrode contact plug for etching the conductive layer to form a second trench exposing the second junction region, wherein the first conductive layer in a continuous line pattern is a separate island type and electrically connected to the first junction region. Forming to;
Forming spacers on sidewalls of the second trenches; And
Forming a bit line contact plug to fill the second trench so that the spacer separates the bit line contact plug from the storage electrode contact plug.
Forming method of a semiconductor device comprising a.
청구항 5에 있어서,
상기 스페이서는 산화막을 포함하고 질화막은 포함하지 않는 것을 특징으로 하는 반도체 소자의 형성방법.
The method according to claim 5,
And the spacer comprises an oxide film and no nitride film.
KR1020120038578A 2012-04-13 2012-04-13 Semiconductor device and method for fabricating the same KR101213803B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120038578A KR101213803B1 (en) 2012-04-13 2012-04-13 Semiconductor device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120038578A KR101213803B1 (en) 2012-04-13 2012-04-13 Semiconductor device and method for fabricating the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020100068371A Division KR20120007708A (en) 2010-07-15 2010-07-15 Semiconductor device and method for fabricating the same

Publications (2)

Publication Number Publication Date
KR20120042817A true KR20120042817A (en) 2012-05-03
KR101213803B1 KR101213803B1 (en) 2012-12-18

Family

ID=46263376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120038578A KR101213803B1 (en) 2012-04-13 2012-04-13 Semiconductor device and method for fabricating the same

Country Status (1)

Country Link
KR (1) KR101213803B1 (en)

Also Published As

Publication number Publication date
KR101213803B1 (en) 2012-12-18

Similar Documents

Publication Publication Date Title
US8865545B2 (en) Semiconductor device and method for fabricating the same
US9287395B2 (en) Semiconductor device and a bit line and the whole of a bit line contact plug having a vertically uniform profile
US8048737B2 (en) Semiconductor device and method of fabricating the same
US8716774B2 (en) Semiconductor device having a buried gate type MOS transistor and method of manufacturing same
KR101194890B1 (en) Semiconductor device and method for forming the same
US8558306B2 (en) Semiconductor device and method of manufacturing the same
US7491603B2 (en) Transistors of semiconductor device having channel region in a channel-portion hole and methods of forming the same
KR101888964B1 (en) Semiconductor device with damascene bitline and method for manufacturing the same
KR101087779B1 (en) Semiconductor device and method of fabricating the same
US20110070716A1 (en) Manufacturing method of capacitor in semiconductor device
KR101935007B1 (en) Semiconductor device and method for manufacturing the same
KR20120086637A (en) Semiconductor device and method for manufacturing the same
US8217449B2 (en) Semiconductor device and method for forming the same
KR20100138203A (en) Method for fabricating semiconductor device
KR20110024494A (en) Method for manufacturing semiconductor device using dual storage node contact hole
KR101213803B1 (en) Semiconductor device and method for fabricating the same
KR101253452B1 (en) Semiconductor device and method for fabricating the same
KR101120175B1 (en) Semiconductor device and method of fabricating the same
KR20060108432A (en) Dram device and methodp of forming the same
US20240324176A1 (en) Memory device and manufacturing method thereof
KR20160008375A (en) Semiconductor having vertical channel
KR20110079959A (en) Semiconductor device and method for forming the same
KR20090098289A (en) Vertical semiconductor and method for manufacturing the same

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151120

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161125

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171124

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181126

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20191125

Year of fee payment: 8