KR20080020168A - Array substrate and display panel having the same - Google Patents
Array substrate and display panel having the same Download PDFInfo
- Publication number
- KR20080020168A KR20080020168A KR1020060083261A KR20060083261A KR20080020168A KR 20080020168 A KR20080020168 A KR 20080020168A KR 1020060083261 A KR1020060083261 A KR 1020060083261A KR 20060083261 A KR20060083261 A KR 20060083261A KR 20080020168 A KR20080020168 A KR 20080020168A
- Authority
- KR
- South Korea
- Prior art keywords
- array substrate
- pad
- antistatic
- display panel
- ground
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/22—Antistatic materials or arrangements
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
Description
도 1은 본 발명의 제1 실시예에 따른 표시패널을 나타낸 사시도이다.1 is a perspective view illustrating a display panel according to a first exemplary embodiment of the present invention.
도 2는 도 1의 어레이 기판을 나타낸 평면도이다.FIG. 2 is a plan view illustrating the array substrate of FIG. 1. FIG.
도 3은 본 발명의 제2 실시예에 따른 표시패널 중 어레이 기판의 일부를 확대하여 나타낸 평면도이다.3 is an enlarged plan view of a portion of an array substrate in a display panel according to a second exemplary embodiment of the present invention.
도 4는 본 발명의 제3 실시예에 따른 표시패널 중 어레이 기판을 나타낸 평면도이다.4 is a plan view illustrating an array substrate in a display panel according to a third exemplary embodiment of the present invention.
도 5는 도 4에 도시된 A부분의 어레이 기판 및 대향기판을 확대하여 나타낸 평면도이다.FIG. 5 is an enlarged plan view of an array substrate and an opposing substrate of part A illustrated in FIG. 4.
도 6은 도 4에 도시된 절단선 Ⅰ-Ⅰ´에 따라 절단된 어레이 기판 및 대향기판의 일부를 나타낸 단면도이다.FIG. 6 is a cross-sectional view illustrating a portion of an array substrate and a counter substrate which are cut along the cutting line I ′ I ′ illustrated in FIG. 4.
<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>
100 : 어레이 기판 120 : 패드부100: array substrate 120: pad portion
122 : 제1 접속 패드부 124 : 제2 접속 패드부122: first connection pad portion 124: second connection pad portion
122a : 제1 그라운드 패드 124a : 제2 그라운드 패드122a:
130a : 더미 금속패턴 130b : 더미배선130a: dummy metal pattern 130b: dummy wiring
130,131 : 제1 정전기 방지부 200 : 대향기판130,131: first antistatic portion 200: counter substrate
230 : 제2 정전기 방지부 230: second static electricity prevention unit
본 발명은 어레이 기판 및 이를 갖는 표시패널에 관한 것으로, 보다 상세하게는 정전기에 의한 불량을 제거하기 위한 어레이 기판 및 이를 갖는 표시패널에 관한 것이다.The present invention relates to an array substrate and a display panel having the same, and more particularly, to an array substrate for removing defects caused by static electricity and a display panel having the same.
일반적으로 액정표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 액정표시패널 및 상기 액정표시패널을 구동시키는 구동칩을 포함한다.In general, a liquid crystal display device includes a liquid crystal display panel for displaying an image by using the light transmittance of the liquid crystal, and a driving chip for driving the liquid crystal display panel.
상기 액정표시패널은 복수의 스위칭 소자들이 형성된 어레이 기판과, 상기 어레이 기판에 대향하며 컬러필터 및 공통전극이 형성된 컬러필터 기판과, 상기 어레이 기판과 컬러필터 기판 사이에 개재된 액정층을 포함한다.The liquid crystal display panel includes an array substrate on which a plurality of switching elements are formed, a color filter substrate facing the array substrate and on which a color filter and a common electrode are formed, and a liquid crystal layer interposed between the array substrate and the color filter substrate.
상기 어레이 기판은 복수의 게이트 배선들, 복수의 데이터 배선들 및 상기 게이트 배선들과 데이터 배선들에 의해 정의되는 영역 내에 형성된 화소부들을 포함한다. 상기 화소부들에는 상기 게이트 배선들과 데이터 배선들에 각각 연결된 박막트랜지스터들 및 화소전극들이 형성된다. The array substrate includes a plurality of gate lines, a plurality of data lines, and pixel portions formed in an area defined by the gate lines and data lines. Thin film transistors and pixel electrodes connected to the gate lines and the data lines are formed in the pixel units, respectively.
상기 컬러필터 기판은 블랙 매트릭스, 컬러필터 및 공통전극을 포함한다. 상기 컬러필터 기판의 공통전극으로 공통전압을 인가하기 위해, 상기 어레이 기판에는 도전성 물질에 의한 복수개의 쇼트 포인트(short point)가 형성된다. 상기 쇼트 포인트는 상기 어레이 기판과 상기 컬러필터 기판의 공통전극을 전기적으로 연결하여, 상기 어레이 기판에 입력되는 공통전압을 상기 공통전극으로 인가한다.The color filter substrate includes a black matrix, a color filter, and a common electrode. In order to apply a common voltage to the common electrode of the color filter substrate, a plurality of short points made of a conductive material are formed on the array substrate. The short point electrically connects the common electrode of the array substrate and the color filter substrate to apply a common voltage input to the array substrate to the common electrode.
한편, ASG(Amorphous Silicon Gate), COG(Chip On Glass) 등의 집적도가 높은 새로운 기술 적용으로 인해, 상기 어레이 기판의 외곽에는 상기 쇼트 포인트를 비롯한 금속 패턴들이 다수 형성된다. 이에 따라, 상기 표시패널 제조 과정에서 발생하는 정전기가 외부로부터 상기 금속 패턴들을 따라 유입되어, 상기 구동칩 또는 상기 스위칭 소자를 손상시키는 문제점이 발생된다.On the other hand, due to the application of a new high integration technology, such as ASG (Amorphous Silicon Gate), Chip On Glass (COG), a large number of metal patterns including the short point is formed on the outside of the array substrate. Accordingly, the static electricity generated in the display panel manufacturing process is introduced along the metal patterns from the outside, thereby causing a problem of damaging the driving chip or the switching element.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 정전기에 의한 불량을 제어하기 위한 어레이 기판을 제공하는 것이다.Accordingly, the technical problem of the present invention is to solve such a conventional problem, and an object of the present invention is to provide an array substrate for controlling defects caused by static electricity.
또한, 본 발명의 다른 목적은 상술한 어레이 기판을 갖는 표시패널을 제공하는 것이다.Another object of the present invention is to provide a display panel having the above-described array substrate.
상기한 본 발명의 목적을 실현하기 위하여 일실시예에 따른 어레이 기판은 베이스 기판, 패드부 및 정전기 방지부를 포함한다. 상기 베이스 기판은 복수의 화소부들이 형성된 표시영역과 상기 표시영역을 둘러싸는 주변영역으로 이루어진다. 상기 패드부는 상기 주변영역에 형성되고, 외부로부터 구동신호가 전송되는 구동 패드 및 그라운드 신호가 전송되는 그라운드 패드를 갖는다. 상기 정전기 방지부는 상기 주변영역에 형성되며, 상기 그라운드 패드와 전기적으로 연결되어 정전기를 외부로 방출시킨다.In order to realize the above object of the present invention, an array substrate includes a base substrate, a pad portion, and an antistatic portion. The base substrate includes a display area in which a plurality of pixel parts are formed and a peripheral area surrounding the display area. The pad part is formed in the peripheral area, and has a driving pad to which a driving signal is transmitted from the outside and a ground pad to which a ground signal is transmitted. The antistatic portion is formed in the peripheral area and is electrically connected to the ground pad to discharge static electricity to the outside.
이때, 상기 정전기 방지부는 상기 주변영역에 형성된 더미 금속패턴 및 상기 더미 금속패턴과 상기 그라운드 패드를 연결시키는 더미배선을 포함하는 것이 바람직하고, 상기 표시영역의 외곽을 감싸도록 상기 주변영역에 형성된 것이 바람직하다.In this case, the antistatic portion preferably includes a dummy metal pattern formed in the peripheral area and a dummy wiring connecting the dummy metal pattern and the ground pad, and is preferably formed in the peripheral area to surround the display area. Do.
또한, 상기한 본 발명의 다른 목적을 실현하기 위하여 일실시예에 따른 표시패널은 표시영역과 상기 표시영역을 둘러싸는 주변영역으로 이루어지고, 어레이 기판, 대향기판 및 액정층을 포함한다. 상기 어레이 기판은 상기 주변영역에 형성되고 그라운드 패드를 갖는 패드부 및 상기 주변영역에 형성되고 상기 그라운드 패드와 전기적으로 연결된 제1 정전기 방지부를 갖는다. 상기 대향기판은 상기 어레이 기판과 대향하고, 상기 액정층은 상기 어레이 기판과 상기 대향기판 사이에 개재된다.In addition, in order to realize the above object of the present invention, the display panel according to the exemplary embodiment includes a display area and a peripheral area surrounding the display area, and includes an array substrate, an opposite substrate, and a liquid crystal layer. The array substrate has a pad portion formed in the peripheral region and having a ground pad, and a first antistatic portion formed in the peripheral region and electrically connected to the ground pad. The opposing substrate faces the array substrate, and the liquid crystal layer is interposed between the array substrate and the opposing substrate.
상기 제1 정전기 방지부는 상기 표시영역의 외곽을 감싸도록 상기 주변영역에 형성되고, 상기 대향기판은 상기 제1 정전기 방지부와 전기적으로 연결되는 제2 정전기 방지부를 더 포함하는 것이 바람직하다.The first antistatic unit may be formed in the peripheral area to surround the display area, and the counter substrate may further include a second antistatic unit electrically connected to the first antistatic unit.
이러한 어레이 기판 및 이를 갖는 표시패널에 의하면, 표시영역 외곽에 정전기 방지부를 형성하여 외부로 정전기를 유도함으로써, 정전기에 의한 불량을 제거할 수 있다.According to such an array substrate and a display panel having the same, an electrostatic prevention part is formed outside the display area to induce static electricity to the outside, thereby eliminating defects caused by static electricity.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.Hereinafter, with reference to the accompanying drawings, it will be described in detail the present invention.
<표시패널의 제1 실시예><First Embodiment of Display Panel>
도 1은 본 발명의 제1 실시예에 따른 표시패널을 나타낸 사시도이다.1 is a perspective view illustrating a display panel according to a first exemplary embodiment of the present invention.
도 1을 참조하면, 표시패널(600)은 어레이 기판(100), 대향기판(200) 및 어레이 기판(100)과 대향기판(200) 사이에 개재된 액정층(미도시)을 포함한다.Referring to FIG. 1, the
어레이 기판(100)은 스위칭 소자인 박막트랜지스터(Thin Film Transistor : 이하 TFT)가 매트릭스 형태로 형성된 기판이다. 상기 TFT들의 소스 단자 및 게이트 단자에는 각각 데이터 배선 및 게이트 배선이 연결되고, 드레인 단자에는 투명한 도전성 재질로 이루어진 화소전극이 연결된다.The
대향기판(200)은 어레이 기판(100)과 대향하여 배치되고, 색을 구현하기 위한 RGB 화소가 박막 형태로 형성된 기판이다. 대향기판(200)에는 어레이 기판(100)에 형성된 상기 화소전극과 마주하도록, 투명한 도전성 재질로 이루어진 공통전극이 형성된다.The
어레이 기판(100)과 대향 기판(200) 사이에는 액정층(미도시)이 배치되고, 상기 화소전극과 상기 공통전극 사이에 형성된 전계에 의해 액정의 배열이 변화된다. 상기 액정들의 배열이 변화됨에 따라 광 투과도가 변경되어, 원하는 계조의 영상을 표시할 수 있다.A liquid crystal layer (not shown) is disposed between the
또한, 표시패널(600)의 일단에는 표시패널(600)을 구동시키기 위한 구동칩(400) 및 연성회로기판(500)이 연결된다.In addition, the
구동칩(400)은 연성회로기판(500)을 통해 인가되는 각종 구동제어 신호에 응답하여, 일례로, 표시패널(600)을 구동하기 위한 게이트 신호 및 데이터 신호를 포 함한 구동 신호를 출력할 수 있다. 예를 들어, 구동칩(400)은 이방성도전필름(미도시)을 매개로 COG(Chip On Glass) 방식을 통해 어레이 기판(100)에 직접 실장될 수 있다.The
연성회로기판(500)은 FOG(Film On Glass) 공정에 의하여 어레이 기판(100)의 일 단부에 전기적으로 연결되며, 외부로부터 제공되는 각종 구동제어 신호를 구동칩(400)에 인가한다.The
도 2는 도 1의 어레이 기판을 나타낸 평면도이다.FIG. 2 is a plan view illustrating the array substrate of FIG. 1. FIG.
도 1 및 도 2를 참조하면, 어레이 기판(100)은 표시영역(DA) 및 표시영역(DA)을 둘러싸는 주변영역(PA)으로 이루어진다. 이때, 주변영역(PA)은 표시영역(DA)의 상측, 하측, 좌측 및 우측에 형성된 제1, 제2, 제3 및 제4 주변영역(PA_1, PA_2, PA_3, PA_4)을 포함한다.1 and 2, the
표시영역(DA)에는 제1 방향으로 연장된 복수의 게이트 배선(GL)들과, 상기 제1 방향과 교차되는 제2 방향으로 연장된 복수의 데이터 배선(DL)들 및 게이트 배선(GL)들과 데이터 배선(DL)들에 의해 정의되는 영역 내에 복수의 화소부(P)들이 형성된다.The display area DA includes a plurality of gate lines GL extending in a first direction, a plurality of data lines DL and gate lines GL extending in a second direction crossing the first direction. And a plurality of pixel portions P are formed in an area defined by the data lines DL.
각 화소부(P)에는 게이트 배선(GL)과 데이터 배선(DL)에 연결된 박막 트랜지스터(TFT) 및 박막 트랜지스터(TFT)에 연결된 화소전극(PE)이 형성된다.In each pixel portion P, a thin film transistor TFT connected to the gate line GL and a data line DL and a pixel electrode PE connected to the thin film transistor TFT are formed.
제1 주변영역(PA_1)에는 화소부(P)들을 구동시키기 위하여 구동신호를 인가 받는 패드부(120)가 형성된다. 구체적으로, 제1 주변영역(PA)에는 구동칩(400)이 연결되는 제1 접속 패드부(122) 및 연성회로기판(500)이 연결되는 제2 접속 패드 부(124)가 형성된다.In the first peripheral area PA_1, a
제1 접속 패드부(122)는 구동칩(400)과 전기적으로 연결되며, 외부로부터 구동 신호가 전송되는 제1 그라운드 패드(122a) 및 제1 구동패드(122b)를 포함한다.The first
제1 그라운드 패드(122a)는 그라운드 신호가 전송되며, 후술할 제1 정전기 방지부(130)와 전기적으로 연결되는 것이 바람직하다. 즉, 제1 그라운드 패드(122a)는 제1 정전기 방지부(130)와 연결되어, 외부로부터 유입되는 정전기를 그라운드로 유도하여 소멸시킨다. 이때, 제1 그라운드 패드(122a)는 제1 접속 패드부(122)의 양단에 형성되는 것이 바람직하다. 이와 달리, 제1 그라운드 패드(122a)는 제1 접속 패드부(122)의 일단에 형성될 수 있다.The ground signal is transmitted to the
제1 구동패드(122b)는 구동칩(400)으로부터 구동 신호를 인가받아 표시영역(DA)으로 전송한다. 제1 구동패드(122b)는 표시영역(DA)의 화소부(P)들을 구동하기 위한 복수의 패드들을 포함할 수 있다. 예를 들어, 제1 구동패드(122b)는 후술할 공통전압 배선(140)과 연결되는 공통전압 패드, 게이트 구동회로(150,160)와 연결되는 게이트 패드 및 데이터 배선(DL)과 연결되는 데이터 패드를 포함한다.The
제2 접속 패드부(124)는 연성회로기판(500)과 전기적으로 연결되며, 외부로부터 구동제어 신호가 전송되는 제2 그라운드 패드(124a) 및 제2 구동패드(124b)를 포함한다.The second
제2 그라운드 패드(124a)는 그라운드 신호가 전송되며, 제1 정전기 방지부(130)와 전기적으로 연결되는 것이 바람직하다. 즉, 제2 그라운드 패드(124a)는 제1 정전기 방지부(130)와 연결되어, 외부로부터 유입되는 정전기를 그라운드로 유 도하여 소멸시킨다. 제2 그라운드 패드(124a)는 제2 접속 패드부(124)의 양단에 형성되는 것이 바람직하다. 이와 달리, 제2 그라운드 패드(124a)는 제2 접속 패드부(124)의 일단에 형성될 수 있다. The ground signal is transmitted to the
제2 구동패드(124b)는 연성회로기판(500)으로부터 구동제어 신호를 인가받아 구동칩(400)으로 전송한다. 제2 구동패드(124b)는 구동칩(400)을 구동하기 위한 복수의 패드들을 포함할 수 있다.The
또한, 본 실시예에서 제1 및 제2 접속 패드부(122,124)는 제1 주변영역(PA_1)에 함께 형성되었으나, 이와 달리, 제2, 제3 및 제4 주변영역(PA_2, PA_3, PA_4)에 각각 형성될 수도 있다.In addition, in the present exemplary embodiment, the first and second
제3 주변영역(PA_3)에는 제1 게이트 구동회로(150)가 형성된다. 제1 게이트 구동회로(150)는 상기 게이트 패드와 전기적으로 연결되며, 게이트 배선(GL)들 중 제1 그룹의 게이트 배선(GL)들에 순차적으로 게이트 신호들을 출력한다. 일례로, 상기 제1 그룹의 게이트 배선(GL)들은 홀수 번째 게이트 배선(GL)들이다.The first
제4 주변영역(PA_4)에는 제2 게이트 구동회로(160)가 형성된다. 제2 게이트 구동회로(160)는 상기 게이트 패드와 전기적으로 연결되며, 게이트 배선(GL)들 중 제2 그룹의 게이트 배선(GL)들에 순차적으로 게이트 신호들을 출력한다. 일례로, 상기 제2 그룹의 게이트 배선(GL)들은 짝수 번째 게이트 배선(GL)들이다.The second
제2, 제3 및 제4 주변영역(PA_2, PA_3, PA_4)에는 표시영역(DA)의 외곽을 따라 공통전압 배선(140)이 형성된다. 공통전압 배선(140)은 대향기판(200)의 공통전극(미도시)과 전기적으로 연결되어, 외부로부터 유입된 공통전압을 상기 공통전극 에 전달한다. 일례로, 제2 주변영역(PA_2)의 양단에는 공통전압 배선(140)과 상기 공통전극을 전기적으로 연결시키기 위한 제1 쇼트 포인트(SP_1)가 형성된다. The
한편, 어레이 기판(100)의 주변영역(PA)에는 표시영역(DA)으로 정전기가 유입되는 것을 방지하기 위한 제1 정전기 방지부(130)가 형성된다. 이때, 제1 정전기 방지부(130)는 제1 접속 패드부(122)의 제1 그라운드 패드(122a) 및 제2 접속 패드부(124)의 제2 그라운드 패드(124a)와 각각 전기적으로 연결되는 것이 바람직하다. 이에 따라, 제1 정전기 방지부(130)는 각각의 제1 및 제2 그라운드 패드(122a,124a)를 통해 정전기를 외부로 방출시킨다. 이와 달리, 제1 정전기 방지부(130)는 제1 및 제2 그라운드 패드(122a,124a) 중 어느 하나와 전기적으로 연결될 수 있다.Meanwhile, a first static
도 2를 참조하여, 제1 정전기 방지부(130)는 표시영역(DA)의 외곽을 감싸도록 제2, 제3 및 제4 주변영역(PA_2, PA_3, PA_4)에 형성될 수 있다. 이때, 제1 정전기 방지부(130)는 공통전압 배선(140)의 외곽에 형성된다.Referring to FIG. 2, the first
일례로, 제1 정전기 방지부(130)는 일정한 폭으로 연장되어 표시영역(DA)의 외곽을 감싸는 금속배선일 수 있다. 이때, 제1 정전기 방지부(130)는 게이트 배선(GL) 또는 데이터 배선(DL)과 동일한 금속층으로 형성될 수 있다.For example, the first
이와 같이, 어레이 기판(100)의 표시영역(DA) 외곽에 제1 정전기 방지부(130)를 형성하고, 제1 정전기 방지부(130)와 제1 및 제2 그라운드 패드(122a,124a)를 전기적으로 연결시킴에 따라, 표시영역(DA) 외부로 정전기를 방출시킬 수 있다.As such, the first
<표시패널의 제2 실시예>Second Embodiment of Display Panel
도 3은 본 발명의 제2 실시예에 따른 표시패널 중 어레이 기판의 일부를 확대하여 나타낸 평면도이다.3 is an enlarged plan view of a portion of an array substrate in a display panel according to a second exemplary embodiment of the present invention.
본 실시예에 의한 표시패널은 제1 정전기 방지부를 제외하면, 앞서 설명한 제1 실시예의 표시패널과 동일한 구성을 가짐으로 그 중복된 상세한 설명은 생략하기로 하며, 동일한 구성 요소에 대해서는 동일한 참조부호 및 명칭을 사용하기로 한다.Except for the first antistatic portion, the display panel according to the present exemplary embodiment has the same configuration as the display panel of the first exemplary embodiment described above, and thus the detailed description thereof will be omitted, and like reference numerals refer to like elements. Let's use the name.
도 2 및 도 3을 참조하면, 제1 정전기 방지부(131)는 더미 금속패턴(131a) 및 더미배선(131b)을 포함한다.2 and 3, the first
더미 금속패턴(131a)은 패드부(120)와 인접한 제1 주변영역(PA_1)의 일단에 형성된다. 이와 달리, 더미 금속패턴(131a)은 제2, 제3 및 제4 주변영역(PA_2, PA_3, PA_4)에 형성될 수 있다. 이때, 더미 금속패턴(131a)은 어레이 기판(100)의 모서리에 형성되는 것이 바람직하다.The
또한, 더미 금속패턴(131a)은 주변영역(PA)의 빈 공간을 활용하여 최대한 넓은 면적으로 형성되는 것이 바람직하다.In addition, the
더미배선(131b)은 더미 금속패턴(131a)과 제1 및 제2 그라운드 패드(122a,124a)를 연결시킨다. 더미배선(131b)은 더미 금속패턴(131a)을 통해 외부로부터 유입되는 정전기를 제1 및 제2 그라운드 패드(122a,124a)로 유도시킨다. 일례로, 더미배선(131b)은 게이트 배선(GL) 또는 데이터 배선(DL)과 동일한 금속층으로 형성될 수 있다.The
한편, 더미배선(131b)은 어레이 기판(100) 또는 대향기판(200)의 주변영역(PA) 중 임의의 빈 공간으로 연장될 수 있다. 이에 따라, 상기 빈 공간으로 유입된 정전기는 더미배선(131b)을 통해 제1 및 제2 그라운드 패드(122a,124a)로 유도된다. Meanwhile, the
이와 같이, 외부로부터 빈 공간이나 더미 금속패턴(131a)에 유입된 정전기를 더미배선(131b)을 통해 그라운드로 흘려 방전시킴에 따라, 표시영역(DA)으로 정전기가 유입되는 것을 방지할 수 있다.As such, the static electricity flowing into the empty space or the
<표시패널의 제3 실시예><Third Embodiment of Display Panel>
도 4는 본 발명의 제3 실시예에 따른 표시패널 중 어레이 기판을 나타낸 평면도이다. 도 5는 도 4에 도시된 A부분의 어레이 기판 및 대향기판을 확대하여 나타낸 평면도이다. 도 6은 도 4에 도시된 절단선 Ⅰ-Ⅰ´에 따라 절단된 어레이 기판 및 대향기판의 일부를 나타낸 단면도이다.4 is a plan view illustrating an array substrate in a display panel according to a third exemplary embodiment of the present invention. FIG. 5 is an enlarged plan view of an array substrate and an opposing substrate of part A illustrated in FIG. 4. FIG. 6 is a cross-sectional view illustrating a portion of an array substrate and a counter substrate which are cut along the cutting line I ′ I ′ illustrated in FIG. 4.
본 실시예에 의한 표시패널은 제2 정전기 방지부를 더 포함하는 것을 제외하면, 앞서 설명한 제1 실시예의 표시패널과 동일한 구성을 가짐으로 그 중복된 상세한 설명은 생략하기로 하며, 동일한 구성 요소에 대해서는 동일한 참조부호 및 명칭을 사용하기로 한다.The display panel according to the present exemplary embodiment has the same configuration as the display panel of the first exemplary embodiment described above, except that the display panel further includes a second antistatic part, and thus, detailed description thereof will be omitted. The same reference numerals and names are used.
도 4, 도 5 및 도 6을 참조하면, 표시패널(600)은 어레이 기판(100), 어레이 기판(100)에 대향하는 대향기판(200) 및 어레이 기판(100)과 대향기판(200) 사이에 개재된 액정층(300)을 포함하며, 표시영역(DA)과 표시영역(DA)을 둘러싸는 주변영역(PA)으로 구분된다. 참고로, 어레이 기판(100)의 주변영역(PA)에는 표시영역(DA) 의 외곽을 감싸도록 제1 정전기 방지부(130)가 형성된다.4, 5, and 6, the
어레이 기판은 투명한 제1 베이스 기판(110)을 포함하며, 제1 베이스 기판(110) 상에는 박막 트랜지스터(TFT) 및 화소전극(PE)을 포함하는 화소부(P)들이 형성된다.The array substrate includes a transparent
구체적으로, 제1 베이스 기판(110) 상에는 게이트 배선(GL)에 연결된 게이트 전극(20), 공통전압 배선(140) 및 제1 정전기 방지부(130)가 형성된다. 일례로, 게이트 전극(20), 공통전압 배선(140) 및 제1 정전기 방지부(130)는 알루미늄-네오디늄 재질로 이루어질 수 있다.In detail, the
이때, 게이트 전극(20)은 표시영역(DA)의 화소부(P)에 형성되며, 공통전압 배선(140) 및 제1 정전기 방지부(130)는 주변영역(PA)에 형성된다. 제1 정전기 방지부(130)는 표시영역(DA)의 외곽을 감싸도록, 제2, 제3 및 제4 주변영역(PA_2,PA_3,PA_4)에 형성되는 것이 바람직하다.In this case, the
게이트 전극(20), 공통전압 배선(140)이 형성된 제1 베이스 기판(110) 상에는 게이트 절연층(30)이 형성된다. 게이트 절연층(30)은 일례로, 실리콘 질화막(SiNx) 또는 실리콘 산화막(SiOx)으로 이루어진다.The
게이트 절연층(30)이 형성된 제1 베이스 기판(110) 상에는 채널층(40)이 형성된다. 채널층(40)은 순차적으로 적층된 활성층(40a)과 오믹 콘택층(40b)을 포함한다. 일례로, 활성층(40a)은 비정질 실리콘(a-Si)으로, 오믹 콘택층(40b)은 n+ 이온이 고농도로 도핑된 비정질 실리콘(n+ a-Si)으로 이루어진다.The
채널층(40)이 형성된 제1 베이스 기판(110) 상에는 소스 전극(54) 및 드레인 전극(55)이 형성된다. 소스 전극(54)은 데이터 배선(DL)으로부터 연결되며, 채널층(40)과 소정영역 중첩된다. 드레인 전극(55)은 소스 전극(54)으로부터 소정간격 이격되어 형성되며, 채널층(40)과 소정영역 중첩된다. 이때, 게이트 전극(20) 상부에 대응하는 소스 전극(54)과 드레인 전극(55) 사이에서는 저항성 접촉층(40b)이 제거되고 활성층(40a)이 노출된다.The
참고로, 어레이 기판(100)에 형성된 박막 트랜지스터(TFT)는 게이트 전극(20), 활성층(40a), 저항성 접촉층(40b), 소스 전극(54) 및 드레인 전극(55)을 포함하며, 화소전극(PE)과 전기적으로 연결된다. For reference, the thin film transistor TFT formed on the
소스 전극(54) 및 드레인 전극(55)이 형성된 게이트 절연층(30) 상에는 패시베이션층(60)이 형성된다. 패시베이션층(60)은 일례로, 실리콘 질화막(SiNx) 또는 실리콘 산화막(SiOx) 등으로 이루어질 수 있다.The
여기서, 드레인 전극(55) 일단부 상에 형성된 패시베이션층(60)이 제거되고, 드레인 전극(55)의 일부를 노출시키는 콘택홀(CH)이 형성된다. 콘택홀(CH)에 대응하는 패시베이션층(60) 상에는 화소전극(PE)이 형성된다. 화소전극(PE)은 콘택홀(CH)을 통해 드레인 전극(55)과 접촉한다. 일례로, 화소전극(PE)은 투명한 도전성 물질인 인듐 틴 옥사이드(Indium Tin Oxide: ITO) 또는 인듐 징크 옥사이드(Indium Zinc Oxide: IZO)로 이루어질 수 있다.Here, the
또한, 공통전압 배선(140) 상에 형성된 게이트 절연층(30) 및 패시베이션층(60)이 제거되고, 공통전압 배선(140)의 일부를 노출시키는 비아홀(VH)이 형성된다. 비아홀(VH)에 대응하는 패시베이션층(60) 상에는 전압전달 패드(142)가 형성된 다. 일례로, 전압전달 패드(142)는 화소전극(PE)과 동일한 물질로 이루어질 수 있다.In addition, the
전압전달 패드(142)는 비아홀(VH)을 통해 제1 연결부재(3)와 접촉한다. 제1 연결부재(3)는 어레이 기판(100)에 인가된 공통전압을 대향기판(200)의 공통전극(240)으로 전달하는 역할을 한다. 이에 따라, 공통전압 배선(140)은 제1 연결부재(3)에 의해 대향기판(200)의 공통전극(240)과 전기적으로 연결될 수 있다.The
한편, 대향기판(200)은 투명한 제2 베이스 기판(210)을 포함하고, 어레이 기판(100)과 마주보는 제2 베이스 기판(210)의 일면에는 컬러 필터층(220) 및 공통전극(240)이 형성된다.The
컬러 필터층(220)은 어레이 기판(100)에 형성된 화소전극(PE)들과 마주보도록 형성되며, 적색(R), 녹색(G) 및 청색(B)의 복수의 컬러 필터들을 포함한다. 도시하지는 않았지만, 상기 컬러 필터들의 경계에는 블랙 매트릭스가 형성된다. The
공통전극(240)은 대향기판(200)의 전면에 형성되며, 화소전극(PE)과 동일한 투명 도전성 재질로 형성된다. 공통전극(240)은 제1 연결부재(3)에 의해, 어레이 기판(100)에 형성된 공통전압 배선(140)과 전기적으로 연결되어 공통전압을 인가 받는다. 일례로, 공통전극(240)은 투명한 도전성 물질인 인듐 틴 옥사이드(Indium Tin Oxide: ITO) 또는 인듐 징크 옥사이드(Indium Zinc Oxide: IZO)로 이루어질 수 있다.The
본 실시예에서, 대향기판(200)의 주변영역(PA)에는 제2 정전기 방지부(230)가 형성된다. 제2 정전기 방지부(230)는 어레이 기판(100)에 형성된 제1 정전기 방 지부(130)와 전기적으로 연결된다. 예를 들어, 제1 정전기 방지부(130)와 제2 정전기 방지부(230)는 어레이 기판(100)과 대향기판(200) 사이에 형성된 제2 연결부재(5)에 의해 전기적으로 연결될 수 있다. 제2 연결부재(5)는 일례로, 도전성 물질인 은(Au)으로 이루어질 수 있다.In the present embodiment, the second
제2 정전기 방지부(230)는 공통전극(240)과 이격되어 공통전극(240)의 외곽에 형성된다. 이에 따라, 외부로부터 유입되는 정전기가 주변영역(PA)에 형성된 공통전극(240)으로 유도되는 것을 차단할 수 있다. 제2 정전기 방지부(230)는 공통전극(240)과 동일한 금속층으로 형성된다. 일례로, 제2 정전기 방지부(230)는 투명 도전성 물질인 인듐 틴 옥사이드(ITO) 또는 인듐 징크 옥사이드(IZO)로 이루어질 수 있다. The second
또한, 제2 정전기 방지부(230)는 공통전극(240)과 연결되는 공통전압 배선(140)의 외곽에 대응하여 형성되는 것이 바람직하다. 이에 따라, 정전기가 공통전압 배선(140)을 따라 표시영역(DA)으로 유도되는 것을 차단할 수 있다.In addition, the second
한편, 제2 주변영역(PA_2)의 양단에는 제1 정전기 방지부(130)와 제2 정전기 방지부(230)가 전기적으로 연결되는 제2 쇼트 포인트(SP_2)가 형성된다. 여기서 제2 쇼트 포인트(SP_2)는 제1 쇼트 포인트(SP_1)보다 주변영역(PA)의 바깥쪽에 형성된다.Meanwhile, second short points SP_2 are formed at both ends of the second peripheral area PA_2 to electrically connect the first
이와 같이, 제1 정전기 방지부(130)가 대향기판(200)의 주변영역(PA)에 형성된 제2 정전기 방지부(230)와 전기적으로 연결되고, 제1 및 제2 그라운드 패드(122a,124a)와 연결됨에 따라, 표시패널(600) 외부로부터 유입된 정전기를 제1 및 제2 그라운드 패드(122a,124a)를 통해 외부로 방출시킬 수 있다.As such, the first
이상에서 설명한 바와 같이, 본 발명에 따르면 표시영역의 외곽에 정전기 방지부를 형성하고 그라운드와 연결시킴으로써, 외부로부터 유입된 정전기를 그라운드로 유도시킬 수 있다. 이에 따라, 표시패널과 구동칩 내부로 정전기가 유입되는 것을 방지하고, 정전기로 인해 표시패널에 유발되는 배선 불량, 박막 트랜지스터의 손상 등을 방지할 수 있다.As described above, according to the present invention, the static electricity introduced from the outside can be induced to the ground by forming an antistatic portion outside the display area and connecting the ground. Accordingly, static electricity may be prevented from flowing into the display panel and the driving chip, and wiring defects, damage to the thin film transistor, and the like caused by the static electricity may be prevented.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to the embodiments, those skilled in the art can be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below. I can understand.
Claims (11)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060083261A KR20080020168A (en) | 2006-08-31 | 2006-08-31 | Array substrate and display panel having the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060083261A KR20080020168A (en) | 2006-08-31 | 2006-08-31 | Array substrate and display panel having the same |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080020168A true KR20080020168A (en) | 2008-03-05 |
Family
ID=39395238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060083261A KR20080020168A (en) | 2006-08-31 | 2006-08-31 | Array substrate and display panel having the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20080020168A (en) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110049341A (en) * | 2009-11-05 | 2011-05-12 | 엘지디스플레이 주식회사 | Manufacturing method for organic light emitting display device and organic light emitting display substrate for being applied in the same |
KR101354317B1 (en) * | 2011-12-29 | 2014-01-23 | 하이디스 테크놀로지 주식회사 | Display device having electrostatic protection structure |
KR20150072508A (en) * | 2013-12-19 | 2015-06-30 | 엘지디스플레이 주식회사 | Display device |
KR20160035658A (en) * | 2014-09-23 | 2016-04-01 | 엘지디스플레이 주식회사 | Display device |
KR20160083205A (en) * | 2014-12-30 | 2016-07-12 | 엘지디스플레이 주식회사 | Array substrate and liquid crystal display including the same |
CN106094374A (en) * | 2016-06-17 | 2016-11-09 | 京东方科技集团股份有限公司 | Circuit substrate, display floater and display device |
US9685464B2 (en) | 2014-01-27 | 2017-06-20 | Samsung Display Co., Ltd. | Display substrate and method of manufacturing mother substrate for display substrate |
US10121776B2 (en) | 2015-12-15 | 2018-11-06 | Samsung Electronics Co., Ltd. | Film-type semiconductor packages and display devices having the same |
CN108873507A (en) * | 2018-06-01 | 2018-11-23 | 武汉华星光电半导体显示技术有限公司 | Array substrate and display panel |
CN109427752A (en) * | 2017-08-24 | 2019-03-05 | 三星显示有限公司 | Display device |
KR20200001183A (en) * | 2018-06-27 | 2020-01-06 | 엘지디스플레이 주식회사 | Display device |
WO2022052610A1 (en) * | 2020-09-11 | 2022-03-17 | Oppo广东移动通信有限公司 | Electrochromic module, cover plate assembly, and electronic device |
CN115542593A (en) * | 2022-08-30 | 2022-12-30 | 惠科股份有限公司 | Display panel |
-
2006
- 2006-08-31 KR KR1020060083261A patent/KR20080020168A/en not_active Application Discontinuation
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110049341A (en) * | 2009-11-05 | 2011-05-12 | 엘지디스플레이 주식회사 | Manufacturing method for organic light emitting display device and organic light emitting display substrate for being applied in the same |
KR101354317B1 (en) * | 2011-12-29 | 2014-01-23 | 하이디스 테크놀로지 주식회사 | Display device having electrostatic protection structure |
KR20150072508A (en) * | 2013-12-19 | 2015-06-30 | 엘지디스플레이 주식회사 | Display device |
US9685464B2 (en) | 2014-01-27 | 2017-06-20 | Samsung Display Co., Ltd. | Display substrate and method of manufacturing mother substrate for display substrate |
KR20160035658A (en) * | 2014-09-23 | 2016-04-01 | 엘지디스플레이 주식회사 | Display device |
KR20160083205A (en) * | 2014-12-30 | 2016-07-12 | 엘지디스플레이 주식회사 | Array substrate and liquid crystal display including the same |
US10121776B2 (en) | 2015-12-15 | 2018-11-06 | Samsung Electronics Co., Ltd. | Film-type semiconductor packages and display devices having the same |
US10921660B2 (en) | 2016-06-17 | 2021-02-16 | Boe Technology Group Co., Ltd. | Circuit board, display panel and display device |
CN106094374A (en) * | 2016-06-17 | 2016-11-09 | 京东方科技集团股份有限公司 | Circuit substrate, display floater and display device |
CN109427752A (en) * | 2017-08-24 | 2019-03-05 | 三星显示有限公司 | Display device |
CN109427752B (en) * | 2017-08-24 | 2023-09-01 | 三星显示有限公司 | display device |
CN108873507A (en) * | 2018-06-01 | 2018-11-23 | 武汉华星光电半导体显示技术有限公司 | Array substrate and display panel |
WO2019227856A1 (en) * | 2018-06-01 | 2019-12-05 | 武汉华星光电半导体显示技术有限公司 | Array substrate and display panel |
CN108873507B (en) * | 2018-06-01 | 2021-03-16 | 武汉华星光电半导体显示技术有限公司 | Array substrate and display panel |
KR20200001183A (en) * | 2018-06-27 | 2020-01-06 | 엘지디스플레이 주식회사 | Display device |
WO2022052610A1 (en) * | 2020-09-11 | 2022-03-17 | Oppo广东移动通信有限公司 | Electrochromic module, cover plate assembly, and electronic device |
CN115542593A (en) * | 2022-08-30 | 2022-12-30 | 惠科股份有限公司 | Display panel |
CN115542593B (en) * | 2022-08-30 | 2023-08-25 | 惠科股份有限公司 | display panel |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20080020168A (en) | Array substrate and display panel having the same | |
US11092865B2 (en) | Array substrate and display device | |
KR101717076B1 (en) | Narrow bezel type array substrate and liquid crystal display device using the same | |
JP4889388B2 (en) | Liquid crystal display | |
KR101294731B1 (en) | Array substrate, display panel having the array substrate and method of manufacturing the array substrate | |
US8477252B2 (en) | Display apparatus with gate leading lines of differing lengths | |
KR101305071B1 (en) | Array substrate and display panel having the same | |
JP4221367B2 (en) | Liquid crystal display | |
CN101110443A (en) | Display substrate, method of manufacturing and display device comprising the substrate | |
KR960011495A (en) | Thin film transistor type liquid crystal display device and manufacturing method thereof | |
KR20110035145A (en) | In-plane switching mode liquid crystal display device | |
KR20070075583A (en) | Liquid crystal display | |
KR20080018773A (en) | Liquid crystal display device | |
CN104950537A (en) | Array substrate for display device | |
KR20050068855A (en) | Array substrate for liquid crystal display device | |
KR101217166B1 (en) | Array substrate and, display panel and display apparatus having the substrate | |
JP2007128094A (en) | Display substrate and liquid crystal display panel and display device having the same | |
KR20090126764A (en) | Display substrate, method for manufacturing the display substrate and display device having the display substrate | |
KR101784445B1 (en) | Array substrate for Liquid crystal display device | |
KR101241759B1 (en) | Array substrate and display device having the same | |
WO2024087117A1 (en) | Array substrate and manufacturing method therefor, and display panel and display apparatus | |
JP2008233417A (en) | Matrix array substrate and flat panel display device using the same | |
KR100894044B1 (en) | Liquid crystal display | |
KR20070016602A (en) | Display apparatus | |
KR100909423B1 (en) | Liquid crystal display panel and manufacturing method thereof, liquid crystal display device having same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |