KR20040030542A - 반도체 또는 유전체 웨이퍼 상에 제조된 패키지 상의 시스템 - Google Patents
반도체 또는 유전체 웨이퍼 상에 제조된 패키지 상의 시스템 Download PDFInfo
- Publication number
- KR20040030542A KR20040030542A KR10-2003-7012207A KR20037012207A KR20040030542A KR 20040030542 A KR20040030542 A KR 20040030542A KR 20037012207 A KR20037012207 A KR 20037012207A KR 20040030542 A KR20040030542 A KR 20040030542A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- integrated circuit
- parallel plane
- vias
- high density
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Wire Bonding (AREA)
Abstract
Description
Claims (15)
- 집적회로 소자(integrated circuit element)를 포함하는 컴포넌트들이 하나의 기능 유닛(functional unit)으로 상호연결되고 전원 및 신호 외부회로(external circuitry)로도 연결되는 집적회로 패키지(integrated circuit package)에 있어서,반도체 및 유전체의 그룹으로부터 선택된 재료로 된 기판 부재(substrate member) - 상기 기판은 제1 및 제2 평행면을 가지고, 상기 제1 평행면 상에 위치한 고밀도 배선을 가지며, 상기 제1 평행면으로부터 상기 제2 평행면으로 상기 기판을 관통하여 연장되는 적어도 하나의 비아 부재(via member)를 가짐 -;상기 고밀도 배선을 통하여 연결되는 상기 적어도 하나의 비아를 포함하는 상기 기판의 상기 제1 평행면 상에 위치하는 상기 집적회로 부재(integrated circuit member)를 포함하는 적어도 하나의 상기 컴포넌트; 및상기 제2 평행면 상에 위치하고 적어도 하나의 상기 비아 부재에 연결되는 적어도 하나의 외부 밀도 회로 연결(external density circuit connection)을 포함하는 집적회로 패키지.
- 제1항에 있어서, 상기 기판 부재 및 적어도 하나의 상기 집적회로 부재는 일치하는 특정 온도계수(temperature coefficient)를 갖는 집적회로 패키지.
- 제1항에 있어서, 상기 제2 평행면 상에 위치하고 적어도 하나의 상기 비아부재에 연결되는 상기 적어도 하나의 외부 밀도 회로 연결은 볼 야금(ball metallurgy)을 수반하는 집적회로 패키지.
- 제1항에 있어서, 상기 비아 부재는 구리, 니켈 및 알루미늄 중 적어도 하나인 집적회로 패키지.
- 집적회로 소자들을 하나의 기능회로 유닛으로 상호연결하고 상기 유닛을 전원 및 신호 외부회로로도 연결하는 방법에 있어서,제1 너비(thickness dimension)로 분리된 제1 및 제2 평행면들을 가지는 기판 부재를 제공하는 단계;상기 제1 너비보다 적은 깊이로 상기 기판의 상기 제1 평행면에 비아(via)용 구멍들의 패턴을 형성하는 단계;상기 비아 구멍들을 도전체 재료로 채우는(filling) 단계;상기 채워진 비아를 포함하는 상기 기판의 상기 제1 평행면을 평탄화하는 단계;상기 기판의 상기 제1 평행면 상에 고밀도 회로를 적용하는(applying) 단계 - 상기 적용하는 단계는 상기 기판의 상기 제1 평행면 상에 상기 비아로부터 상기 회로로의 콘택을 제공하는 단계 및 상기 집적회로 소자들로의 연결을 위하여 상기 고밀도 회로의 노출된 표면에 콘택을 제공하는 단계를 순차적으로 포함함 -;상기 도전체로 채워진 비아를 노출시키기 위하여 상기 기판의 상기 제2 평행면으로부터 재료를 제거하는 단계;상기 고밀도 회로 상에 상기 적어도 하나의 집적회로 소자의 각각을 위치시키고 접촉시키는 단계; 및상기 기판의 상기 제2 평행면의 상기 노출된 비아의 각각을 전원 및 신호 외부회로(external power and signal circuitry)에 접촉시키는 단계를 포함하는 연결 방법.
- 제5항에 있어서, 상기 기판의 재료는 실리콘인 연결 방법.
- 제6항에 있어서, 상기 비아 구멍을 금속으로 채우는 단계 전에, 상기 비아 구멍의 벽에 절연막을 제공하는 단계를 포함하는 연결 방법.
- 제7항에 있어서, 상기 절연막의 재료는 실리콘 산화물(silicon oxide), 실리콘 질화물(silicon nitride), 탄탈(tantalum) 및 탄탈 질화물(tantalum nitride)의 그룹 중에서 선택되는 연결 방법.
- 제6항에 있어서, 상기 비아는 구리, 니켈 및 알루미늄의 그룹 중에서 적어도 하나의 금속으로 채워지는 연결 방법.
- 제6항에 있어서, 상기 전원 및 신호 외부회로로 접촉시키는 단계는 볼 야금콘택(ball metallurgy contact)을 수반하는 연결 방법.
- 집적회로 소자들을 상호연결하고 전원 및 신호 외부회로로 연결하는 패키징 방법에 있어서,제1 및 제2 평행면을 가지고, 상기 제1 및 제2 평행면 상에 노출되어 있으며 각각 도전체로 채워진 비아들의 패턴을 가지는 절연 기판 부재를 제공하는 단계;상기 노출된 비아로의 외부 연결을 가지는 상기 기판의 상기 제1 평행면 상에 적어도 하나의 고밀도 회로 층을 적용하는 단계;상기 집적회로 소자들을 상기 기판의 상기 제1 평행면 상의 상기 고밀도 회로 상에 위치시키고 연결하는 단계; 및상기 기판의 상기 제2 평행면 상의 상기 노출된 비아들의 각각에 대하여 전원 및 신호 외부회로로의 콘택을 적용하는 단계를 포함하는 패키징 방법.
- 제11항에 있어서, 각각 상기 제1 및 제2 평행면 상에 노출되어 있으며 도전체로 채워진 비아들의 패턴을 제공하는 상기 단계에, 각각의 비아에 전기적 절연을 제공하는 단계가 포함되는 방법.
- 제11항에 있어서, 상기 기판의 재료는 실리콘인 방법.
- 제13항에 있어서, 상기 전기적 절연은 금속으로 채우기에 앞서 상기 비아 구멍들의 벽들을 산화시키는 것에 의하는 방법.
- 제14항에 있어서, 상기 전원 및 신호 외부회로로의 콘택은 볼 야금을 수반하는 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/838,725 | 2001-04-19 | ||
US09/838,725 US6593644B2 (en) | 2001-04-19 | 2001-04-19 | System of a package fabricated on a semiconductor or dielectric wafer with wiring on one face, vias extending through the wafer, and external connections on the opposing face |
PCT/US2002/012207 WO2002086971A2 (en) | 2001-04-19 | 2002-04-17 | Multichip module fabricated on a semiconductor or dielectric wafer and method for manufacturing same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040030542A true KR20040030542A (ko) | 2004-04-09 |
KR100656218B1 KR100656218B1 (ko) | 2006-12-13 |
Family
ID=25277894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020037012207A KR100656218B1 (ko) | 2001-04-19 | 2002-04-17 | 반도체 또는 유전체 웨이퍼 상에 제조된 패키지 상의 시스템 |
Country Status (11)
Country | Link |
---|---|
US (1) | US6593644B2 (ko) |
EP (1) | EP1405343A2 (ko) |
JP (1) | JP2004536449A (ko) |
KR (1) | KR100656218B1 (ko) |
CN (1) | CN1314117C (ko) |
AU (1) | AU2002256271A1 (ko) |
CZ (1) | CZ20032834A3 (ko) |
HU (1) | HUP0303965A3 (ko) |
PL (1) | PL368078A1 (ko) |
TW (1) | TW586196B (ko) |
WO (1) | WO2002086971A2 (ko) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3788268B2 (ja) * | 2001-05-14 | 2006-06-21 | ソニー株式会社 | 半導体装置の製造方法 |
US20030057544A1 (en) * | 2001-09-13 | 2003-03-27 | Nathan Richard J. | Integrated assembly protocol |
US20030059976A1 (en) * | 2001-09-24 | 2003-03-27 | Nathan Richard J. | Integrated package and methods for making same |
US20030153119A1 (en) * | 2002-02-14 | 2003-08-14 | Nathan Richard J. | Integrated circuit package and method for fabrication |
US6821347B2 (en) * | 2002-07-08 | 2004-11-23 | Micron Technology, Inc. | Apparatus and method for depositing materials onto microelectronic workpieces |
US7422635B2 (en) * | 2003-08-28 | 2008-09-09 | Micron Technology, Inc. | Methods and apparatus for processing microfeature workpieces, e.g., for depositing materials on microfeature workpieces |
US7449067B2 (en) * | 2003-11-03 | 2008-11-11 | International Business Machines Corporation | Method and apparatus for filling vias |
US7091124B2 (en) | 2003-11-13 | 2006-08-15 | Micron Technology, Inc. | Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices |
US8084866B2 (en) | 2003-12-10 | 2011-12-27 | Micron Technology, Inc. | Microelectronic devices and methods for filling vias in microelectronic devices |
US20050247894A1 (en) | 2004-05-05 | 2005-11-10 | Watkins Charles M | Systems and methods for forming apertures in microfeature workpieces |
US7232754B2 (en) | 2004-06-29 | 2007-06-19 | Micron Technology, Inc. | Microelectronic devices and methods for forming interconnects in microelectronic devices |
SG120200A1 (en) | 2004-08-27 | 2006-03-28 | Micron Technology Inc | Slanted vias for electrical circuits on circuit boards and other substrates |
US7300857B2 (en) | 2004-09-02 | 2007-11-27 | Micron Technology, Inc. | Through-wafer interconnects for photoimager and memory wafers |
US7230334B2 (en) * | 2004-11-12 | 2007-06-12 | International Business Machines Corporation | Semiconductor integrated circuit chip packages having integrated microchannel cooling modules |
US7271482B2 (en) | 2004-12-30 | 2007-09-18 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
US7199450B2 (en) * | 2005-05-13 | 2007-04-03 | International Business Machines Corporation | Materials and method to seal vias in silicon substrates |
US20060290001A1 (en) * | 2005-06-28 | 2006-12-28 | Micron Technology, Inc. | Interconnect vias and associated methods of formation |
US7795134B2 (en) | 2005-06-28 | 2010-09-14 | Micron Technology, Inc. | Conductive interconnect structures and formation methods using supercritical fluids |
US7932182B2 (en) * | 2005-08-19 | 2011-04-26 | Honeywell International Inc. | Creating novel structures using deep trenching of oriented silicon substrates |
US20070042563A1 (en) * | 2005-08-19 | 2007-02-22 | Honeywell International Inc. | Single crystal based through the wafer connections technical field |
US7863187B2 (en) | 2005-09-01 | 2011-01-04 | Micron Technology, Inc. | Microfeature workpieces and methods for forming interconnects in microfeature workpieces |
US7262134B2 (en) | 2005-09-01 | 2007-08-28 | Micron Technology, Inc. | Microfeature workpieces and methods for forming interconnects in microfeature workpieces |
US7749899B2 (en) | 2006-06-01 | 2010-07-06 | Micron Technology, Inc. | Microelectronic workpieces and methods and systems for forming interconnects in microelectronic workpieces |
US7629249B2 (en) | 2006-08-28 | 2009-12-08 | Micron Technology, Inc. | Microfeature workpieces having conductive interconnect structures formed by chemically reactive processes, and associated systems and methods |
US7902643B2 (en) | 2006-08-31 | 2011-03-08 | Micron Technology, Inc. | Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods |
US8110899B2 (en) * | 2006-12-20 | 2012-02-07 | Intel Corporation | Method for incorporating existing silicon die into 3D integrated stack |
US7838420B2 (en) * | 2007-08-29 | 2010-11-23 | Freescale Semiconductor, Inc. | Method for forming a packaged semiconductor device |
SG150410A1 (en) | 2007-08-31 | 2009-03-30 | Micron Technology Inc | Partitioned through-layer via and associated systems and methods |
US7884015B2 (en) | 2007-12-06 | 2011-02-08 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
DE102008035901A1 (de) * | 2008-07-31 | 2010-02-18 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung von optoelektronischen Bauelementen und optoelektronisches Bauelement |
US7872332B2 (en) | 2008-09-11 | 2011-01-18 | Micron Technology, Inc. | Interconnect structures for stacked dies, including penetrating structures for through-silicon vias, and associated systems and methods |
KR20100037300A (ko) * | 2008-10-01 | 2010-04-09 | 삼성전자주식회사 | 내장형 인터포저를 갖는 반도체장치의 형성방법 |
US8169055B2 (en) * | 2009-03-18 | 2012-05-01 | International Business Machines Corporation | Chip guard ring including a through-substrate via |
US8367475B2 (en) * | 2011-03-25 | 2013-02-05 | Broadcom Corporation | Chip scale package assembly in reconstitution panel process format |
CN106373939B (zh) * | 2016-11-18 | 2019-04-19 | 江阴长电先进封装有限公司 | 一种封装基板的结构及其封装方法 |
CN106373938B (zh) * | 2016-11-18 | 2019-02-26 | 江阴长电先进封装有限公司 | 一种混合密度封装基板的结构及其封装方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4811082A (en) * | 1986-11-12 | 1989-03-07 | International Business Machines Corporation | High performance integrated circuit packaging structure |
US5258648A (en) * | 1991-06-27 | 1993-11-02 | Motorola, Inc. | Composite flip chip semiconductor device with an interposer having test contacts formed along its periphery |
EP0804806A1 (en) * | 1994-12-22 | 1997-11-05 | Benedict G. Pace | Device for superheating steam |
US5998292A (en) * | 1997-11-12 | 1999-12-07 | International Business Machines Corporation | Method for making three dimensional circuit integration |
US6025638A (en) | 1998-06-01 | 2000-02-15 | International Business Machines Corporation | Structure for precision multichip assembly |
US6281042B1 (en) * | 1998-08-31 | 2001-08-28 | Micron Technology, Inc. | Structure and method for a high performance electronic packaging assembly |
US6229216B1 (en) * | 1999-01-11 | 2001-05-08 | Intel Corporation | Silicon interposer and multi-chip-module (MCM) with through substrate vias |
US6617681B1 (en) * | 1999-06-28 | 2003-09-09 | Intel Corporation | Interposer and method of making same |
-
2001
- 2001-04-19 US US09/838,725 patent/US6593644B2/en not_active Expired - Lifetime
-
2002
- 2002-04-16 TW TW091107755A patent/TW586196B/zh not_active IP Right Cessation
- 2002-04-17 PL PL02368078A patent/PL368078A1/xx unknown
- 2002-04-17 JP JP2002584388A patent/JP2004536449A/ja active Pending
- 2002-04-17 AU AU2002256271A patent/AU2002256271A1/en not_active Abandoned
- 2002-04-17 EP EP02725722A patent/EP1405343A2/en not_active Ceased
- 2002-04-17 KR KR1020037012207A patent/KR100656218B1/ko not_active IP Right Cessation
- 2002-04-17 WO PCT/US2002/012207 patent/WO2002086971A2/en active Application Filing
- 2002-04-17 HU HU0303965A patent/HUP0303965A3/hu unknown
- 2002-04-17 CN CNB028090446A patent/CN1314117C/zh not_active Expired - Fee Related
- 2002-04-17 CZ CZ20032834A patent/CZ20032834A3/cs unknown
Also Published As
Publication number | Publication date |
---|---|
TW586196B (en) | 2004-05-01 |
JP2004536449A (ja) | 2004-12-02 |
EP1405343A2 (en) | 2004-04-07 |
US6593644B2 (en) | 2003-07-15 |
WO2002086971A3 (en) | 2003-02-27 |
CN1314117C (zh) | 2007-05-02 |
HUP0303965A3 (en) | 2006-01-30 |
WO2002086971A2 (en) | 2002-10-31 |
AU2002256271A1 (en) | 2002-11-05 |
CN1505838A (zh) | 2004-06-16 |
CZ20032834A3 (cs) | 2004-02-18 |
PL368078A1 (en) | 2005-03-21 |
HUP0303965A2 (hu) | 2004-03-01 |
US20020153603A1 (en) | 2002-10-24 |
KR100656218B1 (ko) | 2006-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100656218B1 (ko) | 반도체 또는 유전체 웨이퍼 상에 제조된 패키지 상의 시스템 | |
KR100294747B1 (ko) | 수직접속된반도체부품을형성하기위한방법 | |
US5646067A (en) | Method of bonding wafers having vias including conductive material | |
US5618752A (en) | Method of fabrication of surface mountable integrated circuits | |
US6962866B2 (en) | System-on-a-chip with multi-layered metallized through-hole interconnection | |
US5682062A (en) | System for interconnecting stacked integrated circuits | |
US5608264A (en) | Surface mountable integrated circuit with conductive vias | |
US5270261A (en) | Three dimensional multichip package methods of fabrication | |
US6867501B2 (en) | Semiconductor device and method for manufacturing same | |
US8283755B2 (en) | Multichip semiconductor device, chip therefor and method of formation thereof | |
US10867969B2 (en) | Multi-wafer stacking structure and fabrication method thereof | |
CN107644837B (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
US20030199123A1 (en) | Clock distribution networks and conductive lines in semiconductor integrated | |
EP0622847A2 (en) | Three dimensional package and architecture for high performance computer | |
JPH0945848A (ja) | マルチチップ・スタック用の導電性モノリシックl接続を備えたエンドキャップ・チップおよびその製造方法 | |
US7700410B2 (en) | Chip-in-slot interconnect for 3D chip stacks | |
KR100787371B1 (ko) | 전극 및 반도체 장치 제조 방법 | |
US7786562B2 (en) | Stackable semiconductor chip layer comprising prefabricated trench interconnect vias | |
JP2003142647A (ja) | 半導体装置 | |
JP2007042824A (ja) | 電子回路装置とその製造方法 | |
CN107644836A (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
CN118824867A (zh) | 中介板结构的形成方法以及中介板结构 | |
KR20000041414A (ko) | 반도체 소자의 금속배선 연결방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121130 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20131119 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141124 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151030 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20161028 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20171027 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |