Nothing Special   »   [go: up one dir, main page]

KR20010037712A - An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder - Google Patents

An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder Download PDF

Info

Publication number
KR20010037712A
KR20010037712A KR1019990045375A KR19990045375A KR20010037712A KR 20010037712 A KR20010037712 A KR 20010037712A KR 1019990045375 A KR1019990045375 A KR 1019990045375A KR 19990045375 A KR19990045375 A KR 19990045375A KR 20010037712 A KR20010037712 A KR 20010037712A
Authority
KR
South Korea
Prior art keywords
bit stream
video decoder
video
picture
mpeg
Prior art date
Application number
KR1019990045375A
Other languages
Korean (ko)
Inventor
정호성
Original Assignee
박종섭
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 현대전자산업 주식회사 filed Critical 박종섭
Priority to KR1019990045375A priority Critical patent/KR20010037712A/en
Publication of KR20010037712A publication Critical patent/KR20010037712A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

PURPOSE: A two screen display device of an SD grade video using an HD grade video decoder is provided to simultaneously decode two SD grade bit streams using a video decoder which is used in a digital TV of an ATSC standard. CONSTITUTION: A sequence header is transferred by greater than a picture data level of an MPEG-2 video stream. The first and second register sets(107,108) store parameters of each bit stream which have a sequence extension, an extension and user data, and a picture header. A bit stream controller(109) selects one of two SD grade bit streams, and selects and outputs parameters stored in the first and second register sets(107,108) suited to the selected bit stream. The bit stream controller(109) includes a multiplexor. An MPEG-2 video decoder outputs the encoded bit stream and parameters from the bit stream controller(109) as two decoded videos formed by a variable length coding, a reverse quantization, a reverse discrete cosine conversion and a motion compensation.

Description

HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치{AN APPARATUS FOR SIMULTANEOUS DISPLAYING TWO SD TYPE IMAGES ON SCREEN BY USING AN HD TYPE VIDEO DECODER}A two-screen display device of SD class video using HD video decoder {AN APPARATUS FOR SIMULTANEOUS DISPLAYING TWO SD TYPE IMAGES ON SCREEN BY USING AN HD TYPE VIDEO DECODER}

본 발명은 미국 디지털 티브이의 규격인 ATSC 규격을 만족하는 비디오 디코더를 가지고 2개의 SD급 비디오 스트림을 동시에 디코딩할 수 있는 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치에 관한 것으로, 특히 두 개의 비디오 스트림을 동시에 디코딩할 수 있도록 하여 디지털 티브이의 응용범위를 넓히도록 한 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치에 관한 것이다.The present invention relates to a two-screen display device of the SD image using an HD video decoder that can simultaneously decode two SD video streams with a video decoder that meets the ATSC standard of the US Digital TV. The present invention relates to a two-screen display device of SD-grade video using an HD-class video decoder to decode two video streams simultaneously, thereby extending the application range of a digital TV.

현재 미국에서 방송되고 있는 디지털 티브이(Digital TV)는 ATSC 라는 규격을 따르고 있으며, 이 규격에 의하면 최대 1920×1080 픽셀의 화면 크기를 갖는 비디오 스트림을 방송하고 있다.Digital TV, currently being broadcast in the United States, follows the ATSC standard, which broadcasts video streams with screen sizes up to 1920 x 1080 pixels.

그러면 ATSC 규격에 의해 가장 큰 화면의 비디오를 보여줄 수 있는 디코더의 구성 및 동작에 대하여 살펴보면 다음과 같다.Then, the configuration and operation of the decoder that can show the video of the largest screen by the ATSC standard is as follows.

도 1은 종래 엠펙-2 비디오 디코더의 구성도로서, 이에 도시된 바와같이, 입력되는 엔코딩된 비트 스트림에 포함되어 있는 부호의 발생빈도에 의해 길이의 부호로 표시하는 가변길이 부호기(11)와, 상기 가변길 부호기(11)의 출력을 역으로 스캔하여 출력하는 역 스캔부(12)와, 상기 역 스캔부(12)의 출력을 역양자화하는 역양자화기(13)와, 상기 역양자화기(13)의 출력을 역이산 코사인 변환을 행하여 본래의 영상으로 복원하는 역이산 코사인 변환부(14)와, 입력되는 영상을 프레임 단위로 하여 저장하는 프레임 저장부(16)와, 상기 역이산 코사인 변환부(14)를 거쳐 복원된 영상으로 부터 움직임 정도를 추정하여 상기 프레임 저장부(16)에 저장되어 있는 이전 프레임의 신호를 움직임 벡터 만큼 이동시켜 출력하는 움직임 보상부(15)로 구성된다.1 is a block diagram of a conventional MPEG-2 video decoder. As shown in FIG. 1, a variable length encoder 11 represented by a length code according to a frequency of occurrence of a code included in an input encoded bit stream, An inverse scan unit 12 for scanning the output of the variable length encoder 11 in reverse and outputting the inverse quantizer 13 for inversely quantizing the output of the inverse scan unit 12, and the inverse quantizer ( 13) an inverse discrete cosine transform unit 14 for performing inverse discrete cosine transform to restore the original image, a frame storage unit 16 for storing the input image in units of frames, and the inverse discrete cosine transform. The motion compensation unit 15 estimates the degree of motion from the image reconstructed by the unit 14 and moves the signal of the previous frame stored in the frame storage unit 16 by a motion vector and outputs the motion vector.

이와같이 구성된 종래기술에 대하여 설명하면 다음과 같다.Referring to the prior art configured as described above is as follows.

미도시된 엔코더에서 엔코딩된 비트 스트림을 출력하면, 이를 가변길이 부호기(11)에서 입력받아 그 비트 스트림에 포함되어 있는 있는 부호의 발생빈도에 의해 빈도가 많은 것은 짧은 길이의 부호로, 빈도가 적은 것은 긴 길이의 부호로 표시하여 출력한다.When the encoded bit stream is output from an encoder (not shown), the variable length encoder 11 receives the encoded bit stream, and the frequency of occurrence of the code included in the bit stream is short, and the frequency is short. The output is indicated by the sign of long length.

이렇게 가변길이 부호기(11)에서 길이의 부호로 표시하여 출력하면, 역 스캔부(12)는 그 출력을 역으로 스캔하여 역양자화기(13)로 전달한다.When the variable length encoder 11 displays and outputs the sign of the length, the inverse scan unit 12 scans the output in reverse and transfers the output to the inverse quantizer 13.

이에따라 상기 역양자화기(13)는 역 스캔부(12)의 출력을 역양자화하고, 역이산 코사인 변환부(14)에서 역이산 코사인 변환을 행하여 본래의 영상으로 복원하여 움직임 보상부(15)로 출력한다.Accordingly, the inverse quantizer 13 inverse quantizes the output of the inverse scan unit 12, performs inverse discrete cosine transform on the inverse discrete cosine transform unit 14, and restores the original image to the motion compensation unit 15. Output

상기 움직임 보상부(15)는 복원된 영상으로 부터 움직임 정도를 추정하여 프레임 저장부(16)에 저장되어 있는 이전 프레임의 영상신호를 읽어들여 움직임 벡터 만큼 이동시켜 얻어진 부호화된 영상을 출력한다.The motion compensator 15 estimates the degree of motion from the reconstructed image, reads out the image signal of the previous frame stored in the frame storage unit 16, and outputs the encoded image obtained by moving by the motion vector.

이와같이 동작하는 엠펙-2 비디오 디코더를 이용하여 입력되는 HD급의 비트 스트림을 디코딩하여, 도 2에 도시된 바와같이, 1920×1080 픽셀의 화면 크기를 갖고 수상기에 방송된다.The MPEG-2 video decoder operating as described above decodes the input bit stream of HD level, and is broadcasted to the receiver with a screen size of 1920 × 1080 pixels as shown in FIG. 2.

그리고, 도 3에서와 같이, SD급의 비트 스트림이 입력될 경우에 720×480 픽셀의 화면 크기로 수상기에 방송된다.And, as shown in Figure 3, when the SD-class bit stream is input to the receiver in a screen size of 720 × 480 pixels.

그러나, 상기에서와 같은 종래기술에서, HD급의 비디오를 디코딩할 수 있는 성능을 가지고 있는 디코더와 메모리의 용량을 가지고도 SD급의 비트 스트림을 디코딩할 때에도 그대로 하나의 비트 스트림만을 디코딩 함으로써, 하드웨어의 효율을 높이지 못하는 문제점이 있다.However, in the prior art as described above, even when decoding an SD class bit stream even with a decoder and a memory capable of decoding HD class video, hardware can be decoded as it is. There is a problem that does not increase the efficiency of.

따라서 상기에서와 같은 종래의 문제점을 해결하기 위한 본 발명의 목적은 A현재 미국에서 방송되고 있는 ATSC 규격을 따르는 디지털 티브이에서 사용하는 비디오 디코더를 이용하여 2개의 SD급 비트 스트림을 동시에 디코딩할 수 있도록 한 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치를 제공함에 있다.Accordingly, an object of the present invention to solve the above-mentioned conventional problems is to enable simultaneous decoding of two SD class bit streams using a video decoder used in a digital TV that complies with the ATSC standard currently being broadcast in the United States. It is to provide a two-screen display device of the SD image using an HD video decoder.

본 발명의 다른 목적은 하나의 비디오 디코더를 이용하여 2개의 비트 스트림을 디코딩하여 하드웨어의 효율을 높일 수 있도록 한 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치를 제공함에 있다.Another object of the present invention is to provide a two-screen display device of an SD video using an HD video decoder to decode two bit streams using a single video decoder to increase the efficiency of hardware.

도 1은 종래 엠펙-2 비디오 디코더의 블럭 구성도.1 is a block diagram of a conventional MPEG-2 video decoder.

도 2는 도 1에서, HD급 비트 스트림을 디코딩하여 화면에 디스플레이하는 과정을 보여주는 설명도.FIG. 2 is an explanatory diagram illustrating a process of decoding and displaying an HD-level bit stream on a screen in FIG. 1; FIG.

도 3은 도 1에서, SD급 비트 스트림을 디코딩하여 화면에 디스플레이하는 과정을 보여주는 설명도.FIG. 3 is an explanatory diagram illustrating a process of decoding and displaying an SD class bit stream on a screen in FIG. 1; FIG.

도 4는 본 발명 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치에 대한 블럭 구성도.Figure 4 is a block diagram of a two-screen display device of the SD image using the HD video decoder of the present invention.

도 5는 엠펙-2 비디오 스트림의 하이레벨 비트 스트림 구성도.5 is a high level bit stream configuration diagram of an MPEG-2 video stream.

도 6은 도 4에서, 비트 스트림 컨트롤러의 구성도.6 is a configuration diagram of a bit stream controller in FIG. 4;

도 7은 HD급 비디오 스트림을 디코딩 할 때의 B-픽처 메모리 맵.7 is a B-picture memory map when decoding an HD video stream.

도 8은 SD급 2 비디오 스트림을 디코딩 할 때의 B-픽처 메모리 맵.8 is a B-picture memory map when decoding an SD class 2 video stream.

도 9는 하나의 HD급 비디오 스트림을 디코딩하는 경우의 디코딩 프레임과 디스플레이 프레임의 순서도.9 is a flowchart of a decoding frame and a display frame in the case of decoding one HD video stream.

도 10은 두 개의 SD급 비디오 스트림을 디코딩하는 경우의 디코딩 프레임과 디스플레이 프레임의 순서도.10 is a flowchart of a decoding frame and a display frame in the case of decoding two SD video streams.

도 11은 도 10의 디스플레이 프레임에 의해 2 비디오가 동시에 디코딩된 화면을 보여주는 설명도.FIG. 11 is an explanatory diagram showing a screen in which two videos are decoded simultaneously by the display frame of FIG. 10; FIG.

***** 도면의 주요 부분에 대한 부호의 설명 ********** Explanation of symbols for the main parts of the drawing *****

101 : 가변길이 부호기 102 : 역스캔부101: variable length encoder 102: inverse scan unit

103 : 역양자화기 104 : 역이산 코사인 변환부103: inverse quantizer 104: inverse discrete cosine transform unit

105 : 움직임 보상부 106 : 프레임 저장부105: motion compensation unit 106: frame storage unit

107,108 : 레지스터 셋 109 : 비트 스트림 컨트롤러107,108: register set 109: bit stream controller

상기의 목적을 달성하기 위한 본 발명은 엠펙-2 비디오 스트림의 픽처 데이터 레벨 이상의 부분에 의해 전달되는 시퀀스 헤더, 시퀀스 익스텐션, 익스텐션 및 유저 데이터, 픽쳐 헤더,,, 등의 각 비트 스트림의 파라미터들을 저장하는 레지스터 셋1,2와, 두 개의 SD급 비트 스트림과 상기 레지스터 셋1,2를 먹싱하여 출력하는 비트 스트림 컨트롤러와, 상기 비트 스트림 컨트롤러를 통해 전달되는 먹싱된 인코딩된 비트 스트림을 가변길이 부호화, 역양자화, 역이산 코사인 변환 및 움직임 보상을 통해 이루어진 2개의 디코딩된 영상을 출력하는 엠펙-2 비디오 디코더를 포함한 것을 특징으로 한다.In order to achieve the above object, the present invention stores the parameters of each bit stream, such as sequence header, sequence extension, extension and user data, picture header, and the like, carried by the portion of the picture data level of the MPEG-2 video stream. Variable length encoding of the register sets 1 and 2, the two SD class bit streams and the bit stream controllers which mux and output the register sets 1 and 2, and the encoded encoded bit streams transmitted through the bit stream controllers. And an MPEG-2 video decoder for outputting two decoded images made through inverse quantization, inverse discrete cosine transform, and motion compensation.

이하, 첨부한 도면에 의거하여 상세히 설명하면 다음과 같다.Hereinafter, with reference to the accompanying drawings in detail as follows.

도 4는 본 발명 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치에 대한 블럭 구성도로서, 이에 도시한 바와같이, 엠펙-2 비디오 스트림의 픽처 데이터 레벨 이상의 부분에 의해 전달되는 시퀀스 헤더(sequence header), 시퀀스 익스텐션(sequence extension), 익스텐션 및 유저 데이터(extension and user data), 픽쳐 헤더의 그룹(group of picture header), 픽처 헤드(picture header), 픽처 헤더 익스텐션(picture header extension) 등의 각 비트 스트림의 파라미터들을 저장하는 레지스터 셋1,2(107)(108)와, 두 개의 SD급 비트 스트림과 상기 레지스터 셋1,2(107)(108)를 각 비트스트림의 한 픽처씩 먹싱하여 출력하는 비트 스트림 컨트롤러(109)와, 상기 비트 스트림 컨트롤러(109)를 통해 전달되는 먹싱된 인코딩된 비트 스트림에 포함되어 있는 부호의 발생빈도에 의해 길이의 부호로 표시하는 가변길이 부호기(101)와, 상기 가변길 부호기(101)의 출력을 역으로 스캔하여 출력하는 역 스캔부(102)와, 상기 역 스캔부(102)의 출력을 역양자화하는 역양자화기(103)와, 상기 역양자화기(103)의 출력을 역이산 코사인 변환을 행하여 본래의 영상으로 복원하는 역이산 코사인 변환부(104)와, 입력되는 영상을 프레임 단위로 하여 저장하는 프레임 저장부(106)와, 상기 역이산 코사인 변환부(104)를 거쳐 복원된 영상으로 부터 움직임 정도를 추정하여 상기 프레임 저장부(106)에 저장되어 있는 이전 프레임의 신호를 움직임 벡터 만큼 이동시켜 출력하는 움직임 보상부(105)로 구성한다.FIG. 4 is a block diagram of an apparatus for displaying a two-screen SD video using an HD video decoder according to the present invention. As shown in FIG. 4, a sequence header transmitted by a part of a picture data level or higher of an MPEG-2 video stream is shown in FIG. sequence headers, sequence extensions, extensions and user data, groups of picture headers, picture headers, picture header extensions, and the like. Register sets 1, 2 (107) 108, which store the parameters of each bit stream, two SD class bit streams, and register sets 1, 2 (107) 108, which are muxed by one picture of each bit stream. A bit length controller 109 outputs a table as a length code based on a frequency of occurrence of a sign included in a muxed encoded bit stream transmitted through the bit stream controller 109. A variable length encoder 101, an inverse scan unit 102 that scans and outputs the output of the variable length encoder 101 in reverse, and an inverse quantizer that inverse quantizes the output of the inverse scan unit 102. (103), an inverse discrete cosine transforming unit (104) for performing an inverse discrete cosine transform on the output of the inverse quantizer (103) to restore an original image, and a frame storing unit storing the input image in units of frames. And a motion for estimating the degree of motion from the image reconstructed through the inverse discrete cosine transform unit 104 and shifting and outputting a signal of a previous frame stored in the frame storage unit 106 by a motion vector. Compensation section 105 is configured.

여기서, 가변길이 부호기(101)에서 프레임 저장부(106)는 엠펙-2 비디오 디코더이다.In the variable length encoder 101, the frame storage unit 106 is an MPEG-2 video decoder.

이와같이 구성된 본 발명의 동작 및 작용 효과에 대하여 상세히 설명하면 다음과 같다.Referring to the operation and effect of the present invention configured as described in detail as follows.

엠펙-2 비디오 스트림의 하이 레벨 비트스트림 구성은 도 5에서와 같이, 시퀀스 헤더(sequence header), 시퀀스 익스텐션(sequence extension), 익스텐션 및 유저 데이터(extension and user data), 픽쳐 헤더의 그룹(group of picture header), 픽처 헤드(picture header), 픽처 헤더 익스텐션(picture header extension) 등의 파라미터들을 가지고 있다.The high-level bitstream configuration of the MPEG-2 video stream is divided into a sequence header, a sequence extension, an extension and user data, and a group of picture headers as shown in FIG. It has parameters such as a picture header, a picture header, a picture header extension, and the like.

이와같은 파라미터들은 픽처 데이터의 상위 레벨의 파라미터들로 한 시퀀스 혹은 한 픽처 그룹 등의 여러 픽처에 적용해야 하는 파라미터들을 가지고 있다.These parameters are parameters of a higher level of picture data and have parameters to be applied to several pictures such as a sequence or a picture group.

또한 상기 파라미터들은 매 픽처 데이터마다 다 들어 있는 것이 아니므로 도 4에 도시한 두 개의 레지스터 셋1,2(107)(108)에 저장해 두고 해당하는 픽처 데이터를 디코딩할 때에 다시 그 값을 디코딩하는 블럭에 세팅해서 사용하여야 한다.In addition, since the parameters are not included in every picture data, they are stored in two register sets 1, 2 (107) and 108 shown in FIG. 4, and are decoded again when decoding corresponding picture data. It should be used after setting.

도 4에서, 두 개의 SD급 비트 스트림(Coded bit stream 1, Coded bit stream 2)이 각각 입력되면 비트 스트림 컨트롤러(109)는 먼저 하나의 SD급 비트 스트림으로 부터 한 픽처 데이터(picture data)를 선택하고, 이 비트 스트림에 맞춘 레지스터 셋1(107)으로 부터 해당하는 파라미터들을 읽어들여 엠펙-2 비디오 디코더의 가변길이 부호기(101)로 전송한 후 다른 하나의 SD급 비트 스트림으로 부터 한 픽처 데이터를 선택하고 이 비트스트림에 맞춰서 저장되어 있는 레지스터 셋2(108)로 부터 해당하는 파라미터들을 읽어들여 상기 가변길이 부호기(101)로 전송한다.In FIG. 4, when two SD class bit streams (Coded bit stream 1 and Coded bit stream 2) are input, the bit stream controller 109 first selects one picture data from one SD class bit stream. After reading the corresponding parameters from register set 1 (107) according to this bit stream and transmitting them to the variable length encoder 101 of the MPEG-2 video decoder, one picture data from another SD class bit stream is transferred. The selected parameters are read from register set 2 (108) stored in accordance with the bit stream and transmitted to the variable length encoder (101).

이렇게 비트 스트림과 파라미터들을 선택하는 비트 스트림 컨트롤러(109)는 도 6에서와 같이 멀티플렉서(MUX)를 이용한다.The bit stream controller 109 that selects the bit stream and the parameters as described above uses the multiplexer MUX as shown in FIG. 6.

이렇게 비트 스트림 컨트롤러(109)가 두 개의 SD급 비트 스트림이 번갈아가며 선택하고, 이 선택된 비트 스트림에 맞는 파라미터들과 함께 가변길이 부호기(101)로 전송하면, 상기 가변길이 부호기(101)는 전달된 비트 스트림을 길이로 부호화하여 역스캔부(102)로 출력한다.When the bit stream controller 109 alternately selects two SD class bit streams and transmits the parameters to the variable length encoder 101 with the parameters corresponding to the selected bit stream, the variable length encoder 101 is transferred. The bit stream is encoded in length and output to the inverse scan unit 102.

이에따라 역 스캔부(102)에서 역으로 스캔한 비트 스트림을 역양자화기(103)에서 역양자화하고, 역이산 코사인 변환부(104)를 통해 역이산 코사인 변환을 통해 본래의 영상으로 복원한 후 움직임 보상부(105)를 통해 움직임을 보상하여 최종적인 영상을 출력하는데, 비트 스트림 컨트롤러(109)를 통해 두 개의 비트 스트림이 입력됨에 따라, 도 11에서와 같이, 두 개의 디코딩된 영상을 동시에 출력한다.Accordingly, the bit stream scanned inversely by the inverse scanning unit 102 is inversely quantized by the inverse quantizer 103 and reconstructed into an original image through inverse discrete cosine transform through the inverse discrete cosine transform unit 104. The compensator 105 compensates for the motion and outputs the final image. As two bit streams are input through the bit stream controller 109, two decoded images are simultaneously output as shown in FIG. 11. .

도 7은 HD급 비트 스트림을 디코딩할 때의 B-픽처 메모리 맵으로, I,P-픽처는 B-픽처를 디코딩 하는 데에 기준 픽처로 사용되고, B-픽처는 디스플레이가 되고 나면 다시 사용되는 일이 없으므로 다음 B-픽처를 저장하는데 사용된다.7 is a B-picture memory map when decoding an HD-level bit stream, in which I, P-pictures are used as reference pictures for decoding B-pictures, and B-pictures are used again after being displayed. Since it is not used to store the next B-picture.

도 8은 SD급 두 개의 비트스트림을 디코딩하는 경우의 B-픽처 메모리 맵으로, 루미넌스 픽셀(Luminance pixel)을 기준으로 생각하면 HD급의 픽처의 픽셀수는 1920×1080 픽셀 즉, 2073600 픽셀이다.FIG. 8 is a B-picture memory map in the case of decoding two SD class bitstreams, and the number of pixels of an HD class picture is 1920 × 1080 pixels, that is, 2073600 pixels, based on a luminance pixel.

그리고, 크로미넌스 픽셀(Crominance pixel)의 수는 크롬 포맷(chroma format)에 따라 달라지지만 루미넌스 픽셀 숫자에 비례하게 되므로 루미넌스 픽셀의 숫자만을 가지고 우선 생각한다.The number of chrominance pixels varies depending on the chroma format, but is proportional to the number of luminance pixels. Therefore, the number of chrominance pixels is considered based on the number of luminance pixels only.

HD급의 한 픽처를 저장하는데 필요한 메모리는 1920×1080, 즉 2073600 바이트이다. 이는 SD급 픽처의 720×480, 345600 바이트의 6배이다.The memory required to store an HD-quality picture is 1920 × 1080, or 2073600 bytes. This is six times 720 × 480 and 345600 bytes of an SD picture.

따라서, 기준으로 사용되는 I,P픽처는 HD급 픽처의 각 I,P픽처의 공간에 SD급 픽처 2개가 들어가게 되고, B-픽처의 경우의 다음의 디코딩과 디스플레이의 시퀀스의 필요에 의해서 각 SD급 비트스트림의 B-픽처 2씩 총 4개가 도 8에서와 같이 메모리에 들어가게 된다.Therefore, the I, P picture used as a reference will contain two SD pictures in the space of each I, P picture of the HD picture, and each SD will be required by the following decoding and display sequence in the case of the B-picture. A total of four B-pictures 2 of the class bitstream enter the memory as shown in FIG.

B-픽처의 경우는 각 비트스트림당 2개의 픽처를 메모리에 저장하고, 두 영역을 번갈아 가면서 읽기와 쓰기를 하는 더블 버퍼링을 하게 된다.In the case of B-pictures, two pictures are stored in memory for each bitstream, and double buffering is performed to alternately read and write two areas.

따라서 엠펙-2 비디오 디코더에서 프레임 저장부(106)는 두 개의 SD급 비트스트림에 대한 픽처를 저장하는데 충분하다.Therefore, the frame storage unit 106 in the MPEG-2 video decoder is sufficient to store pictures for two SD class bitstreams.

그러면 여기서, 하나의 HD급 디코딩 프레임을 디코딩하는 과정과 비트 스트림 컨트롤러(109)에 의해 두 개의 SD급 디코딩 프레임을 디코딩하는 과정을 도 9와 도 10에 의거하여 살펴보면 다음과 같다.Next, a process of decoding one HD class decoded frame and a process of decoding two SD class decoded frames by the bit stream controller 109 will be described with reference to FIGS. 9 and 10.

도 9는 도 4에 도시한 엠펙-2 비디오 디코더를 이용하여 하나의 HD급 비디오 스트림을 디코딩하는 경우, (a)에서와 같이 I1,P1,B1,B2,P2,B3,B4,I2,P3,B5 와 같은 디코딩 프레임에 대하여 디스플레이하고자 할 때의 디스플레이 프레임은 (b)에서와 같이 I1,B1,B2,P1,B3,B3,P2,I2,B5 와 같은 순서로 디코딩되어 디스플레이된다.FIG. 9 illustrates the decoding of one HD video stream by using the MPEG-2 video decoder shown in FIG. 4, as shown in (a) of I1, P1, B1, B2, P2, B3, B4, I2, and P3. When the display frame is to be displayed with respect to a decoding frame such as B5, the display frame is decoded and displayed in the order of I1, B1, B2, P1, B3, B3, P2, I2, and B5 as shown in (b).

그런데 도 9에서 사용하는 같은 비디오 디코더를 이용하여 두 개의 SD급 비트스트림을 디코딩하는 경우, 도 10의 (a)에서와 같은 디코딩 프레임에 대하여 (b)에서와 같은 디스플레이 프레임 순서로 디코딩되어 도 11에서와 같이 디스플레이된다.However, when two SD class bitstreams are decoded using the same video decoder used in FIG. 9, the decoding frames as shown in FIG. 10A are decoded in the same display frame order as in FIG. Is displayed as in.

디코딩하는 비트스트림은 2개라도 디스플레이는 도 11에서와 같이 하나의 화면에 동시에 디스플레이하게 되므로, 각 비트스트림에서 디코딩된 2개의 픽처를 1/60초내에 디스플레이한다.Even though two bitstreams are decoded, the display is simultaneously displayed on one screen as shown in FIG. 11, so that two pictures decoded in each bitstream are displayed within 1/60 second.

디코딩도 그에 맞춰서 1/60초에 각 비트스트림의 한 픽처씩 디코딩하도록 한다.Decoding also allows decoding one picture of each bitstream in 1 / 60th of a second.

디코더의 속도는 HD급 한 픽처의 크기가 SD급 한 픽처의 6배이므로 충분한 여력이 있으므로, 비트 스트림 컨트롤러(109)는 두개의 SD급 비트 스트림을 멀티플렉서를 이용하여 선택하고 이 선택된 비트스트림과 맞춘 레지스터 셋1(107)과 레지스터 셋2(108)를 선택하여 출력한다.The speed of the decoder is sufficient because the size of the HD class picture is 6 times the size of the SD class picture, so the bit stream controller 109 selects two SD class bit streams using a multiplexer and fits the selected bitstream. Register set 1 (107) and register set 2 (108) are selected and output.

이상에서 상세히 설명한 바와같이 본 발명은 HD급 디지탈 비디오 디코더를 이용하여 적은 양의 부가회로를 가하여 2개의 SD급 비디오 스트림을 동시에 디코딩하여 디스플레이할 수 있도록 하여 디지털 티브이의 응용 범위를 넓히도록 한 효과가 있다.As described in detail above, the present invention is capable of simultaneously decoding and displaying two SD video streams by applying a small amount of additional circuits using an HD digital video decoder, thereby extending the application range of the digital TV. have.

Claims (2)

엠펙-2 비디오 스트림의 픽처 데이터 레벨 이상의 부분에 의해 전달되는 시퀀스 헤더, 시퀀스 익스텐션, 익스텐션 및 유저 데이터, 픽쳐 헤더 등의 각 비트 스트림의 파라미터들을 각각 저장하는 레지스터 셋1,2와, 두 개의 SD급 비트 스트림중 하나를 선택하고 이 선택한 비트스트림에 맞춰 상기 레지스터 셋1 또는 레지스터 셋2에 저장되어 있는 파라미터를 선택하여 출력하는 비트 스트림 컨트롤러와, 상기 비트 스트림 컨트롤러를 통해 전달되는 인코딩된 비트 스트림과 파라미터를 가변길이 부호화, 역양자화, 역이산 코사인 변환 및 움직임 보상을 통해 이루어진 2개의 디코딩된 영상을 출력하는 엠펙-2 비디오 디코더를 포함한 것을 특징으로 하는 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치.Register sets 1 and 2 that store parameters of each bit stream, such as sequence header, sequence extension, extension and user data, and picture header, which are transmitted by the portion of the picture data level or higher of the MPEG-2 video stream, and two SD class. A bit stream controller that selects one of the bit streams and selects and outputs a parameter stored in the register set 1 or the register set 2 according to the selected bit stream, and an encoded bit stream and a parameter transmitted through the bit stream controller. 2-screen display of an SD video using an HD video decoder, comprising an MPEG-2 video decoder that outputs two decoded images through variable length coding, inverse quantization, inverse discrete cosine transform, and motion compensation. Device. 제1항에 있어서, 비트 스트림 컨트롤러는 멀티플렉스인 것을 특징으로 하는 HD급 비디오 디코더를 이용한 SD급 영상의 2화면 디스플레이 장치.The apparatus as claimed in claim 1, wherein the bit stream controller is multiplexed.
KR1019990045375A 1999-10-19 1999-10-19 An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder KR20010037712A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990045375A KR20010037712A (en) 1999-10-19 1999-10-19 An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990045375A KR20010037712A (en) 1999-10-19 1999-10-19 An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder

Publications (1)

Publication Number Publication Date
KR20010037712A true KR20010037712A (en) 2001-05-15

Family

ID=19615976

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990045375A KR20010037712A (en) 1999-10-19 1999-10-19 An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder

Country Status (1)

Country Link
KR (1) KR20010037712A (en)

Similar Documents

Publication Publication Date Title
CN101889447B (en) Extension of the AVC standard to encode high resolution digital still pictures in series with video
US6917652B2 (en) Device and method for decoding video signal
US5691768A (en) Multiple resolution, multi-stream video system using a single standard decoder
KR100504471B1 (en) Video decoding system
US8817885B2 (en) Method and apparatus for skipping pictures
JP3395166B2 (en) Integrated video decoding system, frame buffer, encoded stream processing method, frame buffer allocation method, and storage medium
US5623308A (en) Multiple resolution, multi-stream video system using a single standard coder
US6151075A (en) Device and method for converting frame rate
US6442206B1 (en) Anti-flicker logic for MPEG video decoder with integrated scaling and display functions
KR100893276B1 (en) Resolution downscaling of video images
CN101878649A (en) An extension to the avc standard to support the encoding and storage of high resolution digital still pictures in parallel with video
JP2011175085A (en) Display driving circuit
US6529244B1 (en) Digital video decode system with OSD processor for converting graphics data in 4:4:4 format to 4:2:2 format by mathematically combining chrominance values
KR19980068686A (en) Letter Box Processing Method of MPEG Decoder
KR100298397B1 (en) Video decoding system
KR0157570B1 (en) Decoder for mpeg 2 bit
CN101611621B (en) Video receiver providing video attributes with video data
GB2334644A (en) Decoding high definition TV signals for display as standard definition TV
KR100249235B1 (en) Hdtv video decoder
JP3723657B2 (en) Method for storing decoded multi-color digital image bitmap in RAM for display
KR20010037712A (en) An apparatus for simultaneous displaying two sd type images on screen by using an hd type video decoder
JP2003179826A (en) Image reproducing and displaying device
US20080049836A1 (en) Method and System for a Fast Video Transcoder
KR20010038985A (en) Broadcast receiving equipment and video decoding equipment
KR100255777B1 (en) Digital tv receiver decoder device

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination