KR102331337B1 - Light emitting device - Google Patents
Light emitting device Download PDFInfo
- Publication number
- KR102331337B1 KR102331337B1 KR1020150023457A KR20150023457A KR102331337B1 KR 102331337 B1 KR102331337 B1 KR 102331337B1 KR 1020150023457 A KR1020150023457 A KR 1020150023457A KR 20150023457 A KR20150023457 A KR 20150023457A KR 102331337 B1 KR102331337 B1 KR 102331337B1
- Authority
- KR
- South Korea
- Prior art keywords
- type semiconductor
- layer
- semiconductor layer
- light emitting
- conductivity
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 236
- 239000000758 substrate Substances 0.000 claims description 95
- 238000000034 method Methods 0.000 claims description 64
- 150000004767 nitrides Chemical class 0.000 claims description 28
- 239000010410 layer Substances 0.000 description 456
- 239000000463 material Substances 0.000 description 15
- 238000004519 manufacturing process Methods 0.000 description 13
- 238000009792 diffusion process Methods 0.000 description 12
- 230000003287 optical effect Effects 0.000 description 9
- 230000017525 heat dissipation Effects 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- 238000005530 etching Methods 0.000 description 6
- 239000002356 single layer Substances 0.000 description 6
- 229910052719 titanium Inorganic materials 0.000 description 6
- 229910004298 SiO 2 Inorganic materials 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 230000008021 deposition Effects 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 239000007769 metal material Substances 0.000 description 5
- 229910052759 nickel Inorganic materials 0.000 description 5
- 238000007747 plating Methods 0.000 description 5
- 230000010287 polarization Effects 0.000 description 5
- 229910052804 chromium Inorganic materials 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000000313 electron-beam-induced deposition Methods 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 229910052709 silver Inorganic materials 0.000 description 4
- 101100497362 Arabidopsis thaliana CRY1 gene Proteins 0.000 description 3
- 229910004205 SiNX Inorganic materials 0.000 description 3
- HEMHJVSKTPXQMS-UHFFFAOYSA-M Sodium hydroxide Chemical compound [OH-].[Na+] HEMHJVSKTPXQMS-UHFFFAOYSA-M 0.000 description 3
- 239000012790 adhesive layer Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000001017 electron-beam sputter deposition Methods 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 3
- 229910052594 sapphire Inorganic materials 0.000 description 3
- 239000010980 sapphire Substances 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 229910002601 GaN Inorganic materials 0.000 description 2
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 2
- 229910019897 RuOx Inorganic materials 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 229910052749 magnesium Inorganic materials 0.000 description 2
- 229910052763 palladium Inorganic materials 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 229910052703 rhodium Inorganic materials 0.000 description 2
- 230000002269 spontaneous effect Effects 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- VRIVJOXICYMTAG-IYEMJOQQSA-L iron(ii) gluconate Chemical compound [Fe+2].OC[C@@H](O)[C@@H](O)[C@H](O)[C@@H](O)C([O-])=O.OC[C@@H](O)[C@@H](O)[C@H](O)[C@@H](O)C([O-])=O VRIVJOXICYMTAG-IYEMJOQQSA-L 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 229910052596 spinel Inorganic materials 0.000 description 1
- 239000011029 spinel Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H01L33/36—
-
- H01L33/38—
-
- H01L33/0075—
-
- H01L33/405—
-
- H01L33/62—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
Landscapes
- Led Devices (AREA)
Abstract
발광 소자가 개시된다. 발광 소자는, 제1 도전형 반도체층, 제2 도전형 반도체층 및 상기 제1 도전형 반도체층과 제2 도전형 반도체층의 사이에 위치하는 활성층을 포함하는 발광 구조체; 상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극; 상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및 상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고, 상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며, 상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함한다.A light emitting device is disclosed. The light emitting device includes: a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer; a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer; a second contact electrode positioned on the second conductivity-type semiconductor layer; and an insulating layer positioned on the light emitting structure and insulating the first contact electrode and the second contact electrode, wherein the light emitting structure has a non-polar or semi-polar growth surface, and The upper surface includes a non-polar or semi-polar surface, and the second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer.
Description
본 발명은 발광 소자에 관한 것으로, 특히, 광학적 특성 및 전기적 특성이 우수하여 발광 효율이 높은 발광 소자에 관한 것이다.The present invention relates to a light emitting device, and more particularly, to a light emitting device having high luminous efficiency due to excellent optical and electrical properties.
최근 소형 고출력 발광 장치에 대한 요구가 증가하면서, 고출력 발광 장치에 적용 가능한 고방열 효율의 대면적 플립칩형 발광 다이오드의 수요가 증가하고 있다. 플립칩형 발광 소자의 전극은 직접 2차 기판에 접합되며, 또한 플립칩형 발광 소자에 외부 전원을 공급하기 위한 와이어를 이용하지 않으므로, 수평형 발광 소자에 비해 열 방출 효율이 매우 높다. 따라서 고밀도 전류를 인가하더라도 효과적으로 열을 2차 기판 측으로 전도시킬 수 있어서, 플립칩형 발광 소자는 고출력 발광 장치의 발광원으로 적합하다.Recently, as the demand for a small high-power light-emitting device increases, the demand for a large-area flip-chip type light-emitting diode with high heat dissipation efficiency applicable to the high-power light-emitting device is increasing. The electrode of the flip chip light emitting device is directly bonded to the secondary substrate, and since a wire for supplying external power to the flip chip light emitting device is not used, heat dissipation efficiency is very high compared to that of the horizontal light emitting device. Therefore, even when a high-density current is applied, heat can be effectively conducted to the secondary substrate side, so that the flip-chip type light emitting device is suitable as a light emitting source of a high output light emitting device.
한편, 일반적인 질화물계 발광 소자는 C면의 성장면을 갖는 사파이어 기판과 같은 성장 기판 상에 성장시켜 제조되었다. 그러나, C면의 성장면은 전자와 정공이 결합하는 방향에 대해 극성을 가지므로, 성장된 질화물계 반도체층에 자발 분극 및 압전 분극이 발생한다. 이러한 분극 현상에 의해 발광 소자의 내부 양자 효율이 떨어지며, 효율 드룹이 발생한다. 또한, 성장기판으로 사용되는 사파이어 기판은 열 전도율이 낮아, 발광 소자의 발열 효율을 떨어뜨려 발광 소자의 수명 및 발광 효율을 감소시킨다. 이러한 종래의 발광 소자에 있어서, 고전류로 구동 시 효율 저하가 더욱 극명하게 나타난다.Meanwhile, a general nitride-based light emitting device was manufactured by growing it on a growth substrate such as a sapphire substrate having a C-plane growth surface. However, since the growth plane of the C plane has a polarity with respect to a direction in which electrons and holes are combined, spontaneous polarization and piezoelectric polarization occur in the grown nitride-based semiconductor layer. Due to this polarization phenomenon, the internal quantum efficiency of the light emitting device is lowered, and an efficiency droop occurs. In addition, the sapphire substrate used as the growth substrate has low thermal conductivity, thereby lowering the heating efficiency of the light emitting device, thereby reducing the lifespan and luminous efficiency of the light emitting device. In such a conventional light emitting device, a decrease in efficiency is more pronounced when driving with a high current.
이러한 점을 개선하기 위하여, 비극성 또는 반극성을 갖는 동종(homogeneous)의 성장 기판을 이용하여 발광 소자를 제조하는 방법이 제시되었다. 동종의 기판 상에 비극성 또는 반극성의 질화물 반도체를 성장시킴으로써, 자발 분극 및 압전 분극으로 인한 효율 저하를 최소화할 수 있다. 질화물계 반도체의 비극성 면으로, a면({11-20})과 m면({1-100}) 등이 있으며, m면 비극성 기판 상에 질화물계 반도체층들이 성장되어 제조된 발광소자는 종래에 다수 개시된바 있다.In order to improve this point, a method for manufacturing a light emitting device using a non-polar or semi-polar (homogeneous) growth substrate has been proposed. By growing a non-polar or semi-polar nitride semiconductor on the same substrate, efficiency degradation due to spontaneous polarization and piezoelectric polarization can be minimized. As a non-polar surface of a nitride-based semiconductor, there are a-plane ({11-20}) and m-plane ({1-100}), and a light emitting device manufactured by growing nitride-based semiconductor layers on an m-plane non-polar substrate is conventionally Many have been disclosed in
그러나 이러한 m면을 성장면으로 성장된 비극성 질화물계 반도체층은 c면을 성장면으로 성장된 비극성 질화물계 반도체층과 성장 특성, 광학적 특성 등이 다르다. 이에 따라, m면을 성장면으로 갖는 질화물계 반도체층 제조에 c면을 성장면으로 질화물계 반도체층을 성장시키는 기술을 직접적으로 적용하는 것에 한계가 있다. However, the non-polar nitride-based semiconductor layer grown with the m-plane as the growth plane is different from the non-polar nitride-based semiconductor layer grown with the c-plane as the growth plane, in growth characteristics, optical properties, and the like. Accordingly, there is a limitation in directly applying the technique of growing the nitride-based semiconductor layer with the c-plane as the growth plane to the manufacture of the nitride-based semiconductor layer having the m-plane as the growth plane.
본 발명이 해결하고자 하는 과제는, 비극성 또는 반극성의 성장면을 가져 내부 양자 효율이 높고, 반도체층과 컨택 전극의 오믹 접촉 특성이 향상되어, 전기적 특성이 우수한 발광 소자를 제공하는 것이다.An object of the present invention is to provide a light emitting device having a non-polar or semi-polar growth surface, high internal quantum efficiency, improved ohmic contact characteristics between a semiconductor layer and a contact electrode, and excellent electrical characteristics.
본 발명이 해결하고자 하는 또 다른 과제는, 고전류 구동 시 방열 효율이 우수하여, 신뢰성이 향상된 발광 소자를 제공하는 것이다.Another problem to be solved by the present invention is to provide a light emitting device having excellent heat dissipation efficiency during high current driving, and improved reliability.
본 발명의 일 측면에 따른 발광 소자는, 제1 도전형 반도체층, 제2 도전형 반도체층 및 상기 제1 도전형 반도체층과 제2 도전형 반도체층의 사이에 위치하는 활성층을 포함하는 발광 구조체; 상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극; 상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및 상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고, 상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며, 상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함한다.A light emitting device according to an aspect of the present invention is a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer. ; a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer; a second contact electrode positioned on the second conductivity-type semiconductor layer; and an insulating layer positioned on the light emitting structure and insulating the first contact electrode and the second contact electrode, wherein the light emitting structure has a non-polar or semi-polar growth surface, and The upper surface includes a non-polar or semi-polar surface, and the second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer.
상기 발광 구조체는 질화물 반도체를 포함할 수 있으며, 상기 비극성 또는 반극성 성장면은 m면을 포함할 수 있다.The light emitting structure may include a nitride semiconductor, and the non-polar or semi-polar growth plane may include an m-plane.
또한, 상기 도전성 산화물층은 ITO를 포함할 수 있고, 상기 반사 전극층은 Ag를 포함할 수 있다.In addition, the conductive oxide layer may include ITO, and the reflective electrode layer may include Ag.
상기 도전성 산화물층의 면적은 상기 반사 전극층의 면적보다 클 수 있으며, 상기 반사 전극층은 상기 도전성 산화물층의 테두리 영역 내에 위치할 수 있다.An area of the conductive oxide layer may be greater than an area of the reflective electrode layer, and the reflective electrode layer may be located within an edge region of the conductive oxide layer.
상기 도전성 산화물층은 상기 제2 도전형 반도체층의 상면의 90% 이상을 덮을 수 있다.The conductive oxide layer may cover 90% or more of an upper surface of the second conductivity-type semiconductor layer.
상기 도전성 산화물층은 상기 반사 전극층에 덮일 수 있다.The conductive oxide layer may be covered with the reflective electrode layer.
몇몇 실시예들에 있어서, 상기 제1 도전형 반도체층은 비극성 또는 반극성의 성장면을 갖는 질화물계 기판을 포함할 수 있다.In some embodiments, the first conductivity type semiconductor layer may include a nitride-based substrate having a non-polar or semi-polar growth surface.
또한, 상기 질화물계 기판은 언도핑되거나 도핑되어 상기 제1 도전형 반도체층과 동일한 도전형을 가질 수 있다.In addition, the nitride-based substrate may be undoped or doped to have the same conductivity type as the first conductivity type semiconductor layer.
상기 질화물계 기판은 270 내지 330㎛의 두께를 가질 수 있다.The nitride-based substrate may have a thickness of 270 to 330 μm.
상기 제2 도전형 반도체층과 상기 도전성 산화물 간의 접촉 저항은 상기 제2 도전형 반도체층과 상기 반사 금속층 간의 접촉 저항보다 낮을 수 있다.A contact resistance between the second conductivity-type semiconductor layer and the conductive oxide may be lower than a contact resistance between the second conductivity-type semiconductor layer and the reflective metal layer.
또한, 상기 발광 구조체는 상기 발광 구조체는 상기 제2 도전형 반도체층 및 상기 활성층을 포함하는 복수의 메사를 포함할 수 있고, 상기 제2 컨택 전극은 상기 복수의 메사 상에 위치하며, 상기 제1 도전형 반도체층은 상기 복수의 메사 주변의 적어도 일부 영역에서 노출될 수 있다.In addition, in the light emitting structure, the light emitting structure may include a plurality of mesa including the second conductivity type semiconductor layer and the active layer, the second contact electrode is located on the plurality of mesa, and the first The conductive semiconductor layer may be exposed in at least a partial region around the plurality of mesa.
상기 절연층은 제1 절연층 및 제2 절연층을 포함할 수 있고, 상기 제1 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함할 수 있다.The insulating layer may include a first insulating layer and a second insulating layer, wherein the first insulating layer covers the plurality of mesas and the first conductive type semiconductor layer, a portion of the first conductive type semiconductor layer and the It may include a first opening and a second opening exposing a portion of the second contact electrode, respectively.
상기 제1 컨택 전극은 상기 제1 개구부를 통해 상기 제1 도전형 반도체층에 오믹 컨택될 수 있고, 상기 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 상에 위치하되, 상기 복수의 메사들로부터 절연될 수 있다.The first contact electrode may be in ohmic contact with the first conductivity-type semiconductor layer through the first opening, and the first contact electrode may be positioned on a portion of upper surfaces of the plurality of mesas and side surfaces of the plurality of mesas, It may be insulated from the plurality of mesa.
나아가, 상기 제2 절연층은 제1 컨택 전극을 부분적으로 덮되, 상기 제1 컨택 전극 및 제2 컨택 전극을 각각 부분적으로 노출시키는 제3 개구부 및 제4 개구부를 포함할 수 있다.Furthermore, the second insulating layer may include a third opening and a fourth opening partially covering the first contact electrode and partially exposing the first contact electrode and the second contact electrode, respectively.
상기 발광 소자는, 상기 제2 절연층 상에 위치하되, 상기 제3 개구부를 통해 상기 제1 컨택 전극에 전기적으로 연결된 제1 패드 전극; 및 상기 제2 절연층 상에 위치하되, 상기 제4 개구부를 통해 상기 제2 컨택 전극에 전기적으로 연결된 제2 패드 전극을 더 포함할 수 있다.The light emitting device may include: a first pad electrode disposed on the second insulating layer and electrically connected to the first contact electrode through the third opening; and a second pad electrode disposed on the second insulating layer and electrically connected to the second contact electrode through the fourth opening.
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함할 수 있다.The insulating layer may cover the plurality of mesas and the first conductivity-type semiconductor layer, and may include first and second openings exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively. have.
또한, 상기 제1 컨택 전극은 상기 제1 개구부를 통해 상기 제1 도전형 반도체층에 오믹 컨택되고, 상기 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 복수의 메사들로부터 절연될 수 있다.In addition, the first contact electrode is in ohmic contact with the first conductivity-type semiconductor layer through the first opening, and the first contact electrode is located on a portion of an upper surface of the plurality of mesas and a portion of a side surface of the plurality of mesas. , may be insulated from the plurality of mesa.
상기 발광 소자는, 상기 절연층 상에 위치하며, 상기 제2 개구부를 통해 상기 제2 컨택 전극에 전기적으로 연결되는 패드 전극을 더 포함할 수 있고, 상기 패드 전극과 상기 제1 컨택 전극은 이격될 수 있다.The light emitting device may further include a pad electrode disposed on the insulating layer and electrically connected to the second contact electrode through the second opening, wherein the pad electrode and the first contact electrode are spaced apart from each other. can
상기 발광 구조체는 그 일 측면을 포함하는 제1 영역과, 상기 일 측면에 반대하여 위치하는 타 측면을 포함하는 제2 영역을 포함할 수 있고, 상기 제1 컨택 전극은 제1 영역 내에 위치하고, 상기 패드 전극은 상기 제2 영역 내에 위치할 수 있다.The light emitting structure may include a first area including one side thereof and a second area including the other side opposite to the one side, wherein the first contact electrode is located in the first area, and The pad electrode may be located in the second region.
몇몇 실시예들에 있어서, 상기 제1 컨택 전극은 상기 제1 도전형 반도체층이 노출된 영역의 적어도 일부 상에 위치할 수 있다.In some embodiments, the first contact electrode may be positioned on at least a portion of a region where the first conductivity-type semiconductor layer is exposed.
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 컨택 전극의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함할 수 있다.The insulating layer may cover the plurality of mesas and the first conductivity type semiconductor layer, and may include first and second openings exposing a portion of the first contact electrode and a portion of the second contact electrode, respectively.
상기 발광 소자는, 상기 절연층 상에 위치하며, 상기 제1 개구부를 통해 제1 컨택 전극과 전기적으로 연결되는 제1 패드 전극; 및 상기 절연층 상에 위치하며, 상기 제2 개구부를 통해 제2 컨택 전극과 전기적으로 연결되는 제2 패드 전극을 더 포함할 수 있고, 상기 제1 패드 전극은 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 절연층에 의해 상기 복수의 메사들로부터 이격될 수 있다.The light emitting device may include: a first pad electrode disposed on the insulating layer and electrically connected to a first contact electrode through the first opening; and a second pad electrode disposed on the insulating layer and electrically connected to a second contact electrode through the second opening, wherein the first pad electrode includes the first contact electrode and the plurality of mesa electrodes. It may be positioned on a portion of the upper surface of the plurality of mesas and a portion of the side surfaces of the plurality of mesas, and may be spaced apart from the plurality of mesas by the insulating layer.
상기 발광 구조체는 상기 제1 도전형 반도체층이 부분적으로 노출되는 영역을 포함하고, 상기 절연층은 제1 절연층을 포함하고, 상기 제1 절연층은 상기 발광 구조체 및 제2 컨택 전극을 부분적으로 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함할 수 있다.The light emitting structure includes a region in which the first conductivity-type semiconductor layer is partially exposed, the insulating layer includes a first insulating layer, and the first insulating layer partially covers the light emitting structure and the second contact electrode. The cover may include a first opening and a second opening exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively.
나아가, 상기 제1 절연층은 예비 절연층 및 상기 예비 절연층 상에 위치하는 주 절연층을 포함할 수 있고, 상기 예비 절연층은 상기 발광 구조체의 일부 및 도전성 산화물의 일부를 덮을 수 있다.Furthermore, the first insulating layer may include a preliminary insulating layer and a main insulating layer positioned on the preliminary insulating layer, and the preliminary insulating layer may cover a portion of the light emitting structure and a part of the conductive oxide.
상기 예비 절연층은 상기 도전성 산화물을 부분적으로 노출시키는 개구부를 포함할 수 있고, 상기 반사 전극층은 상기 개구부 내에 위치할 수 있다.The preliminary insulating layer may include an opening partially exposing the conductive oxide, and the reflective electrode layer may be located in the opening.
상기 주 절연층은 상기 반사 전극층을 부분적으로 덮을 수 있다.The main insulating layer may partially cover the reflective electrode layer.
상기 절연층은, 상기 제1 절연층 상에 위치하며, 상기 제1 컨택 전극을 부분적으로 덮는 제2 절연층을 더 포함할 수 있고, 상기 제1 절연층은 상기 제2 절연층보다 두꺼울 수 있다.The insulating layer may further include a second insulating layer disposed on the first insulating layer and partially covering the first contact electrode, wherein the first insulating layer may be thicker than the second insulating layer. .
본 발명에 따르면, 비극성 또는 반극성의 성장면을 갖는 발광 구조체, 특히 비극성 또는 반극성의 성장면을 갖는 제2 도전형 반도체층과 접촉 저항이 낮은 오믹 컨택을 형성하는 제2 컨택 전극을 포함하여, 순방향 전압(Vf)이 낮고, 신뢰성이 높은 발광 소자가 제공될 수 있다. 또한, 본 발명의 실시예들에 따른 발광 소자는 소정 두께 이상의 제1 도전형 반도체층을 포함하여, 열적 신뢰성이 우수하고, 수평 방향으로 전류가 고르게 분산될 수 있어, 발광 파워가 높은 발광 소자가 제공될 수 있다.According to the present invention, a light emitting structure having a non-polar or semi-polar growth surface, in particular, a second contact electrode forming an ohmic contact with a low contact resistance with a second conductivity-type semiconductor layer having a non-polar or semi-polar growth surface; , a light emitting device having low forward voltage (Vf) and high reliability may be provided. In addition, the light emitting device according to the embodiments of the present invention includes a first conductivity type semiconductor layer having a predetermined thickness or more, so that the light emitting device has excellent thermal reliability and the current can be evenly distributed in the horizontal direction. may be provided.
도 1은 본 발명의 일 실시예에 따른 발광 소자를 설명하기 위한 단면도이다.
도 2는 본 발명의 다른 실시예에 따른 발광 소자를 설명하기 위한 단면도이다.
도 3a 및 도 3b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다.
도 4a 및 도 4b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다.
도 5a 및 도 5b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다.
도 6은 본 발명의 일 실시예에 따른 발광 소자를 조명 장치에 적용한 예를 설명하기 위한 분해 사시도이다.
도 7은 본 발명의 일 실시예에 따른 발광 소자를 디스플레이 장치에 적용한 예를 설명하기 위한 단면도이다.
도 8는 본 발명의 일 실시예에 따른 발광 소자를 디스플레이 장치에 적용한 예를 설명하기 위한 단면도이다.
도 9은 본 발명의 일 실시예에 따른 발광 소자를 헤드 램프에 적용한 예를 설명하기 위한 단면도이다.1 is a cross-sectional view for explaining a light emitting device according to an embodiment of the present invention.
2 is a cross-sectional view for explaining a light emitting device according to another embodiment of the present invention.
3A and 3B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention.
4A and 4B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention.
5A and 5B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention.
6 is an exploded perspective view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a lighting device.
7 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a display device.
8 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a display device.
9 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a head lamp.
이하, 첨부한 도면들을 참조하여 본 발명의 실시예들을 상세히 설명한다. 다음에 소개되는 실시예들은 본 발명이 속하는 기술분야의 통상의 기술자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 따라서, 본 발명은 이하 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고, 도면들에 있어서, 구성요소의 폭, 길이, 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 또한, 하나의 구성요소가 다른 구성요소의 "상부에" 또는 "상에" 있다고 기재된 경우 각 부분이 다른 부분의 "바로 상부" 또는 "바로 상에" 있는 경우뿐만 아니라 각 구성요소와 다른 구성요소 사이에 또 다른 구성요소가 개재된 경우도 포함한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. The embodiments introduced below are provided as examples so that the spirit of the present invention can be sufficiently conveyed to those skilled in the art to which the present invention pertains. Accordingly, the present invention is not limited to the embodiments described below and may be embodied in other forms. And, in the drawings, the width, length, thickness, etc. of the components may be exaggerated for convenience. In addition, when one component is described as being “on” or “on” another component, each component is different from each component, as well as when each component is “immediately above” or “directly on” the other component. It includes the case where another component is interposed between them. Like reference numerals refer to like elements throughout.
도 1은 본 발명의 일 실시예에 따른 발광 소자를 설명하기 위한 단면도이고, 도 2는 본 발명의 다른 실시예에 따른 발광 소자를 설명하기 위한 단면도이다.1 is a cross-sectional view for explaining a light emitting device according to an embodiment of the present invention, Figure 2 is a cross-sectional view for explaining a light emitting device according to another embodiment of the present invention.
먼저, 도 1을 참조하면, 상기 발광 소자는 발광 구조체(120), 제1 컨택 전극(130), 제2 컨택 전극(140) 및 절연층(150, 160)을 포함한다. 또한, 상기 발광 소자는 연결 전극(145), 제1 패드 전극(171) 및 제2 패드 전극(173)을 더 포함할 수 있다.First, referring to FIG. 1 , the light emitting device includes a
발광 구조체(120)는 제1 도전형 반도체층(121), 제1 도전형 반도체층(121) 상에 위치하는 활성층(123), 및 활성층(123) 상에 위치하는 제2 도전형 반도체층(125)을 포함할 수 있다. 한편, 제1 도전형 반도체층(121)은 성장 기판(121a) 및 성장 기판(121a)에 위치하는 상부 제1 도전형 반도체층(121b)을 포함할 수 있다.The
제1 도전형 반도체층(121), 활성층(123) 및 제2 도전형 반도체층(125)은 각각 Ⅲ-Ⅴ 계열 화합물 반도체를 포함할 수 있고, 예를 들어, (Al, Ga, In)N과 같은 질화물계 반도체를 포함할 수 있다. 제1 도전형 반도체층(121)은 n형 불순물 (예를 들어, Si)을 포함할 수 있고, 제2 도전형 반도체층(125)은 p형 불순물 (예를 들어, Mg)을 포함할 수 있다. 특히, 제1 도전형 반도체층(121)의 상부 제1 도전형 반도체층(121b)은 인위적으로 도핑된 n형 불순물을 포함함으로써, n형의 도전형을 가질 수 있다. 또한 이와 달리, 제1 및 제2 도전형 반도체층(121, 125)의 도전형은 상술한 바와 반대일 수도 있다. 활성층(123)은 다중양자우물 구조(MQW)를 포함할 수 있다.The first conductivity
성장 기판(121a)은 질화물계 반도체를 성장시킬 수 있는 기판이면 한정되지 않으며, 예를 들어, 사파이어 기판, 실리콘 기판, 실리콘 카바이드 기판, 또는 스피넬 기판과 같은 이종 기판을 포함할 수 있고, 또한, 질화갈륨 기판, 질화알루미늄 기판 등과 같은 동종 기판을 포함할 수 있다. 특히, 본 실시예에 있어서, 성장 기판(121a)은 질화갈륨 기판과 같이, 상부 제1 도전형 반도체층(121b)과 동종의 기판을 포함할 수 있다. 성장 기판(121a)이 질화물계 기판인 경우, 성장 기판(121a)은 단결정 질화물계 반도체를 포함할 수 있다. 성장 기판(121a)은 n형 도펀트를 포함하여 n형으로 도핑되거나, 도펀트를 포함하지 않고 언도핑 상태로 형성될 수 있다. 다만, 질화물계 반도체는 언도핑 상태에서도 질소 공공(nitrogen vacancy)와 같은 자체 결함으로 인하여 n형의 도전형을 가지므로, 언도핑 상태의 성장 기판(121a) 역시 n형의 도전형을 갖는다. 따라서, 언도핑 상태의 성장 기판(121a)은 n형으로 도핑된 상부 제1 도전형 반도체층(121b)과 동일한 도전형을 가질 수 있다.The
발광 구조체(120)의 반도체층들은 성장 기판(121a)으로부터 성장된 것일 수 있다. 따라서, 후술하는 바와 같이, 발광 구조체(120)의 반도체층들의 성장면은 모두 동일할 수 있다. 한편, 성장 기판(121a)은 상부 제1 도전형 반도체층(121b), 활성층(123) 및 제2 도전형 반도체층(125)의 성장 후, 상부 제1 도전형 반도체층(121b)으로부터 분리 및/또는 제거될 수도 있다. The semiconductor layers of the
발광 구조체(120)는 비극성 또는 반극성의 성장면을 갖는다. 따라서, 제1 도전형 반도체층(121), 활성층(123) 및 제2 도전형 반도체층(123)은 비극성 또는 반극성의 성장면을 가질 수 있다. 특히, 제2 도전형 반도체층(123)의 상면은 비극성 또는 반극성의 면을 포함한다. 이에 따라, 발광 구조체(120) 내에서 전자와 정공의 결합 과정에서 발생하는 에너지 밴드의 분리가 감소된다. 구체적으로, 발광 구조체(120)의 반도체층들의 성장면은 a면 또는 m면과 같은 비극성 면 또는 반극성 면(예를 들어, {20-2-1} 또는 {30-3-1} 등)일 수 있다. 이러한 발광 구조체(120)의 반도체층들의 비극성 또는 반극성의 성장면은, 비극성 또는 반극성의 성장면을 갖는 성장 기판(121a) 상에 상부 제1 도전형 반도체층(121b), 활성층(123) 및 제2 도전형 반도체층(125)을 성장시킴으로써 구현될 수 있다.The
또한, 성장 기판(121a)의 상면, 즉, 성장 기판(121a)의 성장면은 소정의 오프컷 각을 가질 수 있다. 예를 들어, 성장 기판(121a)이 m면의 성장면을 갖는 경우, m면을 기준으로 c-방향(<0001> 패밀리 방향) 및/또는 a-방향(<11-20> 패밀리 방향)으로 소정의 오프컷(off-cut) 각을 가질 수 있다. 이때, c-방향과 a-방향은 각각 c면과 a면에 수직한(normal) 방향이다. 오프컷 각은 제한되지 않으나, 예를 들어, -10° 내지 +10°의 범위 내의 각도 일 수 있다. 오프컷 각을 갖는 성장면 역시 비극성 또는 반극성 면일 수 있다. 오프컷 각을 갖는 성장면(예컨대, m면)에는 미세한 계단이 표면에 형성되며, 상기 계단의 측면에 다른 결정면(예컨대, c면)이 노출될 수 있다. 이러한 성장 기판(121a) 상에 질화물 반도체를 기상 성장할 경우, 상기 계단 표면에서의 결합 에너지가 높아 반도체층의 성장이 촉진된다. 따라서, 성장 기판(121a)표면의 오프컷 각을 조절하여 질화물 반도체층의 성장 속도를 높일 수 있다.In addition, the upper surface of the
본 명세서에서, '특정 성장면'은 상기 특정 성장면으로부터 소정의 오프컷 각이 형성된 경우를 포함하는 것으로 기술된다.In this specification, the 'specific growth plane' is described as including a case in which a predetermined off-cut angle is formed from the specific growth plane.
한편, 성장 기판(121a)의 두께(T)는 소정 값 이상의 두께일 수 있다. 성장 기판(121a)의 두께(T)는 약 100㎛이상일 수 있고, 또한, 약 200㎛ 내지 500㎛ 범위 내의 두께일 수 있으며, 나아가, 약 270 내지 330㎛ 범위 내의 두께일 수 있다. 성장 기판(121a)의 두께(T)가 상술한 두께로 형성됨으로써, 상기 발광 소자의 발광 효율을 향상시킬 수 있다. 또한, 성장 기판(121a)이 질화갈륨계 기판인 경우, 성장 기판(121a)의 두께(T)가 상기 소정 값 이상으로 형성됨으로써, 열 방출 효율 및 열 분배 효율을 향상시켜 발광 소자의 접합 온도(Tj, junction temperature)를 낮출 수 있다. 이에 따라, 발광 소자의 발광 파워 및 신뢰성이 향상된다.Meanwhile, the thickness T of the
한편, 본 실시예에서, 발광 구조체(120)는 반극성 또는 비극성의 동종 질화물계 기판을 포함하거나, 반극성 또는 비극성의 동종 질화물계 기판으로부터 성장된 것으로 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 발광 구조체(120)가 반극성 또는 비극성의 성장면을 갖도록 발광 구조체(120)를 성장시킬 수 있는 기판이면 동종 기판에 한정되지 않고 본 발명에 적용될 수 있다. 나아가, 이종 기판이 성장 기판으로 이용되는 경우, 발광 구조체(120)의 성장 완료 후 발광 구조체(120)로부터 분리 및 제거될 수 있다. 이때, 성장 기판을 발광 구조체(120)로부터 분리하더라도, 상기 이종 기판 상에 성장되어 형성된 제1 도전형 반도체층(121)의 두께를 상술한 성장 기판(121a)의 두께(T) 이상의 두께로 형성함으로써, 성장 기판(121a)의 두께에 따라 발광 파워가 증가하는 효과를 유사하게 구현할 수 있다.On the other hand, in this embodiment, the
다시 도 1을 참조하면, 발광 구조체(120)는 제1 도전형 반도체층(121)의 상면이 부분적으로 노출된 영역을 포함할 수 있다. 상기 제1 도전형 반도체층(121)의 상면이 부분적으로 노출된 영역은 제2 도전형 반도체층(125)과 활성층(123)이 부분적으로 제거되어 제공될 수 있다. 도시된 바와 같이, 제2 도전형 반도체층(125)과 활성층(123)을 관통하는 홀을 통해 제1 도전형 반도체층(121)의 상면이 부분적으로 노출될 수 있다. 상기 홀은 경사진 측면을 가질 수 있다. 홀은 복수로 형성될 수도 있으며, 홀의 형태 및 배치가 도시된 바에 한정되는 것은 아니다. 또한, 제1 도전형 반도체층(121)이 부분적으로 노출된 영역은, 제2 도전형 반도체층(125) 및 활성층(123)을 부분적으로 제거하여 제2 도전형 반도체층(125) 및 활성층(123)을 포함하는 메사를 형성함으로써 제공될 수도 있다.Referring back to FIG. 1 , the
또한, 발광 구조체(120)는 그 하면의 거칠기가 증가되어 형성된 거칠어진 표면을 더 포함할 수 있다. 거칠어진 표면은 습식 식각, 건식 식각, 전기화학 식각 중 적어도 하나의 방법을 이용하여 형성할 수 있으며, 예를 들어, PEC 식각 또는 KOH 및 NaOH를 포함하는 식각 용액을 이용한 식각 방법 등을 이용하여 형성될 수 있다. 이에 따라, 발광 구조체(120)는 제1 도전형 반도체층(121)의 하면에 형성된 ㎛ 내지 nm 스케일의 돌출부 및/또는 오목부를 포함할 수 있다. 거칠어진 표면에 의해 발광 구조체(120)에서 방출된 광의 광 추출 효율이 향상될 수 있다.In addition, the
제2 컨택 전극(140)은 제2 도전형 반도체층(125) 상에 위치하며, 제2 도전형 반도체층(125)과 오믹 컨택한다. 제2 컨택 전극(140)은 도전성 산화물층(141) 및 도전성 산화물층(141) 상에 위치하는 반사 전극층(143)을 포함한다. 이때, 도전성 산화물층(141)은 제2 도전형 반도체층(125)과 접촉할 수 있으며, 비극성 또는 반극성의 성장면을 갖는 제2 도전형 반도체층(125)과 오믹 컨택할 수 있다. 반사 전극층(143)은 도전성 산화물층(141) 상에 위치하며, 반사 전극층(143)의 면적은 도전성 산화물층(141)의 면적보다 작을 수 있다. 따라서, 반사 전극층(143)은 도전성 산화물층(141)의 외곽 테두리 영역 내에 위치할 수 있다.The
도전성 산화물층(141)은 ITO, IZO, IZTO, IAZO, IGZO, IGTO, AZO, IrOx, RuOx, RuOx/ITO, MgO, ZnO 등을 포함할 수 있고, 특히, ITO로 형성될 수 있다. 이때, 도전성 산화물층(141)과 제2 도전형 반도체층(125) 간의 접촉 저항은 금속(예를 들어, Ag)과 제2 도전형 반도체층(125) 간의 접촉 저항보다 낮을 수 있다. 도전성 산화물층(141)의 두께는 제한되지 않으나, 제2 컨택 전극(140)과 제2 도전형 반도체층(125) 간의 접촉 저항이 낮고, 발광 효율이 크게 저하되지 않는 수준에서 최적화될 수 있다. 예를 들어, 도전성 산화물층(141)의 두께는 약 50Å 내지 400Å 범위 내일 수 있고, 특히, 도전성 산화물층(141)은 50Å 내지 150Å 범위 내의 두께를 갖는 ITO로 형성될 수 있다. 다만 본 발명이 이에 한정되는 것은 아니다.The
반사 전극층(143)은 광에 대한 반사도가 높은 금속 물질을 포함할 수 있고, 상기 금속 물질은 발광 소자의 발광 파장에 따라 다양하게 선택 및 적용될 수 있다. 반사 전극층(143)은 반사층 및 반사층을 덮는 커버층을 포함할 수 있다. 예를 들어, 상기 반사층은 Ni, Pt, Pd, Rh, W, Ti, Al, Mg, Ag 및 Au 중 적어도 하나를 포함할 수 있다. 상기 반사층은 스퍼터링, 전자선 증착 등의 방법을 통해 형성될 수 있다. 예를 들어, 반사층이 스퍼터링을 통해 형성되는 경우, 상기 반사층은 외곽 테두리 주변 부분에서 테두리 부분으로 갈수록 두께가 감소하는 형태로 형성될 수 있다. 또한, 상기 반사층은 단일층 또는 다중층을 포함할 수 있다. 상기 커버층은 상기 반사층과 다른 물질 간의 상호 확산을 방지할 수 있고, 외부의 다른 물질이 상기 반사층에 확산하여 상기 반사층이 손상되는 것을 방지할 수 있다. 상기 커버층은, 예를 들어, Au, Ni, Ti, Cr 등을 포함할 수 있으며, 단일층 또는 다중층을 포함할 수도 있다.The
제2 도전형 반도체층(125)은 비극성 또는 반극성의 성장면을 갖는데, 비극성 또는 반극성의 성장면을 갖는 p형 질화물계 반도체층은 금속 물질과의 오믹 컨택이 잘 형성되지 않거나, 오믹 컨택이 형성되더라도 접촉 저항이 높다. 본 실시예에 따르면, 제2 컨택 전극(140)이 제2 도전형 반도체층(125)과 접촉하는 도전성 산화물층(141)을 포함하여, 비극성 또는 반극성의 성장면을 갖는 제2 도전형 반도체층(125)에 대해서도 낮은 접촉 저항을 갖는 오믹 컨택이 형성될 수 있다. 또한, 반사 전극층(143)이 제2 도전형 반도체층(125)과 직접적인 오믹 컨택을 형성할 필요가 없으므로, 반사 전극층(143)이 제2 도전형 반도체층(125)에 오믹 컨택할 수 있도록 열처리를 수행하는 공정이 생략될 수 있다. 따라서, 열처리 과정에서 반사 전극층(143)이 손상되어 반사율 감소하는 것을 방지할 수 있다.The second conductivity-
또한, 제2 컨택 전극(140)은 제2 도전형 반도체층(125)의 상면을 적어도 부분적으로 덮을 수 있으며, 나아가, 제2 도전형 반도체층(125)의 상면을 전반적으로 덮도록 배치될 수 있다. 또한, 발광 구조체(120)의 제1 도전형 반도체층(121)이 노출된 영역이 형성된 위치를 제외한 나머지 영역에서 단일체로 제2 도전형 반도체층(125)의 상면을 덮도록 형성될 수 있다. 이에 따라, 발광 구조체(120)의 전체에 대해 전류를 균일하게 공급하여, 전류 분산 효율이 향상될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니고, 제2 컨택 전극(140)은 복수의 단위 전극들을 포함할 수도 있다.In addition, the
특히, 제2 컨택 전극(140)의 도전성 산화물층(141)은 제2 도전형 반도체층(125)의 상면을 거의 전부 커버할 수 있다. 예를 들어, 도전성 산화물층(141)은 제2 도전형 반도체층(125) 상면의 90% 이상을 덮을 수 있다. 도전성 산화물층(141)은, 발광 구조체(120) 형성 후에 발광 구조체(120)의 상면 상에 전체적으로 형성된 후, 제1 도전형 반도체층(121)을 노출시키는 식각 공정에서 제2 도전형 반도체층(125) 및 활성층(123)과 동시에 식각되어 형성될 수 있다. 반면, 제2 도전형 반도체층(125) 상에 증착 또는 도금 방식을 이용하여 금속 물질의 컨택 전극을 형성하는 경우, 마스크의 공정 마진 때문에 제2 도전형 반도체층(125)의 상면의 외곽 테두리로부터 소정 거리 이격된 영역 내에만 컨택 전극을 형성할 수 있다. 따라서, 제2 컨택 전극(140)의 오믹 컨택을 형성하는 부분으로서 도전성 산화물층(141)을 형성하면, 금속 물질로 컨택 전극을 형성하는 경우에 비해 컨택 전극과 제2 도전형 반도체층(125)의 상면의 외곽 테두리까지의 거리를 감소시킬 수 있다. 제2 도전형 반도체층(125)과 제2 컨택 전극(140)의 접촉 면적이 상대적으로 증가됨으로써, 발광 소자의 순방향 전압(Vf)이 감소될 수 있다. 또한, 도전성 산화물층(141)이 금속 물질에 비해 제2 도전형 반도체층(125)의 테두리에 더 가깝게 위치할 수 있으므로, 제2 컨택 전극(140)과 제2 도전형 반도체층(125)이 접촉하는 부분으로부터 제1 컨택 전극(130)과 제1 도전형 반도체층(121)이 접촉하는 부분까지의 최단 거리 역시 감소되어, 발광 소자의 순방향 전압(Vf)이 더욱 감소될 수 있다.In particular, the
다만, 본 발명이 이에 한정되는 것은 아니며, 도 2에 도시된 바와 같이, 반사 전극층(143)은 도전성 산화물층(141)의 측면까지 덮도록 형성될 수도 있다. 도 2의 발광 소자는 제2 컨택 전극(140)의 형태를 제외한 다른 구성들에 있어서 도 1의 발광 소자의 대체로 동일하므로, 이하, 상세한 설명을 생략한다.However, the present invention is not limited thereto, and as shown in FIG. 2 , the
다시 도 1을 참조하면, 절연층(150, 160)은 제1 컨택 전극(130)과 제2 컨택 전극(140)을 서로 절연시킨다. 절연층(150, 160)은 발광 구조체(120) 상에 위치하며, 제1 및 제2 컨택 전극(130, 140)을 부분적으로 덮을 수 있다. 또한, 절연층(150, 160)은 제1 절연층(150) 및 제2 절연층(160)을 포함할 수 있다. 이하 제1 절연층(150)에 관하여 먼저 설명하며, 제2 절연층(160)과 관련된 내용은 후술하여 설명한다.Referring back to FIG. 1 , the insulating
제1 절연층(150)은 발광 구조체(120)의 상면 및 제2 컨택 전극(140)을 부분적으로 덮을 수 있다. 또한, 제1 절연층(150)은 제1 도전형 반도체층(121)을 부분적으로 노출시키는 홀의 측면을 덮되, 홀에 노출된 제1 도전형 반도체층(121)을 적어도 부분적으로 노출시킬 수 있다. 제1 절연층(150)은 상기 홀에 대응하는 부분에 위치하는 개구부와 제2 컨택 전극(140)의 일부를 노출시키는 개구부를 포함할 수 있다. 상기 개구부들을 통해 제1 도전형 반도체층(121) 및 제2 컨택 전극(140)이 부분적으로 노출될 수 있다. 특히, 제2 컨택 전극(140)의 반사 전극층(143)의 일부가 노출될 수 있다.The first insulating
제1 절연층(150)은 절연성의 물질을 포함할 수 있으며, 예를 들어, SiO2, SiNx, MgF2 등을 포함할 수 있다. 나아가, 제1 절연층(150)은 다중층을 포함할 수 있고, 굴절률이 다른 물질이 교대로 적층된 분포 브래그 반사기를 포함할 수도 있다. The first insulating
나아가, 도시된 바와 달리, 제1 절연층(150)은 발광 구조체(120)의 적어도 일부의 측면을 더 덮을 수 있다. 제1 절연층(150)이 발광 구조체(120)의 측면을 덮는 정도는, 발광 소자의 제조 과정에서 칩 단위 개별화(isolation)의 여부에 따라 달라질 수 있다. 즉, 본 실시예와 같이 제1 절연층(150)은 발광 구조체(120)의 상면만 덮도록 형성될 수도 있고, 이와 달리, 발광 소자의 제조 과정에서 웨이퍼를 칩 단위로 개별화한 후에 제1 절연층(150)을 형성하는 경우에는 발광 구조체(120)의 측면까지 제1 절연층(150)에 덮일 수 있다.Furthermore, unlike illustrated, the first insulating
한편, 제1 절연층(150)은 예비 절연층(pre-insulation layer; 150a) 및 주 절연층(main insulation layer; 150b)을 포함할 수 있다. 제1 절연층(150)의 형성 과정에서, 예비 절연층(150a)은 주 절연층(150a)에 앞서 형성될 수 있고, 따라서 예비 절연층(150a)은 제1 절연층(150)의 하부에 위치할 수 있다.Meanwhile, the first insulating
구체적으로, 예비 절연층(150a)은 발광 구조체(120)의 일부를 덮을 수 있으며, 나아가, 제2 컨택 전극(140)의 상면의 일부 및 제2 컨택 전극(140)의 측면을 덮을 수 있다. 이때, 예비 절연층(150a)은 제2 컨택 전극(140)의 도전성 산화물층(141)의 측면 및 상면 일부를 덮을 수 있고, 예비 절연층(150a)은 도전성 산화물층(141)의 일부를 노출시키는 개구부를 갖는다. 상기 개구부에 노출된 도전성 산화물층(141) 상에 반사 전극층(143)이 형성될 수 있다. 이때, 반사 전극층(143)은 예비 절연층(150a)으로부터 이격되어 서로 접하지 않을 수 있으나, 반사 전극층(143)의 형성 공정에 따라 예비 절연층(150a)과 반사 전극층(143)이 접할 수도 있다. 주 절연층(150b)은 예비 절연층(150a) 상에 위치하고, 나아가, 반사 전극층(143)을 부분적으로 덮는다. 반사 전극층(143)이 예비 절연층(150a)과 접하지 않는 경우, 반사 전극층(143)과 주 절연층(150b) 사이에는 예비 절연층(150a)이 개재되지 않는다.Specifically, the preliminary insulating
예비 절연층(150a)과 주 절연층(150b)은 서로 동일한 물질로 형성될 수 있고, 예컨대 SiO2를 포함할 수 있다. 예비 절연층(150a)은 도전성 산화물층(141)보다 두꺼운 두께로 형성될 수 있다.The preliminary insulating
예비 절연층(150a)은 제2 컨택 전극(140)의 형성 과정 중에 형성될 수 있다. 예컨대, 제2 도전형 반도체층(125) 상에 도전성 산화물층(141)을 형성하고, 반사 전극층(143)을 형성하기 전에 예비 절연층(150a)을 형성한다. 이때, 약 1000Å의 두께로 형성될 수 있다. 예비 절연층(150a)은 제1 도전형 반도체층(121)이 노출된 홀의 측면 및 도전성 산화물층(141)의 일부를 덮도록 형성된다. 이때, 예비 절연층(150a)은 도전성 산화물층(141)의 상부에 제2 컨택 전극(143)이 형성되는 영역을 제외하고, 도전성 산화물층(141)을 부분적으로 덮어 도전성 산화물층(141)이 부분적으로 노출되는 개구부가 형성된다. 이후, 도전성 산화물층(141)이 노출된 개구부에 반사 전극층(143)이 형성된다. 반사 전극층(143)은 예비 절연층(150a)으로부터 이격될 수도 있고, 접합 수도 있다. 이와 같이 반사 전극층(143)의 형성 전에 예비 절연층(150a)을 형성함으로써, 반사 전극층(143)과 발광 구조체(120) 상호 간의 물질 확산에 의해 반사 전극층(143)의 광 반사율 감소 및 저항 증가를 방지할 수 있다. 이어서, 도전성 산화물층(141) 상에 반사 전극층(143)을 형성 한 후, 예비 절연층(150a) 상에 반사 전극층(143)을 부분적으로 덮는 주 절연층(150b)을 형성함으로써, 제1 절연층(150)이 형성될 수 있다.The preliminary insulating
한편, 도 2의 실시예와 같이, 반사 전극층(143')이 도전성 산화물층(141')을 덮도록 형성되는 경우, 예비 절연층(150a)은 도전성 산화물층(141')을 부분적으로 덮지 않고, 발광 구조체(120) 상에만 형성될 수 있다. Meanwhile, as in the embodiment of FIG. 2 , when the
제1 컨택 전극(130)은 발광 구조체(120)를 부분적으로 덮을 수 있다. 또한, 제1 컨택 전극(130)은 부분적으로 노출된 제1 도전형 반도체층(121)의 표면을 통해 제1 도전형 반도체층(121)과 오믹 컨택한다. 본 실시예와 같이, 제1 도전형 반도체층(121)이 노출된 영역이 홀 형태로 형성되는 경우, 상기 홀에 대응하는 부분에 위치하는 제1 절연층(150)의 개구부를 통해 제1 도전형 반도체층(121)과 오믹 컨택된다. 또한, 제1 컨택 전극(130)은 제1 절연층(150)의 일부 영역을 제외한 다른 부분을 전체적으로 덮도록 형성될 수 있다. 이에 따라, 제1 컨택 전극(130)을 통해 광이 반사될 수 있다. 또한, 제1 컨택 전극(130)은 제1 절연층(150)에 의해 제2 컨택 전극(140)과 이격되어 전기적으로 절연될 수 있다.The
제1 컨택 전극(130)이 일부 영역을 제외하고 발광 구조체(120)의 상면을 전반적으로 덮도록 형성됨으로써, 전류 분산 효율이 더욱 향상될 수 있다. 또한, 제2 컨택 전극(140)에 의해 덮이지 않는 부분을 제1 컨택 전극(130)이 커버할 수 있으므로, 광을 더욱 효과적으로 반사시켜 발광 소자의 발광 효율을 향상시킬 수 있다.Since the
상술한 바와 같이, 제1 컨택 전극(130)은 제1 도전형 반도체층(121)과 오믹 컨택함과 아울러, 광을 반사시키는 역할을 할 수 있다. 따라서, 제1 컨택 전극(130)은 Al층과 같은 고반사성 금속층을 포함할 수 있다. 이때, 제1 컨택 전극(130)은 단일층 또는 다중층으로 이루어질 수 있다. 상기 고반사 금속층은 Ti, Cr 또는 Ni 등의 접착층 상에 형성될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 제1 컨택 전극(130)은 Ni, Pt, Pd, Rh, W, Ti, Al, Mg, Ag 및 Au 중 적어도 하나를 포함할 수도 있다.As described above, the
또한, 도시된 바와 달리, 제1 컨택 전극(130)은 발광 구조체(120)의 측면까지 덮도록 형성될 수도 있다. 제1 컨택 전극(130)이 발광 구조체(120)의 측면에도 형성되는 경우, 활성층(123)으로부터 측면으로 방출되는 광을 상부로 반사시켜 발광 소자의 상면으로 방출되는 광의 비율을 증가시킨다. 제1 컨택 전극(130)의 발광 구조체(120)의 측면까지 덮도록 형성되는 경우, 발광 구조체(120)의 측면과 제1 컨택 전극(130) 사이에는 제1 절연층(150)이 개재될 수 있다.Also, unlike illustrated, the
한편, 상기 발광 소자는 연결 전극(145)을 더 포함할 수 있다. 연결 전극(145)은 제2 컨택 전극(140) 상에 위치할 수 있고, 제1 절연층(150)의 개구부를 통해 제2 컨택 전극(140)과 전기적으로 연결될 수 있다. 나아가, 연결 전극(145)은 제2 컨택 전극(140)과 제2 패드 전극(173)을 서로 전기적으로 연결시킬 수 있다. 또한, 연결 전극(145)은 제1 절연층(150)을 부분적으로 덮도록 형성될 수 있으며, 제1 컨택 전극(130)과 서로 이격되어 절연될 수 있다. 연결 전극(145)의 상면은 제1 컨택 전극(130)의 상면과 대체로 동일한 높이로 형성될 수 있다. 또한, 연결 전극(145)은 제1 컨택 전극(130)과 동일 공정에서 형성될 수 있으며, 연결 전극(145)과 제1 컨택 전극(130)은 서로 동일한 물질을 포함할 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 연결 전극(145)과 제1 컨택 전극(130)은 서로 다른 물질을 포함할 수 있다. Meanwhile, the light emitting device may further include a
제2 절연층(160)은 제1 컨택 전극(130)을 부분적으로 덮을 수 있으며, 제1 컨택 전극(130)을 부분적으로 노출시키는 제1 개구부(160a), 및 제2 컨택 전극(140)을 부분적으로 노출시키는 제2 개구부(160b)를 포함할 수 있다. 제1 및 제2 개구부(160a, 160b) 각각은 하나 이상 형성될 수 있다. The second
제2 절연층(160)은 절연성의 물질을 포함할 수 있으며, 예를 들어, SiO2, SiNx, MgF2을 포함할 수 있다. 나아가, 제2 절연층(160)은 다중층을 포함할 수 있고, 굴절률이 다른 물질이 교대로 적층된 분포 브래그 반사기를 포함할 수도 있다. 제2 절연층(160)이 다중층으로 이루어진 경우, 제2 절연층(160)의 최상부층은 SiNx로 형성될 수 있다. 제2 절연층(160)의 최상부층이 SiNx로 형성됨으로써, 발광 구조체(120)로 습기가 침투하는 것을 더욱 효과적으로 방지할 수 있다. 이와 달리, 제2 절연층(160)은 SiNx 단일층으로 형성될 수도 있다.제1 절연층(150)이 SiO2로 형성되고, 제2 절연층(160)이 SiNx로 형성되는 경우, 발광 소자의 발광 효율을 향상시킴과 동시에 신뢰성을 향상시킬 수 있다. SiO2로 형성된 제1 절연층(150)이 제1 컨택 전극(130)의 하부에 위치함으로써, 제1 컨택 전극(130) 및 제2 컨택 전극(140)을 통한 광 반사 효율을 극대화시킬 수 있음과 동시에, SiNx로 형성되는 제2 절연층(160)을 통해 외부의 습기 등으로부터 발광 소자를 효율적으로 보호할 수 있다.The second
한편, 제1 절연층(150)의 두께는 제2 절연층(160)의 두께보다 클 수 있다. 제1 절연층(150)은 예비 절연층(150a)을 포함하여 2단계에 걸쳐 형성됨으로써, 제2 절연층(160)보다 두꺼운 두께를 갖도록 형성될 수 있다. 이 경우, 제1 절연층(150)의 주 절연층(150b)의 두께는 제2 절연층(160)의 두께와 대체로 동일할 수 있으나, 본 발명이 이에 한정되는 것은 아니다.Meanwhile, the thickness of the first insulating
제1 및 제2 패드 전극(171, 173)은 발광 구조체(120) 상에 위치한다. 제1 및 제2 패드 전극(171, 173)은 각각 제1 및 제2 개구부(160a, 160b)를 통해 제1 및 제2 컨택 전극(130, 140)에 전기적으로 연결될 수 있다. 제1 및 제2 패드 전극(171, 173)은 발광 구조체(120)에 외부 전원을 공급하는 역할을 할 수 있다. The first and
제1 및 제2 패드 전극(171, 173)은 동일 공정으로 함께 형성될 수 있으며, 예컨대 사진 및 식각 기술 또는 리프트 오프 기술을 사용하여 형성될 수 있다. 상기 제1 및 제2 패드 전극(171, 173)은 단일층 또는 다중층으로 이루어질 수 있고, 예를 들어, Ti, Cr, Ni 등의 접착층과 Al, Cu, Ag 또는 Au 등의 고전도 금속층을 포함할 수 있다.The first and
본 실시예에 따르면, 비극성 또는 반극성 성장면을 갖는 발광 구조체(120) 및 상기 발광 구조체(120)와 오믹 컨택하는 도전성 산화물층(141)을 포함하는 발광 소자가 제공된다. 이에 따라, 고전류 구동 시 수평 방향 전류 분산 효율이 높고, 컨택 전극과 반도체층들간의 접촉 저항이 낮아 순방향 전압(Vf)이 상대적으로 낮으며, 소정 두께 이상의 질화물계 성장 기판을 포함하여 전류 분산 효율 및 열 분배 효율이 우수하여 발광 파워가 향상된 발광 소자가 제공될 수 있다.According to the present embodiment, there is provided a light emitting device including a
도 3a 및 도 3b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다. 도 3a의 (a)는 본 실시예의 발광 소자의 평면도이고, (b)는 메사(M)의 위치 및 제1 도전형 반도체층(121)과 제1 컨택 전극(130)이 오믹 컨택하는 컨택 영역(120a)을 도시하는 평면도이다. 도 3b는 도 3a의 B-B'선에 대응하는 부분의 단면을 도시한다.3A and 3B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention. 3A (a) is a plan view of the light emitting device of the present embodiment, (b) is the position of the mesa (M) and a contact region in which the first conductivity-
도 3a 및 도 3b의 발광 소자는 도 1의 발광 소자와 비교하여, 발광 구조체(120)가 복수의 메사(M) 및 메사(M)들 주변에 형성된 제1 도전형 반도체층(121)이 노출된 영역을 포함하는 점에서 차이가 있으며, 발광 구조체(120)의 구조에 따라 다른 구성들의 배치에 차이가 있다. 이하, 차이점을 중심으로 본 실시예의 발광 소자에 관해 설명하며, 중복되는 구성에 대한 상세한 설명은 생략한다.Compared to the light emitting device of FIG. 1 in the light emitting device of FIGS. 3A and 3B , the
먼저, 도 3a 및 도 3b를 참조하면, 상기 발광 소자는 발광 구조체(120), 제1 컨택 전극(130), 제2 컨택 전극(140) 및 절연층(150, 160)을 포함한다. 또한, 상기 발광 소자는 연결 전극(145), 제1 패드 전극(171) 및 제2 패드 전극(173)을 더 포함할 수 있다.First, referring to FIGS. 3A and 3B , the light emitting device includes a
발광 구조체(120)는 제1 도전형 반도체층(121), 제1 도전형 반도체층(121) 상에 위치하는 활성층(123), 및 활성층(123) 상에 위치하는 제2 도전형 반도체층(125)을 포함할 수 있다. 한편, 제1 도전형 반도체층(121)은 성장 기판(121a) 및 성장 기판(121a)에 위치하는 상부 제1 도전형 반도체층(121b)을 포함할 수 있다. 한편, 성장 기판(121a)의 두께(T)는 소정 값 이상의 두께일 수 있다. 성장 기판(121a)의 두께(T)는 소정 값 이상의 두께일 수 있다. 성장 기판(121a)의 두께(T)는 약 100㎛이상일 수 있고, 또한, 약 200㎛ 내지 500㎛ 범위 내의 두께일 수 있으며, 나아가, 약 270 내지 330㎛ 범위 내의 두께일 수 있다. 발광 구조체(120)의 반도체층들은 비극성 또는 반극성의 성장면을 갖는다.The
또한, 발광 구조체(120)는 제2 도전형 반도체층(125) 및 활성층(123)을 포함하는 복수의 메사(M)를 포함한다. 복수의 메사(M)는 경사진 측면을 가질 수 있고, 발광 구조체(120)의 패터닝 공정을 통해 형성될 수 있다. 또한, 각각의 메사(M)는 제1 도전형 반도체층(121)의 일부를 더 포함할 수 있다. 복수의 메사(M)들은 다양한 형태로 제1 도전형 반도체층(121) 상에 배치될 수 있고, 예컨대, 도시된 바와 같이 서로 이격되어, 일 방향을 따라 서로 대체로 평행하게 연장되는 기다란 형상을 가질 수 있다. 다만, 메사(M)의 형태는 이에 한정되는 것은 아니다. 복수의 메사(M)들 주변에는 제1 도전형 반도체층(121)이 노출된 영역들이 형성된다.In addition, the
제2 컨택 전극(140)은 복수의 메사(M)들 상에 위치하며, 제2 도전형 반도체층(125)과 오믹 컨택한다. 제2 컨택 전극(140)은 도전성 산화물층(141) 및 도전성 산화물층(141) 상에 위치하는 반사 전극층(143)을 포함한다. 반사 전극층(143)은 도전성 산화물층(141) 상에 위치하며, 반사 전극층(143)의 면적은 도전성 산화물층(141)의 면적보다 작을 수 있다. 따라서, 반사 전극층(143)은 도전성 산화물층(141)의 외곽 테두리 영역 내에 위치할 수 있다. 이와 달리, 반사 전극층(143)은 도전성 산화물층(141)의 측면까지 덮도록 형성될 수도 있다.The
절연층(150, 160)은 제1 컨택 전극(130)과 제2 컨택 전극(140)을 서로 절연시킨다. 절연층(150, 160)은 발광 구조체(120) 상에 위치하며, 제1 및 제2 컨택 전극(130, 140)을 부분적으로 덮을 수 있다. 또한, 절연층(150, 160)은 제1 절연층(150) 및 제2 절연층(160)을 포함할 수 있다.The insulating
제1 절연층(150)은 발광 구조체(120)의 상면 및 제2 컨택 전극(140)을 부분적으로 덮고, 또한, 제1 절연층(150)은 메사(M)의 측면을 덮는다. 나아가, 제1 절연층(150)은 제1 도전형 반도체층(121)을 부분적으로 노출시키는 영역을 부분적으로 덮되, 제1 도전형 반도체층(121)의 일부를 노출시킬 수 있다. 즉, 제1 절연층(150)은 제1 도전형 반도체층(121)의 일부 및 제2 컨택 전극(140)의 일부를 노출시키는 개구부들을 포함할 수 있다.The first insulating
제1 절연층(150)의 개구부에 의해 노출되는 제1 도전형 반도체층(121)의 일부 영역은 제1 컨택 전극(130)과 오믹 컨택될 수 있는 영역으로서, 컨택 영역(120a)으로 정의될 수 있다. 상기 컨택 영역(120a)은 복수의 메사(M)들 주변에 위치할 수 있으며, 예를 들어, 메사(M)들이 연장되는 방향을 따라 연장된 기다란 형상을 가질 수 있다. 또한, 컨택 영역(120a)들의 사이에는 메사(M)들이 위치할 수 있다.A partial region of the first conductivity-
제1 절연층(150)은 예비 절연층(150a) 및 주 절연층(150b)을 포함할 수 있고, 예비 절연층(150a)은 발광 구조체(120) 및 도전성 산화물층(141)을 부분적으로 덮을 수 있다.The first insulating
제1 컨택 전극(130)은 제1 절연층(150) 상에 위치할 수 있고, 발광 구조체(120)를 부분적으로 덮을 수 있다. 또한, 제1 컨택 전극(130)은 부분적으로 노출된 제1 도전형 반도체층(121)의 표면, 즉 컨택 영역(120a)을 통해 제1 도전형 반도체층(121)과 오믹 컨택한다. 제1 컨택 전극(130)이 일부 영역을 제외하고 발광 구조체(120)의 상면을 전반적으로 덮도록 형성됨으로써, 전류 분산 효율이 더욱 향상될 수 있다. 또한, 도시된 바와 달리, 제1 컨택 전극(130)은 발광 구조체(120)의 측면까지 덮도록 형성될 수도 있다. The
한편, 상기 발광 소자는 연결 전극(미도시)을 더 포함할 수 있다. 연결 전극은 제2 컨택 전극(140) 상에 위치할 수 있고, 제1 절연층(150)의 개구부를 통해 제2 컨택 전극(140)과 전기적으로 연결될 수 있다. 연결 전극의 상면은 제1 컨택 전극(130)의 상면과 대체로 동일한 높이로 형성될 수 있다. 또한, 연결 전극(145)은 제1 컨택 전극(130)과 동일 공정에서 형성될 수 있으며, 연결 전극(145)과 제1 컨택 전극(130)은 서로 동일한 물질을 포함할 수 있다. Meanwhile, the light emitting device may further include a connection electrode (not shown). The connection electrode may be positioned on the
제2 절연층(160)은 제1 컨택 전극(130)을 부분적으로 덮을 수 있으며, 제1 컨택 전극(130)을 부분적으로 노출시키는 제1 개구부(160a), 및 제2 컨택 전극(140)을 부분적으로 노출시키는 제2 개구부(160b)를 포함할 수 있다. 제1 및 제2 개구부(160a, 160b) 각각은 하나 이상 형성될 수 있고, 제2 개구부(160b)는 메사(M) 상에 위치할 수 있다.The second
제1 및 제2 패드 전극(171, 173)은 각각 제1 및 제2 개구부(160a, 160b)를 통해 제1 및 제2 컨택 전극(130, 140)에 전기적으로 연결될 수 있다. 제1 및 제2 패드 전극(171, 173)은 동일 공정으로 함께 형성될 수 있으며, 예컨대 사진 및 식각 기술 또는 리프트 오프 기술을 사용하여 형성될 수 있다. 상기 제1 및 제2 패드 전극(171, 173)은 단일층 또는 다중층으로 이루어질 수 있고, 예를 들어, Ti, Cr, Ni 등의 접착층과 Al, Cu, Ag 또는 Au 등의 고전도 금속층을 포함할 수 있다.The first and
이하, 본 실시예의 발광 소자 제조 방법에 대해 설명한다. 아래 설명되는 발광 소자의 제조 방법은 발명의 이해를 돕기 위한 것이며, 본 발명이 이에 한정되는 것은 아니다.Hereinafter, a method for manufacturing the light emitting device of this embodiment will be described. The manufacturing method of the light emitting device described below is provided to help the understanding of the present invention, but the present invention is not limited thereto.
먼저, 성장 기판(121a) 상에 제1 도전형 반도체층(121), 활성층(123) 및 제2 도전형 반도체층(125)을 MOCVD와 같은 방법을 이용하여 성장시켜 발광 구조체(120)를 형성한다. 이어서, 발광 구조체(120) 상에 전자선 증착 또는 스퍼터링과 같은 방법을 이용하여 ITO를 포함하는 도전성 산화물층(141)을 형성한다. 도전성 산화물층(141) 상에 마스크를 형성하고, 상기 마스크를 이용하여 도전성 산화물층(141) 및 발광 구조체(120)의 일부를 식각하여 복수의 메사(M)를 형성한다. 이에 따라, 도전성 산화물(141)의 외곽 테두리는 메사(M) 상면의 외곽 테두리와 대체로 일치하게 형성될 수 있다. 다음, 도전성 산화물층(141) 상에 반사 전극층(143)을 형성하여 제2 컨택 전극(140)을 형성하고, 발광 구조체(120) 및 제2 컨택 전극(140)을 덮는 제1 절연층(150)을 형성한다. 이때, 제1 절연층(150)이 예비 절연층(150a) 및 주 절연층(150b)을 포함하는 경우, 상술한 바와 같이 제2 컨택 전극(140)과 제1 절연층(150) 형성 공정이 병합될 수 있다. 이어서, 제1 절연층(150)을 패터닝하여 제1 도전형 반도체층(121)을 부분적으로 노출시키는 컨택 영역(120a) 및 제2 컨택 전극(140)의 일부를 노출시킨다. 다음, 제1 절연층(150) 상에 도금 또는 증착과 같은 방법을 이용하여 제1 컨택 전극(130)을 형성한다. 제1 컨택 전극(130) 형성 후, 제1 컨택 전극(130)을 전체적으로 덮는 제2 절연층(160)을 형성하고, 제2 절연층(160)을 패터닝하여 제1 및 제2 개구부(160a, 160b)를 형성한다. 이 후, 상기 개구부들(160a, 160b) 상에 제1 및 제2 패드 전극(171, 173)을 형성함으로써, 도 3a 및 도 3b의 발광 소자가 제공될 수 있다.First, the
본 실시예에 따르면, 복수의 메사(M)들 및 메사들 주변에 위치하는 컨택 영역(120a)들을 형성함으로써, 고전류 구동 시 더욱 효과적으로 전류를 수평방향으로 분산시킬 수 있다.According to the present embodiment, by forming the plurality of mesas M and the
도 4a 및 도 4b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다.4A and 4B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention.
도 4a 및 도 4b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다. 도 4a의 (a)는 본 실시예의 발광 소자의 평면도이고, (b)는 메사(M)의 위치 및 제1 도전형 반도체층(121)과 제1 컨택 전극(130)이 오믹 컨택하는 컨택 영역(120a)을 도시하는 평면도이다. 도 4b는 도 4a의 C-C'선에 대응하는 부분의 단면을 도시한다.4A and 4B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention. 4A (a) is a plan view of the light emitting device of this embodiment, (b) is the position of the mesa (M) and a contact region in which the first conductivity-
도 4a 및 도 4b의 발광 소자는 도 3a 및 도 3b의 발광 소자와 비교하여, 제2 절연층(160)이 생략되어 있는 점, 제1 및 제2 패드 전극(171, 173)이 생략되어 있는 점 등에서 차이가 있다. 이하, 차이점을 중심으로 본 실시예의 발광 소자에 관해 설명하며, 중복되는 구성에 대한 상세한 설명은 생략한다.Compared to the light emitting device of FIGS. 3A and 3B , the light emitting device of FIGS. 4A and 4B omits the second insulating
먼저, 도 4a 및 도 4b를 참조하면, 상기 발광 소자는 발광 구조체(120), 제1 컨택 전극(130), 제2 컨택 전극(140), 제1 절연층(150) 및 연결 전극(145)을 포함한다. First, referring to FIGS. 4A and 4B , the light emitting device includes a
제1 절연층(150)은 발광 구조체(120)의 상면 및 제2 컨택 전극(140)을 부분적으로 덮고, 또한, 제1 절연층(150)은 메사(M)의 측면을 덮는다. 나아가, 제1 절연층(150)은 제1 도전형 반도체층(121)을 부분적으로 노출시키는 영역을 부분적으로 덮되, 제1 도전형 반도체층(121)의 일부를 노출시킬 수 있다. 즉, 제1 절연층(150)은 제1 도전형 반도체층(121)의 일부 및 제2 컨택 전극(140)의 일부를 노출시키는 개구부들을 포함할 수 있다. 제1 절연층(150)의 개구부에 의해 노출되는 제1 도전형 반도체층(121)의 일부 영역은 제1 컨택 전극(130)과 오믹 컨택될 수 있는 영역으로서, 컨택 영역(120a)으로 정의될 수 있다. 제1 절연층(150)은 예비 절연층(150a)을 포함할 수 있고, 예비 절연층(150a)은 발광 구조체(120) 및 도전성 산화물층(141)을 부분적으로 덮을 수 있다.The first insulating
이때, 제1 절연층(150)은 제1 도전형 반도체층(121)의 일부 영역, 즉 컨택 영역(120a)을 노출시키는 제1 개구부(150a)와 제2 컨택 전극(140)의 일부 영역을 노출시키는 제2 개구부(150b)를 포함할 수 있다. 발광 구조체(120)를 적어도 2개 이상의 영역으로 구분하였을 때, 제1 개구부(150a)와 제2 개구부는(150b) 서로 다른 영역 내에 위치할 수 있다.In this case, the first insulating
예를 들어, 제2 개구부(150b)는 각각의 메사(M)들 상에 위치하여 복수로 형성될 수 있고, 제2 개구부(150b)들은 발광 구조체(120)의 일 측면에 치우쳐 위치할 수 있다. 반대로, 제1 개구부(150a)는 메사(M)들의 상대적으로 길이가 긴 측면 주변에 위치하되, 발광 구조체(120)의 상기 일 측면에 반대하여 위치하는 타 측면에 치우쳐 위치할 수 있다. 메사(M)들이 연장되는 방향에 수직하는 방향으로 정의되는 가상선(I)을 기준으로 발광 구조체(120)를 제1 영역(R1)과 제2 영역(R2)으로 구분하면, 제1 개구부(150a)들은 제1 영역(R1) 내에 위치하고, 제2 개구부(150b)들은 제2 영역(R1) 내에 위치할 수 있다. 이때, 제1 및 제2 영역(R1, R2)은 서로 중첩되지 않는다. 따라서, 제1 개구부(150a)와 제2 개구부(150b)는 같은 일 영역 내에 위치하지 않고, 각각 서로 다른 영역 내에 위치할 수 있다.For example, a plurality of
제1 컨택 전극(130)은 제1 절연층(150) 상에 위치할 수 있고, 발광 구조체(120)를 부분적으로 덮을 수 있다. 또한, 제1 컨택 전극(130)은 부분적으로 노출된 제1 도전형 반도체층(121)의 표면, 즉 컨택 영역(120a)을 통해 제1 도전형 반도체층(121)과 오믹 컨택한다. 한편, 연결 전극(145)은 제2 컨택 전극(140) 상에 위치할 수 있고, 제1 절연층(150)의 개구부를 통해 제2 컨택 전극(140)과 전기적으로 연결될 수 있다. 연결 전극(145)의 상면은 제1 컨택 전극(130)의 상면과 대체로 동일한 높이로 형성될 수 있다. 또한, 연결 전극(145)은 제1 컨택 전극(130)과 동일 공정에서 형성될 수 있으며, 연결 전극(145)과 제1 컨택 전극(130)은 서로 동일한 물질을 포함할 수 있다. The
이때, 발광 구조체(120)를 적어도 2개 이상의 영역으로 구분하였을 때, 제1 컨택 전극(130)과 연결 전극(145)은 서로 다른 영역 내에 위치할 수 있다. 예를 들어, 도시된 바와 같이, 제1 컨택 전극(130) 제1 영역(R1) 내에 위치할 수 있고, 연결 전극(145)은 제2 영역(R2) 내에 위치할 수 있으며, 제1 컨택 전극(130)과 연결 전극(145)은 서로 이격된다. 이와 같이, 제1 컨택 전극(130)과 연결 전극(145)이 서로 다른 영역 내에 이격되어 형성됨으로써, 제1 컨택 전극(130)과 연결 전극(145)은 각각 상기 발광 소자에 있어서 패드 전극들과 같은 역할을 할 수 있다. 따라서, 제1 컨택 전극(130)은 제1 도전형 반도체층(121)과 오믹 컨택하는 역할을 함과 아울러, 제1 패드 전극과 같은 역할을 할 수 있고, 연결 전극(145)은 제2 컨택 전극(140)과 전기적으로 연결되어 제2 패드 전극에 대응할 수 있다.In this case, when the
이하, 본 실시예의 발광 소자 제조 방법에 대해 설명한다. 아래 설명되는 발광 소자의 제조 방법은 발명의 이해를 돕기 위한 것이며, 본 발명이 이에 한정되는 것은 아니다.Hereinafter, a method for manufacturing the light emitting device of this embodiment will be described. The manufacturing method of the light emitting device described below is provided to help the understanding of the present invention, but the present invention is not limited thereto.
먼저, 성장 기판(121a) 상에 제1 도전형 반도체층(121), 활성층(123) 및 제2 도전형 반도체층(125)을 MOCVD와 같은 방법을 이용하여 성장시켜 발광 구조체(120)를 형성한다. 이어서, 발광 구조체(120) 상에 전자선 증착 또는 스퍼터링과 같은 방법을 이용하여 ITO를 포함하는 도전성 산화물층(141)을 형성한다. 도전성 산화물층(141) 상에 마스크를 형성하고, 상기 마스크를 이용하여 도전성 산화물층(141) 및 발광 구조체(120)의 일부를 식각하여 복수의 메사(M)를 형성한다. 이에 따라, 도전성 산화물(141)의 외곽 테두리는 메사(M) 상면의 외곽 테두리와 대체로 일치하게 형성될 수 있다. 다음, 도전성 산화물층(141) 상에 반사 전극층(143)을 형성하여 제2 컨택 전극(140)을 형성하고, 발광 구조체(120) 및 제2 컨택 전극(140)을 덮는 제1 절연층(150)을 형성한다. 이때, 제1 절연층(150)이 예비 절연층(150a) 및 주 절연층(150b)을 포함하는 경우, 상술한 바와 같이 제2 컨택 전극(140)과 제1 절연층(150) 형성 공정이 병합될 수 있다. 이어서, 제1 절연층(150)을 패터닝하여 제1 도전형 반도체층(121)의 컨택 영역(120a)을 노출시키는 제1 개구부(150a) 및 제2 컨택 전극(140)의 일부를 노출시키는 제2 개구부(150b)를 형성한다. 다음, 제1 절연층(150) 상에 도금 또는 증착과 같은 방법을 이용하여 제1 컨택 전극(130) 및 연결 전극(145)을 형성한다. 이때, 제1 컨택 전극(130)과 연결 전극(145)은 서로 이격시켜 형성함으로써, 도 4a 및 도 4b의 발광 소자가 제공될 수 있다.First, the
본 실시예에 따르면, 제2 절연층, 제1 및 제2 패드 전극 제조 공정이 생략되어, 발광 소자의 제조 공정이 단순화될 수 있으며, 특히, 공정상 필요한 마스크 수가 감소될 수 있다.According to the present embodiment, the manufacturing process of the second insulating layer and the first and second pad electrodes is omitted, so that the manufacturing process of the light emitting device can be simplified, and in particular, the number of masks required for the process can be reduced.
도 5a 및 도 5b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다.5A and 5B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention.
도 5a 및 도 5b는 본 발명의 또 다른 실시예에 따른 발광 소자를 설명하기 위한 평면도들 및 단면도이다. 도 5a의 (a)는 본 실시예의 발광 소자의 평면도이고, (b)는 메사(M)의 위치 및 제1 도전형 반도체층(121)과 제1 컨택 전극(130)이 오믹 컨택하는 컨택 영역(120a)을 도시하는 평면도이다. 도 5b는 도 5a의 D-D'선에 대응하는 부분의 단면을 도시한다.5A and 5B are plan views and cross-sectional views illustrating a light emitting device according to another embodiment of the present invention. 5A (a) is a plan view of the light emitting device of this embodiment, (b) is the position of the mesa (M) and the contact region in which the first conductivity-
도 5a 및 도 5b의 발광 소자는 도 4a 및 도 4b의 발광 소자와 비교하여, 제1 패드 전극(181) 및 제2 패드 전극(183)을 더 포함하는 점에서 차이가 있다. 이하, 차이점을 중심으로 본 실시예의 발광 소자에 관해 설명하며, 중복되는 구성에 대한 상세한 설명은 생략한다.The light emitting device of FIGS. 5A and 5B is different from the light emitting device of FIGS. 4A and 4B in that it further includes a
먼저, 도 5a 및 도 5b를 참조하면, 상기 발광 소자는 발광 구조체(120), 제1 컨택 전극(130), 제2 컨택 전극(140), 제1 절연층(150), 제1 및 제2 패드 전극(181, 183)을 포함한다. First, referring to FIGS. 5A and 5B , the light emitting device includes a
제1 컨택 전극(130)은 컨택 영역(120a)을 통해 제1 도전형 반도체층(121)에 오믹 컨택한다. 제1 컨택 전극(130)은 제1 도전형 반도체층(121) 상에 위치하되, 메사(M)의 사이 영역에 위치한다. 따라서, 본 실시예의 발광 소자는, 상술한 다른 실시예들의 발광 소자와 달리 제1 컨택 전극(130)이 메사(M) 상에 위치하지 않는다. The
제1 패드 전극(181)은 제1 절연층(150) 상에 위치할 수 있고, 발광 구조체(120)를 부분적으로 덮을 수 있다. 또한, 제1 패드 전극(181)은 메사들(M)을 부분적으로 덮을 수 있고, 컨택 영역(120a) 상에 위치하는 제1 컨택 전극(130)과 전기적으로 연결된다. 제2 패드 전극(183)은 제2 컨택 전극(140) 상에 위치할 수 있고, 제1 절연층(150)의 제2 개구부(150b)를 통해 제2 컨택 전극(140)과 전기적으로 연결될 수 있다. 제2 패드 전극(183)의 상면은 제1 패드 전극(183)의 상면과 대체로 동일한 높이로 형성될 수 있다. 또한, 제1 및 제2 패드 전극(181, 183)은 동일 공정에서 형성될 수 있으며, 서로 동일한 물질을 포함할 수 있다. 또한, 제1 및 제2 패드 전극(181, 183)은 단일층 또는 다중층으로 이루어질 수 있다.The
이때, 발광 구조체(120)를 적어도 2개 이상의 영역으로 구분하였을 때, 제1 패드 전극(181)과 제2 패드 전극(183)은 서로 다른 영역 내에 위치할 수 있다. 예를 들어, 도시된 바와 같이, 제1 패드 전극(181) 제1 영역(R1) 내에 위치할 수 있고, 제2 패드 전극(183)은 제2 영역(R2) 내에 위치할 수 있으며, 제1 패드 전극(181)과 제2 패드 전극(183)은 서로 이격된다.In this case, when the
이하, 본 실시예의 발광 소자 제조 방법에 대해 설명한다. 아래 설명되는 발광 소자의 제조 방법은 발명의 이해를 돕기 위한 것이며, 본 발명이 이에 한정되는 것은 아니다.Hereinafter, a method for manufacturing the light emitting device of this embodiment will be described. The manufacturing method of the light emitting device described below is provided to help the understanding of the present invention, but the present invention is not limited thereto.
먼저, 성장 기판(121a) 상에 제1 도전형 반도체층(121), 활성층(123) 및 제2 도전형 반도체층(125)을 MOCVD와 같은 방법을 이용하여 성장시켜 발광 구조체(120)를 형성한다. 이어서, 발광 구조체(120) 상에 전자선 증착 또는 스퍼터링과 같은 방법을 이용하여 ITO를 포함하는 도전성 산화물층(141)을 형성한다. 도전성 산화물층(141) 상에 마스크를 형성하고, 상기 마스크를 이용하여 도전성 산화물층(141) 및 발광 구조체(120)의 일부를 식각하여 복수의 메사(M)를 형성한다. 이에 따라, 도전성 산화물(141)의 외곽 테두리는 메사(M) 상면의 외곽 테두리와 대체로 일치하게 형성될 수 있다. 다음, 도전성 산화물층(141) 상에 반사 전극층(143)을 형성하여 제2 컨택 전극(140)을 형성하고, 제1 도전형 반도체층(121)이 노출된 영역의 일부 상에 제1 컨택 전극(130)을 형성한다. 제1 컨택 전극(130)과 제2 컨택 전극(140)은 각각 도금 또는 증착 방법을 이용하여 형성할 수 있다. 이어서, 발광 구조체(120), 제1 및 제2 컨택 전극(130, 140)을 덮는 제1 절연층(150)을 형성한다. 이때, 제1 절연층(150)이 예비 절연층(150a) 및 주 절연층(150b)을 포함하는 경우, 상술한 바와 같이 제2 컨택 전극(140)과 제1 절연층(150) 형성 공정이 병합될 수 있다. 이어서, 제1 절연층(150)을 패터닝하여 제1 컨택 전극(130)의 적어도 일부를 노출시키는 제1 개구부(150a) 및 제2 컨택 전극(140)의 일부를 노출시키는 제2 개구부(150b)를 형성한다. 다음, 제1 절연층(150) 상에 도금 또는 증착과 같은 방법을 이용하여 제1 패드 전극(181) 및 제2 패드 전극(183)을 형성한다. 이때, 제1 및 제2 패드 전극(181, 183)을 서로 이격시켜 형성함으로써, 도 5a 및 도 5b의 발광 소자가 제공될 수 있다.First, the
본 실시예에 따르면, 제2 절연층의 형성 공정이 생략되어, 발광 소자의 제조 공정이 단순화될 수 있으며, 특히, 공정상 필요한 마스크 수가 감소될 수 있다.According to the present embodiment, since the process of forming the second insulating layer is omitted, the manufacturing process of the light emitting device can be simplified, and in particular, the number of masks required for the process can be reduced.
도 6은 본 발명의 일 실시예에 따른 발광 소자를 조명 장치에 적용한 예를 설명하기 위한 분해 사시도이다.6 is an exploded perspective view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a lighting device.
도 6을 참조하면, 본 실시예에 따른 조명 장치는, 확산 커버(1010), 발광 소자 모듈(1020) 및 바디부(1030)를 포함한다. 바디부(1030)는 발광 소자 모듈(1020)을 수용할 수 있고, 확산 커버(1010)는 발광 소자 모듈(1020)의 상부를 커버할 수 있도록 바디부(1030) 상에 배치될 수 있다.Referring to FIG. 6 , the lighting device according to the present embodiment includes a
바디부(1030)는 발광 소자 모듈(1020)을 수용 및 지지하여, 발광 소자 모듈(1020)에 전기적 전원을 공급할 수 있는 형태이면 제한되지 않는다. 예를 들어, 도시된 바와 같이, 바디부(1030)는 바디 케이스(1031), 전원 공급 장치(1033), 전원 케이스(1035), 및 전원 접속부(1037)를 포함할 수 있다. The
전원 공급 장치(1033)는 전원 케이스(1035) 내에 수용되어 발광 소자 모듈(1020)과 전기적으로 연결되며, 적어도 하나의 IC칩을 포함할 수 있다. 상기 IC칩은 발광 소자 모듈(1020)로 공급되는 전원의 특성을 조절, 변환 또는 제어할 수 있다. 전원 케이스(1035)는 전원 공급 장치(1033)를 수용하여 지지할 수 있고, 전원 공급 장치(1033)가 그 내부에 고정된 전원 케이스(1035)는 바디 케이스(1031)의 내부에 위치할 수 있다. 전원 접속부(115)는 전원 케이스(1035)의 하단에 배치되어, 전원 케이스(1035)와 결속될 수 있다. 이에 따라, 전원 접속부(115)는 전원 케이스(1035) 내부의 전원 공급 장치(1033)와 전기적으로 연결되어, 외부 전원이 전원 공급 장치(1033)에 공급될 수 있는 통로 역할을 할 수 있다.The
발광 소자 모듈(1020)은 기판(1023) 및 기판(1023) 상에 배치된 발광 소자(1021)를 포함한다. 발광 소자 모듈(1020)은 바디 케이스(1031) 상부에 마련되어 전원 공급 장치(1033)에 전기적으로 연결될 수 있다.The light emitting
기판(1023)은 발광 소자(1021)를 지지할 수 있는 기판이면 제한되지 않으며, 예를 들어, 배선을 포함하는 인쇄회로기판일 수 있다. 기판(1023)은 바디 케이스(1031)에 안정적으로 고정될 수 있도록, 바디 케이스(1031) 상부의 고정부에 대응하는 형태를 가질 수 있다. 발광 소자(1021)는 상술한 본 발명의 실시예들에 따른 발광 소자들 중 적어도 하나를 포함할 수 있다. The
확산 커버(1010)는 발광 소자(1021) 상에 배치되되, 바디 케이스(1031)에 고정되어 발광 소자(1021)를 커버할 수 있다. 확산 커버(1010)는 투광성 재질을 가질 수 있으며, 확산 커버(1010)의 형태 및 광 투과성을 조절하여 조명 장치의 지향 특성을 조절할 수 있다. 따라서 확산 커버(1010)는 조명 장치의 이용 목적 및 적용 태양에 따라 다양한 형태로 변형될 수 있다.The
도 7은 본 발명의 일 실시예에 따른 발광 소자를 디스플레이 장치에 적용한 예를 설명하기 위한 단면도이다. 7 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a display device.
본 실시예의 디스플레이 장치는 표시패널(2110), 표시패널(2110)에 광을 제공하는 백라이트 유닛(BLU1) 및, 상기 표시패널(2110)의 하부 가장자리를 지지하는 패널 가이드(2100)를 포함한다.The display device of the present embodiment includes a
표시패널(2110)은 특별히 한정되지 않고, 예컨대, 액정층을 포함하는 액정표시패널일 수 있다. 표시패널(2110)의 가장자리에는 상기 게이트 라인으로 구동신호를 공급하는 게이트 구동 PCB가 더 위치할 수 있다. 여기서, 게이트 구동 PCB(2112, 2113)는 별도의 PCB에 구성되지 않고, 박막 트랜지스터 기판상에 형성될 수도 있다.The
백라이트 유닛(BLU1)은 적어도 하나의 기판(2150) 및 복수의 발광 소자(2160)를 포함하는 광원 모듈을 포함한다. 나아가, 백라이트 유닛(BLU1)은 바텀커버(2180), 반사 시트(2170), 확산 플레이트(2131) 및 광학 시트들(2130)을 더 포함할 수 있다.The backlight unit BLU1 includes a light source module including at least one substrate 2150 and a plurality of light emitting
바텀커버(2180)는 상부로 개구되어, 기판(2150), 발광 소자(2160), 반사 시트(2170), 확산 플레이트(2131) 및 광학 시트들(2130)을 수납할 수 있다. 또한, 바텀커버(2180)는 패널 가이드(2100)와 결합될 수 있다. 기판(2150)은 반사 시트(2170)의 하부에 위치하여, 반사 시트(2170)에 둘러싸인 형태로 배치될 수 있다. 다만, 이에 한정되지 않고, 반사 물질이 표면에 코팅된 경우에는 반사 시트(2170) 상에 위치할 수도 있다. 또한, 기판(2150)은 복수로 형성되어, 복수의 기판(2150)들이 나란히 배치된 형태로 배치될 수 있으나, 이에 한정되지 않고, 단일의 기판(2150)으로 형성될 수도 있다.The
발광 소자(2160)는 상술한 본 발명의 실시예들에 따른 발광 소자들 중 적어도 하나를 포함할 수 있다. 발광 소자(2160)들은 기판(2150) 상에 일정한 패턴으로 규칙적으로 배열될 수 있다. 또한, 각각의 발광 소자(2160) 상에는 렌즈(2210)가 배치되어, 복수의 발광 소자(2160)들로부터 방출되는 광을 균일성을 향상시킬 수 있다.The
확산 플레이트(2131) 및 광학 시트들(2130)은 발광 소자(2160) 상에 위치한다. 발광 소자(2160)로부터 방출된 광은 확산 플레이트(2131) 및 광학 시트들(2130)을 거쳐 면 광원 형태로 표시패널(2110)로 공급될 수 있다. The diffusion plate 2131 and the
이와 같이, 본 발명의 실시예들에 따른 발광 소자는 본 실시예와 같은 직하형 디스플레이 장치에 적용될 수 있다.In this way, the light emitting device according to the embodiments of the present invention can be applied to the direct type display device as in the present embodiment.
도 8는 일 실시예에 따른 발광 소자를 디스플레이 장치에 적용한 예를 설명하기 위한 단면도이다. 8 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment is applied to a display device.
본 실시예에 따른 백라이트 유닛이 구비된 디스플레이 장치는 영상이 디스플레이되는 표시패널(3210), 표시패널(3210)의 배면에 배치되어 광을 조사하는 백라이트 유닛(BLU2)을 포함한다. 나아가, 상기 디스플레이 장치는, 표시패널(3210)을 지지하고 백라이트 유닛(BLU2)이 수납되는 프레임(240) 및 상기 표시패널(3210)을 감싸는 커버(3240, 3280)를 포함한다.The display device provided with the backlight unit according to the present embodiment includes a
표시패널(3210)은 특별히 한정되지 않고, 예컨대, 액정층을 포함하는 액정표시패널일 수 있다. 표시패널(3210)의 가장자리에는 상기 게이트 라인으로 구동신호를 공급하는 게이트 구동 PCB가 더 위치할 수 있다. 여기서, 게이트 구동 PCB는 별도의 PCB에 구성되지 않고, 박막 트랜지스터 기판상에 형성될 수도 있다. 표시패널(3210)은 그 상하부에 위치하는 커버(3240, 3280)에 의해 고정되며, 하부에 위치하는 커버(3280)는 백라이트 유닛(BLU2)과 결속될 수 있다.The
표시패널(3210)에 광을 제공하는 백라이트 유닛(BLU2)은 상면의 일부가 개구된 하부 커버(3270), 하부 커버(3270)의 내부 일 측에 배치된 광원 모듈 및 상기 광원 모듈과 나란하게 위치되어 점광을 면광으로 변환하는 도광판(3250)을 포함한다. 또한, 본 실시예의 백라이트 유닛(BLU2)은 도광판(3250) 상에 위치되어 광을 확산 및 집광시키는 광학 시트들(3230), 도광판(3250)의 하부에 배치되어 도광판(3250)의 하부방향으로 진행하는 광을 표시패널(3210) 방향으로 반사시키는 반사시트(3260)를 더 포함할 수 있다.The backlight unit BLU2 providing light to the
광원 모듈은 기판(3220) 및 상기 기판(3220)의 일면에 일정 간격으로 이격되어 배치된 복수의 발광 소자(3110)를 포함한다. 기판(3220)은 발광 소자(3110)를 지지하고 발광 소자(3110)에 전기적으로 연결된 것이면 제한되지 않으며, 예컨대, 인쇄회로기판일 수 있다. 발광 소자(3110)는 상술한 본 발명의 실시예들에 따른 발광 소자를 적어도 하나 포함할 수 있다. 광원 모듈로부터 방출된 광은 도광판(3250)으로 입사되어 광학 시트들(3230)을 통해 표시패널(3210)로 공급된다. 도광판(3250) 및 광학 시트들(3230)을 통해, 발광 소자(3110)들로부터 방출된 점 광원이 면 광원으로 변형될 수 있다.The light source module includes a
이와 같이, 본 발명의 실시예들에 따른 발광 소자는 본 실시예와 같은 에지형 디스플레이 장치에 적용될 수 있다.In this way, the light emitting device according to the embodiments of the present invention can be applied to the edge type display device as in the present embodiment.
도 9은 본 발명의 일 실시예에 따른 발광 소자를 헤드 램프에 적용한 예를 설명하기 위한 단면도이다.9 is a cross-sectional view illustrating an example in which a light emitting device according to an embodiment of the present invention is applied to a head lamp.
도 9을 참조하면, 상기 헤드 램프는, 램프 바디(4070), 기판(4020), 발광 소자(4010) 및 커버 렌즈(4050)를 포함한다. 나아가, 상기 헤드 램프는, 방열부(4030), 지지랙(4060) 및 연결 부재(4040)를 더 포함할 수 있다.Referring to FIG. 9 , the head lamp includes a
기판(4020)은 지지랙(4060)에 의해 고정되어 램프 바디(4070) 상에 이격 배치된다. 기판(4020)은 발광 소자(4010)를 지지할 수 있는 기판이면 제한되지 않으며, 예컨대, 인쇄회로기판과 같은 도전 패턴을 갖는 기판일 수 있다. 발광 소자(4010)는 기판(4020) 상에 위치하며, 기판(4020)에 의해 지지 및 고정될 수 있다. 또한, 기판(4020)의 도전 패턴을 통해 발광 소자(4010)는 외부의 전원과 전기적으로 연결될 수 있다. 또한, 발광 소자(4010)는 상술한 본 발명의 실시예들에 따른 발광 소자를 적어도 하나 포함할 수 있다. The
커버 렌즈(4050)는 발광 소자(4010)로부터 방출되는 광이 이동하는 경로 상에 위치한다. 예컨대, 도시된 바와 같이, 커버 렌즈(4050)는 연결 부재(4040)에 의해 발광 소자(4010)로부터 이격되어 배치될 수 있고, 발광 소자(4010)로부터 방출된 광을 제공하고자하는 방향에 배치될 수 있다. 커버 렌즈(4050)에 의해 헤드 램프로부터 외부로 방출되는 광의 지향각 및/또는 색상이 조절될 수 있다. 한편, 연결 부재(4040)는 커버 렌즈(4050)를 기판(4020)과 고정시킴과 아울러, 발광 소자(4010)를 둘러싸도록 배치되어 발광 경로(4045)를 제공하는 광 가이드 역할을 할 수도 있다. 이때, 연결 부재(4040)는 광 반사성 물질로 형성되거나, 광 반사성 물질로 코팅될 수 있다. 한편, 방열부(4030)는 방열핀(4031) 및/또는 방열팬(4033)을 포함할 수 있고, 발광 소자(4010) 구동 시 발생하는 열을 외부로 방출시킨다.The
이와 같이, 본 발명의 실시예들에 따른 발광 소자는 본 실시예와 같은 헤드 램프, 특히, 차량용 헤드 램프에 적용될 수 있다.
In this way, the light emitting device according to the embodiments of the present invention may be applied to the head lamp as in the present embodiment, in particular, a vehicle head lamp.
이상에서, 본 발명의 다양한 실시예들에 대하여 설명하였지만, 상술한 각각의 실시예들 및 특징들에 본 발명이 한정되는 것은 아니다. 실시예들에서 설명하는 기술적 특징들의 결합 및 치환을 통하여 변경된 발명 역시 본 발명의 범위에 모두 포함되며, 본 발명의 특허청구범위에 의한 기술적 사상을 벗어나지 않는 범위 내에서 다양한 변형과 변경이 가능하다. In the above, various embodiments of the present invention have been described, but the present invention is not limited to each of the above-described embodiments and features. The invention changed through the combination and substitution of technical features described in the embodiments is also included in the scope of the present invention, and various modifications and changes are possible within the scope without departing from the technical spirit of the claims of the present invention.
Claims (31)
상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극;
상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및
상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고,
상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며,
상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함하고,
상기 도전성 산화물층의 면적은 상기 반사 전극층의 면적보다 크며,
상기 반사 전극층은 상기 도전성 산화물층의 테두리 영역 내에 위치하는 발광 소자.
a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer;
a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer;
a second contact electrode positioned on the second conductivity-type semiconductor layer; and
an insulating layer disposed on the light emitting structure and insulating the first contact electrode and the second contact electrode;
The light emitting structure has a non-polar or semi-polar growth surface, the upper surface of the second conductivity-type semiconductor layer includes a non-polar or semi-polar surface,
The second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer,
The area of the conductive oxide layer is larger than the area of the reflective electrode layer,
The reflective electrode layer is a light emitting device located in an edge region of the conductive oxide layer.
상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극;
상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및
상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고,
상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며,
상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함하고,
상기 발광 구조체는 상기 제2 도전형 반도체층 및 상기 활성층을 포함하는 복수의 메사를 포함하고,
상기 제2 컨택 전극은 상기 복수의 메사 상에 위치하며, 상기 제1 도전형 반도체층은 상기 복수의 메사 주변의 적어도 일부 영역에서 노출되고,
상기 절연층은 제1 절연층 및 제2 절연층을 포함하고,
상기 제1 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하는 발광 소자.
a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer;
a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer;
a second contact electrode positioned on the second conductivity-type semiconductor layer; and
an insulating layer disposed on the light emitting structure and insulating the first contact electrode and the second contact electrode;
The light emitting structure has a non-polar or semi-polar growth surface, the upper surface of the second conductivity-type semiconductor layer includes a non-polar or semi-polar surface,
The second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer,
The light emitting structure includes a plurality of mesa including the second conductivity type semiconductor layer and the active layer,
the second contact electrode is positioned on the plurality of mesa, and the first conductivity-type semiconductor layer is exposed in at least a partial region around the plurality of mesa;
The insulating layer includes a first insulating layer and a second insulating layer,
The first insulating layer covers the plurality of mesas and the first conductivity-type semiconductor layer, and includes first and second openings exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively. light emitting device.
상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극;
상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및
상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고,
상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며,
상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함하고,
상기 발광 구조체는 상기 제2 도전형 반도체층 및 상기 활성층을 포함하는 복수의 메사를 포함하고,
상기 제2 컨택 전극은 상기 복수의 메사 상에 위치하며, 상기 제1 도전형 반도체층은 상기 복수의 메사 주변의 적어도 일부 영역에서 노출되고,
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하고,
상기 제1 컨택 전극은 상기 제1 개구부를 통해 상기 제1 도전형 반도체층에 오믹 컨택되고, 상기 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 복수의 메사들로부터 절연된 발광 소자.
a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer;
a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer;
a second contact electrode positioned on the second conductivity-type semiconductor layer; and
an insulating layer disposed on the light emitting structure and insulating the first contact electrode and the second contact electrode;
The light emitting structure has a non-polar or semi-polar growth surface, the upper surface of the second conductivity-type semiconductor layer includes a non-polar or semi-polar surface,
The second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer,
The light emitting structure includes a plurality of mesa including the second conductivity type semiconductor layer and the active layer,
the second contact electrode is positioned on the plurality of mesa, and the first conductivity-type semiconductor layer is exposed in at least a partial region around the plurality of mesa;
The insulating layer includes first and second openings covering the plurality of mesas and the first conductivity type semiconductor layer, and exposing a portion of the first conductivity type semiconductor layer and a portion of the second contact electrode, respectively,
The first contact electrode is in ohmic contact with the first conductivity-type semiconductor layer through the first opening, and the first contact electrode is located on a portion of an upper surface of the plurality of mesas and a portion of a side surface of the plurality of mesas, A light emitting device insulated from a plurality of mesa.
상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극;
상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극;
상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층; 및
상기 절연층 상에 위치하는 제1 패드 전극 및 제2 패드 전극을 포함하고,
상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며,
상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함하고,
상기 발광 구조체는 상기 제2 도전형 반도체층 및 상기 활성층을 포함하는 복수의 메사를 포함하고,
상기 제2 컨택 전극은 상기 복수의 메사 상에 위치하며, 상기 제1 도전형 반도체층은 상기 복수의 메사 주변의 적어도 일부 영역에서 노출되고,
상기 제1 컨택 전극은 상기 제1 도전형 반도체층이 노출된 영역의 적어도 일부 상에 위치하며,
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 컨택 전극의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하고,
상기 제1 패드 전극은 상기 제1 개구부를 통해 제1 컨택 전극과 전기적으로 연결되고,
상기 제2 패드 전극은 상기 제2 개구부를 통해 제2 컨택 전극과 전기적으로 연결되고,
상기 제1 패드 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 절연층에 의해 상기 복수의 메사들로부터 이격된 발광 소자.
a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer;
a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer;
a second contact electrode positioned on the second conductivity-type semiconductor layer;
an insulating layer disposed on the light emitting structure and insulating the first contact electrode and the second contact electrode; and
a first pad electrode and a second pad electrode positioned on the insulating layer;
The light emitting structure has a non-polar or semi-polar growth surface, the upper surface of the second conductivity-type semiconductor layer includes a non-polar or semi-polar surface,
The second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer,
The light emitting structure includes a plurality of mesa including the second conductivity type semiconductor layer and the active layer,
the second contact electrode is positioned on the plurality of mesa, and the first conductivity-type semiconductor layer is exposed in at least a partial region around the plurality of mesa;
The first contact electrode is positioned on at least a portion of an area where the first conductivity-type semiconductor layer is exposed,
The insulating layer covers the plurality of mesas and the first conductivity-type semiconductor layer, and includes first and second openings exposing a portion of the first contact electrode and a portion of the second contact electrode, respectively;
the first pad electrode is electrically connected to the first contact electrode through the first opening;
the second pad electrode is electrically connected to a second contact electrode through the second opening;
The first pad electrode is located on a portion of an upper surface of the plurality of mesas and a portion of a side surface of the plurality of mesas, and is spaced apart from the plurality of mesas by the insulating layer.
상기 제1 도전형 반도체층에 오믹 컨택하는 제1 컨택 전극;
상기 제2 도전형 반도체층 상에 위치하는 제2 컨택 전극; 및
상기 발광 구조체 상에 위치하며, 상기 제1 컨택 전극 및 제2 컨택 전극을 절연시키는 절연층을 포함하고,
상기 발광 구조체는 비극성 또는 반극성의 성장면을 갖고, 상기 제2 도전형 반도체층의 상면은 비극성 또는 반극성 면을 포함하며,
상기 제2 컨택 전극은 상기 제2 도전형 반도체층에 오믹 컨택하는 도전성 산화물층, 및 상기 도전성 산화물층 상에 위치하는 반사 전극층을 포함하고,
상기 발광 구조체는 상기 제1 도전형 반도체층이 부분적으로 노출되는 영역을 포함하고, 상기 절연층은 제1 절연층을 포함하고,
상기 제1 절연층은 상기 발광 구조체 및 제2 컨택 전극을 부분적으로 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하며,
상기 제1 절연층은 예비 절연층 및 상기 예비 절연층 상에 위치하는 주 절연층을 포함하고,
상기 예비 절연층은 상기 발광 구조체의 일부 및 도전성 산화물의 일부를 덮는 발광 소자.
a light emitting structure including a first conductivity type semiconductor layer, a second conductivity type semiconductor layer, and an active layer positioned between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer;
a first contact electrode in ohmic contact with the first conductivity-type semiconductor layer;
a second contact electrode positioned on the second conductivity-type semiconductor layer; and
an insulating layer disposed on the light emitting structure and insulating the first contact electrode and the second contact electrode;
The light emitting structure has a non-polar or semi-polar growth surface, the upper surface of the second conductivity-type semiconductor layer includes a non-polar or semi-polar surface,
The second contact electrode includes a conductive oxide layer in ohmic contact with the second conductivity-type semiconductor layer, and a reflective electrode layer disposed on the conductive oxide layer,
The light emitting structure includes a region in which the first conductivity-type semiconductor layer is partially exposed, the insulating layer includes a first insulating layer,
The first insulating layer partially covers the light emitting structure and the second contact electrode, and includes a first opening and a second opening exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively,
The first insulating layer includes a preliminary insulating layer and a main insulating layer positioned on the preliminary insulating layer,
The preliminary insulating layer is a light emitting device covering a portion of the light emitting structure and a portion of the conductive oxide.
상기 발광 구조체는 질화물 반도체를 포함하며, 상기 비극성 또는 반극성 성장면은 m면을 포함하는 발광 소자.
The method according to any one of claims 1 to 5,
The light emitting structure includes a nitride semiconductor, and the non-polar or semi-polar growth plane includes an m-plane.
상기 도전성 산화물층은 ITO를 포함하고, 상기 반사 전극층은 Ag를 포함하는 발광 소자.
7. The method of claim 6,
The conductive oxide layer includes ITO, and the reflective electrode layer includes Ag.
상기 도전성 산화물층의 면적은 상기 반사 전극층의 면적보다 크며,
상기 반사 전극층은 상기 도전성 산화물층의 테두리 영역 내에 위치하는 발광 소자.
The method according to any one of claims 2 to 5,
The area of the conductive oxide layer is larger than the area of the reflective electrode layer,
The reflective electrode layer is a light emitting device located in an edge region of the conductive oxide layer.
상기 도전성 산화물층은 상기 제2 도전형 반도체층의 상면의 90% 이상을 덮는 발광 소자.
The method according to claim 1,
The conductive oxide layer covers 90% or more of an upper surface of the second conductivity-type semiconductor layer.
상기 도전성 산화물층은 상기 반사 전극층에 덮이는 발광 소자.
The method according to any one of claims 2 to 5,
The conductive oxide layer is a light emitting device covered with the reflective electrode layer.
상기 제1 도전형 반도체층은 비극성 또는 반극성의 성장면을 갖는 질화물계 기판을 포함하는 발광 소자.
The method according to any one of claims 1 to 5,
The first conductivity-type semiconductor layer is a light emitting device comprising a nitride-based substrate having a non-polar or semi-polar growth surface.
상기 질화물계 기판은 언도핑되거나 도핑되어 상기 제1 도전형 반도체층과 동일한 도전형을 갖는 발광 소자.
12. The method of claim 11,
The nitride-based substrate is undoped or doped to have the same conductivity type as the first conductivity type semiconductor layer.
상기 질화물계 기판은 270 내지 330㎛의 두께를 갖는 발광 소자.
12. The method of claim 11,
The nitride-based substrate is a light emitting device having a thickness of 270 to 330㎛.
상기 제2 도전형 반도체층과 상기 도전성 산화물 간의 접촉 저항은 상기 제2 도전형 반도체층과 상기 반사 전극층 간의 접촉 저항보다 낮은 발광 소자.
The method according to any one of claims 1 to 5,
A contact resistance between the second conductivity type semiconductor layer and the conductive oxide is lower than a contact resistance between the second conductivity type semiconductor layer and the reflective electrode layer.
상기 발광 구조체는 상기 제2 도전형 반도체층 및 상기 활성층을 포함하는 복수의 메사를 포함하고,
상기 제2 컨택 전극은 상기 복수의 메사 상에 위치하며, 상기 제1 도전형 반도체층은 상기 복수의 메사 주변의 적어도 일부 영역에서 노출되는 발광 소자.
The method according to claim 1,
The light emitting structure includes a plurality of mesa including the second conductivity type semiconductor layer and the active layer,
The second contact electrode is positioned on the plurality of mesa, and the first conductivity-type semiconductor layer is exposed in at least a partial region around the plurality of mesa.
상기 절연층은 제1 절연층 및 제2 절연층을 포함하고,
상기 제1 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하는 발광 소자.
16. The method of claim 15,
The insulating layer includes a first insulating layer and a second insulating layer,
The first insulating layer covers the plurality of mesas and the first conductivity-type semiconductor layer, and includes first and second openings exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively. light emitting device.
상기 제1 컨택 전극은 상기 제1 개구부를 통해 상기 제1 도전형 반도체층에 오믹 컨택되고,
상기 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 상에 위치하되, 상기 복수의 메사들로부터 절연된 발광 소자.
17. The method of claim 16,
the first contact electrode is in ohmic contact with the first conductivity-type semiconductor layer through the first opening;
The first contact electrode is a light emitting device located on a portion of an upper surface of the plurality of mesas and on side surfaces of the plurality of mesas, and insulated from the plurality of mesa.
상기 제2 절연층은 제1 컨택 전극을 부분적으로 덮되, 상기 제1 컨택 전극 및 제2 컨택 전극을 각각 부분적으로 노출시키는 제3 개구부 및 제4 개구부를 포함하는 발광 소자.
18. The method of claim 17,
The second insulating layer partially covers the first contact electrode, and includes a third opening and a fourth opening partially exposing the first contact electrode and the second contact electrode, respectively.
상기 제2 절연층 상에 위치하되, 상기 제3 개구부를 통해 상기 제1 컨택 전극에 전기적으로 연결된 제1 패드 전극; 및
상기 제2 절연층 상에 위치하되, 상기 제4 개구부를 통해 상기 제2 컨택 전극에 전기적으로 연결된 제2 패드 전극을 더 포함하는 발광 소자.
19. The method of claim 18,
a first pad electrode disposed on the second insulating layer and electrically connected to the first contact electrode through the third opening; and
The light emitting device further comprising a second pad electrode disposed on the second insulating layer and electrically connected to the second contact electrode through the fourth opening.
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하는 발광 소자.
16. The method of claim 15,
The insulating layer covers the plurality of mesas and the first conductivity type semiconductor layer, and includes a first opening and a second opening for exposing a portion of the first conductivity type semiconductor layer and a portion of the second contact electrode, respectively. device.
상기 제1 컨택 전극은 상기 제1 개구부를 통해 상기 제1 도전형 반도체층에 오믹 컨택되고, 상기 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 복수의 메사들로부터 절연된 발광 소자.
21. The method of claim 20,
The first contact electrode is in ohmic contact with the first conductivity-type semiconductor layer through the first opening, and the first contact electrode is located on a portion of an upper surface of the plurality of mesas and a portion of a side surface of the plurality of mesas, A light emitting device insulated from a plurality of mesa.
상기 절연층 상에 위치하며, 상기 제2 개구부를 통해 상기 제2 컨택 전극에 전기적으로 연결되는 패드 전극을 더 포함하고,
상기 패드 전극과 상기 제1 컨택 전극은 이격된 발광 소자.
22. The method of claim 21,
a pad electrode positioned on the insulating layer and electrically connected to the second contact electrode through the second opening;
The pad electrode and the first contact electrode are spaced apart from each other.
상기 발광 구조체는 그 일 측면을 포함하는 제1 영역과, 상기 일 측면에 반대하여 위치하는 타 측면을 포함하는 제2 영역을 포함하고,
상기 제1 컨택 전극은 제1 영역 내에 위치하고, 상기 패드 전극은 상기 제2 영역 내에 위치하는 발광 소자.
23. The method of claim 22,
The light emitting structure includes a first region including one side thereof, and a second region including the other side opposite to the one side,
The first contact electrode is positioned in the first region, and the pad electrode is positioned in the second region.
상기 제1 컨택 전극은 상기 제1 도전형 반도체층이 노출된 영역의 적어도 일부 상에 위치하는 발광 소자.
16. The method of claim 15,
The first contact electrode is a light emitting device positioned on at least a portion of a region where the first conductivity-type semiconductor layer is exposed.
상기 절연층은 상기 복수의 메사들 및 제1 도전형 반도체층을 덮되, 제1 컨택 전극의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하는 발광 소자.
25. The method of claim 24,
The insulating layer covers the plurality of mesas and the first conductivity-type semiconductor layer, and includes a first opening and a second opening for exposing a portion of the first contact electrode and a portion of the second contact electrode, respectively.
상기 절연층 상에 위치하며, 상기 제1 개구부를 통해 제1 컨택 전극과 전기적으로 연결되는 제1 패드 전극; 및
상기 절연층 상에 위치하며, 상기 제2 개구부를 통해 제2 컨택 전극과 전기적으로 연결되는 제2 패드 전극을 더 포함하고,
상기 제1 패드 전극은 제1 컨택 전극은 상기 복수의 메사들의 상면 일부 및 복수의 메사들의 측면 일부 상에 위치하되, 상기 절연층에 의해 상기 복수의 메사들로부터 이격된 발광 소자.
26. The method of claim 25,
a first pad electrode disposed on the insulating layer and electrically connected to a first contact electrode through the first opening; and
a second pad electrode positioned on the insulating layer and electrically connected to a second contact electrode through the second opening;
The light emitting device of the first pad electrode, wherein the first contact electrode is positioned on a portion of an upper surface of the plurality of mesas and a portion of a side surface of the plurality of mesas, and is spaced apart from the plurality of mesas by the insulating layer.
상기 발광 구조체는 상기 제1 도전형 반도체층이 부분적으로 노출되는 영역을 포함하고, 상기 절연층은 제1 절연층을 포함하고,
상기 제1 절연층은 상기 발광 구조체 및 제2 컨택 전극을 부분적으로 덮되, 제1 도전형 반도체층의 일부 및 상기 제2 컨택 전극의 일부를 각각 노출시키는 제1 개구부 및 제2 개구부를 포함하는 발광 소자.
The method according to claim 1,
The light emitting structure includes a region in which the first conductivity-type semiconductor layer is partially exposed, the insulating layer includes a first insulating layer,
The first insulating layer partially covers the light emitting structure and the second contact electrode, and includes a first opening and a second opening for exposing a portion of the first conductivity-type semiconductor layer and a portion of the second contact electrode, respectively. device.
상기 제1 절연층은 예비 절연층 및 상기 예비 절연층 상에 위치하는 주 절연층을 포함하고,
상기 예비 절연층은 상기 발광 구조체의 일부 및 도전성 산화물의 일부를 덮는 발광 소자.
28. The method of claim 27,
The first insulating layer includes a preliminary insulating layer and a main insulating layer positioned on the preliminary insulating layer,
The preliminary insulating layer is a light emitting device covering a portion of the light emitting structure and a portion of the conductive oxide.
상기 예비 절연층은 상기 도전성 산화물을 부분적으로 노출시키는 개구부를 포함하고, 상기 반사 전극층은 상기 개구부 내에 위치하는 발광 소자.
29. The method of claim 5 or 28,
The preliminary insulating layer includes an opening partially exposing the conductive oxide, and the reflective electrode layer is located in the opening.
상기 주 절연층은 상기 반사 전극층을 부분적으로 덮는 발광 소자.
30. The method of claim 29,
The main insulating layer partially covers the reflective electrode layer.
상기 절연층은, 상기 제1 절연층 상에 위치하며, 상기 제1 컨택 전극을 부분적으로 덮는 제2 절연층을 더 포함하고,
상기 제1 절연층은 상기 제2 절연층보다 두꺼운 발광 소자.
29. The method of claim 5 or 28,
The insulating layer further includes a second insulating layer positioned on the first insulating layer and partially covering the first contact electrode,
The first insulating layer is thicker than the second insulating layer.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150023457A KR102331337B1 (en) | 2015-02-16 | 2015-02-16 | Light emitting device |
CN201910659511.7A CN110350058B (en) | 2015-02-16 | 2016-01-28 | Light-emitting element with improved light extraction efficiency |
CN201680010321.7A CN107251240B (en) | 2015-02-16 | 2016-01-28 | The light-emitting component that light extraction efficiency is improved |
US15/551,575 US10326050B2 (en) | 2015-02-16 | 2016-01-28 | Light-emitting device with improved light extraction efficiency |
PCT/KR2016/000911 WO2016133292A1 (en) | 2015-02-16 | 2016-01-28 | Light-emitting device with improved light extraction efficiency |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150023457A KR102331337B1 (en) | 2015-02-16 | 2015-02-16 | Light emitting device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160100684A KR20160100684A (en) | 2016-08-24 |
KR102331337B1 true KR102331337B1 (en) | 2021-11-26 |
Family
ID=56884183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150023457A KR102331337B1 (en) | 2015-02-16 | 2015-02-16 | Light emitting device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102331337B1 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018048154A1 (en) * | 2016-09-12 | 2018-03-15 | 서울바이오시스 주식회사 | Semiconductor light emitting device comprising light emitting structure |
US20220158028A1 (en) * | 2020-11-16 | 2022-05-19 | Xiamen San'an Optoelectronics Co., Ltd. | Light-emitting device, light-emitting module including the same and display apparatus including the same |
CN113903840B (en) * | 2021-09-14 | 2022-12-16 | 厦门三安光电有限公司 | Light emitting diode and light emitting module |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008305971A (en) | 2007-06-07 | 2008-12-18 | Rohm Co Ltd | Light-emitting element |
JP2010245109A (en) | 2009-04-01 | 2010-10-28 | Sumitomo Electric Ind Ltd | Group iii nitride based semiconductor element, and method of producing electrode |
WO2011083551A1 (en) | 2010-01-06 | 2011-07-14 | パナソニック株式会社 | Nitride semiconductor light-emitting element and process for production thereof |
JP2011146636A (en) | 2010-01-18 | 2011-07-28 | Sumitomo Electric Ind Ltd | Semiconductor element and method of fabricating semiconductor element |
JP2012084667A (en) | 2010-10-08 | 2012-04-26 | Showa Denko Kk | Compound semiconductor light-emitting element, method of manufacturing the same, lamp, electronic device, and mechanical apparatus |
JP2014040510A (en) | 2012-08-21 | 2014-03-06 | Panasonic Corp | Fluorescent material, light emitting element, imaging device and lighting device |
WO2015016561A1 (en) | 2013-07-29 | 2015-02-05 | Seoul Viosys Co., Ltd. | Light emitting diode, method of fabricating the same and led module having the same |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050097472A (en) * | 2005-09-15 | 2005-10-07 | 오인모 | High-brightness nitride-based light emitting devices with large area and capability |
KR20140066397A (en) * | 2012-11-23 | 2014-06-02 | 서울바이오시스 주식회사 | Light emitting diode having a plurality of light emitting units |
KR102091842B1 (en) * | 2013-07-29 | 2020-03-20 | 서울바이오시스 주식회사 | Light emitting diode and method of fabricating the same |
-
2015
- 2015-02-16 KR KR1020150023457A patent/KR102331337B1/en active IP Right Grant
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008305971A (en) | 2007-06-07 | 2008-12-18 | Rohm Co Ltd | Light-emitting element |
JP2010245109A (en) | 2009-04-01 | 2010-10-28 | Sumitomo Electric Ind Ltd | Group iii nitride based semiconductor element, and method of producing electrode |
WO2011083551A1 (en) | 2010-01-06 | 2011-07-14 | パナソニック株式会社 | Nitride semiconductor light-emitting element and process for production thereof |
JP4833383B2 (en) * | 2010-01-06 | 2011-12-07 | パナソニック株式会社 | Nitride-based semiconductor light-emitting device and manufacturing method thereof |
JP2011146636A (en) | 2010-01-18 | 2011-07-28 | Sumitomo Electric Ind Ltd | Semiconductor element and method of fabricating semiconductor element |
JP2012084667A (en) | 2010-10-08 | 2012-04-26 | Showa Denko Kk | Compound semiconductor light-emitting element, method of manufacturing the same, lamp, electronic device, and mechanical apparatus |
JP2014040510A (en) | 2012-08-21 | 2014-03-06 | Panasonic Corp | Fluorescent material, light emitting element, imaging device and lighting device |
WO2015016561A1 (en) | 2013-07-29 | 2015-02-05 | Seoul Viosys Co., Ltd. | Light emitting diode, method of fabricating the same and led module having the same |
Also Published As
Publication number | Publication date |
---|---|
KR20160100684A (en) | 2016-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102335452B1 (en) | Light emitting device | |
US10707382B2 (en) | Light emitting element | |
CN110350058B (en) | Light-emitting element with improved light extraction efficiency | |
US10134956B2 (en) | Light emitting diode and manufacturing method thereof | |
US10749074B2 (en) | Vertical type light emitting diode having groove disposed under the first conductivity type semiconductor layer | |
US11515451B2 (en) | Light emitting device | |
TWI641162B (en) | Light emitting diode and illumination device | |
US12080828B2 (en) | Vertical light-emitting diode | |
KR101761835B1 (en) | Light-emitting diode with high efficiency | |
US20230079200A1 (en) | Light emitting device | |
KR102331337B1 (en) | Light emitting device | |
KR20170016630A (en) | Light emitting diode and method of fabricating the same | |
KR102364807B1 (en) | METHOD OF FABRICATING LIGHT-EMITTING apparatus | |
KR102495483B1 (en) | Light emitting diode having plurality of light emitting cells and light emitting device having the same | |
KR20170078562A (en) | Light emitting device | |
KR20200112410A (en) | Light emitting diode | |
KR20170009359A (en) | LIGHT-EMITTING apparatus AND METHOD OF FABRICATING THE SAME | |
KR102424364B1 (en) | Light emitting diode | |
KR102374671B1 (en) | Light emitting diode | |
KR101746818B1 (en) | Light emitting device | |
KR20160108029A (en) | Light emitting device with improved light extraction efficiency | |
KR20160089230A (en) | Light emitting device | |
KR20230002132A (en) | Light-emitting diode including metal bulk | |
KR20160108001A (en) | Light emitting device | |
KR20170035215A (en) | LIGHT EMITTING DEVICE HAVING ZnO TRANSPARENT ELECTRODE LAYER |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |