KR102134172B1 - 스캐닝 구동 회로 및 디스플레이 장치 - Google Patents
스캐닝 구동 회로 및 디스플레이 장치 Download PDFInfo
- Publication number
- KR102134172B1 KR102134172B1 KR1020197011371A KR20197011371A KR102134172B1 KR 102134172 B1 KR102134172 B1 KR 102134172B1 KR 1020197011371 A KR1020197011371 A KR 1020197011371A KR 20197011371 A KR20197011371 A KR 20197011371A KR 102134172 B1 KR102134172 B1 KR 102134172B1
- Authority
- KR
- South Korea
- Prior art keywords
- switching transistor
- terminal
- output terminal
- signal
- input
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
- G09G2320/0214—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
- Electronic Switches (AREA)
Abstract
본 발명은 일종의 스캐닝 구동 회로를 제공하여, 캐스케이드된 주사선에 대하여 구동 조작을 진행하는데 사용되며, 이는 풀 업 제어모듈, 구동모듈, 풀 다운모듈, 풀 다운 유지모듈 및 정전압 로우 레벨 소스를 포함하며, 그 중 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함한다.
Description
본 발명은 디스플레이 구동 분야에 관한 것으로, 특히 스캐닝(Scanning) 구동 회로 및 디스플레이 장치에 관한 것이다.
Gate Driver On Array(이하, GOA라 함)는 주사선(Scanning line)의 순차 주사(Progressive scanning)를 구현하기 위하여, 종래의 현존 박막 트랜지스터(Thin-film transistor, TFT) 액정 디스플레이의 어레이 기판에 스캐닝 구동 회로를 제작한 구동 회로이다.
종래의 스캐닝 구동 회로는 여러 개의 GOA Unit을 포함하고, 각 GOA Unit은 대응하는 하나의 주사선을 구동한다. 구체적으로, 각각의 GOA Unit은 풀 업(Pull-up) 제어모듈, 구동모듈, 풀 다운(Pull-down)모듈 및 풀 다운 유지모듈을 포함한다.
현존 풀 업 제어모듈은 일반적으로 하나의 스위칭 트랜지스터(Switching transistor)로 구성된다. 스캐닝 구동 회로가 고온상태에서 동작할 때, 스위칭 트랜지스터의 임계 전압(Threshold voltage)은 Negative voltage로 이동하므로 풀 업 제어모듈의 스위칭 트랜지스터가 쉽게 누전이 발생하여, 풀 업 제어모듈의 입력신호에 변화가 발생할 시, 해당 입력신호의 변화는 구동모듈의 출력신호에 영향을 주기 매우 쉬워, 해당 스캐닝 구동 회로의 신뢰성에 영향을 준다.
그러므로, 종래 기술에서 존재하는 문제들을 해결할 수 있는 스캐닝 구동 회로 및 디스플레이 장치를 제공할 필요가 있다.
본 발명은 비교적 가벼운 누전현상 및 비교적 높은 신뢰성의 스캐닝 구동 회로 및 디스플레이 장치를 제공하여, 현존 스캐닝 구동 회로가 누전현상이 쉽게 발생하여 스캐닝 구동 회로의 신뢰성에 영향을 주는 기술적 문제를 해결하는 것을 목적으로 한다.
본 발명의 실시 예에 따르면, 캐스케이드된(Cascaded) 주사선에 대하여 구동 조작을 진행하는 스캐닝 구동 회로를 제공한다.
스캐닝 구동 회로는,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업 하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스(Constant-voltage low level source); 를 포함하며,
그 중 상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고, 상기 제1 스위칭 트랜지스터의 입력단(Input)에 상위 스캐닝 신호를 입력하며, 상기 제1 스위칭 트랜지스터의 제어신호단(Control signal end)에 상기 상위 스캐닝 신호를 입력하고, 상기 제1 스위칭 트랜지스터의 출력단(Output)은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하며, 상기 제3 스위칭 트랜지스터의 입력단은 정전압 하이 레벨 소스(Constant-voltage high level source)와 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 상위의 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위의 스캐닝 신호는 하위 5 레벨의 스캐닝 신호이다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함한다.
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며, 상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고, 상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력한다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 스캐닝 구동 회로는 또 상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터(Bootstrap capacitor)를 포함한다.
상기 부트스트랩 커패시터의 일단(One end)은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단(The other end)은 상기 제5 스위칭 트랜지스터의 출력단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함한다.
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 풀 다운 유지모듈은 제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함한다.
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트(Reference point)와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결된다.
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파(Low frequency) Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력된다.
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결된다.
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력된다.
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 제1 저주파 Potential signal은 제2 저주파 Potential signal과 Inversion signal이다.
본 발명의 실시 예는 캐스케이드된 주사선에 대하여 구동 조작을 진행하는 스캐닝 구동 회로를 더 제공한다.
스캐닝 구동 회로는,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스; 를 포함하며,
그 중 상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고, 상기 제1 스위칭 트랜지스터의 입력단에 상기 상위 스캐닝 신호가 입력되고, 상기 제1 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되고, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하며, 상기 제3 스위칭 트랜지스터의 입력단은 구동모듈의 출력단과 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 상위의 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위의 스캐닝 신호는 하위 5 레벨의 스캐닝 신호이다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함한다.
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며, 상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고, 상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력한다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 스캐닝 구동 회로는 또 상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터를 포함한다.
상기 부트스트랩 커패시터의 일단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단은 상기 제5 스위칭 트랜지스터의 출력단과 연결한다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함한다.
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 풀 다운 유지모듈은 제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함한다.
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결된다.
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력된다.
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결된다.
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력된다.
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된다.
본 발명의 상기 스캐닝 구동 회로 중, 상기 제1 저주파 Potential signal은 제2 저주파 Potential signal과 Inversion signal이다.
본 발명의 실시 예는 캐스케이드된 주사선에 대하여 구동 조작을 진행하는 스캐닝 구동 회로를 포함하는 디스플레이 장치를 더 제공한다.
상기 스캐닝 구동 회로는,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스; 를 포함하며,
그 중 상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고, 상기 제1 스위칭 트랜지스터의 입력단에 상기 상위 스캐닝 신호가 입력되고, 상기 제1 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되고, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하며; 상기 제3 스위칭 트랜지스터의 입력단은 정전압 하이 레벨 소스와 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
본 발명의 상기 디스플레이 장치 중, 상기 상위의 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위의 스캐닝 신호는 하위 5 레벨의 스캐닝 신호이다.
본 발명의 상기 디스플레이 장치 중, 상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함한다.
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며, 상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고, 상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력한다.
본 발명의 상기 디스플레이 장치 중, 상기 스캐닝 구동 회로는 또 상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터를 포함한다.
상기 부트스트랩 커패시터의 일단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단은 상기 제5 스위칭 트랜지스터의 출력단과 연결한다.
본 발명의 상기 디스플레이 장치 중, 상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함한다.
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
본 발명의 상기 디스플레이 장치 중, 상기 풀 다운 유지모듈은 제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함한다.
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결된다.
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결된다.
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력된다.
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결된다.
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된다.
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된다.
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결된다.
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력된다.
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된다.
현존 스캐닝 구동 회로 및 디스플레이 장치와 비교 시, 본 발명의 스캐닝 구동 회로 및 디스플레이 장치는 여러 개의 스위칭 트랜지스터의 풀 업 제어모듈을 설치하는 것을 통하여, 누전현상의 발생을 아주 잘 방지할 수 있어, 스캐닝 구동 회로의 신뢰성을 제고함으로써, 현존 스캐닝 구동 회로가 누전현상이 쉽게 발생하여 스캐닝 구동 회로의 신뢰성에 영향을 주는 기술적 문제를 해결하였다.
본 발명의 상기 내용을 더 명확하고 쉽게 이해하도록 하기 위하여, 이하에서, 다양한 실시 예들이 첨부된 도면과 함께 상세하게 설명될 것이다.
도 1은 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 구조 설명도이다.
도 2는 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 신호 파형도이다.
도 3은 본 발명의 스캐닝 구동 회로의 제2 우선 실시 예의 구조 설명도이다.
도 1은 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 구조 설명도이다.
도 2는 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 신호 파형도이다.
도 3은 본 발명의 스캐닝 구동 회로의 제2 우선 실시 예의 구조 설명도이다.
이하 각 실시 예의 설명은 첨부된 도면을 참조하여, 본 발명을 실시하기 위한 특정 실시 예임을 예시하는데 사용한다. 본 발명에서 언급한 방향용어, 예로 [상], [하], [전], [후], [좌], [우], [내], [외], [측면] 등 은 단지 첨부된 도면의 방향을 참조하기 위한 것이다. 그러므로, 사용한 방향용어는 본 발명을 설명 및 이해하는데 사용하지만 본 발명을 제한하는데 사용하는 것은 아니다.
도면 중, 구조가 유사한 Unit은 동일 번호로 표시한다.
도 1과 도 2를 참조하면, 도 1은 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 설명도 이고, 도 2는 본 발명의 스캐닝 구동 회로의 제1 우선 실시 예의 신호 파형도이다. 본 우선 실시 예의 스캐닝 구동 회로는 캐스케이드된 주사선에 대하여 구동 조작을 진행하고, 본 우선 실시 예의 스캐닝 구동 회로 10은 풀 업 제어모듈 11, 구동모듈 12, 풀 다운모듈 13, 풀 다운 유지모듈 14, 정전압 로우 레벨 소스 VSS 및 부트스트랩 커패시터 Cb를 포함한다.
풀 업 제어모듈 11은 상위의 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 주사선의 스캐닝 레벨신호 Q(n)를 생성한다. 구동모듈 12는 스캐닝 레벨신호 Q(n) 및 본 레벨의 클록 신호 CK(n)에 근거하여, 대응하는 주사선의 본 레벨 스캐닝 신호 G(n)을 풀 업한다. 풀 다운모듈 13은 하위 스캐닝 신호에 근거하여, 대응하는 주사선의 스캐닝 레벨신호 Q(n)을 풀 다운한다. 풀 다운 유지모듈 14는 대응하는 주사선의 스캐닝 레벨신호 Q(n)의 로우 레벨 전압을 유지한다. 정전압 로우 레벨 소스 VSS는 풀 다운 로우 레벨 전압을 제공한다. 부트스트랩 커패시터 Cb는 주사선의 본 레벨의 스캐닝 신호 G(n)의 하이 레벨을 생성한다.
그 중 풀 업 제어모듈 11은 제1 스위칭 트랜지스터 T1, 제2 스위칭 트랜지스터 T2 및 제3 스위칭 트랜지스터 T3을 포함한다. 제1 스위칭 트랜지스터 T1의 입력단에 상위 4 레벨의 스캐닝 신호 G(n-4)가 입력되고, 제1 스위칭 트랜지스터 T1의 제어신호단에 상위 4 레벨의 스캐닝 신호 G(n-4)가 입력된다. 제1 스위칭 트랜지스터 T1의 출력단은 제2 스위칭 트랜지스터 T2의 입력단과 연결된다. 제2 스위칭 트랜지스터 T2의 제어신호단에 상위 4 레벨의 스캐닝 신호 G(n-4)가 입력되고, 제2 스위칭 트랜지스터 T2의 출력단은 스캐닝 레벨신호 Q(n)을 출력한다. 제3 스위칭 트랜지스터 T3의 입력단은 정전압 하이 레벨 소스 VGH와 연결되고, 제3 스위칭 트랜지스터 T3의 출력단은 제2 스위칭 트랜지스터 T2의 입력단과 연결되며, 제3 스위칭 트랜지스터 T3의 제어신호단은 제2 스위칭 트랜지스터 T2의 출력단과 연결된다.
구동모듈 12는 제4 스위칭 트랜지스터 T4 및 제5 스위칭 트랜지스터 T5를 포함한다. 제4 스위칭 트랜지스터 T4의 제어신호단은 풀 업 제어모듈 11의 출력단과 연결되고, 제4 스위칭 트랜지스터 T4의 입력단에 본 레벨의 클록 신호 CK(n)가 입력되며, 제4 스위칭 트랜지스터 T4의 출력단은 본 레벨의 캐스케이드 신호 ST(n)을 출력한다. 제5 스위칭 트랜지스터 T5의 제어신호단은 풀 업 제어모듈 11의 출력단과 연결되며, 제5 스위칭 트랜지스터 T5의 입력단에 본 레벨의 클록 신호 CK(n)가 입력되고, 제5 스위칭 트랜지스터 T5의 출력단은 본 레벨의 스캐닝 신호 G(n)을 출력한다.
부트스트랩 커패시터 Cb의 일단은 풀 업 제어모듈 11의 출력단과 연결되고, 부트스트랩 커패시터 Cb의 타단은 제5 스위칭 트랜지스터 T5의 출력단과 연결된다.
풀 다운모듈 13은 제6 스위칭 트랜지스터 T6 및 제7 스위칭 트랜지스터 T7을 포함한다. 제6 스위칭 트랜지스터 T6의 제어신호단에 하위 5 레벨의 스캐닝 신호 G(n+5)가 입력되고, 제6 스위칭 트랜지스터 T6의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제6 스위칭 트랜지스터 T6의 출력단은 제2 스위칭 트랜지스터 T2의 출력단과 연결된다. 제7 스위칭 트랜지스터 T7의 제어신호단에 하위 5 레벨의 스캐닝 신호 G(n+5)가 입력되고, 제7 스위칭 트랜지스터 T7의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제7 스위칭 트랜지스터 T7의 출력단은 구동모듈 12의 출력단과 연결된다.
풀 다운 유지모듈 14는 제8 스위칭 트랜지스터 T8, 제9 스위칭 트랜지스터 T9, 제10 스위칭 트랜지스터 T10, 제11 스위칭 트랜지스터 T11, 제12 스위칭 트랜지스터 T12, 제13 스위칭 트랜지스터 T13, 제14 스위칭 트랜지스터 T14, 제15 스위칭 트랜지스터 T15, 제16 스위칭 트랜지스터 T16, 제17 스위칭 트랜지스터 T17, 제18 스위칭 트랜지스터 T18 및 제19 스위칭 트랜지스터 T19를 포함한다.
제8 스위칭 트랜지스터 T8의 제어신호단은 제1 레퍼런스 포인트 P(n)와 연결되고, 제8 스위칭 트랜지스터 T8의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제8 스위칭 트랜지스터 T8의 출력단은 제2 스위칭 트랜지스터 T2의 출력단과 연결된다.
제9 스위칭 트랜지스터 T9의 제어신호단은 제1 레퍼런스 포인트 P(n)와 연결되고, 제9 스위칭 트랜지스터 T9의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제9 스위칭 트랜지스터 T9의 출력단은 구동모듈 12 출력단과 연결된다.
제10 스위칭 트랜지스터 T10의 제어신호단은 제12 스위칭 트랜지스터 T12의 출력단과 연결되고, 제10 스위칭 트랜지스터 T10의 입력단에 제1 저주파 Potential signal LC1가 입력되며, 제10 스위칭 트랜지스터 T10의 출력단은 제1 레퍼런스 포인트 P(n)와 연결된다.
제11 스위칭 트랜지스터 T11의 제어신호단은 제2 스위칭 트랜지스터 T2의 출력단과 연결되고, 제11 스위칭 트랜지스터 T11의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제11 스위칭 트랜지스터 T11의 출력단은 제1 레퍼런스 포인트 P(n)와 연결된다.
제12 스위칭 트랜지스터 T12의 제어신호단에 제1 저주파 Potential signal LC1이 입력되고, 제12 스위칭 트랜지스터 T12의 입력단에 제1 저주파 Potential signal LC1이 입력된다.
제13 스위칭 트랜지스터 T13의 제어신호단은 제2 스위칭 트랜지스터 T2의 출력단과 연결되고, 제13 스위칭 트랜지스터 T13의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제13 스위칭 트랜지스터 T13의 출력단은 제10 스위칭 트랜지스터 T10의 제어신호단과 연결된다.
제14 스위칭 트랜지스터 T14의 제어신호단은 제2 레퍼런스 포인트 K(n)와 연결되고, 제14 스위칭 트랜지스터 T14의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제14 스위칭 트랜지스터 T14의 출력단은 구동모듈 12의 출력단과 연결된다.
제15 스위칭 트랜지스터 T15의 제어신호단은 제2 레퍼런스 포인트 K(n)와 연결되고, 제15 스위칭 트랜지스터 T15의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제15 스위칭 트랜지스터 T15의 출력단은 제2 스위칭 트랜지스터 T2의 출력단과 연결된다.
제16 스위칭 트랜지스터 T16의 제어신호단은 제18 스위칭 트랜지스터 T18의 출력단과 연결되고, 제16 스위칭 트랜지스터 T16의 입력단에 제2 저주파 Potential signal LC2를 입력되며, 제16 스위칭 트랜지스터 T16의 출력단은 제2 레퍼런스 포인트 K(n)와 연결된다.
제17 스위칭 트랜지스터 T17의 제어신호단은 제2 스위칭 트랜지스터 T2의 출력단과 연결되고, 제17 스위칭 트랜지스터 T17의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제17 스위칭 트랜지스터 T17의 출력단은 제2 레퍼런스 포인트 K(n)와 연결된다.
제18 스위칭 트랜지스터 T18의 제어신호단에 제2 저주파 Potential signal LC2가 입력되고, 제18 스위칭 트랜지스터 T18의 입력단에 제2 저주파 Potential signal LC2가 입력된다.
제19 스위칭 트랜지스터 T19의 제어신호단은 제2 스위칭 트랜지스터 T2의 출력단과 연결되고, 제19 스위칭 트랜지스터 T19의 입력단은 정전압 로우 레벨 소스 VSS와 연결되며, 제19 스위칭 트랜지스터 T19의 출력단은 제16 스위칭 트랜지스터 T16의 제어신호단과 연결된다.
그 중 제1 저주파 Potential signal LC1은 제2 저주파 Potential signal LC2와 Inversion signal이다.
도 1과 도 2를 참조하면, 본 우선 실시 예의 스캐닝 구동 회로 10을 사용할 때, 상위 4 레벨의 스캐닝 신호 G(n-4)가 하이 레벨이면, 제1 스위칭 트랜지스터 T1과 제2 스위칭 트랜지스터 T2가 동작하고, 상위 4 레벨의 스캐닝 신호 G(n-4)는 제1 스위칭 트랜지스터 T1과 제2 스위칭 트랜지스터 T2를 통하여 부트스트랩 커패시터 Cb에 충전을 하여, 스캐닝 레벨신호 Q(n)이 비교적 높은 레벨까지 상승하도록 한다. 이어서 상위 4 레벨의 스캐닝 신호 G(n-4)가 로우 레벨 전압으로 전환하면서, 제1 스위칭 트랜지스터 T1과 제2 스위칭 트랜지스터 T2가 차단되고, 스캐닝 레벨신호 Q(n)은 부트스트랩 커패시터 Cb를 통하여 비교적 높은 레벨을 유지하며, 동시에 제3 스위칭 트랜지스터 T3은 스캐닝 레벨신호 Q(n)의 하이 레벨의 작용하에 동작하고, 정전압 하이 레벨 소스 VGH는 제3 스위칭 트랜지스터 T3을 통하여 제2 스위칭 트랜지스터 T2의 입력단에 연결하여, 제2 스위칭 트랜지스터 T2의 입력단과 출력단의 전압차이를 작게 하여, 상위 4 레벨의 스캐닝 신호 G(n-4)의 전압 변화로 인한 제2 스위칭 트랜지스터 T2의 누전현상 발생을 방지함으로써, 스캐닝 구동 회로 10의 신뢰성을 제고하였다.
이어서 본 레벨의 클록 신호 CK(n)은 하이 레벨로 전환하고, 클록 신호 CK(n)은 제5 스위칭 트랜지스터 T5를 통하여 부트스트랩 커패시터 Cb에 계속 충전하여, 스캐닝 레벨신호 Q(n)으로 하여금 더 높은 레벨로 도달하도록 하며, 본 레벨의 스캐닝 신호 G(N)도 하이 레벨로 전환한다.
이때 제4 스위칭 트랜지스터 T4와 제5 스위칭 트랜지스터 T5가 동작하고, 제5 스위칭 트랜지스터 T5의 출력단은 본 레벨의 스캐닝 신호 G(n)을 출력하며, 제4 스위칭 트랜지스터 T4의 출력단은 본 레벨의 캐스케이드 신호 ST(n)을 출력한다.
동시에 제11 스위칭 트랜지스터 T11, 제13 스위칭 트랜지스터 T13, 제17 스위칭 트랜지스터 T17과 제19 스위칭 트랜지스터 T19는 스캐닝 레벨신호 Q(n)의 하이 레벨의 작용하에 동작하고, 제1 레퍼런스 포인트 P(n)와 제2 레퍼런스 포인트 K(n)은 정전압 로우 레벨 소스 VSS의 제어하에 로우 레벨 전압을 유지하여, 제8 스위칭 트랜지스터 T8, 제9 스위칭 트랜지스터 T9, 제14 스위칭 트랜지스터 T14 및 제15 스위칭 트랜지스터 T15가 차단된 상태를 유지하도록 하여, 스캐닝 제어 신호 Q(n)의 하이 레벨을 보장한다.
하위 5 레벨의 스캐닝 신호 G(n+5)가 하이 레벨로 전환 시, 제6 스위칭 트랜지스터 T6과 제7 스위칭 트랜지스터 T7이 동작하고, 스캐닝 제어 신호 Q(n)은 정전압 로우 레벨 소스 VSS에 의하여 로우 레벨 전압으로 풀 다운되며, 이때 제11 스위칭 트랜지스터 T11, 제13 스위칭 트랜지스터 T13, 제17 스위칭 트랜지스터 T17 및 제19 스위칭 트랜지스터 T19는 차단된다. 풀 다운 유지모듈 14는 제1 저주파 Potential signal LC1과 제2 저주파 Potential signal LC2의 작용하에 스캐닝 제어 신호 Q(n)의 로우 레벨 전압을 유지한다.
제1 저주파 Potential signal LC1이 하이 레벨이고, 제2 저주파 Potential signal LC2가 로우 레벨 전압이면, 제12 스위칭 트랜지스터 T12 및 제10 스위칭 트랜지스터 T10이 동작하고, 제1 레퍼런스 포인트 P(n)은 제10 스위칭 트랜지스터 T10을 통하여 하이 레벨로 풀 업 함으로써 제8 스위칭 트랜지스터 T8과 제9 스위칭 트랜지스터 T9는 동작하며, 스캐닝 제어 신호 Q(n)은 제8 스위칭 트랜지스터 T8을 통하여 정전압 로우 레벨 소스 VSS와 연결하여, 스캐닝 제어 신호 Q(n)의 로우 레벨 전압을 유지하고, 본 레벨의 스캐닝 신호 G(n)은 제9 스위칭 트랜지스터 T9를 통하여 정전압 로우 레벨 소스 VSS와 연결되어, 본 레벨의 스캐닝 신호 G(n)의 로우 레벨 전압을 유지한다.
제1 저주파 Potential signal LC1이 로우 레벨 전압이고, 제2 저주파 Potential signal LC2가 하이 레벨이면, 제16 스위칭 트랜지스터 T16 및 제18 스위칭 트랜지스터 T18이 동작하고, 레퍼런스 포인트 K(n)은 제16 스위칭 트랜지스터 T16을 통하여 하이 레벨로 풀 업 함으로써 제14 스위칭 트랜지스터 T14와 제15 스위칭 트랜지스터 T15는 동작하며, 스캐닝 제어 신호 Q(n)은 제15 스위칭 트랜지스터 T15를 통하여 정전압 로우 레벨 소스 VSS와 연결하여, 스캐닝 제어 신호 Q(n)의 로우 레벨 전압을 유지하고, 본 레벨의 스캐닝 신호 G(n)은 제14 스위칭 트랜지스터 T14를 통하여 정전압 로우 레벨 소스 VSS와 연결되어, 본 레벨의 스캐닝 신호 G(n)의 로우 레벨 전압을 유지한다.
상기 내용을 종합하면, 본 우선 실시 예의 스캐닝 구동 회로 10의 풀 업 제어모듈 11은 제1 스위칭 트랜지스터 T1, 제2 스위칭 트랜지스터 T2 및 제3 스위칭 트랜지스터 T3의 설치를 통하여, 상위 4 레벨의 스캐닝 신호 G(n-4)가 로우 레벨 전압으로 전환 시, 스캐닝 레벨신호 Q(N)의 하이 레벨상태를 비교적 잘 유지하여, 누전현상의 발생을 방지할 수 있다.
구체적으로 도 2를 참조하면, 그 중 본 레벨의 스캐닝 신호 G(n)와 스캐닝 레벨신호 Q(n)은 본 우선 실시 예 중 스캐닝 구동 회로 10중의 스캐닝 신호 및 스캐닝 레벨신호이고, 그 중 본 레벨의 스캐닝 신호 G(n)'와 스캐닝 레벨신호 Q(N)'는 현존 스캐닝 구동 회로 중 스캐닝 신호 및 스캐닝 레벨신호이다. 도면에서 볼 수 있듯이 본 레벨의 스캐닝 신호 G(n)와 스캐닝 레벨신호 Q(n)의 파형은 풀 업 제어모듈 11의 작용하에 비교적 좋은 개선이 있다.
본 우선 실시 예의 스캐닝 구동 회로는 여러 개의 스위칭 트랜지스터의 풀 업 제어모듈을 설치하는 것을 통하여 누전현상의 발생을 아주 잘 방지하여, 스캐닝 구동 회로의 신뢰성을 제고할 수 있다.
도 3을 참조하면, 도 3은 본 발명의 스캐닝 구동 회로의 제2 우선 실시 예의 구조 설명도이다. 제1 우선 실시 예의 기초에서, 본 우선 실시 예의 스캐닝 구동 회로의 풀 업 제어모듈의 제3 스위칭 트랜지스터 T3'의 입력단은 구동모듈의 출력단과 연결, 즉 제3 스위칭 트랜지스터 T3'에 본 레벨의 스캐닝 신호 G(n)을 입력한다. 이렇게 하면 마찬가지로 스캐닝 레벨신호 Q(N)의 하이 레벨상태를 안정시키는 목적에 도달할 수 있고, 동시에 추가적으로 정전압 하이 레벨 소스 VGH를 설치할 필요가 없게 된다.
본 우선 실시 예의 스캐닝 구동 회로의 구체적인 작업원리와 상기 스캐닝 구동 회로의 제1 우선 실시 예 중 기술한 내용과 동일하거나 유사하며, 구체적인 내용은 스캐닝 구동 회로의 제1 우선 실시 예의 관련 설명을 참조한다.
본 발명은 또 일종의 디스플레이 장치를 제공하고, 해당 디스플레이 장치는 캐스케이드된 주사선에 대하여 구동 조작을 진행하는데 사용되는 스캐닝 구동 회로를 포함한다.
해당 스캐닝 구동 회로는 풀 업 제어모듈, 구동모듈, 풀 다운모듈, 풀 다운 유지모듈, 정전압 로우 레벨 소스 및 부트스트랩 커패시터를 포함한다.
풀 업 제어모듈은 상위의 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 주사선의 스캐닝 레벨신호를 생성한다. 구동모듈은 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 주사선의 본 레벨 스캐닝 신호를 풀 업한다. 풀 다운모듈은 하위 스캐닝 신호에 근거하여, 대응하는 주사선의 스캐닝 레벨신호를 풀 다운한다. 풀 다운 유지모듈은 대응하는 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지한다. 정전압 로우 레벨 소스는 풀 다운 로우 레벨 전압을 제공한다. 부트스트랩 커패시터는 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성한다.
그 중 풀 업 제어모듈 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함한다. 제1 스위칭 트랜지스터의 입력단에 상위의 스캐닝 신호를 입력하고, 제1 스위칭 트랜지스터의 제어신호단에 상위의 스캐닝 신호를 입력하며, 제1 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 입력단과 연결되고, 제2 스위칭 트랜지스터의 제어신호단에 상위의 스캐닝 신호를 입력하고, 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력한다. 제3 스위칭 트랜지스터의 입력단은 정전압 하이 레벨 소스와 연결되거나 구동모듈의 출력단과 연결되고, 제3 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 입력단과 연결되며, 제3 스위칭 트랜지스터의 제어신호단은 제2 스위칭 트랜지스터의 출력단과 연결된다.
바람직하게는, 상위 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 하위 스캐닝 신호는 하위 5 레벨의 스캐닝 신호일 수 있다.
바람직하게는, 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함할 수 있다. 제4 스위칭 트랜지스터의 제어신호단은 풀 업 제어모듈의 출력단과 연결되고, 제4 스위칭 트랜지스터의 입력단에 본 레벨의 클록 신호를 입력하며, 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력한다. 제5 스위칭 트랜지스터의 제어신호단은 풀 업 제어모듈의 출력단과 연결되고, 제5 스위칭 트랜지스터의 입력단에 본 레벨의 클록 신호를 입력하며, 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력한다.
바람직하게는, 스캐닝 구동 회로는 또 상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터를 포함할 수 있다. 부트스트랩 커패시터의 일단은 풀 업 제어모듈의 출력단과 연결되고, 부트스트랩 커패시터의 타단은 제5 스위칭 트랜지스터의 출력단과 연결된다.
바람직하게는, 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함할 수 있다. 제6 스위칭 트랜지스터의 제어신호단에 하위의 스캐닝 신호를 입력하고, 제6 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제6 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 출력단과 연결된다. 제7 스위칭 트랜지스터의 제어신호단에 하위의 스캐닝 신호를 입력하고, 제7 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제7 스위칭 트랜지스터의 출력단은 구동모듈의 출력단과 연결된다.
바람직하게는, 풀 다운 유지모듈은 제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함한다. 그 중 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 제8 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제8 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 출력단과 연결된다. 제9 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 제9 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제9 스위칭 트랜지스터의 출력단은 구동모듈 출력단과 연결된다. 제10 스위칭 트랜지스터의 제어신호단은 제12 스위칭 트랜지스터의 출력단과 연결되고, 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 제10 스위칭 트랜지스터의 출력단은 제1 레퍼런스 포인트와 연결된다. 제11 스위칭 트랜지스터의 제어신호단은 제2 스위칭 트랜지스터의 출력단과 연결되고, 제11 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제11 스위칭 트랜지스터의 출력단은 제1 레퍼런스 포인트와 연결된다. 제12 스위칭 트랜지스터의 제어신호단에 제1 저주파 Potential 신호를 입력하고, 제12 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호를 입력한다. 제13 스위칭 트랜지스터의 제어신호단은 제2 스위칭 트랜지스터의 출력단과 연결되고, 제13 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제13 스위칭 트랜지스터의 출력단은 제10 스위칭 트랜지스터의 제어신호단과 연결된다. 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 제14 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제14 스위칭 트랜지스터의 출력단은 구동모듈의 출력단과 연결된다. 제15 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 제15 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제15 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 출력단과 연결된다. 제16 스위칭 트랜지스터의 제어신호단은 제18 스위칭 트랜지스터의 출력단과 연결되고, 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 제16 스위칭 트랜지스터의 출력단은 제2 레퍼런스 포인트와 연결된다. 제17 스위칭 트랜지스터의 제어신호단은 제2 스위칭 트랜지스터의 출력단과 연결되고, 제제17 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제17 스위칭 트랜지스터의 출력단은 제2 레퍼런스 포인트와 연결된다. 제18 스위칭 트랜지스터의 제어신호단에 제2 저주파 Potential 신호를 입력하고, 제18 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호를 입력한다. 제19 스위칭 트랜지스터의 제어신호단은 제2 스위칭 트랜지스터의 출력단과 연결되고, 제19 스위칭 트랜지스터의 입력단은 정전압 로우 레벨 소스와 연결되며, 제19 스위칭 트랜지스터의 출력단은 제16 스위칭 트랜지스터의 제어신호단과 연결된다.
바람직하게는, 제1 저주파 Potential signal은 제2 저주파 Potential signal과 Inversion signal일 수 있다.
본 발명의 디스플레이 장치의 구체적인 작업원리는 상기 스캐닝 구동 회로의 우선 실시 예 중 기술한 내용과 동일하거나 유사하고, 구체적인 내용은 스캐닝 구동 회로의 우선 실시 예 중 관련 설명을 참조한다.
본 발명의 스캐닝 구동 회로 및 디스플레이 장치는 여러 개의 스위칭 트랜지스터의 풀 업 제어모듈을 설치하는 것을 통하여, 누전현상의 발생을 아주 잘 방지하여, 스캐닝 구동 회로의 신뢰성을 제고할 수 있고, 현존 스캐닝 구동 회로의 누전현상이 쉽게 발생하여, 스캐닝 구동 회로의 신뢰성에 영향을 주는 기술적 문제를 해결하였다.
상기 내용을 종합하면, 본 발명은 상기와 같이 우선 실시 예로 기 설명하였지만, 상기 우선 실시 예는 본 발명을 제한하는데 사용하지 않고, 본 기술분야의 일반적인 기술자는 본 발명의 정신과 범위를 이탈하지 않는 범위 내에, 모두 각종 변경과 윤색을 할 수 있으므로 본 발명의 보호범위는 청구항에서 확정한 범위를 기준으로 한다.
Claims (20)
- 캐스케이드된 주사선을 구동하는 스캐닝 구동 회로에 있어서,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스; 를 포함하며,
상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고,
상기 제1 스위칭 트랜지스터의 입력단에 상기 상위 스캐닝 신호가 입력되고, 상기 제1 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되며,
상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되고, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고,
상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하고,
상기 제3 스위칭 트랜지스터의 입력단은 정전압 하이 레벨 소스와 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며,
상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되는, 스캐닝 구동 회로. - 제 1 항에 있어서,
상기 상위 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위 스캐닝 신호는 하위 5 레벨의 스캐닝 신호인 스캐닝 구동 회로. - 제 1 항에 있어서,
상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함하고,
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며,
상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고,
상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력하는, 스캐닝 구동 회로. - 제 3 항에 있어서,
상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터; 를 더 포함하며,
상기 부트스트랩 커패시터의 일단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단은 상기 제5 스위칭 트랜지스터의 출력단과 연결되는 스캐닝 구동 회로. - 제 1 항에 있어서,
상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함하고,
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된, 스캐닝 구동 회로. - 제 1 항에 있어서,
상기 풀 다운 유지모듈은,
제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함하고,
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결되고,
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되고,
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되며,
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력되며,
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결되며,
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결되고,
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되고, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되며,
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되고,
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되며,
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력되며,
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된, 스캐닝 구동 회로. - 제 6 항에 있어서,
상기 제1 저주파 Potential signal은 제2 저주파 Potential signal과 Inversion signal인 스캐닝 구동 회로. - 캐스케이드된 주사선을 구동하는 스캐닝 구동 회로에 있어서,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스; 를 포함하며,
상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고, 상기 제1 스위칭 트랜지스터의 입력단에 상기 상위 스캐닝 신호가 입력되며, 상기 제1 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하며;
상기 제3 스위칭 트랜지스터의 입력단은 구동모듈의 출력단과 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결된, 스캐닝 구동 회로. - 제 8 항에 있어서,
상기 상위 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위 스캐닝 신호는 하위 5 레벨의 스캐닝 신호인 스캐닝 구동 회로. - 제 8 항에 있어서,
상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함하며,
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며,
상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고,
상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력하는, 스캐닝 구동 회로. - 제 10 항에 있어서,
상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터; 를 더 포함하며,
상기 부트스트랩 커패시터의 일단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단은 상기 제5 스위칭 트랜지스터의 출력단과 연결되는 스캐닝 구동 회로. - 제 8 항에 있어서,
상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함하고,
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된, 스캐닝 구동 회로. - 제 8 항에 있어서,
상기 풀 다운 유지모듈은,
제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함하고,
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결되고,
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되고,
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되며,
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력되며,
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결되며,
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결되고,
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되고, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되며,
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되고,
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되며,
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력되며,
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된, 스캐닝 구동 회로. - 제 13 항에 있어서,
상기 제1 저주파 Potential signal은 제2 저주파 Potential signal과 Inversion signal인 스캐닝 구동 회로. - 캐스케이드된 주사선을 구동하는 스캐닝 구동 회로를 포함하는 디스플레이 장치에 있어서,
상위 스캐닝 신호를 받고, 상위 스캐닝 신호에 근거하여 대응하는 상기 주사선의 스캐닝 레벨신호를 생성하는 풀 업 제어모듈;
상기 스캐닝 레벨신호 및 본 레벨의 클록 신호에 근거하여, 대응하는 상기 주사선의 본 레벨 스캐닝 신호를 풀 업하는 구동모듈;
하위 스캐닝 신호에 근거하여, 대응하는 상기 주사선의 스캐닝 레벨신호를 풀 다운하는 풀 다운모듈;
대응하는 상기 주사선의 스캐닝 레벨신호의 로우 레벨 전압을 유지하는 풀 다운 유지모듈; 및
풀 다운 로우 레벨 전압을 제공하는 정전압 로우 레벨 소스; 를 포함하고,
상기 풀 업 제어모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제3 스위칭 트랜지스터를 포함하고, 상기 제1 스위칭 트랜지스터의 입력단에 상기 상위 스캐닝 신호가 입력되고, 상기 제1 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되고, 상기 제2 스위칭 트랜지스터의 제어신호단에 상기 상위 스캐닝 신호가 입력되고, 상기 제2 스위칭 트랜지스터의 출력단은 스캐닝 레벨신호를 출력하며, 상기 제3 스위칭 트랜지스터의 입력단은 정전압 하이 레벨 소스와 연결되고, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단과 연결되며, 상기 제3 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결하는 것을 포함하는 스캐닝 구동 회로; 를 포함하는 디스플레이 장치. - 제 15 항에 있어서,
상기 상위의 스캐닝 신호는 상위 4 레벨의 스캐닝 신호이고, 상기 하위의 스캐닝 신호는 하위 5 레벨의 스캐닝 신호인 디스플레이 장치. - 제 15 항에 있어서,
상기 구동모듈은 제4 스위칭 트랜지스터 및 제5 스위칭 트랜지스터를 포함하고,
상기 제4 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 제4 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되며,
상기 제4 스위칭 트랜지스터의 출력단은 본 레벨의 캐스케이드 신호를 출력하고,
상기 제5 스위칭 트랜지스터의 제어신호단은 상기 풀 업 제어모듈의 출력단과 연결되며, 상기 제5 스위칭 트랜지스터의 입력단에 상기 본 레벨의 클록 신호가 입력되고, 상기 제5 스위칭 트랜지스터의 출력단은 본 레벨의 스캐닝 신호를 출력하는, 디스플레이 장치. - 제 17 항에 있어서,
상기 스캐닝 구동 회로는 상기 주사선의 본 레벨의 스캐닝 신호의 하이 레벨을 생성하는 부트스트랩 커패시터를 더 포함하며,
상기 부트스트랩 커패시터의 일단은 상기 풀 업 제어모듈의 출력단과 연결되고, 상기 부트스트랩 커패시터의 타단은 상기 제5 스위칭 트랜지스터의 출력단과 연결되는 디스플레이 장치. - 제 15 항에 있어서,
상기 풀 다운모듈은 제6 스위칭 트랜지스터 및 제7 스위칭 트랜지스터를 포함하고,
상기 제6 스위칭 트랜지스터의 제어신호단에 상기 하위 스캐닝 신호가 입력되고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제7 스위칭 트랜지스터의 제어신호단에 상기 하위의 스캐닝 신호가 입력되고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제7 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결된, 디스플레이 장치. - 제 15 항에 있어서,
상기 풀 다운 유지모듈은, 제8 스위칭 트랜지스터, 제9 스위칭 트랜지스터, 제10 스위칭 트랜지스터, 제11 스위칭 트랜지스터, 제12 스위칭 트랜지스터, 제13 스위칭 트랜지스터, 제14 스위칭 트랜지스터, 제15 스위칭 트랜지스터, 제16 스위칭 트랜지스터, 제17 스위칭 트랜지스터, 제18 스위칭 트랜지스터 및 제19 스위칭 트랜지스터를 포함하고,
상기 제8 스위칭 트랜지스터의 제어신호단은 제1 레퍼런스 포인트와 연결되고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제9 스위칭 트랜지스터의 제어신호단은 상기 제1 레퍼런스 포인트와 연결되고, 상기 제9 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제9 스위칭 트랜지스터의 출력단은 상기 구동모듈 출력단과 연결되고,
상기 제10 스위칭 트랜지스터의 제어신호단은 상기 제12 스위칭 트랜지스터의 출력단과 연결되고, 상기 제10 스위칭 트랜지스터의 입력단에 제1 저주파 Potential 신호가 입력되며, 상기 제10 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되고,
상기 제11 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제11 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제11 스위칭 트랜지스터의 출력단은 상기 제1 레퍼런스 포인트와 연결되고,
상기 제12 스위칭 트랜지스터의 제어신호단에 상기 제1 저주파 Potential 신호가 입력되고, 상기 제12 스위칭 트랜지스터의 입력단에 상기 제1 저주파 Potential 신호가 입력되며,
상기 제13 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제13 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제13 스위칭 트랜지스터의 출력단은 상기 제10 스위칭 트랜지스터의 제어신호단과 연결되고,
상기 제14 스위칭 트랜지스터의 제어신호단은 제2 레퍼런스 포인트와 연결되고, 상기 제14 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제14 스위칭 트랜지스터의 출력단은 상기 구동모듈의 출력단과 연결되고,
상기 제15 스위칭 트랜지스터의 제어신호단은 상기 제2 레퍼런스 포인트와 연결되고, 상기 제15 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제15 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고,
상기 제16 스위칭 트랜지스터의 제어신호단은 상기 제18 스위칭 트랜지스터의 출력단과 연결되고, 상기 제16 스위칭 트랜지스터의 입력단에 제2 저주파 Potential 신호가 입력되며, 상기 제16 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되고,
상기 제17 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제17 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제17 스위칭 트랜지스터의 출력단은 상기 제2 레퍼런스 포인트와 연결되고,
상기 제18 스위칭 트랜지스터의 제어신호단에 상기 제2 저주파 Potential 신호가 입력되고, 상기 제18 스위칭 트랜지스터의 입력단에 상기 제2 저주파 Potential 신호가 입력되며,
상기 제19 스위칭 트랜지스터의 제어신호단은 상기 제2 스위칭 트랜지스터의 출력단과 연결되고, 상기 제19 스위칭 트랜지스터의 입력단은 상기 정전압 로우 레벨 소스와 연결되며, 상기 제19 스위칭 트랜지스터의 출력단은 상기 제16 스위칭 트랜지스터의 제어신호단과 연결된, 디스플레이 장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610836750.1A CN106128409B (zh) | 2016-09-21 | 2016-09-21 | 扫描驱动电路及显示装置 |
CN201610836750.1 | 2016-09-21 | ||
PCT/CN2016/111055 WO2018053957A1 (zh) | 2016-09-21 | 2016-12-20 | 扫描驱动电路及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190070924A KR20190070924A (ko) | 2019-06-21 |
KR102134172B1 true KR102134172B1 (ko) | 2020-07-15 |
Family
ID=57271506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020197011371A KR102134172B1 (ko) | 2016-09-21 | 2016-12-20 | 스캐닝 구동 회로 및 디스플레이 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10068544B2 (ko) |
EP (1) | EP3518225A4 (ko) |
JP (1) | JP6692002B2 (ko) |
KR (1) | KR102134172B1 (ko) |
CN (1) | CN106128409B (ko) |
WO (1) | WO2018053957A1 (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105336291B (zh) * | 2015-12-04 | 2018-11-02 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法与显示装置 |
CN106128409B (zh) * | 2016-09-21 | 2018-11-27 | 深圳市华星光电技术有限公司 | 扫描驱动电路及显示装置 |
CN106571123B (zh) * | 2016-10-18 | 2018-05-29 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
CN106782395B (zh) * | 2016-12-30 | 2019-02-26 | 深圳市华星光电技术有限公司 | Goa电路的驱动方法和驱动装置 |
CN106531109A (zh) * | 2016-12-30 | 2017-03-22 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN106486078B (zh) * | 2016-12-30 | 2019-05-03 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路、驱动电路及显示装置 |
CN106683631B (zh) * | 2016-12-30 | 2018-06-22 | 深圳市华星光电技术有限公司 | 一种igzo薄膜晶体管的goa电路及显示装置 |
US10431135B2 (en) | 2017-04-21 | 2019-10-01 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Scanning driving circuit |
CN106898290B (zh) * | 2017-04-21 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路 |
CN107039016B (zh) * | 2017-06-07 | 2019-08-13 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示器 |
KR102348667B1 (ko) * | 2017-06-15 | 2022-01-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 디스플레이 장치 |
CN107146589A (zh) * | 2017-07-04 | 2017-09-08 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
CN107705762B (zh) * | 2017-09-27 | 2020-03-10 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 |
CN108538268B (zh) * | 2018-04-20 | 2020-08-04 | 南京中电熊猫液晶显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN108831367B (zh) * | 2018-06-29 | 2021-07-09 | 厦门天马微电子有限公司 | 扫描驱动单元、电路和显示面板 |
CN109581773B (zh) * | 2018-12-29 | 2021-11-19 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN109935204B (zh) * | 2019-01-18 | 2022-06-03 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN110264940B (zh) * | 2019-07-16 | 2020-11-10 | 深圳市华星光电半导体显示技术有限公司 | 驱动电路 |
CN110689858B (zh) | 2019-10-18 | 2022-04-15 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN110890077A (zh) * | 2019-11-26 | 2020-03-17 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路及液晶显示面板 |
CN111105763A (zh) * | 2019-12-19 | 2020-05-05 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
US10984696B1 (en) | 2019-12-19 | 2021-04-20 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Gate on array circuit and display panel |
CN111627402B (zh) * | 2020-06-01 | 2021-09-24 | 武汉华星光电技术有限公司 | Goa电路、显示面板以及显示装置 |
CN114038387B (zh) | 2021-12-07 | 2023-08-01 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN114360431B (zh) * | 2022-01-28 | 2023-08-22 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928007A (zh) | 2014-04-21 | 2014-07-16 | 深圳市华星光电技术有限公司 | 一种用于液晶显示的goa电路及液晶显示装置 |
US20150318051A1 (en) | 2014-05-05 | 2015-11-05 | Au Optronics Corp. | Shift register circuit |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4501048B2 (ja) * | 2000-12-28 | 2010-07-14 | カシオ計算機株式会社 | シフトレジスタ回路及びその駆動制御方法並びに表示駆動装置、読取駆動装置 |
KR20080047110A (ko) * | 2006-11-24 | 2008-05-28 | 배병성 | 시프터 레지스터 성능 개선을 위한 입력 회로 |
CN101853705B (zh) * | 2010-05-27 | 2012-10-31 | 友达光电股份有限公司 | 移位缓存器电路 |
TWI425473B (zh) * | 2011-12-29 | 2014-02-01 | Au Optronics Corp | 閘極驅動電路 |
CN103680386B (zh) * | 2013-12-18 | 2016-03-09 | 深圳市华星光电技术有限公司 | 用于平板显示的goa电路及显示装置 |
CN104008739B (zh) * | 2014-05-20 | 2017-04-12 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
KR102315888B1 (ko) * | 2014-06-09 | 2021-10-21 | 삼성디스플레이 주식회사 | 게이트 회로 및 이를 이용한 표시 장치 |
CN104409057B (zh) * | 2014-11-14 | 2017-09-29 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN104700801B (zh) * | 2015-03-24 | 2016-11-02 | 深圳市华星光电技术有限公司 | Pmos栅极驱动电路 |
KR102281753B1 (ko) * | 2015-04-14 | 2021-07-27 | 삼성디스플레이 주식회사 | 스테이지 회로 및 이를 이용한 주사 구동부 |
CN105096863B (zh) * | 2015-08-05 | 2018-04-10 | 深圳市华星光电技术有限公司 | 一种液晶显示装置及其栅极驱动电路 |
CN105118419B (zh) * | 2015-09-28 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种显示装置、tft基板及goa驱动电路 |
CN105405421B (zh) * | 2015-11-09 | 2018-04-20 | 深圳市华星光电技术有限公司 | 液晶显示设备及goa电路 |
CN105609041B (zh) * | 2016-03-23 | 2018-08-07 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN106128409B (zh) * | 2016-09-21 | 2018-11-27 | 深圳市华星光电技术有限公司 | 扫描驱动电路及显示装置 |
-
2016
- 2016-09-21 CN CN201610836750.1A patent/CN106128409B/zh not_active Expired - Fee Related
- 2016-12-20 EP EP16916696.4A patent/EP3518225A4/en not_active Withdrawn
- 2016-12-20 US US15/325,962 patent/US10068544B2/en active Active
- 2016-12-20 KR KR1020197011371A patent/KR102134172B1/ko active IP Right Grant
- 2016-12-20 WO PCT/CN2016/111055 patent/WO2018053957A1/zh active Application Filing
- 2016-12-20 JP JP2019516242A patent/JP6692002B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928007A (zh) | 2014-04-21 | 2014-07-16 | 深圳市华星光电技术有限公司 | 一种用于液晶显示的goa电路及液晶显示装置 |
US20150318051A1 (en) | 2014-05-05 | 2015-11-05 | Au Optronics Corp. | Shift register circuit |
Also Published As
Publication number | Publication date |
---|---|
CN106128409B (zh) | 2018-11-27 |
US20180218698A1 (en) | 2018-08-02 |
EP3518225A1 (en) | 2019-07-31 |
WO2018053957A1 (zh) | 2018-03-29 |
EP3518225A4 (en) | 2020-06-17 |
KR20190070924A (ko) | 2019-06-21 |
US10068544B2 (en) | 2018-09-04 |
CN106128409A (zh) | 2016-11-16 |
JP2019537044A (ja) | 2019-12-19 |
JP6692002B2 (ja) | 2020-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102134172B1 (ko) | 스캐닝 구동 회로 및 디스플레이 장치 | |
JP6691991B2 (ja) | 走査駆動回路 | |
KR101989718B1 (ko) | 시프트 레지스터, 레벨 전송 게이트 구동 회로 및 디스플레이 패널 | |
US9530375B2 (en) | Scan driving circuit | |
US10388237B2 (en) | GOA drive unit and drive circuit | |
CN107799087B (zh) | 一种goa电路及显示装置 | |
KR101926284B1 (ko) | 자기보상 기능을 구비하는 게이트 전극 구동회로 | |
KR102080730B1 (ko) | 양방향 스캐닝 게이트 구동 회로 | |
KR101957067B1 (ko) | 자기보상 기능을 구비하는 게이트 전극 구동회로 | |
KR101988453B1 (ko) | 스캔 구동 회로 | |
KR102057824B1 (ko) | 게이트 구동 회로 및 디스플레이 장치 | |
KR101937963B1 (ko) | 주사 구동 회로 | |
JP6321280B2 (ja) | ブーストラップ機能を具えるゲート電極駆動回路 | |
KR102190083B1 (ko) | Goa 구동 회로 및 액정 디스플레이 장치 | |
CN104299595B (zh) | 移位寄存器单元、移位寄存器和显示装置 | |
US20150187302A1 (en) | Self-healing gate driving circuit | |
US9444450B2 (en) | Scan driving circuit | |
JP2017528749A (ja) | ブーストラップ機能を具えるゲート電極駆動回路 | |
US20150303925A1 (en) | Output Buffer, Gate Electrode Driving Circuit and Method for Controlling the Same | |
KR20170035973A (ko) | Igzo 프로세스 기반인 게이트 전극 구동회로 | |
KR20190091367A (ko) | Goa 회로 및 액정 디스플레이 장치 | |
CN109345998B (zh) | Goa电路及显示面板 | |
KR102175417B1 (ko) | 전하 공유 기능을 갖는 스캔 구동 회로 및 디스플레이 패널 | |
CN215495961U (zh) | 一种内嵌式显示屏的gip驱动电路 | |
CN103824551B (zh) | 一种栅极驱动电路及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |