Nothing Special   »   [go: up one dir, main page]

KR101922088B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101922088B1
KR101922088B1 KR1020120054708A KR20120054708A KR101922088B1 KR 101922088 B1 KR101922088 B1 KR 101922088B1 KR 1020120054708 A KR1020120054708 A KR 1020120054708A KR 20120054708 A KR20120054708 A KR 20120054708A KR 101922088 B1 KR101922088 B1 KR 101922088B1
Authority
KR
South Korea
Prior art keywords
electrode
line
contact hole
common
gate
Prior art date
Application number
KR1020120054708A
Other languages
English (en)
Other versions
KR20130130998A (ko
Inventor
박경순
김일곤
최선영
김성훈
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120054708A priority Critical patent/KR101922088B1/ko
Priority to US13/614,669 priority patent/US8730422B2/en
Priority to CN201210539285.7A priority patent/CN103424943B/zh
Publication of KR20130130998A publication Critical patent/KR20130130998A/ko
Application granted granted Critical
Publication of KR101922088B1 publication Critical patent/KR101922088B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 실시예에 따른 액정 표시 장치는 두 개의 화소 전극 마다 데이터선을 하나씩 배치함으로써, 데이터선의 수효를 줄일 수 있고, 게이트 절연막 아래에 화소 전극을 형성함으로써, 화소 전극의 헤이즈 현상에 의해 보호막이 불투명해지는 것을 방지하며, 화소 전극의 식각액에 따른 드레인 전극의 손상을 방지할 수 있다. 또한, 공통 전압선과 공통 전극의 전기적 연결을 위한 접촉 구멍을 두 개의 게이트선의 세로부 사이에 배치함으로써, 접촉 구멍에 따른 개구율 저하 없이 공통 전압선과 게이트선 사이의 단락을 방지할 수 있다.

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치(Liquid Crystal Display)는 현재 가장 널리 사용되고 있는 평판 표시 장치(Flat Panel Display) 중 하나로서, 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
액정 표시 장치는 박형화가 용이한 장점을 지니고 있지만, 전면 시인성에 비해 측면 시인성이 떨어지는 단점이 있어 이를 극복하기 위한 다양한 방식의 액정 배열 및 구동 방법이 개발되고 있다. 이러한 광시야각을 구현하기 위한 방법으로서, 화소 전극 및 공통 전극을 하나의 기판에 형성하는 액정 표시 장치가 주목 받고 있다.
그러나, 이러한 액정 표시 장치의 경우 화소 전극과 공통 전극을 제조하는 과정에서, 두 전극의 환원 반응에 의한 헤이즈(Haze) 효과에 의해 투과율이 감소할 수 있다. 또한, 액정 표시 장치의 스위칭 소자인 박막 트랜지스터의 드레인 전극과 화소 전극을 전기적으로 연결하기 위하여, 화소 전극을 드레인 전극과 직접 접촉하도록 형성할 때, 화소 전극의 식각액에 의해 드레인 전극이 손상될 수 있다. 또한, 공통 전압을 전달하는 공통 전압선과 공통 전극을 연결하기 위하여, 접촉 구멍을 형성하는데, 이에 의해 액정 표시 장치의 개구율이 저하되고, 접촉 구멍 형성 시 발생하는 정전기에 의해 공통 전압선과 게이트선이 서로 단락될 수 있다.
한편, 액정 표시 장치의 크기가 커짐에 따라, 데이터선의 수효가 늘어나, 데이터 구동부의 비용이 증가하여, 액정 표시 장치의 제조 비용이 증가하고 있다.
본 발명이 해결하고자 하는 과제는 데이터선의 수효를 줄이고, 투명 전극의 헤이즈 효과에 의한 투과율 감소를 방지하고, 드레인 전극의 손상을 방지하면서도, 개구율의 감소 없이 공통 전압을 전달할 수 있는 광시야각 액정 표시 장치를 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 행렬 방향으로 배치되어 있는 복수의 화소 전극, 상기 복수의 화소 전극 중 두 개의 화소 전극 행 사이에 배치되어 있으며, 서로 인접하여 배치되어 제1 방향으로 뻗어 있는 제1 게이트선 및 제2 게이트선, 상기 복수의 화소 전극 중 두 개의 화소 전극 열의 양 옆에 배치되어 있으며, 서로 인접하여 배치되어, 제2 방향으로 뻗어 있는 제1 데이터선 및 제2 데이터선, 상기 제1 데이터선과 상기 제2 데이터선 사이에 배치되어 있는 상기 두 개의 화소 전극 열 사이에 배치되어 있으며, 상기 제2 방향으로 뻗어 있는 공통 전압선, 그리고 상기 복수의 화소 전극과 상하 중첩하는 공통 전극을 포함하고, 상기 공통 전압선과 상기 공통 전극은 절연막을 사이에 두고 상하 중첩하고, 상기 절연막에 형성되어 있는 공통 접촉 구멍을 통해 서로 연결되어 있으며, 상기 제1 게이트선은 상기 제2 방향과 나란하게 뻗은 제1 세로부를 가지고, 상기 제2 게이트선은 상기 제2 방향과 나란하게 뻗은 제2 세로부를 가지고, 상기 공통 접촉 구멍은 상기 제1 세로부와 상기 제2 세로부 사이에 배치되어 있다.
상기 공통 접촉 구멍은 상기 제1 게이트선 및 상기 제2 게이트선과 상하 중첩하지 않을 수 있다.
상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고, 상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고, 상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 반전 대칭(inversion symmetry)을 이룰 수 있다.
상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 드레인 접촉 구멍 및 상기 제2 드레인 접촉 구멍과 적어도 일부 중첩할 수 있다.
상기 제1 드레인 전극은 상기 제1 게이트선과 연결되어 있는 제1 게이트 전극 위에 배치되고, 상기 제2 드레인 전극은 상기 제2 게이트선과 연결되어 있는 제2 게이트 전극 위에 배치될 수 있다.
상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성될 수 있다.
상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성될 수 있다.
상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함할 수 있다.
본 발명의 다른 한 실시예에 따른 액정 표시 장치는 행렬 방향으로 배치되어 있는 복수의 화소 전극, 상기 복수의 화소 전극 중 두 개의 화소 전극 행 사이에 배치되어 있으며, 서로 인접하여 배치되어 제1 방향으로 뻗어 있는 제1 게이트선 및 제2 게이트선, 상기 복수의 화소 전극 중 두 개의 화소 전극 열의 양 옆에 배치되어 있으며, 서로 인접하여 배치되어, 제2 방향으로 뻗어 있는 제1 데이터선 및 제2 데이터선, 상기 제1 데이터선과 상기 제2 데이터선 사이에 배치되어 있는 상기 두 개의 화소 전극 열 사이에 배치되어 있으며, 상기 제2 방향으로 뻗어 있는 공통 전압선, 그리고 상기 복수의 화소 전극과 상하 중첩하는 공통 전극을 포함하고, 상기 공통 전압선과 상기 공통 전극은 절연막을 사이에 두고 상하 중첩하고, 상기 절연막에 형성되어 있는 공통 접촉 구멍을 통해 서로 연결되어 있으며, 상기 제1 게이트선과 상기 제2 게이트선 중 어느 하나는 상기 제2 방향과 나란하게 뻗은 제3 세로부 및 제4 세로부를 가지고, 상기 공통 접촉 구멍은 상기 제3 세로부와 상기 제4 세로부 사이에 배치될 수 있다.
상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고, 상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고, 상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 거울 대칭(mirror symmetry)을 이룰 수 있다.
상기 제1 드레인 전극과 상기 제2 드레인 전극은 상기 제1 게이트선과 상기 제2 게이트선 중 어는 하나에 연결되어 있는 게이트 전극 위에 배치될 수 있다.
본 발명의 실시예에 따른 액정 표시 장치는 두 개의 화소 전극 마다 데이터선을 하나씩 배치함으로써, 데이터선의 수효를 줄일 수 있고, 게이트 절연막 아래에 화소 전극을 형성함으로써, 화소 전극의 헤이즈 현상에 의해 보호막이 불투명해지는 것을 방지하며, 화소 전극의 식각액에 따른 드레인 전극의 손상을 방지할 수 있다. 또한, 공통 전압선과 공통 전극의 전기적 연결을 위한 접촉 구멍을 두 개의 게이트선의 세로부 사이에 배치함으로써, 접촉 구멍에 따른 개구율 저하 없이 공통 전압선과 게이트선 사이의 단락을 방지할 수 있다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 나타내는 도면이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 3은 도 2의 액정 표시 장치를 III-III 선을 따라 잘라 도시한 단면도이다.
도 4는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 5는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 6은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 7은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 8은 도 7의 액정 표시 장치를 VIII-VIII 선을 따라 잘라 도시한 단면도이다.
도 9는 본 발명의 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 10은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 11은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 13은 도 12의 액정 표시 장치를 XIII-XIII 선을 따라 잘라 도시한 단면도이다.
도 14는 본 발명의 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 15는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이다.
도 16은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우 뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1을 참고하여, 본 발명의 실시예에 따른 액정 표시 장치의 신호선 및 화소의 배치를 설명한다. 도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 나타내는 도면이다.
도 1을 참고하면, 본 발명의 실시예에 따른 액정 표시 장치는 복수의 표시 신호선(G1-G2n, D1-Dm)과 이에 연결되어 있으며 대략 행렬 의 형태로 배열된 복수의 화소(PX)를 포함한다.
표시 신호선(G1-G2n, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-G2n)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 게이트선(G1-G2n)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
각 쌍의 게이트선(G2i-1, G2i)(i=1, 2, ..., n)은 한 행의 화소(PX)의 아래위에 배치되어 이에 연결되어 있으며, 데이터선(Dj)(j=1, 2, 3, ...)은 두 열의 화소(PX) 사이에 하나씩 배치되어 좌우의 화소(PX)에 연결되어 있다. 더욱 구체적으로, 한 행의 화소(PX)는 인접한 데이터선(D1-Dm)에 연결되어 있고 인접한 한 쌍의 게이트선(G2i-1, G2i)에 번갈아 연결되어 있다. 한 열의 화소(PX)는 인접한 데이터선(Dj)에 연결되어 있고 인접한 두 게이트선(G2i-1, G2i) 중 같은 쪽 게이트선에 연결되어 있다. 예를 들면 한 데이터선(D1, D2 , D3, ...)에 연결되어 있으며 데이터선(D1, D2, D3, ...)을 중심으로 좌우에 위치한 두 개의 화소(PX) 중에서 왼쪽에 위치한 화소(PX)은 위쪽 게이트선(G1, G3, G5, ...)과 연결되어 있고 오른쪽에 위치한 화소(PX)는 아래쪽 게이트선(G2, G4, G6, ...)에 연결되어 있다. 다른 말로 하면, 각 화소행에서 (2k-1)번째 화소(k=1, 2, ..., m/2)는 (2i-1)번째 게이트선(G2i-1)과 k번째 데이터선(Dk)에 연결되어 있고, 2k번째 화소는 2i번째 게이트선(G2i)과 k번째 데이터선(Dk)에 연결되어 있다. 이와는 달리 각 화소행에서 (2k-1)번째 화소(k=1, 2, ..., m/2)는 2i번째 게이트선(G2i)과 k번째 데이터선(Dk)에 연결되어 있고, 2k번째 화소는 (2i-1)번째 게이트선(G2i-1)과 k번째 데이터선(Dk)에 연결되어 있다.
이와 같이 배치하면, 데이터선(D1, D2, D3, ...)의 수효를 화소 열수의 반으로 줄일 수 있어, 데이터 구동부의 비용이 감소하고, 이에 따라 액정 표시 장치의 제조 비용이 감소할 수 있다.
그러면, 도 2 내지 도 4를 참고하여, 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 3은 도 2의 액정 표시 장치를 III-III 선을 따라 잘라 도시한 단면도이고, 도 4는 본 발명의 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
먼저, 도 2 및 도 3을 참고하여, 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다.
도 2 및 도 3을 참고하면, 본 발명의 실시예에 따른 액정 표시 장치는 서로 마주하는 하부 표시판(100)과 상부 표시판(200), 그리고 두 표시판(100, 200) 사이에 주입되어 있는 액정층(3)을 포함한다.
하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 절연 기판(110) 위에 복수의 게이트선(121a, 121b)과 복수의 화소 전극(191)이 형성되어 있다.
앞서 설명하였듯이, 게이트선(121a, 121b)은 하나의 화소 행마다 배치되어 있으며, 화소 행을 따라 위 쪽에 배치되어 있는 제1 게이트선(121a)과 화소 행을 따라 아래 쪽에 배치되어 있는 제2 게이트선(121b)을 포함한다. 제1 게이트선(121a)은 인접한 전단 화소 행에 배치되어 있는 제2 게이트선(121b)과 인접하여 배치되어 있고, 제2 게이트선(121b)은 인접한 후단 화소 행에 배치되어 있는 제1 게이트선(121a)과 인접하여 배치되어 있다. 따라서, 본단 화소 행에 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)은 인접 화소 행에 배치되어 있는 제2 게이트선(121b)과 제1 게이트선(121a)와 짝을 이루어 화소 행과 행 사이에 배치되게 된다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 제1 게이트선(121a)은 제1 세로부(122a)를 포함하고, 제2 게이트선(121b)은 제2 세로부(122b)를 포함한다.
화소 전극(191)은 하나의 화소 영역을 대부분 채우는 판 형태를 가질 수 있다. 화소 전극(191)의 전체적인 모양은 대체로 게이트선(121a, 121b)과 데이터선(171a 또는 171b), 그리고 공통 전압선(131)에 거의 평행한 변을 가지는 다각형일 수 있다. 화소 전극(191)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
게이트선(121a, 121b)과 화소 전극(191)은 동일한 층으로 이루어질 수도 있다. 또한, 게이트선(121a, 121b)과 화소 전극(191)은 하나의 광 마스크를 이용하여 한번의 사진 공정을 통해 형성될 수도 있다. 이 경우, 게이트선(121a, 121b)은 화소 전극(191)과 동일한 층으로 이루어진 상부막을 포함하는 이중막 구조일 수 있다.
게이트선(121a, 121b)과 화소 전극(191) 위에는 게이트 절연막(gate insulating layer)(140)이 형성되어 있다. 게이트 절연막(140)은 질화규소(SiNx) 또는 산화규소(SiOx) 따위의 무기 절연물 등으로 만들어질 수 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)를 포함하는 복수의 반도체(154a, 154b)가 형성되어 있다. 반도체(154a, 154b)는 산화물 반도체일 수 있다. 제1 반도체(154a) 및 제2 반도체(154b)는 서로 연결될 수도 있다.
반도체(154a, 154b) 위에는 복수의 저항성 접촉 부재(163, 165)가 배치되어 있다. 저항성 접촉 부재 (163, 165)는 각 게이트 전극(124a, 124b)을 중심으로 서로 마주하며 쌍을 이루어 반도체(154a, 154b) 위에 배치되어 있다. 저항성 접촉 부재(163, 165)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다. 그러나, 반도체(154a, 154b)가 산화물 반도체인 경우, 저항성 접촉 부재(161, 163, 165)는 생략될 수 있다. 반도체(154a, 154b)가 산화물 반도체인 경우, 반도체(154a, 154b)의 상부와 하부에는 배리어 층(barrier layer)과 캡핑 층(capping layer)이 형성될 수도 있다.
저항성 접촉 부재(163, 165) 위에는 복수의 데이터선(171a, 171b)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 공통 전압선(131)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171a, 171b)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 데이터선(171a, 171b)은 두 개의 화소 전극(191)을 사이에 두고 배치되어 있는 제1 데이터선(171a)과 제2 데이터선(171b)을 포함한다.
각 데이터선(171a, 171b)은 두 개의 화소 열 마다 하나씩 배치되어 있으며, 각 데이터선(171a, 171b)은 화소 열을 따라 데이터선(171a, 171b)의 좌측과 우측에 배치되어 있는 화소의 화소 전극(191)과 번갈아가며 연결되어 있다. 이처럼, 각 데이터선(171a, 171b)이 화소 열을 따라 두 개의 화소 열에 배치되어 있는 두 개의 화소 전극(191)에 연결되어, 데이터 전압을 인가함으로써, 데이터선(171a, 171b)의 수효는 반으로 줄 수 있다. 따라서, 액정 표시 장치의 비용을 줄일 수 있다.
제1 데이터선(171a)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)을 포함하고, 제2 데이터선(171b)은 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
본 발명의 실시예에 따른 액정 표시 장치의 경우, 화소 전극(191)을 형성한 후, 게이트 절연막(140)으로 덮고, 그 위에 데이터 도전체를 형성하기 때문에, 데이터 도전체 바로 위에 화소 전극(191)을 형성할 때 발생할 수 있는 화소 전극(191)의 식각액에 따른 데이터 도전체의 손상을 방지할 수 있다.
공통 전압선(131)은 두 개의 데이터선(171a, 171b) 사이에 배치되어, 데이터선(171a, 171b)과 나란하게 뻗는다. 공통 전압선(131)은 공통 전극(270)과의 접촉을 위한 복수의 확장부(135)를 포함한다.
공통 전압선(131)의 확장부(135)는 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
이처럼, 공통 전압선(131)의 확장부(135)를 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치함으로써, 게이트선(121a, 121b)과 공통 전압선(131)의 확장부(135)가 이루는 면적을 줄일 수 있다. 이에 대하여, 뒤에서 더욱 상세하게 설명한다.
공통 전압선(131)은 화소 행 방향으로 인접하여 배치되어 있는 두 개의 화소 영역의 두 개의 화소 전극(191)들 사이에 배치되어, 두 개의 화소 전극(191) 사이의 빛샘을 방지할 수 있다.
제1/제2 게이트 전극(124a/124b), 제1/제2 소스 전극(173a/173b) 및 제1/제2 드레인 전극(175a/175b)은 제1/제2 반도체(154a/154b)와 함께 스위칭 소자인 박막 트랜지스터(thin film transistor, TFT)를 이룬다. 반도체(154a/154b)는 박막 트랜지스터의 채널 영역을 제외하면 데이터선(171a, 171b), 드레인 전극(175a, 175b) 및 그 하부의 저항성 접촉 부재(163, 165)와 거의 동일한 평면 형태를 가질 수 있다.
데이터 도전체(171a, 171b, 175a, 175b, 131), 그리고 노출된 반도체(154a, 154b) 위에는 제1 보호막(180)이 배치되어 있다. 제1 보호막(180)은 무기 절연 물질일 수 있고, 또는 유기 절연 물질 등으로 이루어질 수 있다.
제1 보호막(180)이 유기 물질인 경우, 제1 보호막(180)은 색필터(230)일 수 있으며, 이 경우, 상부 표시판(200)에 배치되어 있는 색필터(230)는 생략된다.
제1 보호막(180)이 색필터(230)인 경우, 제1 보호막(180)의 아래에 배치되어 있는 제2 보호막(도시하지 않음)과 제1 보호막(180) 위에 배치되어 있는 제3 보호막(도시하지 않음)을 더 포함할 수 있다. 이 때, 제2 보호막은 색필터(230)의 성분이 박막 트랜지스터에 확산되는 것을 방지할 수 있고, 무기 절연막으로 이루어질 수 있다. 제3 보호막은 무기 절연막으로 이루어진 하부막과 유기 절연막으로 이루어진 상부막의 이중막 구조일 수 있다. 이 때, 제3 보호막의 하부막은 색필터의 성분이 외부로 노출되는 것을 방지하고, 게이트 절연막(140)보다 낮은 온도에서 성막하여 아래에 배치되어 있는 색필터(230)의 변형이나 변색을 방지할 수 있고, 그 아래에 배치되는 색필터와 유기 절연막 사이의 굴절률 차이에 따른 투과율 손실을 줄일 수 있다. 제3 보호막의 상부막은 이웃하는 화소에 배치되어 있는 색필터의 중첩에 의한 단차를 감소하여, 그 위에 배향막이 일정하게 러빙될 수 있게 도와주며, 데이터선(171a, 171b)과 공통 전극(270) 사이의 정전 용량을 낮춰 데이터선(171a, 171b)의 신호 지연을 줄일 수 있다. 그러나, 제3 보호막의 하부막이 유기 절연막이고 제3 보호막의 상부막이 무기 절연막일 수도 있다.
또한, 제1 보호막(180)이 색필터(230)인 경우, 상부 표시판(200)에 배치되어 있는 차광 부재(220)도 하부 표시판(100)에 배치될 수 있고, 이 경우, 상부 표시판(200)에 배치되어 있는 차광 부재(220)는 생략된다.
제1 보호막(180)은 무기 절연막과 유기 절연막으로 이루어진 이중막 구조일 수 있다. 이 경우, 유기 절연막은 데이터선(171a, 171b)과 공통 전극(270) 사이의 정전 용량을 낮춰 데이터선(171a, 171b)의 신호 지연을 줄일 수 있다.
본 발명의 실시예에 따른 액정 표시 장치의 경우, 제1 보호막(180)은 게이트 절연막(140)으로 덮여 있는 화소 전극(191) 위에 형성되기 때문에, 제1 보호막(180)의 성막 시 ITO 등으로 이루어진 화소 전극(191)의 헤이즈 현상에 따른 투과율 저하를 방지할 수 있다.
제1 보호막(180)에는 드레인 전극(175a, 175b)의 일부를 드러내는 제1 접촉 구멍(183a)이 형성되어 있고, 제1 보호막(180)과 게이트 절연막(140)에는 화소 전극(191)의 일부를 드러내는 제2 접촉 구멍(183b)이 형성되어 있다. 제1 보호막(180)에는 공통 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(184)이 형성되어 있다. 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제1 접촉 구멍(183a)과 제2 접촉 구멍(183b)은 하나의 접촉 구멍으로 이루어질 수도 있다. 즉, 드레인 전극(175a, 175b)의 일부와 화소 전극(191)의 일부를 함께 드러내는 하나의 접촉 구멍이 형성될 수도 있다.
본 실시예에 따른 액정 표시 장치에서, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)도 게이트선(121a, 121b)과 중첩하지 않을 수 있다.
이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
제1 보호막(180) 위에는 공통 전극(270)과 연결 부재(193)가 형성되어 있다. 공통 전극(270)과 연결 부재(193)는 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
공통 전극(270)은 복수의 가지 전극(271)을 포함하고, 이웃하는 화소에 배치되어 있는 공통 전극(270)과 서로 연결되어 있다.
공통 전극(270)은 제1 보호막(180)에 형성되어 있는 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 물리적 전기적으로 연결되어 있고, 이로부터 공통 전압을 인가 받는다.
연결 부재(193)는 드레인 전극(175a, 175b)의 일부를 드러내는 제1 접촉 구멍(183a)과 화소 전극(191)의 일부를 드러내는 제2 접촉 구멍(183b)을 덮어, 드레인 전극(175a, 175b)과 화소 전극(191)을 물리적 전기적으로 연결한다.
화소 전극(191)은 연결 부재(193)를 통하여 드레인 전극(175a, 175b)과 전기적으로 연결되어 데이터 전압을 전달받는다.
데이터 전압을 인가 받은 화소 전극(191)은 공통 전압을 인가받은 공통 전극(270)과 함께 액정층(3)에 전기장을 생성한다.
공통 전극(270)의 복수의 가지 전극(271)은 판 형태인 화소 전극(191)과 중첩한다.
하부 표시판(100)의 안쪽 면에는 제1 배향막(alignment layer)(도시하지 않음)이 도포되어 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 블랙 매트릭스(black matrix)라고도 하며 빛샘을 막아준다.
기판(210) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(220)로 둘러싸인 영역 내에 대부분 존재하며, 화소 전극(191) 열을 따라서 세로 방향으로 길게 뻗을 수 있다. 각 색필터(230)는 적색, 녹색 및 청색의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색 또는 황색(yellow), 청록색(cyan), 자홍색(magenta) 등을 들 수 있다. 도시하지는 않았지만, 색필터는 기본색 외에 기본색의 혼합색 또는 백색(white)을 표시하는 색필터를 더 포함할 수 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 (유기) 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.
상부 표시판(200)의 안쪽 면에는 제2 배향막(도시하지 않음)이 도포되어 있다.
하부 표시판(100)과 상부 표시판(200) 사이에 들어 있는 액정층(3)은 액정 분자(도시하지 않음)를 포함하며 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되어 있을 수 있다.
액정층(3)은 양의 유전율 이방성을 가질 수 있고, 음의 유전율 이방성을 가질 수도 있다. 액정층(3)의 액정 분자는 일정한 방향으로 선경사를 가지도록 배향되어 있을 수 있고, 이러한 액정 분자의 선경사 방향은 액정층(3)의 유전률 이방성에 따라 변화 가능하다.
하부 표시판(100)의 기판(110)의 바깥쪽에는 빛을 생성하여 두 표시판(100, 200)에 빛을 제공하는 백라이트부(도시하지 않음)를 더 포함할 수 있다.
데이터 전압이 인가된 화소 전극(191)은 공통 전압을 인가 받는 공통 전극(131)과 함께 액정층(3)에 전기장을 생성함으로써 액정층(3)의 액정 분자의 방향을 결정하고 해당 영상을 표시한다.
그러면, 도 4를 참고하여, 본 발명의 실시예에 따른 게이트선(121a, 121b), 공통 전압선(131), 그리고 접촉 구멍(183a, 183b, 184)의 상대적인 위치에 대하여 설명한다.
도 4를 참고하면, 공통 전압선(131)은 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있는 확장부(135)를 가진다. 확장부(135) 위에는 제3 접촉 구멍(184)이 형성되어 있고, 이 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)은 서로 물리적 전기적으로 연결된다.
도시한 바와 같이, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)와 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
도 4에 도시한 바와 같이, 제1 게이트선(121a)과 제2 게이트선(121b)은 제1 세로부(122a)및 제2 세로부(122b)를 가지고, 공통 전압선(131)의 확장부(135)는 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
제1 게이트선(121a)의 제1 세로부(122a)와 제1 게이트 전극(124a) 사이에는 제1 드레인 전극(175a)과 화소 전극(191)의 제1 접촉부(C1)가 배치되어 있고, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b)와 제2 게이트 전극(124b) 사이에는 제2 드레인 전극(175b)과 화소 전극의 제2 접촉부(C2)가 배치되어 있다. 또한, 앞서 설명하였듯이, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b) 사이에는 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)가 배치되어 있다.
공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)는 제1 드레인 전극(175a)과 화소 전극(191)의 제1 접촉부(C1)와 가로 선 상으로 일부 중첩하는 제1 중첩 부분(O1)과 제2 드레인 전극(175b)과 화소 전극의 제2 접촉부(C2)와 가로 선 상으로 일부 중첩하는 제2 중첩 부분(O2)을 포함한다.
또한, 제1 드레인 전극(175a)과 화소 전극(191)의 제1 접촉부(C1)와 제2 드레인 전극(175b)과 화소 전극의 제2 접촉부(C2)는 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 기준으로 서로 반전 대칭을 이루는 위치에 배치된다.
이처럼, 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 두 게이트선(121a, 121b)의 세로부(122a, 122b) 사이에 배치하고, 공통 전압선(131)을 사이에 두고 좌측과 우측에 배치되어 있는 두 개의 화소 전극(191)과 두 개의 드레인 전극(175a, 175b)의 제1 접촉부(C1) 및 제2 접촉부(C2), 그리고 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 가로 선 상 중첩하는 영역을 가지도록 형성함으로써, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 형성되는 영역의 세로 폭을 줄일 수 있다. 따라서, 두 개의 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 서로 상하 중첩하지 않도록 배치하더라도, 액정 표시 장치의 개구율 저하를 방지할 수 있다.
만일, 두 게이트선(121a, 121b)이 뻗어 있는 가로부 사이에 제3 접촉 구멍(184)을 형성한다면, 두 게이트선(121a, 121b)과 제3 접촉 구멍(184)이 상하 중첩하지 않기 위해서는 두 게이트선(121a, 121b) 사이의 간격이 제3 접촉 구멍(184)의 세로 폭보다 넓어져야 한다. 이 경우, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 형성되는 영역의 세로 폭이 넓어지게 되고, 따라서, 액정 표시 장치의 개구율이 저하되게 된다.
이처럼, 게이트선(121a, 121b)의 세로부(122a, 122b) 사이에 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)을 형성하고, 공통 전압선(131)을 사이에 두고 양 쪽에 위치하는 두 개의 화소 전극(191)과 이 두 개의 화소 전극(191)에 데이터 전압을 인가하는 두 개의 드레인 전극(175a, 175b)과의 접촉 영역을 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)을 기준으로 서로 반전 대칭을 이루도록 형성함으로써, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 형성되는 세로 폭을 줄일 수 있다.
본 발명의 실시예에 따른 액정 표시 장치는 두 개의 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 서로 상하 중첩하지 않도록 배치하여, 정전기에 따른 공통 전압선(131)과 게이트선(121a, 121b)의 단락을 방지하면서도, 액정 표시 장치의 개구율 저하를 방지할 수 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에서는 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 게이트선(121a, 121b)의 일부분과 중첩하여, 두 게이트선(121a, 121b) 사이의 간격을 더 좁게 형성할 수도 있다.
그러면, 도 5 및 도 6을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 5는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 6은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 5를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 2 내지 도 4를 참고로 설명한 액정 표시 장치와 거의 유사하다. 특히, 각 구성 요소의 층 형성 구조는 앞서 도 2 내지 도 4를 참고로 설명한 실시예와 동일하다. 따라서, 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 5를 참고하면, 본 실시예에 따른 액정 표시 장치는 두 개의 화소 전극(191) 열을 따라 교대로 배치되어 있는 두 개의 데이터선(171a, 171b)을 포함한다. 도 2 내지 도 4를 참고로 설명한 실시예에 따른 액정 표시 장치와는 달리, 제1 데이터선(171a)의 좌측에 배치되어 있는 제2 데이터선(171b)가 더 배치되어 있다.
제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다. 반면에, 제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 위쪽과 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다.
제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치는 앞서 도 2 내지 도 4를 참고로 하여 설명한 실시예와 같다.
앞서 도 2 내지 도 4를 참고로 하여 설명한 실시예에 따른 액정 표시 장치의 모든 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
이제, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치에 대하여, 도 6을 참고로 설명한다.
도 6을 참고하면, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 두 개의 게이트선(121a, 121b) 중 제2 게이트선(121b)은 두 개의 제3 세로부(123a, 123b)를 포함한다.
두 개의 제3 세로부(123a, 123b) 사이에는 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)이 배치되어 있다. 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)은 두 개의 제3 세로부(123a, 123b) 사이에 배치되며, 두 개의 게이트선(121a, 121b)과는 중첩하지 않는다.
또한, 제2 게이트선(121b)의 제2 게이트 전극(124b)은 공통 전압선(131)을 사이에 두고 서로 거울상 대칭으로 배치되어 있으며, 제2 게이트선(121b)의 제3 세로부(123a, 123b)와 제2 게이트 전극(124b) 사이에는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제4 접촉부(Ca)와 제5 접촉부(Cb)가 거울상 대칭으로 배치되어 있다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제6 접촉부(CC2)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제4 접촉부(Ca) 및 제5 접촉부(Cb)와 거의 일직선 상에 배치된다.
이처럼, 본 실시예에 따른 액정 표시 장치의 경우, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 게이트선(121b)은 두 개의 세로부(123a, 123b)를 가지고, 두 개의 세로부(123a, 123b) 사이에 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제6 접촉부(CC2)가 배치된다. 또한, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)과 두 드레인 전극(175a, 175b)이 서로 연결되는 제4 접촉부(Ca)와 제5 접촉부(Cb)는 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제6 접촉부(CC2)를 사이에 두고 양 쪽에 배치되어, 공통 전압선(131)을 중심으로 거울상 대칭으로 배치된다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제6 접촉부(CC2)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제4 접촉부(Ca) 및 제5 접촉부(Cb)와 거의 일직선 상에 배치된다. 따라서, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184a)이 형성되는 세로 폭을 줄일 수 있다.
만일, 두 게이트선(121a, 121b)이 뻗어 있는 가로부 사이에 제6 접촉 구멍(184)을 형성한다면, 두 게이트선(121a, 121b)과 제6 접촉 구멍(184a)이 상하 중첩하지 않기 위해서는 두 게이트선(121a, 121b) 사이의 간격이 제6 접촉 구멍(184a)의 세로 폭보다 넓어져야 한다. 이 경우, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184a)이 형성되는 영역의 세로 폭이 넓어지게 되고, 따라서, 액정 표시 장치의 개구율이 저하되게 된다.
본 발명의 실시예에 따른 액정 표시 장치는 두 개의 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)이 서로 접촉하는 접촉부(CC2)를 서로 상하 중첩하지 않도록 배치하여, 정전기에 따른 공통 전압선(131)과 게이트선(121a, 121b)의 단락을 방지하면서도, 액정 표시 장치의 개구율 저하를 방지할 수 있다.
그러면, 도 7 내지 도 9를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 7은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 8은 도 7의 액정 표시 장치를 VIII-VIII 선을 따라 잘라 도시한 단면도이고, 도 9는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 7 및 도 8을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 2 및 도 3에 도시한 실시예에 따른 액정 표시 장치와 유사하다.
본 실시예에 따른 액정 표시 장치는 서로 마주하는 하부 표시판(100)과 상부 표시판(200), 그리고 두 표시판(100, 200) 사이에 주입되어 있는 액정층(3)을 포함한다.
하부 표시판(100)에 대하여 설명한다.
절연 기판(110) 위에 복수의 게이트선(121a, 121b)이 형성되어 있다. 게이트선(121a, 121b)은 하나의 화소 행마다 배치되어 있으며, 화소 행을 따라 위 쪽에 배치되어 있는 제1 게이트선(121a)과 화소 행을 따라 아래 쪽에 배치되어 있는 제2 게이트선(121b)을 포함한다. 제1 게이트선(121a)은 인접한 전단 화소 행에 배치되어 있는 제2 게이트선(121b)과 인접하여 배치되어 있고, 제2 게이트선(121b)은 인접한 후단 화소 행에 배치되어 있는 제1 게이트선(121a)과 인접하여 배치되어 있다. 따라서, 본단 화소 행에 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)은 인접 화소 행에 배치되어 있는 제2 게이트선(121b)과 제1 게이트선(121a)와 짝을 이루어 화소 행과 행 사이에 배치되게 된다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 제1 게이트선(121a)은 제1 세로부(122a)를 포함하고, 제2 게이트선(121b)은 제2 세로부(122b)를 포함한다.
게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다. 반도체(154a, 154b) 위에는 복수의 저항성 접촉 부재(163, 165)가 배치되어 있다.
저항성 접촉 부재(163, 165) 위에는 복수의 데이터선(171a, 171b)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 공통 전압선(131)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171a, 171b)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 데이터선(171a, 171b)은 두 개의 화소 전극(191)을 사이에 두고 배치되어 있는 제1 데이터선(171a)과 제2 데이터선(171b)을 포함한다.
각 데이터선(171a, 171b)은 두 개의 화소 열 마다 하나씩 배치되어 있으며, 각 데이터선(171a, 171b)은 화소 열을 따라 데이터선(171a, 171b)의 좌측과 우측에 배치되어 있는 화소의 화소 전극(191)과 번갈아가며 연결되어 있다. 이처럼, 각 데이터선(171a, 171b)이 화소 열을 따라 두 개의 화소 열에 배치되어 있는 두 개의 화소 전극(191)에 연결되어, 데이터 전압을 인가함으로써, 데이터선(171a, 171b)의 수효는 반으로 줄 수 있다. 따라서, 액정 표시 장치의 비용을 줄일 수 있다.
제1 데이터선(171a)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)을 포함하고, 제2 데이터선(171b)은 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
공통 전압선(131)은 두 개의 데이터선(171a, 171b) 사이에 배치되어, 데이터선(171a, 171b)과 나란하게 뻗는다. 공통 전압선(131)은 공통 전극(270)과의 접촉을 위한 복수의 확장부(135)를 포함한다.
공통 전압선(131)의 확장부(135)는 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
이처럼, 공통 전압선(131)의 확장부(135)를 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치함으로써, 게이트선(121a, 121b)과 공통 전압선(131)의 확장부(135)가 이루는 면적을 줄일 수 있다.
제1 드레인 전극(175a) 및 제2 드레인 전극(175b)의 일부분 위에는 화소 전극(191)이 형성되어 있다. 화소 전극(191)은 하나의 화소 영역을 대부분 채우는 판 형태를 가질 수 있다. 화소 전극(191)의 전체적인 모양은 대체로 게이트선(121a, 121b)과 데이터선(171a 또는 171b), 그리고 공통 전압선(131)에 거의 평행한 변을 가지는 다각형일 수 있다. 화소 전극(191)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
이처럼, 화소 전극(191)을 제1 드레인 전극(175a) 및 제2 드레인 전극(175b)의 바로 위에 형성함으로써, 화소 전극(191)과 드레인 전극(175a, 175b)을 연결하기 위한 접촉 구멍을 형성하지 않아도 되기 때문에, 액정 표시 장치의 개구율이 증가할 수 있다.
데이터 도전체(171a, 171b, 175a, 175b, 131), 노출된 반도체(154a, 154b), 그리고 화소 전극(191) 위에는 제1 보호막(180)이 배치되어 있다.
제1 보호막(180)에는 공통 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(184)이 형성되어 있다.
본 실시예에 따른 액정 표시 장치에서, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)도 게이트선(121a, 121b)과 중첩하지 않을 수 있다.
이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
제1 보호막(180) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 복수의 가지 전극(271)을 포함하고, 이웃하는 화소에 배치되어 있는 공통 전극(270)과 서로 연결되어 있다.
공통 전극(270)은 제1 보호막(180)에 형성되어 있는 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 물리적 전기적으로 연결되어 있고, 이로부터 공통 전압을 인가 받는다.
데이터 전압을 인가받은 화소 전극(191)은 공통 전압을 인가받은 공통 전극(270)과 함께 액정층(3)에 전기장을 생성한다.
공통 전극(270)의 복수의 가지 전극(271)은 판 형태인 화소 전극(191)과 중첩한다.
그러면, 상부 표시판(200)에 대하여 설명한다. 절연 기판(210) 위에 차광 부재(220)가 형성되어 있다. 기판(210) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(220)로 둘러싸인 영역 내에 대부분 존재할 수 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 (유기) 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.
하부 표시판(100)과 상부 표시판(200) 사이에 들어 있는 액정층(3)은 액정 분자(도시하지 않음)를 포함하며 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되어 있을 수 있다.
이처럼, 본 실시예에 따른 액정 표시 장치는 도 2 및 도 3을 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 그러나, 본 실시예에 따른 액정 표시 장치는 드레인 전극 바로 위에 형성되는 화소 전극을 포함한다. 화소 전극을 드레인 전극 바로 위에 형성함으로써, 화소 전극과 드레인 전극을 연결하기 위한 접촉 구멍을 형성하지 않아도 되기 때문에, 액정 표시 장치의 개구율이 증가할 수 있다.
앞서 도 2 및 도 3을 참고로 설명한 실시예에 따른 액정 표시 장치의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 9를 참고하여, 본 실시예에 따른 게이트선(121a, 121b), 공통 전압선(131), 그리고 접촉 구멍(184)의 상대적인 위치에 대하여 설명한다.
도 9를 참고하면, 본 실시예에 따른 액정 표시 장치의 게이트선, 공통 전압선, 접촉 구멍의 상대적인 위치는 도 4를 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다.
도 9를 참고하면, 공통 전압선(131)은 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있는 확장부(135)를 가진다. 확장부(135) 위에는 제3 접촉 구멍(184)이 형성되어 있고, 이 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)은 서로 물리적 전기적으로 연결된다.
도시한 바와 같이, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)와 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
도 4에 도시한 바와 같이, 제1 게이트선(121a)과 제2 게이트선(121b)은 제1 세로부(122a)및 제2 세로부(122b)를 가지고, 공통 전압선(131)의 확장부(135)는 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
제1 게이트선(121a)의 제1 세로부(122a)와 제1 게이트 전극(124a) 사이에는 제1 드레인 전극(175a)과 화소 전극(191)의 제7 접촉부(C11)가 배치되어 있고, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b)와 제2 게이트 전극(124b) 사이에는 제2 드레인 전극(175b)과 화소 전극의 제8 접촉부(C22)가 배치되어 있다. 또한, 앞서 설명하였듯이, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b) 사이에는 공통 전압선(131)과 공통 전극(270)의 제9 접촉부(CC11)가 배치되어 있다.
공통 전압선(131)과 공통 전극(270)의 제9 접촉부(CC11)는 제1 드레인 전극(175a)과 화소 전극(191)의 제7 접촉부(C11)와 가로 선 상으로 일부 중첩하는 제1 중첩 부분(O1)과 제2 드레인 전극(175b)과 화소 전극의 제8 접촉부(C22)와 가로 선 상으로 일부 중첩하는 제2 중첩 부분(O2)을 포함한다.
또한, 제1 드레인 전극(175a)과 화소 전극(191)의 제7 접촉부(C11)와 제2 드레인 전극(175b)과 화소 전극의 제8 접촉부(C22)는 공통 전압선(131)과 공통 전극(270)의 제9 접촉부(CC11)를 기준으로 서로 반전 대칭을 이루는 위치에 배치된다.
이처럼, 공통 전압선(131)과 공통 전극(270)의 제9 접촉부(CC11)를 두 게이트선(121a, 121b)의 세로부(122a, 122b) 사이에 배치하고, 공통 전압선(131)을 사이에 두고 좌측과 우측에 배치되어 있는 두 개의 화소 전극(191)과 두 개의 드레인 전극(175a, 175b)의 제7 접촉부(C11) 및 제8 접촉부(C22), 그리고 공통 전압선(131)과 공통 전극(270)의 제9 접촉부(CC11)를 가로 선 상 중첩하는 영역을 가지도록 형성함으로써, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 형성되는 영역의 세로 폭을 줄일 수 있다. 따라서, 두 개의 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 서로 상하 중첩하지 않도록 배치하더라도, 액정 표시 장치의 개구율 저하를 방지할 수 있다.
그러면, 도 10 및 도 11을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 10은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 11은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 10을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 7 내지 도 9를 참고로 설명한 액정 표시 장치와 거의 유사하다. 특히, 각 구성 요소의 층 형성 구조는 앞서 도 7 내지 도 9를 참고로 설명한 실시예와 동일하다. 따라서, 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 10을 참고하면, 본 실시예에 따른 액정 표시 장치는 두 개의 화소 전극(191) 열을 따라 교대로 배치되어 있는 두 개의 데이터선(171a, 171b)을 포함한다. 도 7 내지 도 9를 참고로 설명한 실시예에 따른 액정 표시 장치와는 달리, 제1 데이터선(171a)의 좌측에 배치되어 있는 제2 데이터선(171b)가 더 배치되어 있다.
제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다. 반면에, 제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 위쪽과 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다.
제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치는 앞서 도 7 내지 도 9를 참고로 하여 설명한 실시예와 같다.
앞서, 도 2 내지 도 4, 도 5 및 도 6, 그리고 도 7 내지 도 9를 참고로 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
이제, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치에 대하여, 도 11을 참고로 설명한다.
도 11을 참고하면, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 두 개의 게이트선(121a, 121b) 중 제2 게이트선(121b)은 두 개의 제3 세로부(123a, 123b)를 포함한다.
두 개의 제3 세로부(123a, 123b) 사이에는 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)이 배치되어 있다. 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)은 두 개의 제3 세로부(123a, 123b) 사이에 배치되며, 두 개의 게이트선(121a, 121b)과는 중첩하지 않는다.
또한, 제2 게이트선(121b)의 제2 게이트 전극(124b)은 공통 전압선(131)을 사이에 두고 서로 거울상 대칭으로 배치되어 있으며, 제2 게이트선(121b)의 제3 세로부(123a, 123b)와 제2 게이트 전극(124b) 사이에는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제10 접촉부(Caa)와 제11 접촉부(Cbb)가 거울상 대칭으로 배치되어 있다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제12 접촉부(CC22)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제10 접촉부(Caa) 및 제11 접촉부(Cbb)와 거의 일직선 상에 배치된다.
이처럼, 본 실시예에 따른 액정 표시 장치의 경우, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 게이트선(121b)은 두 개의 세로부(123a, 123b)를 가지고, 두 개의 세로부(123a, 123b) 사이에 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제12 접촉부(CC22)가 배치된다. 또한, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)과 두 드레인 전극(175a, 175b)이 서로 연결되는 제10 접촉부(Caa)와 제11 접촉부(Cbb)는 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제12 접촉부(CC22)를 사이에 두고 양 쪽에 배치되어, 공통 전압선(131)을 중심으로 거울상 대칭으로 배치된다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제12 접촉부(CC22)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제10 접촉부(Caa)와 제11 접촉부(Cbb)와 거의 일직선 상에 배치된다. 따라서, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184a)이 형성되는 세로 폭을 줄일 수 있다.
그러면, 도 12 내지 도 14를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 13은 도 12의 액정 표시 장치를 XIII-XIII 선을 따라 잘라 도시한 단면도이고, 도 14는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 12 및 도 13을 참고하면, 본 실시예에 따른 액정 표시 장치의 신호선 배치는 도 2 및 도 3에 도시한 실시예에 따른 액정 표시 장치 또는 도 7 및 도 8에 도시한 실시예에 따른 액정 표시 장치와 유사하다.
본 실시예에 따른 액정 표시 장치는 서로 마주하는 하부 표시판(100)과 상부 표시판(200), 그리고 두 표시판(100, 200) 사이에 주입되어 있는 액정층(3)을 포함한다.
하부 표시판(100)에 대하여 설명한다.
절연 기판(110) 위에 복수의 게이트선(121a, 121b)이 형성되어 있다. 게이트선(121a, 121b)은 하나의 화소 행마다 배치되어 있으며, 화소 행을 따라 위 쪽에 배치되어 있는 제1 게이트선(121a)과 화소 행을 따라 아래 쪽에 배치되어 있는 제2 게이트선(121b)을 포함한다. 제1 게이트선(121a)은 인접한 전단 화소 행에 배치되어 있는 제2 게이트선(121b)과 인접하여 배치되어 있고, 제2 게이트선(121b)은 인접한 후단 화소 행에 배치되어 있는 제1 게이트선(121a)과 인접하여 배치되어 있다. 따라서, 본단 화소 행에 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)은 인접 화소 행에 배치되어 있는 제2 게이트선(121b)과 제1 게이트선(121a)와 짝을 이루어 화소 행과 행 사이에 배치되게 된다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 제1 게이트선(121a)은 제1 세로부(122a)를 포함하고, 제2 게이트선(121b)은 제2 세로부(122b)를 포함한다.
게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다. 반도체(154a, 154b) 위에는 복수의 저항성 접촉 부재(163, 165)가 배치되어 있다.
저항성 접촉 부재(163, 165) 위에는 복수의 데이터선(171a, 171b)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 공통 전압선(131)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171a, 171b)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 데이터선(171a, 171b)은 두 개의 화소 전극(191)을 사이에 두고 배치되어 있는 제1 데이터선(171a)과 제2 데이터선(171b)을 포함한다.
각 데이터선(171a, 171b)은 두 개의 화소 열 마다 하나씩 배치되어 있으며, 각 데이터선(171a, 171b)은 화소 열을 따라 데이터선(171a, 171b)의 좌측과 우측에 배치되어 있는 화소의 화소 전극(191)과 번갈아가며 연결되어 있다. 이처럼, 각 데이터선(171a, 171b)이 화소 열을 따라 두 개의 화소 열에 배치되어 있는 두 개의 화소 전극(191)에 연결되어, 데이터 전압을 인가함으로써, 데이터선(171a, 171b)의 수효는 반으로 줄 수 있다. 따라서, 액정 표시 장치의 비용을 줄일 수 있다.
제1 데이터선(171a)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)을 포함하고, 제2 데이터선(171b)은 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
공통 전압선(131)은 두 개의 데이터선(171a, 171b) 사이에 배치되어, 데이터선(171a, 171b)과 나란하게 뻗는다. 공통 전압선(131)은 공통 전극(270)과의 접촉을 위한 복수의 확장부(135)를 포함한다.
공통 전압선(131)의 확장부(135)는 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
이처럼, 공통 전압선(131)의 확장부(135)를 제1 게이트선(121a) 및 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치함으로써, 게이트선(121a, 121b)과 공통 전압선(131)의 확장부(135)가 이루는 면적을 줄일 수 있다.
데이터 도전체(171a, 171b, 175a, 175b, 131), 그리고 노출된 반도체(154a, 154b) 위에는 하부 보호막(180a)이 배치되어 있다. 하부 보호막(180a) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 판 형태를 가질 수 있으며, 인접한 화소 영역에 배치되어 있는 공통 전극(270)은 서로 연결될 수 있다. 공통 전극(270)은 드레인 전극(175a, 175b) 위에 형성되어 있는 개구 영역(185)를 가질 수 있다. 또한, 도시하지는 않았지만, 공통 전극(270)은 앞서 설명한 소스 전극(173a, 173b)과 드레인 전극(175a, 175b) 사이에 대응하는 영역을 드러내는 개구 영역(도시하지 않음)을 가져, 박막 트랜지스터의 채널 부에는 배치되지 않을 수 있다.
공통 전극(270) 위에는 상부 보호막(180b)이 배치되어 있다.
상부 보호막(180b) 위에는 화소 전극(191)이 형성되어 있다. 화소 전극(191)은 복수의 가지 전극(192)을 포함한다.
하부 보호막(180a)에는 공통 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(184)이 형성되어 있다.
공통 전극(270)은 제3 접촉 구멍(184)을 통해 공통 전압선(131)의 확장부(135)와 연결된다.
하부 보호막(180a) 및 상부 보호막(180b)에는 제5 접촉 구멍(186)이 형성되어 있다.
제5 접촉 구멍(186)은 공통 전극(270)의 개구 영역(185) 내에 형성된다.
화소 전극(191)은 하부 보호막(180a) 및 상부 보호막(180b)에 형성되어 있는 제5 접촉 구멍(186)을 통해 드레인 전극(175a, 175b)와 접촉한다.
데이터 전압을 인가받은 화소 전극(191)은 공통 전압을 인가받은 공통 전극(270)과 함께 액정층(3)에 전기장을 생성한다.
본 실시예에 따른 액정 표시 장치에서, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)도 게이트선(121a, 121b)과 중첩하지 않을 수 있다.
이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다. 절연 기판(210) 위에 차광 부재(220)가 형성되어 있다. 기판(210) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(220)로 둘러싸인 영역 내에 대부분 존재할 수 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 생략할 수 있다.
하부 표시판(100)과 상부 표시판(200) 사이에 들어 있는 액정층(3)은 액정 분자(도시하지 않음)를 포함하며 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되어 있을 수 있다.
이처럼, 본 실시예에 따른 액정 표시 장치는 도 2 및 도 3을 참고로 설명한 실시예에 따른 액정 표시 장치 또는 도 7 및 도 8을 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 그러나, 본 실시예에 따른 액정 표시 장치는 데이터 도전체 위에 배치되는 하부 보호막, 하부 보호막 위에 배치되어 있는 판형태의 공통 전극, 공통 전극 위에 배치되어 있는 상부 보호막, 상부 보호막 위에 배치되어 있으며, 복수의 가지 전극을 포함하는 화소 전극을 포함한다.
앞서 도 2 및 도 3을 참고로 설명한 실시예에 따른 액정 표시 장치 또는 도 7 및 도 8을 참고로 설명한 실시예에 따른 액정 표시 장치의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 14를 참고하여, 본 실시예에 따른 게이트선(121a, 121b), 공통 전압선(131), 그리고 접촉 구멍(184)의 상대적인 위치에 대하여 설명한다.
도 14를 참고하면, 본 실시예에 따른 액정 표시 장치의 게이트선, 공통 전압선, 접촉 구멍의 상대적인 위치는 도 4를 참고로 설명한 실시예에 따른 액정 표시 장치, 그리고 도 9를 참고하여 설명한 실시예에 따른 액정 표시 장치와 유사하다.
도 14를 참고하면, 공통 전압선(131)은 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있는 확장부(135)를 가진다. 확장부(135) 위에는 제3 접촉 구멍(184)이 형성되어 있고, 이 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)은 서로 물리적 전기적으로 연결된다.
도시한 바와 같이, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)이 배치되는 공통 전압선(131)의 확장부(135)와 제3 접촉 구멍(184)은 게이트선(121a, 121b)과 중첩하지 않는다. 이처럼, 공통 전압선(131)을 드러내는 제3 접촉 구멍(184)을 게이트선(121a, 121b)과 이격되도록 형성함으로써, 제3 접촉 구멍(184)을 형성하는 단계에서 발생할 수 있는 정전기가 게이트 절연막(140)으로 침투하여, 게이트선(121a, 121b)과 공통 전압선(131)이 단락(short) 되는 것을 방지할 수 있다.
또한, 공통 전압선(131)의 확장부(135)를 게이트선(121a, 121b)과 중첩하지 않도록 형성함으로써, 공통 전압선(131)의 확장부(135)에 단차가 형성되지 않도록 할 수 있어, 제3 접촉 구멍(184)이 위치에 따라 높낮이 차이가 없이 대칭적으로 형성될 수 있다. 따라서, 제3 접촉 구멍(184)을 통해, 공통 전압선(131)과 공통 전극(270)의 물리적 전기적 연결의 신뢰도를 높일 수 있다.
도 14에 도시한 바와 같이, 제1 게이트선(121a)과 제2 게이트선(121b)은 제1 세로부(122a)및 제2 세로부(122b)를 가지고, 공통 전압선(131)의 확장부(135)는 서로 인접하여 배치되어 있는 제1 게이트선(121a)과 제2 게이트선(121b)의 세로부(122a, 122b) 사이에 배치되어 있다.
제1 게이트선(121a)의 제1 세로부(122a)와 제1 게이트 전극(124a) 사이에는 제1 드레인 전극(175a)과 화소 전극(191)의 제13 접촉부(C111)가 배치되어 있고, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b)와 제2 게이트 전극(124b) 사이에는 제2 드레인 전극(175b)과 화소 전극의 제14 접촉부(C222)가 배치되어 있다. 또한, 앞서 설명하였듯이, 제1 게이트선(121a)의 제1 세로부(122a)와 제2 게이트선(121b)의 제2 세로부(122b) 사이에는 공통 전압선(131)과 공통 전극(270)의 제15 접촉부(CC11)가 배치되어 있다.
공통 전압선(131)과 공통 전극(270)의 제15 접촉부(CC11)는 제1 드레인 전극(175a)과 화소 전극(191)의 제13 접촉부(C111)와 가로 선 상으로 일부 중첩하는 제1 중첩 부분(O1)과 제2 드레인 전극(175b)과 화소 전극의 제14 접촉부(C222)와 가로 선 상으로 일부 중첩하는 제2 중첩 부분(O2)을 포함한다.
또한, 제1 드레인 전극(175a)과 화소 전극(191)의 제13 접촉부(C111)와 제2 드레인 전극(175b)과 화소 전극의 제14 접촉부(C222)는 공통 전압선(131)과 공통 전극(270)의 제15 접촉부(CC111)를 기준으로 서로 반전 대칭을 이루는 위치에 배치된다.
이처럼, 공통 전압선(131)과 공통 전극(270)의 제15 접촉부(CC111)를 두 게이트선(121a, 121b)의 세로부(122a, 122b) 사이에 배치하고, 공통 전압선(131)을 사이에 두고 좌측과 우측에 배치되어 있는 두 개의 화소 전극(191)과 두 개의 드레인 전극(175a, 175b)의 제13 접촉부(C111) 및 제14 접촉부(C222), 그리고 공통 전압선(131)과 공통 전극(270)의 제15 접촉부(CC111)를 가로 선 상 중첩하는 영역을 가지도록 형성함으로써, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184)이 형성되는 영역의 세로 폭을 줄일 수 있다. 따라서, 두 개의 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 제3 접촉부(CC1)를 서로 상하 중첩하지 않도록 배치하더라도, 액정 표시 장치의 개구율 저하를 방지할 수 있다.
그러면, 도 15 및 도 16을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 15는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부 화소를 나타내는 배치도이고, 도 16은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 일부를 도시한 도면이다.
도 15를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 12 내지 도 14를 참고로 설명한 액정 표시 장치와 거의 유사하다. 특히, 각 구성 요소의 층 형성 구조는 앞서 도 12 내지 도 14를 참고로 설명한 실시예와 동일하다. 따라서, 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 15을 참고하면, 본 실시예에 따른 액정 표시 장치는 두 개의 화소 전극(191) 열을 따라 교대로 배치되어 있는 두 개의 데이터선(171a, 171b)을 포함한다. 도 12 내지 도 14를 참고로 설명한 실시예에 따른 액정 표시 장치와는 달리, 제1 데이터선(171a)의 좌측에 배치되어 있는 제2 데이터선(171b)가 더 배치되어 있다.
제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다. 반면에, 제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)은 각기 화소 전극(191)을 기준으로 위쪽과 아래쪽에 배치되어 있는 박막 트랜지스터를 통해 두 데이터선(171a, 171b)에 연결되어 있다.
제1 데이터선(171a)을 기준으로 우측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치는 앞서 도 7 내지 도 9를 참고로 하여 설명한 실시예와 같다.
앞서, 도 2 내지 도 4, 도 5 및 도 6, 도 7 내지 도 9, 도 10 및 도 11, 그리고 도 12 내지 도 14를 참고로 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
이제, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)과 신호선들의 배치에 대하여, 도 16을 참고로 설명한다.
도 16을 참고하면, 제1 데이터선(171a)을 기준으로 좌측에 위치한 제2 데이터선(171b)과 제1 데이터선(171a) 사이에 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 두 개의 게이트선(121a, 121b) 중 제2 게이트선(121b)은 두 개의 제3 세로부(123a, 123b)를 포함한다.
두 개의 제3 세로부(123a, 123b) 사이에는 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)이 배치되어 있다. 공통 전압선(131)의 확장부(135)와 공통 전압선(131)의 확장부(135)를 드러내는 제4 접촉 구멍(184a)은 두 개의 제3 세로부(123a, 123b) 사이에 배치되며, 두 개의 게이트선(121a, 121b)과는 중첩하지 않는다.
또한, 제2 게이트선(121b)의 제2 게이트 전극(124b)은 공통 전압선(131)을 사이에 두고 서로 거울상 대칭으로 배치되어 있으며, 제2 게이트선(121b)의 제3 세로부(123a, 123b)와 제2 게이트 전극(124b) 사이에는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제16 접촉부(Caaa)와 제17 접촉부(Cbbb)가 거울상 대칭으로 배치되어 있다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제18 접촉부(CC222)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제16 접촉부(Caaa) 및 제17 접촉부(Cbbb)와 거의 일직선 상에 배치된다.
이처럼, 본 실시예에 따른 액정 표시 장치의 경우, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)에 연결되어 있는 게이트선(121b)은 두 개의 세로부(123a, 123b)를 가지고, 두 개의 세로부(123a, 123b) 사이에 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제18 접촉부(CC222)가 배치된다. 또한, 공통 전압선(131)을 사이에 두고 배치되어 있는 두 개의 화소 전극(191)과 두 드레인 전극(175a, 175b)이 서로 연결되는 제16 접촉부(Caaa)와 제17 접촉부(Cbbb)는 공통 전압선(131)과 공통 전극(270)이 서로 연결되는 제18 접촉부(CC222)를 사이에 두고 양 쪽에 배치되어, 공통 전압선(131)을 중심으로 거울상 대칭으로 배치된다. 또한, 공통 전압선(131)과 공통 전극(270) 사이의 제18 접촉부(CC222)는 화소 전극(191)과 드레인 전극(175a, 175b) 사이의 제16 접촉부(Caaa)와 제17 접촉부(Cbbb)와 거의 일직선 상에 배치된다. 따라서, 두 게이트선(121a, 121b)과 공통 전압선(131)과 공통 전극(270)의 연결을 위한 접촉 구멍(184a)이 형성되는 세로 폭을 줄일 수 있다.
앞서 설명한 실시예에서는 화소 전극이 판형태를 가지고, 공통 전극이 복수의 가지 전극을 가지는 것 또는 공통 전극이 판형태를 가지고, 화소 전극이 복수의 가지 전극을 가지는 것으로 설명하였으나, 본 발명은 이에 한정되지 않고, 두 개의 전기장 생성 전극 중 어느 하나는 판형태를 가지고 나머지 하나는 복수의 가지 전극을 가지는 경우에 모두 적용 가능하다. 또한, 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 경우, 상부 표시판에 형성되어 있는 추가적인 전기장 생성 전극을 더 포함할 수도 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
3: 액정층 100, 200: 표시판
110, 210: 기판 121a, 121b: 게이트선
124a, 124b: 게이트 전극 131: 공통 전압선
140: 게이트 절연막 154a, 154b: 반도체
163, 165: 저항성 접촉 부재 171a, 171b: 데이터선
175a, 175b: 드레인 전극 180: 보호막
183a, 183b, 184, 184a: 접촉 구멍 191: 화소 전극
220: 차광 부재 230: 색필터
250: 덮개막 270: 공통 전극

Claims (40)

  1. 행렬 방향으로 배치되어 있는 복수의 화소 전극,
    상기 복수의 화소 전극 중 두 개의 화소 전극 행 사이에 배치되어 있으며, 서로 인접하여 배치되어 제1 방향으로 뻗어 있는 제1 게이트선 및 제2 게이트선,
    상기 복수의 화소 전극 중 두 개의 화소 전극 열의 양 옆에 배치되어 있으며, 서로 인접하여 배치되어, 제2 방향으로 뻗어 있는 제1 데이터선 및 제2 데이터선,
    상기 제1 데이터선과 상기 제2 데이터선 사이에 배치되어 있는 상기 두 개의 화소 전극 열 사이에 배치되어 있으며, 상기 제2 방향으로 뻗어 있는 공통 전압선, 그리고
    상기 복수의 화소 전극과 상하 중첩하는 공통 전극을 포함하고,
    상기 공통 전압선과 상기 공통 전극은 절연막을 사이에 두고 상하 중첩하고, 상기 절연막에 형성되어 있는 공통 접촉 구멍을 통해 서로 연결되어 있으며,
    상기 제1 게이트선은 상기 제2 방향과 나란하게 뻗은 제1 세로부를 가지고, 상기 제2 게이트선은 상기 제2 방향과 나란하게 뻗은 제2 세로부를 가지고,
    상기 공통 접촉 구멍은 상기 제1 세로부와 상기 제2 세로부 사이에 배치되고,
    상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 세로부 및 상기 제2 세로부와 중첩하는 액정 표시 장치.
  2. 제1항에서,
    상기 공통 접촉 구멍은 상기 제1 게이트선 및 상기 제2 게이트선과 상하 중첩하지 않는 액정 표시 장치.
  3. 제2항에서,
    상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고,
    상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고,
    상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 반전 대칭을 이루는 액정 표시 장치.
  4. 제3항에서,
    상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 드레인 접촉 구멍 및 상기 제2 드레인 접촉 구멍과 적어도 일부 중첩하는 액정 표시 장치.
  5. 제4항에서,
    상기 제1 드레인 전극은 상기 제1 게이트선과 연결되어 있는 제1 게이트 전극 위에 배치되고,
    상기 제2 드레인 전극은 상기 제2 게이트선과 연결되어 있는 제2 게이트 전극 위에 배치되는 액정 표시 장치.
  6. 제5항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  7. 제6항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  8. 제7항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  9. 제1항에서,
    상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고,
    상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고,
    상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 반전 대칭을 이루는 액정 표시 장치.
  10. 제9항에서,
    상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 드레인 접촉 구멍 및 상기 제2 드레인 접촉 구멍과 적어도 일부 중첩하는 액정 표시 장치.
  11. 제10항에서,
    상기 제1 드레인 전극은 상기 제1 게이트선과 연결되어 있는 제1 게이트 전극 위에 배치되고,
    상기 제2 드레인 전극은 상기 제2 게이트선과 연결되어 있는 제2 게이트 전극 위에 배치되는 액정 표시 장치.
  12. 제11항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  13. 제12항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  14. 제13항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  15. 제1항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  16. 제15항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  17. 제16항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  18. 제1항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  19. 제18항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  20. 제1항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  21. 행렬 방향으로 배치되어 있는 복수의 화소 전극,
    상기 복수의 화소 전극 중 두 개의 화소 전극 행 사이에 배치되어 있으며, 서로 인접하여 배치되어 제1 방향으로 뻗어 있는 제1 게이트선 및 제2 게이트선,
    상기 복수의 화소 전극 중 두 개의 화소 전극 열의 양 옆에 배치되어 있으며, 서로 인접하여 배치되어, 제2 방향으로 뻗어 있는 제1 데이터선 및 제2 데이터선,
    상기 제1 데이터선과 상기 제2 데이터선 사이에 배치되어 있는 상기 두 개의 화소 전극 열 사이에 배치되어 있으며, 상기 제2 방향으로 뻗어 있는 공통 전압선, 그리고
    상기 복수의 화소 전극과 상하 중첩하는 공통 전극을 포함하고,
    상기 공통 전압선과 상기 공통 전극은 절연막을 사이에 두고 상하 중첩하고, 상기 절연막에 형성되어 있는 공통 접촉 구멍을 통해 서로 연결되어 있으며,
    상기 제1 게이트선과 상기 제2 게이트선 중 어느 하나는 상기 제2 방향과 나란하게 뻗은 제3 세로부 및 제4 세로부를 가지고,
    상기 제3 세로부는 상기 공통 접촉 구멍과 상기 제1 데이터선 사이에 위치하고, 상기 제4 세로부는 상기 공통 접촉 구멍과 상기 제2 데이터선 사이에 위치하고,
    상기 공통 접촉 구멍은 상기 제3 세로부와 상기 제4 세로부 사이에 배치되어 있는 액정 표시 장치.
  22. 제21항에서,
    상기 공통 접촉 구멍은 상기 제1 게이트선 및 상기 제2 게이트선과 상하 중첩하지 않는 액정 표시 장치.
  23. 제22항에서,
    상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고,
    상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고,
    상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 거울 상 대칭을 이루는 액정 표시 장치.
  24. 제23항에서,
    상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 드레인 접촉 구멍 및 상기 제2 드레인 접촉 구멍과 적어도 일부 중첩하는 액정 표시 장치.
  25. 제24항에서,
    상기 제1 드레인 전극과 상기 제2 드레인 전극은 상기 제1 게이트선과 상기 제2 게이트선 중 어는 하나에 연결되어 있는 게이트 전극 위에 배치되는 액정 표시 장치.
  26. 제25항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  27. 제26항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  28. 제27항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  29. 제21항에서,
    상기 공통 전압선을 사이에 두고 배치되어 있는 두 개의 상기 화소 전극 중 어느 하나는 제1 드레인 전극과 제1 드레인 접촉 구멍을 통해 연결되고,
    상기 두 개의 상기 화소 전극 중 나머지 하나는 제2 드레인 전극과 제2 드레인 접촉 구멍을 통해 연결되고,
    상기 공통 접촉 구멍을 기준으로, 상기 제1 드레인 접촉 구멍과 상기 제2 드레인 접촉 구멍은 거울 상 대칭을 이루는 액정 표시 장치.
  30. 제29항에서,
    상기 제1 방향으로 뻗어 있는 선을 기준으로, 상기 공통 접촉 구멍은 상기 제1 드레인 접촉 구멍 및 상기 제2 드레인 접촉 구멍과 적어도 일부 중첩하는 액정 표시 장치.
  31. 제30항에서,
    상기 제1 드레인 전극과 상기 제2 드레인 전극은 상기 제1 게이트선과 상기 제2 게이트선 중 어는 하나에 연결되어 있는 게이트 전극 위에 배치되는 액정 표시 장치.
  32. 제31항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  33. 제32항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  34. 제33항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  35. 제21항에서,
    상기 복수의 화소 전극은 상기 제1 게이트선 및 제2 게이트선과 동일한 층에 형성되는 액정 표시 장치.
  36. 제35항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  37. 제36항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  38. 제21항에서,
    상기 공통 전압선은 상기 제1 데이터선 및 상기 제2 데이터선과 동일한 층에 형성되는 액정 표시 장치.
  39. 제38항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
  40. 제21항에서,
    상기 공통 전극과 상기 복수의 화소 전극은 서로 중첩하고, 상기 공통 전극과 상기 복수의 화소 전극 중 적어도 하나는 가지 전극을 포함하는 액정 표시 장치.
KR1020120054708A 2012-05-23 2012-05-23 액정 표시 장치 KR101922088B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120054708A KR101922088B1 (ko) 2012-05-23 2012-05-23 액정 표시 장치
US13/614,669 US8730422B2 (en) 2012-05-23 2012-09-13 Liquid crystal display
CN201210539285.7A CN103424943B (zh) 2012-05-23 2012-12-13 液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120054708A KR101922088B1 (ko) 2012-05-23 2012-05-23 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20130130998A KR20130130998A (ko) 2013-12-03
KR101922088B1 true KR101922088B1 (ko) 2018-11-27

Family

ID=49621344

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120054708A KR101922088B1 (ko) 2012-05-23 2012-05-23 액정 표시 장치

Country Status (3)

Country Link
US (1) US8730422B2 (ko)
KR (1) KR101922088B1 (ko)
CN (1) CN103424943B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6091197B2 (ja) * 2012-12-10 2017-03-08 三菱電機株式会社 アレイ基板及び表示装置
CN103268178B (zh) * 2012-12-31 2017-06-16 上海天马微电子有限公司 水平电场驱动模式的阵列基板及触摸屏
KR102081827B1 (ko) * 2013-07-02 2020-04-16 삼성디스플레이 주식회사 액정 표시 장치
KR102140815B1 (ko) 2013-12-09 2020-08-04 삼성디스플레이 주식회사 액정 표시 장치
CN104007590A (zh) * 2014-06-17 2014-08-27 深圳市华星光电技术有限公司 Tft阵列基板结构
KR20160106798A (ko) * 2015-03-02 2016-09-13 삼성디스플레이 주식회사 표시 장치
CN105182641B (zh) 2015-09-22 2019-01-15 深圳市华星光电技术有限公司 像素结构、液晶显示器和电子设备
JP7391580B2 (ja) * 2019-09-11 2023-12-05 株式会社ジャパンディスプレイ 表示装置
US11385734B2 (en) 2020-06-23 2022-07-12 Microsoft Technology Licensing, Llc Multi-panel display device

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2714993B2 (ja) * 1989-12-15 1998-02-16 セイコーエプソン株式会社 液晶表示装置
GB9211282D0 (en) 1992-05-28 1992-07-15 Philips Electronics Uk Ltd Liquid crystal display devices
JPH06214247A (ja) 1993-01-14 1994-08-05 Citizen Watch Co Ltd 液晶表示装置
KR100857132B1 (ko) 2001-12-06 2008-09-05 엘지디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
JP5034162B2 (ja) 2005-03-23 2012-09-26 日本電気株式会社 アクティブマトリクス型液晶表示装置
KR20070020868A (ko) 2005-08-17 2007-02-22 삼성전자주식회사 박막 트랜지스터 표시판
KR100978369B1 (ko) 2005-12-29 2010-08-30 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이 기판과 그 제조방법
KR20080062806A (ko) 2006-12-29 2008-07-03 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
JP2008275908A (ja) 2007-04-27 2008-11-13 Nec Lcd Technologies Ltd 液晶パネル及びそれを用いた液晶表示装置
JP4487318B2 (ja) * 2007-07-26 2010-06-23 エプソンイメージングデバイス株式会社 液晶表示装置及びその製造方法
KR101409647B1 (ko) * 2007-08-08 2014-07-02 엘지디스플레이 주식회사 액정표시장치
KR20090049659A (ko) 2007-11-14 2009-05-19 삼성전자주식회사 표시 기판 및 이를 구비한 표시 패널
KR101429921B1 (ko) * 2008-04-22 2014-08-13 엘지디스플레이 주식회사 액정표시장치
KR20100008691A (ko) 2008-07-16 2010-01-26 엘지디스플레이 주식회사 액정표시장치
KR101564984B1 (ko) 2009-07-02 2015-11-03 엘지디스플레이 주식회사 유기전계 발광소자용 기판
KR101649694B1 (ko) 2009-09-02 2016-08-19 엘지디스플레이 주식회사 횡전계 모드 액정표시장치
KR101677282B1 (ko) 2009-12-11 2016-11-17 엘지디스플레이 주식회사 박막 트랜지스터 액정표시장치 및 이의 제조방법
KR20110071036A (ko) 2009-12-20 2011-06-28 엘지디스플레이 주식회사 표시장치
KR101289041B1 (ko) 2010-03-25 2013-07-23 엘지디스플레이 주식회사 고투과 수평 전계형 액정표시장치 및 그 제조 방법
KR101710574B1 (ko) 2010-05-04 2017-02-27 엘지디스플레이 주식회사 액정표시장치 및 이의 제조 방법
JPWO2011152138A1 (ja) * 2010-06-02 2013-07-25 シャープ株式会社 表示パネル、表示装置、およびその駆動方法

Also Published As

Publication number Publication date
US8730422B2 (en) 2014-05-20
CN103424943B (zh) 2017-11-21
KR20130130998A (ko) 2013-12-03
CN103424943A (zh) 2013-12-04
US20130314658A1 (en) 2013-11-28

Similar Documents

Publication Publication Date Title
KR101922088B1 (ko) 액정 표시 장치
KR101938716B1 (ko) 액정 표시 장치
US8698154B2 (en) Array substrate for fringe field switching mode liquid crystal display device
US8228478B2 (en) Liquid crystal display device
US9171866B2 (en) Array substrate for narrow bezel type liquid crystal display device and method of manufacturing the same
JP2017090937A (ja) 液晶表示装置
KR101634635B1 (ko) 표시 장치
KR102078807B1 (ko) 액정 표시 장치
US9086587B2 (en) Liquid crystal display and manufacturing method thereof
KR20080009796A (ko) 어레이 기판 및 이를 갖는 표시패널
KR20090012409A (ko) 액정 표시 장치
US20220208801A1 (en) Array substrate, display panel, and display device
KR20090106851A (ko) 색필터를 포함하는 표시 장치
KR20130136687A (ko) 액정 표시 장치
KR20130015735A (ko) 액정표시장치
CN102043273B (zh) 常黑模式液晶显示器装置
KR102081827B1 (ko) 액정 표시 장치
KR20070027347A (ko) 액정 표시 장치
KR20140046239A (ko) 액정 표시 장치 및 그 제조 방법
KR20130030975A (ko) 액정표시장치
EP2472310B1 (en) Fringe field switching liquid crystal display and manufacturing method thereof
CN112384849A (zh) 显示装置
KR20150015996A (ko) 액정 표시 장치
KR20150146109A (ko) 액정 표시 장치
KR20080020337A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant