Nothing Special   »   [go: up one dir, main page]

KR101490703B1 - 액정표시패널과 이를 이용한 액정표시장치 - Google Patents

액정표시패널과 이를 이용한 액정표시장치 Download PDF

Info

Publication number
KR101490703B1
KR101490703B1 KR20120066308A KR20120066308A KR101490703B1 KR 101490703 B1 KR101490703 B1 KR 101490703B1 KR 20120066308 A KR20120066308 A KR 20120066308A KR 20120066308 A KR20120066308 A KR 20120066308A KR 101490703 B1 KR101490703 B1 KR 101490703B1
Authority
KR
South Korea
Prior art keywords
electrodes
lines
electrode
line
data
Prior art date
Application number
KR20120066308A
Other languages
English (en)
Other versions
KR20130142786A (ko
Inventor
김태환
박용찬
황상수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR20120066308A priority Critical patent/KR101490703B1/ko
Priority to CN201210504676.5A priority patent/CN103513479B/zh
Priority to US13/707,850 priority patent/US9262024B2/en
Publication of KR20130142786A publication Critical patent/KR20130142786A/ko
Application granted granted Critical
Publication of KR101490703B1 publication Critical patent/KR101490703B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Liquid Crystal (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 블랙 빛샘을 방지할 수 있는 터치 센서를 포함하는 액정표시패널과 이를 이용한 액정표시장치를 제공한다. 본 발명의 실시 예에 따른 액정표시패널은 데이터 전압들이 공급되는 데이터 라인들, 게이트 펄스들이 공급되는 게이트 라인들, 상기 데이터 라인들과 상기 게이트 라인들의 교차 구조에 의해 형성된 영역에 배치된 다수의 서브 픽셀들, 터치 구동 신호들이 공급되고 Tx 전극들에 접속된 Tx 라인들, 및 Rx 전극들에 접속된 Rx 라인들을 포함하는 화소 어레이를 포함하고, 상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 상기 데이터 전압들과 상기 터치 구동 신호들과 다른 레벨의 전압이 공급되는 전계 차단 라인을 포함하는 전계 차단 영역이 형성된 것을 특징으로 한다.

Description

액정표시패널과 이를 이용한 액정표시장치{LIQUID CRYSTAL DISPLAY PANEL AND LIQUID CRYSTAL DISPLAY USING THE SAME}
본 발명은 터치 센서를 포함하는 액정표시패널과 이를 이용한 액정표시장치에 관한 것이다.
유저 인터페이스(User Interface, UI)는 사람(사용자)과 각종 전기, 전자 기기 등의 통신을 가능하게 하여 사용자가 기기를 쉽게 자신이 원하는 대로 제어할 수 있게 한다. 이러한 유저 인터페이스의 대표적인 예로는 키패드, 키보드, 마우스, 온스크린 디스플레이(On Screen Display, OSD), 적외선 통신 혹은 고주파(RF) 통신 기능을 갖는 원격 제어기(Remote controller) 등이 있다. 최근, 유저 인터페이스 기술은 사용자 감성과 조작 편의성을 높이는 방향으로 발전을 거듭하여 터치 UI, 음성 인식 UI 등으로 진화되고 있다. 터치 UI는 휴대용 정보기기에 기본적으로 설치되고 있는 추세에 있으며, 터치 UI를 구현하기 위하여는 사용자의 터치를 인식할 수 있는 터치 패널이 필요하다.
정전 용량 방식의 터치 패널은 기존의 저항막 방식에 비하여 내구성과 선명도가 높고, 멀티 터치 인식과 근접 터치 인식이 가능하여 다양한 어플리케이션에 적용될 수 있는 장점이 있다. 정전 용량 방식의 터치 패널은 Tx 전극(transmitter electrode)들에 터치 구동 신호를 인가한 후, Tx 전극들과 Rx 전극(receiver electrode)들의 사이에 형성된 상호 용량(mutual capacitance)을 이용하여 Rx 전극의 전압 변화에 의해 발생하는 차지 전하량을 센싱함으로써 터치를 인식한다.
정전 용량 방식의 터치 패널은 표시패널 상에 정전 용량 센서들을 형성하는 온셀 타입(on-cell type), 또는 표시패널 내에 정전 용량 센서들을 내장하는 인셀 타입(in-cell type)으로 형성될 수 있다. 인셀 타입의 경우, Tx 전극과 Rx 전극이 분리되어 있으므로, Tx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계는 그와 인접하는 Rx 전극과 중첩된 서브 픽셀을 구동하기 위해 데이터 라인을 통해 공급되는 데이터 전압의 영향을 받는 문제가 있다. 예를 들어, Tx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계는 블랙 계조 전압이 인가됨에도 그와 인접하는 Rx 전극과 중첩된 서브 픽셀을 구동하기 위해 데이터 라인을 통해 공급되는 데이터 전압의 영향을 받아 블랙 계조를 표현하지 못하는 "블랙 빛샘"이 발생하게 되는 문제가 있다.
*관련선행문헌*
국내공개특허 제10-2010-0095400호(2010.08.30. 공개),
명칭: 용량성 터치 패널
본 발명은 블랙 빛샘을 방지할 수 있는 터치 센서를 포함하는 액정표시패널과 이를 이용한 액정표시장치를 제공한다.
본 발명의 실시 예에 따른 액정표시패널은 데이터 전압들이 공급되는 데이터 라인들, 게이트 펄스들이 공급되는 게이트 라인들, 상기 데이터 라인들과 상기 게이트 라인들의 교차 구조에 의해 형성된 영역에 배치된 다수의 서브 픽셀들, 터치 구동 신호들이 공급되고 Tx 전극들에 접속된 Tx 라인들, 및 Rx 전극들에 접속된 Rx 라인들을 포함하는 화소 어레이를 포함하고, 상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 상기 데이터 전압들과 상기 터치 구동 신호들과 다른 레벨의 전압이 공급되는 전계 차단 라인을 포함하는 전계 차단 영역이 형성된 것을 특징으로 한다.
본 발명의 실시 예에 따른 액정표시장치는 데이터 전압들이 공급되는 데이터 라인들, 게이트 펄스들이 공급되는 게이트 라인들, 상기 데이터 라인들과 상기 게이트 라인들의 교차 구조에 의해 형성된 영역에 배치된 다수의 서브 픽셀들, 터치 구동 신호들이 공급되고 Tx 전극들에 접속된 Tx 라인들, 및 Rx 전극들에 접속된 Rx 라인들을 포함하는 화소 어레이를 포함하는 액정표시패널; 상기 데이터 라인들에 상기 데이터 전압들을 공급하는 데이터 구동회로; 및 상기 게이트 라인들에 상기 게이트 펄스들을 순차적으로 공급하는 게이트 구동회로를 포함하고, 상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 상기 데이터 전압들과 상기 터치 구동 신호들과 다른 레벨의 전압이 공급되는 전계 차단 라인을 포함하는 전계 차단 영역이 형성된 것을 특징으로 한다.
본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 사이에 소정의 전압이 공급되는 전계 차단 라인을 형성한다. 그 결과, 본 발명은 Tx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계와 Rx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계가 데이터 라인을 통해 공급되는 데이터 전압에 의해 영향을 받는 것을 차단할 수 있다. 이로 인해, 본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 경계 영역에 형성되는 서브 픽셀들에 블랙 빛샘이 발생하는 것을 방지할 수 있다.
도 1은 본 발명의 제1 실시 예에 따른 액정표시패널의 구조를 상세히 보여주는 도면.
도 2는 본 발명의 제1 실시 예에 따른 Tx 전극들, Rx 전극들, Tx 라인들, Rx 라인들, 및 전계 차단 라인을 개략적으로 보여주는 블록도.
도 3은 도 1의 I-I'를 보여주는 단면도.
도 4는 도 1의 Ⅱ-Ⅱ'를 보여주는 단면도.
도 5는 본 발명의 제1 실시 예에 따른 액정표시패널의 구동방법을 보여주는 흐름도.
도 6은 본 발명의 제1 실시 예에 따른 Tx 라인들, Rx 라인들, 게이트 라인들, 데이터 라인들, 및 전계 차단 라인에 공급되는 전압들을 보여주는 파형도.
도 7은 본 발명의 제2 실시 예에 따른 액정표시패널의 구조를 상세히 보여주는 도면.
도 8은 본 발명의 제2 실시 예에 따른 Tx 전극들, Rx 전극들, Tx 라인들, Rx 라인들, 및 전계 차단 라인을 개략적으로 보여주는 블록도.
도 9는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 보여주는 블록도.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다.
도 1은 본 발명의 제1 실시 예에 따른 액정표시패널의 구조를 상세히 보여주는 도면이다. 도 2는 본 발명의 제1 실시 예에 따른 Tx 전극들, Rx 전극들, Tx 라인들, Rx 라인들, 및 전계 차단 라인을 개략적으로 보여주는 블록도이다. 도 1은 도 2의 제1 Tx 전극(TE1), 제2 Tx 전극(TE2), 제1 Rx 전극(RE1), 제5 Tx 전극(TE5), 및 제6 Tx 전극(TE6)을 확대하여 보여주는 도면이다.
도 1 및 도 2를 참조하면, 본 발명의 제1 실시 예에 따른 액정표시패널은 데이터 라인(D)들, 게이트 라인(G)들, Tx 전극들에 접속된 Tx 라인들(T1~T4), Rx 전극들에 접속된 Rx 라인들(R1~R3), 및 전계 차단 라인(electric field blocking line, EBL)들 등이 형성된 화소 어레이를 포함한다. 액정표시패널의 하부 기판에는 데이터 라인(D)들이 y축 방향으로 형성되고, 게이트 라인(G)들이 x축 방향으로 형성된다. 데이터 라인(D)들과 게이트 라인(G)들의 교차 구조에 의해 형성된 영역에는 다수의 서브 픽셀(P)들이 매트릭스 형태로 배치된다. 서브 픽셀(P)들 각각의 화소 전극은 박막 트랜지스터(thin film transistor)에 접속된다. 박막 트랜지스터는 게이트 라인(G)의 게이트 펄스에 응답하여 데이터 라인(D)의 데이터 전압을 화소 전극에 공급한다. 서브 픽셀(P)들 각각은 화소 전극과 Tx 전극 간의 전압 차 또는 화소 전극과 Rx 전극 간의 전압 차에 의해 액정층의 액정을 구동시켜 빛의 투과량을 조정함으로써 화상을 표시한다. 액정표시패널의 상부 기판에는 블랙 매트릭스와 컬러필터들이 형성된다. 액정표시패널은 하부 기판과 상부 기판 사이에는 액정층이 형성된다.
Tx 전극들(TE1~TE12) 각각은 다수 개의 서브 픽셀들과 중첩되게 형성될 수 있다. 예를 들어, Tx 전극들(TE1~TE12) 각각은 p×q(p, q는 자연수) 개의 서브 픽셀들과 중첩되게 형성될 수 있다. Rx 전극들(RE1~RE3) 각각은 또 다른 다수 개의 서브 픽셀들과 중첩되게 형성될 수 있다. 예를 들어, Rx 전극들(RE1~RE3) 각각은 r×s(r, s는 자연수) 개의 서브 픽셀들과 중첩되게 형성될 수 있다. Tx 전극들(TE1~TE12) 중 어느 하나는 또 다른 Tx 전극과 데이터 라인 방향(y축 방향)으로 서로 이웃한다. 예를 들어, 제1 Tx 전극(TE1)은 제2 Tx 전극(TE2)과 데이터 라인 방향(y축 방향)으로 서로 이웃한다. Tx 전극들(TE1~TE12) 중 어느 하나는 Rx 전극과 게이트 라인 방향(x축 방향)으로 서로 이웃한다. 예를 들어, 제1 Tx 전극(TE1)과 제1 Rx 전극(RE1)은 게이트 라인 방향(x축 방향)으로 서로 이웃한다.
터치 송신회로(131)는 Tx 라인들(T1~T4)을 통해 Tx 전극들(TE1~TE12)과 접속된다. 구체적으로, 제k(k는 자연수) Tx 라인(Tk)은 제k 라인(Lk)에 배치된 Tx 전극들에만 접속된다. 예를 들어, 제1 Tx 라인(T1)은 제1 라인(L1)에 배치된 제1 Tx 전극(TE1), 제5 Tx 전극(TE5), 및 제9 Tx 전극(TE9)에 접속되고, 제2 Tx 라인(T2)은 제2 라인(L2)에 배치된 제2 Tx 전극(TE2), 제6 Tx 전극(TE6), 및 제10 Tx 전극(TE10)에 접속된다. 터치 수신회로(132)는 Rx 라인들(R1~R3)을 통해 Rx 전극들(RE1~RE3)과 접속된다. 구체적으로, 제j(j는 자연수) Rx 라인(Rj)는 제j Rx 전극(REj)에만 접속된다. 예를 들어, 제1 Rx 라인(R1)은 제1 Rx 전극(RE1)에만 접속되고, 제2 Rx 라인(R2)은 제2 Rx 전극(RE2)에만 접속된다. 한편, Tx 라인들(T1~T4)과 Rx 라인들(R1~R3)은 서로 나란하게 형성되고, 데이터 라인들과도 서로 나란하게 형성된다.
Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에는 터치를 센싱하기 위한 터치 센서(Cm)가 형성된다. 터치 센서(Cm)는 등가 회로적으로 상호 용량(mutual capacitance)으로 형성될 수 있다.
Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에는 소정의 전압이 공급되는 전계 차단 라인(EBL)을 포함하는 전계 차단 영역(EBA)이 형성된다. 전계 차단 라인(EBL)은 전계 차단 전압 공급회로(133)로부터 소정의 전압을 공급받는다. 소정의 전압은 데이터 라인들을 통해 공급되는 데이터 전압들과 Tx 라인들을 통해 공급되는 터치 구동 신호들과 다른 레벨의 전압이다. 예를 들어, 소정의 전압은 공통전압일 수 있다. 특히, 전계 차단 라인(EBL)에 공급되는 공통전압은 직류 또는 교류로 공급될 수 있다. 전계 차단 라인(EBL)에 공급되는 공통전압은 도트 인버전 방식과 컬럼 인버전 방식 등의 구동 방식에서 직류로 인가될 수 있고, 라인 인버전 방식 등의 구동 방식에서 교류로 인가될 수 있다.
또한, 전계 차단 라인(EBL)은 게이트 라인(G)들, 데이터 라인(D)들, 서브 픽셀(P)들, Tx 라인들(T1~T4), 및 Rx 라인들(R1~R3)과 절연된다. 즉, 전계 차단 라인(EBL)은 게이트 라인(G)들, 데이터 라인(D)들, 서브 픽셀(P)들, Tx 라인들(T1~T4), 및 Rx 라인들(R1~R3)과 접속되지 않음에 주의하여야 한다.
이상에서 살펴본 바와 같이, 본 발명은 Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에 소정의 전압이 공급되는 전계 차단 라인(EBL)을 형성한다. 그 결과, 본 발명은 도 1과 같이 전계 차단 영역(EBA)에 위치한 제3 서브 픽셀(SP3)을 구동하기 위한 액정 전계와 제4 서브 픽셀(SP4)을 구동하기 위한 액정 전계가 데이터 라인을 통해 공급되는 데이터 전압에 의해 영향을 받는 것을 차단할 수 있다. 이로 인해, 본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 경계 영역에 형성되는 서브 픽셀들에 블랙 빛샘이 발생하는 것을 방지할 수 있다.
이하에서, 전계 차단 영역(EBA)에 있지 않은 제1 서브 픽셀(SP1)과 제2 서브 픽셀(SP2)의 단면을 도 2를 결부하여 설명하고, 전계 차단 영역(EBA)에 위치한 제3 서브 픽셀(SP3)과 제4 서브 픽셀(SP4)의 단면을 도 3을 결부하여 설명한다.
도 3은 도 1의 I-I'를 보여주는 단면도이다. 도 3을 참조하면, 도 1의 제1 Tx 전극(TE1)과 중첩되는 제1 및 제2 서브 픽셀들(SP1, SP2)의 단면 일부가 나타나 있다. 도 2에서는 설명의 편의를 위해 하부 기판(200)만을 도시하였음에 주의하여야 한다.
하부 기판(200) 상에는 게이트 전극 및 게이트 라인 등을 포함하는 게이트 금속패턴이 형성된다. 하부 기판(200)과 게이트 금속 패턴 상에는 게이트 절연막(201)이 형성된다. 게이트 절연막(201) 상에는 소스/드레인 전극 및 데이터 라인(202) 등을 포함하는 소스/드레인 금속 패턴이 형성된다. 게이트 절연막(201)과 소스/드레인 금속 패턴 상에는 제1 보호막(203)이 형성된다. 제1 보호막(203)은 포토 아크릴층을 포함할 수 있다. 제1 보호막(203) 상에는 제1 서브 픽셀(SP1)의 제1 화소 전극의 가지 전극(204)들과 제2 서브 픽셀(SP2)의 제2 화소 전극의 가지 전극(205)들이 형성된다. 제1 보호막(203), 제1 화소 전극(204), 제2 화소 전극(205) 상에는 제2 보호막(206)이 형성된다. 제2 보호막(206) 상에는 제1 Tx 전극의 가지 전극(207)들이 형성된다.
한편, 도 3은 액정표시패널이 수평전계 구동방식인 IPS(In-Plane Switching) 모드로 구현되는 것에 기초하여 도시되었음에 주의하여야 한다. IPS 모드에서 Tx 전극들 각각과 Rx 전극들 각각은 여러 개의 가지 전극(branch electrode)들로 분할된 슬릿(slit) 형태로 형성될 수 있다. 또한, IPS 모드에서 화소 전극들 각각도 여러 개의 가지 전극들로 분할된 슬릿 형태로 형성될 수 있다. 즉, IPS 모드에서 Tx 전극들 각각과 Rx 전극들 각각은 소정의 간격만큼 서로 떨어져서 나란하게 형성되는 가지 전극들을 포함하고, 화소 전극들 각각도 소정의 간격만큼 떨어져서 나란하게 형성되는 가지 전극들을 포함할 수 있다. IPS 모드에서 Tx 전극들 각각의 가지 전극들과 Rx 전극들 각각의 가지 전극들은 화소 전극들 각각의 가지 전극들과 수평 전계를 형성한다. 예를 들어, 도 3과 같이 제1 Tx 전극의 가지 전극(207)들은 제1 화소 전극의 가지 전극(205)들과 제2 화소 전극의 가지 전극(206)들과 수평 전계를 형성한다.
한편, 제1 Rx 전극(RE1)과 중첩된 제5 및 제6 서브 픽셀들(SP5, SP6)의 단면은 제1 Tx 전극(TE1)과 중첩된 제1 및 제2 서브 픽셀들(SP1, SP2)의 단면과 동일하게 형성될 수 있다. 그러므로, 도 1의 Ⅲ-Ⅲ'의 단면도는 도 1의 I-I'의 단면도와 동일하므로, 그에 대한 설명은 생략하기로 한다.
도 4는 도 1의 Ⅱ-Ⅱ'를 보여주는 단면도이다. 도 4를 참조하면, 전계 차단 영역에 위치한 서브 픽셀들(SP3, SP4)의 단면이 나타나 있다. 특히, 도 4에는 도 1의 제1 Tx 전극(TE1)과 중첩되는 제3 서브 픽셀(SP3)과 제1 Rx 전극(RE1)과 중첩되는 제4 서브 픽셀(SP4)의 단면이 나타나 있다. 도 4에서는 설명의 편의를 위해 하부 기판(200)만을 도시하였음에 주의하여야 한다.
하부 기판(200) 상에는 게이트 전극 및 게이트 라인 등을 포함하는 게이트 금속패턴이 형성된다. 하부 기판(200)과 게이트 금속 패턴 상에는 게이트 절연막(201)이 형성된다. 게이트 절연막(201) 상에는 소스/드레인 전극 및 데이터 라인(202) 등을 포함하는 소스/드레인 금속 패턴이 형성된다. 게이트 절연막(201)과 소스/드레인 금속 패턴 상에는 제1 보호막(203)이 형성된다. 제1 보호막(203)은 포토 아크릴층을 포함할 수 있다. 제1 보호막(203) 상에는 제3 서브 픽셀(SP3)의 제3 화소 전극의 가지 전극(208)들, 제4 서브 픽셀(SP4)의 제4 화소 전극의 가지 전극(209)들, 및 전계 차단 라인(210)이 형성된다. 또한, 제1 보호막(203) 상에는 Tx 라인들(미도시)와 Rx 라인들(미도시)이 형성될 수 있다. 즉, 전계 차단 라인(210)은 화소 전극들과 동일한 평면상에 형성된다. 또한, 전계 차단 라인(210)은 Tx 라인들(미도시) 및 Rx 라인들(미도시)과 동일한 평면상에 형성된다. 전계 차단 라인(210)은 데이터 라인(202)과 다른 평면상에 형성되고, 데이터 라인(202)과 중첩되게 형성된다. 또한, 전계 차단 라인(210)의 폭(W1)은 데이터 라인(202)의 폭(W2)과 동일하거나, 도 4와 같이 데이터 라인(202)의 폭(W2)보다 크게 형성될 수 있다. 전계 차단 라인(210)은 게이트 금속 패턴와 소스/드레인 금속 패턴과 다른 금속 물질로 패터닝될 수 있다.
제1 보호막(205), 제3 화소 전극의 가지 전극(208)들, 제4 화소 전극의 가지 전극(209)들, 및 전계 차단 라인(210) 상에는 제2 보호막(206)이 형성된다. 제2 보호막(206) 상에는 제1 Tx 전극(TE1)의 가지 전극(207)들과 제1 Rx 전극(RE1)의 가지 전극(211)들이 형성된다. 제1 Tx 전극(TE1)과 제1 Tx 라인(T1)은 서로 다른 평면상에 형성되므로, 제1 Tx 전극(TE1)은 제2 보호막(206)을 관통하는 컨택홀을 통해 제1 Tx 라인(T1)과 접속될 수 있다. 또한, 제1 Rx 전극(RE1)과 제1 Rx 라인(R1)은 서로 다른 평면상에 형성되므로, 제1 Rx 전극(RE1)은 제2 보호막(206)을 관통하는 컨택홀을 통해 제1 Rx 라인(R1)과 접속될 수 있다. 한편, 도 4는 액정표시패널이 수평전계 구동방식인 IPS(In-Plane Switching) 모드로 구현되는 것에 기초하여 도시되었음에 주의하여야 한다.
이상에서 살펴본 바와 같이, 본 발명은 Tx 전극과 Rx 전극의 사이에 소정의 전압이 공급되는 전계 차단 라인(EBL)을 형성한다. 전계 차단 라인(EBL)이 형성되지 않는다면, 데이터 라인(202)의 데이터 전압에 의해 제3 화소 전극의 가지 전극(208)과 제1 Tx 전극(TE1)의 가지 전극(207) 간의 전계와 제4 화소 전극의 가지 전극(209)과 제1 Rx 전극(RE1)의 가지 전극(211) 간의 전계가 영향을 받게 된다. 하지만, 본 발명은 데이터 라인(202)의 데이터 전압이 상기 전계에 영향을 미치지 않도록 차단하는 전계 차단 라인(EBL)을 형성하므로, 제3 서브 픽셀(SP3)을 구동하기 위한 액정 전계와 제4 서브 픽셀(SP4)을 구동하기 위한 액정 전계가 데이터 라인을 통해 공급되는 데이터 전압에 의해 영향을 받는 것을 차단할 수 있다. 이로 인해, 본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 경계 영역에 형성되는 서브 픽셀들에 블랙 빛샘이 발생하는 것을 방지할 수 있다.
한편, 전계 차단 영역(EBA)에 위치한 다른 서브 픽셀들의 단면은 서브 픽셀들(SP3, SP4)의 단면과 동일하게 형성될 수 있다.
도 5는 본 발명의 제1 실시 예에 따른 액정표시패널의 구동방법을 보여주는 흐름도이다. 도 6은 본 발명의 제1 실시 예에 따른 Tx 라인들, Rx 라인들, 게이트 라인들, 데이터 라인들, 및 전계 차단 라인에 공급되는 전압들을 보여주는 파형도이다. 이하에서, 도 2, 도 5, 및 도 6을 결부하여 액정표시패널의 동작 방법을 상세히 살펴본다.
도 2, 도 5, 및 도 6을 참조하면, 1 프레임 기간(1 frame)은 데이터 어드레싱 기간에 해당하는 제1 서브 프레임 기간(SF1)과 터치 센싱기간에 해당하는 제2 서브 프레임 기간(SF2)으로 분할될 수 있다. 구체적으로, 제1 서브 프레임 기간(SF1)은 서브 픽셀(P)들 각각에 데이터 전압이 공급함으로써 서브 픽셀들(P) 각각이 화상을 표시하는 기간이다. 제2 서브 프레임 기간(SF2)은 Tx 전극들(TE1~TE12)에 터치 구동 신호들을 공급하고, Tx 전극과 Rx 전극 사이에 형성된 터치 센서(Cm)에 의해 발생되는 Rx 전극들 각각의 전압 변화에 의한 차지 변화량을 센싱함으로써 터치를 인식하는 기간이다. 터치 센서(Cm)는 등가 회로적으로 상호 용량으로 형성될 수 있다.
첫 번째로, 도 5의 S101 내지 S103 단계에서 액정표시패널의 동작을 상세히 살펴본다. 터치 송신회로(131)는 제1 서브 프레임 기간(SF1) 동안 Tx 라인들(T1~T4)을 통해 공통전압(Vcom)을 공급한다. 터치 수신회로(132)는 제1 서브 프레임 기간(SF1) 동안 Rx 라인들(R1~R3)을 통해 공통전압(Vcom)을 공급한다. 따라서, Tx 전극들(TE1~TE12)과 Rx 전극들(RE1~RE3)은 제1 서브 프레임 기간(SF1) 동안 공통전극으로서 역할을 한다. 전계 차단 전압 공급회로(133)는 제1 서브 프레임 기간(SF1) 동안 전계 차단 라인(EBL)에 공통전압(Vcom)을 공급한다.
게이트 구동회로는 제1 서브 프레임 기간(SF1) 동안 게이트 라인들(G1~G3)에 스캔 펄스들을 순차적으로 공급한다. 스캔 펄스는 게이트 하이 전압(VGH)으로 발생할 수 있다. 데이터 구동회로는 제1 서브 프레임 기간(SF1) 동안 데이터 라인들(D1~D3)에 데이터 전압들을 공급한다. 데이터 구동회로는 도 6에서 소정의 수평 기간마다 정극성의 데이터 전압들과 및 부극성의 데이터 전압들을 교대로 공급하는 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 1 수평 기간은 1 수평 라인의 서브 픽셀들에 데이터 전압들을 공급하는 1 라인 스캐닝 기간을 의미한다. 데이터 구동회로는 서브 픽셀들과 데이터 라인의 배치 형태에 따라 도 6과 다른 방법으로 데이터 전압들을 공급할 수 있음에 유의하여야 한다. 결국, 서브 픽셀(P)들 각각의 화소 전극은 데이터 전압을 충전하고, 서브 픽셀(P)들 각각은 화소 전극들 각각과 Tx 전극들 각각 사이의 전압 차 또는 화소 전극들 각각과 Rx 전극들 각각 사이의 전압 차에 의해 액정층의 액정을 구동시켜 빛의 투과량을 조정함으로써 화상을 표시한다. (S101, S102, S103)
두 번째로, 도 5의 S104 내지 S106 단계에서 액정표시패널의 동작을 상세히 살펴본다. 게이트 구동회로는 제2 서브 프레임 기간(SF2) 동안 게이트 라인들(G1, G2, G3)에 게이트 로우 전압(VGL)을 공급한다. 게이트 로우 전압(VGL)은 게이트 하이 전압(VGH)보다 낮은 레벨의 전압이다. 데이터 구동회로는 제2 서브 프레임 기간(SF2) 동안 데이터 라인들(D1~D3)에 그라운드 전압(GND)을 공급한다. 그라운드 전압(GND)은 공통전압(Vcom)보다 낮은 레벨의 전압이다. 데이터 구동회로는 제2 서브 프레임 기간(SF2) 동안 데이터 라인들(D1~D3)에 공통전압(Vcom)을 공급할 수도 있다. 이로 인해, 서브 픽셀(P)들 각각의 화소 전극은 제1 서브 프레임 기간(SF1) 동안 충전된 데이터 전압을 그대로 유지한다. 전계 차단 전압 공급회로(133)는 제1 서브 프레임 기간(SF1) 동안 전계 차단 라인(EBL)에 공통전압을 공급한다.
터치 송신회로(131)는 제2 서브 프레임 기간(SF2) 동안 Tx 라인들(T1~T4)을 통해 터치 구동 신호(Vdrv)들을 순차적으로 공급한다. 예를 들어, 터치 송신회로(131)는 제1 Tx 라인(T1)에 터치 구동 신호(Vdrv)를 공급한 후 제2 Tx 라인(T2)에 터치 구동 신호(Vdrv)를 공급한다. 또한, 터치 송신회로(131)는 제2 Tx 라인(T2)에 터치 구동 신호(Vdrv)를 공급한 후 제3 Tx 라인(T3)에 터치 구동 신호(Vdrv)를 공급한다. 이로 인해, 동일한 라인 상에 배치된 Tx 전극들에는 터치 구동 신호(Vdrv)가 동시에 공급된다. 예를 들어, 제1 기간(D1) 동안에 제1 라인(L1)의 제1 Tx 전극(TE1), 제5 터치 전극(TE5), 및 제9 터치 전극(TE9)에 터치 구동 신호(Vdrv)가 동시에 공급되고, 제2 기간(D2) 동안에는 제2 라인(L2)의 제2 Tx 전극(TE2), 제6 Tx 전극(TE6), 및 제10 Tx 전극(TE10)에 터치 구동 신호(Vdrv)가 동시에 공급된다.
터치 수신회로(132)는 제2 서브 프레임 기간(SF2) 동안 Rx 라인들(R1~R3)을 기준 전압(Vref)의 레벨로 유지한다. 기준 전압(Vref)은 공통전압(Vcom)과 동일하거나 공통전압(Vcom)보다 낮은 레벨의 전압으로 설정될 수 있다. Rx 전극들(RE1~RE3) 각각은 Tx 전극과 Rx 전극 사이에 형성된 상호 용량에 의한 터치 구동 신호(Vdrv)들의 영향을 받기 때문에, Rx 전극들(RE1~RE3) 각각에는 전압 변화가 발생한다. 터치 수신회로(132)는 Rx 전극들(RE1~RE3) 각각의 전압 변화에 의해 발생되는 차지 변화량을 센싱한다. 터치 수신회로(132)는 센싱된 차지 변화량을 디지털 데이터인 터치 로우 데이터(touch raw data)로 변환하여 제어부(140)로 출력한다. (S104, S105, S106)
도 7은 본 발명의 제2 실시 예에 따른 액정표시패널의 구조를 상세히 보여주는 도면이다. 도 8은 본 발명의 제2 실시 예에 따른 Tx 전극들, Rx 전극들, Tx 라인들, Rx 라인들, 및 전계 차단 라인을 개략적으로 보여주는 블록도이다. 도 7 및 도 8을 참조하면, 본 발명의 제2 실시 예에 따른 액정표시패널은 Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에는 보조전극이 형성된 것을 제외하고는 도 1을 결부하여 설명한 본 발명의 제1 실시 예에 따른 액정표시패널과 실질적으로 동일하다. 따라서, 본 발명의 제1 실시 예에 따른 액정표시패널과 실질적으로 동일한 구성에 대한 설명은 생략하기로 한다.
본 발명의 제2 실시 예에 따른 액정표시패널은 Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에는 보조전극이 형성된다. 보조전극들(DE1~DE4)에는 공통전압이 공급된다. 본 발명의 제2 실시 예에서는 Tx 전극들(TE1~TE12) 각각과 보조전극들(DE1~DE4) 각각의 사이에 전계 차단 라인(EBL)을 포함하는 전계 차단 영역(SBA)이 형성되고, Rx 전극들(RE1~RE3) 각각과 보조전극들(DE1~DE4) 각각의 사이에 전계 차단 라인(EBL)을 포함하는 전계 차단 영역(SBA)이 형성된다.
Tx 전극들(TE1~TE12) 각각은 다수 개의 서브 픽셀들과 중첩되게 형성될 수 있다. Rx 전극들(RE1~RE3) 각각은 또 다른 다수 개의 서브 픽셀들과 중첩되게 형성될 수 있다. 보조전극들(DE1~DE4) 각각은 또 다른 다수 개의 서브 픽셀들과 중첩되게 형성될 수 있다. 예를 들어, 보조전극들(DE1~DE4) 각각은 t×s(t는 자연수) 개의 서브 픽셀들과 중첩되게 형성될 수 있다. 보조전극들(DE1~DE4) 각각은 도 7과 같이 3×s 개의 서브 픽셀들의 크기로 형성될 수 있다. 또한, 보조전극들(DE1~DE4)은 Tx 전극들(TE1~TE12), Rx 전극들(RE1~RE3)과 동일한 평면상에 형성된다.
보조전극들(DE1~DE4) 각각은 다수의 Tx 전극들, 또는 하나의 Rx 전극과 게이트 라인 방향(x축 방향)으로 서로 이웃한다. 예를 들어, 제1 보조전극(DE1)은 제1 내지 제4 Tx 전극들(TE1~TE4)과 게이트 라인 방향(x축 방향)으로 서로 이웃한다. 또한, 제1 보조전극(DE1)은 제1 Rx 전극(Rx1)과 게이트 라인 방향(x축 방향)으로 서로 이웃한다.
제1 보조전극(DE1)과 중첩된 제7 및 제8 서브 픽셀들(SP7, SP8)의 단면(Ⅳ-Ⅳ')은 도 2에 도시된 제1 Tx 전극(TE1)과 중첩되는 제1 및 제2 서브 픽셀들(SP1, SP2)의 단면(I-I')과 동일하게 형성될 수 있다. 또한, 제1 Tx 전극(TE1)과 중첩된 제9 서브 픽셀(SP9)와 제1 보조전극(DE1)과 중첩된 제10 서브 픽셀들(SP10)의 단면(Ⅴ-Ⅴ')은 도 3에 도시된 전계 차단 영역(SBA)의 제3 서브 픽셀(SP3)과 제4 서브 픽셀(SP4)의 단면(Ⅱ-Ⅱ')과 동일하게 형성될 수 있다. 또한, 제1 보조전극(DE1)과 중첩된 서브 픽셀과 제1 Rx 전극(RE1)과 중첩된 서브 픽셀의 단면도 도 3에 도시된 전계 차단 영역(SBA)의 제3 서브 픽셀(SP3)과 제4 서브 픽셀(SP4)의 단면(Ⅱ-Ⅱ')과 동일하게 형성될 수 있다.
이상에서 살펴본 바와 같이, 본 발명의 제2 실시 예는 Tx 전극들(TE1~TE12) 각각과 Rx 전극들(RE1~RE3) 각각의 사이에는 보조전극을 형성함으로써, 터치 센서들 각각과 Tx 전극들(TE1~TE12) 각각 또는 Rx 전극들(RE1~RE3) 각각의 사이에서 필드가 잘 형성될 수 있도록 할 수 있다. 터치 센서들 각각은 Tx 전극들(TE1~TE12) 각각 또는 Rx 전극들(RE1~RE3) 각각과 충분히 이격되어야 필드가 잘 형성될 수 있기 때문이다.
도 8은 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 보여주는 블록도이다. 도 8을 참조하면, 본 발명의 실시 예에 따른 액정표시장치는 액정표시패널(10), 게이트 구동회로(110), 데이터 구동회로(120), 터치 구동회로(130), 및 제어부(140) 등을 포함한다.
액정표시패널은 데이터 라인(D)들, 게이트 라인(G)들, Tx 라인들, Rx 라인들, 및 전계 차단 라인들 등이 형성된 화소 어레이를 포함한다. 데이터 라인(D)들과 게이트 라인(G)들의 교차 구조에 의해 형성된 영역에는 다수의 서브 픽셀(P)들이 매트릭스 형태로 배치된다. 서브 픽셀(P)들 각각의 화소 전극은 박막 트랜지스터(thin film transistor)에 접속된다. 박막 트랜지스터는 게이트 라인(G)의 게이트 펄스에 응답하여 데이터 라인(D)의 데이터 전압을 화소 전극에 공급한다. 서브 픽셀(P)들 각각은 화소 전극과 Tx 전극 간의 전압 차 또는 화소 전극과 Rx 전극 간의 전압 차에 의해 액정층의 액정을 구동시켜 빛의 투과량을 조정함으로써 화상을 표시한다. 액정표시패널의 상부 기판에는 블랙 매트릭스와 컬러필터들이 형성된다. 액정표시패널은 하부 기판과 상부 기판 사이에는 액정층이 형성된다. 액정표시패널(10)의 구체적인 구조에 대하여는 도 1, 도 2, 도 3, 도 4, 도 7, 및 도 8을 결부하여 이미 앞에서 상세히 설명하였다.
Tx 전극들, Rx 전극들, 및 보조전극들은 제1 서브 프레임 기간 동안 공통전극으로서 역할을 한다. 본 발명의 실시 예에서는 Tx 전극들, Rx 전극들, 및 보조전극들은 수평 전계 방식과 같이 화소 전극들과 함께 하부 기판상에 형성되는 것을 중심으로 설명하였다. 이 경우, 액정표시패널(10)은 IPS(In-Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식으로 구현될 수 있다. 액정표시패널의 상부 기판과 하부 기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 백라이트 유닛이 필요하다. 백라이트 유닛은 직하형(direct type) 백라이트 유닛 또는, 에지형(edge type) 백라이트 유닛으로 구현될 수 있다.
게이트 구동회로(110)는 제어부(140)로부터 게이트 타이밍 제어신호(GCS)를 입력받는다. 게이트 구동회로(110)는 제1 서브 프레임 기간(SF1) 동안 게이트 타이밍 제어신호(GCS)에 응답하여 게이트 라인(G)들에 게이트 펄스(또는 스캔 펄스)들을 순차적으로 공급한다. 게이트 구동회로(110)는 제2 서브 프레임 기간(SF2) 동안 게이트 라인(G)들에 게이트 로우 전압(VGL)을 공급한다. 게이트 구동회로(110)의 동작에 대한 자세한 설명은 도 5 및 도 6을 결부하여 상세히 설명하였다.
데이터 구동회로(120)는 다수의 소스 드라이브 IC들을 포함한다. 소스 드라이브 IC들 각각은 제어부(140)로부터 디지털 비디오 데이터(RGB)와 소스 타이밍 제어신호(DCS)를 입력받는다. 소스 드라이브 IC들 각각은 제1 서브 프레임 기간(SF1) 동안 소스 타이밍 제어신호(DCS)에 응답하여 디지털 비디오 데이터(RGB)를 정극성 및 부극성 데이터 전압들로 변환하여 데이터 라인(D)들에 공급한다. 소스 드라이브 IC들 각각은 제2 서브 프레임 기간(SF2) 동안 데이터 라인(D)들에 그라운드 전압(GND) 또는 공통전압을 공급한다. 데이터 구동회로(120)의 동작에 대한 자세한 설명은 도 5 및 도 6을 결부하여 상세히 설명하였다.
터치 구동회로(130)는 도 2 및 도 8과 같이 터치 송신회로(131), 터치 수신회로(132), 및 전계 차단 전압 공급회로(133)를 포함한다. 터치 구동회로(130)는 제어부(140)의 터치 제어신호(TCS)에 따라 터치 송신회로(131), 터치 수신회로(132)의 동작 타이밍을 제어한다. 터치 송신회로(131)는 제1 서브 프레임 기간(SF1) 동안 Tx 라인들에 공통전압을 공급하고, 제2 서브 프레임 기간(SF2) 동안 Tx 라인들에 터치 구동 펄스들을 순차적으로 공급한다. 터치 수신회로(132)는 제1 서브 프레임 기간(SF1) 동안 Rx 라인들에 공통전압을 공급하고, 제2 서브 프레임 기간(SF2) 동안 Rx 라인들에 기준 전압을 공급한다. 전계 차단 전압 공급회로(133)는 공통전압 라인들에 공통전압을 직류로 공급한다. 터치 송신회로(131), 터치 수신회로(132), 및 전계 차단 전압 공급회로(133)은 도 2, 도 5, 및 도 6을 결부하여 이미 앞에서 상세히 설명하였다.
제어부(140)는 게이트 구동회로(110), 데이터 구동회로(120), 및 터치 구동회로(130)의 동작 타이밍을 제어한다. 특히, 제어부(140)는 1 프레임 기간(1 frame)을 데이터 어드레싱 기간에 해당하는 제1 서브 프레임 기간(SF1)과 제2 서브 프레임 기간(SF2)으로 분할하여 게이트 구동회로(110), 데이터 구동회로(120), 및 터치 구동회로(130)의 동작 타이밍을 제어한다. 이를 위해, 제어부(140)는 입력 주파수를 2배 이상으로 체배할 수 있다. 예를 들어, 제어부(140)는 입력 주파수가 60Hz인 경우, 입력 주파수의 2배인 120Hz로 게이트 구동회로(110), 데이터 구동회로(120), 및 터치 구동회로(130)의 동작 타이밍을 제어할 수 있다.
제어부(140)는 외부의 시스템 보드로부터 수직동기신호, 수평동기신호, 데이터 인에이블 신호, 및 도트 클럭과 같은 타이밍 신호들과 디지털 비디오 데이터(RGB)를 입력받는다. 제어부(140)는 디지털 비디오 데이터(RGB)와 타이밍 신호들에 기초하여 데이터 구동회로(120)의 동작 타이밍을 제어하기 위한 소스 타이밍 제어신호(DCS)와 게이트 구동회로(110)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GCS)를 발생한다. 제어부(140)는 디지털 비디오 데이터(RGB)와 소스 타이밍 제어신호(DCS)를 데이터 구동회로(120)에 공급한다. 제어부(140)는 게이트 타이밍 제어신호(GCS)를 게이트 구동회로(110)에 공급한다.
또한, 제어부(140)는 터치 구동회로(130)의 터치 송신회로(131), 터치 수신회로(132), 및 전계 차단 전압 공급회로(133)의 동작 타이밍을 제어하기 위한 터치 타이밍 제어신호(TCS)를 발생한다. 제어부(140)는 터치 타이밍 제어신호(TCS)를 터치 구동회로(130)에 공급한다. 제어부(140)는 터치 수신회로(132)로부터 터치 로우 데이터를 입력받고, 터치 알고리즘을 이용하여 터치 좌표 정보를 포함한 터치 데이터를 산출한다.
이상에서 살펴본 바와 같이, 본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 사이에 소정의 전압이 공급되는 전계 차단 라인을 형성한다. 그 결과, 본 발명은 Tx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계와 Rx 전극과 중첩된 서브 픽셀을 구동하기 위한 액정 전계가 데이터 라인을 통해 공급되는 데이터 전압에 의해 영향을 받는 것을 차단할 수 있다. 이로 인해, 본 발명은 Tx 전극들 각각과 Rx 전극들 각각의 경계 영역에 형성되는 서브 픽셀들에 블랙 빛샘이 발생하는 것을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
10: 액정표시패널 110: 게이트 구동회로
120: 데이터 구동회로 130: 터치 구동회로
131: 터치 송신회로 132: 터치 수신회로
133: 전계 차단 전압 공급회로 140: 제어부

Claims (26)

  1. 데이터 전압들이 공급되는 데이터 라인들, 게이트 펄스들이 공급되는 게이트 라인들, 상기 데이터 라인들과 상기 게이트 라인들의 교차 구조에 의해 형성된 영역에 배치된 다수의 서브 픽셀들, 터치 구동 신호들이 공급되고 Tx 전극들에 접속된 Tx 라인들, 및 Rx 전극들에 접속된 Rx 라인들을 포함하는 화소 어레이를 포함하고,
    상기 Tx 라인들과 상기 Rx 라인들은 상기 데이터 라인들과 나란하게 형성되고, 상기 Tx 전극들 중 어느 하나는 또 다른 Tx 전극과 상기 데이터 라인 방향으로 이웃하고, Rx 전극들 중 어느 하나와 상기 게이트 라인 방향으로 이웃하며,
    상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 상기 데이터 전압들과 상기 터치 구동 신호들과 다른 레벨의 전압이 공급되는 전계 차단 라인을 포함하는 전계 차단 영역이 형성된 것을 특징으로 하는 액정표시패널.
  2. 제 1 항에 있어서,
    상기 전계 차단 라인은 상기 게이트 라인들, 상기 데이터 라인들, 상기 서브 픽셀들, 상기 Tx 라인들, 및 상기 Rx 라인들과 절연된 것을 특징으로 하는 액정표시패널.
  3. 제 1 항에 있어서,
    상기 전계 차단 라인에는 공통전압이 공급되는 것을 특징으로 하는 액정표시패널.
  4. 제 1 항에 있어서,
    상기 전계 차단 라인은,
    상기 데이터 라인과 나란하게 형성되고, 상기 데이터 라인과 다른 평면상에 형성되며, 상기 데이터 라인과 동일하거나 상기 데이터 라인보다 큰 폭으로 상기 데이터 라인과 중첩되게 형성되는 것을 특징으로 하는 액정표시패널.
  5. 제 1 항에 있어서,
    상기 전계 차단 영역은,
    하부 기판상에 형성되는 게이트 절연막, 상기 게이트 절연막 상에 형성되는 상기 데이터 라인, 상기 데이터 라인 상에 형성되는 제1 보호막, 상기 제1 보호막 상에 형성되는 상기 전계 차단 라인, 상기 전계 차단 라인 상에 형성되는 제2 보호막, 및 상기 제2 보호막 상에 형성된 상기 Tx 전극과 상기 Rx 전극을 포함하는 것을 특징으로 하는 액정표시패널.
  6. 제 5 항에 있어서,
    상기 전계 차단 라인은,
    상기 서브 픽셀들 각각의 화소 전극과 동일한 평면상에 형성된 것을 특징으로 하는 액정표시패널.
  7. 제 5 항에 있어서,
    상기 전계 차단 라인은,
    상기 Tx 라인들과 상기 Rx 라인들과 동일한 평면상에 형성된 것을 특징으로 하는 액정표시패널.
  8. 제 1 항에 있어서,
    상기 전계 차단 라인은,
    상기 게이트 라인과 상기 데이터 라인과 다른 금속 물질로 패터닝된 것을 특징으로 하는 액정표시패널.
  9. 삭제
  10. 제 1 항에 있어서,
    제1 서브 프레임 기간 동안 상기 Tx 전극들과 상기 Rx 전극들에는 공통전압이 공급되고,
    제2 서브 프레임 기간 동안 상기 Tx 전극들에는 상기 터치 구동 신호들이 공급되며 상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에 형성된 터치 센서에 의해 터치를 센싱하는 것을 특징으로 하는 액정표시패널.
  11. 제 1 항에 있어서,
    상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 공통전압이 공급되는 보조전극이 형성되는 것을 특징으로 하는 액정표시패널.
  12. 제 11 항에 있어서,
    상기 전계 차단 영역은,
    상기 Tx 전극과 상기 보조전극의 사이와, 상기 Rx 전극과 상기 보조전극의 사이에 형성되는 것을 특징으로 하는 액정표시패널.
  13. 제 11 항에 있어서,
    상기 Tx 전극, 상기 Rx 전극, 및 상기 보조전극 각각은 복수 개의 서브 픽셀들과 중첩되게 형성된 것을 특징으로 하는 액정표시패널.
  14. 청구항 14은(는) 설정등록료 납부시 포기되었습니다.
    데이터 전압들이 공급되는 데이터 라인들, 게이트 펄스들이 공급되는 게이트 라인들, 상기 데이터 라인들과 상기 게이트 라인들의 교차 구조에 의해 형성된 영역에 배치된 다수의 서브 픽셀들, 터치 구동 신호들이 공급되고 Tx 전극들에 접속된 Tx 라인들, 및 Rx 전극들에 접속된 Rx 라인들을 포함하는 화소 어레이를 포함하는 액정표시패널;
    상기 데이터 라인들에 상기 데이터 전압들을 공급하는 데이터 구동회로; 및
    상기 게이트 라인들에 상기 게이트 펄스들을 순차적으로 공급하는 게이트 구동회로를 포함하고,
    상기 Tx 라인들과 상기 Rx 라인들은 상기 데이터 라인들과 나란하게 형성되고, 상기 Tx 전극들 중 어느 하나는 또 다른 Tx 전극과 상기 데이터 라인 방향으로 이웃하고, Rx 전극들 중 어느 하나와 상기 게이트 라인 방향으로 이웃하며,
    상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 상기 데이터 전압들과 상기 터치 구동 신호들과 다른 레벨의 전압이 공급되는 전계 차단 라인을 포함하는 전계 차단 영역이 형성된 것을 특징으로 하는 액정표시장치.
  15. 청구항 15은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 전계 차단 라인은 상기 게이트 라인들, 상기 데이터 라인들, 상기 서브 픽셀들, 상기 Tx 라인들, 및 상기 Rx 라인들과 절연된 것을 특징으로 하는 액정표시장치.
  16. 청구항 16은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 전계 차단 라인에는 공통전압이 공급되는 것을 특징으로 하는 액정표시장치.
  17. 청구항 17은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 전계 차단 라인은,
    상기 데이터 라인과 나란하게 형성되고, 상기 데이터 라인과 다른 평면상에 형성되며, 상기 데이터 라인과 동일하거나 상기 데이터 라인보다 큰 폭으로 상기 데이터 라인과 중첩되게 형성되는 것을 특징으로 하는 액정표시장치.
  18. 청구항 18은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 전계 차단 영역은,
    하부 기판상에 형성되는 게이트 절연막, 상기 게이트 절연막 상에 형성되는 상기 데이터 라인, 상기 데이터 라인 상에 형성되는 제1 보호막, 상기 제1 보호막 상에 형성되는 상기 전계 차단 라인, 상기 전계 차단 라인 상에 형성되는 제2 보호막, 및 상기 제2 보호막 상에 형성된 상기 Tx 전극과 상기 Rx 전극을 포함하는 것을 특징으로 하는 액정표시장치.
  19. 청구항 19은(는) 설정등록료 납부시 포기되었습니다.
    제 18 항에 있어서,
    상기 전계 차단 라인은,
    상기 서브 픽셀들 각각의 화소 전극과 동일한 평면상에 형성된 것을 특징으로 하는 액정표시장치.
  20. 청구항 20은(는) 설정등록료 납부시 포기되었습니다.
    제 18 항에 있어서,
    상기 전계 차단 라인은,
    상기 Tx 라인들과 상기 Rx 라인들과 동일한 평면상에 형성된 것을 특징으로 하는 액정표시장치.
  21. 청구항 21은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 전계 차단 라인은,
    상기 게이트 라인과 상기 데이터 라인과 다른 금속 물질로 패터닝된 것을 특징으로 하는 액정표시장치.
  22. 삭제
  23. 청구항 23은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    제1 서브 프레임 기간 동안 상기 Tx 전극들과 상기 Rx 전극들에는 공통전압을 공급하고, 제2 서브 프레임 기간 동안 상기 Tx 전극들에는 상기 터치 구동 신호를 공급하며 상기 Tx 전극들 각각과 Rx 전극들 각각의 사이에 형성된 터치 센서에 의해 터치를 센싱하는 터치 구동회로를 더 포함하는 액정표시장치.
  24. 청구항 24은(는) 설정등록료 납부시 포기되었습니다.
    제 14 항에 있어서,
    상기 Tx 전극들 각각과 상기 Rx 전극들 각각의 사이에는 공통전압이 공급되는 보조전극이 형성되는 것을 특징으로 하는 액정표시장치.
  25. 청구항 25은(는) 설정등록료 납부시 포기되었습니다.
    제 24 항에 있어서,
    상기 전계 차단 영역은,
    상기 Tx 전극과 상기 보조전극의 사이와, 상기 Rx 전극과 상기 보조전극의 사이에 형성되는 것을 특징으로 하는 액정표시장치.
  26. 청구항 26은(는) 설정등록료 납부시 포기되었습니다.
    제 24 항에 있어서,
    상기 Tx 전극, 상기 Rx 전극, 및 상기 보조전극 각각은 복수 개의 서브 픽셀들과 중첩되게 형성된 것을 특징으로 하는 액정표시장치.
KR20120066308A 2012-06-20 2012-06-20 액정표시패널과 이를 이용한 액정표시장치 KR101490703B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR20120066308A KR101490703B1 (ko) 2012-06-20 2012-06-20 액정표시패널과 이를 이용한 액정표시장치
CN201210504676.5A CN103513479B (zh) 2012-06-20 2012-11-30 含触摸传感器的液晶显示面板及使用该面板的液晶显示器
US13/707,850 US9262024B2 (en) 2012-06-20 2012-12-07 Liquid crystal display panel including touch sensor and liquid crystal display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20120066308A KR101490703B1 (ko) 2012-06-20 2012-06-20 액정표시패널과 이를 이용한 액정표시장치

Publications (2)

Publication Number Publication Date
KR20130142786A KR20130142786A (ko) 2013-12-30
KR101490703B1 true KR101490703B1 (ko) 2015-02-06

Family

ID=49774171

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20120066308A KR101490703B1 (ko) 2012-06-20 2012-06-20 액정표시패널과 이를 이용한 액정표시장치

Country Status (3)

Country Link
US (1) US9262024B2 (ko)
KR (1) KR101490703B1 (ko)
CN (1) CN103513479B (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102024779B1 (ko) * 2012-12-13 2019-09-24 엘지디스플레이 주식회사 터치센서 일체형 표시장치
KR102045809B1 (ko) * 2012-12-13 2019-11-18 엘지디스플레이 주식회사 터치센서 일체형 표시장치
US9285934B2 (en) * 2013-03-14 2016-03-15 Synaptics Incorporated Shielding with display elements
US9152283B2 (en) * 2013-06-27 2015-10-06 Synaptics Incorporated Full in-cell sensor
US9552089B2 (en) * 2013-08-07 2017-01-24 Synaptics Incorporated Capacitive sensing using a matrix electrode pattern
US10042489B2 (en) 2013-09-30 2018-08-07 Synaptics Incorporated Matrix sensor for image touch sensing
US20150091842A1 (en) 2013-09-30 2015-04-02 Synaptics Incorporated Matrix sensor for image touch sensing
US20150206493A1 (en) * 2014-01-21 2015-07-23 Apple Inc. Devices and methods for reducing or eliminating mura artifact
US9501185B2 (en) * 2014-01-28 2016-11-22 Himax Technologies Limited Active array of capacitive touch panel and associated capacitive touch panel
JP2015143933A (ja) 2014-01-31 2015-08-06 株式会社ジャパンディスプレイ 静電容量型センサ付き表示装置及びその駆動方法
KR102271114B1 (ko) * 2014-03-28 2021-06-30 삼성디스플레이 주식회사 터치 감지 패널
US9690397B2 (en) * 2014-05-20 2017-06-27 Synaptics Incorporated System and method for detecting an active pen with a matrix sensor
CN104407760B (zh) * 2014-10-13 2018-02-27 京东方科技集团股份有限公司 一种内嵌式触摸屏及显示装置
CN105630216B (zh) * 2014-10-28 2018-11-27 群创光电股份有限公司 触控显示装置及其触控显示检测方法
US10191597B2 (en) 2015-06-30 2019-01-29 Synaptics Incorporated Modulating a reference voltage to preform capacitive sensing
US10795471B2 (en) 2015-01-05 2020-10-06 Synaptics Incorporated Modulating a reference voltage to perform capacitive sensing
KR102288845B1 (ko) 2015-01-12 2021-08-11 삼성디스플레이 주식회사 터치 센서를 포함하는 표시 장치
CN104699316B (zh) 2015-04-01 2018-01-05 上海天马微电子有限公司 阵列基板、显示面板及显示装置
CN104808860B (zh) 2015-05-08 2018-09-18 厦门天马微电子有限公司 一种触控面板和液晶显示装置
CN104793803A (zh) 2015-05-11 2015-07-22 京东方科技集团股份有限公司 触控基板及其制备方法、触控显示装置
WO2016191444A1 (en) * 2015-05-28 2016-12-01 Synaptics Incorporated Matrix sensor for image touch sensing
US9715304B2 (en) 2015-06-30 2017-07-25 Synaptics Incorporated Regular via pattern for sensor-based input device
US9720541B2 (en) 2015-06-30 2017-08-01 Synaptics Incorporated Arrangement of sensor pads and display driver pads for input device
US9715297B2 (en) 2015-06-30 2017-07-25 Synaptics Incorporated Flexible display and touch driver IC architecture
KR101750428B1 (ko) 2015-09-24 2017-06-23 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치
CN105389058B (zh) * 2015-12-07 2018-11-06 上海中航光电子有限公司 一种集成触控显示面板和集成触控显示装置
US10067587B2 (en) 2015-12-29 2018-09-04 Synaptics Incorporated Routing conductors in an integrated display device and sensing device
CN106200171B (zh) * 2016-07-13 2020-02-28 深圳市华星光电技术有限公司 一种液晶显示面板、制作方法及显示装置
KR102616363B1 (ko) * 2016-09-30 2023-12-27 엘지디스플레이 주식회사 구동 방법, 터치 센싱 회로 및 터치 표시 장치
US10802636B2 (en) * 2018-06-15 2020-10-13 Lg Display Co., Ltd. Touch display device, data driver circuit, and method of driving controller
WO2020110627A1 (ja) * 2018-11-27 2020-06-04 アルプスアルパイン株式会社 斜交検出電極群を有する近接検出装置
US11003278B2 (en) 2018-12-27 2021-05-11 Lg Display Co., Ltd. Touch display device, driving circuit, and driving method
EP3674861B1 (en) * 2018-12-28 2022-05-04 LG Display Co., Ltd. Touch display device, touch panel, touch sensing circuit, and touch sensing method
KR20200131644A (ko) 2019-05-14 2020-11-24 삼성전자주식회사 터치 감지 회로를 포함하는 디스플레이 및 그 동작 방법
KR20210051358A (ko) * 2019-10-30 2021-05-10 엘지디스플레이 주식회사 터치 디스플레이 장치 및 디스플레이 패널
KR102678763B1 (ko) * 2019-12-31 2024-06-25 엘지디스플레이 주식회사 터치 디스플레이 패널 및 이를 포함하는 터치 디스플레이 장치
CN115185396A (zh) * 2022-06-08 2022-10-14 Tcl华星光电技术有限公司 显示面板以及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090000484A (ko) * 2007-06-28 2009-01-07 삼성전자주식회사 표시장치 및 이의 구동방법
KR20100095400A (ko) * 2009-02-20 2010-08-30 아크로센스 테크놀로지 캄파니 리미티드 용량성 터치 패널
US20100258360A1 (en) 2009-04-14 2010-10-14 Atmel Corporation Two-Dimensional Position Sensor
KR20120056632A (ko) * 2010-11-25 2012-06-04 엘지디스플레이 주식회사 액정표시장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100885730B1 (ko) * 2007-03-05 2009-02-26 (주)멜파스 단순한 적층 구조를 갖는 접촉위치 감지 패널
WO2008121411A1 (en) * 2007-03-29 2008-10-09 Cirque Corporation Driven shield for capacitive touchpads
US20080309633A1 (en) * 2007-06-13 2008-12-18 Apple Inc. Touch-sensitive display
US8508495B2 (en) * 2008-07-03 2013-08-13 Apple Inc. Display with dual-function capacitive elements
US20110048813A1 (en) * 2009-09-03 2011-03-03 Esat Yilmaz Two-dimensional position sensor
CN102109690B (zh) * 2009-12-25 2012-12-19 上海天马微电子有限公司 内嵌触摸屏液晶显示装置及控制方法
CN102236194A (zh) * 2010-04-29 2011-11-09 东莞万士达液晶显示器有限公司 有源元件阵列基板及触控显示面板
KR101755601B1 (ko) * 2010-11-04 2017-07-10 삼성디스플레이 주식회사 터치 스크린 패널 일체형 액정표시장치
US8804056B2 (en) * 2010-12-22 2014-08-12 Apple Inc. Integrated touch screens
EP2492784B1 (en) * 2011-02-25 2021-02-24 LG Display Co., Ltd. Touch sensor integrated display device
KR101503103B1 (ko) * 2011-03-25 2015-03-17 엘지디스플레이 주식회사 터치 센서 내장형 표시장치와 그 구동 방법
CN102985835B (zh) * 2011-07-15 2018-04-13 赛普拉斯半导体公司 具有接地插入电极的电容感测电路、方法和系统
KR101805923B1 (ko) * 2011-08-04 2017-12-08 엘지디스플레이 주식회사 터치센서 일체형 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090000484A (ko) * 2007-06-28 2009-01-07 삼성전자주식회사 표시장치 및 이의 구동방법
KR20100095400A (ko) * 2009-02-20 2010-08-30 아크로센스 테크놀로지 캄파니 리미티드 용량성 터치 패널
US20100258360A1 (en) 2009-04-14 2010-10-14 Atmel Corporation Two-Dimensional Position Sensor
KR20120056632A (ko) * 2010-11-25 2012-06-04 엘지디스플레이 주식회사 액정표시장치

Also Published As

Publication number Publication date
KR20130142786A (ko) 2013-12-30
US20130342770A1 (en) 2013-12-26
CN103513479B (zh) 2016-05-04
US9262024B2 (en) 2016-02-16
CN103513479A (zh) 2014-01-15

Similar Documents

Publication Publication Date Title
KR101490703B1 (ko) 액정표시패널과 이를 이용한 액정표시장치
US11966549B2 (en) Touch display apparatus
US9219086B2 (en) In-cell touch panel
US9891457B2 (en) Liquid crystal display panel and liquid crystal display apparatus including the same
EP3217266B1 (en) Embedded touch screen, display apparatus and touch drive method
KR102411579B1 (ko) 터치 디스플레이 장치
US9753589B2 (en) Touch sensing system
US20130057493A1 (en) Display having touch sensor and method for improving touch performance thereof
CN107885397A (zh) 具有内置触摸屏的显示装置及其驱动方法
KR102332089B1 (ko) 터치 센서를 갖는 표시장치
CN107479740B (zh) 显示装置
KR20160091178A (ko) 터치표시장치
KR20160093442A (ko) 터치패널 및 이를 포함하는 터치표시장치
KR20170051797A (ko) 센서 일체형 표시장치
KR102627277B1 (ko) 표시장치
CN112748818B (zh) 触摸显示装置和显示面板
KR101810223B1 (ko) 터치 스크린 패널을 구비한 표시장치
KR102321830B1 (ko) 터치 디스플레이 장치의 구동 방법
KR102238324B1 (ko) 터치센서 일체형 표시장치
KR20180062517A (ko) 박막 트랜지스터 어레이 기판과 이를 이용한 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 5