Nothing Special   »   [go: up one dir, main page]

KR100907390B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100907390B1
KR100907390B1 KR1020070117505A KR20070117505A KR100907390B1 KR 100907390 B1 KR100907390 B1 KR 100907390B1 KR 1020070117505 A KR1020070117505 A KR 1020070117505A KR 20070117505 A KR20070117505 A KR 20070117505A KR 100907390 B1 KR100907390 B1 KR 100907390B1
Authority
KR
South Korea
Prior art keywords
voltage
capacitor
switch
resistor
energy recovery
Prior art date
Application number
KR1020070117505A
Other languages
English (en)
Other versions
KR20090050854A (ko
Inventor
이상구
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020070117505A priority Critical patent/KR100907390B1/ko
Priority to US12/270,490 priority patent/US8362976B2/en
Publication of KR20090050854A publication Critical patent/KR20090050854A/ko
Application granted granted Critical
Publication of KR100907390B1 publication Critical patent/KR100907390B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 더욱 상세하게는, 화소의 선택 여부와 관계없이 에너지 회수전압을 사용할 수 있는 플라즈마 디스플레이 장치에 관한 것이다. 본 발명에 따른 플라즈마 디스플레이 장치의 에너지 회수회로는, 제 1 전압원 및 제 2 전압원 사이에 직렬 연결된 제 1 및 제 2 스위치, 상기 제 1 및 상기 제 2 스위치의 접속점에 연결된 제 3 스위치, 상기 제 3 스위치와 기저전압원 사이에 연결된 전압회수용 커패시터, 상기 제 1 전압원과 제 3 전압원 사이에 직렬 연결되어, 전압분배 회로를 형성하는 제 1 저항과 제 2 저항, 상기 제 1 저항과 상기 제 2 저항의 접속점에 연결되고, 상기 제 1 전압원과 상기 전압회수용커패시터 사이에 연결된 제 4 스위치 및 상기 제 1 전압원과 상기 제 4 스위치 사이에 연결되는 제 3 저항을 포함한다.

Description

플라즈마 디스플레이 장치{Plasma display device}
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 더욱 상세하게는, 에너지 회수회로를 구비하여 제조비용을 절약할 수 있는 플라즈마 디스플레이 장치를 제공하는 것이다.
플라즈마 디스플레이 장치(Plasma display panel; PDP)는 통상 불활성 혼합가스의 방전 시 발생하는 자외선에 의해 형광체를 발광시키는 방식으로 화상을 표시한다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히 3 전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생 되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
최근에는 플라즈마 디스플레이 장치의 단점인 낮은 휘도를 개선하고 또한 응답성을 개선하기 위한 디스플레이 장치가 제안된 바 있다. 이러한, 플라즈마 디스플레이 장치의 유지회로에서는 약 200V의 고전압을 패널의 주사, 유지 전극 또는 어드레스 전극에 번갈아 인가해주어야 하는데 이때 전극과 전극 사이에 커패시턴스가 존재하여서 이를 충, 방전해 주어야 하므로 상당한 에너지 손실이 발생한다. 이 를 해결하기 위해 보조 인덕터와 에너지저장용 외부 커패시터를 부가한 에너지회수회로를 사용하여 상당부분의 에너지 소모를 줄여 왔다.
도 1은 종래 플라즈마 디스플레이 장치의 에너지 회수회로도이다.
도 1 을 참조하여 설명하면, 종래 에너지 회수 장치는 제 1 스위치(SW1) 내지 제 4 스위치(SW4), 커패시터(Cs) 및 인덕터(L)를 포함한다.
제 1 스위치(SW1)는 패널 커패시터(Cp)와 전압회수 커패시터(Ca) 사이에 연결되어, 1/2어드레스 전압(Va/2)을 패널 커패시터(Cp)에 선택적으로 전달한다.
제 2 스위치(SW2)는 패널 커패시터(Cp)와 전압회수 커패시터(Cs) 사이에 연결되어, 패널 커패시터(Cp)로부터 전압회수 커패시터(Ca)로 소정의 전압을 선택적으로 회수한다.
제 3 스위치(SW3)는 어드레스 전압(Va)원과 패널 커패시터(Cp) 사이에 연결되어, 어드레스 전압(Va)을 패널 커패시터(Cp)에 선택적으로 전달한다.
제 4 스위치(SW4)는 패널 커패시터(Cp)와 기저전압(GND2)원 사이에 연결되어, 패널 커패시터(Cp)에 제 2 기저전압(GND2)을 선택적으로 인가한다.
전압회수 커패시터(Ca)는 제 1 스위치(SW1) 및 제 2 스위치(SW2)의 접점과 제 1 기저전압(GND1)원 사이에 연결된다. 그리고, 제 1 스위치(SW1)를 통해 패널 커패시터(Cp)에 소정의 전압을 전달하거나, 제 2 스위치(SW2)를 통해 패널 커패시터(Cp)로부터 소정의 전압을 회수한다. 이때, 전압회수 커패시터(Ca)에는 1/2어드레스 전압(Va/2)이 충전되어 있다.
인덕터(L)는 제 1 스위치(SW1) 및 제 2 스위치(SW2)의 접점과 패널 커패시 터(Cp) 사이에 연결되며, 패널 커패시터(Cp)와 공진 회로를 형성한다.
상기 구조를 갖는 에너지 회수 회로의 동작을 설명하면 다음과 같다. 먼저, 제 1 스위치(SW1)가 턴온(turn on) 되면 패널 커패시터(Cp)와 인덕터(L)의 공진에 의하여 어드레스 전극(A)의 전위는 어드레스 전압(Va)까지 상승한다.
그리고, 제 3 스위치(SW3)가 턴 온 되면, 어드레스 전극(A)의 전위는 어드레스 전압(Va)으로 유지된다. 제 2 스위치(SW2)가 턴 온 되면, 패널 커패시터(Cp)와 인덕터(L)의 공진에 의하여 어드레스 전극(A)의 전위는 기저전압 레벨까지 하강한다. 이후 제 4 스위치(SW4)가 턴 온 되면 어드레스 전극(A)의 전위는 기저전압 레벨로 유지된다.
상술한 바와 같은 종래 플라즈마 디스플레이 장치의 에너지 회수회로는, 전원이 공급되어, 플라즈마 디스플레이 장치가 초기 구동할 때 전압회수 커패시터(Ca)에 1/2 어드레스 전압(Va/2)에 해당하는 전하가 충전되어 있지 않다. 또한, 전 단계에서 선택되지 않은 화소의 경우에도, 전압회수 커패시터(Ca)에 1/2 어드레스 전압(Va/2)이 충전되지 않는다.
이와 같이 전압회수 커패시터(Ca)에 1/2 어드레스 전압(Va/2)이 충전되지 않은 상태에서, 제 1 스위치(SW1)가 턴 온 되면, 어드레스 전극(A)의 전위는 어드레스 전압(Va)보다 낮은 전위까지만 상승하게 된다.
이 후, 제 3 스위치(SW3)가 턴 온 되면, 어드레스 전압(Va)이 어드레스 전극(A)에 인가되는 데 어드레스 전압(Va)과 어드레스 전극(A)에 인가되어 있는 전압차가 크기 때문에, 순간 전류량이 급격히 증가한다. 따라서, 어드레스 전극(A)에 순간적으로 전압의 최대치가 높아지게 된다. 이때, 비정상적인 최대치의 전압이 에너지 회수 회로를 구성하는 스위치나 다이오드의 내압보다 크면 스위치나 다이오드가 정상적인 동작을 하지 못하는 문제점이 발생한다.
이를 해결하기 위해 플라즈마 표시 장치의 초기 구동 시 전압회수 커패시터를 보다 빠르게 충전시켜 전극에 나타나는 피킹 전압을 제거함으로써 장치를 안정적으로 구동하는 구조가 한국 공개 특허 [제 20060086768 호] 에 공보 되어 있다.
그러나, 한국 공개 특허 [제 20060086768호]에 기재된 바와 같이 저항 분배를 이용하여, 플라즈마 표시 장치의 초기 구동 시 전압회수 커패시터를 프리차징(Precharging) 시키는 방법에서는, 충전시간(Charging Time)이 길어 회로 동작이 느리다. 또한, 충전시간을 줄이기 위해 낮은 저항을 사용하더라도, 소비전력은 지속적으로 증가하게 된다. 즉, 한국 공개 특허 [제 20060086768호]에 공보 된 에너지 회수 회로에서는, 충전시간이 빨라질수록 소비전력이 증가하며, 저항의 발열량도 증가하는 문제점이 있었다.
상기 문제점을 해결하기 위한 본 발명의 목적은 에너지 회수 회로에 있어서, 저항의 발열량이 증가하는 것을 방지하고, 소비전력을 감소시킬 수 있는 플라즈마 디스플레이 장치 및 그 구동 방법을 제공하는 것이다.
상기 목적을 달성하기 위한 기술적 수단으로 본 발명의 일측면은, 에너지 회수 회로를 포함하는 플라즈마 디스플레이 장치에 있어서, 제 1 전압원 및 제 2 전압원 사이에 직렬 연결된 제 1 및 제 2 스위치, 상기 제 1 및 상기 제 2 스위치의 접속점에 연결된 제 3 스위치, 상기 제 3 스위치와 기저전압원 사이에 연결된 전압회수용커패시터, 상기 제 1 전압원과 제 3 전압원 사이에 직렬 연결되어, 전압분배 회로를 형성하는 제 1 저항과 제 2 저항, 상기 제 1 저항과 상기 제 2 저항의 접속점에 게이트 전극이 연결되고, 상기 제 1 전압원과 상기 전압회수용커패시터 사이에 연결된 제 4 스위치, 상기 제 1 전압원과 상기 제 4 스위치 사이에 연결되는 제 3 저항 및 상기 제 1 전압원과 제 3 저항 사이에 연결되는 다이오드를 포함하는 에너지 회수 회로를 제공하는 것이다.
본 발명의 다른 측면은, 에너지 회수 회로를 포함하는 플라즈마 디스플레이 장치에 있어서, 제 1 전압원 및 제 2 전압원 사이에 직렬 연결된 제 1 및 제 2 스위치, 상기 제 1 및 상기 제 2 스위치의 접속점에 연결된 제 3 스위치, 상기 제 3 스위치와 기저전압원 사이에 연결된 전압회수용커패시터, 상기 제 1 전압원과 상기 전압회수용커패시터 사이에 연결되는 제 1 저항 및 상기 전압회수용커패시터와 제 2 전압원 사이에 연결되는 제너 다이오드를 포함하며, 상기 전압회수용 커패시터는 일정한 전압이 충전된 상태로 유지되는 에너지 회수 회로를 제공하는 것이다.
본 발명의 또 다른 측면은, 에너지 회수 회로를 포함하는 플라즈마 디스플레이 장치에 있어서, 제 1 전압원 및 제 2 전압원 사이에 직렬 연결된 제 1 및 제 2 스위치, 상기 제 1 및 상기 제 2 스위치의 접속점에 연결된 제 3 스위치, 상기 제 3 스위치와 기저전압원 사이에 연결된 전압회수용커패시터, 상기 제 1 전압원과 상기 전압회수용커패시터 사이에 연결되는 제 1 저항 및 상기 전압회수용커패시터와 상기 제 2 전압원 사이에 연결된 제 2 저항을 포함하는 에너지 회수 회로를 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 장치에 의하면, 화소의 선택 여부와 상관없이 에너지 회수 전압을 사용할 수 있기 때문에, 에너지 회수 동작을 원할하게 수행할 수 있다. 또한, 어드레스 동작 시 필요한 전류를 에너지 회수용 커패시터와 프리차지부로부터 일정량 공급받기 때문에, 전원 구동부(SPMS)의 전력 소모를 감소시킬 수 있다. 또한, 종래 기술 대비 스위칭 소자가 줄어들기 때문에 제조비용을 감소할 수 있는 장점이 있다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명하면, 다음과 같다.
도 2는 본 발명의 일 실시예에 따른 에너지 회수회로도이고, 도 3은 도 2의 회로 동작을 나타내는 타이밍도이다. 또한, 도 4a는 종래 어드레스 파형을 나타낸 것이고, 도 4b는 본 발명에 따른 어드레스 파형을 나타낸 것이다.
도 2를 참조하여 설명하면, 본 발명에 따른 플라즈마 디스플레이 장치는 에너지 회수회로(40)와 제 1 커패시터(C1)를 포함한다.
제 1 커패시터(C1)는 주사 전극(Y) 또는 유지 전극(X)과, 어드레스 전압(A) 사이의 기생 커패시턴스를 나타내며, 소정의 전압을 이용하여, 상기 제 1 커패시터(C1)를 반복적으로 충/방전시키는 동작에 의해 화상이 표시된다. 즉, 제 1 커패시터(C1)는 패널 커패시터의 역할을 한다.
에너지 회수회로(40)는 주사 전극(Y) 또는 유지 전극(X)과, 어드레스 전극(A) 각각에 연결되어 제 1 커패시터(C1)에 어드레스 전압(V1)을 공급한다. 주사 전극(Y) 또는 유지 전극(X)과, 어드레스 전극(A)에 연결된 에너지 회수회로(40)는 서로 대칭적으로 설치되므로 도 2를 참조하여서는 어드레스 전극(A)에 연결된 에너지 회수회로(40)를 기준으로 설명하기로 한다.
한편, 에너지 회수회로(40)는 제 2 커패시터(C2), 제 1 스위치(SW1) 내지 제 3 스위치(SW3)를 포함한다.
제 2 커패시터(C2)는 제 1 커패시터(C1)와 기저전압원(GND2) 사이에 연결되어, 제 3 스위치(SW3)의 동작에 따라 제 1 커패시터(C1)로부터 소정의 전압을 회수하거나, 회수된 전압을 제 1 커패시터(C1)로 전달한다.
제 1 스위치(SW1)는 제 1 전압(V1)원과 제 1 커패시터(C1)사이에 연결되어, 제 1 커패시터(C1)로 제 1 전압(V1)을 선택적으로 전달한다.
제 2 스위치(SW2)는 제 1 커패시터(C1)와 제 2 전압(V2)원 사이에 연결되어, 제 1 커패시터(C1)에 제 2 전압(V2)을 선택적으로 전달한다.
제 3 스위치(SW3)는 제 1 커패시터(C1)와 제 2 커패시터(C2) 사이에 연결되어, 제 1 커패시터(C1)로 소정의 전압을 선택적으로 전달하거나, 제 1 커패시터(C1)에 저장된 소정의 전압을 제 2 커패시터(C2)에 선택적으로 전달한다.
도 3을 참조하여 상술한 에너지 회수회로의 동작을 설명하면 다음과 같다. 이때, 제 2 커패시터(C2)에는 에너지 회수 전압(Verc)이 전단계에서 미리 저장되어 있다고 가정한다.
먼저, 제 1 기간(T1)이 되면, 제 1 스위치(SW1)와 제 2 스위치(SW2)는 턴 오프(turn off)되고, 제 3 스위치(SW3)는 턴 온(turn on)된다. 이에 따라, 제 2 커패시터(C2), 제 3 스위치(SW3) 및 제 1 커패시터(C1)로 연결되는 전류패스가 형성된다. 따라서, 제 1 커패시터(C1)에는 제 2 커패시터(C2)로부터 인가된 에너지 회수 전압(Verc)이 충전된다.
이 후, 제 2 기간(T2)이 되면, 제 3 스위치(SW3)는 턴 오프 되고, 제 1 스위치(SW1)가 턴 온 된다. 이에 따라, 제 1 전압(V1)원, 제 1 스위치(SW1) 및 제 1 커패시터(C1)로 연결되는 전류패스가 형성된다. 따라서, 에너지 회수 전압(Verc)이 충전되어 있던, 제 1 커패시터(C1)에는 제 1 전압(V1)원으로부터의 제 1 전압(V1)이 충전되게 된다.
그리고, 제 3 기간(T3)이 되면, 다시 제 1 스위치(SW1)가 턴 오프 되고, 제 3 스위치(SW3)가 턴 온 된다. 이에 따라, 제 1 커패시터(C1), 제 3 스위치(SW3) 및 제 2 커패시터(C2)로 연결되는 전류패스가 형성된다. 따라서, 제 1 커패시터(C1)에 충전되어 있던 소정의 전압이 제 2 커패시터(C2)로 회수되게 된다.
이 후, 제 4 기간(T4)이 되면, 제 1 스위치(SW1)와 제 3 스위치(SW3)는 턴 오프되고, 제 2 스위치(SW2)가 턴 온 된다. 따라서, 제 1 커패시터(C1), 제 2 스위치(SW2) 및 제 2 전압(V2)원으로 연결되는 전류패스가 형성되어, 제 1 커패시터(C1)에 충전되어 있던 전압은 제 2 전압(V2)레벨까지 하강하게 된다.
도 4a 및 도 4b를 참조하여 설명하면, 상기와 같은 플라즈마 디스플레이 장치는 N번째 에너지 회수 단계에서, 제 1 커패시터(C1)에 충전되어 있던 전압의 일부를 제 2 커패시터(C2)로 회수하여 N+1번째 어드레스 전압 전에 제 1 커패시터(C1)로 인가한다. 따라서, 어드레스 전압을 최하위레벨에서 최상위레벨까지 무리하여 인가할 필요없이, 어드레스 전압의 최상위 레벨에서 에너지 회수전압(Verc)을 뺀 값의 전압만 인가하면 되므로 소비전력이 감소된다. 그러나, N번째에 선택되지 않아 어드레스 전압이 인가되지 않는 화소(미도시)는 N+1번째 어드레스 전압이 인가될 때 어드레스 전압의 최하위 레벨에서 최상위 레벨로 직접 전압을 상승시켜야 하는 문제점이 있다.
도 5는 본 발명의 다른 실시예에 따른 회로도이다.
제 1 커패시터(C1)는 주사 전극(Y) 또는 유지 전극(X)중 어느 하나와, 어드레스 전압(A) 사이의 기생 커패시턴스를 나타내며, 소정의 전압을 이용하여, 상기 제 1 커패시터(C1)를 반복적으로 충/방전시키는 동작에 의해 화상이 표시된다. 즉, 제 1 커패시터(C1)는 패널 커패시터의 역할을 한다.
에너지 회수회로(50)는 주사 전극(Y) 또는 유지 전극(X)과, 어드레스 전극(A) 각각에 연결되어 제 1 커패시터(C1)에 어드레스 전압(V1)을 공급한다. 주사 전극(Y) 또는 유지 전극(X)과, 어드레스 전극(A)에 연결된 에너지 회수회로(50)는 서로 대칭적으로 설치되므로 도 5를 참조하여서는 어드레스 전극(A)에 연결된 에너지 회수회로(50)를 기준으로 설명하기로 한다.
한편, 에너지 회수회로(50)는 제 2 커패시터(C2), 제 1 스위치(SW1) 내지 제 3 스위치(SW3)를 포함한다.
제 2 커패시터(C2)는 제 1 커패시터(C1)와 기저전압원(GND) 사이에 연결되어, 제 3 스위치(SW3)의 동작에 따라 제 1 커패시터(C1)로부터 소정의 전압을 회수하거나, 회수된 전압을 제 1 커패시터(C1)로 전달한다.
제 1 스위치(SW1)는 제 1 전압(V1)원과 제 1 커패시터(C1)사이에 연결되어, 제 1 커패시터(C1)로 제 1 전압(V1)을 선택적으로 전달한다.
제 2 스위치(SW2)는 제 1 커패시터(C1)와 제 2 전압(V2)원 사이에 연결되어, 제 1 커패시터(C1)에 제 2 전압(V2)을 선택적으로 전달한다.
제 3 스위치(SW3)는 제 1 커패시터(C1)와 제 2 커패시터(C2) 사이에 연결되어, 제 1 커패시터(C1)로 소정의 전압을 선택적으로 전달하거나, 제 1 커패시터(C1)에 저장된 소정의 전압을 제 2 커패시터(C2)에 선택적으로 전달한다.
프리차지부(100)는 제 3 스위치(SW3)와 상기 제 2 커패시터(C2) 사이에 연결되어, 제 2 커패시터(C2)에 에너지 회수전압(Verc)이 유지되도록 한다.
한편, 본 발명에 따른 에너지 회수회로에서는, 제 3 스위치(SW3)와 제 2 커패시터(C2) 사이에 위치한 노드(N)에 에너지 회수전압(Verc)이 연속적으로 인가된다. 즉, 도 2를 참조하여 설명한 본 발명의 일실시예에서는, N번째 단계에서 선택되지 못한 화소들의 경우, 어드레스 전압(V1)이 인가되지 않아 제 2 커패시터(C2)에 에너지 회수전압(Verc)을 충전할 수 없었다. 따라서, N+1번째 단계에서 상기 화소들이 선택될 경우, 제 2 커패시터(C2)에 에너지 회수전압(Verc)이 충전됨과 상관없이 제 3 스위치(SW3)가 턴 온 되어 제 1 커패시터(C1)에 아무런 전압도 인가되지 않는 문제점이 있었다.
그러나, 본 실시예에서는, 그 전단계에서의 선택 여부에 상관없이 제 2 커패시터(C2)에 연속적으로 에너지 회수전압(Verc)을 인가하는 프리차지부(100)를 구비한다. 따라서, 어드레스 전압(V1)이 제 1 커패시터(C1)에 인가되기 전, 제 2 커패시터(C2)를 미리 에너지 회수전압(Verc)레벨로 충전할 수 있어, 제 1 커패시터(C1)에 안정적으로 어드레스 전압을 인가할 수 있다.
한편, 본 실시예에 따른 에너지 회수회로의 프리차지(Pre charge)외의 동작은 도 2를 참조하여 설명한 본 발명의 일실시예와 동일하므로 그 설명을 생략하도록 한다.
도 6은 본 발명에 따른 프리차지부의 일실시예를 나타낸 회로도이다.
도 6에 도시된 제 1 커패시터(C1), 제 2 커패시터(C2) 및 제 3 스위치(SW3)는 상기 도 5의 회로와 동일한 구조이다.
본 실시예에 따른 프리차지부(100)는 제 1 저항(R1) 내지 제 3 저항(R3), 제 4 스위치(SW4) 및 다이오드(D)를 포함한다.
제 1 저항(R1) 및 제 2 저항(R2)은 제 1 전압(V1)원과 제 3 전압(V3)원 사이에 직렬 연결되어, 제 4 스위치(SW4)가 턴 온 되도록 게이트 전압(Vg)을 인가한다.
제 4 스위치(SW4)는 제 1 저항(R1)과 제 2 저항(R2)의 접속점에 연결되고, 제 1 전압(V1)원과 제 2 커패시터(C2)사이에 연결되어 제 1 전압(V1)원과, 제 3 저항(R3), 제 2 커패시터(C2)로 연결되는 전류패스를 형성한다. 그리고, 제 4 스위치(SW4)는 제 1 저항(R1)과 제 2 저항(R2)의 전압분배에 의한 게이트 전압(Vg)을 인가받는다. 이때, 제 4 스위치(SW4)에 인가되는 게이트 전압(Vg)은 하기 [수학식 1]을 통해 알 수 있듯이, 제 1 저항(R1)과 제 2 저항(R2)의 길이 비를 이용해 조절할 수 있다.
Vg = V1*R2/(R1+R2)
Verc = Vg - Vth (Vth : SW4의 threshold voltage)
if Vth = 0 이라고 가정한다면 Verc = Vg
Verc = V1*R2/(R1+R2)
상기 수학식 1에서, Verc는 에너지 회수 전압으로, 게이트 전압(Vg)에 의해 턴 온되는 제 4 스위치(SW4)를 통해 노드(N)로 전달되는 전압이다. 또한, Vg는 제 4 스위치(SW4)의 게이트에 인가되는 전압이며, R1, R2는 전압분배를 위해 구비된 제 1 저항과 제 2 저항을 나타낸다.
[수학식 1]에 따르면, 에너지 회수 전압(Verc)은 제 1 저항(R1)값과 제 2 저항(R2) 값을 조절함으로써 전압 레벨을 가변할 수 있다. 즉, 에너지 회수 전압(Verc)이 게이트 전압(Vg) 보다 작을경우, 제 4 스위치(SW4)가 턴 온된다. 이에 따라, 제 1 전압(V1)원으로부터 에너지 회수 전압(Verc)이 게이트 전압(Vg)이 될때까지 충전한다. 따라서, 에너지 회수 전압(Verc)은 언제나 게이트 전압(Vg)레벨로 유지될 수 있다.
그리고, 에너지 회수 전압(Verc)이 게이트 전압(Vg)보다 클 경우에는, 제 4 스위치(SW4)를 턴 오프 시켜, 에너지 회수 전압(Verc)을 유지 시킨다.
또한, 본 실시예에서는, 전압회수 커패시터(C2)가 설정된 값 이상으로 충전(charging) 되면, 제 4 스위치가 턴 오프(turn off) 되므로, 순시적으로 소모되는 전력이 발생하지 않는다.
제 3 저항(R3)은 다이오드(D)와 제 4 스위치(SW4) 사이에 연결되어, 전압회수 커패시터(C2)에 일정 전압이 충전되는 시간을 조절한다. 즉, 제 3 저항(R3)값을 변경하여 전압회수 커패시터(C2)에 전압이 충전되는 시간을 변경할 수 있다. 이때, 전압회수 커패시터(C2)에 충전될 전압에 대응하는 전류는 제 3 저항(R3)을 통해 순간적으로 흐르므로, 제 3 저항(R3)값이 작더라도 제 3 저항(R3)의 발열량 및 소비전력은 증가하지 않는다.
다이오드(D)는 에너지 회수 전압(Verc)이 제 1 전압(V1)원에 의해 충전될 때, 역전류가 발생하는 것을 방지한다.
도 7은 본 발명에 따른 프리차지부의 다른 실시예를 나타낸 회로도이다.
도 7을 참조하여 설명하면, 본 발명에 따른 에너지 회수회로는 프리차지부(100)를 포함한다. 도 7에 도시된 제 1 커패시터(C1), 제 2 커패시터(C2) 및 제 3 스위치(SW3)는 상기 도 5의 회로와 동일한 구조이다.
본 실시예에 따른 프리차지부(100)는 제너다이오드(ZD) 및 제 1 저항(R1)을 포함한다.
제너다이오드(ZD)는 일정한 정전압을 유지하고, 일정한 전압 이상 일때는 역방향으로 급격한 전류를 흘린다. 따라서, 에너지 회수전압(Verc)을 일정한 값으로 유지 시킬 수 있다. 일례로, 요구되는 에너지 회수전압(Verc)이 5V라면, 제너 다이오드(ZD)는 5V용을 사용한다. 그리고, 제너 다이오드(ZD)에 걸리는 전압이 6V라면, 5V까지는 유지하고 나머지 1V는 도통시킨다.
제 1 저항(R1)은 에너지 회수전압(Verc)이 요구되는 값보다 작을 때, 제 1 전압(V1)원으로부터 에너지 회수전압(Verc)을 충전시키기 위한 부하이다. 즉, 상대적으로 큰 레벨의 제 1 전압(V1)이 에너지 회수 전압(Verc)의 충전원으로써 무리하게 인가되지 않도록 조절하는 부하 역할을 한다.
도 8 및 도 9는 본 발명에 따른 프리차지부의 또 다른 실시예를 나타낸 회로도이다.
도 8 및 도 9를 참조하여 설명하면, 본 발명에 따른 에너지 회수회로는 프리차지부(100)를 포함한다. 도 8 및 도 9에 도시된 제 1 커패시터(C1), 제 2 커패시터(C2) 및 제 3 스위치(SW3)는 상기 도 5의 회로와 동일한 구조이다.
본 실시예에 따른 프리차지부(100)는 제 1 저항(R1) 및 제 2 저항(R2)을 포함한다.
제 1 저항(R1)과 제 2 저항(R2)은 제 1 전압(V1)원과 제 2 전압(V2)원 사이에 직렬연결되어 전압분배의 역할을 한다.
예를 들어, 에너지 회수 전압(Verc)으로서 요구되는 전압 레벨이 0.5V1이라면, 제 1 저항(R1)과 제 2 저항(R2)의 저항값이 같도록 설치하여, 에너지 회수 전압(Verc)이 0.5V1이 되도록 조절할 수 있다.
한편, 본 실시예에서는, 도 9와 같이 제 1 전압(V1)원과 제 1 저항(R1)사이에 다이오드(D1)를 더 구비하여 제 1 전압(V1)원에 역전류가 흐르는 것을 차단할 수 있다.
도 1은 종래 플라즈마 디스플레이장치의 에너지 회수회로도이다.
도 2는 본 발명의 일 실시예에 따른 회로도이다.
도 3은 도2의 회로도의 동작을 설명하기 위한 타이밍도이다.
도 4a는 종래 에너지 회수 회로의 어드레스 출력파형이고, 도 4b는 본 발명에 따른 에너지 회수 회로의 어드레스 출력파형이다.
도 5는 본 발명의 다른 실시예에 따른 회로도이다.
도 6은 본 발명에 따른 프리차지부의 일 실시예를 나타낸 회로도이다.
도 7은 본 발명에 따른 프리차지부의 다른 실시예를 나타낸 회로도이다.
도 8은 본 발명에 따른 프리차지부의 또 다른 실시예를 나타낸 회로도이다.
도 9는 본 발명에 따른 프리차지부의 또 다른 실시예를 나타낸 회로도이다.
*** 도면의 주요부호에 대한 설명 ***
100: 프리차지부 D,D': 다이오드
R1~R3: 저항 SW1~SW4: 스위치

Claims (4)

  1. 에너지 회수 회로를 포함하는 플라즈마 디스플레이 장치에 있어서,
    상기 에너지 회수회로는,
    제 1 전압원 및 제 2 전압원 사이에 직렬 연결된 제 1 및 제 2 스위치;
    상기 제 1 및 상기 제 2 스위치의 접속점에 연결된 제 3 스위치;
    상기 제 3 스위치와 기저전압원 사이에 연결된 전압회수용커패시터;
    상기 제 1 전압원과 제 3 전압원 사이에 직렬 연결되어, 전압분배 회로를 형성하는 제 1 저항과 제 2 저항;
    상기 제 1 저항과 상기 제 2 저항의 접속점에 게이트 전극이 연결되고, 상기 제 1 전압원과 상기 전압회수용커패시터 사이에 연결된 제 4 스위치;
    상기 제 1 전압원과 상기 제 4 스위치 사이에 연결되는 제 3 저항; 및
    상기 제 1 전압원과 제 3 저항 사이에 연결되는 다이오드를 포함하는 플라즈마 디스플레이 장치.
  2. 삭제
  3. 삭제
  4. 삭제
KR1020070117505A 2007-11-16 2007-11-16 플라즈마 디스플레이 장치 KR100907390B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070117505A KR100907390B1 (ko) 2007-11-16 2007-11-16 플라즈마 디스플레이 장치
US12/270,490 US8362976B2 (en) 2007-11-16 2008-11-13 Plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070117505A KR100907390B1 (ko) 2007-11-16 2007-11-16 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20090050854A KR20090050854A (ko) 2009-05-20
KR100907390B1 true KR100907390B1 (ko) 2009-07-10

Family

ID=40641443

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070117505A KR100907390B1 (ko) 2007-11-16 2007-11-16 플라즈마 디스플레이 장치

Country Status (2)

Country Link
US (1) US8362976B2 (ko)
KR (1) KR100907390B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101918212B1 (ko) * 2018-03-07 2019-01-29 주식회사 이노액시스 전류 재사용 회로

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097045A (ko) * 2000-04-19 2001-11-08 구자홍 플라즈마 디스플레이 패널의 전력 회수장치 및 방법
KR20050052196A (ko) * 2003-11-29 2005-06-02 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치
KR20060032632A (ko) * 2003-07-11 2006-04-17 마츠시타 덴끼 산교 가부시키가이샤 표시 장치 및 그 구동 방법
KR20060119613A (ko) * 2005-05-21 2006-11-24 엘지전자 주식회사 플라즈마 디스플레이 패널 구동장치 및 그 구동방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3369535B2 (ja) * 1999-11-09 2003-01-20 松下電器産業株式会社 プラズマディスプレイ装置
US6963174B2 (en) * 2001-08-06 2005-11-08 Samsung Sdi Co., Ltd. Apparatus and method for driving a plasma display panel
KR20060086768A (ko) 2005-01-27 2006-08-01 엘지전자 주식회사 플라즈마 표시 패널의 에너지 회수 회로 및 이를 채택한플라즈마 표시 패널
KR20060090052A (ko) 2005-02-07 2006-08-10 엘지전자 주식회사 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동장치
US7355569B2 (en) * 2005-05-26 2008-04-08 Chunghwa Picture Tubes, Ltd. Driving circuit of a plasma display panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097045A (ko) * 2000-04-19 2001-11-08 구자홍 플라즈마 디스플레이 패널의 전력 회수장치 및 방법
KR20060032632A (ko) * 2003-07-11 2006-04-17 마츠시타 덴끼 산교 가부시키가이샤 표시 장치 및 그 구동 방법
KR20050052196A (ko) * 2003-11-29 2005-06-02 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치
KR20060119613A (ko) * 2005-05-21 2006-11-24 엘지전자 주식회사 플라즈마 디스플레이 패널 구동장치 및 그 구동방법

Also Published As

Publication number Publication date
KR20090050854A (ko) 2009-05-20
US8362976B2 (en) 2013-01-29
US20090128538A1 (en) 2009-05-21

Similar Documents

Publication Publication Date Title
US7839358B2 (en) Apparatus and method for driving a plasma display panel
US7852291B2 (en) Method of driving plasma display panel and apparatus thereof
US6657604B2 (en) Energy recovery circuit for plasma display panel
US6924779B2 (en) PDP driving device and method
KR20020089425A (ko) 승압기능을 가지는 에너지 회수회로와 이를 이용한 에너지효율화 방법
EP1796068B1 (en) Plasma display apparatus
US7307601B2 (en) Driving method and device of plasma display panel and plasma display device
US7719490B2 (en) Plasma display apparatus
KR100502905B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100907390B1 (ko) 플라즈마 디스플레이 장치
US7598932B2 (en) Plasma display apparatus and driving method thereof
US7259759B2 (en) Display panel drive device
KR100831018B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100837159B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100658332B1 (ko) 플라즈마 표시 패널의 구동장치 및 그 구동방법
EP1763009B1 (en) Plasma display apparatus and driving method of the same
KR100612290B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100645790B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100625543B1 (ko) 낮은 리셋전압으로 구동되는 플라즈마 디스플레이 패널의구동 장치
KR100627399B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
US20060192731A1 (en) Plasma display device
JPWO2007088804A1 (ja) プラズマディスプレイ駆動装置並びにプラズマディスプレイ
EP2113902A2 (en) Plasma display device and driving method thereof
KR20010002189A (ko) 멀티스텝형 에너지 회수회로
JP2007286612A (ja) プラズマディスプレイパネル駆動装置およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20071116

PA0201 Request for examination
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20090312

Patent event code: PE09021S01D

PG1501 Laying open of application
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20090609

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20090703

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20090703

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment

Payment date: 20120625

Year of fee payment: 4

PR1001 Payment of annual fee

Payment date: 20120625

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20130621

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20130621

Start annual number: 5

End annual number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20150609