Nothing Special   »   [go: up one dir, main page]

KR100743056B1 - Driving apparatus of plasma display panel comprising multiple stage data driving module - Google Patents

Driving apparatus of plasma display panel comprising multiple stage data driving module Download PDF

Info

Publication number
KR100743056B1
KR100743056B1 KR1020050116481A KR20050116481A KR100743056B1 KR 100743056 B1 KR100743056 B1 KR 100743056B1 KR 1020050116481 A KR1020050116481 A KR 1020050116481A KR 20050116481 A KR20050116481 A KR 20050116481A KR 100743056 B1 KR100743056 B1 KR 100743056B1
Authority
KR
South Korea
Prior art keywords
input terminal
data
voltage
driving
output terminal
Prior art date
Application number
KR1020050116481A
Other languages
Korean (ko)
Other versions
KR20070058159A (en
Inventor
이도형
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050116481A priority Critical patent/KR100743056B1/en
Publication of KR20070058159A publication Critical patent/KR20070058159A/en
Application granted granted Critical
Publication of KR100743056B1 publication Critical patent/KR100743056B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09432Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors with coupled sources or source coupled logic
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Plasma & Fusion (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 구동 IC에 인가되는 전압을 분산하여, 데이터 구동 IC에 요구되는 내압을 감소시키고, 구동 IC의 단가를 낮춤으로써 플라즈마 디스플레이의 가격 경쟁력을 확보할 수 있도록 하고, 데이터 구동 IC의 발열을 해소하여 신뢰성을 향상시키고 소비전력을 감소시키기 위한 것이다.The present invention distributes the voltage applied to the data driver IC, thereby reducing the breakdown voltage required for the data driver IC, lowering the cost of the driver IC, thereby securing the price competitiveness of the plasma display, and reducing the heat generation of the data driver IC. This is to improve reliability and reduce power consumption.

본 발명의 플라즈마 디스플레이 패널의 구동 장치는, 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 갖는 두 개 이상의 데이터 구동 IC를 포함하며, 상기 두 개 이상의 데이터 구동 IC는, 전단 데이터 구동 IC의 출력단이 후단 데이터 구동 IC의 하측 전원 입력단에 연결되어, 상기 신호 입력단으로 데이터 전극 구동 신호가 입력되면, 상기 전단 데이터 구동 IC의 상측 전압 입력단으로 인가되는 전압과 상기 후단 데이터 구동 IC의 상측 전압 입력단으로 입력되는 전압이 합해진 전압이 상기 후단 데이터 구동 IC의 출력단으로 출력되는 것을 특징으로 한다.The driving apparatus of the plasma display panel of the present invention includes two or more data driving ICs having an output terminal, a signal input terminal, an upper voltage input terminal, and a lower voltage input terminal, wherein the two or more data driving ICs include an output terminal of the front end data driving IC. When the data electrode driving signal is input to the signal input terminal, the voltage applied to the upper voltage input terminal of the front data driver IC and the upper voltage input terminal of the rear data driver IC are connected to the lower power input terminal of the rear data driver IC. The voltage summed up is output to the output terminal of the rear data driver IC.

플라즈마 디스플레이 패널, 데이터 구동 회로, 데이터 구동 IC Plasma Display Panels, Data Drive Circuits, Data Drive ICs

Description

다단 데이터 구동 모듈을 구비한 플라즈마 디스플레이 패널의 구동장치 및 구동방법{DRIVING APPARATUS OF PLASMA DISPLAY PANEL COMPRISING MULTIPLE STAGE DATA DRIVING MODULE}Driving apparatus and driving method of plasma display panel with multi-stage data driving module {DRIVING APPARATUS OF PLASMA DISPLAY PANEL COMPRISING MULTIPLE STAGE DATA DRIVING MODULE}

도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다.1 is an exploded perspective view showing the structure of a conventional three-electrode AC surface discharge type plasma display panel.

도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도이다.FIG. 2 is a plan view showing an arrangement of electrode lines and discharge cells of the PDP shown in FIG. 1.

도 3은 1 TV 필드를 구성하는 1 서브 필드 동안의 구동 방법을 설명하기 위한 파형도이다.FIG. 3 is a waveform diagram illustrating a driving method during one subfield constituting one TV field.

도 4는 종래 기술의 데이터 구동 회로부(24)에 구비되는 데이터 구동 IC(30)의 구성을 나타내는 개략도이다.4 is a schematic diagram showing the configuration of the data driver IC 30 provided in the data driver circuit section 24 of the prior art.

도 5는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 구동 장치의 구성 중, 데이터 구동 회로부(124)의 구성을 개략적으로 나타내는 도면이다.FIG. 5 is a diagram schematically showing the configuration of the data driving circuit unit 124 in the configuration of the plasma display driving apparatus according to the first embodiment of the present invention.

도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 구동 장치의 구성 중, 데이터 구동 회로부(224)의 구성을 개략적으로 나타내는 도면이다.FIG. 6 is a diagram schematically showing the configuration of the data driving circuit unit 224 in the configuration of the plasma display driving apparatus according to the second embodiment of the present invention.

본 발명은 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것으로, 특히, 데이터 구동 장치의 신뢰성 및 소비 전력 문제를 개선하고자 하는 것이다.The present invention relates to a driving apparatus and a driving method of a plasma display panel, and in particular, to improve the reliability and power consumption problems of the data driving apparatus.

플라즈마 디스플레이 패널(Plasma Display Panel; 이하, 'PDP'라고도 함)은 가스 방전에 의해 발생되는 자외선이 형광체를 여기시킬 때 가시광선이 발생되는 현상을 이용한 표시장치이다.A plasma display panel (hereinafter, also referred to as a 'PDP') is a display device using a phenomenon in which visible light is generated when ultraviolet rays generated by gas discharge excite phosphors.

도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 구조를 나타내는 분해 사시도이다. 도 1을 참조하면, 각 방전셀은 상부기판(1)상에 형성되어진 스캔/서스테인 전극(2Y) 및 공통 서스테인 전극(2Z), 하부기판(9)상에 형성되어진 어드레스 전극(2A)을 구비한다. 스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)은 통상 인듐-틴-옥사이드(Indium-Tin-Oxide: 이하 'ITO'라고 함) 등의 투명 도전막으로 이루어지며, 이들의 높은 저항 특성으로 인한 전압강하를 줄이기 위하여 이들 위에는 통상 크롬(Cr) 등의 금속으로 이루어진 버스전극(3)이 각각 형성된다.1 is an exploded perspective view showing the structure of a conventional three-electrode AC surface discharge type plasma display panel. Referring to FIG. 1, each discharge cell has a scan / sustain electrode 2Y formed on the upper substrate 1, a common sustain electrode 2Z, and an address electrode 2A formed on the lower substrate 9. do. The scan / sustain electrode 2Y and the common sustain electrode 2Z are usually made of a transparent conductive film such as indium-tin-oxide (hereinafter referred to as “ITO”). In order to reduce the voltage drop caused by these, bus electrodes 3 made of a metal such as chromium (Cr) are usually formed on each of them.

스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z)이 나란히 형성된 상부기판(1)에는 상부 유전체층(4)과 보호막(5)이 적층된다. 보호막(5)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(4)의 손상을 방지함과 동시에 2차 전자의 방출효율을 높이기 위하여 통상 산화 마그네슘(MgO) 등의 재료로 이루어진다.The upper dielectric layer 4 and the protective film 5 are stacked on the upper substrate 1 on which the scan / sustain electrode 2Y and the common sustain electrode 2Z are formed side by side. The protective film 5 is usually made of a material such as magnesium oxide (MgO) in order to prevent damage to the upper dielectric layer 4 due to sputtering generated during plasma discharge and to improve emission efficiency of secondary electrons.

어드레스 전극(2A)이 형성된 하부기판(9) 상에는 하부 유전체층(8) 및 격벽 (6)이 형성되며, 하부 유전체층(8)과 격벽(6) 표면에는 형광체(7)가 도포되고 이들은 플라즈마 방전 시 발생된 자외선에 의하여 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다. 상부 기판(1) 및 하부 기판(9)과 격벽(6)에 의해 마련된 방전 공간에는 가스 방전을 위한 Ne+Xe 및 페닝 가스 등이 봉입된다.The lower dielectric layer 8 and the partition wall 6 are formed on the lower substrate 9 on which the address electrode 2A is formed, and phosphors 7 are coated on the lower dielectric layer 8 and the partition wall 6 and they are applied during plasma discharge. It is excited by the generated ultraviolet rays to generate visible light of any one of red (R), green (G), and blue (B). In the discharge space provided by the upper substrate 1, the lower substrate 9, and the partition wall 6, Ne + Xe, a penning gas, and the like for gas discharge are sealed.

상술한 구조의 방전셀은 어드레스 전극(2A)과 스캔/서스테인 전극(2Y) 간의 대향 방전에 의해 선택된 후 스캔/서스테인 전극(2Y)과 공통 서스테인 전극(2Z) 간의 면방전에 의해 방전을 유지하게 된다. 이러한 방전셀에서는 서스테인 방전시 발생되는 자외선에 의해 형광체(7)가 발광함으로써 가시광이 셀 외부로 방출하게 된다. 이 결과, 방전셀들은 방전이 유지되는 기간을 조정하여 계조를 구현하게 되고, 그 방전셀들이 매트릭스 형태로 배열된 PDP는 화상을 표시하게 된다.The discharge cell of the above-described structure is selected by the counter discharge between the address electrode 2A and the scan / sustain electrode 2Y, and then maintains the discharge by the surface discharge between the scan / sustain electrode 2Y and the common sustain electrode 2Z. . In such a discharge cell, the fluorescent material 7 emits light by ultraviolet rays generated at the time of sustain discharge, so that visible light is emitted outside the cell. As a result, the discharge cells adjust the period during which the discharge is maintained to implement gray scale, and the PDP in which the discharge cells are arranged in a matrix form displays an image.

도 2는 도 1에 도시된 PDP의 전체적인 전극라인 및 방전셀의 배치구조를 도시한 평면도이다. 도 2를 참조하면, 종래의 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀(20)이 스캔 전극 라인들(Y1 내지 Ym), 유지 전극 라인들(Z1 내지 Zm) 및 어드레스 전극 라인들(X1 내지 Xn)에 연결되도록 매트릭스 형태로 배치된 PDP 패널(21)과, 스캔 전극 라인들(Y1 내지 Ym)을 구동하기 위한 스캔 구동 회로부(22)와, 유지 전극 라인들(Z1 내지 Zm)을 구동하기 위한 유지 구동 회로부(23)와, 어드레스 전극 라인들(X1 내지 Xn)을 구동하기 위한 데이터 구동 회로부(24)와, 외부로부터의 표시 데이터(D), 수평 동기 신호(H), 수직 동기 신호(V), 클록신호 등을 기초로 하여 각 구동 회로에 제어신호를 공급하는 제어 회로부(25)를 포함한다.FIG. 2 is a plan view showing an arrangement of electrode lines and discharge cells of the PDP shown in FIG. 1. Referring to FIG. 2, in the driving apparatus of the conventional three-electrode AC surface discharge type PDP, m × n discharge cells 20 are formed of scan electrode lines Y1 to Ym, sustain electrode lines Z1 to Zm, and address electrodes. The PDP panel 21 arranged in a matrix form to be connected to the lines X1 to Xn, the scan driving circuit unit 22 for driving the scan electrode lines Y1 to Ym, and the sustain electrode lines Z1 to The sustain driving circuit section 23 for driving Zm, the data driving circuit section 24 for driving the address electrode lines X1 to Xn, display data D from the outside, and a horizontal synchronizing signal H; And a control circuit section 25 for supplying a control signal to each driving circuit based on the vertical synchronizing signal V, a clock signal, and the like.

도 3은 1 TV 필드를 구성하는 1 서브 필드 동안의 구동 방법을 설명하기 위한 파형도이다. 통상 1 서브 필드는, 패널 상 방전셀들의 벽전하(wall charge) 상태를 동일하게 하기 위한 초기화 기간(R)과, 각각의 방전셀에서 스캔 전극(Y)과 어드레스 전극(X) 사이에 선택적으로 방전을 일으켜 영상 데이터를 기입하기 위한 어드레스 기간(W) 및 기입된 영상 데이터에 따라 선택적인 유지방전이 발생되도록 하여 화상을 구현하는 방전 유지 기간(S)으로 이루어질 수 있다.FIG. 3 is a waveform diagram illustrating a driving method during one subfield constituting one TV field. In general, one subfield includes an initialization period R for making the wall charge states of the discharge cells on the panel the same, and selectively between the scan electrode Y and the address electrode X in each discharge cell. An address period W for generating the discharge to write image data and a discharge sustain period S for generating a sustain discharge according to the written image data can be generated.

도 4는 종래 기술의 데이터 구동 회로부(24)에 구비되는 데이터 구동 IC(30)의 구성을 나타내는 개략도이다. 도시된 종래 기술의 데이터 구동 회로부(24)는 적어도 데이터 구동 신호 입력단(S), 상측 전압 입력단(U), 하측 전압 입력단(D) 및 출력단(O)을 구비하는 데이터 구동 집적 회로(IC)(30)를 포함한다. 데이터 구동 IC(30)의 출력단(O)은 PDP 패널의 각 어드레스 전극에 접속되며 어드레스 전극과 스캔 전극 사이에는 용량 부하(CAY)가 존재한다.4 is a schematic diagram showing the configuration of the data driver IC 30 provided in the data driver circuit section 24 of the prior art. The illustrated prior art data driving circuit section 24 includes a data driving integrated circuit IC having at least a data driving signal input terminal S, an upper voltage input terminal U, a lower voltage input terminal D, and an output terminal O ( 30). The output terminal O of the data driving IC 30 is connected to each address electrode of the PDP panel, and there is a capacitive load C AY between the address electrode and the scan electrode.

데이터 구동 신호(38)는 입력 영상 신호(R, G, B)에 대한 역감마 보정 및 오차 확산 과정 등 처리를 수행하여 생성되는 해당 서브필드에 대한 해당 방전 셀의 데이터이다. 데이터 구동 IC(30)는 신호 입력단(S)으로 인가되는 데이터 구동 신호(38)에 따라 출력단(O)을 통하여 해당 어드레스 전극에 어드레스 전압(Va)을 공급하여, 스캔 전극의 순차적 선택에 의해 결정되는 해당 방전 셀에 데이터를 기입한다. 또한, 해당 방전 셀에 기입할 데이터가 로우(low)인 경우에는 기저 전압(GND)을 출력한다. 데이터 구동 신호(38)에 따라, 데이터 구동 IC(30) 내부의 제1 스위치(32) 및 제2 스위치(34)의 스위칭이 이루어져 상측 전압 입력단(U) 및 하측 전압 입력단(D)의 전압이 선택적으로 출력단(O)에 전달된다.The data driving signal 38 is data of a corresponding discharge cell for a corresponding subfield generated by performing a process such as inverse gamma correction and an error diffusion process on the input image signals R, G, and B. The data driving IC 30 supplies the address voltage Va to the corresponding address electrode through the output terminal O according to the data driving signal 38 applied to the signal input terminal S, and is determined by sequential selection of the scan electrodes. Data is written into the corresponding discharge cell. In addition, when the data to be written in the discharge cell is low, the ground voltage GND is output. According to the data driving signal 38, the switching of the first switch 32 and the second switch 34 in the data driving IC 30 is performed so that the voltages of the upper voltage input terminal U and the lower voltage input terminal D are reduced. It is optionally delivered to the output stage (O).

일반적으로 어드레스 전압(Va)은 다소 높은 전압이기 때문에(예를 들어, 약 50~70V 정도), 이러한 전압이 그대로 데이터 구동 IC에 인가되기 때문에, 데이터 IC는 충분한 내압을 갖는 소자로 이루어져야 하며, 데이터 구동 IC의 신뢰성 등 문제가 발생하고 있다. 또한, 고 내압 소자를 이용한 데이터 구동 IC는 PDP의 가격 경쟁력을 약화시키는 한 요인이 되고 있다.In general, since the address voltage Va is a rather high voltage (for example, about 50 to 70 V), since the voltage is applied to the data driver IC as it is, the data IC should be made of a device having a sufficient breakdown voltage. Problems such as the reliability of the driving IC are occurring. In addition, a data driving IC using a high breakdown voltage device has become a factor in weakening the price competitiveness of the PDP.

본 발명은 데이터 구동 IC에 인가되는 전압을 분산시켜, 데이터 구동 IC에 요구되는 내압을 감소시켜 구동 IC의 단가를 낮춤으로써 플라즈마 디스플레이의 가격 경쟁력을 확보할 수 있도록 하는 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하기 위한 것이다.The present invention distributes the voltage applied to the data driver IC, and reduces the breakdown voltage required for the data driver IC to lower the unit cost of the driver IC to drive the plasma display panel driving device and drive to ensure the price competitiveness It is to provide a method.

또한, 본 발명은 데이터 구동 IC의 발열을 해소하여 신뢰성을 향상시키고 소비전력을 감소시키기 위한 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하기 위한 것이다.In addition, the present invention is to provide a driving apparatus and a driving method of the plasma display panel to solve the heat generation of the data driving IC to improve the reliability and reduce the power consumption.

상술한 목적을 달성하기 위하여 본 발명의 제 1 측면에 의한 플라즈마 디스플레이 구동 장치는, 데이터 전압 구동 신호의 상승에 따라 제1 입력단의 공급 전압을 출력단으로 제공하고, 상기 데이터 전압 구동 신호의 하강에 따라 제2 입력단의 공급 전압을 제1 출력단으로 제공하는 제1 데이터 구동모듈; 및 상기 데이터 전 압 구동 신호의 상승에 따라 제3 입력단의 공급 전압을 출력단으로 제공하고, 상기 데이터 전압 신호의 하강에 따라 제4 입력단의 공급 전압을 제2 출력단으로 제공하는 제2 데이터 구동모듈을 포함하며, 상기 제1 출력단은 상기 제4 입력단에 연결되고, 상기 제1 입력단과 제2 입력단의 사이에는 제1 전압이 인가되고, 상기 제3 입력단과 제4 입력단의 사이에는 제2 전압이 인가되는 것을 특징으로 한다.In order to achieve the above object, the plasma display driving apparatus according to the first aspect of the present invention provides a supply voltage of a first input terminal to an output terminal in response to a rise of a data voltage driving signal, and according to a drop of the data voltage driving signal. A first data driving module configured to provide a supply voltage of a second input terminal to the first output terminal; And a second data driving module configured to provide a supply voltage of a third input terminal to an output terminal according to the rising of the data voltage driving signal, and provide a supply voltage of a fourth input terminal to the second output terminal according to the falling of the data voltage signal. The first output terminal is connected to the fourth input terminal, a first voltage is applied between the first input terminal and the second input terminal, and a second voltage is applied between the third input terminal and the fourth input terminal. It is characterized by.

또한, 본 발명의 제2 특징에 따른 플라즈마 디스플레이 패널의 데이터 전극 구동 장치는, 상기 데이터 전극에 연결되는 제2 출력단, 제2 신호 입력단, 제2 상측 전압 입력단 및 제2 하측 전압 입력단을 갖는 제2 데이터 구동 IC; 및 상기 제2 데이터 구동 IC의 제2 하측 전압 입력단에 연결되는 제1 출력단, 제1 신호 입력단, 제1 상측 전압 입력단 및 제1 하측 전압 입력단을 갖는 제1 데이터 구동 IC를 포함하고, 상기 제1 및 제2 신호 입력단에 데이터 전극 구동 신호가 입력되면, 상기 제1 상측 전압 입력단 및 제2 상측 전압 입력단에 인가된 전압이 중첩되어 상기 제2 출력단으로 출력되는 것을 특징으로 한다.In addition, the data electrode driving apparatus of the plasma display panel according to the second aspect of the present invention, a second output terminal, a second signal input terminal, a second upper voltage input terminal and a second lower voltage input terminal connected to the data electrode; Data drive ICs; And a first data driver IC having a first output terminal connected to a second lower voltage input terminal of the second data driver IC, a first signal input terminal, a first upper voltage input terminal, and a first lower voltage input terminal. And when a data electrode driving signal is input to the second signal input terminal, voltages applied to the first upper voltage input terminal and the second upper voltage input terminal overlap each other, and are output to the second output terminal.

또한, 본 발명의 제3 특징에 따른 플라즈마 디스플레이 패널의 구동 장치는, 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 갖는 두 개 이상의 데이터 구동 IC를 포함하며, 상기 두 개 이상의 데이터 구동 IC는, 전단 데이터 구동 IC의 출력단이 후단 데이터 구동 IC의 하측 전압 입력단에 연결되어, 상기 신호 입력단으로 데이터 전극 구동 신호가 입력되면, 상기 전단 데이터 구동 IC의 상측 전압 입력단으로 인가되는 전압과 상기 후단 데이터 구동 IC의 상측 전압 입력단으로 입력되는 전압이 합해진 전압이 상기 후단 데이터 구동 IC의 출력단으로 출력되 는 것을 특징으로 한다.In addition, the driving apparatus of the plasma display panel according to the third aspect of the present invention includes two or more data driving ICs having an output terminal, a signal input terminal, an upper voltage input terminal, and a lower voltage input terminal. When the output terminal of the front data driver IC is connected to the lower voltage input terminal of the rear data driver IC and the data electrode driving signal is input to the signal input terminal, the voltage applied to the upper voltage input terminal of the front data driver IC and the rear data driver The sum of the voltages input to the upper voltage input terminal of the IC is output to the output terminal of the rear data driver IC.

또한, 본 발명의 제4 특징에 따른 플라즈마 디스플레이의 구동 방법은, 각각 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 가지며, 전단 데이터 구동 IC의 출력단이 후단 데이터 구동 IC의 하측 전압 입력단에 연결된 두 개 이상의 데이터 구동 IC를 포함하는 플라즈마 디스플레이 패널의 구동 방법이며, 상기 두 개 이상의 데이터 구동 IC의 상기 신호 입력단에 제1 데이터 구동 신호를 인가하는 단계; 및 상기 전단 데이터 구동 IC의 상측 전압 입력단으로 인가되는 전압과 상기 후단 데이터 구동 IC의 상측 전압 입력단으로 입력되는 전압을 합한 전압을 상기 후단 데이터 구동 IC의 출력단으로 제공하는 단계를 포함한다.In addition, the driving method of the plasma display according to the fourth aspect of the present invention includes an output terminal, a signal input terminal, an upper voltage input terminal, and a lower voltage input terminal, respectively, and an output terminal of the front data driver IC is connected to the lower voltage input terminal of the rear data driver IC. A method of driving a plasma display panel including two or more data driving ICs, the method comprising: applying a first data driving signal to the signal input terminal of the two or more data driving ICs; And providing a voltage obtained by adding the voltage applied to the upper voltage input terminal of the front data driver IC and the voltage input to the upper voltage input terminal of the rear data driver IC to the output terminal of the rear data driver IC.

이하, 본 발명의 바람직한 실시예들을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 5는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 구동 장치의 구성 중, 데이터 구동 회로부(124)의 구성을 개략적으로 나타내는 도면이다.FIG. 5 is a diagram schematically showing the configuration of the data driving circuit unit 124 in the configuration of the plasma display driving apparatus according to the first embodiment of the present invention.

도시된 데이터 구동 회로부(124)는 제1 데이터 구동 IC(40)와 제2 데이터 구동 IC(50)의 2단 구성으로 되어 있다. 제1 데이터 구동 IC(40)는 제1 신호 입력단(S1), 제1 상측 전압 입력단(U1), 제1 하측 전압 입력단(D1) 및 제1 출력단(O1)을 구비하며, 제1 신호 입력단(S1)에 입력되는 데이터 구동 신호(38)에 의하여, 내부에 구비된 제1 스위칭 소자(42) 및 제2 스위칭 소자(44)가 제어된다.The illustrated data driver circuit portion 124 has a two-stage configuration of the first data driver IC 40 and the second data driver IC 50. The first data driving IC 40 includes a first signal input terminal S1, a first upper voltage input terminal U1, a first lower voltage input terminal D1, and a first output terminal O1. By the data drive signal 38 inputted to S1, the 1st switching element 42 and the 2nd switching element 44 which were provided inside are controlled.

제1 데이터 구동 IC(40)는 입력 데이터가 제1 데이터 구동 신호(예를 들어, high)일 경우, 제1 스위칭 소자(42)가 턴온되고 제2 스위칭 소자(44)가 턴오프되어 제1 상측 전압 입력 단자(U1)로 입력되는 제1 전압(즉, Va1)이 제1 출력단(O1)으로 제공되며, 입력 데이터가 제2 데이터 구동 신호(예를 들어, low)일 경우, 제1 스위칭 소자(42)가 턴오프되고 제2 스위칭 소자(44)가 턴온되어 제1 하측 전압 입력 단자(D1)로 입력되는 전압(즉, GND)이 제1 출력단(O1)으로 제공된다.When the input data is the first data driving signal (for example, high), the first data driving IC 40 may turn on the first switching element 42 and turn off the second switching element 44. When the first voltage (ie, Va1) input to the upper voltage input terminal U1 is provided to the first output terminal O1, and the input data is the second data driving signal (eg, low), the first switching The element 42 is turned off and the second switching element 44 is turned on to provide the voltage (ie, GND) input to the first lower voltage input terminal D1 to the first output terminal O1.

마찬가지로, 제2 데이터 구동 IC(50)는 제2 신호 입력단(S2), 제2 상측 전압 입력단(U2), 제2 하측 전압 입력단(D2) 및 제2 출력단(O2)을 구비하며, 제2 신호 입력단(S2)에 입력되고 제1 데이터 구동 IC(40)와 공통의 데이터 구동 신호(38)에 의하여, 내부에 구비된 제1 스위칭 소자(52) 및 제2 스위칭 소자(54)가 제어된다.Similarly, the second data driver IC 50 includes a second signal input terminal S2, a second upper voltage input terminal U2, a second lower voltage input terminal D2, and a second output terminal O2, and a second signal. The first switching element 52 and the second switching element 54 provided therein are controlled by the data driving signal 38 input to the input terminal S2 and common to the first data driving IC 40.

또한, 제1 데이터 구동 IC(40)의 출력단(O1)은 제2 데이터 구동 IC(50)의 제2 하측 입력단(D2)에 연결되고, 제2 상측 전압 입력단(U2)과 제2 하측 전압 입력단(D2) 사이에는 제2 전압(Va2)이 인가된다.In addition, the output terminal O1 of the first data driving IC 40 is connected to the second lower input terminal D2 of the second data driving IC 50, and the second upper voltage input terminal U2 and the second lower voltage input terminal are connected to each other. The second voltage Va2 is applied between the lines D2.

제2 데이터 구동 IC(50)에는 제1 데이터 구동 IC(40)와 공통의 데이터 구동 신호(38)가 입력되며, 입력 데이터가 제1 데이터 구동 신호(예를 들어, high)일 경우, 제1 스위칭 소자(52)가 턴온되고 제2 스위칭 소자(54)가 턴오프되어 제2 상측 전압 입력 단자(U2)로 입력되는 제2 전압(즉, Va2)이, 제1 데이터 구동 IC(40)의 제1 출력단(O1)으로부터 제공되어 제2 데이터 구동 IC(50)의 제2 하측 전압 입력단(D2)으로 공급되는 제1 전압(Va1)에 실려 양 전압이 합하여진 전압이 제2 출력단(O2)으로 공급된다.The second data driver IC 50 receives a data drive signal 38 in common with the first data driver IC 40, and when the input data is the first data driver signal (eg, high), the first data driver IC When the switching element 52 is turned on and the second switching element 54 is turned off to be input to the second upper voltage input terminal U2, that is, the second voltage (ie, Va2) is connected to the first data driving IC 40. The voltage output from the first output terminal O1 and loaded on the first voltage Va1 supplied to the second lower voltage input terminal D2 of the second data driver IC 50 to add the two voltages is the second output terminal O2. Is supplied.

또한, 입력 데이터가 제2 데이터 구동 신호(예를 들어, low)일 경우, 제1 스 위칭 소자(52)가 턴오프되고 제2 스위칭 소자(54)가 턴온되어 제1 데이터 구동 IC(40)의 제1 출력단(O1)으로부터 제공되어 제2 데이터 구동 IC(50)의 제2 하측 입력단(D2)으로 공급되는 기저 전압(GND)이 제2 데이터 구동 IC(50)의 제2 출력단(O2)에도 나타나게 된다.In addition, when the input data is the second data driving signal (eg, low), the first switching element 52 is turned off and the second switching element 54 is turned on so that the first data driving IC 40 is turned on. The ground voltage GND provided from the first output terminal O1 of the second data driver IC 50 and supplied to the second lower input terminal D2 of the second data driver IC 50 is the second output terminal O2 of the second data driver IC 50. Will also appear.

이와 같은 과정을 통하여, 데이터 구동 신호(38)에 따라, 최종단인 제2 데이터 구동 IC(50)에서 PDP 패널로 출력되는 제1 전압(Va1)과 제2 전압(Va2)이 중첩된 전압은 상술한 종래 기술(도 4)의 어드레스 전압(Va)과 대략 동일한 레벨이 된다. 그러므로, 데이터 구동 회로부(124)는 종래 기술의 데이터 구동 동작을 그대로 수행하는 것이 가능하며, 각각의 데이터 구동 IC(40, 50)에는 제1 전압(Va1)과 제2 전압(Va2) 만이 인가되므로, 데이터 구동 IC에 요구되는 내압 조건은 극히 경감된다. Through this process, according to the data driving signal 38, the voltage in which the first voltage Va1 and the second voltage Va2 output from the second data driving IC 50, which is the final stage, to the PDP panel are overlapped with each other is obtained. It becomes substantially the same level as the address voltage Va of the above-mentioned prior art (FIG. 4). Therefore, the data driving circuit unit 124 can perform the conventional data driving operation as it is, and only the first voltage Va1 and the second voltage Va2 are applied to each of the data driving ICs 40 and 50. Therefore, the breakdown voltage condition required for the data driver IC is extremely reduced.

또한, 각각의 데이터 구동 IC의 스위칭 전압 폭은 종래의 경우에 비하여 이론적으로 1/2 정도가 되는데, 이는 소비 전력의 경감을 가능하게 한다. 일반적으로 플라즈마 디스플레이 패널의 구동 회로는 다수의 스위칭 소자로 이루어져 있어, 스위칭에 의한 동적 전력 소모가 전체 소비 전력에서 높은 비중을 차지하며, 여기서 스위칭에 의한 동적 전력 소모는 Ploss∝Cp·V2·fs와 같이 나타낼 수 있다. 여기서, Ploss는 동적 전력 소모, Cp는 부하의 커패시턴스, V는 스위칭 시의 전압 변화 폭(즉, 스위칭 전압 레벨의 폭), fs는 스위칭 빈도(frequency)를 의미한다.In addition, the switching voltage width of each data driver IC is theoretically about 1/2 of the conventional case, which enables reduction of power consumption. In general, the driving circuit of the plasma display panel, it is made up of a plurality of switching elements, and the dynamic power consumption by switching the up a large proportion in the total power consumption, wherein the dynamic power consumption due to switching PlossαCp · V 2 · fs Can be expressed as: Here, Ploss denotes dynamic power consumption, Cp denotes a capacitance of a load, V denotes a voltage change width (ie, a width of a switching voltage level) during switching, and fs denotes a switching frequency.

즉, 스위칭 전압 레벨의 폭이 1/2이 줄어들게 되면, 소비전력은 1/4로 되며, 도 5에 제안된 회로에서는 두 개의 데이터 구동 IC(40, 50)를 사용하지만, 그 각각에서 소비되는 전력을 합하여도 2배가 되므로, 결국 총 소비전력은 도 4의 종래 기술의 경우에 비하여 이론적으로는 1/2로도 될 수 있는 것이다.That is, when the width of the switching voltage level is reduced by 1/2, the power consumption becomes 1/4, and the circuit proposed in FIG. 5 uses two data driving ICs 40 and 50, but consumes each of them. Since the sum of the powers is doubled, the total power consumption may eventually be 1/2 even in the case of the prior art of FIG. 4.

상술한 제1 실시예에서는 데이터 구동 IC(40, 50)를 2단으로 구성하는 경우만을 예시하였지만, 집적 회로 형태가 아닌 단일 소자를 결선한 회로 모듈로써 각각의 데이터 구동 IC(40, 50)의 기능을 대치하는 것도 가능하다.In the above-described first embodiment, only the case in which the data driving ICs 40 and 50 are configured in two stages is illustrated. However, the circuit modules in which a single device is connected to each other of the data driving ICs 40 and 50 are not integrated circuits. It is also possible to replace the function.

도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 구동 장치의 구성 중, 데이터 구동 회로부(224)의 구성을 개략적으로 나타내는 도면이다.FIG. 6 is a diagram schematically showing the configuration of the data driving circuit unit 224 in the configuration of the plasma display driving apparatus according to the second embodiment of the present invention.

도시된 데이터 구동 회로부(224)는 제1 데이터 구동 IC(60), 제2 데이터 구동 IC(70) 및 제3 데이터 구동 IC(80)의 3단 구성으로 되어 있다. 제1 데이터 구동 IC(60)는 제1 신호 입력단(S1), 제1 상측 전압 입력단(U1), 제1 하측 전압 입력단(D1) 및 제1 출력단(O1)을 구비하며, 제1 신호 입력단(S1)에 입력되는 데이터 구동 신호(38)에 의하여, 내부에 구비된 제1 스위칭 소자(62) 및 제2 스위칭 소자(64)가 제어된다.The illustrated data driver circuit portion 224 has a three-stage configuration of the first data driver IC 60, the second data driver IC 70, and the third data driver IC 80. The first data driver IC 60 includes a first signal input terminal S1, a first upper voltage input terminal U1, a first lower voltage input terminal D1, and a first output terminal O1. By the data drive signal 38 input to S1, the 1st switching element 62 and the 2nd switching element 64 which were provided inside are controlled.

제2 데이터 구동 IC(70)는,제2 신호 입력단(S2), 제2 상측 전압 입력단(U2), 제2 하측 전압 입력단(D2) 및 제2 출력단(O2)을 구비하며, 제2 신호 입력단(S2)에 입력되는 데이터 구동 신호(38)에 의하여, 내부에 구비된 제1 스위칭 소자(72) 및 제2 스위칭 소자(74)가 제어된다.The second data driver IC 70 includes a second signal input terminal S2, a second upper voltage input terminal U2, a second lower voltage input terminal D2, and a second output terminal O2, and a second signal input terminal S2. The first switching element 72 and the second switching element 74 provided therein are controlled by the data driving signal 38 inputted to S2.

제2 데이터 구동 IC(70)는,제2 신호 입력단(S2), 제2 상측 전압 입력단(U2), 제2 하측 전압 입력단(D2) 및 제2 출력단(O2)을 구비하며, 제2 신호 입력단(S2)에 입력되는 데이터 구동 신호(38)에 의하여, 내부에 구비된 제1 스위칭 소자(72) 및 제2 스위칭 소자(74)가 제어된다. 제3 데이터 구동 IC(80) 역시 구성은 기본 구성은 제2 데이터 구동 IC(70)의 경우와 동일하며, 제3 신호 입력단(S3), 제3 상측 전압 입력단(U3), 제3 하측 전압 입력단(D3) 및 제3 출력단(O3)을 구비한다.The second data driver IC 70 includes a second signal input terminal S2, a second upper voltage input terminal U2, a second lower voltage input terminal D2, and a second output terminal O2, and a second signal input terminal S2. The first switching element 72 and the second switching element 74 provided therein are controlled by the data driving signal 38 inputted to S2. The basic configuration of the third data driver IC 80 is the same as that of the second data driver IC 70, and includes a third signal input terminal S3, a third upper voltage input terminal U3, and a third lower voltage input terminal. (D3) and the third output terminal (O3).

상술한 제1 실시예와는 달리, 도 6에 도시된 제2 실시예에서는 제1 데이터 구동 IC(60), 제2 데이터 구동 IC(70) 및 제3 데이터 구동 IC(80)가 3단으로 연결된 구성을 갖는다. 즉, 제1 데이터 구동 IC(60)의 제1 출력단(O1)이 제2 데이터 구동 IC(70)의 제2 하측 전압 입력단(D2)에 연결되며, 제2 데이터 구동 IC(70)의 제2 출력단(O2)이 제3 데이터 구동 IC(80)의 제3 하측 전압 입력단(D3)에 연결되는 구성으로 되어 있다.Unlike the first embodiment described above, in the second embodiment shown in FIG. 6, the first data driver IC 60, the second data driver IC 70, and the third data driver IC 80 are divided into three stages. Have a connected configuration. That is, the first output terminal O1 of the first data driving IC 60 is connected to the second lower voltage input terminal D2 of the second data driving IC 70, and the second output terminal O1 of the second data driving IC 70 is connected. The output terminal O2 is connected to the third lower voltage input terminal D3 of the third data driving IC 80.

또한, 제1 데이터 구동 IC(60)의 제1 상측 전압 입력단(U1)과 제1 하측 전압 입력단(D1)이 사이에는 제1 전압(Va1)이 인가되며, 제2 데이터 구동 IC(70)의 제2 상측 전압 입력단(U2)과 제2 하측 전압 입력단(D2) 사이에는 제2 전압(Va2)이, 제3 데이터 구동 IC(80)의 제3 상측 전압 입력단(U3)과 제3 하측 전압 입력단(D3) 사이에는 제3 전압(Va3)이 인가된다.In addition, a first voltage Va1 is applied between the first upper voltage input terminal U1 and the first lower voltage input terminal D1 of the first data driver IC 60, and the second data driver IC 70 may be configured to have a first voltage Va1. Between the second upper voltage input terminal U2 and the second lower voltage input terminal D2, the second voltage Va2 is connected to the third upper voltage input terminal U3 and the third lower voltage input terminal of the third data driver IC 80. The third voltage Va3 is applied between the lines D3.

따라서, 제2 실시예는 입력 데이터가 제1 데이터 구동 신호(예를 들어, high)일 경우, 제2 데이터 구동 IC(80)의 제1 스위칭 소자(82)가 턴온되고 제2 스위칭 소자(84)가 턴오프되어 제3 상측 전압 입력 단자(U3)로 입력되는 제3 전압(즉, Va3)이, 제2 데이터 구동 IC(70)의 제2 출력단(O2)으로부터 제공되어 제3 데이 터 구동 IC(80)의 제3 하측 전압 입력단(D3)으로 공급되는 전압에 실려 양 전압이 합하여진 전압이 제3 출력단(O3)으로 공급된다.Thus, in the second embodiment, when the input data is the first data driving signal (eg, high), the first switching device 82 of the second data driving IC 80 is turned on and the second switching device 84 is turned on. ) Is turned off and the third voltage (ie, Va3) input to the third upper voltage input terminal U3 is provided from the second output terminal O2 of the second data driver IC 70 to drive the third data. The voltage summed up by the voltage supplied to the third lower voltage input terminal D3 of the IC 80 is supplied to the third output terminal O3.

이때, 제2 데이터 구동 IC(70)에서 출력되는 전압 역시, 동일한 과정을 통하여 제1 전압(Va1)과 제2 전압(Va2)이 중첩된 전압이 되므로, 결국, 제3 데이터 구동 IC(80)의 최종 출력단 전압은 제1 전압(Va1), 제2 전압(Va2) 및 제3 전압(Va3)이 합하여진 전압이 된다.In this case, the voltage output from the second data driver IC 70 also becomes a voltage in which the first voltage Va1 and the second voltage Va2 are overlapped through the same process. The final output terminal voltage of is the sum of the first voltage Va1, the second voltage Va2, and the third voltage Va3.

또한, 입력 데이터가 제2 데이터 구동 신호(예를 들어, low)일 경우에는, 제1 데이터 구동 IC(60)는 기저 전압(GND)을 제1 출력단(O1)으로 제공하고, 이는 제2 데이터 구동 IC(70)의 제2 하측 전압 입력단(D2)을 통하여 제2 출력단(O2)에 전달되며, 제3 데이터 구동 IC(80)의 제3 하측 전압 입력단(D3)을 통하여 제3 데이터 구동 IC(80)의 제3 출력단(O3)에 제공되므로, 결국 최종 출력 전압은 기저 전압(GND)이 그대로 나타나게 된다.In addition, when the input data is the second data driving signal (eg, low), the first data driving IC 60 provides the base voltage GND to the first output terminal O1, which is the second data. The second lower voltage input terminal D2 of the driving IC 70 is transferred to the second output terminal O2, and the third data driving IC is connected to the third lower voltage input terminal D3 of the third data driving IC 80. Since it is provided to the third output terminal (O3) of 80, the final output voltage will eventually appear as the base voltage (GND).

이와 같은 과정을 통하여, 데이터 구동 회로부(224)는 종래 기술의 데이터 구동 동작을 그대로 수행하는 것이 가능하며, 각각의 데이터 구동 IC(60, 70, 80)에는 각각 제1 전압(Va1), 제2 전압(Va2) 및 제3 전압(Va3) 만이 인가되므로, 데이터 구동 IC에 요구되는 내압 조건은 극히 경감된다. Through this process, the data driving circuit unit 224 can perform the data driving operation of the prior art as it is, each data driving IC (60, 70, 80), respectively, the first voltage Va1, the second Since only the voltage Va2 and the third voltage Va3 are applied, the breakdown voltage condition required for the data driver IC is extremely reduced.

또한, 각각의 데이터 구동 IC의 스위칭 전압 폭은 종래의 경우에 비하여 이론적으로 1/3 정도가 되게 되는데, 이때의 각 IC의 소비 전력은 1/9로 되며, 도 6에 제안된 회로에서는 세 개의 데이터 구동 IC(60, 70, 80)를 사용하지만, 그 각각에서 소비되는 전력을 합하여도 3배가 되므로, 결국 총 소비전력은 도 4의 종래 기 술의 경우에 비하여 이론적으로는 1/3로도 될 수 있는 것이다.In addition, the switching voltage width of each data driving IC is theoretically about 1/3 compared to the conventional case, and the power consumption of each IC is 1/9. In the circuit proposed in FIG. Although the data driver ICs 60, 70, and 80 are used, the power consumed in each of them is tripled, so that the total power consumption may be theoretically 1/3 as compared with the conventional technique of FIG. It can be.

이하에서는 상술한 바와 같은, 각각 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 가지며, 전단 데이터 구동 IC의 출력단이 후단 데이터 구동 IC의 하측 전압 입력단에 연결된 두 개 이상의 데이터 구동 IC를 포함하는 플라즈마 디스플레이 패널의 구동 방법의 한 실시예를 설명한다.Hereinafter, as described above, each plasma includes an output terminal, a signal input terminal, an upper voltage input terminal, and a lower voltage input terminal, and includes two or more data driving ICs in which an output terminal of the front data driver IC is connected to a lower voltage input terminal of the rear data driver IC. An embodiment of a method of driving a display panel will be described.

실시예로서의 구동 방법은 우선, 상기 두 개 이상의 데이터 구동 IC의 상기 신호 입력단에 제1 데이터 구동 신호(예를 들어, high)를 인가하는 단계와, 상기 전단 데이터 구동 IC의 상측 전압 입력단으로 인가되는 전압과 상기 후단 데이터 구동 IC의 상측 전압 입력단으로 입력되는 전압을 합한 전압을 상기 후단 데이터 구동 IC의 출력단으로 제공하는 단계, 상기 두 개 이상의 데이터 구동 IC의 상기 신호 입력단에 제2 데이터 구동 신호(예를 들어, low)를 인가하는 단계, 그리고 상기 전단 데이터 구동 IC의 하측 전압 입력단으로 인가되는 전압을 상기 후단 데이터 구동 IC의 출력단으로 제공하는 단계로 이루어질 수 있다.In the driving method as an embodiment, first, a first data driving signal (eg, high) is applied to the signal input terminals of the two or more data driving ICs, and a voltage applied to an upper voltage input terminal of the front data driving IC. And providing a voltage obtained by adding the voltage input to the upper voltage input terminal of the rear data driver IC to an output terminal of the rear data driver IC, and providing a second data driving signal (eg, a second data drive signal to the signal input terminals of the two or more data driver ICs). For example, the method may include applying a low) and providing a voltage applied to a lower voltage input terminal of the front data driver IC to an output terminal of the rear data driver IC.

본 발명에 의한 플라즈마 디스플레이 패널 구동 장치 및 구동 방법은 본 발명의 기술적 사상의 범위 안에서 다양한 형태의 변형, 응용이 가능하다. 결국, 상기 실시예들과 도면들은 본 발명의 내용을 상세히 설명하기 위한 목적일 뿐, 발명의 기술적 사상의 범위를 한정하고자 하는 것이 아니므로, 본 발명의 권리범위는 후술하는 청구범위 뿐만 아니라 그와 균등한 범위를 포함하여 판단되어야 한다.The plasma display panel driving apparatus and driving method according to the present invention can be modified and applied in various forms within the scope of the technical idea of the present invention. After all, the embodiments and drawings are merely for the purpose of describing the details of the invention, and are not intended to limit the scope of the technical idea of the invention, the scope of the present invention is not limited to the claims to be described later and It should be judged to include an even range.

본 발명의 플라즈마 디스플레이 패널 구동장치 및 구동방법에 의하여, 데이터 구동 IC에 인가되는 전압을 분산, 데이터 구동 IC에 요구되는 내압을 감소시켜 구동 IC의 단가를 낮춤으로써 플라즈마 디스플레이의 가격 경쟁력을 확보할 수 있게 된다.According to the plasma display panel driving apparatus and driving method of the present invention, it is possible to secure the price competitiveness of the plasma display by distributing the voltage applied to the data driving IC and reducing the breakdown voltage required for the data driving IC to reduce the unit cost of the driving IC. Will be.

또한, 본 발명의 플라즈마 디스플레이 패널 구동장치 및 구동방법에 의하여, 데이터 구동 IC의 발열을 해소하여 신뢰성을 향상시키고 소비전력을 감소시키는 것이 가능하게 된다.In addition, according to the plasma display panel driving apparatus and driving method of the present invention, it is possible to eliminate heat generation of the data driving IC to improve reliability and reduce power consumption.

Claims (8)

데이터 전압 구동 신호의 상승에 따라 제1 입력단의 공급 전압을 제1 출력단으로 제공하고, 상기 데이터 전압 구동 신호의 하강에 따라 제2 입력단의 공급 전압을 상기 제1 출력단으로 제공하는 제1 데이터 구동모듈; A first data driving module providing a supply voltage of a first input terminal to the first output terminal as the data voltage driving signal rises, and providing a supply voltage of a second input terminal to the first output terminal according to the falling of the data voltage driving signal; ; 상기 데이터 전압 구동 신호의 상승에 따라 제3 입력단의 공급 전압을 제2 출력단으로 제공하고, 상기 데이터 전압 구동 신호의 하강에 따라 제4 입력단의 공급 전압을 상기 제2 출력단으로 제공하는 제2 데이터 구동모듈; 및A second data driver providing a supply voltage of a third input terminal to a second output terminal in response to the rising of the data voltage driving signal, and providing a supply voltage of a fourth input terminal to the second output terminal according to the falling of the data voltage driving signal; module; And 상기 데이터 전압 구동 신호의 상승에 따라 제5 입력단의 공급 전압을 제3 출력단으로 제공하고, 상기 데이터 전압 구동 신호의 하강에 따라 제6 입력단의 공급 전압을 상기 제3 출력단으로 제공하는 제3 데이터 구동모듈A third data driver providing a supply voltage of a fifth input terminal to a third output terminal in response to the rising of the data voltage driving signal and providing a supply voltage of a sixth input terminal to the third output terminal in response to the falling of the data voltage driving signal; module 을 포함하며,Including; 상기 제1 출력단은 상기 제4 입력단에 연결되고,The first output terminal is connected to the fourth input terminal, 상기 제2 출력단은 상기 제6 입력단에 연결되고,The second output terminal is connected to the sixth input terminal, 상기 제1 입력단과 제2 입력단의 사이에는 제1 전압이 인가되고,A first voltage is applied between the first input terminal and the second input terminal. 상기 제3 입력단과 제4 입력단의 사이에는 제2 전압이 인가되며,A second voltage is applied between the third input terminal and the fourth input terminal. 상기 제5 입력단과 제6 입력단의 사이에는 제3 전압이 인가되고,A third voltage is applied between the fifth input terminal and the sixth input terminal. 상기 데이터 전압 구동 신호에 따라 선택적으로 상기 제1 전압, 제2 전압 및 제3 전압의 합이 상기 제3 출력단으로 출력되거나, 상기 제2 입력단, 제4 입력단 및 제6 입력단의 전압이 상기 제3 출력단으로 출력되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.The sum of the first voltage, the second voltage, and the third voltage may be selectively output to the third output terminal according to the data voltage driving signal, or the voltages of the second input terminal, the fourth input terminal, and the sixth input terminal may be changed to the third output terminal. A drive device for a plasma display panel, which is output to an output terminal. 제1항에 있어서,The method of claim 1, 상기 제1 데이터 구동모듈, 제2 데이터 구동모듈 및 제3 데이터 구동모듈은, 각각 단일 IC 형태로 집적된 것임을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.And the first data driving module, the second data driving module and the third data driving module are integrated in a single IC form. 제1항에 있어서,The method of claim 1, 상기 제1 전압, 제2 전압 및 제3 전압의 합은 플라즈마 디스플레이 패널의 데이터 전극 구동을 위한 어드레스 전압(Va)과 같은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.The sum of the first voltage, the second voltage, and the third voltage is equal to the address voltage Va for driving the data electrode of the plasma display panel. 플라즈마 디스플레이 패널의 데이터 전극 구동 장치에 있어서,In the data electrode driving device of the plasma display panel, 상기 데이터 전극에 연결되는 제3 출력단과, 제3 신호 입력단, 제3 상측 전압 입력단 및 제3 하측 전압 입력단을 갖는 제3 데이터 구동 IC; A third data driving IC having a third output terminal connected to the data electrode, a third signal input terminal, a third upper voltage input terminal, and a third lower voltage input terminal; 상기 제3 데이터 구동 IC의 제3 하측 전압 입력단에 연결되는 제2 출력단과, 제2 신호 입력단, 제2 상측 전압 입력단 및 제2 하측 전압 입력단을 갖는 제2 데이터 구동 IC; 및A second data driving IC having a second output terminal connected to a third lower voltage input terminal of the third data driving IC, a second signal input terminal, a second upper voltage input terminal, and a second lower voltage input terminal; And 상기 제2 데이터 구동 IC의 제2 하측 전압 입력단에 연결되는 제1 출력단과, 제1 신호 입력단, 제1 상측 전압 입력단 및 제1 하측 전압 입력단을 갖는 제1 데이터 구동 ICA first data driving IC having a first output terminal connected to a second lower voltage input terminal of the second data driving IC, a first signal input terminal, a first upper voltage input terminal, and a first lower voltage input terminal; 를 포함하고,Including, 상기 제1, 제2 및 제3 신호 입력단에 데이터 전극 구동 신호가 입력되면, 상기 제1 상측 전압 입력단, 제2 상측 전압 입력단 및 제3 상측 전압 입력단에 인가된 전압들이 합해져 상기 제3 출력단으로 출력되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 전극 구동 장치.When a data electrode driving signal is input to the first, second and third signal input terminals, the voltages applied to the first upper voltage input terminal, the second upper voltage input terminal, and the third upper voltage input terminal are summed and output to the third output terminal. And a data electrode driving device of the plasma display panel. 제4항에 있어서,The method of claim 4, wherein 상기 제1, 제2 및 제3 신호 입력단에 제2 데이터 전극 구동 신호가 입력되면, 상기 제1 하측 전압 입력단, 제2 하측 전압 입력단 및 제3 하측 전압 입력단에 인가된 전압이 상기 제3 출력단으로 출력되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 데이터 전극 구동 장치.When a second data electrode driving signal is input to the first, second and third signal input terminals, voltages applied to the first lower voltage input terminal, the second lower voltage input terminal, and the third lower voltage input terminal are transferred to the third output terminal. And a data electrode driving device of the plasma display panel. 플라즈마 디스플레이 패널의 구동 장치에 있어서,In the driving apparatus of the plasma display panel, 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 갖는 세 개 이상의 데이터 구동 IC들을 포함하며,Three or more data driving ICs having an output terminal, a signal input terminal, an upper voltage input terminal, and a lower voltage input terminal, 상기 세 개 이상의 데이터 구동 IC들은, 전단 데이터 구동 IC의 각 출력단이 다음단 데이터 구동 IC의 하측 전압 입력단에 연결되어, The three or more data driver ICs, each output terminal of the front end data driver IC is connected to the lower voltage input terminal of the next data driver IC, 상기 신호 입력단으로 데이터 전극 구동 신호가 입력되면, 상기 세 개 이상의 데이터 구동 IC들의 각 상측 전압 입력단으로 인가되는 전압들이 합해진 전압이 상기 세 개 이상의 데이터 구동 IC들 중 마지막 단의 데이터 구동 IC의 출력단으로 출력되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.When a data electrode driving signal is input to the signal input terminal, a voltage obtained by adding voltages applied to the upper voltage input terminals of the three or more data driving ICs is an output terminal of the last data driving IC among the three or more data driving ICs. And a plasma display panel drive device. 각각 출력단, 신호 입력단, 상측 전압 입력단 및 하측 전압 입력단을 가지며, 전단 데이터 구동 IC의 출력단이 다음단 데이터 구동 IC의 하측 전압 입력단에 연결된 세 개 이상의 데이터 구동 IC들을 포함하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,In the method of driving a plasma display panel, each output stage has a signal input stage, an upper voltage input stage, and a lower voltage input stage, and the output stage of the front data driver IC includes three or more data driver ICs connected to the bottom voltage input stage of the next stage data driver IC. In 상기 세 개 이상의 데이터 구동 IC들의 상기 신호 입력단에 제1 데이터 구동 신호를 인가하는 단계; 및Applying a first data driving signal to the signal input terminal of the three or more data driving ICs; And 상기 세 개 이상의 데이터 구동 IC들의 각 상측 전압 입력단으로 인가되는 전압들이 합해진 전압을 상기 세 개 이상의 데이터 구동 IC들 중 마지막 단의 데이터 구동 IC의 출력단으로 제공하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And providing the sum of the voltages applied to the upper voltage input terminals of the three or more data driver ICs to the output terminal of the data driver IC of the last stage of the three or more data driver ICs. How to drive the panel. 제7항에 있어서,The method of claim 7, wherein 상기 세 개 이상의 데이터 구동 IC의 상기 신호 입력단에 제2 데이터 구동 신호를 인가하는 단계; 및Applying a second data driving signal to the signal input terminal of the three or more data driving ICs; And 상기 세 개 이상의 데이터 구동 IC들의 하측 전압 입력단으로 인가되는 전압을 상기 세 개 이상의 데이터 구동 IC들 중 마지막 단의 데이터 구동 IC의 출력단으로 제공하는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.And providing a voltage applied to a lower voltage input terminal of the three or more data driver ICs to an output terminal of a data driver IC of a last stage of the three or more data driver ICs. Way.
KR1020050116481A 2005-12-01 2005-12-01 Driving apparatus of plasma display panel comprising multiple stage data driving module KR100743056B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050116481A KR100743056B1 (en) 2005-12-01 2005-12-01 Driving apparatus of plasma display panel comprising multiple stage data driving module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050116481A KR100743056B1 (en) 2005-12-01 2005-12-01 Driving apparatus of plasma display panel comprising multiple stage data driving module

Publications (2)

Publication Number Publication Date
KR20070058159A KR20070058159A (en) 2007-06-08
KR100743056B1 true KR100743056B1 (en) 2007-07-26

Family

ID=38355139

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050116481A KR100743056B1 (en) 2005-12-01 2005-12-01 Driving apparatus of plasma display panel comprising multiple stage data driving module

Country Status (1)

Country Link
KR (1) KR100743056B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11161225A (en) 1997-09-29 1999-06-18 Hitachi Ltd Drive circuit and display device using the same
JP2001005423A (en) * 1999-06-24 2001-01-12 Matsushita Electric Ind Co Ltd Method of driving plasma display panel
KR20020025691A (en) 2000-09-29 2002-04-04 추후제출 Capacitive-load driving circuit and plasma display apparatus using the same
KR20030001769A (en) 2001-06-27 2003-01-08 엘지전자 주식회사 Method of Driving Plasma Display Panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11161225A (en) 1997-09-29 1999-06-18 Hitachi Ltd Drive circuit and display device using the same
JP2001005423A (en) * 1999-06-24 2001-01-12 Matsushita Electric Ind Co Ltd Method of driving plasma display panel
KR20020025691A (en) 2000-09-29 2002-04-04 추후제출 Capacitive-load driving circuit and plasma display apparatus using the same
KR20030001769A (en) 2001-06-27 2003-01-08 엘지전자 주식회사 Method of Driving Plasma Display Panel

Also Published As

Publication number Publication date
KR20070058159A (en) 2007-06-08

Similar Documents

Publication Publication Date Title
US20090273545A1 (en) Plasma display apparatus and method of driving the same
US7626563B2 (en) Plasma display apparatus which has an improved data pulse and method for driving the same
US7471265B2 (en) Plasma display panel and driving method thereof
EP1598799A2 (en) Plasma display apparatus and driving method thereof
US20060033683A1 (en) Plasma display apparatus and driving method thereof
KR100743056B1 (en) Driving apparatus of plasma display panel comprising multiple stage data driving module
JP2006189829A (en) Plasma display apparatus and driving method thereof
KR100746256B1 (en) Driving apparatus and method for plasma display panel
US8325110B2 (en) Power supply and driver for plasma display panel
KR100493917B1 (en) Method of driving plasma display panel
KR20050011848A (en) Apparatus and Method of Driving Plasma Display Panel
KR100676755B1 (en) Integrated scan/sustain driving circuit module, driving apparatus of plasma display panel and driving method thereof
US8081143B2 (en) Plasma display apparatus
KR100680708B1 (en) Plasma display device and method of driving the same
KR100746569B1 (en) Method for driving plasma display panel
US7893891B2 (en) Data integrated circuit and apparatus for driving plasma display panel using the same
KR100453172B1 (en) Method and apparatus for driving plasma display panel
US8044889B2 (en) Plasma display device
KR100753834B1 (en) Scan Driving Apparatus and Driving Method of Plasma Display Panel
KR20060021235A (en) Apparatus for driving plasma display panel
KR100750277B1 (en) Plasma Display Apparatus and Driving Method thereof
KR100760290B1 (en) Driving apparatus of plasma display panel and driving method thereof
KR20050020529A (en) Apparatus and Method of Driving Plasma Display Panel
KR100708744B1 (en) Apparatus for driving plasma display panel
KR100646215B1 (en) Plasma display device and method of driving the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee