KR100632627B1 - 반도체 소자의 제조방법 - Google Patents
반도체 소자의 제조방법 Download PDFInfo
- Publication number
- KR100632627B1 KR100632627B1 KR1020000068453A KR20000068453A KR100632627B1 KR 100632627 B1 KR100632627 B1 KR 100632627B1 KR 1020000068453 A KR1020000068453 A KR 1020000068453A KR 20000068453 A KR20000068453 A KR 20000068453A KR 100632627 B1 KR100632627 B1 KR 100632627B1
- Authority
- KR
- South Korea
- Prior art keywords
- insulating film
- forming
- semiconductor substrate
- film
- alignment mark
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 55
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 16
- 239000000758 substrate Substances 0.000 claims abstract description 29
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims abstract description 16
- 229910052721 tungsten Inorganic materials 0.000 claims abstract description 16
- 239000010937 tungsten Substances 0.000 claims abstract description 16
- 238000000151 deposition Methods 0.000 claims abstract description 6
- 239000004020 conductor Substances 0.000 claims abstract description 3
- 238000000034 method Methods 0.000 claims description 15
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 10
- 230000000149 penetrating effect Effects 0.000 claims 1
- 239000000463 material Substances 0.000 abstract description 5
- 239000010410 layer Substances 0.000 description 17
- 239000011229 interlayer Substances 0.000 description 10
- 229920002120 photoresistant polymer Polymers 0.000 description 9
- 238000005530 etching Methods 0.000 description 6
- 230000007547 defect Effects 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F9/00—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
- G03F9/70—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
- G03F9/7073—Alignment marks and their environment
- G03F9/708—Mark formation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (3)
- 메인 셀 영역 및 정렬 마크 영역이 정의된 반도체 기판상에 제 1 절연막과 제 2 절연막을 차례로 형성하는 단계;상기 제 2 절연막 및 제 1 절연막을 관통하여 상기 반도체 기판에 연결되는 제 1 플러그를 형성하는 단계;상기 반도체 기판의 전면에 텅스텐막을 증착하고 상기 텅스텐막을 선택적으로 제거하여 상기 메인 셀 영역에 배선을 형성하는 동시에 상기 정렬 마크 영역에 소정 크기의 패드를 형성하는 단계;상기 반도체 기판의 전면에 제 3 절연막을 증착하고, 상기 배선 및 패드가 소정 부분 노출되도록 상기 제 3 절연막을 선택적으로 제거하여 복수개의 콘택홀을 형성하는 단계;상기 콘택홀에 도전성 물질을 매립하여 상기 배선에 연결되는 제 2 플러그 및 상기 패드와 연결되는 정렬 마크를 형성하는 단계;상기 제 2 플러그에 연결되는 제 2 배선을 형성하는 단계;상기 반도체 기판의 전면에 제 4 절연막을 형성하는 단계를 포함하여 형성함을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 패드의 크기는 가로 및 세로의 크기가 수십 ㎛가 되도록 형성함을 특징으로 하는 반도체 소자의 제조방법.
- 제 1 항에 있어서, 상기 제 2 절연막을 SiO2막으로 형성함을 특징으로 하는 반도체 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000068453A KR100632627B1 (ko) | 2000-11-17 | 2000-11-17 | 반도체 소자의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000068453A KR100632627B1 (ko) | 2000-11-17 | 2000-11-17 | 반도체 소자의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020038302A KR20020038302A (ko) | 2002-05-23 |
KR100632627B1 true KR100632627B1 (ko) | 2006-10-09 |
Family
ID=19699677
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000068453A KR100632627B1 (ko) | 2000-11-17 | 2000-11-17 | 반도체 소자의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100632627B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040001454A (ko) * | 2002-06-28 | 2004-01-07 | 주식회사 하이닉스반도체 | 듀얼 다마신용 정렬키 제조방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09186221A (ja) * | 1995-12-28 | 1997-07-15 | Sony Corp | 半導体ウエハの位置合わせ用マーク構造及びその製造方法 |
KR19980073326A (ko) * | 1997-03-13 | 1998-11-05 | 문정환 | 얼라인먼트 마크(Alignment Mark)의 형성 방법 |
JPH1145852A (ja) * | 1997-07-25 | 1999-02-16 | Oki Electric Ind Co Ltd | 半導体基板のアライメントマーク及びその製造方法 |
KR100187654B1 (ko) * | 1996-03-29 | 1999-06-01 | 김주용 | 반도체 소자의 제조방법 |
-
2000
- 2000-11-17 KR KR1020000068453A patent/KR100632627B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09186221A (ja) * | 1995-12-28 | 1997-07-15 | Sony Corp | 半導体ウエハの位置合わせ用マーク構造及びその製造方法 |
KR100187654B1 (ko) * | 1996-03-29 | 1999-06-01 | 김주용 | 반도체 소자의 제조방법 |
KR19980073326A (ko) * | 1997-03-13 | 1998-11-05 | 문정환 | 얼라인먼트 마크(Alignment Mark)의 형성 방법 |
JPH1145852A (ja) * | 1997-07-25 | 1999-02-16 | Oki Electric Ind Co Ltd | 半導体基板のアライメントマーク及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20020038302A (ko) | 2002-05-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6071799A (en) | Method of forming a contact of a semiconductor device | |
KR100849358B1 (ko) | 반도체 소자의 정렬키 제조방법 | |
KR100632627B1 (ko) | 반도체 소자의 제조방법 | |
KR100613392B1 (ko) | 자기 정렬 콘택홀 형성 방법 | |
KR100505414B1 (ko) | 정렬 키 형성 방법 | |
KR19990052529A (ko) | 반도체소자의 도전 라인 형성방법 | |
KR100905160B1 (ko) | 반도체소자의 형성방법 | |
JP2000091530A (ja) | 半導体装置及びその製造方法 | |
KR100226726B1 (ko) | 반도체소자의 배선형성 방법 | |
KR100598308B1 (ko) | 반도체 소자의 다마신 패턴 형성방법 | |
KR20020066585A (ko) | 반도체 소자의 비트라인 콘택 형성방법 | |
KR20050096633A (ko) | 반도체소자의 정렬마크 형성방법 | |
KR20070008118A (ko) | 반도체소자의 금속 콘택 형성방법 | |
KR100470390B1 (ko) | 에스램소자 제조시 다마신을 이용한 국부배선 스페이스최소화방법 | |
KR100349365B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR20070013030A (ko) | 반도체 소자의 정렬키 형성방법 | |
KR100576414B1 (ko) | 반도체 소자의 랜딩 비아 제조 방법 | |
KR100743760B1 (ko) | 반도체 소자의 정렬키 형성방법 | |
KR100398576B1 (ko) | 정렬 정확도 향상방법 | |
KR20070077691A (ko) | 반도체 소자의 형성 방법 | |
KR100456421B1 (ko) | 반도체 소자의 제조 방법 | |
KR20040086857A (ko) | 반도체소자의 중첩마크 형성방법 | |
KR20020024659A (ko) | 화학 기계적 연마공정에서 정렬마크를 보호하는 방법 | |
KR20000004523A (ko) | 반도체 소자의 미세 콘택홀 형성 방법 | |
KR20050033682A (ko) | 웨이퍼 정렬키 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20001117 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20050927 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20001117 Comment text: Patent Application |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060831 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20060928 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20060927 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090828 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20100825 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20100825 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |