KR100400378B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100400378B1 KR100400378B1 KR10-2000-0087062A KR20000087062A KR100400378B1 KR 100400378 B1 KR100400378 B1 KR 100400378B1 KR 20000087062 A KR20000087062 A KR 20000087062A KR 100400378 B1 KR100400378 B1 KR 100400378B1
- Authority
- KR
- South Korea
- Prior art keywords
- discharge
- trigger
- electrode
- sustain
- electrodes
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/28—Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/294—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 방전효율을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널은 상부기판에 형성됨과 아울러 방전셀의 중심부에 형성되는 제 1 및 제 2 트리거전극과, 상부기판에 대향되는 하부기판에 제 1 및 제 2 트리거전극과 교차되는 방향으로 형성되는 어드레스전극과, 상부기판과 하부기판의 사이에 어드레스전극과 나란하게 형성되는 격벽과, 방전셀의 가장자리에 형성되는 서스테인전극쌍과, 격벽의 폭방향으로 제 1 및 제 2트리거전극 중 적어도 하나 이상의 전극과 중첩되도록 신장되어 형성되는 날개부를 구비한다.
Description
본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 방전효율을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 진공 자외선이 형광체를 여기시킬 때 형광체로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(Cathode Ray Tube : CRT)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.
도 1은 종래의 3전극 교류 면방전형 PDP의 방전셀 구조를 도시한 사시도이다.
도 1을 참조하면, 종래의 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10)상에 형성되어진 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/서스테인전극(12Y)과 공통서스테인전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방전 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상부기판(10)/하부기판(18)과 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 교류 면방전형 PDP는 화상의 계조(Gray Level)를 표현하기 위하여 한 프레임을 방전횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67㎳)은 8개의 서브필드들로 나누어지게 된다. 아울러, 8개의 서브필드들 각각은 어드레스기간과 서스테인기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인기간이 달라지게 되므로 화상의 계조를 표현할 수 있게 된다.
여기서, 리셋기간에는 공통서스테인전극(12Z)에 리셋 펄스가 공급되어 리셋 방전이 일어난다. 어드레스 기간에는 주사/서스테인전극(12Y)에 주사펄스가 공급됨과 아울러 어드레스전극(20X)에 데이터 펄스가 공급되어 두 전극(12Y,20X) 간에 어드레스 방전이 일어난다. 어드레스 방전시에는 상/하부 유전체층(14,22)에 벽전하가 형성된다. 서스테인기간에는 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)에 교번적으로 공급되는 교류신호에 의해 두 전극(12Y,12Z) 간에 서스테인 방전이 일어난다.
하지만, 이와 같은 종래의 교류 면방전 PDP는 도 2와 같이 서스테인 방전공간이 상부기판(10)의 중앙에 집중되어 방전공간의 활용도가 떨어진다. 이에 따라 방전면적이 축소되어 발광효율이 저하되는 문제점이 있다. 이와 같은 문제점을 해결하기 위하여 도 3 및 도 4에 도시된 바와 같은 5 전극 교류 면방전형 PDP가 제안되었다.
도 3 및 도 4는 종래의 5 전극 교류 면방전형 PDP의 방전셀 구조를 나타내는 사시도 및 단면도이다.
도 3 및 도 4를 참조하면, 종래의 5 전극 교류 면방전형 PDP는 방전셀의 중앙부에 위치하게끔 상부기판(30) 상에 형성된 제 1 및 제 2 트리거전극(34Y,34Z)과, 방전셀의 가장자리에 위치하게끔 상부기판(30) 상에 형성된 제 1 및 제 2 서스테인전극(32Y,32Z)과, 트리거전극들(34Y,34Z)과 서스테인전극들(32Y,32Z)과 직교되는 방향으로 하부기판(40)의 중앙부에 형성된 어드레스 전극(42X)을 구비한다. 서스테인전극들(32Y,32Z) 및 트리거전극들(34Y,34Z)이 나란하게 형성된 상부기판(30)에는 상부 유전체층(36)과 보호막(38)이 적층된다. 어드레스전극(42X)이 형성된 하부기판(40) 상에는 하부 유전체층(44) 및 격벽(46)이 형성되며, 하부 유전체층(44)과 격벽(46) 표면에는 형광체층(48)이 도포된다. 방전셀 중앙부에 좁은 간격으로 형성된 트리거 전극들(34Y,34Z)은 서스테인 기간 중 교류펄스를 공급받아 서스테인 방전을 개시하기 위해 사용된다. 방전셀 가장자리에 넓은 간격으로 형성된 제 1 서스테인전극(32Y) 및 제 2 서스테인전극(32Z)은 서스테인 기간 중 교류펄스를 공급받아 트리거 전극들(34Y,34Z) 간에 방전이 개시된 다음 플라즈마 방전을 유지시키기 위해 사용된다.
이와 같은 종래의 5전극 교류 면방전형 PDP는 화상의 계조를 표현하기 위하여 한 프레임을 방전횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다. 리셋 기간에는 방전셀의 제 1 트리거전극(34Y)에 리셋펄스가 공급되어 방전셀 초기화를 위한 리셋 방전이 일어난다. 어드레스 기간에는 제 1 트리거전극(34Y)에 주사펄스를 순차적으로 공급함과 아울러 주사펄스에 동기된 데이터 펄스를 어드레스전극(42X)에 공급한다. 이때, 데이터 펄스가 공급된 방전셀에서는 어드레스 방전이 일어난다. 서스테인 기간에는 제 1 및 제 2 서스테인전극(32Y,32Z)에 소정전압레벨을 갖는 서스테인 펄스가 교번적으로 공급됨과 아울러 제 1 및 제 2 트리거전극(34Y,34Z)에 서스테인 펄스보다 낮은 전압레벨을 갖는 트리거 펄스가 교번적으로 공급된다. 서스테인 펄스 및 트리거 펄스가 제 1 및 제 2 서스테인전극(32Y,32Z)과 제 1 및 제 2 트리거전극(34Y,34Z)에 공급되면 제 1 및 제 2 트리거전극(34Y,34Z) 사이에 트리거 방전이 일어난다. 이와 같이 트리거 방전이 일어나면 하전입자들이 생성되고, 이때 생성된 하전입자들의 프라이밍 효과에 의해 제 1 및 제 2 서스테인전극(32Y,32Z)간에 2차 방전이 유도된다.
이와 같이 동작하는 5전극 PDP에서 휘도에 기여하는 방전은 제 1 서스테인전극(32Y) 및 제 2 서스테인전극(32Z) 간에 일어나는 서스테인 방전이다. 트리거전극들(34Y,34Z) 간에 발생되는 트리거 방전은 서스테인 방전이 일어날 수 있도록 하전입자를 생성하기 위한 방전이다. 따라서, 트리거전극들(34Y,34Z)간에는 미세 방전이 일어나야 한다. 하지만, 트리거전극들(34Y,34Z)은 서로 좁은 간격으로 형성되어 있고, 어드레스 기간에 제 1 트리거전극(34Y)에 벽전하가 형성되므로 트리거전극들(34Y,34Z) 사이에서 강한 방전이 일어나게 된다. 이와 같인 트리거전극들(34Y,34Z) 간에 강한 방전이 일어나면 서스테인전극들(32Y,32Z) 간의 방전이 약하게 되어 방전효율이 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 방전효율을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 서스테인 방전을 나타내는 단면도.
도 3은 종래의 5전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 전극구조를 나타내는 도면.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널을 나타내는 도면.
도 6은 본 발명의 다른 실시예에 의한 플라즈마 디스플레이 패널을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10,30 : 상부기판 12Y : 주사/서스테인전극
12Z : 공통서스테인전극 14,22,36,44 : 유전체층
16,38 : 보호막 18,40 : 하부기판
20X,42X,54X : 어드레스전극 24,46,56 : 격벽
26,48 : 형광체층 32Y,32Z,50Y,50Z : 서스테인전극
34Y,34Z,52Y,52Z : 트리거전극 60a,60b,62a,62b : 날개부
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널은 상부기판에 형성됨과 아울러 방전셀의 중심부에 형성되는 제 1 및 제 2 트리거전극과, 상부기판에 대향되는 하부기판에 제 1 및 제 2 트리거전극과 교차되는 방향으로 형성되는 어드레스전극과, 상부기판과 하부기판의 사이에 어드레스전극과 나란하게 형성되는 격벽과, 방전셀의 가장자리에 형성되는 서스테인전극쌍과, 격벽의 폭방향으로 제 1 및 제 2트리거전극 중 적어도 하나 이상의 전극과 중첩되도록 신장되어 형성되는 날개부를 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5를 참조하면, 본 발명의 실시예에 의한 플라즈마 디스플레이 패널은 도시되지 않은 상부기판에 형성됨과 아울러 방전셀의 중심부에 형성되는 트리거전극들(52Y,52Z)과, 방전셀의 주변부에 형성되는 서스테인전극들(50Y,50Z)과, 상부기판에 대향되는 도시되지 않은 하부기판에 상기 트리거전극들(52Y,52Z) 및 서스테인전극들(50Y,50Z)과 교차되는 방향으로 형성되는 어드레스전극(54X)을 구비한다. 상부기판과 하부기판의 사이에는 어드레스전극(54X)과 나란한 방향으로 격벽(56)이 형성된다. 한편, 본 발명에서는 트리거방전이 일어나는 방전공간을 축소시킬 수 있도록 날개부(62a,62b)가 형성된다. 이와 같은 날개부(62a,62b)는 트리거전극들(52Y,52Z)과 중첩될 수 있도록 격벽(56)으로부터 신장된다.
이와 같은 본 발명의 5전극 교류 면방전형 PDP는 화상의 계조를 표현하기 위하여 한 프레임을 방전횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다. 리셋 기간에는 방전셀의 제 1 트리거전극(52Y)에 리셋펄스가 공급되어 방전셀 초기화를 위한 리셋 방전이 일어난다. 어드레스 기간에는 제 1 트리거전극(52Y)에 주사펄스를 순차적으로 공급함과 아울러 주사펄스에 동기된 데이터 펄스를 어드레스 전극(54X)에 공급한다. 이때, 데이터 펄스가 공급된 방전셀에서는 어드레스 방전이 일어난다. 서스테인 기간에는 제 1 및 제 2 서스테인전극(50Y,50Z)에 소정전압레벨을 갖는 서스테인 펄스가 교번적으로 공급됨과 아울러 제 1 및 제 2 트리거전극(52Y,52Z)에 서스테인 펄스보다 낮은 전압레벨을 갖는 트리거 펄스가 교번적으로 공급된다. 서스테인 펄스 및 트리거 펄스가 제 1 및 제 2 서스테인전극(50Y,50Z)과 제 1 및 제 2 트리거전극(52Y,52Z)에 공급되면 제 1 및 제 2 트리거전극(52Y,52Z) 사이에 트리거 방전이 일어난다. 이때, 트리거 방전의 방전공간은 날개부(60a,60b)에 의해 서스테인 방전공간보다 축소된다. 따라서, 트리거전극들(52Y,52Z) 사이에서 약한 트리거 방전이 일어난다. 이와 같이 트리거방전이 일어나면 하전입자들이 생성되고, 이때 생성된 하전입자들의 프라이밍 효과에 의해 제 1 및 제 2 서스테인전극(50Y,50Z)간에 2차 방전이 유도된다. 즉, 본 발명의 PDP에서는 트리거 방전공간이 축소되어 약한 트리거 방전이 일어나고, 이에 따라 강한 서스테인 방전을 일으킬 수 있으므로 방전효율이 향상된다. 한편, 이와 같은 본 발명의 PDP에서는 날개부(60a,60b)가 제 1 및 제 2 트리거전극들(52Y,52Z)과 중첩되는 부분에 형성되기 때문에 어드레스 방전 기간에 충분한 벽전하가 형성되지 않을 수 있다. 즉, 제 1 트리거전극(52Y) 상에 형성된 날개부(60a,60b)에 의해 충분한 어드레스 공간을 확보하지 못하고, 이에 따라 방전셀에 충분한 벽전하가 형성되지 않을 수 있다. 이와 같은 단점을 보완하기 위하여 도 6과 같이 격벽(56)과 제 2 트리거전극(52Z)이 중첩되는 부분에만 날개부(62a,62b)가 형성될 수 있다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면 트리거방전 공간을 줄일 수 있도록 격벽과 제 1 및 제 2 트리거전극 또는 제 2 트리거전극이 중첩되는 부분에 격벽으로부터 신장되는 날개부가 형성된다. 이와 같이 날개부가 형성되기 때문에 트리거방전 공간이 축소되어 약한 트리거방전이 발생되고, 약한 트리거방전에 의해 강한 서스테인 방전이 유도되어 방전효율이 향상된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
Claims (4)
- 상부기판에 형성됨과 아울러 방전셀의 중심부에 형성되는 제 1 및 제 2 트리거전극과,상기 상부기판에 대향되는 하부기판에 상기 제 1 및 제 2 트리거전극과 교차되는 방향으로 형성되는 어드레스전극과,상기 상부기판과 하부기판의 사이에 상기 어드레스전극과 나란하게 형성되는 격벽과,상기 방전셀의 가장자리에 형성되는 서스테인전극쌍과,상기 격벽의 폭방향으로 상기 제 1 및 제 2트리거전극 중 적어도 하나 이상의 전극과 중첩되도록 신장되어 형성되는 날개부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 삭제
- 제 1 항에 있어서,상기 날개부는 방전셀을 선택하는 어드레스 기간에 주사펄스가 공급되는 제 1 트리거전극과 중첩되지 않는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제 3 항에 있어서,상기 날개부는 상기 격벽의 폭 방향 양측으로 신장되어 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0087062A KR100400378B1 (ko) | 2000-12-30 | 2000-12-30 | 플라즈마 디스플레이 패널 |
US10/024,310 US6720736B2 (en) | 2000-12-22 | 2001-12-21 | Plasma display panel |
JP2001391066A JP3725071B2 (ja) | 2000-12-22 | 2001-12-25 | プラズマディスプレーパネル |
JP2005225483A JP4357463B2 (ja) | 2000-12-22 | 2005-08-03 | プラズマディスプレーパネル |
JP2005225492A JP2005327747A (ja) | 2000-12-22 | 2005-08-03 | プラズマディスプレーパネル |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0087062A KR100400378B1 (ko) | 2000-12-30 | 2000-12-30 | 플라즈마 디스플레이 패널 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020058924A KR20020058924A (ko) | 2002-07-12 |
KR100400378B1 true KR100400378B1 (ko) | 2003-10-01 |
Family
ID=27689984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0087062A KR100400378B1 (ko) | 2000-12-22 | 2000-12-30 | 플라즈마 디스플레이 패널 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100400378B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100659073B1 (ko) * | 2004-11-22 | 2006-12-21 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
-
2000
- 2000-12-30 KR KR10-2000-0087062A patent/KR100400378B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20020058924A (ko) | 2002-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100426186B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
JP4160527B2 (ja) | プラズマディスプレーパネル | |
KR100389025B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100400378B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100378619B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100315125B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100538323B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100400377B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20020035699A (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100392955B1 (ko) | 플라즈마 디스플레이 패널의 전극구조 | |
KR100348964B1 (ko) | 플로팅 전극이 삽입된 플라즈마 디스플레이 패널 | |
KR100366939B1 (ko) | 플라즈마 디스플레이 패널의 전극 | |
KR100340439B1 (ko) | 플라즈마 디스플레이 패널의 전극구조 | |
KR20020001181A (ko) | 사다리 패턴 형태의 전극을 가지는 플라즈마 디스플레이패널 | |
KR100365506B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100353925B1 (ko) | 플로팅 전극을 가지는 플라즈마 디스플레이 패널 | |
KR100373530B1 (ko) | 플라즈마 디스플레이 패널의 전극구조 | |
KR100404847B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100421483B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100365504B1 (ko) | 플라즈마 디스플레이 패널 및 그 제조방법 | |
KR100373532B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100364668B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100400373B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100421488B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100370492B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100630 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |