KR0177107B1 - Method and circuit for controlling position on screen display - Google Patents
Method and circuit for controlling position on screen display Download PDFInfo
- Publication number
- KR0177107B1 KR0177107B1 KR1019960003968A KR19960003968A KR0177107B1 KR 0177107 B1 KR0177107 B1 KR 0177107B1 KR 1019960003968 A KR1019960003968 A KR 1019960003968A KR 19960003968 A KR19960003968 A KR 19960003968A KR 0177107 B1 KR0177107 B1 KR 0177107B1
- Authority
- KR
- South Korea
- Prior art keywords
- screen
- osd
- signal
- monitor
- circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2628—Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/44504—Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Graphics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명은 다중모드 모니터의 온스크린 디스플레이 장치 및 방법에 관한 것으로서 모니터의 모드 주파수와 모니터의 화면 조절 상태를 OSD 문자로 모니터 화면에 디스플레이시키는 OSD 화면의 위치를 이동 조절할 수 있는 OSD 화면의 위치 조절회로에 있어서 입력되는 수평동기신호, 수직동기신호의 극성 및 주파수에 따라 화면 조절 모드를 판별하고 전체 시스템을 제어하는 마이크로프로세서와 마이크로프로세서로부터 시리얼로 데이타를 제공받아 정확한 모드 주파수 및 화면제어상태를 OSD 문자로 모니터에 디스플레이시키기 위한 OSD 회로와, 상기 OSD 회로의 수평/수직 신호입력단과 상기 마이크로프로세서의 출력단사이에 구성되어 상기 마이크로프로세서로부터 전달되는 수평/수직 동기신호를 가변저항의 크기를 조절하면서 일정시간 지연시켜 제공하는 신호 지연회로를 포함하는 것을 특징으로 하는 OSD 화면의 위치 조절 방법에 관한 것이다.The present invention relates to an on-screen display device and method of a multi-mode monitor, the position adjustment circuit of the OSD screen that can adjust the position of the OSD screen to display the mode frequency of the monitor and the screen adjustment state of the monitor on the monitor screen with OSD characters Determines the screen adjustment mode according to the polarity and frequency of the horizontal synchronous signal and the vertical synchronous signal input to the system, and receives the serial data from the microprocessor and the microprocessor controlling the entire system. OSD circuit for displaying on the monitor, and between the horizontal and vertical signal input terminal of the OSD circuit and the output terminal of the microprocessor to control the horizontal and vertical synchronizing signal transmitted from the microprocessor while adjusting the size of the variable resistor. Delay It relates to a position adjusting method of the OSD screen, comprising a step of including a signal delay circuit.
Description
제1도는 종래 기술에 따른 온스크린 디스플레이 회로의 화면 위치 조절회로를 나타내는 회로도.1 is a circuit diagram showing a screen position adjustment circuit of the on-screen display circuit according to the prior art.
제2도는 종래 기술에 따른 화면과 신호와의 관계를 나타내는 상관관계도.2 is a correlation diagram showing a relationship between a screen and a signal according to the prior art.
제3도는 일반적인 신호지연회로의 회로도.3 is a circuit diagram of a general signal delay circuit.
제4도는 제3도의 회로구성에 따른 신호의 파형도.4 is a waveform diagram of a signal according to the circuit configuration of FIG.
제5도는 본 발명에 따른 온스크린 디스플레이 회로의 화면 위치 조절회로를 나타내는 회로도.5 is a circuit diagram showing a screen position adjustment circuit of the on-screen display circuit according to the present invention.
제6도는 본 발명에 따른 화면과 신호와의 관계를 나타내는 상관관계도이다.6 is a correlation diagram showing a relationship between a screen and a signal according to the present invention.
본 발명은 다중모드 모니터의 온스크린 디스플FP이(On Screen Display: 이하 OSD라 칭함) 장치 및 방법에 괸한 것으로서, 더욱 상세하게는 마이크로프로세서를 이용하여 판별된 모니터의 모드와 모니터의 화면상태를 제어하기 위한 제어 데이타를 모니터의 화면에 OSD 문자로 디스플레이되는 OSD 화면의 위치 조절 회로 및 조절 방법에 관한 것이다.The present invention relates to an apparatus and method for the On Screen Display FP of a multi-mode monitor. More particularly, the present invention relates to a mode of a monitor and a screen state of the monitor determined using a microprocessor. The position control circuit and the adjustment method of the OSD screen to display the control data for controlling the OSD character on the screen of the monitor.
종래의 기술에 따른 OSD 장치 및 신호 관계를 첨부된 도면을 참조로 설명한다.The OSD device and signal relationship according to the prior art will be described with reference to the accompanying drawings.
모니터의 화면 상태를 제어하기 위한 신호가 입력되면, 마이크로프로세서는 입력되는 수평동기신호, 수직동기신호의 극성 및 주파수에 따라 모드를 판별하고 전체 시스템을 제어하는 신호를 발생하게 된다.When a signal for controlling the screen state of the monitor is input, the microprocessor determines a mode according to the polarity and the frequency of the horizontal synchronization signal and the vertical synchronization signal input and generates a signal for controlling the entire system.
OSD IC는 상기 마이크로프로세서 및 도시되지 않은 D/A 컨버터에 연결되어 상기 마이크로프로세서으로부터 시리얼로 데이타를 제공받고, D/A컨버터로부터 도트클럭을 발생시키는 발진주파수를 제공받아 정확한 모드주파수 및 화면제어상태를 OSD 문자로 모니터 화면에 디스플레이시킨다.The OSD IC is connected to the microprocessor and an unshown D / A converter to receive data serially from the microprocessor and to receive an oscillation frequency that generates a dot clock from the D / A converter. Is displayed on the monitor screen as OSD characters.
이 때 모니터 화면에 나타나는 OSD 화면은 모니터 화면의 특정부위에 고정적으로 위치하는데 대개의 경우 모니터의 화면의 중심부에 형성된다.In this case, the OSD screen appearing on the monitor screen is fixedly positioned at a specific part of the monitor screen, and is usually formed in the center of the monitor screen.
제1도는 종래 기술에 따른 OSD 회로의 화면 위치 조절회로를 나타내는 회로도로서, OSD IC의 5번 입력단과 10번 입력단에 각각 수평 신호와, 수직 신호가 입력되는 것을 나타내고 있다.FIG. 1 is a circuit diagram illustrating a screen position adjusting circuit of an OSD circuit according to the prior art, in which horizontal signals and vertical signals are input to input terminals 5 and 10 of the OSD IC, respectively.
제2도는 종래 기술에 따른 화면과 신호와의 괸계를 나타내는 상관도로서, 비데오 신호의 수평/수직기신호와 OSD 수평/수직동기신호와 각 신호에 따른 디스플레이 상태를 나타내고 있다.FIG. 2 is a correlation diagram showing a relationship between a screen and a signal according to the prior art, and shows a horizontal / vertical signal and an OSD horizontal / vertical synchronization signal of a video signal and a display state according to each signal.
여기에서 비데오 신호의 신호와 OSD 신호간에는 일정 딜레이 타임이 적용되는데, 도면에 표기된 A 구간은 비데오 신호의 수직동기신호와 OSD 신호의 수직동기신호의 시작시간의 차를 나타내며, 표기된 B 구간은 비데오 신호의 수평동기신호와 OSD신호의 수평동기신호의 시작시간의 차를 나타낸다.In this case, a predetermined delay time is applied between the video signal and the OSD signal. A section shown in the figure represents a difference between the start time of the vertical synchronization signal of the video signal and the vertical synchronization signal of the OSD signal, and the marked B section represents the video signal. Indicates the difference between the start time of the horizontal synchronization signal and the horizontal synchronization signal of the OSD signal.
즉, 비데오 신호에 연이은 OSD 신호는 일정한 딜레이 타임이 적용된 후, 또는 마이크로프로세서에서 콘트롤되는 상수의 시간동안 딜레이된 후에 OSD 문자가 디스플레이 되어 화면의 특정된 위치에 고정된다.That is, the OSD signal following the video signal is displayed after the constant delay time is applied or after a constant time controlled by the microprocessor, the OSD characters are displayed and fixed at a specific position on the screen.
이때 사용자가 조정하고자 하는 데이타가 OSD 화면 부분에 가려져 있는 경우, 예를 들면 사용자가 수평 중심 또는 수직 중심을 고정하고자 할 때, OSD화면이 모니터 화면의 중앙부위에 위치하므로써 수평 또는 수직 중심을 조정하기 위한 데이타가 OSD화면에 의해 가리워 진다.If the data you want to adjust is hidden in the OSD screen, for example, when you want to fix the horizontal center or vertical center, adjust the horizontal or vertical center by placing the OSD screen at the center of the monitor screen. Data is hidden by the OSD.
이와 같이 종래의 기술에 의하면 OSD 문자가 모니터 화면의 일정부위에 고정적으로 나타나기 때문에 사용자가 조정하고자하는 상기 OSD 문자에 의해 데이타가 가리워지므로써 사용자에게 조정의 불편을 야기하는 문제점이 있었다.As described above, according to the related art, since the OSD text is fixedly displayed on a certain portion of the monitor screen, data is hidden by the OSD text to be adjusted by the user, causing inconvenience to the user.
본 발명은 위와 같은 문제점을 해결하기 위한 것으로서, 비데오 신호에 잇달아 디스플레이되는 OSD 신호를 시간지연회로를 사용하여 OSD 문자가 나타나는 위치를 사용자의 의도에 따라 임의의 위치로 이동이 가능하도록 하는 OSD 화면 위치 조절회로를 제공함을 목적으로 한다.The present invention is to solve the above problems, OSD screen position that allows the OSD signal displayed in succession to the video signal to be moved to any position according to the user's intention by using the time delay circuit It is an object to provide a control circuit.
상술한 목적을 달성하기 위한 본 발명은, 모니터의 모드 주파수와 모니터의 화면 조절 상태를 OSD 문자로 모니터 화면에 디스플레이시키는 OSD 화면의 위치를 이동 조절할 수 있는 OSD 화면의 위치 조절회로에 있어서;The present invention for achieving the above object is a position adjustment circuit of the OSD screen that can be moved to adjust the position of the OSD screen to display the mode frequency of the monitor and the screen adjustment state of the monitor on the monitor screen as OSD characters;
입력되는 수평동기신호, 수직동기신호의 극성 및 주파수에 따라 화면 조절 모드를 판별하고 전체 시스템을 제어하는 마이크로프로세서와,A microprocessor for determining the screen adjustment mode and controlling the entire system according to the polarity and frequency of the input horizontal sync signal and vertical sync signal;
상기 마이크로프로세서로부터 시리얼로 데이타를 제공받아 정확한 모드주파수 및 화면제어상태를 OSD 문자로 모니터에 디스플레이시키기 위한 OSD 회로와,An OSD circuit for receiving data serially from the microprocessor and displaying the correct mode frequency and display control state on the monitor as OSD characters;
상기 OSD 회로의 수평/수직 신호입력단과 상기 마이크로프로세서의 출력단사이에 구성되어 상기 마이크로프로세서로부터 전달되는 수평/수직 동기신호를 가변저항의 크기를 조절하면서 일정시간 지연시켜 제공하는 신호지연회로를 포함하는 것을 특징으로 한다.And a signal delay circuit configured between a horizontal / vertical signal input terminal of the OSD circuit and an output terminal of the microprocessor to provide a horizontal / vertical synchronization signal transmitted from the microprocessor by delaying a predetermined time while adjusting the size of a variable resistor. It is characterized by.
또한 본 발명이 수행되는 과정은, 모니터의 모드 주파수와 모니터의 화면 조절 상태를 OSD 문자로 모니터 화면에 디스플레이시킬 때 OSD 화면의 위치를 모니터 사용자가 임의대로 보정할 수 있는 OSD 화면의 위치 조절방법에 있어서;In addition, the process of the present invention is carried out in the method of adjusting the position of the OSD screen that the monitor user can arbitrarily correct the position of the OSD screen when displaying the monitor mode frequency and the screen adjustment state of the monitor on the monitor screen as OSD characters In;
입력되는 수평동기신호, 수직동기신호의 극성 및 주파수에 따라 화면 조절 모드를 판별하는 신호판별과정과,A signal discrimination process for determining a screen adjustment mode according to the polarity and frequency of the input horizontal sync signal and vertical sync signal;
상기 신호판별과정에 따라 판별된 정확한 모드 주파수 및 화면 조절 모드, 그리고 제어 범위에 관한 신호를 가변저항을 포함하는 신호지연회로에 인가하므로써 가변저항의 크기에 따라 신호가 지연되는 신호지연과정과,A signal delay process in which a signal is delayed according to the magnitude of the variable resistor by applying a signal related to the correct mode frequency, the screen adjustment mode, and the control range determined according to the signal discrimination process to a signal delay circuit including a variable resistor;
상기 신호지연과정을 거쳐 출력되는 신호를 OSD 문자로 나타내는 디스플레이 과정을 포함하는 것을 특징으로 한다.And a display process of displaying a signal output through the signal delay process as an OSD character.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제3도는 일반적 신호지연회로를 나타낸 회로도이다.3 is a circuit diagram showing a general signal delay circuit.
플립플롭(F/F)에 연결된 외부저항(R1,R2)와 캐패시터(C1,C2)가 연결된 구성을 나타낸다.The external resistors R1 and R2 connected to the flip-flop F / F and the capacitors C1 and C2 are connected to each other.
입력단으로부터 외부 저항을 통해 입력된 전압(Vcc)를 캐패시터(C)가 충전하는데, 이 때 캐패시터(C1)에 충전되는 전압은 입력전압(Vcc) 크기의 2/3 이 될 때까지 진행된다. 이 전압이 쓰레스홀드 전압으로서 플립플롭(F/F)을 트리거시키는데 이 때의 출력은 로우가 된다. 외부 저항(R1,R2)을 통해 캐패시터(C1)에 충전되었던 전압이 방전되면서 감소되다가 입력전압(Vcc)의 1/3 이 될때까지 진행되고 플립플롭(F/F)이 트리거되어 출력이 하이'로 된다.The capacitor C charges the voltage Vcc input through the external resistor from the input terminal, and the voltage charged to the capacitor C1 proceeds to 2/3 of the magnitude of the input voltage Vcc. This voltage triggers the flip-flop (F / F) as the threshold voltage at which the output goes low. The voltage charged to the capacitor C1 through the external resistors R1 and R2 is discharged and then decreases until it reaches 1/3 of the input voltage Vcc. The flip-flop (F / F) is triggered to output the high '. It becomes
위와 같은 동작에 따른 신호의 파형도는 제4도와 같다.The waveform diagram of the signal according to the above operation is shown in FIG.
이때 TH는 캐패시터(C)가 저항 R1과 R2를 통해 충전하는 시간, TL는 캐패시터(C1)가 저항 R2를 통해 방전하는 시간으로, 외부 저항 R2를 변경하여 T를 조절할 수 있다. 이때 T = 0.7(TH+ TL) 이 된다.In this case, T H is a time for the capacitor C to charge through the resistors R1 and R2, and T L is a time for the capacitor C1 to discharge through the resistor R2. At this time, T = 0.7 (T H + T L ).
본 발명은 위와 같이 구성되고 동작하는 시간 지연기능을 갖는 D 타입의 플립플롭(F/F)을 이용하여 화면에 나타나는 OSD 위치를 가변저항의 크기를 조절하므로써 제어할 수 있도록 하는 것이다.The present invention is to control the OSD position appearing on the screen by adjusting the size of the variable resistor using a D-type flip-flop (F / F) having a time delay function configured and operated as described above.
제5도는 본 발명의 바람직한 실시에 따른 OSD 회로의 화면 위치 조절 회로를 나타내는 회로도로서, OSD IC(10)의 입력단자중에서 5번 입력단에 신호지연회로(20)를 통해 지연된 수평동기신호를 입력받고, 10번 입력단에 신호지연회로(30)를 거쳐 지연된 수직동기신호를 입력받는 것을 나타낸다.5 is a circuit diagram illustrating a screen position adjusting circuit of an OSD circuit according to a preferred embodiment of the present invention, and receives a delayed horizontal synchronous signal through a signal delay circuit 20 from an input terminal 5 of an input terminal of an OSD IC 10. , Receiving the delayed vertical synchronization signal through the signal delay circuit 30 to the input terminal 10.
이 때 상기 각 신호지연회로(20,30)는 각 신호지연 IC(21, 31)와 각 IC에 연결된 가변저항(VR1,VR2 및 충전용 캐패시터(C1,C2)를 포함하여 구성된 것을 나타내고 있다.In this case, each of the signal delay circuits 20 and 30 includes the signal delay ICs 21 and 31 and the variable resistors VR1 and VR2 and the charging capacitors C1 and C2 connected to the respective ICs.
또한 각 가변저항(VR1, VR2)은 마이크로프로세서(40)에 연결되어 사용자의 임의의 조절에 따라 가변될 수 있도륵 구성되어 있다.In addition, each of the variable resistor (VR1, VR2) is connected to the microprocessor 40 is configured to be variable according to the user's arbitrary adjustment.
위와 같은 구성을 가진 본 발명은, 상기 신호지연 IC(21,31)에 인가되는 제1차 동기신호를 신호지연 IC(21,31)에 연결된 저항과 캐패시터를 이용하여 그 크기를 변화시켜 지연시간을 조절할 수 있는데, 캐패시터의 값을 변경하기가 어러우므로 저항을 가변저항(VR1, VR2)으로 사용하여 그 크기를 조절하므로써 지연시간을 조절할 수 있다.In the present invention having the above configuration, the delay time by varying the size of the first synchronization signal applied to the signal delay IC (21, 31) using a resistor and a capacitor connected to the signal delay IC (21, 31) Since it is difficult to change the value of the capacitor, the delay time can be adjusted by adjusting the size by using the resistors as the variable resistors VR1 and VR2.
위와 같이 동작되는 신호지연회로를 적용한 본 발명의 비데오 신호와 제1 OSD 신호 및 제2 OSD 신호의 관계에 따라 모니터 화면에 나타나는 비데오 화면과 OSD 화면에 관한 상관관계가 제6도에 도시되어 있다.6 illustrates a correlation between the video screen and the OSD screen displayed on the monitor screen according to the relationship between the video signal, the first OSD signal, and the second OSD signal, to which the signal delay circuit operated as described above is applied.
비데오 신호의 수평/수직 동기신호(H_SYNC, V_SYNC)에 따라 비데오 화면의 수평 및 수직 사이즈가 형성되고 해당 영역에 비데오 신호에 따른 화면이 형성되고, 수평/수직 동기신호(H_SYNC/V_SYNC)에 일정 시간차를 두고 제1 OSD 수평/수직신호(OSD H_FLB1/OSD V_FLB1)가 발생하지만 이에 따른 화면의 변화는 나타나지 않는다. 그 이유는 상기 제1 OSD 수평/수직 신호(OSD H_FLB1/OSD V_FLB1)를 신호지연회로(20,30)에 연결된 가변저항(VR1,VR2) 및 캐패시터(C1,C2)에 의해 충전되기 때문이다.The horizontal and vertical size of the video screen is formed according to the horizontal / vertical sync signals (H_SYNC, V_SYNC) of the video signal, and the screen is formed according to the video signal in the corresponding area. The first OSD horizontal / vertical signal (OSD H_FLB1 / OSD V_FLB1) is generated, but the screen change does not appear accordingly. This is because the first OSD horizontal / vertical signal OSD H_FLB1 / OSD V_FLB1 is charged by the variable resistors VR1 and VR2 and capacitors C1 and C2 connected to the signal delay circuits 20 and 30.
이때 가변저항(VR1,VR2)의 크기 조절에 따라 신호지연시간(Td1,Td2)이 결정되는데 가변저항(VR1,VR2)의 크기를 크게하면 신호지연회로(20,30)에 인가되는 전압의 크기가 감소하므로 캐패시터(C1,C2)에 충전되는 시간이 짧게 되고 이에 따라 OSD IC(10)에 인가되는 시간이 짧게되어 모니터 화면에 나타나는 위치가 변경될 수 있다.At this time, the signal delay times Td1 and Td2 are determined according to the size control of the variable resistors VR1 and VR2. When the size of the variable resistors VR1 and VR2 is increased, the magnitude of the voltage applied to the signal delay circuits 20 and 30 is increased. Since the time for charging the capacitors C1 and C2 is shortened, the time applied to the OSD IC 10 is shortened and thus the position appearing on the monitor screen may be changed.
상기 가변저항(VR1,VR2)은 마이크로프로세서(40)에 연결되어 있어서 사용자가 임의대로 그 크기를 조절할 수 있다.The variable resistors VR1 and VR2 are connected to the microprocessor 40 so that the user can arbitrarily adjust the size thereof.
상기 신호지연회로에 의해 충전된 신호는 일정시간이 경과한 후 OSD IC로 방전하는데 이 때 입력되는 신호에 의해 모니터의 화면에 OSD 문자로 디스플레이된다.The signal charged by the signal delay circuit is discharged to the OSD IC after a predetermined time has elapsed, and is displayed as OSD characters on the screen of the monitor by the input signal.
따라서 본 발명은 비데오 신호(H_SYNC, V_SYNC)에 잇달아 일정시간 후에 OSD IC에 입력되는 수평/수직 신호(OSD H_FLB1, OSD V_FLB1)를 충전하였다가 신호지연회로(20,30)에 연결된 가변저항(VR1,VR2)의 크기에 따라 설정되는 신호지연시간(Td1,Td2)이 경과된 후에 방전하면서 OSD IC(10)에 지연된 수평/수직 신호(OSD H_FLB2, OSD V_FLB2)를 입력하여 OSD 문자를 나타내므로써 사용자가 모니터의 화면에 나타나는 OSD 화면의 위치를 조절할 수 있다.Therefore, the present invention charges the horizontal / vertical signals (OSD H_FLB1, OSD V_FLB1) input to the OSD IC after a certain time after the video signals (H_SYNC, V_SYNC), and then the variable resistor (VR1) connected to the signal delay circuits (20, 30). After discharging the signal delay time Td1 and Td2 set according to the size of VR2, the user inputs the horizontal / vertical signals (OSD H_FLB2, OSD V_FLB2) delayed to the OSD IC 10 to display the OSD characters. You can adjust the position of the OSD screen on the monitor screen.
상술한 바와 같이 동작되는 본 발명은, 모니터의 모드나 주파수 또는 화면 상태의 조절 등에 의한 정보를 모니터의 화면 일정부위에 나타내는 OSD 화면을, 마이크로프로세서에 연결된 가변저항의 크기를 변화시키므로써 OSD 화면이 나타나는 영역을 사용자의 임의대로 고정된 위치로부터 그 영역을 이동 조절할 수 있는 효과가 있다.According to the present invention operated as described above, the OSD screen is displayed by changing the size of the variable resistor connected to the microprocessor, the OSD screen indicating the information on the monitor screen portion of the monitor by adjusting the mode, frequency, or screen state of the monitor, etc. There is an effect that the area to appear can be moved and adjusted from the fixed position of the user.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960003968A KR0177107B1 (en) | 1996-02-17 | 1996-02-17 | Method and circuit for controlling position on screen display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960003968A KR0177107B1 (en) | 1996-02-17 | 1996-02-17 | Method and circuit for controlling position on screen display |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970064183A KR970064183A (en) | 1997-09-12 |
KR0177107B1 true KR0177107B1 (en) | 1999-05-01 |
Family
ID=19451439
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960003968A KR0177107B1 (en) | 1996-02-17 | 1996-02-17 | Method and circuit for controlling position on screen display |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0177107B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990056567A (en) * | 1997-12-29 | 1999-07-15 | 윤종용 | How to Control Display Position of On-Screen Display Characters |
-
1996
- 1996-02-17 KR KR1019960003968A patent/KR0177107B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970064183A (en) | 1997-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930001448B1 (en) | Television receiver having character generator with non-line locked clock oscillator | |
KR0177107B1 (en) | Method and circuit for controlling position on screen display | |
US4166250A (en) | Synchronizing signal processing circuit | |
US5526042A (en) | Apparatus and method for displaying different time-scale waveforms of a signal | |
KR910013877A (en) | Character generator | |
US6456332B1 (en) | Device for generating sync signals of composite video signal | |
KR0161400B1 (en) | The control signal generation apparatus of a stable image for digital image process | |
JPS6234189A (en) | Display unit | |
KR19980030073U (en) | Mute signal generator of monitor | |
KR19990057589A (en) | How to adjust the setting status of the display device | |
SU1596486A1 (en) | Tv camera | |
JP2956983B2 (en) | Vertical sync signal separation circuit | |
JPH04154383A (en) | Horizontal synchronizing signal protecting circuit | |
KR0122528Y1 (en) | Letter displaying circuit for image machinery | |
KR20010010648A (en) | Apparatus and method for saturation providing of display apparatus | |
JP3316364B2 (en) | Display clock generation circuit | |
KR890000945B1 (en) | Vertical image width automatic control circuit of monitor | |
KR200159191Y1 (en) | Roll free circuit on analog video swicher | |
JPH04361293A (en) | Synchronizing signal detecting circuit | |
KR930001094Y1 (en) | Cursor shifting device for vcr | |
JPH086546A (en) | Display control method for on-screen display and control device therefor | |
JP2645039B2 (en) | Phase locked loop circuit | |
KR200197411Y1 (en) | Osd control circuit for monitor | |
KR950002663B1 (en) | Screen vertical movement apparatus and control method of hdtv | |
JP2614512B2 (en) | Multi-scan CRT display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051028 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |