Nothing Special   »   [go: up one dir, main page]

KR0175800B1 - Displaying circuit and display controlling method of transmitting network - Google Patents

Displaying circuit and display controlling method of transmitting network Download PDF

Info

Publication number
KR0175800B1
KR0175800B1 KR1019950026095A KR19950026095A KR0175800B1 KR 0175800 B1 KR0175800 B1 KR 0175800B1 KR 1019950026095 A KR1019950026095 A KR 1019950026095A KR 19950026095 A KR19950026095 A KR 19950026095A KR 0175800 B1 KR0175800 B1 KR 0175800B1
Authority
KR
South Korea
Prior art keywords
receiving
screen
serial data
serial
display unit
Prior art date
Application number
KR1019950026095A
Other languages
Korean (ko)
Other versions
KR970012114A (en
Inventor
김영민
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950026095A priority Critical patent/KR0175800B1/en
Publication of KR970012114A publication Critical patent/KR970012114A/en
Application granted granted Critical
Publication of KR0175800B1 publication Critical patent/KR0175800B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/328Computer systems status display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Small-Scale Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

본 발명은 전송망에 관한 것으로서, 특히 전송망의 버스상에서 전송되는 데이타를 수신하여 현재 망의 상태를 화면에 디스플레이시킴으로써, 현재 전송망의 상태를 유저가 용이하게 감지할 수 있는 전송망의 표시장치에 관한 것이다. 이와같은 본 발명은 콤퓨터(A)및 보조장치(B)(C)(D)가 버스(BUS)에 의해 링의 형태로 연결되고, 그 버스(BUS)의 소정위치에 데이타의 전송상태를 화면에 디스플레이시키는 표시장치(1)가 연결되어 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmission network, and more particularly, to a display apparatus of a transmission network that enables a user to easily detect a state of a current transmission network by receiving data transmitted on a bus of the transmission network and displaying the current network status on a screen. In the present invention, the computer A and the auxiliary devices B, C, and D are connected by a bus in the form of a ring, and the data transmission state is displayed on a predetermined position of the bus. The display device 1 to be displayed on is connected.

Description

전송망의 표시장치및 그 제어방법Display device of transmission network and its control method

제1도는 일반적인 전송망의 구조를 보인 도면.1 is a view showing the structure of a general transmission network.

제2도는 일반적인 전송망의 버스를 통해 전송되는 데이타의 형태를 보인 도면.2 is a diagram showing a form of data transmitted through a bus of a general transmission network.

제3도 내지 제4도는 본 발명에 따른 전송망의 표시장치의 구성을 보인 도면.3 to 4 show the configuration of a display device of a transmission network according to the present invention.

제5도는 본 발명에 따른 전송망의 표시방법을 보인 도면.5 is a view showing a display method of a transmission network according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 표시장치 11 : 수신부1: display device 11: receiver

12 : 마이크로프로세서 13 : 온스크린 디스플레이부12 microprocessor 13 on-screen display

14 : 표시부 S1-S7 : 제1스텝및 제7스텝14: display unit S1-S7: first step and seventh step

본 발명은 콤퓨터와 보조장치간의 데이타의 전송이 가능한 전송망에 관한 것으로서, 특히 전송망의 버스상에서 전송되는 데이타를 수신하여 현재 전송망의 상태를 화면에 디스플레이시킴으로써, 현재 전송망의 상태를 유저가 용이하게 알 수 있는 전송망의 표시자치및 그 제어방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmission network capable of transmitting data between a computer and an auxiliary device, and in particular, by receiving data transmitted on a bus of a transmission network and displaying the current transmission network status on a screen, the user can easily know the status of the current transmission network. The present invention relates to a display autonomy of a transmission network and a control method thereof.

일반적인 전송망은 컴퓨터에 연결되어 있는 마우스등의 보조장치들을 연결하는 망으로서, 최근에는 많이 사용되고 있다.A general transmission network is a network for connecting auxiliary devices such as a mouse connected to a computer.

상기와 같은 콤퓨터(A)와 보조장치(B)(C)(D)는 제1도에 도시된 바와 같이, 링의 구조로 연결되어 있으며, 그리고, 그 콤퓨터(A)및 보조장치(B)(C)(D)들 간에는 버스(BUS)를 통해 데이타가 전송되도록 되어 있다.The computer (A) and the auxiliary device (B) (C) (D) as described above are connected in a ring structure, as shown in FIG. 1, and the computer (A) and the auxiliary device (B). Data is transferred between (C) and (D) via a bus.

그 때, 버스(BUS)를 통해 전송되는 데이타는 전송되는 필요한 장비를 최소로 줄이기 위하여 직렬(Serial)로 전송되며, 또한 전송되는 데이타의 형태는 제2도에 도시된 바와 같이, 시리얼 클럭(SCL)과 시리얼 데이타(SDA)로 전송된다.At that time, the data transmitted via the bus is transmitted in serial to minimize the necessary equipment to be transmitted, and the type of data transmitted is also shown in FIG. ) And serial data (SDA).

그리고 상기 콤퓨터(A)에서 보조장치(B)로 전송될 때는 시리얼 클럭(SCL)가 고전위 상태로 전송되고 동시에 시리얼 데이타(SDA)가 저전위 상태로 전송이 되면, 보조장치(B)에서는 시리얼 (SDA)를 수신할 준비단계에 있게 된다.When the serial clock SCL is transmitted in the high potential state and the serial data SDA is transmitted in the low potential state when the computer A is transmitted from the computer A to the auxiliary device B, the auxiliary device B is serial. (SDA) is ready to receive.

상기와 같은 일반적인 망에는 현재 전송망의 상태를 사용자가 알수 없으므로, 계속해서 전송망의 상태를 감지하여야 하는 문제점이 발생하게 된다.In the general network as described above, since the user cannot know the state of the current transmission network, there is a problem in that the state of the transmission network must be continuously detected.

본 발명은 상기와 같은 문제점을 해소하기 위하여 현재 망의 전송중 이 신호를 감지한 후 온스크린 디스플레이를 이용하여 망의 상태를 화면에 디스플레이시킴으로써, 데이타의 전송을 용이하게 감지할 수 있는 전송망의 표시장치및 그 제어방법을 제공하는데 본 발명의 목적이 있는 것이다.In order to solve the above problems, the present invention detects this signal during transmission of the current network and displays the status of the network on the screen using an on-screen display, thereby indicating a transmission network that can easily detect data transmission. It is an object of the present invention to provide an apparatus and a control method thereof.

이와같은 목적을 실현하기 위한 본 발명은 콤퓨터와 보조장치가 링의 형태로 버스로 연결되어 있는 전송망에 있어서, 상기 버스의 소정위치에 설치하여 데이타의 전송상태를 화면에 디스플레이시키는 표시장치를 포함하여서 된 것이다.The present invention for realizing the above object is a transmission network in which a computer and an auxiliary device are connected by a bus in the form of a ring, including a display device installed on a predetermined position of the bus to display a data transmission state on a screen. It is.

이하 첨부된 도면에 의거 상세하게 설명하면 다음과 같다.Hereinafter will be described in detail with reference to the accompanying drawings.

제3도내지 제5도는 본 발명에 다른 전송망의 표시장치의 구성을 보인 도면으로서, 이에 도시된 바와 같이, 다수개의 콤퓨터(A)및 보조장치(B)(C)(D)가 버스(BUS)에 의해 링에 형태로 연결되고, 그 버스(BUS)의 소정 위치에 데이타의 전송상태를 화면에 디스플레이시키는 표시장치(1)가 연결되어 있다.3 to 5 show a configuration of a display device of a transmission network according to the present invention. As shown in the drawing, a plurality of computers A and auxiliary devices B, C, and D are connected to a bus. Is connected to the ring in the form of a ring, and a display device 1 for displaying a data transmission state on a screen is connected to a predetermined position of the bus.

여기서, 상기 표시장치(1)는 제4도에 도시된 바와 같이, 입력되는 시리얼 클럭(SCL)및 시리얼 데이타(SDA)를 수신하여 그 수신된 신호의 임피던스를 상승시키는 수신부(11)와, 수신부(11)의 출력신호를 받아 처리한 후 제어신호를 출력하는 마이크로 프로세서(12)와, 마이크로 프로세서(12)의 제어신호를 받아 현재의 망의 상태를 온스크린 디스플레이신호로 발생하는 온스크린 디스플레이부(13)와, 온스크린 디스플레이부913)의 출력신호를 화면으로 디스플레이시키는 표시부(14)로 구비되어 있다.Here, as shown in FIG. 4, the display device 1 includes a receiver 11 for receiving an input serial clock SCL and serial data SDA and increasing an impedance of the received signal; A microprocessor 12 for receiving and processing the output signal of 11 and outputting a control signal, and an on-screen display unit for generating the current network state as an on-screen display signal by receiving the control signal of the microprocessor 12; 13 and a display unit 14 for displaying the output signal of the on-screen display unit 913 on the screen.

여기서, 상기 수신부(11)는 입력되는 시리얼 클럭(SCL)및 시리얼 데이타(SDA)에 의해 스위칭하는 트랜지스터(Q1)(Q2)와, 트랜지스터(Q1)(Q2)의 출력신호의 임피던스를 상승시키는 저항(R1)-(R4)로 구성된다.Here, the receiver 11 includes a resistor for increasing the impedance of the output signals of the transistors Q1 and Q2 and the transistors Q1 and Q2 that are switched by the input serial clock SCL and serial data SDA. It consists of (R1)-(R4).

또한, 상기와 같은 표시장치(1)를 제어하기 위한 제어신호가 발생되는 과정은 제5도에 도시된 바와 같이, 제1스템(S1)내지 제 7스템(S7)순으로 이루어진다.In addition, a process of generating a control signal for controlling the display device 1 as described above is performed in the order of the first system S1 to the seventh system S7.

이와같이 이루어진 본 발명에 따른 전송망의 표시장치에 있어서, 버스(BUS)로 전송중인 시리얼 클럭(SCL)및 시리얼 데이타(SDA)는 수신부(11)에 인가되어 그 시리얼 클럭(SCL)및 시리얼 데이타(SDA)를 감지하게 된다.In the display device of the transmission network according to the present invention, the serial clock (SCL) and the serial data (SDA) being transmitted to the bus (BUS) are applied to the receiving unit (11) and the serial clock (SCL) and the serial data (SDA). ) Will be detected.

즉, 상기 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태로 입력되면, 수신부(11)의 트랜지스터(Q1)는 턴온상태로 스위칭하게 되나 트랜지스터(Q2)는 턴오프상태로 스위칭하게 된다.That is, when the serial clock SCL and the serial data SDA are input in the high potential state and the low potential state, respectively, the transistor Q1 of the receiver 11 is turned on, but the transistor Q2 is turned off. It will switch to the state.

그때 상기 트랜지스터(Q1)의 출력신호는 저항(R1)(R2)에 의애 높아진 임피던스에 따라 증폭된 후 마이크로프로세서(12)에 인가하고, 동시에 트랜지스터(Q2)의 출력신호는 저항(R3)(R4)에 의해 놓아진 임피던스에 따라 증폭된 후 마이크로 프로세서(12)에 인가하게 된다.At this time, the output signal of the transistor Q1 is amplified according to the impedance raised by the resistors R1 and R2 and then applied to the microprocessor 12, and at the same time, the output signal of the transistor Q2 is applied to the resistors R3 and R4. Amplified according to the impedance set by the) is applied to the microprocessor 12.

상기 마이크로 프로세서(12)는 수신부(11)의 트랜지스터(Q1)의 출력신호가 고전위 상태로 입력되고, 트랜지스터(Q2)의 출력신호가 저전위 상태로 출력되면, 고구전위 상태의 제어신호를 온스크린 디스플레이부(13)에 인가되어 온스크린 디스플레이부(13)는 준비단계에 있게 된다.When the output signal of the transistor Q1 of the receiver 11 is input in the high potential state and the output signal of the transistor Q2 is output in the low potential state, the microprocessor 12 turns on the control signal of the high potential state. The on-screen display unit 13 is applied to the screen display unit 13 in preparation.

그 후 마이크로 프로세서(12)에 입력되는 트랜지스터(Q1)(Q2)의 출력신호는 전송하고자 하는 데이타로서, 온스크린 디스플레이부(13)에 인가되어 온스크린 디스플레이신호로 변환되고, 그 변환된 온스크린 디스플레이신호는 표시부(14)를 통해 화면에 디스플레이된다.After that, the output signals of the transistors Q1 and Q2 input to the microprocessor 12 are data to be transmitted, which are applied to the on-screen display unit 13 to be converted into on-screen display signals, and the converted on-screen. The display signal is displayed on the screen through the display unit 14.

상기와 같은 표시과정을 제5도를 참조하여 다시 설명하면, 우선 마이크로 프로세서(12)가 제1스템(S1)에 의해 초기화된 후 제2스텝(S2)에 의해 입력되는 시리얼 클럭(SCL )및 시리얼 데이타(SDA)가 수신하게 된다.The display process as described above will be described with reference to FIG. 5 again. First, the microprocessor 12 is initialized by the first system S1 and then the serial clock SCL is input by the second step S2. Serial data (SDA) will be received.

그때, 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태및 저전위 상태인지가 제3스텝(S3)에 의해 감지되고, 그 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태이면, 제4스텝(S4)에 의해 입력되는 시리얼 데이타(SDA)를 수신하게 된다.At that time, it is detected by the third step S3 whether the serial clock SCL and the serial data SDA are the high potential state and the low potential state, respectively, and the detected serial clock SCL and the serial data SDA are detected. If the high potential state and the low potential state, respectively, the serial data SDA input by the fourth step S4 is received.

그러나, 그 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태가 아니면, 제5스텝(S5)에 의해 대기하는 메시지가 발생하게 된다.However, if the sensed serial clock SCL and serial data SDA are not in the high potential state and the low potential state, respectively, a message waiting for the fifth step S5 is generated.

그리고, 상기 제4스텝(S4)및 제5스텝(S5)를 통해 수신된 시리얼 데이터(SDA)및 대기 메시지는 제6스텝(S6)에 의해 온스크린 디스플레이신호로 변환되고, 그 변환된 온스크린 디스플레이신호는 제7스텝(S7)에 의해 표시부(14)에 디스플레이된다.The serial data SDA and the standby message received through the fourth step S4 and the fifth step S5 are converted into an on-screen display signal by the sixth step S6, and the converted on-screen. The display signal is displayed on the display unit 14 by the seventh step S7.

이상에서 설명한 바와 같이, 본 발명에 따른 전송망의 표시장치및 그 제어방법은 전송중이 신호를 감지한 후 온스크린 디스플레이를 이용하여 망의 상태를 화면에 디스플레이시킴으로써, 데이타의 전송을 용이하게 감지할 수 있는 효과가 있다.As described above, the display device and the control method of the transmission network according to the present invention after detecting the signal during transmission to display the state of the network on the screen using the on-screen display, to easily detect the transmission of data It can be effective.

Claims (2)

컴퓨터(A)및 보조장치(B)(C)(D)간 데이터의 전송상태를 화면에 표시하는 표시장치(1)에 있어서, 상기 표시장치(1)는 입력되는 데이타의 시리얼 클럭(SCL)및 시리얼 데이타( SDA)를 수신하여 그 수신된 신호의 임피던스를 상승시켜 증폭시키는 수신부(11) ; 상기 수신부(11)의 출력신호를 받아 처리한 후 제어신호를 출력하는 마이크로 프로세서(12) ; 상기 마이크로 프로세서(12)의 제어신호를 받아 현재의 망의 상태를 온스크린 디스플레이신호로 발생하는 온스크린 디스플레이부(13)와 ; 상기 온스크린 디스플레이부(13)의 출력신호를 화명으로 디스플레이시키는 표시부(14)로 구비됨을 특징으로 하는 전송망의 표시장치.In a display device (1) for displaying on a screen a transfer state of data between a computer (A) and an auxiliary device (B) (C) (D), the display device (1) is a serial clock (SCL) of the input data. And a receiving unit 11 for receiving serial data SDA and raising and amplifying the impedance of the received signal. A microprocessor 12 for receiving and processing the output signal of the receiving unit 11 and then outputting a control signal; An on-screen display unit 13 for receiving a control signal from the microprocessor 12 and generating a current network state as an on-screen display signal; And a display unit (14) for displaying the output signal of the on-screen display unit (13) in a bright name. 수신부(11), 마이크로프로세서(12), 온스크린 디스플레이부913)및 표시부(14)로 구성하여 버스(BUS)를 통해 전송되는 데이타를 화면으로 디스플레이시키는 전송망의 표시장치에 있어서, 상기 마이크로 프로세서(12)를 초기화 시키는 제1스텝(S1) ; 입력되는 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)를 수신하는 제2스텝(S2) ; 상기 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태인지를 감지하는 제3스텝(S3) ; 상기 제3스텝(S3)에 의해 감지된 시리얼 클럭(SCL)및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태이면, 입력되는 시리얼 데이타(SDA)를 수신하는 제4스텝(S4) ; 상기 제3스텝(S3)에서 감지된 시리얼 클럭(SCL) 및 시리얼 데이타(SDA)가 각각 고전위 상태 및 저전위 상태가 아니면, 대기메세지 발생시키는 제5스텝(S5) ; 상기 제4스텝(S4) 및 제5스텝(S5)를 통해 수신된 시리얼 데이타(SDA)및 대기 메시지를 온스크린 디스플레이신호로 변환시키는 제6스텝(S6) ; 상기 제6스텝(S6)의 변환된 온스크린 디스플레이신호를 표시부(14)에 디스플레이시키는 제7스텝(S7)순으로 이루어짐을 특징으로 하는 전송망의 표시방법.In the display device of the transmission network configured by the receiving unit 11, the microprocessor 12, the on-screen display unit 913 and the display unit 14 to display the data transmitted via the bus (BUS) on the screen, the microprocessor ( A first step S1 for initializing 12); A second step S2 for receiving an input serial clock SCL and serial data SDA; A third step S3 of detecting whether the serial clock SCL and the serial data SDA are in a high potential state and a low potential state, respectively; A fourth step S4 for receiving the input serial data SDA when the serial clock SCL and the serial data SDA sensed by the third step S3 are high and low potentials, respectively; A fifth step S5 for generating a standby message if the serial clock SCL and the serial data SDA detected in the third step S3 are not at the high potential state and the low potential state, respectively; A sixth step S6 for converting the serial data SDA and the standby message received through the fourth step S4 and the fifth step S5 into on-screen display signals; And a seventh step (S7) in which the converted on-screen display signal of the sixth step (S6) is displayed on the display unit (14).
KR1019950026095A 1995-08-23 1995-08-23 Displaying circuit and display controlling method of transmitting network KR0175800B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950026095A KR0175800B1 (en) 1995-08-23 1995-08-23 Displaying circuit and display controlling method of transmitting network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026095A KR0175800B1 (en) 1995-08-23 1995-08-23 Displaying circuit and display controlling method of transmitting network

Publications (2)

Publication Number Publication Date
KR970012114A KR970012114A (en) 1997-03-29
KR0175800B1 true KR0175800B1 (en) 1999-05-15

Family

ID=19424196

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026095A KR0175800B1 (en) 1995-08-23 1995-08-23 Displaying circuit and display controlling method of transmitting network

Country Status (1)

Country Link
KR (1) KR0175800B1 (en)

Also Published As

Publication number Publication date
KR970012114A (en) 1997-03-29

Similar Documents

Publication Publication Date Title
US20020060676A1 (en) Apparatus and method for detecting DVI connectors of a digital video display device
JP4205120B2 (en) Liquid crystal display device and driving method thereof
US6587101B2 (en) Power-saving circuit and method for a digital video display device
JP2000089930A (en) Computer system and video adaptor
ATE178178T1 (en) CONTROL CIRCUIT FOR POWER SUPPLY OF A CATHODE RAY TUBE DISPLAY DEVICE AND CORRESPONDING METHOD
KR100341919B1 (en) Apparatus for diagnosing of video signals in a liquid crystal display
US8427392B2 (en) Circuit for detecting an external display device adapted to notebook computer and detecting method thereof
EP0545828A3 (en) Power source control apparatus for display unit
KR0175800B1 (en) Displaying circuit and display controlling method of transmitting network
US9736396B2 (en) Signal input switching circuit, method of controlling signal input switching circuit, and display device
US7721124B2 (en) System and method for signaling a first device from a second device
KR100763947B1 (en) Electric Apparatus And Control Method Thereof
CA1270576A (en) Ic device compatible with input signals in the formats for two-line and four-line type bus lines
US7414606B1 (en) Method and apparatus for detecting a flat panel display monitor
KR20010061329A (en) Method and apparatus for detecting error of touch signal
US20030107482A1 (en) Computer system having network connector and method of checking connection state of network cable therefor
JP2845000B2 (en) Signal transmission / reception circuit of bidirectional signal line
KR100386773B1 (en) Display Device, Computer and Computer System
JPH10256488A (en) Operation mode setting circuit
KR100537887B1 (en) Module control device of liquid crystal display
KR100268480B1 (en) Display system having a formatconverter module
JP2972808B2 (en) Control circuit for display device
KR100512739B1 (en) Computer system and method of controlling the same
KR0166636B1 (en) Reset device and its method
JPH098851A (en) Signal transmitting system and signal terminal circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee