JPWO2017141367A1 - ポリフェーズフィルタおよびフィルタ回路 - Google Patents
ポリフェーズフィルタおよびフィルタ回路 Download PDFInfo
- Publication number
- JPWO2017141367A1 JPWO2017141367A1 JP2017545976A JP2017545976A JPWO2017141367A1 JP WO2017141367 A1 JPWO2017141367 A1 JP WO2017141367A1 JP 2017545976 A JP2017545976 A JP 2017545976A JP 2017545976 A JP2017545976 A JP 2017545976A JP WO2017141367 A1 JPWO2017141367 A1 JP WO2017141367A1
- Authority
- JP
- Japan
- Prior art keywords
- output terminal
- phase
- variable capacitor
- end connected
- variable
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 78
- 238000001514 detection method Methods 0.000 claims description 8
- 230000015572 biosynthetic process Effects 0.000 claims description 5
- 238000003786 synthesis reaction Methods 0.000 claims description 5
- 238000003780 insertion Methods 0.000 abstract description 11
- 230000037431 insertion Effects 0.000 abstract description 11
- 238000000034 method Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/16—Networks for phase shifting
- H03H11/22—Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/18—Networks for phase shifting
- H03H7/21—Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/16—Networks for phase shifting
- H03H11/20—Two-port phase shifters providing an adjustable phase shift
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H2007/0192—Complex filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H2210/00—Indexing scheme relating to details of tunable filters
- H03H2210/02—Variable filter component
- H03H2210/021—Amplifier, e.g. transconductance amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H2210/00—Indexing scheme relating to details of tunable filters
- H03H2210/02—Variable filter component
- H03H2210/025—Capacitor
Landscapes
- Networks Using Active Elements (AREA)
- Filters And Equalizers (AREA)
Abstract
Description
すなわち、特許文献1では、可変抵抗と固定容量とを組み合わせて振幅整合型ポリフェーズフィルタを構成しているので、可変抵抗の抵抗値を調整することにより振幅誤差は補正できるものの、位相誤差を補正することができないという問題がある。また、位相誤差を補正するために、振幅整合型ポリフェーズフィルタを多段ポリフェーズフィルタと組み合わせた場合には、上述したように挿入損失が劣化するという問題がある。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。
図5は、この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。図5において、このフィルタ回路100は、ポリフェーズフィルタ11、振幅比較回路12、第1演算回路13、位相比較回路14および第2演算回路15を備えている。
振幅比較回路12は、第3出力端子および第4出力端子から出力される直交信号に基づいて、振幅誤差εを検出する。ここで、振幅誤差εは、入力信号のばらつきや温度ばらつき、プロセスばらつき等の要因で動的に変動する値であり、入力端子に理想差動信号が入力された場合は、ε=0となる。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。
図8は、この発明の実施の形態2に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。図8において、このフィルタ回路100Aは、ポリフェーズフィルタ11、ベクトル合成形移相器21、位相検出回路22、位相比較回路23、演算回路24および位相制御用回路25を備えている。
ポリフェーズフィルタ11は、入力端子111、112から入力された差動信号をI/Q直交差動信号に変換する。ここで、ポリフェーズフィルタ11の素子ばらつきにより、振幅誤差εおよび位相誤差θが生じているとする。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。
Claims (3)
- 一端が第1入力端子に、他端が第1出力端子にそれぞれ接続された第1固定抵抗と、
一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第1可変抵抗と、
一端が第2入力端子に、他端が第3出力端子にそれぞれ接続された第2固定抵抗と、
一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第2可変抵抗と、
一端が第2入力端子に、他端が第1出力端子にそれぞれ接続された第1可変容量と、
一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第2可変容量と、
一端が第1入力端子に、他端が第3出力端子にそれぞれ接続された第3可変容量と、
一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第4可変容量と、を備え、
前記第1可変抵抗および前記第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、
前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量は、互いに等しい容量値を有し、この容量値は、前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている
ポリフェーズフィルタ。 - 請求項1に記載されたポリフェーズフィルタを用いたフィルタ回路であって、
前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の振幅を比較して、振幅誤差を検出する振幅比較回路と、
前記振幅誤差を補正するように、前記第1可変抵抗および前記第2可変抵抗の抵抗値を演算する第1演算回路と、
前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の位相を比較して、位相誤差を検出する振幅比較回路と、
前記第1可変抵抗および前記第2可変抵抗の抵抗値が設定された後に、前記位相誤差を補正するように、前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量の容量値を演算する第2演算回路と、
を備えたフィルタ回路。 - 請求項1に記載されたポリフェーズフィルタを用いたフィルタ回路であって、
前記第1出力端子から前記第4出力端子までの出力が入力され、直交する信号を合成して出力するベクトル合成形移相器と、
前記ベクトル合成形移相器で合成された信号の位相を検出する位相検出回路と、
入力された位相設定値に基づいて、前記ベクトル合成形移相器に制御信号を出力する位相制御用回路と、
前記位相検出回路からの出力値と、前記ベクトル合成形移相器に設定された位相設定値とを比較する位相比較回路と、
前記位相比較回路の比較結果に基づいて、前記ポリフェーズフィルタの振幅誤差および位相誤差を算出し、算出された振幅誤差および位相誤差を用いて、前記第1可変抵抗および前記第2可変抵抗の抵抗値、並びに前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量の容量値を演算する演算回路と、
を備えたフィルタ回路。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2016/054514 WO2017141367A1 (ja) | 2016-02-17 | 2016-02-17 | ポリフェーズフィルタおよびフィルタ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6242553B1 JP6242553B1 (ja) | 2017-12-06 |
JPWO2017141367A1 true JPWO2017141367A1 (ja) | 2018-02-22 |
Family
ID=59625711
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017545976A Active JP6242553B1 (ja) | 2016-02-17 | 2016-02-17 | ポリフェーズフィルタおよびフィルタ回路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10425062B2 (ja) |
EP (1) | EP3419166B1 (ja) |
JP (1) | JP6242553B1 (ja) |
CN (1) | CN108702140B (ja) |
WO (1) | WO2017141367A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111937301A (zh) * | 2018-04-18 | 2020-11-13 | 三菱电机株式会社 | 多相滤波器 |
US10951202B2 (en) * | 2018-07-20 | 2021-03-16 | Futurewei Technologies, Inc. | Method and apparatus for RC/CR phase error calibration of measurement receiver |
TWI695581B (zh) * | 2019-11-28 | 2020-06-01 | 財團法人工業技術研究院 | 切換式相移器 |
US11271710B1 (en) * | 2020-11-30 | 2022-03-08 | Renesas Electronics Corporation | Wideband quadrature phase generation using tunable polyphase filter |
US20220182040A1 (en) * | 2020-12-03 | 2022-06-09 | Mediatek Inc. | Filter circuit using polyphase filter with dynamic range enhancement |
US11811413B2 (en) * | 2021-10-13 | 2023-11-07 | Mediatek Inc. | Poly phase filter with phase error enhance technique |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0748646B2 (ja) * | 1987-12-24 | 1995-05-24 | 富士通株式会社 | 移相器およびてい倍回路 |
FR2647984B1 (fr) * | 1989-06-06 | 1991-09-13 | Labo Electronique Physique | Circuit dephaseur ameliore |
JPH0818397A (ja) * | 1994-06-27 | 1996-01-19 | Hitachi Ltd | 90度移相器 |
JPH1075157A (ja) * | 1996-08-30 | 1998-03-17 | Toshiba Corp | 90度移相回路 |
JP2000013168A (ja) * | 1998-06-22 | 2000-01-14 | Nec Corp | 90度移相回路 |
JP3492560B2 (ja) | 1999-07-26 | 2004-02-03 | 日本電信電話株式会社 | 振幅整合型ポリフェーズフィルタおよび位相振幅整合型ポリフェーズフィルタならびにイメージ抑圧型受信機 |
JP2001119269A (ja) * | 1999-10-19 | 2001-04-27 | Nec Corp | 90度移相器 |
US7095801B1 (en) * | 2001-03-30 | 2006-08-22 | Skyworks Solutions, Inc. | Phase adjustable polyphase filters |
CN1628411B (zh) * | 2002-06-03 | 2010-05-26 | 艾利森电话股份有限公司 | 放大器电路、回转器电路、滤波器装置和放大信号的方法 |
US20040116096A1 (en) * | 2002-12-10 | 2004-06-17 | Irf Semiconductor, Inc. | Radio frequency receiver architecture with tracking image-reject polyphase filtering |
CA2415917A1 (en) * | 2003-01-08 | 2004-07-08 | Sirific Wireless Corporation | Regenerative divider used for up-conversion and down conversion |
WO2005034350A1 (ja) * | 2003-09-30 | 2005-04-14 | Mitsubishi Denki Kabushiki Kaisha | 可変電力分配器並びにその誤差検出方法及び設定値補正方法 |
KR101085693B1 (ko) * | 2004-03-24 | 2011-11-22 | 조지아 테크 리서치 코오포레이션 | 개선된 광대역 i/q 신호 발생 장치 |
KR100758713B1 (ko) * | 2006-10-18 | 2007-09-14 | (주)에프씨아이 | 다중위상필터 |
WO2008126360A1 (ja) * | 2007-03-29 | 2008-10-23 | Panasonic Corporation | 受信装置とこれを用いた電子機器 |
JP5360056B2 (ja) * | 2008-05-19 | 2013-12-04 | 日本電気株式会社 | ポリフェーズフィルタの帯域調整装置及びポリフェーズフィルタの帯域調整方法 |
JP2010021826A (ja) * | 2008-07-11 | 2010-01-28 | Seiko Epson Corp | 半導体集積回路 |
CN102474236A (zh) * | 2009-07-06 | 2012-05-23 | 富士通株式会社 | 多相滤波器以及具有该多相滤波器的单边带混频器 |
JP2011160214A (ja) * | 2010-02-01 | 2011-08-18 | Renesas Electronics Corp | 受信装置及びイメージ除去方法 |
US9048787B2 (en) * | 2010-04-20 | 2015-06-02 | Rf Micro Devices, Inc. | Combined RF detector and RF attenuator with concurrent outputs |
JP5633191B2 (ja) * | 2010-05-26 | 2014-12-03 | セイコーエプソン株式会社 | 周波数変換回路、周波数変換方法及び電子機器 |
CN102832958B (zh) * | 2011-06-15 | 2015-02-11 | 硅实验室股份有限公司 | 具有集成电感器的集成接收机和集成电路 |
US8760209B2 (en) * | 2012-09-27 | 2014-06-24 | Analog Devices, Inc. | Apparatus and methods for quadrature clock signal generation |
CN103245960B (zh) * | 2013-05-06 | 2015-04-15 | 武汉大学 | 一种用于gnss接收机的放大、混频及滤波装置 |
US9559792B1 (en) * | 2015-08-31 | 2017-01-31 | Xillinx, Inc. | Broadband in-phase and quadrature phase signal generation |
-
2016
- 2016-02-17 WO PCT/JP2016/054514 patent/WO2017141367A1/ja active Application Filing
- 2016-02-17 JP JP2017545976A patent/JP6242553B1/ja active Active
- 2016-02-17 US US16/067,701 patent/US10425062B2/en active Active
- 2016-02-17 CN CN201680081875.6A patent/CN108702140B/zh active Active
- 2016-02-17 EP EP16890509.9A patent/EP3419166B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN108702140A (zh) | 2018-10-23 |
EP3419166A4 (en) | 2019-03-06 |
US20190013794A1 (en) | 2019-01-10 |
EP3419166A1 (en) | 2018-12-26 |
US10425062B2 (en) | 2019-09-24 |
WO2017141367A1 (ja) | 2017-08-24 |
CN108702140B (zh) | 2021-07-16 |
JP6242553B1 (ja) | 2017-12-06 |
EP3419166B1 (en) | 2020-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6242553B1 (ja) | ポリフェーズフィルタおよびフィルタ回路 | |
US9705515B1 (en) | Digital phase locked loop and method of driving the same | |
US8571161B2 (en) | Electronic device for generating a fractional frequency | |
US20110189970A1 (en) | Receiving apparatus and image rejection method | |
US8081936B2 (en) | Method for tuning a digital compensation filter within a transmitter, and associated digital compensation filter and associated calibration circuit | |
CN114584135A (zh) | 使用可调谐多相滤波器的宽带正交相位生成 | |
CN108702142B (zh) | 移相精度校正电路、向量合成型移相器和无线通信机 | |
EP1236285B1 (en) | Receiver circuit | |
JP6401902B2 (ja) | 直交回路網及び直交信号生成方法 | |
US7358802B2 (en) | Multi-phase techniques for tuning and/or measuring operations of an amplifier | |
CN114006616A (zh) | 自适应相位对准电路、调试方法及陀螺仪测控电路 | |
US10715158B1 (en) | Phase-locked loop (PLL) with calibration circuit | |
JP2010021826A (ja) | 半導体集積回路 | |
US7609123B2 (en) | Direct modulation type voltage-controlled oscillator using MOS varicap | |
US7482882B2 (en) | Voltage control oscillation circuit and adjusting method for the same | |
US10944360B2 (en) | Local oscillator | |
US7126430B2 (en) | PLL circuit | |
CN111435091B (zh) | 自适应相位对准模块和方法、及振动式陀螺仪测控电路 | |
KR20180131017A (ko) | 광대역 fmcw를 지원하는 이중 경로를 가진 주파수 합성기 | |
KR100652809B1 (ko) | 가변 저항 및 가변 용량을 이용한 광대역 다상 필터 | |
CN111355503A (zh) | 调幅调相失真的补偿装置 | |
JP3081418B2 (ja) | フィルタの自動調整回路 | |
CN114513191A (zh) | 校正装置与方法 | |
KR20040011742A (ko) | 직각위상차 신호발생기 | |
CN117767942A (zh) | 一种频率源系统及雷达 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170831 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20170831 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20170928 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171010 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171107 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6242553 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |