Nothing Special   »   [go: up one dir, main page]

JPWO2017141367A1 - ポリフェーズフィルタおよびフィルタ回路 - Google Patents

ポリフェーズフィルタおよびフィルタ回路 Download PDF

Info

Publication number
JPWO2017141367A1
JPWO2017141367A1 JP2017545976A JP2017545976A JPWO2017141367A1 JP WO2017141367 A1 JPWO2017141367 A1 JP WO2017141367A1 JP 2017545976 A JP2017545976 A JP 2017545976A JP 2017545976 A JP2017545976 A JP 2017545976A JP WO2017141367 A1 JPWO2017141367 A1 JP WO2017141367A1
Authority
JP
Japan
Prior art keywords
output terminal
phase
variable capacitor
end connected
variable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017545976A
Other languages
English (en)
Other versions
JP6242553B1 (ja
Inventor
加藤 淳
淳 加藤
谷口 英司
英司 谷口
隆也 丸山
隆也 丸山
孝信 藤原
孝信 藤原
恒次 堤
恒次 堤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of JP6242553B1 publication Critical patent/JP6242553B1/ja
Publication of JPWO2017141367A1 publication Critical patent/JPWO2017141367A1/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/22Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/18Networks for phase shifting
    • H03H7/21Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/20Two-port phase shifters providing an adjustable phase shift
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H2007/0192Complex filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/021Amplifier, e.g. transconductance amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/025Capacitor

Landscapes

  • Networks Using Active Elements (AREA)
  • Filters And Equalizers (AREA)

Abstract

1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができるポリフェーズフィルタを得る。第1可変抵抗および第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量、第2可変容量、第3可変容量および第4可変容量は、互いに等しい容量値を有し、この容量値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている。

Description

この発明は、I/Q直交信号を生成するポリフェーズフィルタ、およびポリフェーズフィルタを用いたフィルタ回路に関する。
従来から、IRM(Image Rejection Mixer)やベクトル合成形移相器に用いられるI/Q直交信号生成器として、ポリフェーズフィルタが知られている。ポリフェーズフィルタは、抵抗および容量により構成され、ベクトル合成形移相器の内部でI/Q直交信号を生成する機能を有しており、低い挿入損失、高い振幅精度および位相精度が求められる。なお、一般的に、位相精度を向上させるために、ポリフェーズフィルタを多段にする手法がとられるが、挿入損失が劣化するという問題がある。
ここで、このようなポリフェーズフィルタとして、出力される振幅誤差を補正するように、抵抗値および容量値を設定する振幅整合型ポリフェーズフィルタが提案されている。さらに、振幅整合型ポリフェーズフィルタと多段ポリフェーズフィルタとを組み合わせることで、振幅整合および位相整合を実現したポリフェーズフィルタが提案されている(例えば、特許文献1参照)。
また、ポリフェーズフィルタを多段にすることなく位相精度を向上させるために、容量として可変容量であるバラクタを用いることで、高い位相精度を実現したポリフェーズフィルタが提案されている(例えば、非特許文献1参照)。
特開2001−45080号公報
H.Kodama et al "A 1.3−degree I/Q Phase Error、 7.1−8.7−GHz LO Generator with Single−Stage Digital Tuning Polyphase Filter" 2010 Symposium on VLSI Circuits/Technical Digest of Technical Papers pp.145−146
しかしながら、従来技術には、以下のような課題がある。
すなわち、特許文献1では、可変抵抗と固定容量とを組み合わせて振幅整合型ポリフェーズフィルタを構成しているので、可変抵抗の抵抗値を調整することにより振幅誤差は補正できるものの、位相誤差を補正することができないという問題がある。また、位相誤差を補正するために、振幅整合型ポリフェーズフィルタを多段ポリフェーズフィルタと組み合わせた場合には、上述したように挿入損失が劣化するという問題がある。
また、非特許文献1では、固定抵抗とバラクタとを組み合わせてポリフェーズフィルタを構成しているので、バラクタの容量値を調整することにより位相誤差は補正できるものの、バラクタは特に高周波領域においてQ値が低下する特性を有している。そのため、高周波領域ではバラクタに等価的に直列抵抗が接続されたようになるので、出力される直交信号間に振幅誤差が生じる恐れがあるという問題がある。
また、特許文献1のポリフェーズフィルタと非特許文献1のポリフェーズフィルタとを組み合わせることにより、振幅誤差および位相誤差を補正することが考えられるが、ポリフェーズフィルタが2段構成となってしまうので、上述したように挿入損失が劣化するという問題がある。
この発明は、上記のような課題を解決するためになされたものであり、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができるポリフェーズフィルタを得ることを目的とする。
この発明に係るポリフェーズフィルタは、一端が第1入力端子に、他端が第1出力端子にそれぞれ接続された第1固定抵抗と、一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第1可変抵抗と、一端が第2入力端子に、他端が第3出力端子にそれぞれ接続された第2固定抵抗と、一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第2可変抵抗と、一端が第2入力端子に、他端が第1出力端子にそれぞれ接続された第1可変容量と、一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第2可変容量と、一端が第1入力端子に、他端が第3出力端子にそれぞれ接続された第3可変容量と、一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第4可変容量と、を備え、第1可変抵抗および第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量、第2可変容量、第3可変容量および第4可変容量は、互いに等しい容量値を有し、この容量値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されているものである。
この発明に係るポリフェーズフィルタによれば、第1可変抵抗および第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量、第2可変容量、第3可変容量および第4可変容量は、互いに等しい容量値を有し、この容量値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。
従来のポリフェーズフィルタの問題を説明するための回路図である。 従来のポリフェーズフィルタの問題を説明するための部分回路図である。 従来のポリフェーズフィルタの問題を説明するためのグラフである。 従来のポリフェーズフィルタの問題を説明するための回路図である。 この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。 この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路の効果を説明するためのグラフである。 この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路の効果を説明するためのグラフである。 この発明の実施の形態2に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。
以下、この発明に係るポリフェーズフィルタおよびフィルタ回路の好適な実施の形態につき図面を用いて説明するが、各図において同一、または相当する部分については、同一符号を付して説明する。
まず、実施の形態の説明に先立って、図1〜4を参照しながら、上述した従来のポリフェーズフィルタにおける問題について詳細に説明する。なお、図1〜3は、非特許文献1のポリフェーズフィルタに関連し、図4は、特許文献1のポリフェーズフィルタに関連している。
図1は、従来のポリフェーズフィルタの問題を説明するための回路図である。図1において、このポリフェーズフィルタは、4個の固定抵抗R0と4個のバラクタC0とから構成されている。
また、差動信号が第1入力端子および第2入力端子に入力され、出力される直交信号のうち、I差動信号が第1出力端子および第3出力端子から出力され、Q差動信号が第2出力端子および第4出力端子から出力される。ここで、プロセスや温度等のばらつきにより、出力される直交信号に位相誤差が生じることがある。
このとき、バラクタC0の容量値を調整することにより、位相誤差を補正することができる。しかしながら、バラクタC0は特に高周波領域においてQ値が低下する特性を有しているので、高周波領域では、図2に示されるように、バラクタC0に等価的に直列抵抗rが接続されたように見える。そのため、出力される直交信号間に振幅誤差が生じる恐れがあるという問題がある。
例えば、10GHzにおいてバラクタC0のQ値が10と低い値を示す場合に、バラクタC0には、等価的に抵抗r=5Ωが直列に接続されたものと考えられる。ここで、図3に示されるように、10GHzにおいて位相誤差を0degに設定した場合に、r=0ΩのときはI/Q直交信号の振幅誤差が0dBであるのに対して、r=5Ωとしたときは、I/Q直交信号の振幅誤差が0.9dBとなってしまう。
このように、図1に示した従来の1段構成のポリフェーズフィルタでは、抵抗値を固定にして、バラクタC0の容量値を調整することで位相誤差を補正しているものの、振幅誤差は補正することができないという問題がある。
図4は、従来のポリフェーズフィルタの問題を説明するための回路図である。図4において、このポリフェーズフィルタは、2個の可変抵抗R0および2個の可変抵抗R’0と4個の固定容量C0とから構成されている。
ここで、第2入力端子および第4入力端子への差動入力信号の振幅が、振幅誤差をεとして第1入力端子および第3入力端子への差動入力信号の振幅の(1+ε)倍大きく位相誤差が90度である場合について考える。
このとき、固定容量C0は変化させずに、可変抵抗R0の抵抗値を振幅誤差がない場合の抵抗値の(1+ε)分の1倍に、可変抵抗R’0の抵抗値を振幅誤差がない場合の抵抗値の(1+ε)倍にすることにより、振幅誤差を補正することができる。
なお、これらの制御は、IF信号の角周波数をω0とした場合に、ω000=1/(1+ε)およびω00R’0=1+εを満たすことで成り立つことから、容量C0または抵抗R0のどちらかを固定にしないと制御することができない。
このように、図4に示した従来の1段構成のポリフェーズフィルタでは、容量値を固定にして、可変抵抗の抵抗値を調整することで振幅誤差のみを補正しているので、位相誤差は補正することができないという問題がある。
また、図1に示した従来のポリフェーズフィルタと図4に示した従来のポリフェーズフィルタとを組み合わせることにより、振幅誤差および位相誤差を0にして、振幅整合および位相整合を実現することが考えられるが、ポリフェーズフィルタが2段構成となってしまうので、低い挿入損失を実現することができないという問題がある。
そこで、以下の実施の形態では、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができるポリフェーズフィルタ、およびポリフェーズフィルタを用いたフィルタ回路について説明する。
実施の形態1.
図5は、この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。図5において、このフィルタ回路100は、ポリフェーズフィルタ11、振幅比較回路12、第1演算回路13、位相比較回路14および第2演算回路15を備えている。
ポリフェーズフィルタ11は、第1固定抵抗および第2固定抵抗からなる2個の固定抵抗R1並びに第1可変抵抗および第2可変抵抗からなる2個の可変抵抗R2と、第1可変容量、第2可変容量、第3可変容量および第4可変容量からなる4個の可変容量C1とから構成されている。
また、第1固定抵抗R1の一端が第1入力端子に、他端が第1出力端子にそれぞれ接続され、第1可変抵抗R2の一端が第1入力端子に、他端が第2出力端子にそれぞれ接続され、第2固定抵抗R1の一端が第2入力端子に、他端が第3出力端子にそれぞれ接続され、第2可変抵抗R2の一端が第2入力端子に、他端が第4出力端子にそれぞれ接続されている。
また、第1可変容量C1の一端が第2入力端子に、他端が第1出力端子にそれぞれ接続され、第2可変容量C1の一端が第1入力端子に、他端が第2出力端子にそれぞれ接続され、第3可変容量C1の一端が第1入力端子に、他端が第3出力端子にそれぞれ接続され、第4可変容量C1の一端が第2入力端子に、他端が第4出力端子にそれぞれ接続されている。
ここで、ポリフェーズフィルタ11は、第1可変抵抗R2および第2可変抵抗R2が、互いに等しい抵抗値を有し、この抵抗値が、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量C1、第2可変容量C1、第3可変容量C1および第4可変容量C1が、互いに等しい容量値を有し、この容量値が、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されて、振幅位相整合型ポリフェーズフィルタを構成している。
振幅比較回路12は、第3出力端子および第4出力端子から出力される直交信号が入力され、比較結果を示す信号が第1演算回路13に出力される。第1演算回路13は、振幅比較回路12からの信号が入力され、第1可変抵抗R2および第2可変抵抗R2に制御信号を出力する。
位相比較回路14は、第1出力端子および第2出力端子から出力される直交信号が入力され、比較結果を示す信号が第2演算回路15に出力される。第2演算回路15は、位相比較回路14からの信号が入力され、第1可変容量C1、第2可変容量C1、第3可変容量C1および第4可変容量C1に制御信号を出力する。
以下、上記構成のフィルタ回路100の動作について説明する。
振幅比較回路12は、第3出力端子および第4出力端子から出力される直交信号に基づいて、振幅誤差εを検出する。ここで、振幅誤差εは、入力信号のばらつきや温度ばらつき、プロセスばらつき等の要因で動的に変動する値であり、入力端子に理想差動信号が入力された場合は、ε=0となる。
第1演算回路13は、振幅比較回路12で検出された振幅誤差εを用いて、第1可変抵抗R2および第2可変抵抗R2を最適化する。このとき、可変容量C1のQ値が低く、等価的に直列抵抗rが接続されていると仮定すると、振幅誤差εと可変抵抗R2との間には、次式(1)の関係が成立する。
ε=√[{(r/R12+(R2/r)2}/2]−1・・・(1)
式(1)において、振幅誤差εが0に近い領域では、振幅誤差εは、可変抵抗R2に対して単調増加特性を示している。すなわち、第1演算回路13は、振幅誤差εが0になるように可変抵抗R2の値を繰り返し制御することで、値を収束させることができる。
位相比較回路14は、第1出力端子および第2出力端子から出力される直交信号に基づいて、位相誤差θを検出する。ここで、入力信号のばらつきや温度ばらつき、プロセスばらつき等の要因で振幅誤差θは動的に変動する値であり、入力端子に理想差動信号が入力された場合はθ=0となる。
第2演算回路15は、位相比較回路14で検出された位相誤差θを用いて、第1可変容量C1、第2可変容量C1、第3可変容量C1および第4可変容量C1を最適化する。このとき、位相誤差θと可変容量C1との間には、次式(2)の関係が成立する。
tanθ={(ωC12×R12+1}/{(ωC12×R12−1}・・・(2)
すなわち、第2演算回路15は、振幅誤差θが0になるように可変容量C1の値を繰り返し制御することで、値を収束させることができる。ここで、式(1)に示されるように、振幅誤差εは可変容量C1に依存しないため、θ=0となるように可変容量C1を制御しても、振幅誤差εには影響しない。
なお、動的に変動する振幅誤差εに応じて、これらの可変抵抗R2および可変容量C1を最適化する手順が行われるので、可変抵抗R2および可変容量C1も動的に変動することになる。
図6および図7は、この発明の実施の形態1に係るポリフェーズフィルタを用いたフィルタ回路の効果を説明するためのグラフである。なお、図6は振幅誤差特性を示し、図7は位相誤差特性を示している。
図6、7において、例えばある素子定数の場合(調整前)に、10GHzにおいて振幅誤差1.9dB、位相誤差5.6degの特性が得られているとする。ここで、上述した方法により可変抵抗R2および可変容量C1を制御すると、図に示すように、振幅誤差を0dB、位相誤差0deg(位相誤差90deg)に補正することができた。
このように、ポリフェーズフィルタ11は、出力端での直交信号間の振幅誤差を振幅比較回路12で比較し、振幅誤差を補正するように可変抵抗R2を調整することによって、I/Q直交信号の振幅整合を実現するとともに、出力端での直交信号間の位相誤差を位相比較回路14で比較し、位相誤差を補正するように可変容量C1を調整することによって、I/Q直交信号の位相整合を実現している。また、この手順で制御を行うことにより、振幅整合および位相整合を同時に実現することができる。
以上のように、実施の形態1によれば、ポリフェーズフィルタにおいて、第1可変抵抗および第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量、第2可変容量、第3可変容量および第4可変容量は、互いに等しい容量値を有し、この容量値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。
実施の形態2.
図8は、この発明の実施の形態2に係るポリフェーズフィルタを用いたフィルタ回路を示す回路図である。図8において、このフィルタ回路100Aは、ポリフェーズフィルタ11、ベクトル合成形移相器21、位相検出回路22、位相比較回路23、演算回路24および位相制御用回路25を備えている。
ポリフェーズフィルタ11は、上記実施の形態1で示したものと同一の構成を有する振幅位相整合型ポリフェーズフィルタであり、入力側に入力端子111、112が接続され、出力側に出力端子113〜116が接続されている。出力端子113〜116からは、4本の直交差動信号が出力され、分岐してベクトル合成形移相器21に入力される。
ベクトル合成形移相器21は、VGA_I211およびVGA_Q212から構成されている。ここで、VGAは、Variable Gain Amplifierの略である。VGA_I211およびVGA_Q212は、ポリフェーズフィルタ11からのI/Q直交差動信号および位相制御用回路25からの制御信号がそれぞれ入力され、直交信号を合成して位相検出回路22に出力する。
位相検出回路22の入力側は、ベクトル合成形移相器21の出力側に接続され、位相検出回路22の出力側は、位相比較回路23の入力側に接続されている。また、位相比較回路23の入力側は、位相検出回路22の出力側に接続され、位相比較回路23の出力側は、演算回路24の入力側に接続されている。
演算回路24の入力側は、位相比較回路23の出力側に接続され、演算回路24の出力側は、ポリフェーズフィルタ11に接続されている。また、位相制御用回路25の入力側は、演算回路24の出力側に接続され、位相制御用回路25の出力側は、位相比較回路23、VGA_I211およびVGA_Q212に接続されている。
ここで、演算回路24は、位相比較回路23からの信号が入力され、ポリフェーズフィルタ11に制御信号を出力するとともに、位相制御用回路25にも制御信号を出力する。また、位相制御用回路25は、VGA_I211およびVGA_Q212のみならず、位相比較回路23にも制御信号を出力する。
以下、上記構成のフィルタ回路100Aの動作について説明する。
ポリフェーズフィルタ11は、入力端子111、112から入力された差動信号をI/Q直交差動信号に変換する。ここで、ポリフェーズフィルタ11の素子ばらつきにより、振幅誤差εおよび位相誤差θが生じているとする。
なお、振幅誤差εおよび位相誤差θは、入力信号のばらつきや温度ばらつき、プロセスばらつき等の要因で動的に変動する値であり、入力端子に理想差動信号が入力された場合は、ε=0およびθ=0となる。また、振幅誤差εおよび位相誤差θは、後述するベクトル合成形移相器21および演算回路24等で構成されるループにより補正される。具体的な補正手順は、以下の通りである。
まず、演算回路24は、ベクトル合成形移相器21の移相量を、0〜360度まで複数のポイントでスイープする。また、ベクトル合成形移相器21は、位相制御用回路25を通して与えられたVGAの位相設定値に従って動作し、出力の位相を決定する。ただし、ポリフェーズフィルタ11には、上述したように振幅誤差εおよび位相誤差θが生じているため、出力信号の位相は、位相設定値からの誤差を含んでいる。
続いて、この振幅誤差εおよび位相誤差θを、位相検出回路22および位相比較回路23により検出する。ここで、位相比較回路23の比較結果を演算回路24に入力することで、ベクトル合成形移相器21の誤差特性を求めることができ、その誤差特性から逆算することで、ポリフェーズフィルタ11の振幅誤差εおよび位相誤差θを算出することができる。
次に、算出された振幅誤差εおよび位相誤差θを用いて、上記実施の形態1で示した方法により、ポリフェーズフィルタ11の可変抵抗R2および可変容量C1の値を最適化する。これにより、ポリフェーズフィルタ11の振幅誤差および位相誤差を補正することができる。
なお、動的に変動する振幅誤差εに応じて、これらの可変抵抗R2および可変容量C1を最適化する手順が行われるので、可変抵抗R2および可変容量C1も動的に変動することになる。
以上のように、実施の形態2によれば、ポリフェーズフィルタにおいて、第1可変抵抗および第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、第1可変容量、第2可変容量、第3可変容量および第4可変容量は、互いに等しい容量値を有し、この容量値は、第1出力端子から第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている。
そのため、1段構成で低い挿入損失を実現しつつ、振幅整合および位相整合を実現することができる。

Claims (3)

  1. 一端が第1入力端子に、他端が第1出力端子にそれぞれ接続された第1固定抵抗と、
    一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第1可変抵抗と、
    一端が第2入力端子に、他端が第3出力端子にそれぞれ接続された第2固定抵抗と、
    一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第2可変抵抗と、
    一端が第2入力端子に、他端が第1出力端子にそれぞれ接続された第1可変容量と、
    一端が第1入力端子に、他端が第2出力端子にそれぞれ接続された第2可変容量と、
    一端が第1入力端子に、他端が第3出力端子にそれぞれ接続された第3可変容量と、
    一端が第2入力端子に、他端が第4出力端子にそれぞれ接続された第4可変容量と、を備え、
    前記第1可変抵抗および前記第2可変抵抗は、互いに等しい抵抗値を有し、この抵抗値は、前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の振幅誤差を補正するように設定され、
    前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量は、互いに等しい容量値を有し、この容量値は、前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の位相誤差を補正するように設定されている
    ポリフェーズフィルタ。
  2. 請求項1に記載されたポリフェーズフィルタを用いたフィルタ回路であって、
    前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の振幅を比較して、振幅誤差を検出する振幅比較回路と、
    前記振幅誤差を補正するように、前記第1可変抵抗および前記第2可変抵抗の抵抗値を演算する第1演算回路と、
    前記第1出力端子から前記第4出力端子までの出力のうち、直交する信号間の位相を比較して、位相誤差を検出する振幅比較回路と、
    前記第1可変抵抗および前記第2可変抵抗の抵抗値が設定された後に、前記位相誤差を補正するように、前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量の容量値を演算する第2演算回路と、
    を備えたフィルタ回路。
  3. 請求項1に記載されたポリフェーズフィルタを用いたフィルタ回路であって、
    前記第1出力端子から前記第4出力端子までの出力が入力され、直交する信号を合成して出力するベクトル合成形移相器と、
    前記ベクトル合成形移相器で合成された信号の位相を検出する位相検出回路と、
    入力された位相設定値に基づいて、前記ベクトル合成形移相器に制御信号を出力する位相制御用回路と、
    前記位相検出回路からの出力値と、前記ベクトル合成形移相器に設定された位相設定値とを比較する位相比較回路と、
    前記位相比較回路の比較結果に基づいて、前記ポリフェーズフィルタの振幅誤差および位相誤差を算出し、算出された振幅誤差および位相誤差を用いて、前記第1可変抵抗および前記第2可変抵抗の抵抗値、並びに前記第1可変容量、前記第2可変容量、前記第3可変容量および前記第4可変容量の容量値を演算する演算回路と、
    を備えたフィルタ回路。
JP2017545976A 2016-02-17 2016-02-17 ポリフェーズフィルタおよびフィルタ回路 Active JP6242553B1 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/054514 WO2017141367A1 (ja) 2016-02-17 2016-02-17 ポリフェーズフィルタおよびフィルタ回路

Publications (2)

Publication Number Publication Date
JP6242553B1 JP6242553B1 (ja) 2017-12-06
JPWO2017141367A1 true JPWO2017141367A1 (ja) 2018-02-22

Family

ID=59625711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017545976A Active JP6242553B1 (ja) 2016-02-17 2016-02-17 ポリフェーズフィルタおよびフィルタ回路

Country Status (5)

Country Link
US (1) US10425062B2 (ja)
EP (1) EP3419166B1 (ja)
JP (1) JP6242553B1 (ja)
CN (1) CN108702140B (ja)
WO (1) WO2017141367A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111937301A (zh) * 2018-04-18 2020-11-13 三菱电机株式会社 多相滤波器
US10951202B2 (en) * 2018-07-20 2021-03-16 Futurewei Technologies, Inc. Method and apparatus for RC/CR phase error calibration of measurement receiver
TWI695581B (zh) * 2019-11-28 2020-06-01 財團法人工業技術研究院 切換式相移器
US11271710B1 (en) * 2020-11-30 2022-03-08 Renesas Electronics Corporation Wideband quadrature phase generation using tunable polyphase filter
US20220182040A1 (en) * 2020-12-03 2022-06-09 Mediatek Inc. Filter circuit using polyphase filter with dynamic range enhancement
US11811413B2 (en) * 2021-10-13 2023-11-07 Mediatek Inc. Poly phase filter with phase error enhance technique

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0748646B2 (ja) * 1987-12-24 1995-05-24 富士通株式会社 移相器およびてい倍回路
FR2647984B1 (fr) * 1989-06-06 1991-09-13 Labo Electronique Physique Circuit dephaseur ameliore
JPH0818397A (ja) * 1994-06-27 1996-01-19 Hitachi Ltd 90度移相器
JPH1075157A (ja) * 1996-08-30 1998-03-17 Toshiba Corp 90度移相回路
JP2000013168A (ja) * 1998-06-22 2000-01-14 Nec Corp 90度移相回路
JP3492560B2 (ja) 1999-07-26 2004-02-03 日本電信電話株式会社 振幅整合型ポリフェーズフィルタおよび位相振幅整合型ポリフェーズフィルタならびにイメージ抑圧型受信機
JP2001119269A (ja) * 1999-10-19 2001-04-27 Nec Corp 90度移相器
US7095801B1 (en) * 2001-03-30 2006-08-22 Skyworks Solutions, Inc. Phase adjustable polyphase filters
CN1628411B (zh) * 2002-06-03 2010-05-26 艾利森电话股份有限公司 放大器电路、回转器电路、滤波器装置和放大信号的方法
US20040116096A1 (en) * 2002-12-10 2004-06-17 Irf Semiconductor, Inc. Radio frequency receiver architecture with tracking image-reject polyphase filtering
CA2415917A1 (en) * 2003-01-08 2004-07-08 Sirific Wireless Corporation Regenerative divider used for up-conversion and down conversion
WO2005034350A1 (ja) * 2003-09-30 2005-04-14 Mitsubishi Denki Kabushiki Kaisha 可変電力分配器並びにその誤差検出方法及び設定値補正方法
KR101085693B1 (ko) * 2004-03-24 2011-11-22 조지아 테크 리서치 코오포레이션 개선된 광대역 i/q 신호 발생 장치
KR100758713B1 (ko) * 2006-10-18 2007-09-14 (주)에프씨아이 다중위상필터
WO2008126360A1 (ja) * 2007-03-29 2008-10-23 Panasonic Corporation 受信装置とこれを用いた電子機器
JP5360056B2 (ja) * 2008-05-19 2013-12-04 日本電気株式会社 ポリフェーズフィルタの帯域調整装置及びポリフェーズフィルタの帯域調整方法
JP2010021826A (ja) * 2008-07-11 2010-01-28 Seiko Epson Corp 半導体集積回路
CN102474236A (zh) * 2009-07-06 2012-05-23 富士通株式会社 多相滤波器以及具有该多相滤波器的单边带混频器
JP2011160214A (ja) * 2010-02-01 2011-08-18 Renesas Electronics Corp 受信装置及びイメージ除去方法
US9048787B2 (en) * 2010-04-20 2015-06-02 Rf Micro Devices, Inc. Combined RF detector and RF attenuator with concurrent outputs
JP5633191B2 (ja) * 2010-05-26 2014-12-03 セイコーエプソン株式会社 周波数変換回路、周波数変換方法及び電子機器
CN102832958B (zh) * 2011-06-15 2015-02-11 硅实验室股份有限公司 具有集成电感器的集成接收机和集成电路
US8760209B2 (en) * 2012-09-27 2014-06-24 Analog Devices, Inc. Apparatus and methods for quadrature clock signal generation
CN103245960B (zh) * 2013-05-06 2015-04-15 武汉大学 一种用于gnss接收机的放大、混频及滤波装置
US9559792B1 (en) * 2015-08-31 2017-01-31 Xillinx, Inc. Broadband in-phase and quadrature phase signal generation

Also Published As

Publication number Publication date
CN108702140A (zh) 2018-10-23
EP3419166A4 (en) 2019-03-06
US20190013794A1 (en) 2019-01-10
EP3419166A1 (en) 2018-12-26
US10425062B2 (en) 2019-09-24
WO2017141367A1 (ja) 2017-08-24
CN108702140B (zh) 2021-07-16
JP6242553B1 (ja) 2017-12-06
EP3419166B1 (en) 2020-01-01

Similar Documents

Publication Publication Date Title
JP6242553B1 (ja) ポリフェーズフィルタおよびフィルタ回路
US9705515B1 (en) Digital phase locked loop and method of driving the same
US8571161B2 (en) Electronic device for generating a fractional frequency
US20110189970A1 (en) Receiving apparatus and image rejection method
US8081936B2 (en) Method for tuning a digital compensation filter within a transmitter, and associated digital compensation filter and associated calibration circuit
CN114584135A (zh) 使用可调谐多相滤波器的宽带正交相位生成
CN108702142B (zh) 移相精度校正电路、向量合成型移相器和无线通信机
EP1236285B1 (en) Receiver circuit
JP6401902B2 (ja) 直交回路網及び直交信号生成方法
US7358802B2 (en) Multi-phase techniques for tuning and/or measuring operations of an amplifier
CN114006616A (zh) 自适应相位对准电路、调试方法及陀螺仪测控电路
US10715158B1 (en) Phase-locked loop (PLL) with calibration circuit
JP2010021826A (ja) 半導体集積回路
US7609123B2 (en) Direct modulation type voltage-controlled oscillator using MOS varicap
US7482882B2 (en) Voltage control oscillation circuit and adjusting method for the same
US10944360B2 (en) Local oscillator
US7126430B2 (en) PLL circuit
CN111435091B (zh) 自适应相位对准模块和方法、及振动式陀螺仪测控电路
KR20180131017A (ko) 광대역 fmcw를 지원하는 이중 경로를 가진 주파수 합성기
KR100652809B1 (ko) 가변 저항 및 가변 용량을 이용한 광대역 다상 필터
CN111355503A (zh) 调幅调相失真的补偿装置
JP3081418B2 (ja) フィルタの自動調整回路
CN114513191A (zh) 校正装置与方法
KR20040011742A (ko) 직각위상차 신호발생기
CN117767942A (zh) 一种频率源系统及雷达

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170831

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20170831

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20170928

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171010

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171107

R150 Certificate of patent or registration of utility model

Ref document number: 6242553

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250