JPS6214541U - - Google Patents
Info
- Publication number
- JPS6214541U JPS6214541U JP10458585U JP10458585U JPS6214541U JP S6214541 U JPS6214541 U JP S6214541U JP 10458585 U JP10458585 U JP 10458585U JP 10458585 U JP10458585 U JP 10458585U JP S6214541 U JPS6214541 U JP S6214541U
- Authority
- JP
- Japan
- Prior art keywords
- data
- fifo
- memory area
- dma controller
- stored
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Bus Control (AREA)
Description
第1図は本考案の一実施例を示すブロツク図、
第2図は本考案の他の実施例を示すブロツク図、
第3図は従来の直接メモリ転送装置を示すブロツ
ク図。 符号の説明、3,3a,3b,7……DMAコ
ントローラ、4,4a,4b……P/S変換器、
5,5a,5b……FIFO、6,6a,6b…
…S/P変換器、8……プロセツサ、9……論理
演算装置、10……メモリ、10a,10b,1
0c……メモリ領域。
第2図は本考案の他の実施例を示すブロツク図、
第3図は従来の直接メモリ転送装置を示すブロツ
ク図。 符号の説明、3,3a,3b,7……DMAコ
ントローラ、4,4a,4b……P/S変換器、
5,5a,5b……FIFO、6,6a,6b…
…S/P変換器、8……プロセツサ、9……論理
演算装置、10……メモリ、10a,10b,1
0c……メモリ領域。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 任意のビツト幅のデータをワード群の先頭
または後尾に有するデータが格納された第1のメ
モリ領域から、そのデータを第2のメモリ領域へ
DMA転送することを要求するコンピユータシス
テムにおいて、 前記転送前のデータが格納されたメモリ領域か
らワード単位のデータを読み出す第1のDMAコ
ントローラと、 該コントローラまたはプロセツサを介して与え
られるデータを入力順に読み出すFIFOと、 該FIFOより出力されるデータを前記第2の
メモリ領域へ転送する第2のDMAコントローラ
を備え、 前記任意のビツト幅のデータを前記プロセツサ
を介して前記FIFOへ格納するとともに、ワー
ド単位のデータを前記第1のDMAコントローラ
を介して前記FIFOへ格納し、前記第2のDM
Aコントローラへ出力することを特徴とする直接
メモリ転送装置。 (2) 前記FIFOと前記第2のDMAコントロ
ーラの間に論理演算装置を設け、前記FIFOの
出力データと他のメモリ領域から読み出したデー
タとの論理演算を行なうことを特徴とする実用新
案登録請求の範囲第1項記載の直接メモリ転送装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10458585U JPS6214541U (ja) | 1985-07-09 | 1985-07-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10458585U JPS6214541U (ja) | 1985-07-09 | 1985-07-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6214541U true JPS6214541U (ja) | 1987-01-28 |
Family
ID=30978216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10458585U Pending JPS6214541U (ja) | 1985-07-09 | 1985-07-09 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6214541U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100395383B1 (ko) * | 1999-12-27 | 2003-08-21 | 마쯔시다덴기산교 가부시키가이샤 | 데이터 전송 장치 |
-
1985
- 1985-07-09 JP JP10458585U patent/JPS6214541U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100395383B1 (ko) * | 1999-12-27 | 2003-08-21 | 마쯔시다덴기산교 가부시키가이샤 | 데이터 전송 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6214541U (ja) | ||
JPS6142649U (ja) | デ−タ転送装置 | |
JPS6217879Y2 (ja) | ||
JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
JPS62112742U (ja) | ||
JPS63159440U (ja) | ||
JPH02116346U (ja) | ||
JPS6327952U (ja) | ||
JPS63179548U (ja) | ||
JPH03123292U (ja) | ||
JPS63117160U (ja) | ||
JPH0218170U (ja) | ||
JPS6214542U (ja) | ||
JPH0331792U (ja) | ||
JPS6392971U (ja) | ||
JPS5897605U (ja) | マルチプロセツサによるバツチプロセス用コントロ−ラ | |
JPS6320250U (ja) | ||
JPH0366243U (ja) | ||
JPS6339754U (ja) | ||
JPH01175352U (ja) | ||
JPS6368050U (ja) | ||
JPS6439536U (ja) | ||
JPS6392970U (ja) | ||
JPH02149448U (ja) | ||
JPH0386449U (ja) |