Nothing Special   »   [go: up one dir, main page]

JPH03101168A - Nonvolatile semiconductor memory - Google Patents

Nonvolatile semiconductor memory

Info

Publication number
JPH03101168A
JPH03101168A JP1238079A JP23807989A JPH03101168A JP H03101168 A JPH03101168 A JP H03101168A JP 1238079 A JP1238079 A JP 1238079A JP 23807989 A JP23807989 A JP 23807989A JP H03101168 A JPH03101168 A JP H03101168A
Authority
JP
Japan
Prior art keywords
type
transistor
gate electrode
bit line
effect transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1238079A
Other languages
Japanese (ja)
Inventor
Yoshikazu Kojima
芳和 小島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP1238079A priority Critical patent/JPH03101168A/en
Publication of JPH03101168A publication Critical patent/JPH03101168A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0441Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing multiple floating gate devices, e.g. separate read-and-write FAMOS transistors with connected floating gates
    • G11C16/045Floating gate memory cells with both P and N channel memory transistors, usually sharing a common floating gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2216/00Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
    • G11C2216/02Structural aspects of erasable programmable read-only memories
    • G11C2216/10Floating gate memory cells with a single polysilicon layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Read Only Memory (AREA)

Abstract

PURPOSE:To read out information with low power consumption by causing the drain region of a memory transistor to be a read line, the gate electrode of a selecting transistor connected in series to be a word line and a source region to be a reading bit line. CONSTITUTION:A CMOS floating gate type transistor Tr1 is connected in series with a selecting Tr2. The gate electrode of the Tr2 is connected to a word line 3, and the source region thereof is connected to a programming bit line 4, and the drain region of the Tr1 is connected to a reading bit line 5. Herein, the Tr1 is formed by connecting an N-type Tr 102 and a P-type Tr 101 is series and the gate electrode thereof is formed by the same floating gate electrode 100. Then, a bit line 5 is used upon read-out so that the conductance of the Tr 101 or the Tr 102 whose gate electrode is the electrode 100 is reduced. Thus, the power consumption during the red-out can be reduced.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明番よ、コンピュータなどの電子機器の情報記憶
を不揮発性に記憶する半導体不揮発性メモリ番こ関する
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] This invention relates to a semiconductor non-volatile memory for storing information in electronic devices such as computers in a non-volatile manner.

〔発明の概要〕[Summary of the invention]

この発明は、浮遊ゲート型半導体不揮発性メモリにおい
て、半導体不揮発性メモリを構成するメモリセルを相補
型にするとともに、情報書込み用ピント線と情報呼び出
し用ビット線とを設けることにより、消費電力の低減を
目的としたものである。
This invention reduces power consumption in a floating gate semiconductor nonvolatile memory by making the memory cells that make up the semiconductor nonvolatile memory complementary, and by providing a focus line for information writing and a bit line for information retrieval. The purpose is to

〔従来の技術〕[Conventional technology]

従来、第2図に示すように半導体不揮発性メモリの構成
要素であるメモリセルの等価回路図は、メモリセルのソ
ース領域を接地し、制御ゲート電極をワード線に接続し
、ドレイン領域をピッlに接続した構成のメモリセルが
知られていた。
Conventionally, the equivalent circuit diagram of a memory cell, which is a component of a semiconductor nonvolatile memory, as shown in FIG. A memory cell with a configuration connected to the

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかし、従来の半導体不揮発性メモリは、情報を読み出
す場合、浮遊ゲート型メモリトランジスタに電流が流れ
るために、低消費電力での情報読み出しが困難であると
いう欠点があった。
However, conventional semiconductor nonvolatile memories have the disadvantage that when reading information, current flows through the floating gate memory transistor, making it difficult to read information with low power consumption.

そこで、この発明は従来のこのような欠点を解決するた
め、低消費電力で情報の読み出しをできる半導体不揮発
性メモリを得ることを目的としている。
Therefore, in order to solve these conventional drawbacks, the present invention aims to provide a semiconductor nonvolatile memory that can read information with low power consumption.

〔課題を解決するための手段〕[Means to solve the problem]

上記問題点を解決するために、この発明は半導体不揮発
性メモリを構成するメモリセルを、浮遊ゲート電極を共
通に形成した相補型トランジスタと相補型トランジスタ
を選択するだめの選択トランジスタを直列に接続し、さ
らにビット線として情Il!書き込み用ビット線と情報
読み出し用ビット線を設けることにより、情報読み出し
時の消費電力の増大を防いだ。
In order to solve the above problems, the present invention connects memory cells constituting a semiconductor nonvolatile memory in series with a complementary transistor having a common floating gate electrode and a selection transistor for selecting the complementary transistor. , and even more information as a bit line! By providing a write bit line and an information read bit line, an increase in power consumption when reading information is prevented.

ては半導体基板、絶縁基板上に設けられた半導体基板内
、あるいは半導体基板内に設置Jられた半導体領域の場
合に本発明を適用できる。第3図は、1)型シリコン基
板21の表面に形成した場合の実施例である。P型シリ
コン基板21の表面に第1のN型領域26と第2のN型
領域30を設け、第1のN型領域26の表面部分に浮遊
デー1−型メモリトランうスタのP型トランジスタを形
成し、第2のN型領域30の表面部分には、P型選択ト
ランジスタを形成する。浮遊ゲートメ型メモリトランジ
スタのN型トランジスタ102は、P型基板21の表面
部分に形成する。即し、浮遊ゲート型CMOSメモリト
ランジスタの構成トランジスタのN型トランジスタは、
N゛型ソース領域22. N”型ドレイン領域23.ゲ
ト絶縁膜24及び浮遊ゲート電極100から構成されて
いる。また、tア遊ゲー1−型10sメモリトランジス
タの構成トランジスタのP型トランジスタ101 +;
l、第1のN型領域2Gをノ、(板として、P゛型ソス
領域28.P’型ドレイン領域27.ゲー[絶縁膜29
及び浮遊デー1−電極100から構成されている。
In particular, the present invention can be applied to a semiconductor substrate, a semiconductor substrate provided on an insulating substrate, or a semiconductor region provided within a semiconductor substrate. FIG. 3 shows an example in which it is formed on the surface of a type 1) silicon substrate 21. FIG. A first N-type region 26 and a second N-type region 30 are provided on the surface of the P-type silicon substrate 21, and a P-type transistor of a floating data 1-type memory transistor is provided on the surface of the first N-type region 26. A P-type selection transistor is formed in the surface portion of the second N-type region 30. The N-type transistor 102, which is a floating gate type memory transistor, is formed on the surface portion of the P-type substrate 21. That is, the N-type transistor of the floating gate type CMOS memory transistor is as follows.
N-type source region 22. It is composed of an N'' type drain region 23, a gate insulating film 24, and a floating gate electrode 100. Also, a P type transistor 101 + of the constituent transistors of the t-type 1-type 10s memory transistor;
l, first N-type region 2G (as a plate, P'-type sos region 28, P'-type drain region 27, gate [insulating film 29
and a floating electrode 100.

〔実施例〕〔Example〕

以下に、この発明の実施例を凹面に基づいて説明する。 Examples of the present invention will be described below based on concave surfaces.

第1図は、本発明の半導体不揮発性メ千りの構成要素で
ある半導体不揮発性メモリセルの等価回路図である。C
MO3(Complimentary−MetalOx
ide−3emiconductor)浮遊ゲート型メ
モリI−ランジスタ1と選択トランジスタ2とを直列に
接続し、トランジスタ2のゲート電極をワード線3に接
続し、選択トランジスタ2のソース領域をプログラム用
ビット線4に接続し、CMO3浮遊ゲート型メモリトラ
ンジスタ1のトレイン領域を読み出し用ビット線5に接
続した構成である。CMO5浮遊ゲート型メモリトラン
ジスタlは、N型トランジスタ102とP型トランジス
タ101とが直列に接続しており、そのゲート電極が同
一の浮遊ゲート電極100で形成されている。第3図は
、第1図に示した半導体不揮発性メモリセルの等価回路
図を具体的に示した断面図である。
FIG. 1 is an equivalent circuit diagram of a semiconductor nonvolatile memory cell which is a component of the semiconductor nonvolatile memory cell of the present invention. C
MO3(Complimentary-MetalOx
ide-3emiconductor) Floating gate memory I - Connect transistor 1 and selection transistor 2 in series, connect the gate electrode of transistor 2 to word line 3, and connect the source region of selection transistor 2 to programming bit line 4. However, the structure is such that the train region of the CMO3 floating gate type memory transistor 1 is connected to the read bit line 5. The CMO5 floating gate memory transistor 1 has an N-type transistor 102 and a P-type transistor 101 connected in series, and their gate electrodes are formed by the same floating gate electrode 100. FIG. 3 is a sectional view specifically showing an equivalent circuit diagram of the semiconductor nonvolatile memory cell shown in FIG.

本発明の半導体不揮発性メモリは、半導体領域の表面に
形成することができる。半導体領域とし各々のドレイン
領域23と27は、読み出し用ビット線5に接続してい
る。また、選択I・ランジスタ3は、第2のN型領域3
0を基板として、p=型′2ス領域32.P“型トレイ
ン領域31. ゲート絶縁Hり33及び選択ゲート電極
34とから構成されている。
The semiconductor nonvolatile memory of the present invention can be formed on the surface of a semiconductor region. Drain regions 23 and 27, which are semiconductor regions, are connected to a read bit line 5. In addition, the selection I transistor 3 is connected to the second N type region 3.
0 as a substrate, a p=type '2 space region 32. P" type train region 31. It is composed of a gate insulating layer 33 and a selection gate electrode 34.

P型メモリトランジスタ101のソース領域28は、選
択トランジスタ2のドレイン領域31と電気的に接続さ
れている。選択ゲート電極34は、ワード線3に接続し
、選択1−ランジスタ2のソース領域32は、プログラ
ム用ビット線4に接続されている。
The source region 28 of the P-type memory transistor 101 is electrically connected to the drain region 31 of the selection transistor 2. The selection gate electrode 34 is connected to the word line 3, and the source region 32 of the selection 1 transistor 2 is connected to the programming bit line 4.

第1図及び第3図に示した本発明の半導体不揮発性メモ
リの動作方法について説明する。まず、情報の読み出し
方法について説明する。プログラム用ビット線4に正の
一定電圧■□を印加する。
A method of operating the semiconductor nonvolatile memory of the present invention shown in FIGS. 1 and 3 will be described. First, a method for reading information will be explained. A constant positive voltage ■□ is applied to the programming bit line 4.

読み出しを行うラインのワード線3の電位をOvに印加
して、選択トランジスタ2をON状態にする。従って、
浮遊ゲート型メ干りトランジスタIQ)P型トランジス
タ101のソース領域28には、Vllが印加される。
The potential of the word line 3 of the line to be read is applied to Ov, and the selection transistor 2 is turned on. Therefore,
Vll is applied to the source region 28 of the floating gate type dry transistor IQ) P-type transistor 101.

ここで、J1ホ択のメモリセルは、ワード線3を■、に
することによって、選択ゲートランジスタ2をOFFす
ることができる。選択されたメモリトランジスタにおい
て、浮遊ゲート電極100内部に多数の電子が入ってい
る場合には、P型トランジスタ101のコンダクタンス
は、N型トランジスタ102のコンダクタンスより非常
に大きいために、睨み出し用ビット線5の電位は、VR
に等しい電位に設定される。逆に、浮遊ゲート電極10
0に電子が注入されていない場合(消去状B)には、N
型トランジスタ102のコンダクタンスがP型トランジ
スタ101のコンダクタンスより大きいために、読み出
し用ビット&?t 5の電位は、はぼOvになる。以上
説明したように、浮遊ゲート電極100内部に注入され
た電子の足に応じて読み出し用ビット線の電位が変化す
ることにより読み出すことができる。この時、メモリの
構成が相補型であるために、電流がほとんど流さずに情
報を読み出すことができる。
Here, in the J1 selected memory cell, the selection gate transistor 2 can be turned off by setting the word line 3 to ■. In the selected memory transistor, if a large number of electrons are inside the floating gate electrode 100, the conductance of the P-type transistor 101 is much larger than the conductance of the N-type transistor 102, so that the bit line for viewing is The potential of 5 is VR
is set to a potential equal to . Conversely, the floating gate electrode 10
When no electron is injected into 0 (erasure state B), N
Since the conductance of the P-type transistor 102 is larger than the conductance of the P-type transistor 101, the read bit &? The potential at t5 is approximately Ov. As described above, reading can be performed by changing the potential of the read bit line according to the amount of electrons injected into the floating gate electrode 100. At this time, since the memory structure is complementary, information can be read out with almost no current flowing.

次に、本発明の半導体不揮発性メモリへの情報の書込み
方法について説明する。まず、情報を消去する。消去と
は、浮遊ゲート電極100から電子2のドレイン領域2
3の電位も約10Vと高くなることにより、N型トラン
ジスタ102のドレイン領域23近傍にチャネルホット
エレクトロンが発生し、その一部が浮遊ゲート電極10
0に注入される。プログラム用ビット線4の電位がOv
と低い場合には、チャネルホットエレクト11ンは発と
1ニしないので、消去状態に維持される。今まで説明し
た動作方法を表にまとめると次の(表1)ようになる。
Next, a method of writing information into a semiconductor nonvolatile memory according to the present invention will be explained. First, erase the information. Erasing means that the drain region 2 of electrons 2 is removed from the floating gate electrode 100.
3 also becomes as high as about 10 V, channel hot electrons are generated in the vicinity of the drain region 23 of the N-type transistor 102, and a portion of them are generated in the floating gate electrode 10.
Injected into 0. The potential of the programming bit line 4 is Ov
If it is low, the channel hot select 11 will not fire and will remain in the erased state. The operating methods explained so far are summarized in the table below (Table 1).

ただし、■8は読み出し時の電圧であり、VPPはプロ
グラム時の電圧で、■、よりも大きな正の電圧である。
However, ■8 is a voltage during reading, and VPP is a voltage during programming, which is a larger positive voltage than ■.

第4図は、本発明の半導体不揮発性メモリの第ことがで
きる。光学的に行うためには、半導体不揮発性メモリに
、紫外線を約30分程度照射することにより、浮遊ゲー
ト電極100内部の電子にエネルギーを与えることによ
り、基板側へ抜き取ることができる。消去後、浮遊ゲー
ト電極100に電子を注入する方法について説明する。
FIG. 4 shows the semiconductor nonvolatile memory of the present invention. To do this optically, the semiconductor nonvolatile memory is irradiated with ultraviolet rays for about 30 minutes to give energy to electrons inside the floating gate electrode 100, which can be extracted to the substrate side. A method for injecting electrons into the floating gate electrode 100 after erasing will be described.

まず、書込みを行うラインを選択する。ラインの選択は
選択ゲート電極3に、Ovの電位を印加することによっ
て行う。非選択のメモリは、選択トランジスタ2の選択
ゲート電極3に、選択トランジスタ2がOFF状態にな
るような電圧を印加する。選択されたラインのメモリセ
ルは、選択トランジスタ2がON状態である。従って、
電子を浮遊ゲート電極100に注入するセルに対しては
、プログラム用ビット線4に正の電圧(例えば、12.
5V)を印加すると、P型トランジスタの基板である第
1のN型領域2Gの電位も正の電位(約10V)に設定
されることにより、浮遊ゲート電極100の電位も約1
0Vの電位になり、さらにN型メモリトランジスク10
2実施例の半導体不揮発性メモリセル′の等価回路図で
ある。第4図のメモリセルの等価回路図は、第1図の等
価回路図に、さらに、選択I・ランジスタロを設け、そ
のゲート電極をワード線7に接続した構成になっている
。第4図のような構成にすると、読み出し時に、読み出
し用ビット線の電位がVRになっている場合でも、非選
択メモリセルの影響を受けない。非選択メモリのワード
線7の電位をOvに設定すればよい。第4図の実施例の
場合の動作方法をまとめると表2のようになる。
First, select the line on which to write. Line selection is performed by applying a potential Ov to the selection gate electrode 3. Non-selected memories apply a voltage to the selection gate electrode 3 of the selection transistor 2 so that the selection transistor 2 is turned off. The selection transistor 2 of the memory cell of the selected line is in the ON state. Therefore,
For cells that inject electrons into the floating gate electrode 100, a positive voltage (eg, 12.
5V), the potential of the first N-type region 2G, which is the substrate of the P-type transistor, is also set to a positive potential (approximately 10V), and the potential of the floating gate electrode 100 also increases to approximately 1V.
The potential becomes 0V, and the N-type memory transistor 10
FIG. 2 is an equivalent circuit diagram of a semiconductor nonvolatile memory cell' according to a second embodiment. The equivalent circuit diagram of the memory cell shown in FIG. 4 has a configuration in which a selection I transistor is further provided in addition to the equivalent circuit diagram shown in FIG. 1, and its gate electrode is connected to the word line 7. With the configuration shown in FIG. 4, even if the potential of the read bit line is VR at the time of reading, it will not be affected by unselected memory cells. The potential of the word line 7 of the unselected memory may be set to Ov. Table 2 summarizes the operating method for the embodiment shown in FIG.

表2 ; メモリの動作方法 本発明においては、浮遊ゲート電極がP型及びN型トラ
ンジスタのゲート電極として形成されているために、情
報の読め出し時に、直流的な電流がほとんど流れない構
成になっている。従って、非常に低消費電力の情報の読
み出しができる。また、情報の書き込みにおいても、注
入量が少なくても書き込みができることから、高速書き
込みもできる。
Table 2; Memory operating method In the present invention, since floating gate electrodes are formed as gate electrodes of P-type and N-type transistors, the configuration is such that almost no direct current flows when reading information. ing. Therefore, information can be read with extremely low power consumption. Further, in writing information, since writing can be performed even with a small amount of injection, high-speed writing is also possible.

〔発明の効果〕〔Effect of the invention〕

この発明は、以上説明したように浮遊ゲート電極をN型
及びP型トランジスタとのゲート電極としたCMO3型
メモ型上モリトランジスタ択トランジスタとを直列に接
続し、選択トランジスタのゲート電極をワード線、選択
トランジスタのソース領域をプログラム用ビット線、さ
らにCMO5型メモツメモリトランジスタイン領域を読
み出し用ビット線として構成することにより、情報の読
み出し時に、浮遊ゲート電極をゲート電極とするN型メ
モリトランジスタあるいはP型メモリ1−ランジスタの
いずれか一方が必ずコンダクタンスが非常に小さくなる
ために、読め出し時の消費型)丸を小さくする効果があ
る。
As explained above, the present invention connects in series CMO3 type memo type upper memory transistor selection transistors with floating gate electrodes as gate electrodes of N-type and P-type transistors, and connects the gate electrode of the selection transistor to a word line. By configuring the source region of the selection transistor as a programming bit line and the CMO5 type memory transistor in region as a reading bit line, when reading information, an N-type memory transistor or a P-type memory transistor with a floating gate electrode as a gate electrode is configured. Since the conductance of one of the type memory 1 transistors is always very small, there is an effect of reducing the consumption type) circle during reading.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明にかかる半導体不揮発性メモリの構成
要素である半導体不揮発性メモリセルの等価回路図であ
り、第2図は従来の半導体不揮発性メモリセルの等価回
路図、第3図は本発明の半導体不揮発性メモリのメモリ
セルの断面図、第4図は本発明の第2実施例の半導体不
揮発性メモリのメモリセルの等価回路図である。 CMO5浮遊ゲート型メモリトランジスタ選択トランジ
スタ ・ワード線 ・プログラム用ビット線 ・読み出し用ビット線 ・浮遊ゲート電極 以上
FIG. 1 is an equivalent circuit diagram of a semiconductor nonvolatile memory cell which is a component of the semiconductor nonvolatile memory according to the present invention, FIG. 2 is an equivalent circuit diagram of a conventional semiconductor nonvolatile memory cell, and FIG. 3 is an equivalent circuit diagram of a conventional semiconductor nonvolatile memory cell. FIG. 4 is a sectional view of a memory cell of a semiconductor nonvolatile memory according to the invention, and FIG. 4 is an equivalent circuit diagram of a memory cell of a semiconductor nonvolatile memory according to a second embodiment of the invention. CMO5 floating gate type memory transistor selection transistor, word line, programming bit line, reading bit line, floating gate electrode or higher

Claims (1)

【特許請求の範囲】[Claims] 第1のN型電界効果型トランジスタのドレイン領域を介
して直列に接続された第1のP型電界効果型トランジス
タと、前記第1のP型電界効果型トランジスタのソース
領域を介して直接に接続された第2の型電界効果型トラ
ンジスタとから構成されるとともに、前記第1のN型電
界効果型トランジスタのゲート電極及び前記第1のP型
電界効果型トランジスタのゲート電極を浮遊ゲート電極
とするメモセルをマトリックス状に構成する半導体不揮
発性メモリにおいて、前記第2のP型電界効果型トラン
ジスタのゲート電極をワード線として接続し、前記第2
のP型電界効果型トランジスタのソース領域を情報書込
み用ビット線として接続し、さらに、前記第1のN型電
界効果型トランジスタのドレイン領域及び前記第1のP
型電界効果型トランジスタのドレイン領域を情報読み出
し用ビット線として特徴とする半導体不揮発性メモリ。
A first P-type field-effect transistor connected in series through the drain region of the first N-type field-effect transistor and directly connected through the source region of the first P-type field-effect transistor. a second type field effect transistor, and the gate electrode of the first N type field effect transistor and the gate electrode of the first P type field effect transistor are floating gate electrodes. In a semiconductor nonvolatile memory in which memory cells are arranged in a matrix, the gate electrode of the second P-type field effect transistor is connected as a word line, and the second
The source region of the first P-type field-effect transistor is connected as an information writing bit line, and the drain region of the first N-type field-effect transistor and the first P-type field-effect transistor are connected as a bit line for writing information.
A semiconductor nonvolatile memory characterized by the drain region of a field-effect transistor serving as a bit line for reading information.
JP1238079A 1989-09-13 1989-09-13 Nonvolatile semiconductor memory Pending JPH03101168A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1238079A JPH03101168A (en) 1989-09-13 1989-09-13 Nonvolatile semiconductor memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1238079A JPH03101168A (en) 1989-09-13 1989-09-13 Nonvolatile semiconductor memory

Publications (1)

Publication Number Publication Date
JPH03101168A true JPH03101168A (en) 1991-04-25

Family

ID=17024845

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1238079A Pending JPH03101168A (en) 1989-09-13 1989-09-13 Nonvolatile semiconductor memory

Country Status (1)

Country Link
JP (1) JPH03101168A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0623959A2 (en) * 1993-05-07 1994-11-09 International Business Machines Corporation EEPROM cell
US6515889B1 (en) 2000-08-31 2003-02-04 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory
US6570212B1 (en) * 2000-05-24 2003-05-27 Lattice Semiconductor Corporation Complementary avalanche injection EEPROM cell
US6882560B2 (en) 2000-08-31 2005-04-19 Micron Technology, Inc. Reading ferroelectric memory cells

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0623959A3 (en) * 1993-05-07 1995-02-01 Ibm EEPROM cell.
EP0623959A2 (en) * 1993-05-07 1994-11-09 International Business Machines Corporation EEPROM cell
US6570212B1 (en) * 2000-05-24 2003-05-27 Lattice Semiconductor Corporation Complementary avalanche injection EEPROM cell
US6888185B2 (en) 2000-08-31 2005-05-03 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US6903960B2 (en) 2000-08-31 2005-06-07 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US6876022B2 (en) 2000-08-31 2005-04-05 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US6882560B2 (en) 2000-08-31 2005-04-19 Micron Technology, Inc. Reading ferroelectric memory cells
US6888738B2 (en) 2000-08-31 2005-05-03 Micron Technology, Inc. Methods of writing junction-isolated depletion mode ferroelectric memory devices
US6515889B1 (en) 2000-08-31 2003-02-04 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory
US6888747B2 (en) 2000-08-31 2005-05-03 Micron Technology, Inc. Methods of reading junction-isolated depletion mode ferroelectric memory devices
US6791862B2 (en) 2000-08-31 2004-09-14 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US6937501B2 (en) 2000-08-31 2005-08-30 Micron Technology, Inc. Writing to ferroelectric memory devices
US6944043B2 (en) 2000-08-31 2005-09-13 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US6982449B2 (en) 2000-08-31 2006-01-03 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US7002198B2 (en) 2000-08-31 2006-02-21 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices
US7123503B2 (en) 2000-08-31 2006-10-17 Micron Technology, Inc. Writing to ferroelectric memory devices
US7199413B2 (en) 2000-08-31 2007-04-03 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices and systems
US7236387B2 (en) 2000-08-31 2007-06-26 Micron Technology, Inc. Writing to ferroelectric memory devices
US7253464B2 (en) 2000-08-31 2007-08-07 Micron Technology, Inc. Junction-isolated depletion mode ferroelectric memory devices and systems

Similar Documents

Publication Publication Date Title
KR960003398B1 (en) Nonvolatile semiconductor memory device having row decoder supplying a negative potential to word lines during erasing mode
JPH06120515A (en) Method for writing-in and erasing data of semiconductor non-volatile memory
JPH01158777A (en) Floating gate type nonvolatile memory
JPH0234120B2 (en)
JPH06291332A (en) Semiconductor memory device and use thereof
JP2732601B2 (en) Nonvolatile semiconductor memory device
JP3105109B2 (en) Nonvolatile semiconductor memory device
KR20030009294A (en) 1 transistor cell for eeprom application
JP2644270B2 (en) Semiconductor storage device
JP2804066B2 (en) Nonvolatile semiconductor memory device
JP2732070B2 (en) Writing method for nonvolatile semiconductor memory device
JPH03101168A (en) Nonvolatile semiconductor memory
JP3342878B2 (en) Nonvolatile semiconductor memory device
JP2959066B2 (en) Nonvolatile semiconductor memory device and driving method thereof
JPS55105374A (en) Nonvolatile semiconductor memory
JP2918723B2 (en) Semiconductor storage device
JPS6299996A (en) Eeprom device
JP2003059279A (en) Semiconductor memory
US6480420B2 (en) Semiconductor memory device having source areas of memory cells supplied with a common voltage
JPH05198190A (en) Flush memory
JPH0729382A (en) Nonvolatile semiconductor memory and its data writing method
JP2648099B2 (en) Nonvolatile semiconductor memory device and data erasing method thereof
JP2885413B2 (en) Nonvolatile semiconductor memory device
JPH03203097A (en) Semiconductor memory device
JPS59135699A (en) Semiconductor storage device