Nothing Special   »   [go: up one dir, main page]

JPH02164147A - 副信号発生方式 - Google Patents

副信号発生方式

Info

Publication number
JPH02164147A
JPH02164147A JP31979288A JP31979288A JPH02164147A JP H02164147 A JPH02164147 A JP H02164147A JP 31979288 A JP31979288 A JP 31979288A JP 31979288 A JP31979288 A JP 31979288A JP H02164147 A JPH02164147 A JP H02164147A
Authority
JP
Japan
Prior art keywords
sub
signal
circuit
pulse
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31979288A
Other languages
English (en)
Inventor
Tadayuki Takada
高田 忠行
Haruki Watanabe
治喜 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP31979288A priority Critical patent/JPH02164147A/ja
Publication of JPH02164147A publication Critical patent/JPH02164147A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 ディジタル信号の伝送において、所定のフレーム間隔で
送られてくる副信号パルスより、時間的に連続している
副信号を発生する副信号発生方式受信した副信号パルス
と1周期分遅延させた副信号パルスとから副信号を発生
させることにより回路を簡素化し、回路規模を小さくで
きる副信号発生方式を提供することを目的とし、 受信した副信号パルスを信号の繰り返し周期の1周期分
遅延させる位相調整手段を設け、受信した副信号パルス
と1周期分遅延した副信号パルスとを比較し、2つの信
号の不一致点を検出する毎に、出力信号の極性を反転さ
せることにより、副信号を発生させることを特徴とする
副信号発生方式。
〔産業上の利用分野〕
本発明は、ディジタル信号の伝送において、所定のフレ
ーム間隔で送られてくる副信号パルスより、時間的に連
続している副信号を発生する副信号発生方式に関する。
近年の伝送装置のディジタル化に伴い、低速から高速ま
でのあらゆる速度のディジタル信号を多重化し、通信す
ることが要求されてきている。
そのため、送信側では各種の速度の信号をある一定の配
列(以下フレームと称する)に従って多重化し、ライン
に送出する。
一方、受信側では、各チャンネルの信号がフレーム内の
どの位置に配列されたかによって、各種タイミングを作
成し、各チャンネルに分離する。
また、フレーム周期よりも長い周期で伝送される低速の
信号については、毎フレーム同一データを繰り返し伝送
することは、伝送効率を著しく低下させることになる。
そこで、このような低速の信号については、毎フレーム
同一データの伝送はせずに、所定のフレーム間隔で伝送
することにより、その1ビツトで所定のチャンネル分の
情報を伝送し、伝送効率の向上を図っている。
〔従来の技術〕
第4図は従来例を説明するブロック図、第5図は従来例
のタイムチャートを説明する図、第6図はフレーム構成
を説明する図をそれぞれ示す。
第4図に示す従来例は、ライン側よりフレームパルスを
分離する同期分離回路10と、フレームパルスを1/n
に分周し、同期をとる分周同期回路20aと、 ライン側より抽出した副信号パルスと1 / nに分周
したフレームパルス(以下基準パルスと称する)とから
、副信号を発生する副信号発生回路30aとを具備して
いる。
第5図は上述の回路のタイムチャートであり、同期分離
回路10によりフレームパルス(a)を分離する。この
フレームパルス(a)を分周回期回路20aで1/nに
分周し、同期をとり基準パルス(b)を発生させる。
この基準パルスとライン側より抽出した副信号パルスの
論理積を副信号発生回路30aでとり、次の基準パルス
が到来するまでそのレベルを保持させることにより副信
号(d)を発生させる。
第6図はフレーム構成を説明する図であり、フレームは
フレーム同期信号等よりなるFAW部とデータ部とより
なり、図中のnFはフレーム番号、#nは副信号のチャ
ンネル番号を示す。
この図は、データ部の特定の1ビツトを副信号伝送用の
ビットに割り当てた例であり、例えばシステムの管理、
監視用の信号は、フレーム周期よりも長い信号であるの
で、毎フレーム同一信号を繰り返して伝送する必要はな
く、nフレームに1回データを伝送すれば、必要とする
情報を送ることが可能である。
このように、副信号伝送用に割り当てた1ビツトでnチ
ャンネルの情報を伝送するものである。
そこで、所定のフレームに1回送られてくる副信号パル
スより、歪みなく安定に副信号を発生させる回路規模の
小さな副信号発生方式が必要となる。
〔発明が解決しようとする課題〕
上述の従来例では、複雑な構成の分周同期回路、副信号
発生回路を必要とし、1/nのnが大きくなればなるほ
ど回路規模が太き(複雑になる。
本発明は、受信した副信号パルスと1周期分遅延させた
副信号パルスとから副信号を発生させることにより回路
を簡素化し、回路規模を小さくできる副信号発生方式を
提供することを目的とする。
〔課題を解決するための手段〕
第1図は本発明の詳細な説明するブロック図を示す。
第1図に示す本発明の原理ブロック図中の1はフレーム
パルスを分離する同期分離手段であり、2は副信号パル
スを1周期分遅延させる位相調整手段であり、 3は受信した副信号パルスと1周期分遅延させた副信号
パルスとから、副信号を発生する副信号発生手段であり
、かかる手段を具備することにより本課題を解決するた
めの手段とする。
〔作 用〕
同期分離手段1により、フレームパルスを抽出し、フレ
ームパルスを基準として、受信した副信号パルスを1周
期分位相調整手段2にて遅延させる。
受信した副信号パルスと1周期分遅延させた副信号パル
スを副信号発生手段で比較し、2つの信号の不一致点を
検出する毎に、その出力信号の極性を反転させることに
より、副信号を歪みなく安定に発生させることが可能と
なる。
〔実施例〕
以下本発明の要旨を第2図〜第3図に示す実施例により
具体的に説明する。
第2図は本発明の詳細な説明するブロック図、第3図は
本発明の実施例のタイムチャートを説明する図をそれぞ
れ示す。なお、全図を通じて同一符号は同一対象物を示
す。
第2図に示す本発明の実施例はn=3の例で説明する。
ここで、第1図で説明した同期分離手段■として第4図
で説明したのと同一内容を有する同期分離回路10、 位相調整手段2として、3段のDフリップフロップ回路
21.22.23、 副信号発生手段3としてR優先SRフリップフロップ回
路30から構成した例である。
第3図は上述の構成による回路のタイムチャートである
■は受信した副信号パルスであり、■は同期分離回路1
0にて分離したフレームパルスである。
■をDフリップフロップ回路21のD端子に入力し、フ
レームパルスをDフリップフロップ回路21〜23のク
ロック信号としてクロック端子に入力する。
Dフリップフロップ回路はクロックパルスの到来毎に入
力を次段のフリップフロップ回路にシフトしてゆくので
、21〜23の3段で3フレ一ム分すなわちもとの信号
■の1周期分遅延された信号■がDフリップフロップ回
路23の出力端子に出力される。
このDフリップフロップ回路23の出力■をR優先SR
フリップフロップ回路300入力端子Sに入力し、遅延
させない元の信号■をR優先SRフリップフロップ回路
30の入力端子Rに入力する。
R1先SRフリップフロップ回路30は信号■と■の不
一致点が発生する毎に、その出力を反転し、出力 蔓が
■となり、歪みなく安定・に副信号を発生することがで
きる。
〔発明の効果〕
以上のような本発明によれば、構成が複雑な分周回路、
同期回路を使用せずに、簡単な回路構成で副信号を歪み
なく安定に発生することができる副信号発生方式を提供
することが可能となる。
する図、 第4図は従来例を説明するブロック図、第5図は従来例
のタイムチャートを説明する図、第6図はフレーム構成
を説明する図、 をそれぞれ示す。
図において、 1は同期分離手段、 10は同期分離回路、 20aは分周同期回路、 21〜23はDフリップフロップ回路、をそれぞれ示す
【図面の簡単な説明】
第1図は本発明の詳細な説明するブロック図、第2図は
本発明の詳細な説明するブロック図、第3図は本発明の
実施例のタイムチャートを説明本発明の詳細な説明する
ブロック図 第1図 本発明の実施例のタイムチャートを 説明する図 第3図 本発明の詳細な説明するプロ・ツク図 従来例を説明するブロック図 第4図 従来例のタイムチャートを説明する図 第5図

Claims (1)

  1. 【特許請求の範囲】 ディジタル信号の伝送において、所定のフレーム間隔で
    送られてくる副信号パルスより、時間的に連続した副信
    号を発生させる副信号発生方式において、 受信した副信号パルスを信号の繰り返し周期の1周期分
    遅延させる位相調整手段(2)を設け、受信した副信号
    パルスと1周期分遅延した副信号パルスとを比較し、2
    つの信号の不一致点を検出する毎に、出力信号の極性を
    反転させることにより、副信号を発生させることを特徴
    とする副信号発生方式。
JP31979288A 1988-12-19 1988-12-19 副信号発生方式 Pending JPH02164147A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31979288A JPH02164147A (ja) 1988-12-19 1988-12-19 副信号発生方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31979288A JPH02164147A (ja) 1988-12-19 1988-12-19 副信号発生方式

Publications (1)

Publication Number Publication Date
JPH02164147A true JPH02164147A (ja) 1990-06-25

Family

ID=18114234

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31979288A Pending JPH02164147A (ja) 1988-12-19 1988-12-19 副信号発生方式

Country Status (1)

Country Link
JP (1) JPH02164147A (ja)

Similar Documents

Publication Publication Date Title
KR880014759A (ko) 디지탈 프레임 동기 장치
JPH07202839A (ja) デジタル情報パケットのアライメントのための回路と方法
JP2693758B2 (ja) フレームパルス発生方式
JPH02164147A (ja) 副信号発生方式
JPH0666749B2 (ja) 分岐回路
KR100204062B1 (ko) 저속 데이타 프레임 위상 정렬기
JPH0530068A (ja) 調歩式データ多重化方式
KR940010201B1 (ko) 전송장치의 병렬처리 방식에 의한 ds3/ds4 신호의 다중화 회로
JPS6125340A (ja) 速度変換回路
SU1474658A1 (ru) Устройство ввода асинхронного цифрового потока
JPH03110945A (ja) バースト信号再生中継装置
JP3119956B2 (ja) 多重クロック伝送方法および装置
KR900003668B1 (ko) 시분할교환기의 클록신호 합성전송 방식
JPS6340508B2 (ja)
JPS6350896B2 (ja)
JPH0697757B2 (ja) 多重化方式
JPH0756962B2 (ja) データ通信システム
JP2000232426A (ja) ランダム・オーバー・サンプリング伝送方法
JPH0583224A (ja) スタツフ多重化装置
KR20030064524A (ko) 데이터 전송의 타이밍 동기 회로
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式
JPS61247125A (ja) 位相同期回路
JPH05218996A (ja) 多重化装置
GB1380134A (en) Data transmission systems
JPS62151045A (ja) 多重変換装置の同期信号伝送方式