JPH0990405A - 薄膜トランジスタ - Google Patents
薄膜トランジスタInfo
- Publication number
- JPH0990405A JPH0990405A JP24347995A JP24347995A JPH0990405A JP H0990405 A JPH0990405 A JP H0990405A JP 24347995 A JP24347995 A JP 24347995A JP 24347995 A JP24347995 A JP 24347995A JP H0990405 A JPH0990405 A JP H0990405A
- Authority
- JP
- Japan
- Prior art keywords
- gate electrode
- tft
- lower gate
- gate electrodes
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
(57)【要約】
【課題】 光入射によるオフ電流の増加を防ぐと共に、
遮光膜による容量の画像への悪影響を低減する。 【解決手段】 チャンネル領域104、ソース領域およ
びドレイン領域112を有する半導体薄膜の上下に、絶
縁膜103、105を介して上部ゲート電極106、1
07および下部ゲート電極102が形成されている。下
部ゲート電極102の少なくとも一部は隣接する上部ゲ
ート電極106、107と重なっており、ソース領域お
よびドレイン領域111、112とは重なっていない。
半導体薄膜の下部電極上の部分114には、ソース領域
およびドレイン領域111、112と同じ導電型の不純
物を低濃度に導入してもよい。上部ゲート電極106、
107および下部ゲート電極102は同一の信号線に接
続してもよく、下部ゲート電極102に一定の電圧を印
加してもよい。
遮光膜による容量の画像への悪影響を低減する。 【解決手段】 チャンネル領域104、ソース領域およ
びドレイン領域112を有する半導体薄膜の上下に、絶
縁膜103、105を介して上部ゲート電極106、1
07および下部ゲート電極102が形成されている。下
部ゲート電極102の少なくとも一部は隣接する上部ゲ
ート電極106、107と重なっており、ソース領域お
よびドレイン領域111、112とは重なっていない。
半導体薄膜の下部電極上の部分114には、ソース領域
およびドレイン領域111、112と同じ導電型の不純
物を低濃度に導入してもよい。上部ゲート電極106、
107および下部ゲート電極102は同一の信号線に接
続してもよく、下部ゲート電極102に一定の電圧を印
加してもよい。
Description
【0001】
【発明の属する技術分野】本発明は、たとえばアクティ
ブマトリックス型液晶パネル(以下、AMLCDと称す
る)にマトリックス状に設けられた画素のオンオフを制
御するスイッチング素子として好適に用いられる薄膜ト
ランジスタに関する。
ブマトリックス型液晶パネル(以下、AMLCDと称す
る)にマトリックス状に設けられた画素のオンオフを制
御するスイッチング素子として好適に用いられる薄膜ト
ランジスタに関する。
【0002】
【従来の技術】近年、多結晶シリコン(以下、p−Si
と称する)を半導体層に用いた薄膜トランジスタ(以
下、TFTと称する)に関する研究が活発に行われてい
る。このp−Si・TFTを上述した画素用のスイッチ
ング素子として用いたAMLCDにおいては、ドライバ
回路を同一基板上に形成することが可能であり、コスト
低減、基板サイズの縮小化等の効果が期待できる。ま
た、上記p−Si・TFTにおいては、ゲート電極をマ
スクとしてイオン注入を行うことにより、ゲート電極と
ソース領域およびドレイン領域とを自己整合的に作製す
ることが可能となる。このため、p−Si・TFTを画
素のスイッチング素子として用いた場合に、画素電極と
ゲート電極との間の容量結合による画素信号の変動を抑
えることができる。
と称する)を半導体層に用いた薄膜トランジスタ(以
下、TFTと称する)に関する研究が活発に行われてい
る。このp−Si・TFTを上述した画素用のスイッチ
ング素子として用いたAMLCDにおいては、ドライバ
回路を同一基板上に形成することが可能であり、コスト
低減、基板サイズの縮小化等の効果が期待できる。ま
た、上記p−Si・TFTにおいては、ゲート電極をマ
スクとしてイオン注入を行うことにより、ゲート電極と
ソース領域およびドレイン領域とを自己整合的に作製す
ることが可能となる。このため、p−Si・TFTを画
素のスイッチング素子として用いた場合に、画素電極と
ゲート電極との間の容量結合による画素信号の変動を抑
えることができる。
【0003】しかし、画素のスイッチング素子としてp
−Si・TFTを用いた場合には、非晶質シリコン(以
下、a−Si:Hと称する)を半導体層に用いたa−S
i:H・TFTに比べてオフ電流が高く、特に、ソース
−ドレイン電圧が高くなると、急激にオフ電流が増加す
るという問題がある。このような現象が生じる理由は、
ソースードレイン電圧が高くなると、ドレイン端の電界
強度が強くなって、欠陥準位を介したトンネル電流や熱
励起電流等が流れるためであると一般に説明されてい
る。
−Si・TFTを用いた場合には、非晶質シリコン(以
下、a−Si:Hと称する)を半導体層に用いたa−S
i:H・TFTに比べてオフ電流が高く、特に、ソース
−ドレイン電圧が高くなると、急激にオフ電流が増加す
るという問題がある。このような現象が生じる理由は、
ソースードレイン電圧が高くなると、ドレイン端の電界
強度が強くなって、欠陥準位を介したトンネル電流や熱
励起電流等が流れるためであると一般に説明されてい
る。
【0004】この問題を解決するために、例えば図10
に示すような複数のゲート電極205、206を有する
デュアルゲート構造のTFTが提案されている(特公平
5−44195号)。また、図11に示すようなオフセ
ット領域またはLDD(Lightly Doped
Drain)領域213aを有するオフセット構造また
はLDD構造のTFTが提案されている(特公平3−3
4699号)。さらに、図12に示すようなデュアルゲ
ートのオフセット構造またはLDD構造のTFTが提案
されている(特開平2−135780号)。尚、これら
の図において、201はガラス基板、202は絶縁膜、
203はチャンネル領域、204はゲート絶縁膜、20
5および206はゲート電極、207は層間絶縁膜、2
08および209はソース電極およびドレイン電極、2
10、211および213はソース領域およびドレイン
領域、213aはオフセット領域またはLDD領域を示
す。
に示すような複数のゲート電極205、206を有する
デュアルゲート構造のTFTが提案されている(特公平
5−44195号)。また、図11に示すようなオフセ
ット領域またはLDD(Lightly Doped
Drain)領域213aを有するオフセット構造また
はLDD構造のTFTが提案されている(特公平3−3
4699号)。さらに、図12に示すようなデュアルゲ
ートのオフセット構造またはLDD構造のTFTが提案
されている(特開平2−135780号)。尚、これら
の図において、201はガラス基板、202は絶縁膜、
203はチャンネル領域、204はゲート絶縁膜、20
5および206はゲート電極、207は層間絶縁膜、2
08および209はソース電極およびドレイン電極、2
10、211および213はソース領域およびドレイン
領域、213aはオフセット領域またはLDD領域を示
す。
【0005】このように複数のゲート電極205、20
6を設けた構造では、ソース−ドレイン電圧が個々のゲ
ート電極に対応したTFTに分割されるので、オフ電流
が低減される。また、オフセット領域またはLDD領域
213aを設けた構造では、ソース−ドレイン電圧がオ
フセット領域またはLDD領域に分散されるので、電界
強度が減少してオフ電流が低減される。オフセット構造
またはLDD構造では、ソース−ドレイン抵抗が増大し
てオン電流が減少するという欠点もあるが、p−Si・
TFTでは移動度が高いので問題が生じない。
6を設けた構造では、ソース−ドレイン電圧が個々のゲ
ート電極に対応したTFTに分割されるので、オフ電流
が低減される。また、オフセット領域またはLDD領域
213aを設けた構造では、ソース−ドレイン電圧がオ
フセット領域またはLDD領域に分散されるので、電界
強度が減少してオフ電流が低減される。オフセット構造
またはLDD構造では、ソース−ドレイン抵抗が増大し
てオン電流が減少するという欠点もあるが、p−Si・
TFTでは移動度が高いので問題が生じない。
【0006】
【発明が解決しようとする課題】一般に、トップゲート
構造のTFTには、基板裏面からの光入射により光伝導
が生じて、オフ電流が増加するという問題がある。従来
のa−Si:H・TFTでは、一般に逆スタガ構造が採
用されるので、ゲート電極が自動的に遮光膜となって、
問題は生じない。しかし、トップゲート構造を採用した
場合には、このような光入射によるオフ電流の増加とい
う問題が生じる。
構造のTFTには、基板裏面からの光入射により光伝導
が生じて、オフ電流が増加するという問題がある。従来
のa−Si:H・TFTでは、一般に逆スタガ構造が採
用されるので、ゲート電極が自動的に遮光膜となって、
問題は生じない。しかし、トップゲート構造を採用した
場合には、このような光入射によるオフ電流の増加とい
う問題が生じる。
【0007】この問題を解決するために、トップゲート
構造のTFTでは、図13に示すように、チャンネル領
域304の下側に、絶縁膜303を介してゲート電極3
06よりも大きい形状の遮光膜302を形成することが
一般的に行われている。この場合は、プロセス温度の関
係から遮光膜として金属を用いることが多いので、図1
3および図14に示すように、ソース領域およびドレイ
ン領域310、311と遮光膜302との間に寄生容量
312、313が発生する。このため、遮光膜302を
ゲートバスラインやソースバスライン等と接続すると、
バスラインの電圧変化がこの寄生容量を介して画素電圧
の変動をもたらすことになり、画像に悪影響を与えると
いう問題がある。尚、この図13において、301はガ
ラス基板、302は遮光膜、303は絶縁膜、304は
チャンネル領域、305はゲート絶縁膜、306はゲー
ト電極、307は層間絶縁膜、308および309はソ
ース領域およびドレイン電極、310および311はソ
ース領域およびドレイン領域、312および313は寄
生容量を示す。
構造のTFTでは、図13に示すように、チャンネル領
域304の下側に、絶縁膜303を介してゲート電極3
06よりも大きい形状の遮光膜302を形成することが
一般的に行われている。この場合は、プロセス温度の関
係から遮光膜として金属を用いることが多いので、図1
3および図14に示すように、ソース領域およびドレイ
ン領域310、311と遮光膜302との間に寄生容量
312、313が発生する。このため、遮光膜302を
ゲートバスラインやソースバスライン等と接続すると、
バスラインの電圧変化がこの寄生容量を介して画素電圧
の変動をもたらすことになり、画像に悪影響を与えると
いう問題がある。尚、この図13において、301はガ
ラス基板、302は遮光膜、303は絶縁膜、304は
チャンネル領域、305はゲート絶縁膜、306はゲー
ト電極、307は層間絶縁膜、308および309はソ
ース領域およびドレイン電極、310および311はソ
ース領域およびドレイン領域、312および313は寄
生容量を示す。
【0008】本発明は、このような従来技術の課題を解
決すべくなされたものであり、光入射によるオフ電流の
増加を防ぐことができ、遮光膜による寄生容量が画像に
悪影響を及ぼすのを防ぐことができる薄膜トランジスタ
(TFT)を提供することを目的とする。
決すべくなされたものであり、光入射によるオフ電流の
増加を防ぐことができ、遮光膜による寄生容量が画像に
悪影響を及ぼすのを防ぐことができる薄膜トランジスタ
(TFT)を提供することを目的とする。
【0009】
【課題を解決するための手段】本発明の薄膜トランジス
タは、チャンネル領域の両側にソース領域とドレイン領
域とを有する半導体薄膜の該チャンネル領域を挟んで一
方側に、絶縁膜を介して2以上の上部ゲート電極が形成
され、他方側に絶縁膜を介して1以上の下部ゲート電極
が、各下部ゲート電極の両端部を相互に隣接する上部ゲ
ート電極の各々に対して重畳させて形成され、そのこと
により上記目的が達成される。
タは、チャンネル領域の両側にソース領域とドレイン領
域とを有する半導体薄膜の該チャンネル領域を挟んで一
方側に、絶縁膜を介して2以上の上部ゲート電極が形成
され、他方側に絶縁膜を介して1以上の下部ゲート電極
が、各下部ゲート電極の両端部を相互に隣接する上部ゲ
ート電極の各々に対して重畳させて形成され、そのこと
により上記目的が達成される。
【0010】本発明の薄膜トランジスタにおいて、前記
半導体薄膜の前記上部ゲート電極とは重畳しない部分
に、前記ソース領域およびドレイン領域に導入されてい
る不純物と同じ導電型の不純物が該ソース領域およびド
レイン領域よりも低濃度に導入されている構成とするこ
とができる。
半導体薄膜の前記上部ゲート電極とは重畳しない部分
に、前記ソース領域およびドレイン領域に導入されてい
る不純物と同じ導電型の不純物が該ソース領域およびド
レイン領域よりも低濃度に導入されている構成とするこ
とができる。
【0011】本発明の薄膜トランジスタにおいて、前記
上部ゲート電極および下部ゲート電極が同一の信号線に
接続されている構成、または前記下部ゲート電極に一定
の電圧が印加されている構成とすることができる。
上部ゲート電極および下部ゲート電極が同一の信号線に
接続されている構成、または前記下部ゲート電極に一定
の電圧が印加されている構成とすることができる。
【0012】以下に、本発明の作用について説明する。
【0013】本発明にあっては、半導体薄膜を挟んで2
以上の上部ゲート電極と1以上の下部ゲート電極とが形
成され、各下部ゲート電極の両端部が相互に隣接する上
部ゲート電極の各々に対して重畳している。この構造に
より、ソース−ドレイン電圧が各々のゲート電極に対応
したTFTに分散され、これによりオフ電流が低減され
る。
以上の上部ゲート電極と1以上の下部ゲート電極とが形
成され、各下部ゲート電極の両端部が相互に隣接する上
部ゲート電極の各々に対して重畳している。この構造に
より、ソース−ドレイン電圧が各々のゲート電極に対応
したTFTに分散され、これによりオフ電流が低減され
る。
【0014】また、MIS型TFTでは、キャリアがゲ
ート電極に近い絶縁膜の界面に形成されるので、下部ゲ
ート電極で構成されるTFTと、上部ゲート電極で構成
されるTFTの間では、チャンネル領域の膜厚方向の中
央部が空乏化する。その結果、さらにオフ電流が低減さ
れる。
ート電極に近い絶縁膜の界面に形成されるので、下部ゲ
ート電極で構成されるTFTと、上部ゲート電極で構成
されるTFTの間では、チャンネル領域の膜厚方向の中
央部が空乏化する。その結果、さらにオフ電流が低減さ
れる。
【0015】さらに、光が基板裏面から入射しても、下
部ゲート電極で構成されるTFTが下部ゲート電極の陰
になるので、光電流の発生が抑えられる。
部ゲート電極で構成されるTFTが下部ゲート電極の陰
になるので、光電流の発生が抑えられる。
【0016】また、上部ゲート電極とソース領域および
ドレイン領域とは自己整合的に形成でき、下部ゲート電
極はソース領域およびドレイン領域と重ならないので、
画素電極とゲート電極との容量結合による画素電圧の変
動が抑制される。
ドレイン領域とは自己整合的に形成でき、下部ゲート電
極はソース領域およびドレイン領域と重ならないので、
画素電極とゲート電極との容量結合による画素電圧の変
動が抑制される。
【0017】半導体薄膜の上部ゲート電極とは重畳しな
い部分に、ソース領域およびドレイン領域と同じ導電型
の不純物を低濃度に導入すると、下部ゲート電極がオフ
レベルになった時に、半導体薄膜の下部ゲート電極上の
部分が空乏化され、さらにオフ電流の低減を図ることが
できる。このLDD領域は、上部ゲート電極をマスクと
して不純物導入を行うことにより、注入領域を正確に制
御できる。
い部分に、ソース領域およびドレイン領域と同じ導電型
の不純物を低濃度に導入すると、下部ゲート電極がオフ
レベルになった時に、半導体薄膜の下部ゲート電極上の
部分が空乏化され、さらにオフ電流の低減を図ることが
できる。このLDD領域は、上部ゲート電極をマスクと
して不純物導入を行うことにより、注入領域を正確に制
御できる。
【0018】上部ゲート電極および下部ゲート電極は、
同一の信号線に接続してもよく、下部ゲート電極に一定
の電圧を印加してもよい。下部ゲート電極に一定の電圧
を印加する場合には、全体として最もオンオフ比が高く
なるように電圧を印加する。この場合、下部ゲート電極
と上部ゲート電極とを接続する必要が無い。
同一の信号線に接続してもよく、下部ゲート電極に一定
の電圧を印加してもよい。下部ゲート電極に一定の電圧
を印加する場合には、全体として最もオンオフ比が高く
なるように電圧を印加する。この場合、下部ゲート電極
と上部ゲート電極とを接続する必要が無い。
【0019】
【実施形態】以下、本発明の実施形態について、図面を
参照しながら説明する。
参照しながら説明する。
【0020】本実施形態のTFTは、例えば図1(a)
に示すように、ガラス基板101上に、チャンネル領域
104、ソース領域およびドレイン領域111、112
を有する半導体薄膜が形成され、その上下に、絶縁膜1
03、105を介して上部ゲート電極106、107お
よび下部ゲート電極102が形成されている。下部ゲー
ト電極102はソース領域およびドレイン領域111、
112と重なっておらず、また、その一部は、隣接する
上部ゲート電極106、107と重なっている。その上
には、上部ゲート電極106、107を覆うように層間
絶縁膜108が形成され、絶縁膜105および層間絶縁
膜108に形成されたコンタクトホールを介して、ソー
ス電極およびドレイン電極109、110がソース領域
およびドレイン領域111、112に接続されている。
に示すように、ガラス基板101上に、チャンネル領域
104、ソース領域およびドレイン領域111、112
を有する半導体薄膜が形成され、その上下に、絶縁膜1
03、105を介して上部ゲート電極106、107お
よび下部ゲート電極102が形成されている。下部ゲー
ト電極102はソース領域およびドレイン領域111、
112と重なっておらず、また、その一部は、隣接する
上部ゲート電極106、107と重なっている。その上
には、上部ゲート電極106、107を覆うように層間
絶縁膜108が形成され、絶縁膜105および層間絶縁
膜108に形成されたコンタクトホールを介して、ソー
ス電極およびドレイン電極109、110がソース領域
およびドレイン領域111、112に接続されている。
【0021】この構造によれば、従来の複数ゲート電極
を有するTFTと同様に、ソース−ドレイン電圧が個々
のゲート電極に対応したTFTに分割されるので、オフ
電流が低減される。
を有するTFTと同様に、ソース−ドレイン電圧が個々
のゲート電極に対応したTFTに分割されるので、オフ
電流が低減される。
【0022】本実施形態の構造をMIS型TFTに適用
した場合には、キャリアがそれぞれのゲート電極に近い
絶縁膜の界面に形成され、例えばNch TFTのオフ
状態では、図1(b)に示すように、正孔が絶縁膜10
3、105とチャンネル領域104との界面に形成され
る。このため、中央の下部ゲート電極102で構成され
るTFTと、両端の上部ゲート電極106、107で構
成されるTFTの間で、チャンネル領域104の膜厚方
向の中央部113が空乏化する。その結果、膜厚分のオ
フセット領域が形成されることになり、さらにオフ電流
が低減される。また、本実施形態においては、図2
(c)に示すように、光が基板裏面から入射する場合、
下部ゲート電極102で構成されるTFTが下部ゲート
電極102の陰になる。このため、チャンネル104で
の正孔−電子対の発生が抑えられ、オフ電流の増加を防
ぐことができる。光が基板表面から入射する場合には、
従来のトップゲート構造のTFTと同様に、上部ゲート
電極106、107により遮光することができる。
した場合には、キャリアがそれぞれのゲート電極に近い
絶縁膜の界面に形成され、例えばNch TFTのオフ
状態では、図1(b)に示すように、正孔が絶縁膜10
3、105とチャンネル領域104との界面に形成され
る。このため、中央の下部ゲート電極102で構成され
るTFTと、両端の上部ゲート電極106、107で構
成されるTFTの間で、チャンネル領域104の膜厚方
向の中央部113が空乏化する。その結果、膜厚分のオ
フセット領域が形成されることになり、さらにオフ電流
が低減される。また、本実施形態においては、図2
(c)に示すように、光が基板裏面から入射する場合、
下部ゲート電極102で構成されるTFTが下部ゲート
電極102の陰になる。このため、チャンネル104で
の正孔−電子対の発生が抑えられ、オフ電流の増加を防
ぐことができる。光が基板表面から入射する場合には、
従来のトップゲート構造のTFTと同様に、上部ゲート
電極106、107により遮光することができる。
【0023】また、本実施形態においては、上部ゲート
電極105、106とソース領域およびドレイン領域1
11、112とは自己整合的に形成することができ、か
つ、下部ゲート電極102はソース領域およびドレイン
領域111、112と重ならないので、画素電極とゲー
ト電極との容量結合による画素電圧の変動が抑制され、
画像への悪影響が少なくなる。
電極105、106とソース領域およびドレイン領域1
11、112とは自己整合的に形成することができ、か
つ、下部ゲート電極102はソース領域およびドレイン
領域111、112と重ならないので、画素電極とゲー
ト電極との容量結合による画素電圧の変動が抑制され、
画像への悪影響が少なくなる。
【0024】さらに、図2(d)に示すように、半導体
薄膜の下部電極102上の部分114に、ソース領域お
よびドレイン領域111、112と同じ導電型の不純物
を低濃度に導入すると、下部ゲート電極102がオフレ
ベルになった時に、チャンネル領域104にソース領域
およびドレイン領域111、112と反対導電型のキャ
リアが発生するのを防ぐことができる。その結果、半導
体薄膜の下部ゲート電極102上の部分114を空乏化
して実質的に高抵抗とすることができ、オフ電流の低減
を図ることができる。また、従来のLDD構造と同様
に、ソース−ドレイン電圧がLDD領域に分散されこと
によっても、オフ電流が低減される。このLDD領域1
14は、上部ゲート電極106、107をマスクとして
不純物導入を行うことにより、注入領域を正確に制御で
き、容易に作製することができる。上部ゲート電極10
5、106および下部ゲート電極102は、同一の信号
線に接続して使用することもでき、下部ゲート電極10
2に一定の電圧が印加されるようにしてもよい。下部ゲ
ート電極102に一定の電圧を印加する場合には、全体
として最もオンオフ比が高くなるような電圧を印加す
る。この場合、下部ゲート電極102と上部ゲート電極
105、106とを接続する必要が無いので、プロセス
の簡略化を図ることができる。
薄膜の下部電極102上の部分114に、ソース領域お
よびドレイン領域111、112と同じ導電型の不純物
を低濃度に導入すると、下部ゲート電極102がオフレ
ベルになった時に、チャンネル領域104にソース領域
およびドレイン領域111、112と反対導電型のキャ
リアが発生するのを防ぐことができる。その結果、半導
体薄膜の下部ゲート電極102上の部分114を空乏化
して実質的に高抵抗とすることができ、オフ電流の低減
を図ることができる。また、従来のLDD構造と同様
に、ソース−ドレイン電圧がLDD領域に分散されこと
によっても、オフ電流が低減される。このLDD領域1
14は、上部ゲート電極106、107をマスクとして
不純物導入を行うことにより、注入領域を正確に制御で
き、容易に作製することができる。上部ゲート電極10
5、106および下部ゲート電極102は、同一の信号
線に接続して使用することもでき、下部ゲート電極10
2に一定の電圧が印加されるようにしてもよい。下部ゲ
ート電極102に一定の電圧を印加する場合には、全体
として最もオンオフ比が高くなるような電圧を印加す
る。この場合、下部ゲート電極102と上部ゲート電極
105、106とを接続する必要が無いので、プロセス
の簡略化を図ることができる。
【0025】ここでは、1つの下部ゲート電極102と
2つの上部ゲート電極105、106を有する構成につ
いて説明したが、下部ゲート電極が1以上で上部ゲート
電極が2以上の構成としてもよい。この場合にも、同様
の効果が得られることはもちろんである。また、Nch
TFTについて説明したが、Pch TFTについて
も同様である。
2つの上部ゲート電極105、106を有する構成につ
いて説明したが、下部ゲート電極が1以上で上部ゲート
電極が2以上の構成としてもよい。この場合にも、同様
の効果が得られることはもちろんである。また、Nch
TFTについて説明したが、Pch TFTについて
も同様である。
【0026】
【実施例】以下、本発明の具体的な実施例について説明
する。
する。
【0027】(実施例1)図4(g)に本実施例1のT
FTの断面図を示す。
FTの断面図を示す。
【0028】このTFTは、ガラス基板401上に、p
−Siからなる半導体薄膜404が形成され、その上下
に、絶縁膜403、405を介して上部ゲート電極40
6、406および下部ゲート電極402が形成されてい
る。下部ゲート電極402はソース領域およびドレイン
領域と重なっておらず、また、その一部は、隣接する上
部ゲート電極406、406と重なっている。その上に
は、上部ゲート電極406、406を覆うように層間絶
縁膜408が形成され、絶縁膜405および層間絶縁膜
408に形成されたコンタクトホールを介して、ソース
電極およびドレイン電極409、409がソース領域お
よびドレイン領域に接続されている。
−Siからなる半導体薄膜404が形成され、その上下
に、絶縁膜403、405を介して上部ゲート電極40
6、406および下部ゲート電極402が形成されてい
る。下部ゲート電極402はソース領域およびドレイン
領域と重なっておらず、また、その一部は、隣接する上
部ゲート電極406、406と重なっている。その上に
は、上部ゲート電極406、406を覆うように層間絶
縁膜408が形成され、絶縁膜405および層間絶縁膜
408に形成されたコンタクトホールを介して、ソース
電極およびドレイン電極409、409がソース領域お
よびドレイン領域に接続されている。
【0029】このTFTの作製方法を図3および図4に
従って説明する。
従って説明する。
【0030】まず、図3(a)に示すように、ガラス基
板401上にTa膜を成膜し、これをパターニングして
下部ゲート電極402を形成する。
板401上にTa膜を成膜し、これをパターニングして
下部ゲート電極402を形成する。
【0031】次に、図3(b)に示すように、厚み30
0nmのSiO2膜をAPCVD(常圧化学気相成長)
法により成膜し、下部ゲート電極402に対応したゲー
ト絶縁膜403を形成する。
0nmのSiO2膜をAPCVD(常圧化学気相成長)
法により成膜し、下部ゲート電極402に対応したゲー
ト絶縁膜403を形成する。
【0032】続いて、図3(c)に示すように、厚み5
0nmのp−Si膜をLPCVD(減圧化学気相成長)
法により成膜し、これをパターニングして半導体薄膜4
04を形成する。
0nmのp−Si膜をLPCVD(減圧化学気相成長)
法により成膜し、これをパターニングして半導体薄膜4
04を形成する。
【0033】その後、図3(d)に示すように、厚み1
00nmのSiO2膜をAPCVD法により成膜し、上
部ゲート電極に対応したゲート絶縁膜405を形成す
る。
00nmのSiO2膜をAPCVD法により成膜し、上
部ゲート電極に対応したゲート絶縁膜405を形成す
る。
【0034】次に、図4(e)に示すように、その上に
Ta膜を成膜し、これをパターニングして上部ゲート電
極406、406を形成する。
Ta膜を成膜し、これをパターニングして上部ゲート電
極406、406を形成する。
【0035】続いて、図4(f)に示すように、中央の
下部ゲート電極402に対応したチャンネル領域をレジ
スト407により保護して、イオン注入法によりリンイ
オンを1×1015cm-2、90kVで注入する。レジス
トを除去した後、活性化アニールを600℃で20時間
行う。
下部ゲート電極402に対応したチャンネル領域をレジ
スト407により保護して、イオン注入法によりリンイ
オンを1×1015cm-2、90kVで注入する。レジス
トを除去した後、活性化アニールを600℃で20時間
行う。
【0036】さらに、図4(g)に示すように、厚み4
00nmのSiO2膜をAPCVD法により成膜して層
間絶縁膜408を形成後、コンタクトホールを形成し、
Al電極を形成してソース電極およびドレイン電極40
9、409とする。
00nmのSiO2膜をAPCVD法により成膜して層
間絶縁膜408を形成後、コンタクトホールを形成し、
Al電極を形成してソース電極およびドレイン電極40
9、409とする。
【0037】この実施例では、上部ゲート電極長L1、
L2を各々4μm、上部ゲート電極間を3μm、下部ゲ
ート電極長L3を7μm、重なり領域を各々2μmと
し、チャンネル幅は3μmとした。
L2を各々4μm、上部ゲート電極間を3μm、下部ゲ
ート電極長L3を7μm、重なり領域を各々2μmと
し、チャンネル幅は3μmとした。
【0038】図5(a)および(b)に、本実施例1の
TFTについて、下部ゲート電極402を上部ゲート電
極406に接続した場合のドレイン電流−ゲート電圧
(ID−VG)曲線を示す。左側の図5(a)のグラフは
暗時を示し、右側の図5(b)のグラフは基板裏面から
の2000lxの光照射時を示す。また、通常のデュア
ルゲート構造のTFTを比較例として同図に点線で示し
た。比較例のTFTは、下部ゲート電極402の作製工
程がないこと、およびイオン注入工程で中央の下部ゲー
ト電極402に対応したチャンネル領域をレジスト40
7で保護しなかったこと以外は実施例1のTFTと同様
にして作製した。
TFTについて、下部ゲート電極402を上部ゲート電
極406に接続した場合のドレイン電流−ゲート電圧
(ID−VG)曲線を示す。左側の図5(a)のグラフは
暗時を示し、右側の図5(b)のグラフは基板裏面から
の2000lxの光照射時を示す。また、通常のデュア
ルゲート構造のTFTを比較例として同図に点線で示し
た。比較例のTFTは、下部ゲート電極402の作製工
程がないこと、およびイオン注入工程で中央の下部ゲー
ト電極402に対応したチャンネル領域をレジスト40
7で保護しなかったこと以外は実施例1のTFTと同様
にして作製した。
【0039】この図5(a)および(b)によれば、暗
時のオフ電流については、本実施例1のTFTと比較例
のTFTとで、あまり差が見られない。しかし、基板裏
面から光を2000lx照射した時には、本実施例1の
TFTではオフ電流の増加が殆ど見られないが、比較例
のTFTでは1桁程度のオフ電流の増加が見られる。こ
のように、本実施例1の構造は、光入射時のオフ電流の
低減に非常に有効である。
時のオフ電流については、本実施例1のTFTと比較例
のTFTとで、あまり差が見られない。しかし、基板裏
面から光を2000lx照射した時には、本実施例1の
TFTではオフ電流の増加が殆ど見られないが、比較例
のTFTでは1桁程度のオフ電流の増加が見られる。こ
のように、本実施例1の構造は、光入射時のオフ電流の
低減に非常に有効である。
【0040】また、図5(c)に、本実施例1のTFT
について、下部ゲート電極402を上部ゲート電極40
6に接続しないで独立して変化させた場合の(ID−
VG)曲線を示す。この図5(c)によれば、下部ゲー
ト電極402の電圧VG2を正方向に高くしていくと、
中央の下部ゲート電極402に対応したTFTがオン状
態になるので、オン電流は増加する。しかし、この場
合、下部ゲート電極402に対応したTFTが単なる抵
抗体に近付くので、若干オフ電流が増加する。一方、下
部ゲート電極402の電圧VG2を負方向に高くしてい
くと、中央の下部ゲート電極402に対応したTFTが
オフ状態になるので、オン電流は減少するが、オフ電流
も減少する。
について、下部ゲート電極402を上部ゲート電極40
6に接続しないで独立して変化させた場合の(ID−
VG)曲線を示す。この図5(c)によれば、下部ゲー
ト電極402の電圧VG2を正方向に高くしていくと、
中央の下部ゲート電極402に対応したTFTがオン状
態になるので、オン電流は増加する。しかし、この場
合、下部ゲート電極402に対応したTFTが単なる抵
抗体に近付くので、若干オフ電流が増加する。一方、下
部ゲート電極402の電圧VG2を負方向に高くしてい
くと、中央の下部ゲート電極402に対応したTFTが
オフ状態になるので、オン電流は減少するが、オフ電流
も減少する。
【0041】図5(d)に、本実施例1のTFTについ
て、オンオフ比のVG2依存性を示す。尚、オンオフ比
は、VG=10V時とVG=−10V時とのドレイン電流
の比で定義した。この図5(d)によれば、本実施例1
のTFTでは、VG2が約−2V程度で最もオンオフ比
が高くなっている。従って、下部ゲート電極402にV
G2=−2Vの電圧を印加することにより、最も良好な
特性が得られると考えられる。尚、この値は、p−Si
やゲート絶縁膜の作製方法やサイズ等により変化するこ
とは言うまでもない。
て、オンオフ比のVG2依存性を示す。尚、オンオフ比
は、VG=10V時とVG=−10V時とのドレイン電流
の比で定義した。この図5(d)によれば、本実施例1
のTFTでは、VG2が約−2V程度で最もオンオフ比
が高くなっている。従って、下部ゲート電極402にV
G2=−2Vの電圧を印加することにより、最も良好な
特性が得られると考えられる。尚、この値は、p−Si
やゲート絶縁膜の作製方法やサイズ等により変化するこ
とは言うまでもない。
【0042】また、本実施例1のTFTを液晶表示装置
のスイッチング素子として形成した場合、画素電極とゲ
ート電極との容量結合による画素電圧の変動が抑制さ
れ、画像への悪影響は見られなかった。
のスイッチング素子として形成した場合、画素電極とゲ
ート電極との容量結合による画素電圧の変動が抑制さ
れ、画像への悪影響は見られなかった。
【0043】(実施例2)図8に本実施例2のTFTの
断面図を示す。
断面図を示す。
【0044】このTFTは、ガラス基板601上に、p
−Siからなる半導体薄膜604が形成され、その上下
に、絶縁膜603、605を介して上部ゲート電極60
6、606および下部ゲート電極602が形成されてい
る。半導体薄膜604の下部ゲート電極602上の部分
610には、ソース領域およびドレイン領域と同じ導電
型の不純物が低濃度に導入されている。下部ゲート電極
602はソース領域およびドレイン領域と重なっておら
ず、また、その一部は、隣接する上部ゲート電極60
6、606と重なっている。その上には、上部ゲート電
極606、606を覆うように層間絶縁膜608が形成
され、絶縁膜605および層間絶縁膜608に形成され
たコンタクトホールを介して、ソース電極およびドレイ
ン電極409、409がソース領域およびドレイン領域
に接続されている。
−Siからなる半導体薄膜604が形成され、その上下
に、絶縁膜603、605を介して上部ゲート電極60
6、606および下部ゲート電極602が形成されてい
る。半導体薄膜604の下部ゲート電極602上の部分
610には、ソース領域およびドレイン領域と同じ導電
型の不純物が低濃度に導入されている。下部ゲート電極
602はソース領域およびドレイン領域と重なっておら
ず、また、その一部は、隣接する上部ゲート電極60
6、606と重なっている。その上には、上部ゲート電
極606、606を覆うように層間絶縁膜608が形成
され、絶縁膜605および層間絶縁膜608に形成され
たコンタクトホールを介して、ソース電極およびドレイ
ン電極409、409がソース領域およびドレイン領域
に接続されている。
【0045】このTFTの作製方法を図6、図7および
図8に従って説明する。
図8に従って説明する。
【0046】まず、図6(a)に示すように、ガラス基
板601上にTa膜を成膜し、これをパターニングして
下部ゲート電極602を形成する。
板601上にTa膜を成膜し、これをパターニングして
下部ゲート電極602を形成する。
【0047】次に、図6(b)に示すように、厚み30
0nmのSiO2膜をAPCVD法により成膜し、下部
ゲート電極602に対応したゲート絶縁膜603を形成
する。 続いて、図6(c)に示すように、厚み50n
mのp−Si膜をLPCVD法により成膜し、これをパ
ターニングして半導体薄膜604を形成する。
0nmのSiO2膜をAPCVD法により成膜し、下部
ゲート電極602に対応したゲート絶縁膜603を形成
する。 続いて、図6(c)に示すように、厚み50n
mのp−Si膜をLPCVD法により成膜し、これをパ
ターニングして半導体薄膜604を形成する。
【0048】その後、図6(d)に示すように、厚み1
00nmのSiO2膜をAPCVD法により成膜し、上
部ゲート電極に対応したゲート絶縁膜605を形成す
る。
00nmのSiO2膜をAPCVD法により成膜し、上
部ゲート電極に対応したゲート絶縁膜605を形成す
る。
【0049】次に、図7(e)に示すように、その上に
Ta膜を成膜し、これをパターニングして上部ゲート電
極606、606を形成する。
Ta膜を成膜し、これをパターニングして上部ゲート電
極606、606を形成する。
【0050】続いて、図7(f)に示すように、イオン
注入法によりリンイオンを1×1012cm-2、90kV
で注入する。
注入法によりリンイオンを1×1012cm-2、90kV
で注入する。
【0051】その後、図7(g)に示すように、中央の
下部ゲート電極602に対応したチャンネル領域をレジ
スト607により保護して、イオン注入法によりリンイ
オンを1×1015cm-2、90kVで注入する。レジス
トを除去した後、活性化アニールを600℃で20H行
う。
下部ゲート電極602に対応したチャンネル領域をレジ
スト607により保護して、イオン注入法によりリンイ
オンを1×1015cm-2、90kVで注入する。レジス
トを除去した後、活性化アニールを600℃で20H行
う。
【0052】さらに、図8に示すように、厚み400n
mのSiO2膜をAPCVD法により成膜して層間絶縁
膜608を形成後、コンタクトホールを形成し、Al電
極を形成してソース電極およびドレイン電極609、6
09とする。
mのSiO2膜をAPCVD法により成膜して層間絶縁
膜608を形成後、コンタクトホールを形成し、Al電
極を形成してソース電極およびドレイン電極609、6
09とする。
【0053】この実施例では、上部ゲート電極長L1、
L2を各々4μm、上部ゲート電極間を3μm、下部ゲ
ート電極長L3を7μm、重なり領域を各々2μmと
し、チャンネル幅は3μmとした。
L2を各々4μm、上部ゲート電極間を3μm、下部ゲ
ート電極長L3を7μm、重なり領域を各々2μmと
し、チャンネル幅は3μmとした。
【0054】図9(a)および(b)に、本実施例2の
TFTについて、下部ゲート電極602を上部ゲート電
極606に接続した場合のドレイン電流−ゲート電圧
(ID−VG)曲線を示す。左側の図9(a)のグラフは
暗時を示し、右側の図9(b)のグラフは基板裏面から
の2000lxの光照射時を示す。また、実施例1のT
FTを点線で同図に示した。
TFTについて、下部ゲート電極602を上部ゲート電
極606に接続した場合のドレイン電流−ゲート電圧
(ID−VG)曲線を示す。左側の図9(a)のグラフは
暗時を示し、右側の図9(b)のグラフは基板裏面から
の2000lxの光照射時を示す。また、実施例1のT
FTを点線で同図に示した。
【0055】この図9(a)および(b)によれば、本
実施例2のTFTは、実施例1のTFTに比べてオン電
流が増加している。これは、低濃度の不純物導入によ
り、下部ゲート電極602に対応したTFTの閾値電圧
が負方向にシフトしたためである。また、VGを十分負
側にすることにより、下部ゲート電極602に対応した
TFTのチャンネル領域が空乏層化するので、実施例1
のTFTに比べてオフ電流も低減している。さらに、光
照射によるオフ電流の増加も見られない。このように、
本実施例2の構造は、オフ電流の低減に非常に有効であ
る。
実施例2のTFTは、実施例1のTFTに比べてオン電
流が増加している。これは、低濃度の不純物導入によ
り、下部ゲート電極602に対応したTFTの閾値電圧
が負方向にシフトしたためである。また、VGを十分負
側にすることにより、下部ゲート電極602に対応した
TFTのチャンネル領域が空乏層化するので、実施例1
のTFTに比べてオフ電流も低減している。さらに、光
照射によるオフ電流の増加も見られない。このように、
本実施例2の構造は、オフ電流の低減に非常に有効であ
る。
【0056】また、図9(c)に、本実施例2のTFT
について、下部ゲート電極602を上部ゲート電極60
6に接続しないで独立して変化させた場合の(ID−
VG)曲線を示す。本実施例2のTFTについても、実
施例1のTFTと同様に、下部ゲート電極602の電圧
VG2を負方向に高くしていくにつれてオン電流は減少
するが、オフ電流も減少するという傾向が見られた。
について、下部ゲート電極602を上部ゲート電極60
6に接続しないで独立して変化させた場合の(ID−
VG)曲線を示す。本実施例2のTFTについても、実
施例1のTFTと同様に、下部ゲート電極602の電圧
VG2を負方向に高くしていくにつれてオン電流は減少
するが、オフ電流も減少するという傾向が見られた。
【0057】図9(d)に、本実施例2のTFTについ
て、オンオフ比のVG2依存性を示す。尚、オンオフ比
は、実施例1と同様に定義した。この図9(d)によれ
ば、本実施例2のTFTでは、VG2が約−7V程度で
最もオンオフ比が高くなっている。従って、下部ゲート
電極602にVG2=−7Vの電圧を印加することによ
り、最も良好な特性が得られると考えられる。尚、この
値についても、p−Siやゲート絶縁膜の作製方法やサ
イズ等により変化することは言うまでもない。
て、オンオフ比のVG2依存性を示す。尚、オンオフ比
は、実施例1と同様に定義した。この図9(d)によれ
ば、本実施例2のTFTでは、VG2が約−7V程度で
最もオンオフ比が高くなっている。従って、下部ゲート
電極602にVG2=−7Vの電圧を印加することによ
り、最も良好な特性が得られると考えられる。尚、この
値についても、p−Siやゲート絶縁膜の作製方法やサ
イズ等により変化することは言うまでもない。
【0058】また、本実施例2のTFTも実施例1のT
FTと同様に、液晶表示装置のスイッチング素子として
形成した場合、画素電極とゲート電極との容量結合によ
る画素電圧の変動が抑制され、画像への悪影響は見られ
なかった。
FTと同様に、液晶表示装置のスイッチング素子として
形成した場合、画素電極とゲート電極との容量結合によ
る画素電圧の変動が抑制され、画像への悪影響は見られ
なかった。
【0059】上記実施例1および2では、ゲート絶縁膜
にAPCVD法によるSiO2膜を、半導体層にLPC
VD法によるp−Si膜、ゲート電極にTaを用いた
が、その他の作製法や材料を用いてもよい。例えば、ゲ
ート絶縁膜の形成は、スパッタリング法やLPCVD
法、PCVD法等により行うことができ、SiN膜やT
a2O5膜、Al2O3膜等を用いてもよい。上下の絶縁膜
の膜厚やそれらの膜厚比も、p−Si膜や絶縁膜の膜質
に応じて最適化することができる。p−Si膜の形成
は、LPCVD法やPCVD法によりa−Si膜を成膜
した後、固相成長やレーザーアニール、ランプアニール
等によりp−Si膜としてもよい。ゲート電極の材料と
しては、作製に耐える導電性材料であればいずれも用い
ることができる。 また、本発明より得られるTFT
は、AMLCDの画素用トランジスタや、他にイメージ
センサのスイッチングトランジスタなど、様々な用途に
適用することができる。
にAPCVD法によるSiO2膜を、半導体層にLPC
VD法によるp−Si膜、ゲート電極にTaを用いた
が、その他の作製法や材料を用いてもよい。例えば、ゲ
ート絶縁膜の形成は、スパッタリング法やLPCVD
法、PCVD法等により行うことができ、SiN膜やT
a2O5膜、Al2O3膜等を用いてもよい。上下の絶縁膜
の膜厚やそれらの膜厚比も、p−Si膜や絶縁膜の膜質
に応じて最適化することができる。p−Si膜の形成
は、LPCVD法やPCVD法によりa−Si膜を成膜
した後、固相成長やレーザーアニール、ランプアニール
等によりp−Si膜としてもよい。ゲート電極の材料と
しては、作製に耐える導電性材料であればいずれも用い
ることができる。 また、本発明より得られるTFT
は、AMLCDの画素用トランジスタや、他にイメージ
センサのスイッチングトランジスタなど、様々な用途に
適用することができる。
【0060】
【発明の効果】以上の説明から明らかなように、本発明
によればTFTのオフ電流を低減でき、光入射によるオ
フ電流の増加も防ぐことができる。また、このTFTを
画素用スイッチング素子として用いると、画素電極とゲ
ート電極との容量結合による画素電圧の変動が抑制さ
れ、画像への悪影響も生じない。
によればTFTのオフ電流を低減でき、光入射によるオ
フ電流の増加も防ぐことができる。また、このTFTを
画素用スイッチング素子として用いると、画素電極とゲ
ート電極との容量結合による画素電圧の変動が抑制さ
れ、画像への悪影響も生じない。
【0061】半導体薄膜の下部電極上の部分にLDD領
域を形成すると、さらにオフ電流の低減を図ることがで
きる。このLDD領域は、上部ゲート電極をマスクとし
て位置制御性良く形成することができる。
域を形成すると、さらにオフ電流の低減を図ることがで
きる。このLDD領域は、上部ゲート電極をマスクとし
て位置制御性良く形成することができる。
【0062】上部ゲート電極および下部ゲート電極は、
同一の信号線に接続してもよく、下部ゲート電極に一定
の電圧を印加してもよい。下部ゲート電極に一定の電圧
を印加する場合には、全体として最もオンオフ比が高く
なるように電圧を印加することにより、特性を良好する
ことができる。このように下部ゲート電極に一定の電圧
を印加する場合には、下部ゲート電極と上部ゲート電極
とを接続する必要が無く、さらにプロセスが簡略化でき
る。
同一の信号線に接続してもよく、下部ゲート電極に一定
の電圧を印加してもよい。下部ゲート電極に一定の電圧
を印加する場合には、全体として最もオンオフ比が高く
なるように電圧を印加することにより、特性を良好する
ことができる。このように下部ゲート電極に一定の電圧
を印加する場合には、下部ゲート電極と上部ゲート電極
とを接続する必要が無く、さらにプロセスが簡略化でき
る。
【図1】(a)および(b)は、本発明のTFTの一実
施形態を示す断面図である。
施形態を示す断面図である。
【図2】(c)および(d)は、本発明のTFTの一実
施形態を示す断面図である。
施形態を示す断面図である。
【図3】(a)〜(d)は、実施例1のTFTの製造工
程を示す断面図である。
程を示す断面図である。
【図4】(e)〜(g)は、実施例1のTFTの製造工
程を示す断面図である。
程を示す断面図である。
【図5】(a)〜(d)は、実施例1のTFTの特性を
示すグラフである。
示すグラフである。
【図6】(a)〜(d)は、実施例2のTFTの製造工
程を示す断面図である。
程を示す断面図である。
【図7】(e)〜(g)は、実施例2のTFTの製造工
程を示す断面図である。
程を示す断面図である。
【図8】実施例2のTFTの製造工程を示す断面図であ
る。
る。
【図9】(a)〜(d)は、実施例2のTFTの特性を
示すグラフである。
示すグラフである。
【図10】従来のオフ電流を低減したTFTを示す断面
図である。
図である。
【図11】従来のオフ電流を低減した他のTFTを示す
断面図である。
断面図である。
【図12】従来のオフ電流を低減した更に他のTFTを
示す断面図である。
示す断面図である。
【図13】従来の遮光膜を形成したTFTを示す断面図
である。
である。
【図14】図13のTFTの等価回路である。
101、401、601 ガラス基板 102、402、602 下部ゲート電極 103、403、603 下部ゲート電極に対応した絶
縁膜 104 チャンネル領域 105、405、605 上部ゲート電極に対応した絶
縁膜 106、107、406、606 上部ゲート電極 108、408、608 層間絶縁膜 109、110、409、609 ソース電極およびド
レイン電極 111、112 ソース領域およびドレイン領域 113、114 空乏層領域 404、604 半導体層 407、607 レジスト
縁膜 104 チャンネル領域 105、405、605 上部ゲート電極に対応した絶
縁膜 106、107、406、606 上部ゲート電極 108、408、608 層間絶縁膜 109、110、409、609 ソース電極およびド
レイン電極 111、112 ソース領域およびドレイン領域 113、114 空乏層領域 404、604 半導体層 407、607 レジスト
Claims (4)
- 【請求項1】 チャンネル領域の両側にソース領域とド
レイン領域とを有する半導体薄膜の該チャンネル領域を
挟んで一方側に、絶縁膜を介して2以上の上部ゲート電
極が形成され、他方側に絶縁膜を介して1以上の下部ゲ
ート電極が、各下部ゲート電極の両端部を相互に隣接す
る上部ゲート電極の各々に対して重畳させて形成されて
いる薄膜トランジスタ。 - 【請求項2】 前記半導体薄膜の前記上部ゲート電極と
は重畳しない部分に、前記ソース領域およびドレイン領
域に導入されている不純物と同じ導電型の不純物が該ソ
ース領域およびドレイン領域よりも低濃度に導入されて
いる請求項1に記載の薄膜トランジスタ。 - 【請求項3】 前記上部ゲート電極および下部ゲート電
極が同一の信号線に接続されている請求項1または2に
記載の薄膜トランジスタ。 - 【請求項4】 前記下部ゲート電極に一定の電圧が印加
されている請求項1または2に記載の薄膜トランジス
タ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24347995A JPH0990405A (ja) | 1995-09-21 | 1995-09-21 | 薄膜トランジスタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24347995A JPH0990405A (ja) | 1995-09-21 | 1995-09-21 | 薄膜トランジスタ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0990405A true JPH0990405A (ja) | 1997-04-04 |
Family
ID=17104507
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24347995A Withdrawn JPH0990405A (ja) | 1995-09-21 | 1995-09-21 | 薄膜トランジスタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0990405A (ja) |
Cited By (103)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002067328A3 (en) * | 2001-02-16 | 2002-11-07 | Ignis Innovation Inc | Organic light emitting diode display having shield electrodes |
WO2002067327A3 (en) * | 2001-02-16 | 2004-05-21 | Ignis Innovation Inc | Pixel current driver for organic light emitting diode displays |
US7535022B2 (en) | 2001-05-24 | 2009-05-19 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transistor with plural channels and corresponding overlapping electrode |
US7569849B2 (en) | 2001-02-16 | 2009-08-04 | Ignis Innovation Inc. | Pixel driver circuit and pixel circuit having the pixel driver circuit |
JP2011018062A (ja) * | 2010-08-23 | 2011-01-27 | Semiconductor Energy Lab Co Ltd | 液晶表示装置 |
US8044893B2 (en) | 2005-01-28 | 2011-10-25 | Ignis Innovation Inc. | Voltage programmed pixel circuit, display system and driving method thereof |
KR101107697B1 (ko) * | 2005-04-19 | 2012-01-25 | 엘지디스플레이 주식회사 | 박막 트랜지스터 및 이를 구비한 액정표시장치 |
US8334863B2 (en) | 2007-12-24 | 2012-12-18 | Ignis Innovation Inc. | Display system with a solar cell and device having the same |
US8378938B2 (en) | 2004-12-07 | 2013-02-19 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel having a controllable supply voltage |
US8502751B2 (en) | 2003-09-23 | 2013-08-06 | Ignis Innovation Inc. | Pixel driver circuit with load-balance in current mirror circuit |
US8860636B2 (en) | 2005-06-08 | 2014-10-14 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
US8901579B2 (en) | 2011-08-03 | 2014-12-02 | Ignis Innovation Inc. | Organic light emitting diode and method of manufacturing |
US8907991B2 (en) | 2010-12-02 | 2014-12-09 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
USRE45291E1 (en) | 2004-06-29 | 2014-12-16 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven AMOLED displays |
US8922544B2 (en) | 2012-05-23 | 2014-12-30 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US8933455B2 (en) | 1999-08-31 | 2015-01-13 | Semiconductor Energy Laboratory Co., Ltd. | Display device comprising pixel |
US8994617B2 (en) | 2010-03-17 | 2015-03-31 | Ignis Innovation Inc. | Lifetime uniformity parameter extraction methods |
US8994625B2 (en) | 2004-12-15 | 2015-03-31 | Ignis Innovation Inc. | Method and system for programming, calibrating and driving a light emitting device display |
US9030506B2 (en) | 2009-11-12 | 2015-05-12 | Ignis Innovation Inc. | Stable fast programming scheme for displays |
US9059117B2 (en) | 2009-12-01 | 2015-06-16 | Ignis Innovation Inc. | High resolution pixel architecture |
US9058775B2 (en) | 2006-01-09 | 2015-06-16 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9070775B2 (en) | 2011-08-03 | 2015-06-30 | Ignis Innovations Inc. | Thin film transistor |
US9093029B2 (en) | 2011-05-20 | 2015-07-28 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9093028B2 (en) | 2009-12-06 | 2015-07-28 | Ignis Innovation Inc. | System and methods for power conservation for AMOLED pixel drivers |
US9111485B2 (en) | 2009-06-16 | 2015-08-18 | Ignis Innovation Inc. | Compensation technique for color shift in displays |
US9125278B2 (en) | 2006-08-15 | 2015-09-01 | Ignis Innovation Inc. | OLED luminance degradation compensation |
US9134825B2 (en) | 2011-05-17 | 2015-09-15 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US9171504B2 (en) | 2013-01-14 | 2015-10-27 | Ignis Innovation Inc. | Driving scheme for emissive displays providing compensation for driving transistor variations |
US9171500B2 (en) | 2011-05-20 | 2015-10-27 | Ignis Innovation Inc. | System and methods for extraction of parasitic parameters in AMOLED displays |
US9269322B2 (en) | 2006-01-09 | 2016-02-23 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9275579B2 (en) | 2004-12-15 | 2016-03-01 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9280933B2 (en) | 2004-12-15 | 2016-03-08 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9305488B2 (en) | 2013-03-14 | 2016-04-05 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9311859B2 (en) | 2009-11-30 | 2016-04-12 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US9324268B2 (en) | 2013-03-15 | 2016-04-26 | Ignis Innovation Inc. | Amoled displays with multiple readout circuits |
US9336717B2 (en) | 2012-12-11 | 2016-05-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9343006B2 (en) | 2012-02-03 | 2016-05-17 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US9351368B2 (en) | 2013-03-08 | 2016-05-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9370075B2 (en) | 2008-12-09 | 2016-06-14 | Ignis Innovation Inc. | System and method for fast compensation programming of pixels in a display |
US9373724B2 (en) | 2010-01-15 | 2016-06-21 | Canon Kabushiki Kaisha | Method of driving transistor and device including transistor driven by the method |
US9384698B2 (en) | 2009-11-30 | 2016-07-05 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US9385169B2 (en) | 2011-11-29 | 2016-07-05 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US9430958B2 (en) | 2010-02-04 | 2016-08-30 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9437137B2 (en) | 2013-08-12 | 2016-09-06 | Ignis Innovation Inc. | Compensation accuracy |
US9466240B2 (en) | 2011-05-26 | 2016-10-11 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
US9489891B2 (en) | 2006-01-09 | 2016-11-08 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9502653B2 (en) | 2013-12-25 | 2016-11-22 | Ignis Innovation Inc. | Electrode contacts |
US9530349B2 (en) | 2011-05-20 | 2016-12-27 | Ignis Innovations Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
WO2017043572A1 (ja) * | 2015-09-11 | 2017-03-16 | 三菱電機株式会社 | 薄膜トランジスタ基板およびその製造方法 |
US9606607B2 (en) | 2011-05-17 | 2017-03-28 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US9633597B2 (en) | 2006-04-19 | 2017-04-25 | Ignis Innovation Inc. | Stable driving scheme for active matrix displays |
US9697771B2 (en) | 2013-03-08 | 2017-07-04 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9721505B2 (en) | 2013-03-08 | 2017-08-01 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9741282B2 (en) | 2013-12-06 | 2017-08-22 | Ignis Innovation Inc. | OLED display system and method |
US9747834B2 (en) | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US9761170B2 (en) | 2013-12-06 | 2017-09-12 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
JP2017163139A (ja) * | 2016-03-08 | 2017-09-14 | 株式会社半導体エネルギー研究所 | 撮像装置、モジュール、および電子機器 |
US9773439B2 (en) | 2011-05-27 | 2017-09-26 | Ignis Innovation Inc. | Systems and methods for aging compensation in AMOLED displays |
USRE46561E1 (en) | 2008-07-29 | 2017-09-26 | Ignis Innovation Inc. | Method and system for driving light emitting display |
US9786223B2 (en) | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9786209B2 (en) | 2009-11-30 | 2017-10-10 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US9799246B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9830857B2 (en) | 2013-01-14 | 2017-11-28 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
US9842889B2 (en) | 2014-11-28 | 2017-12-12 | Ignis Innovation Inc. | High pixel density array architecture |
US9867257B2 (en) | 2008-04-18 | 2018-01-09 | Ignis Innovation Inc. | System and driving method for light emitting device display |
US9881532B2 (en) | 2010-02-04 | 2018-01-30 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
US9881587B2 (en) | 2011-05-28 | 2018-01-30 | Ignis Innovation Inc. | Systems and methods for operating pixels in a display to mitigate image flicker |
US9886899B2 (en) | 2011-05-17 | 2018-02-06 | Ignis Innovation Inc. | Pixel Circuits for AMOLED displays |
US9947293B2 (en) | 2015-05-27 | 2018-04-17 | Ignis Innovation Inc. | Systems and methods of reduced memory bandwidth compensation |
US9952698B2 (en) | 2013-03-15 | 2018-04-24 | Ignis Innovation Inc. | Dynamic adjustment of touch resolutions on an AMOLED display |
US10012678B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US10013907B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US10019941B2 (en) | 2005-09-13 | 2018-07-10 | Ignis Innovation Inc. | Compensation technique for luminance degradation in electro-luminance devices |
US10078984B2 (en) | 2005-02-10 | 2018-09-18 | Ignis Innovation Inc. | Driving circuit for current programmed organic light-emitting diode displays |
US10089921B2 (en) | 2010-02-04 | 2018-10-02 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10089924B2 (en) | 2011-11-29 | 2018-10-02 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US10102808B2 (en) | 2015-10-14 | 2018-10-16 | Ignis Innovation Inc. | Systems and methods of multiple color driving |
US10134325B2 (en) | 2014-12-08 | 2018-11-20 | Ignis Innovation Inc. | Integrated display system |
US10152915B2 (en) | 2015-04-01 | 2018-12-11 | Ignis Innovation Inc. | Systems and methods of display brightness adjustment |
US10163401B2 (en) | 2010-02-04 | 2018-12-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10163996B2 (en) | 2003-02-24 | 2018-12-25 | Ignis Innovation Inc. | Pixel having an organic light emitting diode and method of fabricating the pixel |
US10176752B2 (en) | 2014-03-24 | 2019-01-08 | Ignis Innovation Inc. | Integrated gate driver |
US10176736B2 (en) | 2010-02-04 | 2019-01-08 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10181282B2 (en) | 2015-01-23 | 2019-01-15 | Ignis Innovation Inc. | Compensation for color variations in emissive devices |
US10192479B2 (en) | 2014-04-08 | 2019-01-29 | Ignis Innovation Inc. | Display system using system level resources to calculate compensation parameters for a display module in a portable device |
US10204540B2 (en) | 2015-10-26 | 2019-02-12 | Ignis Innovation Inc. | High density pixel pattern |
US10235933B2 (en) | 2005-04-12 | 2019-03-19 | Ignis Innovation Inc. | System and method for compensation of non-uniformities in light emitting device displays |
US10242619B2 (en) | 2013-03-08 | 2019-03-26 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US10311780B2 (en) | 2015-05-04 | 2019-06-04 | Ignis Innovation Inc. | Systems and methods of optical feedback |
US10319307B2 (en) | 2009-06-16 | 2019-06-11 | Ignis Innovation Inc. | Display system with compensation techniques and/or shared level resources |
US10339860B2 (en) | 2015-08-07 | 2019-07-02 | Ignis Innovation, Inc. | Systems and methods of pixel calibration based on improved reference values |
US10373554B2 (en) | 2015-07-24 | 2019-08-06 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CN110212035A (zh) * | 2018-08-10 | 2019-09-06 | 友达光电股份有限公司 | 晶体管结构及其操作方法 |
US10410579B2 (en) | 2015-07-24 | 2019-09-10 | Ignis Innovation Inc. | Systems and methods of hybrid calibration of bias current |
US10573231B2 (en) | 2010-02-04 | 2020-02-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10586491B2 (en) | 2016-12-06 | 2020-03-10 | Ignis Innovation Inc. | Pixel circuits for mitigation of hysteresis |
US10657895B2 (en) | 2015-07-24 | 2020-05-19 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
US10714018B2 (en) | 2017-05-17 | 2020-07-14 | Ignis Innovation Inc. | System and method for loading image correction data for displays |
US10867536B2 (en) | 2013-04-22 | 2020-12-15 | Ignis Innovation Inc. | Inspection system for OLED display panels |
US10971078B2 (en) | 2018-02-12 | 2021-04-06 | Ignis Innovation Inc. | Pixel measurement through data line |
US10996258B2 (en) | 2009-11-30 | 2021-05-04 | Ignis Innovation Inc. | Defect detection and correction of pixel circuits for AMOLED displays |
US10997901B2 (en) | 2014-02-28 | 2021-05-04 | Ignis Innovation Inc. | Display system |
US11025899B2 (en) | 2017-08-11 | 2021-06-01 | Ignis Innovation Inc. | Optical correction systems and methods for correcting non-uniformity of emissive display devices |
-
1995
- 1995-09-21 JP JP24347995A patent/JPH0990405A/ja not_active Withdrawn
Cited By (215)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8933455B2 (en) | 1999-08-31 | 2015-01-13 | Semiconductor Energy Laboratory Co., Ltd. | Display device comprising pixel |
US9250490B2 (en) | 1999-08-31 | 2016-02-02 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device including light shielding film |
US9466622B2 (en) | 1999-08-31 | 2016-10-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device comprising a thin film transistor and a storage capacitor |
WO2002067327A3 (en) * | 2001-02-16 | 2004-05-21 | Ignis Innovation Inc | Pixel current driver for organic light emitting diode displays |
US7414600B2 (en) | 2001-02-16 | 2008-08-19 | Ignis Innovation Inc. | Pixel current driver for organic light emitting diode displays |
US7569849B2 (en) | 2001-02-16 | 2009-08-04 | Ignis Innovation Inc. | Pixel driver circuit and pixel circuit having the pixel driver circuit |
WO2002067328A3 (en) * | 2001-02-16 | 2002-11-07 | Ignis Innovation Inc | Organic light emitting diode display having shield electrodes |
US8890220B2 (en) | 2001-02-16 | 2014-11-18 | Ignis Innovation, Inc. | Pixel driver circuit and pixel circuit having control circuit coupled to supply voltage |
US7535022B2 (en) | 2001-05-24 | 2009-05-19 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transistor with plural channels and corresponding overlapping electrode |
US10163996B2 (en) | 2003-02-24 | 2018-12-25 | Ignis Innovation Inc. | Pixel having an organic light emitting diode and method of fabricating the pixel |
US9472138B2 (en) | 2003-09-23 | 2016-10-18 | Ignis Innovation Inc. | Pixel driver circuit with load-balance in current mirror circuit |
US8941697B2 (en) | 2003-09-23 | 2015-01-27 | Ignis Innovation Inc. | Circuit and method for driving an array of light emitting pixels |
US8502751B2 (en) | 2003-09-23 | 2013-08-06 | Ignis Innovation Inc. | Pixel driver circuit with load-balance in current mirror circuit |
US9472139B2 (en) | 2003-09-23 | 2016-10-18 | Ignis Innovation Inc. | Circuit and method for driving an array of light emitting pixels |
US9852689B2 (en) | 2003-09-23 | 2017-12-26 | Ignis Innovation Inc. | Circuit and method for driving an array of light emitting pixels |
US10089929B2 (en) | 2003-09-23 | 2018-10-02 | Ignis Innovation Inc. | Pixel driver circuit with load-balance in current mirror circuit |
USRE47257E1 (en) | 2004-06-29 | 2019-02-26 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven AMOLED displays |
USRE45291E1 (en) | 2004-06-29 | 2014-12-16 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven AMOLED displays |
US9153172B2 (en) | 2004-12-07 | 2015-10-06 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel having a controllable supply voltage |
US8405587B2 (en) | 2004-12-07 | 2013-03-26 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel having a controllable supply voltage |
US8378938B2 (en) | 2004-12-07 | 2013-02-19 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel having a controllable supply voltage |
US9741292B2 (en) | 2004-12-07 | 2017-08-22 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel having a controllable supply voltage |
US10699624B2 (en) | 2004-12-15 | 2020-06-30 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US9970964B2 (en) | 2004-12-15 | 2018-05-15 | Ignis Innovation Inc. | Method and system for programming, calibrating and driving a light emitting device display |
US10012678B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US10013907B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US8994625B2 (en) | 2004-12-15 | 2015-03-31 | Ignis Innovation Inc. | Method and system for programming, calibrating and driving a light emitting device display |
US9280933B2 (en) | 2004-12-15 | 2016-03-08 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9275579B2 (en) | 2004-12-15 | 2016-03-01 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9373645B2 (en) | 2005-01-28 | 2016-06-21 | Ignis Innovation Inc. | Voltage programmed pixel circuit, display system and driving method thereof |
US8497825B2 (en) | 2005-01-28 | 2013-07-30 | Ignis Innovation Inc. | Voltage programmed pixel circuit, display system and driving method thereof |
US8044893B2 (en) | 2005-01-28 | 2011-10-25 | Ignis Innovation Inc. | Voltage programmed pixel circuit, display system and driving method thereof |
US9728135B2 (en) | 2005-01-28 | 2017-08-08 | Ignis Innovation Inc. | Voltage programmed pixel circuit, display system and driving method thereof |
US10078984B2 (en) | 2005-02-10 | 2018-09-18 | Ignis Innovation Inc. | Driving circuit for current programmed organic light-emitting diode displays |
US10235933B2 (en) | 2005-04-12 | 2019-03-19 | Ignis Innovation Inc. | System and method for compensation of non-uniformities in light emitting device displays |
KR101107697B1 (ko) * | 2005-04-19 | 2012-01-25 | 엘지디스플레이 주식회사 | 박막 트랜지스터 및 이를 구비한 액정표시장치 |
US8860636B2 (en) | 2005-06-08 | 2014-10-14 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
US9805653B2 (en) | 2005-06-08 | 2017-10-31 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
US10388221B2 (en) | 2005-06-08 | 2019-08-20 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
US9330598B2 (en) | 2005-06-08 | 2016-05-03 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
US10019941B2 (en) | 2005-09-13 | 2018-07-10 | Ignis Innovation Inc. | Compensation technique for luminance degradation in electro-luminance devices |
US9058775B2 (en) | 2006-01-09 | 2015-06-16 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US10262587B2 (en) | 2006-01-09 | 2019-04-16 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9269322B2 (en) | 2006-01-09 | 2016-02-23 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US10229647B2 (en) | 2006-01-09 | 2019-03-12 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9489891B2 (en) | 2006-01-09 | 2016-11-08 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9633597B2 (en) | 2006-04-19 | 2017-04-25 | Ignis Innovation Inc. | Stable driving scheme for active matrix displays |
US10453397B2 (en) | 2006-04-19 | 2019-10-22 | Ignis Innovation Inc. | Stable driving scheme for active matrix displays |
US9842544B2 (en) | 2006-04-19 | 2017-12-12 | Ignis Innovation Inc. | Stable driving scheme for active matrix displays |
US10127860B2 (en) | 2006-04-19 | 2018-11-13 | Ignis Innovation Inc. | Stable driving scheme for active matrix displays |
US9530352B2 (en) | 2006-08-15 | 2016-12-27 | Ignis Innovations Inc. | OLED luminance degradation compensation |
US9125278B2 (en) | 2006-08-15 | 2015-09-01 | Ignis Innovation Inc. | OLED luminance degradation compensation |
US10325554B2 (en) | 2006-08-15 | 2019-06-18 | Ignis Innovation Inc. | OLED luminance degradation compensation |
US8334863B2 (en) | 2007-12-24 | 2012-12-18 | Ignis Innovation Inc. | Display system with a solar cell and device having the same |
US10555398B2 (en) | 2008-04-18 | 2020-02-04 | Ignis Innovation Inc. | System and driving method for light emitting device display |
US9867257B2 (en) | 2008-04-18 | 2018-01-09 | Ignis Innovation Inc. | System and driving method for light emitting device display |
US9877371B2 (en) | 2008-04-18 | 2018-01-23 | Ignis Innovations Inc. | System and driving method for light emitting device display |
USRE46561E1 (en) | 2008-07-29 | 2017-09-26 | Ignis Innovation Inc. | Method and system for driving light emitting display |
USRE49389E1 (en) | 2008-07-29 | 2023-01-24 | Ignis Innovation Inc. | Method and system for driving light emitting display |
US9824632B2 (en) | 2008-12-09 | 2017-11-21 | Ignis Innovation Inc. | Systems and method for fast compensation programming of pixels in a display |
US11030949B2 (en) | 2008-12-09 | 2021-06-08 | Ignis Innovation Inc. | Systems and method for fast compensation programming of pixels in a display |
US9370075B2 (en) | 2008-12-09 | 2016-06-14 | Ignis Innovation Inc. | System and method for fast compensation programming of pixels in a display |
US9418587B2 (en) | 2009-06-16 | 2016-08-16 | Ignis Innovation Inc. | Compensation technique for color shift in displays |
US10553141B2 (en) | 2009-06-16 | 2020-02-04 | Ignis Innovation Inc. | Compensation technique for color shift in displays |
US9111485B2 (en) | 2009-06-16 | 2015-08-18 | Ignis Innovation Inc. | Compensation technique for color shift in displays |
US9117400B2 (en) | 2009-06-16 | 2015-08-25 | Ignis Innovation Inc. | Compensation technique for color shift in displays |
US10319307B2 (en) | 2009-06-16 | 2019-06-11 | Ignis Innovation Inc. | Display system with compensation techniques and/or shared level resources |
US10685627B2 (en) | 2009-11-12 | 2020-06-16 | Ignis Innovation Inc. | Stable fast programming scheme for displays |
US9818376B2 (en) | 2009-11-12 | 2017-11-14 | Ignis Innovation Inc. | Stable fast programming scheme for displays |
US9030506B2 (en) | 2009-11-12 | 2015-05-12 | Ignis Innovation Inc. | Stable fast programming scheme for displays |
US9384698B2 (en) | 2009-11-30 | 2016-07-05 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US10304390B2 (en) | 2009-11-30 | 2019-05-28 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US9311859B2 (en) | 2009-11-30 | 2016-04-12 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US9786209B2 (en) | 2009-11-30 | 2017-10-10 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US10679533B2 (en) | 2009-11-30 | 2020-06-09 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US10996258B2 (en) | 2009-11-30 | 2021-05-04 | Ignis Innovation Inc. | Defect detection and correction of pixel circuits for AMOLED displays |
US10699613B2 (en) | 2009-11-30 | 2020-06-30 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US9059117B2 (en) | 2009-12-01 | 2015-06-16 | Ignis Innovation Inc. | High resolution pixel architecture |
US9093028B2 (en) | 2009-12-06 | 2015-07-28 | Ignis Innovation Inc. | System and methods for power conservation for AMOLED pixel drivers |
US9262965B2 (en) | 2009-12-06 | 2016-02-16 | Ignis Innovation Inc. | System and methods for power conservation for AMOLED pixel drivers |
US9373724B2 (en) | 2010-01-15 | 2016-06-21 | Canon Kabushiki Kaisha | Method of driving transistor and device including transistor driven by the method |
US11200839B2 (en) | 2010-02-04 | 2021-12-14 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10971043B2 (en) | 2010-02-04 | 2021-04-06 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
US10176736B2 (en) | 2010-02-04 | 2019-01-08 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9881532B2 (en) | 2010-02-04 | 2018-01-30 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
US10573231B2 (en) | 2010-02-04 | 2020-02-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9773441B2 (en) | 2010-02-04 | 2017-09-26 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10032399B2 (en) | 2010-02-04 | 2018-07-24 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9430958B2 (en) | 2010-02-04 | 2016-08-30 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10163401B2 (en) | 2010-02-04 | 2018-12-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10089921B2 (en) | 2010-02-04 | 2018-10-02 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10395574B2 (en) | 2010-02-04 | 2019-08-27 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US8994617B2 (en) | 2010-03-17 | 2015-03-31 | Ignis Innovation Inc. | Lifetime uniformity parameter extraction methods |
JP2011018062A (ja) * | 2010-08-23 | 2011-01-27 | Semiconductor Energy Lab Co Ltd | 液晶表示装置 |
US9489897B2 (en) | 2010-12-02 | 2016-11-08 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US10460669B2 (en) | 2010-12-02 | 2019-10-29 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US9997110B2 (en) | 2010-12-02 | 2018-06-12 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US8907991B2 (en) | 2010-12-02 | 2014-12-09 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US10515585B2 (en) | 2011-05-17 | 2019-12-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10249237B2 (en) | 2011-05-17 | 2019-04-02 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US9606607B2 (en) | 2011-05-17 | 2017-03-28 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US9886899B2 (en) | 2011-05-17 | 2018-02-06 | Ignis Innovation Inc. | Pixel Circuits for AMOLED displays |
US9134825B2 (en) | 2011-05-17 | 2015-09-15 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US9355584B2 (en) | 2011-05-20 | 2016-05-31 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10325537B2 (en) | 2011-05-20 | 2019-06-18 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9530349B2 (en) | 2011-05-20 | 2016-12-27 | Ignis Innovations Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
US9093029B2 (en) | 2011-05-20 | 2015-07-28 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9589490B2 (en) | 2011-05-20 | 2017-03-07 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10580337B2 (en) | 2011-05-20 | 2020-03-03 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10127846B2 (en) | 2011-05-20 | 2018-11-13 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9799248B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10475379B2 (en) | 2011-05-20 | 2019-11-12 | Ignis Innovation Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
US10032400B2 (en) | 2011-05-20 | 2018-07-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9799246B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9171500B2 (en) | 2011-05-20 | 2015-10-27 | Ignis Innovation Inc. | System and methods for extraction of parasitic parameters in AMOLED displays |
US10706754B2 (en) | 2011-05-26 | 2020-07-07 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
US9978297B2 (en) | 2011-05-26 | 2018-05-22 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
US9640112B2 (en) | 2011-05-26 | 2017-05-02 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
US9466240B2 (en) | 2011-05-26 | 2016-10-11 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
US9773439B2 (en) | 2011-05-27 | 2017-09-26 | Ignis Innovation Inc. | Systems and methods for aging compensation in AMOLED displays |
US10417945B2 (en) | 2011-05-27 | 2019-09-17 | Ignis Innovation Inc. | Systems and methods for aging compensation in AMOLED displays |
US10290284B2 (en) | 2011-05-28 | 2019-05-14 | Ignis Innovation Inc. | Systems and methods for operating pixels in a display to mitigate image flicker |
US9881587B2 (en) | 2011-05-28 | 2018-01-30 | Ignis Innovation Inc. | Systems and methods for operating pixels in a display to mitigate image flicker |
US9224954B2 (en) | 2011-08-03 | 2015-12-29 | Ignis Innovation Inc. | Organic light emitting diode and method of manufacturing |
US8901579B2 (en) | 2011-08-03 | 2014-12-02 | Ignis Innovation Inc. | Organic light emitting diode and method of manufacturing |
US9070775B2 (en) | 2011-08-03 | 2015-06-30 | Ignis Innovations Inc. | Thin film transistor |
US10453904B2 (en) | 2011-11-29 | 2019-10-22 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US9385169B2 (en) | 2011-11-29 | 2016-07-05 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US10089924B2 (en) | 2011-11-29 | 2018-10-02 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US9818806B2 (en) | 2011-11-29 | 2017-11-14 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US10079269B2 (en) | 2011-11-29 | 2018-09-18 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US10380944B2 (en) | 2011-11-29 | 2019-08-13 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US10453394B2 (en) | 2012-02-03 | 2019-10-22 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US10043448B2 (en) | 2012-02-03 | 2018-08-07 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US9792857B2 (en) | 2012-02-03 | 2017-10-17 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US9343006B2 (en) | 2012-02-03 | 2016-05-17 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US10424245B2 (en) | 2012-05-11 | 2019-09-24 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US9747834B2 (en) | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US9741279B2 (en) | 2012-05-23 | 2017-08-22 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US9536460B2 (en) | 2012-05-23 | 2017-01-03 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US9940861B2 (en) | 2012-05-23 | 2018-04-10 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US9368063B2 (en) | 2012-05-23 | 2016-06-14 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US8922544B2 (en) | 2012-05-23 | 2014-12-30 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US10176738B2 (en) | 2012-05-23 | 2019-01-08 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
US9978310B2 (en) | 2012-12-11 | 2018-05-22 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9997106B2 (en) | 2012-12-11 | 2018-06-12 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9336717B2 (en) | 2012-12-11 | 2016-05-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10311790B2 (en) | 2012-12-11 | 2019-06-04 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9786223B2 (en) | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9685114B2 (en) | 2012-12-11 | 2017-06-20 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10140925B2 (en) | 2012-12-11 | 2018-11-27 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US11030955B2 (en) | 2012-12-11 | 2021-06-08 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US11875744B2 (en) | 2013-01-14 | 2024-01-16 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
US9830857B2 (en) | 2013-01-14 | 2017-11-28 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
US10847087B2 (en) | 2013-01-14 | 2020-11-24 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
US9171504B2 (en) | 2013-01-14 | 2015-10-27 | Ignis Innovation Inc. | Driving scheme for emissive displays providing compensation for driving transistor variations |
US10242619B2 (en) | 2013-03-08 | 2019-03-26 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9659527B2 (en) | 2013-03-08 | 2017-05-23 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9934725B2 (en) | 2013-03-08 | 2018-04-03 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9922596B2 (en) | 2013-03-08 | 2018-03-20 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10593263B2 (en) | 2013-03-08 | 2020-03-17 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9721505B2 (en) | 2013-03-08 | 2017-08-01 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10013915B2 (en) | 2013-03-08 | 2018-07-03 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9697771B2 (en) | 2013-03-08 | 2017-07-04 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9351368B2 (en) | 2013-03-08 | 2016-05-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US10198979B2 (en) | 2013-03-14 | 2019-02-05 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9536465B2 (en) | 2013-03-14 | 2017-01-03 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9305488B2 (en) | 2013-03-14 | 2016-04-05 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9818323B2 (en) | 2013-03-14 | 2017-11-14 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9952698B2 (en) | 2013-03-15 | 2018-04-24 | Ignis Innovation Inc. | Dynamic adjustment of touch resolutions on an AMOLED display |
US9721512B2 (en) | 2013-03-15 | 2017-08-01 | Ignis Innovation Inc. | AMOLED displays with multiple readout circuits |
US9997107B2 (en) | 2013-03-15 | 2018-06-12 | Ignis Innovation Inc. | AMOLED displays with multiple readout circuits |
US10460660B2 (en) | 2013-03-15 | 2019-10-29 | Ingis Innovation Inc. | AMOLED displays with multiple readout circuits |
US9324268B2 (en) | 2013-03-15 | 2016-04-26 | Ignis Innovation Inc. | Amoled displays with multiple readout circuits |
US10867536B2 (en) | 2013-04-22 | 2020-12-15 | Ignis Innovation Inc. | Inspection system for OLED display panels |
US9437137B2 (en) | 2013-08-12 | 2016-09-06 | Ignis Innovation Inc. | Compensation accuracy |
US10600362B2 (en) | 2013-08-12 | 2020-03-24 | Ignis Innovation Inc. | Compensation accuracy |
US9990882B2 (en) | 2013-08-12 | 2018-06-05 | Ignis Innovation Inc. | Compensation accuracy |
US10186190B2 (en) | 2013-12-06 | 2019-01-22 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
US9761170B2 (en) | 2013-12-06 | 2017-09-12 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
US9741282B2 (en) | 2013-12-06 | 2017-08-22 | Ignis Innovation Inc. | OLED display system and method |
US10395585B2 (en) | 2013-12-06 | 2019-08-27 | Ignis Innovation Inc. | OLED display system and method |
US9502653B2 (en) | 2013-12-25 | 2016-11-22 | Ignis Innovation Inc. | Electrode contacts |
US10439159B2 (en) | 2013-12-25 | 2019-10-08 | Ignis Innovation Inc. | Electrode contacts |
US9831462B2 (en) | 2013-12-25 | 2017-11-28 | Ignis Innovation Inc. | Electrode contacts |
US10997901B2 (en) | 2014-02-28 | 2021-05-04 | Ignis Innovation Inc. | Display system |
US10176752B2 (en) | 2014-03-24 | 2019-01-08 | Ignis Innovation Inc. | Integrated gate driver |
US10192479B2 (en) | 2014-04-08 | 2019-01-29 | Ignis Innovation Inc. | Display system using system level resources to calculate compensation parameters for a display module in a portable device |
US9842889B2 (en) | 2014-11-28 | 2017-12-12 | Ignis Innovation Inc. | High pixel density array architecture |
US10170522B2 (en) | 2014-11-28 | 2019-01-01 | Ignis Innovations Inc. | High pixel density array architecture |
US10726761B2 (en) | 2014-12-08 | 2020-07-28 | Ignis Innovation Inc. | Integrated display system |
US10134325B2 (en) | 2014-12-08 | 2018-11-20 | Ignis Innovation Inc. | Integrated display system |
US10181282B2 (en) | 2015-01-23 | 2019-01-15 | Ignis Innovation Inc. | Compensation for color variations in emissive devices |
US10152915B2 (en) | 2015-04-01 | 2018-12-11 | Ignis Innovation Inc. | Systems and methods of display brightness adjustment |
US10311780B2 (en) | 2015-05-04 | 2019-06-04 | Ignis Innovation Inc. | Systems and methods of optical feedback |
US10403230B2 (en) | 2015-05-27 | 2019-09-03 | Ignis Innovation Inc. | Systems and methods of reduced memory bandwidth compensation |
US9947293B2 (en) | 2015-05-27 | 2018-04-17 | Ignis Innovation Inc. | Systems and methods of reduced memory bandwidth compensation |
US10410579B2 (en) | 2015-07-24 | 2019-09-10 | Ignis Innovation Inc. | Systems and methods of hybrid calibration of bias current |
US10373554B2 (en) | 2015-07-24 | 2019-08-06 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
US10657895B2 (en) | 2015-07-24 | 2020-05-19 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
US10339860B2 (en) | 2015-08-07 | 2019-07-02 | Ignis Innovation, Inc. | Systems and methods of pixel calibration based on improved reference values |
WO2017043572A1 (ja) * | 2015-09-11 | 2017-03-16 | 三菱電機株式会社 | 薄膜トランジスタ基板およびその製造方法 |
JPWO2017043572A1 (ja) * | 2015-09-11 | 2017-11-16 | 三菱電機株式会社 | 薄膜トランジスタ基板およびその製造方法 |
US10446086B2 (en) | 2015-10-14 | 2019-10-15 | Ignis Innovation Inc. | Systems and methods of multiple color driving |
US10102808B2 (en) | 2015-10-14 | 2018-10-16 | Ignis Innovation Inc. | Systems and methods of multiple color driving |
US10204540B2 (en) | 2015-10-26 | 2019-02-12 | Ignis Innovation Inc. | High density pixel pattern |
JP2017163139A (ja) * | 2016-03-08 | 2017-09-14 | 株式会社半導体エネルギー研究所 | 撮像装置、モジュール、および電子機器 |
US10586491B2 (en) | 2016-12-06 | 2020-03-10 | Ignis Innovation Inc. | Pixel circuits for mitigation of hysteresis |
US10714018B2 (en) | 2017-05-17 | 2020-07-14 | Ignis Innovation Inc. | System and method for loading image correction data for displays |
US11025899B2 (en) | 2017-08-11 | 2021-06-01 | Ignis Innovation Inc. | Optical correction systems and methods for correcting non-uniformity of emissive display devices |
US11792387B2 (en) | 2017-08-11 | 2023-10-17 | Ignis Innovation Inc. | Optical correction systems and methods for correcting non-uniformity of emissive display devices |
US10971078B2 (en) | 2018-02-12 | 2021-04-06 | Ignis Innovation Inc. | Pixel measurement through data line |
US11847976B2 (en) | 2018-02-12 | 2023-12-19 | Ignis Innovation Inc. | Pixel measurement through data line |
CN110212035A (zh) * | 2018-08-10 | 2019-09-06 | 友达光电股份有限公司 | 晶体管结构及其操作方法 |
CN110212035B (zh) * | 2018-08-10 | 2023-12-19 | 友达光电股份有限公司 | 晶体管结构及其操作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0990405A (ja) | 薄膜トランジスタ | |
KR100277617B1 (ko) | 표시장치 | |
US5712495A (en) | Semiconductor device including active matrix circuit | |
US5712494A (en) | Thin film field effect transistor having an extension portion acting as a light shield and back gate | |
US5877514A (en) | Liquid crystal display device integrated with driving circuit and method for fabricating the same | |
US5940151A (en) | Liquid crystal display and method for fabricating the same | |
US6828585B2 (en) | Thin-film transistor, method for fabricating the same, and liquid crystal display device | |
US6310670B1 (en) | Thin-film transistor (TFT) liquid crystal display (LCD) devices having field-induced LDD regions | |
JPH02168630A (ja) | 薄膜トランジスタの製造方法 | |
JPH05129608A (ja) | 半導体装置 | |
JPH10163498A (ja) | 薄膜トランジスタ、薄膜トランジスタの製造方法、及び液晶表示装置 | |
US6713825B2 (en) | Poly-crystalline thin film transistor and fabrication method thereof | |
JPH09107102A (ja) | 薄膜トランジスタ及びその製造方法 | |
US5767531A (en) | Thin-film transistor, method of fabricating the same, and liquid-crystal display apparatus | |
US6124153A (en) | Method for manufacturing a polysilicon TFT with a variable thickness gate oxide | |
JPH0982969A (ja) | 薄膜トランジスタおよび液晶表示装置 | |
JP2001085695A (ja) | 半導体装置の製造方法、アクティブマトリクス基板の製造方法および電気光学装置 | |
JPH08250742A (ja) | 半導体装置 | |
JPH04360583A (ja) | 薄膜トランジスタ | |
JP3643025B2 (ja) | アクティブマトリクス型表示装置およびその製造方法 | |
JPH08116067A (ja) | 半導体装置,表示装置,表示装置の製造方法 | |
JPH08148694A (ja) | 薄膜トランジスタ | |
JPH05275701A (ja) | 薄膜トランジスタ | |
JPH06169086A (ja) | 多結晶シリコン薄膜トランジスタ | |
JP3603968B2 (ja) | 薄膜トランジスタおよびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20021203 |