Nothing Special   »   [go: up one dir, main page]

JPH08237314A - Quaternary fsk demodulation circuit and digital demodulation method for multi-valued level signal - Google Patents

Quaternary fsk demodulation circuit and digital demodulation method for multi-valued level signal

Info

Publication number
JPH08237314A
JPH08237314A JP3688795A JP3688795A JPH08237314A JP H08237314 A JPH08237314 A JP H08237314A JP 3688795 A JP3688795 A JP 3688795A JP 3688795 A JP3688795 A JP 3688795A JP H08237314 A JPH08237314 A JP H08237314A
Authority
JP
Japan
Prior art keywords
signal
level
value
valued
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3688795A
Other languages
Japanese (ja)
Other versions
JP3378397B2 (en
Inventor
Tsuneo Suzuki
木 恒 雄 鈴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP03688795A priority Critical patent/JP3378397B2/en
Publication of JPH08237314A publication Critical patent/JPH08237314A/en
Application granted granted Critical
Publication of JP3378397B2 publication Critical patent/JP3378397B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/062Setting decision thresholds using feedforward techniques only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/066Multilevel decisions, not including self-organising maps

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

PURPOSE: To accurately demodulate a signal in spite of the fluctuation in a signal level by automatically setting the reference signal level of a comparator corresponding to an FM wave detection output in the case of demodulating a multi-valued FSK signal. CONSTITUTION: The average value of the synchronization signal of the FM wave detection output is obtained by a smoothing circuit 101 to be inputted to a comparator 91 as reference voltage V1 and supplied for a subtracter 104 and an adder 105. On the other hand, the FM wave detection output is rectified in full wave by a rectifier circuit 102 to be supplied for a smoothing circuit 103 and the average value V0 of an obtained level is supplied for the subtracter 104 and the adder 105 to respectively obtain the reference voltage V2 and V3 of the difference and the sum of V1 and V0 . An output from the comparator 91 is outputted to a high order bit terminal 10a and outputs from 92 and 93 are outputted to a low-order bit terminal 10b through and AND gate 94. The reference voltage of the comparator is set corresponding to the FM wave detection output like this so that a signal can accurately be demodulated even at the time of the fluctuation of a wave detection output.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、移動体通信機等に使用
される、ディジタルデータによって変調されたFSK
(周波数シフトキーイング)信号を受信する受信機に関
し、特に、受信した多値FSK信号をディジタル値に復
調する多値FSK復調装置の改良に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an FSK modulated by digital data used in a mobile communication device or the like.
The present invention relates to a receiver that receives a (frequency shift keying) signal, and more particularly, to an improvement of a multilevel FSK demodulator that demodulates a received multilevel FSK signal into a digital value.

【0002】[0002]

【従来の技術】いわゆるポケットベル等の移動体通信機
には、文字情報等のディジタルデータを受信するために
多値FSK信号を使用することが提案されている。図8
は、4値FSK信号を受信する受信機の概略を示してい
る。同図において、図示しない基地局からディジタルデ
ータによって変調された4値FSK信号が送出される。
アンテナ1に受信された受信FSK信号はRFアンプ2
によって増幅され、ミキサ3において局部発信器4から
の局発信号と混合され、受信FSK信号と局発信号の差
の周波数のIF(中間周波信号)に周波数変換される。
このIF信号は中間周波数帯域のみを通過するバンドバ
ス特性のIFフィルタ5を経て目的とする周数の信号が
選択され、IFアンプ6で増幅される。IF信号はFS
K信号であり、FM検波器7によって周波数シフトに応
じた振幅のAM信号に復調される。検波されたAM信号
は、高域のノイズ成分を除去するローパスフィルタ8を
経て4値復調器9に供給され、振幅が弁別されて出力端
子10a及び10bに、振幅の4値に対応した2ビット
の出力が得られる。このビット出力は、例えば、図示し
ない受信機のデータ表示器内のメモリに取込まれ、CP
Uによって英数字に変換されて表示パネルに出力され、
送信されたメッセージが受信機に表示される。
2. Description of the Related Art It has been proposed for mobile communication devices such as so-called pagers to use a multi-valued FSK signal for receiving digital data such as character information. FIG.
Shows an outline of a receiver for receiving a 4-level FSK signal. In the figure, a 4-level FSK signal modulated by digital data is transmitted from a base station (not shown).
The received FSK signal received by the antenna 1 is the RF amplifier 2
Is amplified by the mixer 3, mixed with the local oscillator signal from the local oscillator 4 in the mixer 3, and frequency-converted into an IF (intermediate frequency signal) having a frequency difference between the received FSK signal and the local oscillator signal.
This IF signal is passed through an IF filter 5 having a band bus characteristic that passes only the intermediate frequency band, and a signal having a target frequency is selected and amplified by an IF amplifier 6. IF signal is FS
The K signal is demodulated by the FM detector 7 into an AM signal having an amplitude corresponding to the frequency shift. The detected AM signal is supplied to a four-value demodulator 9 through a low-pass filter 8 that removes noise components in the high frequency range, and the amplitude is discriminated, and the output terminals 10a and 10b output two bits corresponding to the four values of the amplitude. Output is obtained. This bit output is, for example, taken into the memory in the data display of the receiver (not shown),
Converted to alphanumeric by U and output to the display panel,
The sent message is displayed on the receiver.

【0003】図9は、4値復調器9の回路構成例を示し
ている。LPF8を経たFM検波出力は、コンパレータ
91及び92の各正相入力端、コンパレータ93の逆相
入力端に供給される。コンパレータ91及び92の各逆
相入力端、コンパレータ93の正相入力端には、電圧源
から基準電圧V1 、V2 、V3 が夫々供給される。各基
準電圧のレベルは、基準電圧V2 <基準電圧V1 <基準
電圧V3 に設定されている。コンパレータ91の出力は
上位ビット(ビット1)端子10aに出力される。コン
パレータ92及び93の出力はアンドゲート94を介し
て下位ビット(ビット0)端子10bに出力される。
FIG. 9 shows a circuit configuration example of the four-valued demodulator 9. The FM detection output that has passed through the LPF 8 is supplied to the positive phase input terminals of the comparators 91 and 92 and the negative phase input terminal of the comparator 93. Reference voltages V1, V2, and V3 are supplied from a voltage source to the negative-phase input terminals of the comparators 91 and 92 and the positive-phase input terminal of the comparator 93, respectively. The level of each reference voltage is set to reference voltage V2 <reference voltage V1 <reference voltage V3. The output of the comparator 91 is output to the upper bit (bit 1) terminal 10a. The outputs of the comparators 92 and 93 are output to the lower bit (bit 0) terminal 10b via the AND gate 94.

【0004】FM検波出力は、例えば、図10(a)に
示すような4つの振幅レベルであり、それ等の振幅に2
進数“00”、“01”、“11”、“10”が割振ら
れている。これ等の振幅レベルに対して基準電圧V1 〜
V3 を図示のように閾値として設定し、レベルを4段階
に分ける。振幅に対応する2ビットのうちの上位ビット
は基準電圧V1 よりも大きいとき、“1”であり、基準
電圧V1 よりも小さいとき“0”であるから、基準電圧
V1 を閾値とするコンパレータ91の出力によってレベ
ルが弁別される。上記2ビットのうちの下位ビットは、
基準電圧V2及びV3 間に信号レベルが存在するとき、
ビット値“1”となり、基準電圧V2及びV3 間にない
とき、“0”となる。これより、コンパレータ92及び
93の両出力の論理積出力によって下位ビットの“0”
又は“1”が判別される。
The FM detection output has, for example, four amplitude levels as shown in FIG.
The decimal numbers "00", "01", "11", and "10" are allocated. For these amplitude levels, the reference voltage V1 ...
V3 is set as a threshold value as shown, and the level is divided into four levels. The upper bit of the two bits corresponding to the amplitude is "1" when it is larger than the reference voltage V1 and "0" when it is smaller than the reference voltage V1. The output discriminates the level. The lower bit of the above 2 bits is
When a signal level exists between the reference voltages V2 and V3,
The bit value becomes "1" and becomes "0" when it is not between the reference voltages V2 and V3. From this, the logical product output of both outputs of the comparators 92 and 93 causes "0" of the lower bit.
Alternatively, "1" is determined.

【0005】図10(b)は、4値FSK信号に割当て
られた各ビット値と、これ等の値に対するコンパレータ
92及び93の各出力、アンドゲート94の出力である
下位ビット(ビット0)の値を示している。
FIG. 10B shows the bit values assigned to the four-level FSK signal, the outputs of the comparators 92 and 93 for these values, and the lower bit (bit 0) of the output of the AND gate 94. Indicates the value.

【0006】[0006]

【発明が解決しようとする課題】かかる従来構成では、
4値FSK信号を復調するための基準電圧V1 、V2 、
V3 が受信機の電源回路に依存しているため、FM検波
器の出力レベル範囲に合わせて基準電圧を調整してい
る。
With such a conventional configuration,
Reference voltages V1 and V2 for demodulating a four-level FSK signal,
Since V3 depends on the power supply circuit of the receiver, the reference voltage is adjusted according to the output level range of the FM detector.

【0007】しかしながら、FM検波器の出力は検波器
に使用する素子の特性、周囲温度、電源電池の電圧低
下、等によって変動する。個々のFM検波器毎に特性の
バラツキもある。従って、個々の受信機毎に基準電圧の
レベルを調整する。
However, the output of the FM detector varies depending on the characteristics of the elements used in the detector, the ambient temperature, the voltage drop of the power supply battery, and the like. There are variations in characteristics among individual FM detectors. Therefore, the level of the reference voltage is adjusted for each individual receiver.

【0008】ところが、基準電圧を正確に調整した後で
あっても、受信信号自体のレベル変動、温度変化による
局発信号のシフト、等によって、FM検波出力が変動す
ることがある。
However, even after the reference voltage is accurately adjusted, the FM detection output may fluctuate due to the level fluctuation of the received signal itself, the shift of the local oscillation signal due to the temperature change, and the like.

【0009】このような場合には、FM検波出力から基
準電圧V1 、V2 、V3 を用いて4値信号を正確にディ
ジタル値に弁別することが困難になる。よって、本発明
は4値FSK信号を復調するための基準電圧を自動的に
レベル設定することにより、FM検波器の出力電圧が変
動しても4値信号を正しく弁別することができる4値F
SK復調回路及び多値レベル信号のディジタル復調方法
を提供することを目的とする。
In such a case, it becomes difficult to accurately discriminate a four-valued signal into a digital value from the FM detection output using the reference voltages V1, V2 and V3. Therefore, according to the present invention, by automatically setting the level of the reference voltage for demodulating the 4-level FSK signal, the 4-level F that can correctly discriminate the 4-level signal even if the output voltage of the FM detector fluctuates.
An object of the present invention is to provide an SK demodulation circuit and a digital demodulation method of a multilevel signal.

【0010】[0010]

【課題を解決するための手段】上記目的を達成するため
本発明の4値FSK復調回路は、同期信号とデータを担
う4値信号とを含むベースバンド信号によって変調され
たFSK信号を検波して復調ベースバンド信号を出力す
るFM検波器と、上記復調ベースバンド信号中の同期信
号部分を抽出し、これを平滑して上記同期信号の平均値
に対応したレベルの第1の基準電圧を発生する第1の基
準電圧発生手段と、上記復調ベースバンド信号中の同期
信号部分を抽出し、これを整流後、平滑して前記同期信
号の振幅値に対応したレベルの振幅電圧信号を発生する
電圧発生手段と、上記第1の基準電圧に前記振幅電圧信
号を加算及び減算して第2及び第3の基準電圧信号を発
生する第2及び第3基準電圧発生手段と、上記第1乃至
第3の基準電圧を用いて前記復調ベースバンド信号中の
4値信号をディジタル値に対応づける4値復調手段と、
を備える。
In order to achieve the above object, a 4-level FSK demodulation circuit of the present invention detects an FSK signal modulated by a baseband signal including a synchronization signal and a 4-level signal carrying data. An FM detector that outputs a demodulated baseband signal and a sync signal portion in the demodulated baseband signal are extracted and smoothed to generate a first reference voltage of a level corresponding to the average value of the sync signal. First reference voltage generation means and voltage generation for extracting a synchronizing signal portion in the demodulated baseband signal, rectifying the same, and smoothing the same to generate an amplitude voltage signal of a level corresponding to the amplitude value of the synchronizing signal. Means, second and third reference voltage generating means for adding and subtracting the amplitude voltage signal to and from the first reference voltage to generate second and third reference voltage signals, and the first to third means. Reference voltage And 4 values demodulation means to be associated with the digital value of 4 value signal in the demodulated baseband signal have,
Is provided.

【0011】また、本発明の多値レベル信号のディジタ
ル復調方法は、所定パターンのレベル信号と個々のレベ
ル値が特定のディジタル値に対応付けられた多値レベル
信号とを少なくとも含むベースバンド信号から上記所定
パターンのレベル信号を抽出し、上記所定パターンのレ
ベル信号の平均値及び振幅値を求め、上記平均値及び振
幅値を用いて複数の基準電圧を生成し、上記複数の基準
電圧を用いて前記多値レベル信号の振幅をディジタル値
に対応づける。
The digital demodulation method of a multilevel signal according to the present invention includes a baseband signal including at least a level signal of a predetermined pattern and a multilevel signal in which each level value is associated with a specific digital value. The level signal of the predetermined pattern is extracted, the average value and the amplitude value of the level signal of the predetermined pattern are obtained, a plurality of reference voltages are generated using the average value and the amplitude value, and the plurality of reference voltages are used. The amplitude of the multilevel signal is associated with a digital value.

【0012】[0012]

【作用】上記構成により、受信信号中の特定信号パター
ンの部分、例えば、受信信号中の同期信号が存在する時
間軸上の区間において、FM検波出力信号を平滑して平
均値電圧を得て、これを第1の基準電圧とする。また、
同区間におけるFM検波出力信号の整流平滑して振幅値
電圧を得る。上記平均値電圧と、上記振幅値電圧に基づ
いて、第2及び第3(又は多値)の比較基準電圧を発生
し、第1乃至第3(又は複数)の基準電圧を利用してF
M検波出力中の4値(又は多値)信号のレベルを弁別
し、4値(又は多値)FSK信号を復調する。
With the above structure, the FM detection output signal is smoothed to obtain the average value voltage in the portion of the specific signal pattern in the received signal, for example, in the section on the time axis where the synchronization signal in the received signal exists. This is the first reference voltage. Also,
The amplitude detection voltage is obtained by rectifying and smoothing the FM detection output signal in the same section. Second and third (or multi-valued) comparison reference voltages are generated based on the average value voltage and the amplitude value voltage, and F using the first to third (or a plurality of) reference voltages.
The level of the four-valued (or multi-valued) signal in the M detection output is discriminated and the four-valued (or multi-valued) FSK signal is demodulated.

【0013】この結果、受信信号の受信レベルに追従す
ると共に、FM検波出力の最大振幅に対して一定割合の
所に位置する相対的な基準電圧が得られるので、受信信
号のレベル変動による4値(又は多値)信号の復調エラ
ーが減少する。
As a result, it is possible to obtain a relative reference voltage located at a fixed ratio to the maximum amplitude of the FM detection output while following the reception level of the reception signal. The demodulation error of the (or multilevel) signal is reduced.

【0014】[0014]

【実施例】以下、本発明の実施例について説明する。い
わゆるポケットベル等の移動体通信においては、基地局
から送出される信号フォーマットが定められている。図
3(a)は、そのような例を示しており、ベースバンド
信号は、2値(バイナリ)信号によって表されるディジ
タルパターンの同期信号部分と、振幅シフト量が2ビッ
トのディジタル値に対応づけられた4値レベルの信号に
よって表されるデータ信号部分とを含んでいる。信号フ
ォーマットにおいては、少なくとも同期信号及びデータ
信号の時間軸上の位置が規格化されており、例えば、所
定長の同期信号に続いて所定長のデータ信号が存在する
ように構成される。
Embodiments of the present invention will be described below. In mobile communication such as so-called pager, a signal format transmitted from a base station is defined. FIG. 3A shows such an example. The baseband signal corresponds to a sync signal portion of a digital pattern represented by a binary (binary) signal and a digital value having an amplitude shift amount of 2 bits. And a data signal portion represented by the assigned 4-level signal. In the signal format, at least the positions of the sync signal and the data signal on the time axis are standardized, and for example, the sync signal of a predetermined length is followed by a data signal of a predetermined length.

【0015】図1は、本発明の4値FSK復調回路を示
しており、図9に示される従来の構成と対応する部分に
は同一符号を付し、かかる部分の説明は省略する。ま
た、受信機の構成も従来と同様であるのでかかる部分の
説明は省略する。
FIG. 1 shows a 4-level FSK demodulation circuit according to the present invention. The parts corresponding to those of the conventional configuration shown in FIG. 9 are designated by the same reference numerals, and the description of those parts will be omitted. Further, since the structure of the receiver is the same as the conventional one, the description of such a part will be omitted.

【0016】まず、FSK信号を復調したFM検波出力
(ベースバンド信号)が平滑回路101、整流回路10
2、コンパレータ91〜93の各比較入力端子に供給さ
れる。平滑回路101は信号フォーマット中の同期信号
部分に同期した、あるいは同期信号区間内で発生する、
図3(b)に示されるような、動作制御信号111の供
給に応答して動作する。このため、平滑回路101は同
期信号の平均値を出力する。平滑回路101はバッファ
アンプ、サンプルホールド回路等を備えて、同期信号の
期間中に設定された平均値を次の同期信号が供給される
までの間、レベル保持する。この同期信号の平均値に対
応して設定される電圧は、図2(b)に示されるよう
に、第1の基準電圧V1 としてコンパレータ91の基準
電圧入力、減算器104及び加算器105の各一方の入
力端子に供給される。整流回路102は、FM検波出力
を全波整流して平滑回路103に供給する。
First, the FM detection output (baseband signal) obtained by demodulating the FSK signal is a smoothing circuit 101 and a rectifying circuit 10.
2. It is supplied to each comparison input terminal of the comparators 91-93. The smoothing circuit 101 is synchronized with the sync signal portion in the signal format, or occurs in the sync signal section,
It operates in response to the supply of the operation control signal 111 as shown in FIG. Therefore, the smoothing circuit 101 outputs the average value of the synchronization signals. The smoothing circuit 101 is provided with a buffer amplifier, a sample hold circuit, and the like, and holds the average value set during the period of the synchronizing signal until the next synchronizing signal is supplied. As shown in FIG. 2 (b), the voltage set corresponding to the average value of this synchronizing signal is the reference voltage input of the comparator 91, the subtractor 104 and the adder 105 as the first reference voltage V1. It is supplied to one input terminal. The rectifier circuit 102 performs full-wave rectification on the FM detection output and supplies it to the smoothing circuit 103.

【0017】平滑回路103は、バッファアンプ、サン
プルホールド回路等を備えており、動作制御信号111
の供給に応答して動作する。そして、同期信号の期間中
に、全波整流信号の平均値に対応するレベルを次の同期
信号が供給されるまでの間、保持する。この同期信号の
振幅値に対応して設定される電圧は、図2(a)に示さ
れるように、電圧V0 として減算器104及び加算器1
05各々の他方入力端子に供給される。減算器104は
基準電圧V1 から電圧V0 を減じて基準電圧V2 を発生
し、これをコンパレータ92の比較基準入力端(逆相入
力)に供給する。加算器105は基準電圧V1 に電圧V
0 を重畳して基準電圧V3 を発生し、これをコンパレー
タ93の比較基準入力(正相入力)に供給する。
The smoothing circuit 103 includes a buffer amplifier, a sample hold circuit, etc., and an operation control signal 111.
To respond to the supply of. Then, during the period of the synchronization signal, the level corresponding to the average value of the full-wave rectified signal is held until the next synchronization signal is supplied. The voltage set corresponding to the amplitude value of the synchronizing signal is, as shown in FIG. 2A, the voltage V0, which is the subtracter 104 and the adder 1.
05 is supplied to the other input terminal of each. The subtractor 104 subtracts the voltage V0 from the reference voltage V1 to generate the reference voltage V2, and supplies this to the comparison reference input terminal (reverse phase input) of the comparator 92. The adder 105 adds the voltage V to the reference voltage V1.
0 is superimposed to generate a reference voltage V3, which is supplied to the comparison reference input (positive phase input) of the comparator 93.

【0018】FM検波出力は、ローパスフィルタ8によ
って、高調波成分が減衰されるため、同期信号部分は正
弦波に近い信号波形となる。FM検波出力と、基準電圧
V1〜V3 との関係を図2(b)に示す。コンパレータ
91〜93、アンドゲート94によって、FM検波出力
の4値レベルがディジタル値“00”、“01”、“1
0”、“11”に対応付けられる。
Since the harmonic components of the FM detection output are attenuated by the low pass filter 8, the sync signal portion has a signal waveform close to a sine wave. The relationship between the FM detection output and the reference voltages V1 to V3 is shown in FIG. The four levels of the FM detection output are digital values “00”, “01”, “1” by the comparators 91 to 93 and the AND gate 94.
It is associated with 0 ”and“ 11 ”.

【0019】この4値復調回路によって判別されたビッ
ト出力は、図示しない次段のフレーム復調回路に供給さ
れるが、ビット1及びビット0の出力は制御回路110
によって監視されている。この例の場合は、ビット1の
出力を監視しているので図1では端子10aに制御回路
110が接続されている。制御回路110は、例えば、
受信機のCPU、メモリ等によって構成され、ビット1
出力の復調されたディジタル信号パターンから同期信号
パターンを見分け、制御信号111を出力する。信号フ
ォーマットが定っている場合には、同期信号の時間軸上
の位置は定っているので、送信機からFSK信号が繰返
し送出される場合には、同期信号部分、データ信号部分
の判別はより容易になる。
The bit output discriminated by the four-valued demodulation circuit is supplied to the frame demodulation circuit of the next stage (not shown), but the outputs of bit 1 and bit 0 are control circuit 110.
Being monitored by. In the case of this example, since the output of bit 1 is monitored, the control circuit 110 is connected to the terminal 10a in FIG. The control circuit 110 is, for example,
Bit 1 composed of receiver CPU, memory, etc.
The control signal 111 is output by distinguishing the sync signal pattern from the demodulated digital signal pattern of the output. When the signal format is fixed, the position of the sync signal on the time axis is fixed, so when the FSK signal is repeatedly sent from the transmitter, the sync signal portion and the data signal portion cannot be distinguished. It will be easier.

【0020】図4は、平滑回路の構成を概念的に示して
おり、同図(a)は、制御信号111によってスイッチ
素子が導通すると、抵抗R1 とキャパシタC1 によって
入力信号が平滑され、スイッチ素子が非導通のとき、キ
ャパシタC1 の電圧が保持される。長時間キャパシタC
1 の電荷を保持すると、回路のリーク電流や、回路出力
端に接続される図示しないバッファトランジスタのベー
ス電流のために、キャパシタC1 の電荷が減少する場合
がある。そこで、同図(b)に示すように、スイッチ素
子及び抵抗R1 の直列回路に対して並列に高抵抗R2 を
接続し、減少分の電流を供給するようにして、キャパシ
タC1 に蓄積された電荷の減少を抑制することが可能で
ある。抵抗R2 の値は抵抗R1 の値よりも十分に大きい
値に設定する。
FIG. 4 conceptually shows the structure of the smoothing circuit. In FIG. 4A, when the switch element is turned on by the control signal 111, the input signal is smoothed by the resistor R1 and the capacitor C1, and the switch element is turned on. Is non-conducting, the voltage of the capacitor C1 is held. Long time capacitor C
If the charge of 1 is held, the charge of the capacitor C1 may decrease due to the leak current of the circuit and the base current of the buffer transistor (not shown) connected to the circuit output terminal. Therefore, as shown in FIG. 2B, a high resistance R2 is connected in parallel to the series circuit of the switch element and the resistance R1 so as to supply the reduced current, and the electric charge accumulated in the capacitor C1 is stored. Can be suppressed. The value of the resistor R2 is set to a value sufficiently larger than the value of the resistor R1.

【0021】なお、整流回路102の出力は、図3
(a)に示すフォーマット信号の交流電圧成分であるか
ら、4値信号のときは2値の同期信号のときに比べて出
力の平均値が低下する。このため、図4(b)に示すリ
ーク電流分を高抵抗を介して補充する構成を採用した場
合、レベルを保持しているときに平滑回路の出力電圧が
低下することが考えられる。これを防止するためには、
制御信号111を使用してレベル保持状態において整流
回路の利得を増加させるのが良い。整流回路102を、
このような可変利得の整流回路とする場合の制御信号ル
ート111aを図1に点線で示す。図3(a)に示され
るように、2値信号の同期信号の振幅の平均値と、4値
信号のデータ信号の振幅の平均値とは、1つのフォーマ
ット信号内ではそれ程ずれないことが期待できる。FM
検波出力の4値信号の整流出力の平均値について考察す
ると、2値信号のときを1とすると、データが“10”
と“00”のときは2値信号と同じなので1である。デ
ータが“11”と“01”のときは(4値信号の“1
0”と“11”、“11”と“01”、“01”と“0
0”の間隔は等しいので)1/3となる。従って、“1
0”と“11”、“01”と“00”が同じ確率で発生
するとすれば、4値信号の整流出力の平均値は、(1+
(1/3))1/2=2/3となる。
The output of the rectifier circuit 102 is shown in FIG.
Since it is the AC voltage component of the format signal shown in (a), the average value of the output is lower in the case of a four-valued signal than in the case of a binary synchronization signal. For this reason, when the configuration shown in FIG. 4B in which the leak current component is replenished via the high resistance is adopted, it is conceivable that the output voltage of the smoothing circuit decreases while the level is held. To prevent this,
The control signal 111 may be used to increase the gain of the rectifier circuit in the level hold state. Rectifier circuit 102
A control signal route 111a in the case of using such a variable gain rectifier circuit is shown by a dotted line in FIG. As shown in FIG. 3A, it is expected that the average value of the amplitude of the synchronization signal of the binary signal and the average value of the amplitude of the data signal of the four-level signal do not deviate so much within one format signal. it can. FM
Considering the average value of the rectified output of the four-valued signal of the detection output, if the value of the binary signal is 1, the data is "10".
And "00" are the same as the binary signal, so they are "1". When the data is "11" and "01" (the four-valued signal "1"
0 "and" 11 "," 11 "and" 01 "," 01 "and" 0 "
Since the intervals of "0" are the same, it becomes 1/3. Therefore, "1"
If "0" and "11" and "01" and "00" occur with the same probability, the average value of the rectified output of the four-valued signal is (1+
(1/3)) 1/2 = 2/3.

【0022】ところで、整流回路102において、入力
信号中の交流成分を整流するために、通常、キャパシタ
を用いて直流成分と交流成分とを分離する。このキャパ
シタを使用せずに回路を構成したい場合がある。この場
合、平滑回路101の出力を利用することができる。平
滑回路101の出力である第1の基準電圧V1 は直流成
分のレベルに対応しているので、検波出力から基準電圧
V1 を差引くことにより、交流成分を分離することが可
能である。そこで、図1に示すように信号ルート112
を形成し、整流回路102を差動増幅型で構成すること
ができる。
By the way, in the rectifier circuit 102, in order to rectify the AC component in the input signal, a DC component and an AC component are usually separated by using a capacitor. There are cases where it is desired to construct a circuit without using this capacitor. In this case, the output of the smoothing circuit 101 can be used. Since the first reference voltage V1 output from the smoothing circuit 101 corresponds to the level of the DC component, it is possible to separate the AC component by subtracting the reference voltage V1 from the detection output. Therefore, as shown in FIG.
And the rectifier circuit 102 can be configured as a differential amplification type.

【0023】なお、基地局等から送出される信号フォー
マットには種々のものがある。例えば、同期信号は所定
長の0,1ビットパターンに続いて、定義されたビット
パターンであるパターンA、Aのビットパターンを反転
した/Aパターン等を同期部の信号パターンとするもの
などがある。これ等の固定された信号パターンを前述し
た同期信号として使用することができる。
There are various signal formats transmitted from the base station and the like. For example, there is a sync signal in which a defined bit pattern A, which is a defined bit pattern A / A pattern obtained by inverting a bit pattern of A, etc. is used as a signal pattern of a sync part, following a 0/1 bit pattern of a predetermined length. . These fixed signal patterns can be used as the above-mentioned synchronization signal.

【0024】図5は、本発明の他の実施例を示すもので
あり、8値FSK信号を復調する例を説明するものであ
る。8値FSK信号のFM検波出力をディジタル信号に
対応づける場合には、7つの比較基準値(閾値)V1 〜
V7 を必要とする。
FIG. 5 shows another embodiment of the present invention, and illustrates an example of demodulating an 8-level FSK signal. When the FM detection output of the 8-level FSK signal is associated with the digital signal, seven comparison reference values (threshold values) V1 to
Requires V7.

【0025】図6は、8値FSK信号復調回路の構成例
を示しており、同図において、図1と対応する部分には
同一符号を付し、かかる部分の説明は省略する。この復
調回路では、図1に示す回路に、係数器付の減算器12
1及び122、係数器付の加算器123及び124、コ
ンパレータ125〜128、アンドゲート129及び1
30、オアゲート131が追加されている。出力端子1
0a〜10cは、8値を表す3ビット信号のビット2、
ビット1及びビット0に対応する。新たに追加された比
較基準電圧V4 〜V7 は、減算器121及び122、加
算器123及び124により、V4 =V1 +(−3/
2)V0 、V5 =V1 +(−1/2)V0、V6 は、V6
=V1 +(+1/2)V0 、V7 は、V7 =V1 +
(+3/2)V0 、として得られる。V0 に係数を乗ず
る係数器は、例えば、電流ミラー回路を備える加算器あ
るいは減算器のミラー電流比を設定することにより、係
数値を設定することが可能である。
FIG. 6 shows an example of the structure of an 8-level FSK signal demodulation circuit. In FIG. 6, parts corresponding to those in FIG. 1 are designated by the same reference numerals, and the description of those parts will be omitted. In this demodulation circuit, the circuit shown in FIG.
1 and 122, adders 123 and 124 with coefficient multipliers, comparators 125 to 128, AND gates 129 and 1
30 and OR gate 131 are added. Output terminal 1
0a to 10c are bits 2 of a 3-bit signal representing 8 values,
Corresponds to bit 1 and bit 0. The newly added comparison reference voltages V4 to V7 are V4 = V1 + (-3 / by the subtractors 121 and 122 and the adders 123 and 124.
2) V0, V5 = V1 + (-1/2) V0, V6 is V6
= V1 + (+ 1/2) V0, V7, V7 = V1 +
It is obtained as (+3/2) V0. A coefficient unit for multiplying V0 by a coefficient can set the coefficient value by setting the mirror current ratio of an adder or a subtracter having a current mirror circuit, for example.

【0026】図7は、抵抗分圧器によって複数の基準比
較電圧V1 〜V7 を得る例を示しており、平滑回路10
3の出力電圧V0 を電圧電流変換器141によって電流
Iに変換し、抵抗Rが直列に接続された抵抗アレイ14
2の両端に供給する。抵抗アレイの中間電位点に平滑回
路101の出力電圧V1 を印加し、中間電圧V1 の上下
に分配された分圧出力電圧V2 〜V7 が比較基準電圧と
して得られる。抵抗アレイ142を電流源141で駆動
することにより、高い電源電圧を得にくい電池を電源と
する携帯機器での利用を容易にしている。
FIG. 7 shows an example in which a plurality of reference comparison voltages V1 to V7 are obtained by the resistance voltage divider, and the smoothing circuit 10
The output voltage V0 of No. 3 is converted into the current I by the voltage-current converter 141, and the resistor array 14 in which the resistor R is connected in series
Supply to both ends of 2. The output voltage V1 of the smoothing circuit 101 is applied to the intermediate potential point of the resistor array, and the divided output voltages V2 to V7 distributed above and below the intermediate voltage V1 are obtained as comparison reference voltages. By driving the resistance array 142 with the current source 141, it is easy to use in a portable device using a battery as a power supply, which makes it difficult to obtain a high power supply voltage.

【0027】このように、本発明は、4値あるいは8値
FSK信号等の多値のレベル信号のディジタル復調回路
に用いて好ましいものであるが、これ等の特定の値に限
定されるものではない。
As described above, the present invention is preferably used in a digital demodulation circuit for multilevel signal such as 4-level or 8-level FSK signal, but is not limited to these specific values. Absent.

【0028】なお、ディジタル回路により、あるいはC
PU処理(ディジタル演算処理)によって多値FSK信
号復調回路を構成する回路の機能を置換することが可能
である。
It should be noted that by a digital circuit or by C
It is possible to replace the function of the circuit forming the multi-level FSK signal demodulation circuit by the PU process (digital operation process).

【0029】[0029]

【発明の効果】以上説明したように、FM検波出力の同
期信号のような特定のパターン区間の交流成分の平均値
と、該交流成分を整流し、平滑した出力とから、4値
(あるいは多値)のレベル信号を復調するための3つ
(あるいは複数)の基準電圧を生成し、これを保持す
る。4値(あるいは多値)信号受信時には、複数の基準
信号を保持して4値(あるいは多値)信号をディジタル
値に復調する。このように、FM検波回路の出力信号か
ら振幅シフトをデジタル値に対応づける比較基準(閾
値)電圧を発生するので、従来のように基準電圧を手調
整する必要がなく、FM検波回路の出力信号がレベル変
動しても正確に4値(あるいは多値)信号を復調するこ
とが可能となる。
As described above, from the average value of the AC component in a specific pattern section such as the sync signal of the FM detection output and the output obtained by rectifying and smoothing the AC component, four-value (or multi-value) Three (or a plurality of) reference voltages for demodulating the (value) level signal are generated and held. When receiving a four-valued (or multi-valued) signal, a plurality of reference signals are held and the four-valued (or multi-valued) signal is demodulated to a digital value. As described above, since the comparison reference (threshold) voltage that associates the amplitude shift with the digital value is generated from the output signal of the FM detection circuit, it is not necessary to manually adjust the reference voltage as in the conventional case, and the output signal of the FM detection circuit is generated. Even if the level fluctuates, it is possible to accurately demodulate a 4-level (or multilevel) signal.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の4値FSK復調回路の実施例を示すブ
ロック図である。
FIG. 1 is a block diagram showing an embodiment of a 4-level FSK demodulation circuit of the present invention.

【図2】図2(a)は、同期信号の整流波形と整流振幅
に対応したレベル出力V0 を示す説明図である。図2
(b)は、FM検波出力と基準電圧V1 〜V3 を示す説
明図である。
FIG. 2A is an explanatory diagram showing a rectified waveform of a synchronizing signal and a level output V0 corresponding to a rectified amplitude. Figure 2
(B) is an explanatory view showing the FM detection output and the reference voltages V1 to V3.

【図3】図3(a)は、4値信号を含むベースバンド信
号の信号フォーマツトの例をれめす説明図である。図3
(b)は、平滑回路101及び103を制御する制御信
号の例を示す説明図である。
FIG. 3A is an explanatory diagram showing an example of a signal format of a baseband signal including a 4-level signal. FIG.
(B) is an explanatory view showing an example of a control signal for controlling the smoothing circuits 101 and 103.

【図4】平滑回路の動作を説明する説明図である。FIG. 4 is an explanatory diagram illustrating an operation of a smoothing circuit.

【図5】8値FSK信号の検波出力をディジタル値に対
応づけるレベル弁別の閾値を説明する説明図である。
FIG. 5 is an explanatory diagram illustrating a threshold for level discrimination that associates a detection output of an 8-level FSK signal with a digital value.

【図6】8値FSK復調回路の構成例を示すブロック図
である。
FIG. 6 is a block diagram showing a configuration example of an 8-value FSK demodulation circuit.

【図7】電流駆動される分圧型回路によって、多値(8
値)の比較基準電圧を得る例を示す回路図である。
FIG. 7 shows a multi-valued (8
It is a circuit diagram which shows the example which obtains the comparison reference voltage of (value).

【図8】従来のFSK受信機の構成を説明するブロック
図である。
FIG. 8 is a block diagram illustrating a configuration of a conventional FSK receiver.

【図9】4値復調回路の構成例を示すブロック図であ
る。
FIG. 9 is a block diagram showing a configuration example of a four-valued demodulation circuit.

【図10】図10(a)は、4値信号の振幅シフト量と
2値のディジタル値との対応付けを説明する説明図であ
る。図10(b)は、図9に示される4値復調回路の出
力を説明するための表である。
FIG. 10A is an explanatory diagram for explaining the correspondence between the amplitude shift amount of a four-valued signal and a binary digital value. FIG. 10B is a table for explaining the output of the four-valued demodulation circuit shown in FIG.

【符号の説明】[Explanation of symbols]

91〜93,125〜128 コンパレータ 101 平滑回路 102 整流回路 103 平滑回路 104,121,122 減算器 105,123,124 加算器 91-93, 125-128 Comparator 101 Smoothing circuit 102 Rectifier circuit 103 Smoothing circuit 104, 121, 122 Subtractor 105, 123, 124 Adder

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】同期信号とデータを担う4値信号とを含む
ベースバンド信号によって変調されたFSK信号を検波
して復調ベースバンド信号を出力するFM検波器と、 前記復調ベースバンド信号中の同期信号部分を抽出し、
これを平滑して前記同期信号の平均値に対応したレベル
の第1の基準電圧を発生する第1の基準電圧発生手段
と、 前記復調ベースバンド信号中の同期信号部分を抽出し、
これを整流後、平滑して前記同期信号の振幅値に対応し
たレベルの振幅電圧信号を発生する電圧発生手段と、 前記第1の基準電圧に前記振幅電圧信号を加算及び減算
して第2及び第3の基準電圧信号を発生する第2及び第
3基準電圧発生手段と、 前記第1乃至第3の基準電圧を用いて前記復調ベースバ
ンド信号中の4値信号をディジタル値に対応づける4値
復調手段と、 からなる4値FSK復調回路。
1. An FM detector that detects an FSK signal modulated by a baseband signal including a synchronization signal and a four-valued signal carrying data and outputs a demodulated baseband signal, and a synchronization in the demodulated baseband signal. Extract the signal part,
Smoothing this, first reference voltage generating means for generating a first reference voltage of a level corresponding to the average value of the synchronizing signal, and extracting the synchronizing signal portion in the demodulated baseband signal,
After rectifying the voltage, it is smoothed to generate an amplitude voltage signal having a level corresponding to the amplitude value of the synchronizing signal, and a voltage generating means, and the amplitude voltage signal is added to and subtracted from the first reference voltage to generate a second voltage. Second and third reference voltage generating means for generating a third reference voltage signal, and a four-valued signal that associates a four-valued signal in the demodulated baseband signal with a digital value using the first to third reference voltages A four-valued FSK demodulation circuit including demodulation means.
【請求項2】前記同期信号が所定信号パターンの2値信
号によって形成されることを特徴とする請求項1記載の
4値FSK復調回路。
2. The four-level FSK demodulation circuit according to claim 1, wherein the synchronization signal is formed by a binary signal having a predetermined signal pattern.
【請求項3】前記4値復調手段から出力されるディジタ
ルデータのパターンから前記同期信号を検出し、前記第
1の基準電圧発生手段及び前記電圧発生手段の動作を制
御する制御手段を、更に、備える請求項1記載の4値F
SK復調回路。
3. A control means for detecting the synchronization signal from a pattern of digital data output from the four-valued demodulation means and controlling the operations of the first reference voltage generation means and the voltage generation means, further comprising: The four-valued F according to claim 1, comprising
SK demodulation circuit.
【請求項4】所定パターンのレベル信号と個々のレベル
値が特定のディジタル値に対応付けられた多値レベル信
号とを少なくとも含むベースバンド信号から前記所定パ
ターンのレベル信号を抽出し、 前記所定パターンのレベル信号の平均値及び振幅値を求
め、 前記平均値及び振幅値を用いて複数の基準電圧を生成
し、 前記複数の基準電圧を用いて前記多値レベル信号の振幅
をディジタル値に対応づける、 多値レベル信号のディジタル復調方法。
4. A level signal of the predetermined pattern is extracted from a baseband signal including at least a level signal of a predetermined pattern and a multilevel signal in which each level value is associated with a specific digital value, and the predetermined pattern is extracted. The average value and the amplitude value of the level signal are generated, a plurality of reference voltages are generated using the average value and the amplitude value, and the amplitude of the multilevel signal is associated with a digital value using the plurality of reference voltages. , Digital demodulation method of multilevel signal.
【請求項5】前記所定パターンはディジタルパターンの
同期信号であり、前記多値レベル信号は4値又は8値で
あり、前記ベースバンド信号は4値又は8値FSK信号
のFM検波出力である、ことを特徴とする請求項4記載
の方法。
5. The predetermined pattern is a digital pattern synchronizing signal, the multilevel signal is a 4-level or 8-level signal, and the baseband signal is an FM detection output of a 4-level or 8-level FSK signal. The method according to claim 4, characterized in that:
【請求項6】所定パターンのレベル信号と個々のレベル
値が特定のディジタル値に対応付けられた多値レベル信
号とを少なくとも含むベースバンド信号から前記所定パ
ターンのレベル信号を抽出する手段と、 前記所定パターンのレベル信号の平均値及び振幅値を求
める手段と、 前記平均値及び振幅値を用いて複数の比較基準電圧を生
成する手段と、 前記複数の比較基準電圧を用いて前記多値レベル信号の
振幅をディジタル値に対応づける手段と、 を備える多値レベル信号のディジタル復調装置。
6. A means for extracting the level signal of the predetermined pattern from a baseband signal including at least a level signal of a predetermined pattern and a multilevel signal in which each level value is associated with a specific digital value, Means for obtaining an average value and an amplitude value of a level signal of a predetermined pattern, means for generating a plurality of comparison reference voltages using the average value and the amplitude value, and the multi-valued level signal using the plurality of comparison reference voltages Means for associating the amplitude of the signal with a digital value, and a digital demodulation device for a multilevel signal.
JP03688795A 1995-02-24 1995-02-24 Four-level FSK demodulation circuit and digital demodulation method of multi-level signal Expired - Fee Related JP3378397B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03688795A JP3378397B2 (en) 1995-02-24 1995-02-24 Four-level FSK demodulation circuit and digital demodulation method of multi-level signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03688795A JP3378397B2 (en) 1995-02-24 1995-02-24 Four-level FSK demodulation circuit and digital demodulation method of multi-level signal

Publications (2)

Publication Number Publication Date
JPH08237314A true JPH08237314A (en) 1996-09-13
JP3378397B2 JP3378397B2 (en) 2003-02-17

Family

ID=12482297

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03688795A Expired - Fee Related JP3378397B2 (en) 1995-02-24 1995-02-24 Four-level FSK demodulation circuit and digital demodulation method of multi-level signal

Country Status (1)

Country Link
JP (1) JP3378397B2 (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0829987A2 (en) * 1996-09-12 1998-03-18 Nec Corporation Setting of decision thresholds in MFSK receivers
US6034620A (en) * 1996-11-07 2000-03-07 Nec Corporation Reception of a selective call radio signal by using threshold levels detected in the signal in calculating optimum threshold levels
US6292655B1 (en) 1998-05-29 2001-09-18 Nec Corporation Selective calling radio-receiver and method of receiving selective calling radio signal
JP2006140570A (en) * 2004-11-10 2006-06-01 Matsushita Electric Ind Co Ltd Receiver and program
JP2007013505A (en) * 2005-06-29 2007-01-18 Kenwood Corp Symbol discrimination apparatus for modulation signal, symbol discrimination method of modulation signal, symbol discrimination program for modulation signal, and recording medium
JP2007013621A (en) * 2005-06-30 2007-01-18 Kenwood Corp Symbol discrimination apparatus for digital modulation signal, symbol discrimination method for digital modulation signal, symbol discrimination program for digital modulation signal, and recording medium
JP2014241540A (en) * 2013-06-12 2014-12-25 富士通株式会社 Ask identification determination circuit, reception device, and processor
US9647772B2 (en) 2015-04-13 2017-05-09 Fujitsu Limited Signal decision circuit, optical receiver, and signal decision method

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0829987A2 (en) * 1996-09-12 1998-03-18 Nec Corporation Setting of decision thresholds in MFSK receivers
EP0829987A3 (en) * 1996-09-12 2000-04-12 Nec Corporation Setting of decision thresholds in MFSK receivers
US6034620A (en) * 1996-11-07 2000-03-07 Nec Corporation Reception of a selective call radio signal by using threshold levels detected in the signal in calculating optimum threshold levels
US6292655B1 (en) 1998-05-29 2001-09-18 Nec Corporation Selective calling radio-receiver and method of receiving selective calling radio signal
JP2006140570A (en) * 2004-11-10 2006-06-01 Matsushita Electric Ind Co Ltd Receiver and program
JP4561322B2 (en) * 2004-11-10 2010-10-13 パナソニック株式会社 Receiving machine
JP2007013505A (en) * 2005-06-29 2007-01-18 Kenwood Corp Symbol discrimination apparatus for modulation signal, symbol discrimination method of modulation signal, symbol discrimination program for modulation signal, and recording medium
JP4508960B2 (en) * 2005-06-29 2010-07-21 株式会社ケンウッド Modulation signal symbol determination apparatus, modulation signal symbol determination method, modulation signal symbol determination program, and recording medium
JP2007013621A (en) * 2005-06-30 2007-01-18 Kenwood Corp Symbol discrimination apparatus for digital modulation signal, symbol discrimination method for digital modulation signal, symbol discrimination program for digital modulation signal, and recording medium
JP4508961B2 (en) * 2005-06-30 2010-07-21 株式会社ケンウッド Symbol determination apparatus, symbol determination method for symbol determination apparatus, symbol determination program, and recording medium
JP2014241540A (en) * 2013-06-12 2014-12-25 富士通株式会社 Ask identification determination circuit, reception device, and processor
US9647772B2 (en) 2015-04-13 2017-05-09 Fujitsu Limited Signal decision circuit, optical receiver, and signal decision method

Also Published As

Publication number Publication date
JP3378397B2 (en) 2003-02-17

Similar Documents

Publication Publication Date Title
US6480589B1 (en) CPE alert signal detector and caller identification detector using peak detection
EP0180969B1 (en) Automatic level control circuit for an ad converter
EP0249931A2 (en) Decision timing control circuit
JPH10163877A (en) Threshold control circuit of multi-valued comparator for demodulation circuit
JP3378397B2 (en) Four-level FSK demodulation circuit and digital demodulation method of multi-level signal
EP0829987A2 (en) Setting of decision thresholds in MFSK receivers
US6597238B1 (en) Demodulating circuit of wireless receiving apparatus and demodulating method
US6359942B1 (en) FSK demodulator
US5933461A (en) Data receiving apparatus, demodulator circuit and integrated circuit
EP0234900A2 (en) Phase detecting circuit
US7532064B2 (en) FSK demodulator circuit
US6204725B1 (en) Circuit for demodulating digital signal undergoing different modulation schemes
KR0153388B1 (en) Circuit for demodulating detection signal using average amplitude of detection signal
JP3507668B2 (en) ASK demodulator
JPH0368586B2 (en)
JPH09294143A (en) Fsk receiver
JP3178268B2 (en) Automatic frequency control device
JP2639332B2 (en) Demodulator
JPH09186726A (en) Multi-valued signal demodulator and multi-valued signal demodulating method
JPH11127203A (en) Multivalued fsk signal demodulation output circuit
JPH05110613A (en) Angular modulation signal demodulating circuit
US6639458B2 (en) FM demodulator capable of providing demodulated data with high determination accuracy
JP2932775B2 (en) Demodulator
JPS646581B2 (en)
JPH09247220A (en) Automatic frequency control circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071206

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20081206

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091206

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20091206

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101206

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20111206

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121206

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121206

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20131206

LAPS Cancellation because of no payment of annual fees