JPH0752843B2 - PLL circuit - Google Patents
PLL circuitInfo
- Publication number
- JPH0752843B2 JPH0752843B2 JP58185629A JP18562983A JPH0752843B2 JP H0752843 B2 JPH0752843 B2 JP H0752843B2 JP 58185629 A JP58185629 A JP 58185629A JP 18562983 A JP18562983 A JP 18562983A JP H0752843 B2 JPH0752843 B2 JP H0752843B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- level
- horizontal synchronizing
- controlled oscillator
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000010355 oscillation Effects 0.000 claims description 9
- 239000003990 capacitor Substances 0.000 claims description 4
- 230000001360 synchronised effect Effects 0.000 description 9
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000003708 edge detection Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/199—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division with reset of the frequency divider or the counter, e.g. for assuring initial synchronisation
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
【発明の詳細な説明】 産業上の利用分野 本発明は、例えばテレビジヨン文字多重放送等の文字画
像情報システムにおいて、水平同期信号に同期した表示
クロツク信号を得るのに用いて好適なPLL回路に関す
る。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a PLL circuit suitable for obtaining a display clock signal synchronized with a horizontal synchronizing signal in a character image information system such as a television character multiplex broadcasting. .
背景技術とその問題点 通常、テレビジヨン文字多重放送等では通常映像と文字
情報とを混在して表示するスーパーモードや横スクロー
ルモードがあり、テレビジヨン信号の水平同期信号と文
字情報の表示位相を合せる必要がある。そのためには、
テレビジヨン信号の水平同期信号と表示位置信号の作成
やパターンデータ等の作成に使用される表示クロツク信
号との位相同期をとる必要がある。BACKGROUND ART AND PROBLEMS Generally, there are a super mode and a horizontal scrolling mode in which a normal video and character information are mixedly displayed in a television multiplex broadcasting system, and the display phase of the horizontal synchronization signal and the character information of the television signal is changed. Need to fit. for that purpose,
It is necessary to establish phase synchronization between the horizontal synchronizing signal of the television signal and the display clock signal used for creating the display position signal and pattern data.
そこで従来、テレビジヨン信号の水平同期信号と表示ク
ロツク信号との位相同期を取るため、例えば第1図に示
すようなPLL(フエーズ・ロツク・ループ)回路が構成
され、テレビジヨン信号の水平同期信号HDを比較信号と
して、これに同期した表示クロツク信号CLKが形成され
るようになされている。Therefore, in order to achieve phase synchronization between the horizontal synchronizing signal of the television signal and the display clock signal, a PLL (phase lock loop) circuit as shown in FIG. as a comparison signal H D, are made as synchronized display clock signal CLK is formed thereto.
第1図において、(1)は比較信号としての水平同期信
号HDが供給される端子を示し、ここに供給される水平同
期信号HDは位相比較器(2)に供給される。この位相比
較器(2)はエツジ検出のデジタル位相比較器である。
また、(3)は電圧制御型発振器を示し、これよりの発
振信号は分周カウンタ(4)にて364分周された後上述
した位相比較器(2)に供給される。そして、この位相
比較器(2)よりの比較誤差信号がローパスフイルタ
(5)を介して発振器(3)に制御電圧として供給され
る。従つて、発振器(3)より得られる発振信号は水平
同期信号HDと位相同期した5.727MHzの信号となり、これ
が表示クロツク信号CLKとして出力端子(6)に得られ
る。In Figure 1, (1) indicates the terminal to be supplied with the horizontal synchronizing signal H D as a comparison signal, the horizontal synchronizing signal H D supplied here is supplied to a phase comparator (2). This phase comparator (2) is an edge detection digital phase comparator.
Further, (3) shows a voltage controlled oscillator, and an oscillation signal from this is frequency-divided by a frequency division counter (4) and then supplied to the above-mentioned phase comparator (2). Then, the comparison error signal from the phase comparator (2) is supplied as a control voltage to the oscillator (3) through the low pass filter (5). Slave connexion, oscillator (3) oscillating signal obtained from becomes a signal of 5.727MHz synchronized horizontal synchronizing signal H D phase, which is obtained at the output terminal (6) as a display clock signal CLK.
この第1図例に示すPLL回路の場合、例えば分周カウン
タ(4)が電源投入時の初期状態で異なる値となり、分
周カウンタ(4)の出力信号は、第2図BあるいはCに
示すように水平同期信号HD(第2図Aに図示)に対して
種々の位相関係をとる。因みに第2図Dに示すものは、
水平同期信号HDと位相同期した場合を示し、水平同期信
号HDの立下りと分周カウンタ(4)の出力信号の立下り
とが一致する。そしてこの場合、水平同期信号HDと表示
クロツク信号CLKとは位相同期関係となる。In the case of the PLL circuit shown in FIG. 1, for example, the frequency division counter (4) has different values in the initial state when the power is turned on, and the output signal of the frequency division counter (4) is as shown in FIG. 2B or C. take various phase relationship with the horizontal synchronizing signal H D (shown in FIG. 2 a) as. By the way, as shown in FIG. 2D,
Shows a case where the horizontal synchronizing signal H D and phase synchronization, and the falling of the falling output signal of the dividing counter (4) of the horizontal synchronizing signal H D match. Then, in this case, a phase synchronous relationship to the horizontal synchronizing signal H D and the display clock signal CLK.
水平同期信号HDと分周カウンタ(4)の出力信号との位
相が異なる場合には、位相比較器(2)よりの比較誤差
信号がローパスフイルタ(5)を介して発振器(3)に
制御電圧として供給され、水平同期信号HDと分周カウン
タ(4)の出力信号との位相が同期するように(水平同
期信号HDと表示クロツク信号CLKとの位相が同期するよ
うに)、その発振周波数が制御される。しかしながら、
発振器(3)の発振信号の周波数の制御量には限度があ
る。つまり、制御電圧を可変しても発振器(3)の発振
信号の変動周波数には限度があり、従つて、水平同期信
号HDと分周カウンタ(4)の出力信号との位相を一度に
一致する程可変することができない。これは、発振器
(3)が比較信号である水平同期信号HDの364倍もの高
い周波数の発振信号を得るものであることによる。When the phase of the horizontal synchronizing signal H D and the output signal of the dividing counter (4) are different, the control compares the error signal from the phase comparator (2) to the oscillator (3) via a low-pass filter (5) It is supplied as a voltage, (such that the phase of the display clock signal CLK and the horizontal synchronizing signal H D are synchronized) horizontal synchronizing signal H D and dividing counter (4) so that the phase is synchronized with the output signal of the The oscillation frequency is controlled. However,
There is a limit to the control amount of the frequency of the oscillation signal of the oscillator (3). In other words, there is a limit to the variation frequency of the oscillation signal of the oscillator even by varying the control voltage (3), matching accordance connexion, the phase of the output signal of the horizontal synchronizing signal H D and dividing counter (4) at a time The more you do it, the more you cannot change it. This is because the oscillator (3) is to obtain an oscillation signal of a higher frequency is also 364 times the horizontal synchronizing signal H D is a comparison signal.
結局、この第1図に示すPLL回路によれば、水平同期信
号HDと分周カウンタ(4)の出力信号とが同期するた
め、即ち水平同期信号HDと表示クロツク信号CLKとが位
相同期するためには、電源投入時等の分周カウンタ
(4)の初期値によつてはかなりの時間が必要となる。
また当然に、その位相同期までの時間は、例えば電源投
入時の状態で区々となる。After all, according to the PLL circuit shown in FIG. 1, for synchronizing the output signal of the horizontal synchronizing signal H D and dividing counter (4), i.e. the horizontal synchronizing signal H D and the display clock signal CLK and a phase synchronization To do so, a considerable time is required depending on the initial value of the frequency division counter (4) when the power is turned on.
Naturally, the time until the phase synchronization becomes different, for example, when the power is turned on.
発明の目的 本発明は斯る点に鑑みてなされたもので、電源投入時等
の初期状態によらず即座に位相同期状態となるようにし
たPLL回路を提案せんとするものである。SUMMARY OF THE INVENTION The present invention has been made in view of the above circumstances, and it is an object of the present invention to propose a PLL circuit that is immediately brought into a phase-locked state regardless of an initial state when power is turned on.
発明の概要 本発明によるPLL回路は上記目的を達成するため、出力
信号が得られる電圧制御型発振器と、上記出力信号が所
定の分周比で分周される分周カウンタと、この分周カウ
ンタの出力信号と比較信号との位相比較を行なう位相比
較器とを有し、この位相比較器からの比較誤差信号がロ
ーパスフイルタを介して上記電圧制御型発振器に制御電
圧として供給され、上記出力信号が上記比較信号に位相
同期するようになされたPLL回路において、上記分周カ
ウンタのカウント動作の開始を制御する制御手段が設け
られ、上記分周カウンタのカウント動作が上記比較信号
に同期して開始するようにしたことを特徴とするもので
ある。SUMMARY OF THE INVENTION In order to achieve the above object, a PLL circuit according to the present invention has a voltage-controlled oscillator that obtains an output signal, a frequency dividing counter that divides the output signal by a predetermined frequency dividing ratio, and the frequency dividing counter. And a phase comparator for performing a phase comparison between the output signal and the comparison signal, the comparison error signal from the phase comparator is supplied as a control voltage to the voltage controlled oscillator via a low pass filter, and the output signal In the PLL circuit adapted to be phase-synchronized with the comparison signal, control means for controlling the start of the counting operation of the frequency division counter is provided, and the counting operation of the frequency division counter is started in synchronization with the comparison signal. It is characterized by doing so.
このように構成することにより、電源投入時等におい
て、初期状態によらず、即座に位相同期状態とすること
ができる。With this configuration, when the power is turned on, the phase-locked state can be immediately set regardless of the initial state.
実施例 以下、第3図を参照しながら本発明によるPLL回路が水
平同期信号HDに同期した表示クロツク信号CLKを形成す
るのに用いられた例につき説明しよう。この第3図にお
いて第1図と対応する部分には同一符号を付し、その詳
細説明は省略する。Examples Hereinafter, trying explained examples were used to PLL circuit according to the present invention with reference to FIG. 3 forms a display clock signal CLK synchronized with the horizontal synchronizing signal H D. In FIG. 3, parts corresponding to those in FIG. 1 are designated by the same reference numerals, and detailed description thereof will be omitted.
この第3図において、(4′)は上述した第1図におけ
る分周カウンタ(4)と同様に、0〜363迄カウントす
るカウンタよりなり、364分周の分周器として働く分周
カウンタである。ただし、この分周カウンタ(4′)は
クリア入力端子▲▼を有し、この端子▲▼
に低レベル“0"の信号が供給されている間はカウント動
作をせず、クリア状態(カウント値=0)を維持するよ
うになされている。In FIG. 3, (4 ') is a frequency dividing counter which is a counter for counting from 0 to 363 and which functions as a frequency divider of 364, like the frequency dividing counter (4) in FIG. is there. However, this frequency division counter (4 ') has a clear input terminal ▲ ▼, and this terminal ▲ ▼
While the low level "0" signal is being supplied to, the count operation is not performed and the clear state (count value = 0) is maintained.
また、この第3図において(7)はJ−Kフリツプフロ
ツプを示し、そのJ端子は正の直流電圧+Bが供給され
る電源端子(8)に接続され、そのK端子は接地され
る。そして、その出力端子Qに得られる信号SQは分周カ
ウンタ(4′)のクリア端子▲▼に供給される。Further, in FIG. 3, (7) shows a JK flip-flop, the J terminal of which is connected to the power supply terminal (8) to which the positive DC voltage + B is supplied, and the K terminal of which is grounded. Then, the signal S Q obtained at the output terminal Q is supplied to the clear terminal (4) of the frequency division counter (4 ').
また、端子(1)に比較信号として供給される水平同期
信号HD(第4図Aに図示)は、反転されてフリツプフロ
ツプ(7)のクロツク端子CKに供給され、このフリツプ
フロツプ(7)は水平同期信号HDの立下りで動作するよ
うになされている。Further, (shown in FIG. 4 A) the horizontal synchronizing signal H D supplied as a comparison signal to the terminal (1) is supplied is inverted clock terminal CK of the flip-flops (7), the flip-flops (7) is horizontal It is designed to operate at the falling edge of the synchronization signal HD.
また、電源端子(8)は時定数回路を構成する抵抗器
(9)及びコンデンサ(10)の直列回路を介して接地さ
れ、この抵抗器(9)及びコンデンサ(10)の接続中点
Pに得られる信号が反転されてフリツプフロツプ(7)
のクリア端子CLRに供給される。In addition, the power supply terminal (8) is grounded through a series circuit of a resistor (9) and a capacitor (10) that form a time constant circuit, and the connection midpoint P of the resistor (9) and the capacitor (10) is connected to the ground. The resulting signal is inverted and flip-flopped (7)
It is supplied to the clear terminal CLR.
その他は第1図例と同様に構成される。Others are the same as those in the example of FIG.
本例は以上のように構成され、電源投入時には、電源端
子(8)に正の直流電圧+Bが供給されるので、接続点
Pに得られる信号は、抵抗器(9)及びコンデンサ(1
0)で決まる所定期間、即ち、電圧制御型発振器(3)
の発振動作が安定するのに要する時間、例えば20msecだ
け低レベル“0"となる。従つて、この期間、フリツプフ
ロツプ(7)の出力端子Qには低レベル“0"の信号が得
られ、これが分周カウンタ(4′)のクリア端子▲
▼に供給される。そのため、この分周カウンタ
(4′)はこの期間カウント動作をせず、クリア状態を
保持する。This example is configured as described above, and when the power is turned on, the positive DC voltage + B is supplied to the power supply terminal (8), so that the signal obtained at the connection point P is the resistor (9) and the capacitor (1
0) for a predetermined period, that is, voltage-controlled oscillator (3)
The low level becomes "0" only for the time required for the oscillation operation to stabilize, for example, 20 msec. Therefore, during this period, a low level "0" signal is obtained at the output terminal Q of the flip-flop (7), which is the clear terminal ▲ of the frequency division counter (4 ').
▼ is supplied. Therefore, the frequency division counter (4 ') does not perform the counting operation during this period and holds the clear state.
この期間の経過後、即ち、フリツプフロツプ(7)のク
リア状態が解除された後、水平同期信号HD(第4図Aに
図示)の立下り時点t1で、このフリツプフロツプ(7)
の出力端子Qに得られる信号SQは低レベル“0"から高レ
ベル“1"となる。従つて、分周カウンタ(4′)はこの
時点t1、即ち水平同期信号HDの立下りの時点でクリア状
態が解除され、カウント動作が開始される。After this period, i.e., flip-flops after the clear state (7) is released, the falling time t 1 of the horizontal synchronizing signal H D (shown in FIG. 4 A), the flip-flops (7)
The signal S Q obtained at the output terminal Q of the signal changes from low level "0" to high level "1". Accordance connexion, the dividing counter (4 ') this time t 1, i.e., the clear state is canceled at the time of the fall of the horizontal synchronizing signal H D, the count operation is started.
このように本例によれば、電源投入時の初期状態におい
て、分周カウンタ(4′)のカウント動作は、水平同期
信号HDの立下り時点t1で開始されるようになされている
ので、分周カウンタ(4′)の出力信号(第4図Cに図
示)は、この電源投入時において水平同期信号HDと略位
相同期したものとなる。従つて、本例によれば、発振器
(3)の発振信号の変動周波数が小さくとも、水平同期
信号HDと分周カウンタ(4′)の出力信号との位相、即
ち水平同期信号HDと発振器(3)の発振信号、つまり表
示クロツク信号CLKとの位相が即座に同期状態となる。
結局、本例によれば、出力端子(6)には第1図例のも
のに比べ、早く安定した表示クロツク信号CLKを得るこ
とができる。According to the present embodiment, in the initial state at power-on, the counting operation of the frequency division counter (4 '), because it is adapted to be started at the falling time t 1 of the horizontal synchronizing signal H D (shown in Figure 4 C) output signal of the dividing counter (4 ') is such as to a horizontal synchronizing signal H D substantially phase locked in time this power-on. Accordance connexion, according to this embodiment, even a small variation frequency of the oscillation signal of the oscillator (3), the horizontal synchronizing signal H D and the output signal with the phase of the frequency division counter (4 '), i.e. the horizontal synchronizing signal H D The oscillation signal of the oscillator (3), that is, the phase with the display clock signal CLK is immediately brought into a synchronized state.
After all, according to this example, the display clock signal CLK can be obtained at the output terminal (6) faster and more stably than that in the example of FIG.
尚、上述実施例においては、フリツプフロツプ(7)の
クリア端子CLRには電源投入時に所定期間低レベル“0"
の信号が反転されて供給されるものであるが、画面切換
時等のように水平同期信号HDと表示クロツク信号CLKと
の位相同期関係がくずれる時に、同様の信号を供給する
ようにすれば、これらの時にも出力端子(6)には水平
同期信号HDに同期した安定した表示クロツク信号CLKを
即座に得ることができる。また、上述実施例において
は、水平同期信号HDを比較信号として位相比較器に供給
したものであるが、ある信号を例えば分周カウンタに供
給し、この分周カウンタの出力信号を比較信号として位
相比較器に供給するようにしたものにおいても、上述実
施例のように構成すれば同様の作用効果を得ることがで
きる。In the above embodiment, the clear terminal CLR of the flip-flop (7) has a low level "0" for a predetermined period when the power is turned on.
But in which signals are supplied are reversed, when the collapsed phase locked relationship between the display clock signal CLK and the horizontal synchronizing signal H D as such screen switching, if to supply the same signal these are the output terminals (6) even when the it is possible to obtain immediately a stable display clock signal CLK synchronized with the horizontal synchronizing signal H D. Further, in the above embodiment, in which was fed to the phase comparator as the comparison signal a horizontal sync signal H D, supplies a certain signal, for example the dividing counter, as a comparison signal to the output signal of the divider counter Even in the case of supplying to the phase comparator, if it is configured as in the above-described embodiment, the same operational effect can be obtained.
発明の効果 以上述べた実施例からも明らかなように本発明によるPL
L回路によれば、分周カウンタのカウント動作の開始を
制御する制御手段が設けられ、分周カウンタのカウント
動作が上記比較信号に同期して開始するようにしたもの
であり、比較信号と電圧制御型発振器より得られる出力
信号とを電源投入時等の初期状態によらず即座に位相同
期状態とすることができる。Effects of the Invention As is clear from the above-described embodiments, the PL according to the present invention
According to the L circuit, the control means for controlling the start of the counting operation of the frequency division counter is provided, and the counting operation of the frequency division counter is started in synchronization with the comparison signal. The output signal obtained from the controlled oscillator can be immediately brought into the phase locked state regardless of the initial state when the power is turned on.
第1図はPLL回路の従来例を示す構成図、第2図はその
説明に供する線図、第3図は本発明によるPLL回路の一
実施例を示す構成図、第4図はその説明に供する線図で
ある。 (1)は比較信号が供給される端子、(2)は位相比較
器、(3)は電圧制御型発振器、(4′)は分周カウン
タ、(6)は出力端子、(7)はJ−Kフリツプフロツ
プである。FIG. 1 is a block diagram showing a conventional example of a PLL circuit, FIG. 2 is a diagram used for explaining the same, FIG. 3 is a block diagram showing an embodiment of a PLL circuit according to the present invention, and FIG. FIG. (1) is a terminal to which a comparison signal is supplied, (2) is a phase comparator, (3) is a voltage controlled oscillator, (4 ') is a frequency dividing counter, (6) is an output terminal, and (7) is J. -K flip flop.
───────────────────────────────────────────────────── フロントページの続き (72)発明者 前田 悟 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内 (72)発明者 谷口 郁夫 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内 (56)参考文献 特開 昭53−3765(JP,A) 特公 昭58−18020(JP,B2) ─────────────────────────────────────────────────── ─── Continued Front Page (72) Inventor Satoru Maeda 6-735 Kitashinagawa, Shinagawa-ku, Tokyo Sony Corporation (72) Ikuo Taniguchi 6-7-5 Kitashinagawa, Shinagawa-ku, Tokyo In Sony Corporation (56) References JP-A-53-3765 (JP, A) JP-B-58-18020 (JP, B2)
Claims (1)
電圧制御型発振器と、上記電圧制御型発振器の出力信号
を分周する分周カウンタと、上記分周カウンタの出力信
号と水平同期信号との位相を比較する位相比較器と、上
記位相比較器の出力信号に基づいて上記制御電圧を生成
してそれを上記電圧制御型発振器に供給するローパスフ
ィルタとを有し、上記電圧制御型発振器の出力信号をク
ロック信号として出力するPLL回路において、 抵抗器とコンデンサとを有し電源が投入されてから上記
電圧制御型発振器の発振動作が安定するのに要する所定
時間後に第1のレベルから第2のレベルに変化する第1
のリセット信号を出力する時定数回路と、 上記水平同期信号と上記第1のリセット信号が入力さ
れ、上記第1のリセット信号が上記第1のレベルから第
2のレベルに変化した直後の上記水平同期信号のエッジ
に応答して第1のレベルから第2のレベルに変化する第
2のリセット信号を出力するフリップフロップとを有
し、上記分周カウンタは上記第2のリセット信号が上記
第1のレベルから第2のレベルに変化した時点から計数
を開始するように構成されていることを特徴とするPLL
回路。1. A voltage controlled oscillator for outputting a signal having a frequency according to a control voltage, a frequency dividing counter for dividing the output signal of the voltage controlled oscillator, an output signal of the frequency dividing counter and a horizontal synchronizing signal. And a low-pass filter that generates the control voltage based on the output signal of the phase comparator and supplies it to the voltage-controlled oscillator, and the voltage-controlled oscillator. In a PLL circuit that outputs the output signal of as a clock signal, the first level is changed to the first level after a predetermined time required for the oscillation operation of the voltage controlled oscillator to be stabilized after the power is turned on, which has a resistor and a capacitor. First to change to a level of 2
A time constant circuit for outputting the reset signal, the horizontal synchronizing signal and the first reset signal are input, and the horizontal signal is output immediately after the first reset signal changes from the first level to the second level. A flip-flop that outputs a second reset signal that changes from a first level to a second level in response to an edge of the synchronization signal, wherein the frequency division counter has the second reset signal as the first reset signal. PLL configured to start counting from the time when the level changes from the second level to the second level
circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58185629A JPH0752843B2 (en) | 1983-10-04 | 1983-10-04 | PLL circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58185629A JPH0752843B2 (en) | 1983-10-04 | 1983-10-04 | PLL circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6076813A JPS6076813A (en) | 1985-05-01 |
JPH0752843B2 true JPH0752843B2 (en) | 1995-06-05 |
Family
ID=16174120
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58185629A Expired - Lifetime JPH0752843B2 (en) | 1983-10-04 | 1983-10-04 | PLL circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0752843B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61191121A (en) * | 1985-02-20 | 1986-08-25 | Hitachi Ltd | Oscillator |
JPS61258529A (en) * | 1985-05-13 | 1986-11-15 | Nec Corp | Frequency synthesizer |
JP2552313Y2 (en) * | 1990-11-14 | 1997-10-29 | カシオ計算機株式会社 | Display area correction circuit |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS533765A (en) * | 1976-06-30 | 1978-01-13 | Matsushita Electric Ind Co Ltd | Phase synchronous oscillating unit |
JPS5818020A (en) * | 1981-07-27 | 1983-02-02 | Sharp Corp | Safety device for combustion control |
JPS58152035U (en) * | 1982-04-02 | 1983-10-12 | 日立電子株式会社 | phase locked loop |
-
1983
- 1983-10-04 JP JP58185629A patent/JPH0752843B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS6076813A (en) | 1985-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4613827A (en) | Write clock pulse generator used for a time base corrector | |
JPH071423B2 (en) | Pulse generator | |
US4617594A (en) | Signal generator circuit | |
JP3555372B2 (en) | Synchronous processing circuit | |
JPH0752843B2 (en) | PLL circuit | |
US6018273A (en) | Externally-synchronized voltage-controlled oscillator in phase locked loop | |
JPH0832833A (en) | Video system pulse generating circuit | |
US5867545A (en) | Phase-locked loop circuit | |
JPH06276089A (en) | Pll circuit | |
JP3353372B2 (en) | Liquid crystal display | |
JP2714193B2 (en) | Digital television receiver | |
JPH06291644A (en) | Pll circuit | |
JP2795008B2 (en) | Input clock cutoff circuit method for phase-locked oscillation circuit | |
JP2884643B2 (en) | Phase synchronous clock generator | |
JPH09130237A (en) | Pll circuit and transfer data signal processor | |
JPS643252Y2 (en) | ||
JP2531138B2 (en) | Sync signal generator | |
JP2600866B2 (en) | Phase comparison device | |
JPH01129293A (en) | Display clock reproducer | |
JPS6247389B2 (en) | ||
JPH024087A (en) | Pll circuit | |
JPS63108875A (en) | Video signal synchronizing device | |
JPH0716161B2 (en) | PLL circuit | |
JPH0758633A (en) | Pll circuit | |
KR19990001545A (en) | Synchronization Signal Generator in Image Processing System |