JPH05134059A - Time correcting method - Google Patents
Time correcting methodInfo
- Publication number
- JPH05134059A JPH05134059A JP29534391A JP29534391A JPH05134059A JP H05134059 A JPH05134059 A JP H05134059A JP 29534391 A JP29534391 A JP 29534391A JP 29534391 A JP29534391 A JP 29534391A JP H05134059 A JPH05134059 A JP H05134059A
- Authority
- JP
- Japan
- Prior art keywords
- time
- counter
- clock
- correction
- seconds
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Electric Clocks (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、情報処理システム内に
おいて使用される時刻を発生する時刻生成システムにお
ける時刻補正方式に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a time correction method in a time generation system for generating a time used in an information processing system.
【0002】例えば電子交換機等においては、通話料金
の算定の際に、或いは各種統計データを収集する際に必
要となる時刻を発生する時刻生成システムが内蔵されて
いる。[0002] For example, an electronic exchange or the like has a built-in time generation system that generates a time required for calculating a call charge or collecting various statistical data.
【0003】電子交換機は、時刻生成システムが発生す
る時刻を基準として、所定時刻に(例えば各分0秒毎
に)に、或いは所定時間間隔を置いて(例えば1秒毎
に)、所要の処理を実行する場合が少なくない。The electronic exchange performs required processing at a predetermined time (for example, every 0 seconds for each minute) or at a predetermined time interval (for example, for every 1 second) with reference to the time generated by the time generation system. There are not a few cases to execute.
【0004】なお、時刻生成システムが発生する時刻の
誤差を許容範囲内に維持する為に、より信頼の置ける時
刻、例えば外部の時計装置が発生する時刻等を基準とし
て、周期的に補正されることが多い。In order to maintain the error of the time generated by the time generation system within the allowable range, the time is corrected periodically based on a more reliable time, for example, the time generated by an external clock device. Often.
【0005】[0005]
【従来の技術】図6は従来ある時刻生成システムの一例
を示す図であり、図7は図6における時刻補正処理の一
例を示す図であり、図8は図6における時刻遅延補正経
緯の一例を示す図であり、図9は図6における時刻先行
補正経緯の一例を示す図である。2. Description of the Related Art FIG. 6 is a diagram showing an example of a conventional time generation system, FIG. 7 is a diagram showing an example of a time correction process in FIG. 6, and FIG. 8 is an example of a time delay correction process in FIG. FIG. 9 is a diagram showing an example, and FIG. 9 is a diagram showing an example of the time advance correction history in FIG. 6.
【0006】図6において、クロック発振器2は、一定
周期(例えば10ミリ秒)を有するクロック信号CLK
を発生して時間カウンタ3に供給し、時間カウンタ3
は、クロック発振器2から供給されるクロック信号CL
Kを計数し、時、分、秒、ミリ秒(10ミリ秒単位)で
表現した計数値をカウンタ時刻TC として出力する。In FIG. 6, the clock oscillator 2 has a clock signal CLK having a constant period (for example, 10 milliseconds).
Is generated and supplied to the time counter 3,
Is a clock signal CL supplied from the clock oscillator 2.
K is counted, and the count value expressed in hours, minutes, seconds, and milliseconds (10 millisecond units) is output as the counter time T C.
【0007】時間管理部4は、時間カウンタ3から出力
されるカウンタ時刻TC を基準として、例えば所定周期
毎に周期起動処理部5を起動し、或いは所定時刻毎に定
時起動処理部6を起動する。The time management unit 4 activates the periodic activation processing unit 5 at predetermined time intervals or the regular activation processing unit 6 at predetermined time intervals with reference to the counter time T C output from the time counter 3. To do.
【0008】なお時間カウンタ3が発生するカウンタ時
刻TC は、例えばクロック信号CLKの周期に含まれる
誤差に起因し、或いは時刻生成システムを構成するプロ
セッサの負荷が輻輳し、時間カウンタ3におけるクロッ
ク信号CLKの計数処理を休止せざるを得なかった等に
起因して、誤差を生ずることが避けられない。The counter time T C generated by the time counter 3 is caused by, for example, an error included in the cycle of the clock signal CLK, or the load of the processor constituting the time generation system is congested, and the clock signal at the time counter 3 is clocked. It is unavoidable that an error occurs due to the fact that the counting process of CLK must be stopped.
【0009】カウンタ時刻TC に生ずる誤差を補正する
為に、時刻補正部41が設けられている。時刻補正部4
1は、所定周期(例えば1分周期)毎に起動されると
(図7参照)、時間カウンタ3が発生するカウンタ時刻
TCより誤差が少ないことを保証されている時計装置1
が発生する時計時刻TH と、時間カウンタ3が発生する
カウンタ時刻TC とを比較し(ステップS1)、カウン
タ時刻TC と時計時刻TH との時間差|TC −TH |
が、予め定められた許容時間差Δ(例えば2秒)以上と
なる場合には(ステップS2)、時間カウンタ3のカウ
ンタ時刻TC を時計時刻TH と一致させる(ステップS
3)。A time correction unit 41 is provided to correct an error occurring at the counter time T C. Time correction unit 4
1 is guaranteed to have a smaller error than the counter time T C generated by the time counter 3 when it is activated every predetermined period (for example, one minute period) (see FIG. 7).
A clock time T H but generated, compared with the counter time T C that is time counter 3 occurs (step S1), the time difference between the counter time T C and clock time T H | T C -T H |
However, when the difference becomes equal to or more than the predetermined allowable time difference Δ (for example, 2 seconds) (step S2), the counter time T C of the time counter 3 is made to match the clock time T H (step S2).
3).
【0010】然し、時間管理部4が予め定められた時刻
に(例えば各分0秒毎に)定時起動処理部6を起動する
ものとし、時刻補正部41が時点t1 に起動されてカウ
ンタ時刻TC と時計時刻TH とを比較した結果、図8に
示す如く、カウンタ時刻TC が10時6分59.0秒を
示し、時計時刻TH が10時7分01.5秒を示してい
た場合には、時間差|TC −TH |(=2.5秒)が許
容時間差Δ(=2秒)を越える為、カウンタ時刻T
C (=10時6分59.0秒)を時計時刻TH (=10
時7分01.5秒)と一致させる如く補正したとする
と、時間管理部4はカウンタ時刻TC が10時6分5
9.0秒から10時7分0秒を飛越して10時7分0
1.5秒に移行した為、定時起動処理部6を10時7分
0秒に起動出来なくなる。However, it is assumed that the time management unit 4 activates the scheduled activation processing unit 6 at a predetermined time (for example, every minute 0 seconds), and the time correction unit 41 is activated at the time t 1 and the counter time. As a result of comparing T C with the clock time T H , as shown in FIG. 8, the counter time T C shows 10: 6: 59.0 seconds and the clock time T H shows 10: 7: 01.5 seconds. when was the time difference | T C -T H | (= 2.5 seconds) for exceeding the difference allowed time delta (= 2 seconds), the counter time T
C (= 10: 06: 59.0 seconds) is set to clock time T H (= 10
Assuming that the correction is made so as to match the time 7: 01.5 seconds), the time management unit 4 determines that the counter time T C is 10: 6: 5.
Jumped from 9.0 seconds to 10:07, 10:07
Since the time has shifted to 1.5 seconds, the scheduled activation processing unit 6 cannot be activated at 10: 7: 0.
【0011】また、時間管理部4が前述の所定時刻に
(例えば各分0秒毎に)定時起動処理部6を起動するも
のとし、時刻補正部41が時点t1 に起動されてカウン
タ時刻TC と時計時刻TH とを比較した結果、図9に示
す如く、カウンタ時刻TC が10時7分1.0秒を示
し、時計時刻TH が10時6分58.5秒を示していた
場合には、時間差|TC −TH |(=2.5秒)がやは
り許容時間差Δ(=2秒)を越える為、カウンタ時刻T
C (=10時7分1.0秒)を時計時刻TH (=10時
6分58.5秒)に一致させる如く補正したとすると、
時間カウンタ3が出力するカウンタ時刻TC が時点t1
の前後二度(時点t0 およびt2 )において10時7分
1.0秒を示すこととなり、時間管理部4は定時起動処
理部6を10時7分0秒に二度起動したこととなる。Further, it is assumed that the time management unit 4 activates the fixed-time activation processing unit 6 at the above-mentioned predetermined time (for example, every minute 0 seconds), and the time correction unit 41 is activated at time t 1 and the counter time T. As a result of comparing C with the clock time T H , as shown in FIG. 9, the counter time T C shows 10: 07: 1.0 and the clock time T H shows 10: 6: 58.5. If the the time difference | T C -T H | (= 2.5 sec) is also for exceeding difference allowable time Δ the (= 2 seconds), the counter time T
If C (= 10: 07: 1.0) is corrected to match the clock time T H (= 10: 6: 58.5),
The counter time T C output by the time counter 3 is the time t 1
10: 7: 1.0 is shown twice before and after (time points t 0 and t 2 ), and the time management unit 4 starts the scheduled activation processing unit 6 twice at 10: 7: 0. Become.
【0012】[0012]
【発明が解決しようとする課題】以上の説明から明らか
な如く、従来ある時刻生成システムにおいては、起動さ
れた時刻補正部41が、カウンタ時刻TC と時計時刻T
H との時間差|TC −T H |を許容時間差Δを越えたと
識別した場合に、直ちにカウンタ時刻TC を時計時刻T
H と一致する如く補正していた為、時間管理部4が定時
起動処理部6を起動すべき時刻を飛越した為に起動不能
となり、或いは起動すべき時刻を二度示した為に同一時
刻に対して二度起動させることとなり、定時起動処理部
6を正確に起動出来ぬ問題があった。[Problems to be Solved by the Invention]
In the conventional time generation system,
The time correction unit 41 is set to the counter time TCAnd clock time T
HTime difference with | TC-T H| exceeds the allowable time difference Δ
If identified, the counter time T immediatelyCClock time T
HSince it was corrected so that it coincides with
Cannot start because the time to start the startup processing unit 6 was skipped
Or the same time because the time to start is indicated twice
It will be activated twice for each time, and the scheduled activation processing unit
There was a problem that 6 could not be started correctly.
【0013】本発明は、時刻発生手段が示すカウンタ時
刻を補正した場合にも、定時起動に異常を発生させぬ時
刻補正方式を実現することを目的とする。It is an object of the present invention to realize a time correction method that does not cause an abnormality in scheduled activation even when the counter time indicated by the time generation means is corrected.
【0014】[0014]
【課題を解決するための手段】図1は本発明の原理を示
す図である。図1において、100は、所定周期を有す
るクロック信号を計数してカウンタ時刻TC を発生する
時刻発生手段、1はカウンタ時刻TC の基準となる時計
時刻TH を発生する時計装置、200は、時刻発生手段
100が発生するカウンタ時刻TC を、時計装置1が発
生する時計時刻TH に周期的に補正する時刻補正手段で
ある。FIG. 1 is a diagram showing the principle of the present invention. In Figure 1, 100, time generating means for generating a counter time T C counts the clock signal having a predetermined period, 1 clock unit for generating a clock time T H as a reference of the counter time T C, 200 is the counter time T C that time generating means 100 generates a time correcting means for periodically correcting the clock time T H of timepiece apparatus 1 is generated.
【0015】300は、本発明により時刻補正手段20
0に設けられた分割補正手段である。Reference numeral 300 denotes a time correction means 20 according to the present invention.
It is a division correction means provided at 0.
【0016】[0016]
【作用】分割補正手段300は、時刻発生手段100が
発生するカウンタ時刻TC と、時計装置1が発生する時
計時刻TH との時間差を、予め定められた単位時間TU
以内に区分し、複数回に分けて補正する。The dividing correction means 300 determines the time difference between the counter time T C generated by the time generation means 100 and the clock time T H generated by the timepiece device 1 as a predetermined unit time T U.
Divide within and correct multiple times.
【0017】なお分割補正手段300は、単位時間TU
を、時刻発生手段100が発生するカウンタ時刻TC が
時計装置1が発生する時計時刻TH より遅れていた場合
に、カウンタ時刻TC の有効最小桁に、補正により不連
続を生じさせない程度に設定することが考慮される。It should be noted that the division correction means 300 has a unit time T U.
When the counter time T C generated by the time generation means 100 is behind the clock time T H generated by the timepiece device 1, correction is performed so that discontinuity does not occur in the effective minimum digit of the counter time T C. Setting is considered.
【0018】また分割補正手段300は、時刻発生手段
100が発生するカウンタ時刻TC が時計装置1が発生
する時計時刻TH より進んでいた場合に、カウンタ時刻
TC の補正時点を、補正により予め定められた時刻を再
度発生しない様に設定することが考慮される。When the counter time T C generated by the time generation means 100 is ahead of the clock time T H generated by the timepiece device 1, the division correction means 300 corrects the correction time of the counter time T C by correction. It is considered to set the predetermined time so as not to occur again.
【0019】従って、カウンタ時刻を補正する際に、予
め定められた時刻を一度だけ確実に発生することとな
り、定時刻に起動される処理に支障を来すことが防止可
能となる。Therefore, when the counter time is corrected, the predetermined time is surely generated only once, and it is possible to prevent the processing started at the constant time from being disturbed.
【0020】[0020]
【実施例】以下、本発明の一実施例を図面により説明す
る。図2は本発明の一実施例による時刻生成システムを
示す図であり、図3は図2における時刻分割補正処理の
一例を示す図であり、図4は図3における時刻遅延補正
経緯の一例を示す図であり、図5は図3における時刻先
行補正経緯の一例を示す図である。なお、全図を通じて
同一符号は同一対象物を示す。DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. 2 is a diagram showing a time generation system according to an embodiment of the present invention, FIG. 3 is a diagram showing an example of the time division correction processing in FIG. 2, and FIG. 4 is an example of a time delay correction process in FIG. FIG. 5 is a diagram showing an example of the time advance correction history in FIG. 3. The same reference numerals denote the same objects throughout the drawings.
【0021】図2においては、図1における時刻発生手
段100としてクロック発振器2、時間カウンタ3、時
間管理部4が示され、また図1における時刻補正手段2
00として時刻補正部41が示され、更に図1における
分割補正手段300として、遅延補正部421および先
行補正部422を具備する時刻分割補正部42が設けら
れている。2, a clock oscillator 2, a time counter 3, and a time management unit 4 are shown as the time generation means 100 in FIG. 1, and the time correction means 2 in FIG.
A time correction unit 41 is shown as 00, and a time division correction unit 42 including a delay correction unit 421 and a preceding correction unit 422 is further provided as the division correction unit 300 in FIG.
【0022】図2に例示される時刻生成システムも、図
6におけると同様に、クロック発振器2が一定周期(例
えば10ミリ秒)を有するクロック信号CLKを発生し
て時間カウンタ3に供給し、時間カウンタ3がクロック
発振器2から供給されるクロック信号CLKを計数し、
時、分、秒、ミリ秒(10ミリ秒単位)で表現した計数
値をカウンタ時刻TC として出力し、また時間管理部4
が、時間カウンタ3から出力されるカウンタ時刻TC を
基準として、所定時刻毎に(例えば各分0秒毎に)定時
起動処理部6を起動するものとする。In the time generation system illustrated in FIG. 2, as in the case of FIG. 6, the clock oscillator 2 generates the clock signal CLK having a constant cycle (for example, 10 milliseconds) and supplies it to the time counter 3, The counter 3 counts the clock signal CLK supplied from the clock oscillator 2,
The count value expressed in hours, minutes, seconds, and milliseconds (10 millisecond unit) is output as the counter time T C , and the time management unit 4
However, with the counter time T C output from the time counter 3 as a reference, the scheduled start-up processing unit 6 is started every predetermined time (for example, every 0 seconds for each minute).
【0023】但し時間管理部4は、定時起動処理部6を
起動する際には、時間カウンタ3が発生するカウンタ時
刻TC の最小有効桁として秒を採用し、ミリ秒は切捨て
るものとする。However, the time management unit 4 employs seconds as the least significant digit of the counter time T C generated by the time counter 3 when activating the scheduled activation processing unit 6, and rounds down milliseconds. ..
【0024】従って時刻分割補正部42は、カウンタ時
刻TC を補正する単位時間TU として、最小有効桁(1
秒)において不連続を生ずることの無い様に500ミリ
秒を採用する。Therefore, the time division correction unit 42 sets the minimum effective digit (1) as the unit time T U for correcting the counter time T C.
500 ms is used so that discontinuity does not occur.
【0025】図2乃至図5において、時刻補正部41
は、所定周期(例えば1分周期)毎に起動されると(図
3参照)、時間カウンタ3が発生するカウンタ時刻TC
と、基準となる時計装置1が発生する時計時刻TH とを
比較し(ステップS11)、カウンタ時刻TC と時計時
刻THとの時間差|TC −TH |が、予め定められた許
容時間差Δ(例えば2秒)以上となる場合には(ステッ
プS12)、更にカウンタ時刻TC が時計時刻TH より
遅延しているか否かを分析し(ステップS13)、カウ
ンタ時刻TC が時計時刻TH より遅延している場合には
遅延補正部421を起動し、またカウンタ時刻TC が時
計時刻TH より先行している場合には先行補正部422
を起動する。2 to 5, the time correction unit 41
Is started at every predetermined cycle (for example, 1 minute cycle) (see FIG. 3), the counter time T C generated by the time counter 3 is generated.
If, by comparing the clock time T H of timepiece apparatus 1 as a reference is generated (step S11), and the time difference between the counter time T C and clock time T H | acceptable, predetermined | T C -T H If the time difference Δ (for example, 2 seconds) or more (step S12), it is further analyzed whether the counter time T C is delayed from the clock time T H (step S13), and the counter time T C is the clock time. If it is delayed from T H , the delay correction unit 421 is activated, and if the counter time T C is earlier than the clock time T H , the advance correction unit 422 is activated.
To start.
【0026】例えば図2、図3および図4において、時
刻補正部41が時点t1 に起動され、カウンタ時刻TC
と時計時刻TH とを比較した所、時間カウンタ3がカウ
ンタ時刻TC =10時6分59.0秒 を示し、時計装
置1が時計時刻TH =10時7分1.5秒を示すことを
検出すると、カウンタ時刻TC が時計時刻TH より2.
5秒遅延していると識別し、遅延補正部421を起動す
る。For example, in FIG. 2, FIG. 3 and FIG. 4, the time correction unit 41 is activated at time t 1 , and the counter time T C
Indicating a place of comparing the clock time T H, the time counter 3 shows the 6 minutes 59.0 seconds at the counter time T C = 10, timepiece apparatus 1 is a 7-minute 1.5 seconds at clock time T H = 10 Upon detecting that, two counter time T C is from the clock time T H.
The delay correction unit 421 is activated after identifying the delay of 5 seconds.
【0027】起動された遅延補正部421は、内蔵する
タイマを起動し(ステップS21)、タイマが予め定め
られたタイミング時間T1 (図4においては500ミリ
秒)を計時すると(ステップS22)、タイマを停止さ
せ(ステップS23)、時間カウンタ3が示すカウンタ
時刻TC (=10時6分59.5秒)に更に単位時間T
U (=500ミリ秒)を加算してカウンタ時刻TC (=
10時7分0秒)に補正し(ステップS24)、補正し
たカウンタ時刻TC (=10時7分0秒)が時計装置1
が示す時計時刻TH (=10時7分2.0秒)に達して
いないことを識別すると(ステップS25)、再びステ
ップS21以降を繰返す。The activated delay correction unit 421 activates a built-in timer (step S21), and when the timer measures a predetermined timing time T 1 (500 milliseconds in FIG. 4) (step S22), The timer is stopped (step S23), and the unit time T is further added at the counter time T C (= 10: 6: 59.5 seconds) indicated by the time counter 3.
U (= 500 milliseconds) is added and counter time T C (=
It is corrected to 10: 7: 0) (step S24), and the corrected counter time T C (= 10: 7: 0) is set to the timepiece device 1.
When it is identified that the clock time TH (= 10: 07: 2.0) indicated by is not reached (step S25), step S21 and subsequent steps are repeated again.
【0028】以下同様にして、遅延補正部421は時点
t1 より1.0秒、1.5秒、2.0秒と経過する度に
単位時間TU (=500ミリ秒)宛補正して、カウンタ
時刻TC を10時7分1.0秒、10時7分2.0秒、
10時7分3.0秒と補正し、時点t1 より2.5秒経
過した時点で単位時間TU (=500ミリ秒)を補正す
ることにより、カウンタ時刻TC が10時7分4.0秒
となり、時計時刻TH (=10時7分4.0秒)以上と
なったことを識別すると、カウンタ時刻TC を同時点に
おける時計時刻TH と一致する如く補正した後(ステッ
プS41)、補正を完了する。Similarly, the delay correction unit 421 corrects the unit time T U (= 500 milliseconds) every time 1.0 seconds, 1.5 seconds, and 2.0 seconds elapse from the time point t 1. , Counter time T C at 10: 07: 1.0, 10: 07: 2.0,
The counter time T C is corrected to 10: 07: 3.0, and the unit time T U (= 500 milliseconds) is corrected when 2.5 seconds have passed from the time t 1, so that the counter time T C is 10: 07: 4. When it is identified that the time becomes 0.0 seconds and the clock time T H (= 10: 07: 4.0 seconds) or more, the counter time T C is corrected so as to match the clock time T H at the same point (step S41), the correction is completed.
【0029】以上の補正経緯において、時間管理部4は
時間カウンタ3のカウンタ時刻TC の有効桁を時点(t
1 +0.5秒)乃至(t1 +1.0秒)において10時
7分0秒と判読する為、定時起動処理部6を10時7分
0秒において確実に起動可能となる。In the above-mentioned correction process, the time management unit 4 sets the effective digit of the counter time T C of the time counter 3 to the time point (t).
Since it is read as 10: 7: 0 in ( 1 +0.5 seconds) to (t 1 +1.0 seconds), it is possible to reliably start the scheduled activation processing unit 6 at 10:07.
【0030】次に図2、図3および図5において、時刻
補正部41が時点t1 に起動され、カウンタ時刻TC と
時計時刻TH とを比較した所、時間カウンタ3がカウン
タ時刻TC =10時6分56.8秒 を示し、時計装置
1が時計時刻TH =10時6分54.0秒を示すことを
検出すると、カウンタ時刻TC が時計時刻TH より2.
8秒先行していると識別し、先行補正部422を起動す
る。2, 3 and 5, the time correction unit 41 is activated at time t 1 and the counter time T C is compared with the clock time T H. As a result, the time counter 3 shows the counter time T C. = 10:00 indicates 6 minutes 56.8 seconds, the timepiece apparatus 1 detects that shows the 6 minutes 54.0 seconds at clock time T H = 10, 2 counter time T C is from the clock time T H.
The leading correction unit 422 is activated after it is identified that the leading time is 8 seconds.
【0031】起動された先行補正部422は、現時点t
1 のカウンタ時刻TC が所定時刻T A (例えば毎分5
8.2秒)乃至TB (例えば毎分59.3秒)の範囲内
に有るか否かを分析し(ステップS31)、現時点t1
のカウンタ時刻TC が10時6分56.8秒 を示し、
前記範囲内に存在しないことを確認すると、直ちに内蔵
するタイマを起動し(ステップS32)、タイマが予め
定められたタイミング時間T2 (図5においては1.5
秒)を計時すると(ステップS33)、タイマを停止さ
せ(ステップS34)、時間カウンタ3が示すカウンタ
時刻TC (=10時6分58.3秒)から単位時間TU
(=500ミリ秒)を減算してカウンタ時刻TC (=1
0時6分57.8秒)に補正し(ステップS35)、補
正したカウンタ時刻TC (=10時6分57.8秒)が
時計装置1の発生する時計時刻TH (=10時6分5
5.5秒)より先行していることを識別すると(ステッ
プS36)、再びステップS31以降を繰返す。The pre-correction unit 422 which has been activated is
1Counter time TCIs the predetermined time T A(Eg 5 per minute
8.2 seconds) to TBWithin the range (for example, 59.3 seconds per minute)
Is analyzed (step S31), and the present time t1
Counter time TCShows 10: 6: 56.8 seconds,
Built-in as soon as it is confirmed that it is not within the range
To activate the timer (step S32)
Specified timing time T2(1.5 in FIG. 5)
When the second is measured (step S33), the timer is stopped.
(Step S34), the counter indicated by the time counter 3
Time TC(= 10: 06: 58.3 seconds) to unit time TU
(= 500 milliseconds) is subtracted and the counter time TC(= 1
0: 6: 57.8) (step S35)
Corrected counter time TC(= 10: 06: 57.8)
Clock time T generated by the clock device 1H(= 10:06 5
If it is identified that it is preceded by 5.5 seconds (step
(Step S36), and step S31 and subsequent steps are repeated again.
【0032】続いてステップS31乃至S36を一回繰
返した結果、時点t1 より3.0秒経過後に単位時間T
U (=500ミリ秒)だけ補正した結果、カウンタ時刻
TC は10時6分58.8秒に補正された後、先行補正
部422は再度ステップS31において現時点のカウン
タ時刻TC が所定時刻TA (例えば毎分58.2秒)乃
至TB(例えば毎分59.3秒)の範囲内に有るか否か
を分析し、今回は前記範囲内に存在することを識別す
る。Then, as a result of repeating steps S31 to S36 once, after 3.0 seconds have elapsed from the time point t 1 , the unit time T
As a result of correcting only U (= 500 milliseconds), the counter time T C is corrected to 10: 6: 58.8 seconds, and then the preceding correction unit 422 again sets the current counter time T C to the predetermined time T in step S31. analyzing whether there within the a (e.g. every minute 58.2 seconds) to T B (e.g. every minute 59.3 seconds), this identifies that exist within the range.
【0033】ここで、カウンタ時刻TC が10時6分5
8.5秒を示す状態でステップS32以降を実行する
と、カウンタ時刻TC はタイマ停止時点で10時7分0
秒に達した後、単位時間TU だけ減算されて10時6分
59.5秒に補正され、500ミリ秒経過後に再び10
時7分0秒に達することとなり、カウンタ時刻TC が二
度10時7分0秒を示すこととなり、時間管理部4が同
一時刻10時7分0秒に対して定時起動処理部6を二度
起動することとなる。Here, the counter time T C is 10: 6: 5.
When step S32 and the subsequent steps are executed in the state of showing 8.5 seconds, the counter time T C is 10: 7 at the time when the timer is stopped.
After the number of seconds has been reached, the unit time T U is subtracted and corrected to 10: 06: 59.5 seconds, and after 500 milliseconds have elapsed, 10 is again set.
The time reaches 7: 0, the counter time T C indicates twice 10: 7: 0, and the time management unit 4 causes the scheduled start processing unit 6 to operate at the same time 10: 7: 0. It will be activated twice.
【0034】また、カウンタ時刻TC が10時6分5
9.0秒を示す状態でステップS32以降を実行する
と、カウンタ時刻TC は1.0秒経過後に10時7分0
秒に達し、更にタイマ停止時点で10時7分0.5秒に
達した後、単位時間TU だけ減算されて再び10時7分
0秒に補正されることとなり、カウンタ時刻TC が二度
10時7分0秒を示すこととなり、やはり時間管理部4
が同一時刻10時7分0秒に対して定時起動処理部6を
二度起動することとなる。Further, the counter time T C is 10: 06: 5.
When step S32 and subsequent steps are executed in a state of indicating 9.0 seconds, the counter time T C is 10:07 after 1.0 second has elapsed.
Sec reached, after reaching the 10 o'clock 7 minutes 0.5 seconds further timer stop time will be corrected again at 10 7 minutes 0 seconds is subtracted by the unit time T U, the counter time T C are two The time management unit 4 also indicates 10: 07: 0.
Will activate the scheduled activation processing unit 6 twice at the same time of 10: 7: 0.
【0035】従って先行補正部422は、時間カウンタ
3にステップS32乃至S35の補正を実行することに
より、10時7分0秒を二度発生しない範囲として所定
時刻TA (=毎分58.2秒)乃至TB (=毎分59.
3秒)の範囲を設け、カウンタ時刻TC が前記範囲内に
存在する間は、直ちにステップS32以降の補正を開始
せず、カウンタ時刻TC が所定時刻TB を越えるのを待
機してステップS32以降の補正を開始する。Therefore, the advance correction unit 422 executes the corrections of the steps S32 to S35 on the time counter 3 to set 10: 7: 0 as a range in which it does not occur twice at a predetermined time T A (= 58.2 per minute). sec.) to T B (= per minute 59.
3 seconds) is provided, and while the counter time T C is within the above range, the correction after step S32 is not immediately started, and the step waits until the counter time T C exceeds the predetermined time T B. The correction after S32 is started.
【0036】従って図5においては、時点(t1 +3.
0秒)においてカウンタ時刻TC が10時6分58.8
秒に補正され、前記範囲内に存在することを識別する
と、直ちにステップS32以降を実行せず、更に500
ミリ秒経過し、カウンタ時刻T C が10時6分59.3
秒を越えた時点(t1 +3.5)以後(ステップS3
1)、ステップS32以降を実行開始する。Therefore, in FIG. 5, the time point (t1+3.
Counter time T at 0 seconds)CIs 10: 6 58.8
Is corrected to seconds and identifies that it is within the range
Then, immediately after step S32 is not executed, and further 500
Milliseconds have elapsed, counter time T CAt 10:06 59.3
Time point (t1+3.5) or later (step S3
1), execution of step S32 and subsequent steps is started.
【0037】その結果、カウンタ時刻TC は時点(t1
+4.2秒)において10時7分0秒に達し、更に時点
(t1 +5.0秒)において10時7分0.8秒に達し
た後、単位時間TU (=500ミリ秒)減算されて10
時7分0.3秒に補正されるが、この間時間カウンタ3
はカウンタ時刻TC =10時7分0秒を確実に一度だけ
発生する。As a result, the counter time T C becomes the time point (t 1
+4.2 seconds), 10: 7: 0 seconds are reached, and at time point (t 1 +5.0 seconds), 10: 7 minutes 0.8 seconds are reached, after which the unit time T U (= 500 milliseconds) is subtracted. Been 10
It is corrected to 7 minutes and 0.3 seconds, during which time counter 3
Reliably generates the counter time T C = 10: 7: 0 only once.
【0038】以下同様にして、先行補正部422は時点
t1 より6.5秒、8.0秒と経過する度に単位時間T
U (=500ミリ秒)宛補正して、カウンタ時刻TC を
10時7分1.3秒、10時7分2.3秒と補正し、時
点t1 より9.5秒経過した時点で単位時間TU(=5
00ミリ秒)を補正することにより、カウンタ時刻T C
が10時7分3.3秒となり、時計時刻TH (=10時
7分3.5秒)以下となることを識別すると、カウンタ
時刻TC を時計時刻TH と一致する如く補正した後(ス
テップS41)、補正を完了する。Similarly, the preceding correction unit 422 determines the time point.
t1Unit time T every 6.5 seconds or 8.0 seconds
U(= 500 ms) Address correction, counter time TCTo
Corrected to 10: 07: 1.3, 10: 07: 2.3,
Point t1Unit time T when 9.5 seconds have passedU(= 5
Counter time T C
Becomes 10: 07: 3.3 and clock time TH(= 10:00
7 minutes 3.5 seconds) or less
Time TCClock time THAfter correction to match
Step S41), the correction is completed.
【0039】以上の説明から明らかな如く、本実施例に
よれば、カウンタ時刻TC が時計時刻TH より許容時間
差Δ以上遅延した場合には、遅延補正部421を起動す
ることにより、時間差|TC −TH|を500ミリ秒間
隔で単位時間TU (=500ミリ秒)宛補正する為、所
定時刻(10時7分0秒)を飛越すこと無く確実に一度
表示することとなり、またカウンタ時刻TC が時計時刻
TH より許容時間差Δ以上先行した場合には、先行補正
部422を起動することにより、時間差|TC −TH |
を1500ミリ秒間隔で単位時間TU(=500ミリ
秒)宛補正し、且つカウンタ時刻TC が所定時刻TA 乃
至TB の範囲内に存在する間は補正間隔の計測を保留す
ることにより、所定時刻(10時7分0秒)を二度発生
すること無く確実に一度発生することとなる。As is apparent from the above description, according to the present embodiment, when the counter time T C is delayed from the clock time T H by the allowable time difference Δ or more, the delay correction unit 421 is activated to set the time difference | Since T C -T H | is corrected to the unit time T U (= 500 milliseconds) at intervals of 500 milliseconds, it is displayed once without skipping the predetermined time (10: 7: 0). Further, when the counter time T C precedes the clock time T H by the allowable time difference Δ or more, by starting the advance correction unit 422, the time difference | T C −T H |
By correcting the unit time T U (= 500 msec) at 1500 msec intervals and suspending the measurement of the correction interval while the counter time T C is within the predetermined time T A to T B range. Therefore, the predetermined time (10: 7: 0) does not occur twice, and it surely occurs once.
【0040】なお、図2乃至図5はあく迄本発明の一実
施例に過ぎず、例えばカウンタ時刻TC および時計時刻
TH の値、定時起動処理部6の起動時刻、カウンタ時刻
TC の最小有効桁等は例示されるものに限定されること
は無く、従って遅延補正部421のタイミング時間T1
および先行補正部422のタイミング時間T2 、および
補正の単位時間TU は例示されるものに限定されること
は無く、他に幾多の変形が考慮されるが、何れの場合に
も本発明の効果は変わらない。更に本発明の対象となる
時刻生成システムは、図示されるものに限定されぬこと
は言う迄も無い。2 to 5 are merely examples of the present invention until now. For example, the values of the counter time T C and the clock time T H , the start time of the scheduled start-up processing unit 6, and the counter time T C are shown. The minimum significant digit and the like are not limited to those illustrated, and therefore the timing time T 1 of the delay correction unit 421 is
Also, the timing time T 2 of the advance correction unit 422 and the correction unit time T U are not limited to the exemplified ones, and many other modifications can be considered. The effect does not change. Furthermore, it goes without saying that the time generation system which is the subject of the present invention is not limited to the one shown in the figure.
【0041】[0041]
【発明の効果】以上、本発明によれば、前記時刻生成シ
ステムにおいて、カウンタ時刻を補正する際に、予め定
められた時刻を一度だけ確実に発生することとなり、定
時刻に起動される処理に支障を来すことが防止可能とな
る。As described above, according to the present invention, in the time generation system, when the counter time is corrected, the predetermined time is surely generated only once, and the process started at the fixed time is performed. It becomes possible to prevent trouble.
【図1】 本発明の原理を示す図FIG. 1 is a diagram showing the principle of the present invention.
【図2】 本発明の一実施例による時刻生成システムを
示す図FIG. 2 is a diagram showing a time generation system according to an embodiment of the present invention.
【図3】 図2における時刻分割補正処理の一例を示す
図FIG. 3 is a diagram showing an example of time division correction processing in FIG.
【図4】 図3における時刻遅延補正経緯の一例を示す
図FIG. 4 is a diagram showing an example of a time delay correction process in FIG.
【図5】 図3における時刻先行補正経緯の一例を示す
図FIG. 5 is a diagram showing an example of a time advance correction history in FIG.
【図6】 従来ある時刻生成システムの一例を示す図FIG. 6 is a diagram showing an example of a conventional time generation system.
【図7】 図6における時刻補正処理の一例を示す図7 is a diagram showing an example of time correction processing in FIG.
【図8】 図6における時刻遅延補正経緯の一例を示す
図FIG. 8 is a diagram showing an example of a time delay correction process in FIG.
【図9】 図6における時刻先行補正経緯の一例を示す
図9 is a diagram showing an example of a time advance correction history in FIG.
1 時計装置 2 クロック発振器 3 時間カウンタ 4 時間管理部 5 周期起動処理部 6 定時起動処理部 41 時刻補正部 42 時刻分割補正部 100 時刻発生手段 200 時刻補正手段 300 分割補正手段 421 遅延補正部 422 先行補正部 DESCRIPTION OF SYMBOLS 1 clock device 2 clock oscillator 3 time counter 4 time management unit 5 cycle activation processing unit 6 timed activation processing unit 41 time correction unit 42 time division correction unit 100 time generation unit 200 time correction unit 300 division correction unit 421 delay correction unit 422 precedent Correction unit
Claims (3)
てカウンタ時刻(T C )を発生する時刻発生手段(10
0)と、前記時刻発生手段(100)が発生するカウン
タ時刻(TC )を、時計装置(1)が発生する時計時刻
(TH )に周期的に補正する時刻補正手段(200)と
を具備する時刻生成システムにおいて、 前記時刻補正手段(200)に、前記時刻発生手段(1
00)が発生するカウンタ時刻(TC )と、前記時計装
置(1)が発生する時計時刻(TH )との時間差を、予
め定められた単位時間以内に区分し、複数回に分けて補
正する分割補正手段(300)を設けることを特徴とす
る時刻補正方式。1. Counting a clock signal having a predetermined period
Counter time (T C) Generating means (10)
0) and a counter generated by the time generation means (100).
Time (TC) Is the clock time generated by the clock device (1)
(TH) And a time correction means (200) for periodically correcting
In the time generation system comprising: the time correction means (200), the time generation means (1
00) occurs at the counter time (TC) And the watch
Clock time (T)H) With the
Therefore, it is divided within the specified unit time and divided into multiple times for supplementation.
A corrective division correction means (300) is provided.
Time correction method.
位時間を、前記時刻発生手段(100)が発生するカウ
ンタ時刻(TC )が前記時計装置(1)が発生する時計
時刻(TH )より遅れていた場合に、前記カウンタ時刻
(TC )の有効最小桁に、補正により不連続を生じさせ
ない程度に設定することを特徴とする請求項1記載の時
刻補正方式。Wherein said dividing correcting means (300), said unit time, said time generating means (100) is generated counter time (T C) of said timepiece device (1) is generated clock time (T H 2. The time correction method according to claim 1, wherein the effective minimum digit of the counter time (T C ) is set to such an extent that discontinuity does not occur due to the correction when the time is later than that.
刻発生手段(100)が発生するカウンタ時刻(TC )
が前記時計装置(1)が発生する時計時刻(TH )より
進んでいた場合に、前記カウンタ時刻(TC )の補正時
点を、補正により予め定められた時刻を再度発生しない
様に設定することを特徴とする請求項1記載の時刻補正
方式。3. The counter correction time (T C ) generated by the time generation means (100) in the division correction means (300).
If There had advances from the clock device (1) is generated clock time (T H), the correction time of the counter time (T C), set to so as not to generate a predetermined time again by the correction The time correction method according to claim 1, wherein:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29534391A JPH05134059A (en) | 1991-11-12 | 1991-11-12 | Time correcting method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29534391A JPH05134059A (en) | 1991-11-12 | 1991-11-12 | Time correcting method |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05134059A true JPH05134059A (en) | 1993-05-28 |
Family
ID=17819390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP29534391A Withdrawn JPH05134059A (en) | 1991-11-12 | 1991-11-12 | Time correcting method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05134059A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007263753A (en) * | 2006-03-28 | 2007-10-11 | Fujitsu Ltd | Slave station device of telemeter system |
CN102566409A (en) * | 2010-11-26 | 2012-07-11 | 卡西欧计算机株式会社 | Time-information obtaining apparatus and radio-controlled timepiece |
WO2014181570A1 (en) * | 2013-05-08 | 2014-11-13 | 株式会社日立産機システム | Time-based-processing apparatus |
-
1991
- 1991-11-12 JP JP29534391A patent/JPH05134059A/en not_active Withdrawn
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007263753A (en) * | 2006-03-28 | 2007-10-11 | Fujitsu Ltd | Slave station device of telemeter system |
CN102566409A (en) * | 2010-11-26 | 2012-07-11 | 卡西欧计算机株式会社 | Time-information obtaining apparatus and radio-controlled timepiece |
WO2014181570A1 (en) * | 2013-05-08 | 2014-11-13 | 株式会社日立産機システム | Time-based-processing apparatus |
JP2014219252A (en) * | 2013-05-08 | 2014-11-20 | 株式会社日立産機システム | Time based processing device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20060197476A1 (en) | Control system | |
JPH05134059A (en) | Time correcting method | |
US5448533A (en) | Method and apparatus for accurate time maintenance and display | |
JP3534457B2 (en) | Signal generator | |
JP2008058097A (en) | Timer regulation apparatus and electronic device using it | |
KR100762178B1 (en) | Timer error correcting method of display apparatus | |
JP2002365385A (en) | Time information supply device | |
JP4487437B2 (en) | Video signal processing apparatus and video signal processing method | |
CN103227707A (en) | Synchronization processing apparatus, synchronization processing method and program | |
JP2008070335A (en) | Time-calibrating controller and method therefor | |
JP2015059851A (en) | Time correction device, time correction method, and computer program | |
JPH1055224A (en) | Computer time correction method and software for computer using the method | |
JPH05158577A (en) | Timer counter pre-calculating system | |
JP2689778B2 (en) | Runaway detection device for electronic control unit | |
JPS61237510A (en) | Pulse signal generator | |
JPH0348522B2 (en) | ||
JPH09114541A (en) | Interruption generation time confirming circuit and processor | |
JP3145292B2 (en) | Digital signal processing circuit | |
JP2002286883A (en) | Electronic apparatus, correction method for its system clock and network computer system | |
JP2002216280A (en) | Telemeter monitoring device | |
JPH083811B2 (en) | Mutual synchronization method for multiple systems | |
CN117493235A (en) | Interrupt generating device with synchronous function | |
JP2004320350A (en) | Hour synchronizing method and communication system | |
JPS63106594A (en) | Clock apparatus | |
JPH06186358A (en) | Automatic time corrector for digital timepiece |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 19990204 |