JPH04337571A - Information signal reproducing device - Google Patents
Information signal reproducing deviceInfo
- Publication number
- JPH04337571A JPH04337571A JP10781291A JP10781291A JPH04337571A JP H04337571 A JPH04337571 A JP H04337571A JP 10781291 A JP10781291 A JP 10781291A JP 10781291 A JP10781291 A JP 10781291A JP H04337571 A JPH04337571 A JP H04337571A
- Authority
- JP
- Japan
- Prior art keywords
- information signal
- information
- signal
- memory
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 18
- 230000002401 inhibitory effect Effects 0.000 claims 1
- 230000005236 sound signal Effects 0.000 abstract description 3
- 230000003287 optical effect Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 14
- 238000000034 method Methods 0.000 description 3
- 239000000284 extract Substances 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Landscapes
- Optical Recording Or Reproduction (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
【0001】0001
【産業上の利用分野】本発明は、例えば光ディスク等に
記録された情報を再生する情報信号再生装置に関するも
のである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an information signal reproducing apparatus for reproducing information recorded on, for example, an optical disc.
【0002】0002
【従来の技術】近年、音声信号をディジタルに変換して
ディスク上に記録したコンパクトディスク(以下、CD
と記す)や画像信号(動画)をアナログのままでディス
ク上に記録したビデオディスクが実用化されており、特
にCD再生機の普及は著しく、車載用,携帯用と利用形
態は多岐にわたる。[Prior Art] In recent years, compact discs (hereinafter referred to as CDs), which convert audio signals into digital data and record them on discs, have become popular.
Video discs in which video signals (denoted as ``video'') and image signals (videos) are recorded in analog form have been put into practical use, and CD playback machines in particular have become widespread, and are used in a wide variety of ways, including in-vehicle use and portable use.
【0003】以下、図面を参照しながら、上述した従来
の情報信号再生装置について説明する。図7は従来の情
報信号再生装置のブロック図である。The above-mentioned conventional information signal reproducing device will be explained below with reference to the drawings. FIG. 7 is a block diagram of a conventional information signal reproducing device.
【0004】図7において、1はスパイラル状のトラッ
ク1aにCDフォーマットの音声情報信号が、トラック
の線速度を一定とするCLV方式(Constant
Linear Velocity)によって記録された
記録媒体(以下、ディスクと称す。)である。ディスク
1は、ディスク1を回転させるモータ2、モータ2の回
転を制御するモータ制御回路3によって所定の回転数で
回転している。再生ヘッド4は、光ビームをディスク1
上に収束させ、ディスク1からの反射光を光電変換して
、ディスク1上に記録された情報を再生し、増幅回路5
に出力する。増幅回路5は、再生ヘッド4によって得ら
れた信号を増幅し、再生信号及びトラッキングエラー信
号を出力する。トラッキングエラー信号はサーボ回路6
に入力され、再生ヘッド4をトラック1a上の最適な位
置にサーボ制御を行う。
一方、再生信号は誤り訂正回路7に入力され、再生信号
の中から情報信号を抽出し、情報信号の誤りを検出する
と共に誤り訂正を行い、誤り訂正を施した訂正情報信号
を出力する。訂正情報信号は信号処理回路8によって信
号処理され、外部に出力される。In FIG. 7, reference numeral 1 indicates that an audio information signal in CD format is transmitted onto a spiral track 1a using the CLV method (Constant LV method) in which the linear velocity of the track is constant.
This is a recording medium (hereinafter referred to as a disk) on which data is recorded using linear velocity. The disk 1 is rotated at a predetermined number of rotations by a motor 2 that rotates the disk 1 and a motor control circuit 3 that controls the rotation of the motor 2. The playback head 4 directs the light beam to the disk 1.
The reflected light from the disc 1 is photoelectrically converted, the information recorded on the disc 1 is reproduced, and the amplifier circuit 5
Output to. The amplifier circuit 5 amplifies the signal obtained by the reproduction head 4 and outputs a reproduction signal and a tracking error signal. Tracking error signal is sent to servo circuit 6
is input, and servo control is performed to position the playback head 4 at an optimal position on the track 1a. On the other hand, the reproduced signal is input to the error correction circuit 7, which extracts an information signal from the reproduced signal, detects errors in the information signal, performs error correction, and outputs a corrected information signal subjected to error correction. The correction information signal is processed by the signal processing circuit 8 and output to the outside.
【0005】[0005]
【発明が解決しようとする課題】しかしながら上記従来
の構成では、例えば振動によって再生ヘッドのトラッキ
ングが外れ、別トラックに移動した場合、情報信号が途
切れるという問題点を有していた。However, the conventional configuration described above has a problem in that when the reproducing head loses its tracking due to vibration and moves to another track, the information signal is interrupted.
【0006】本発明は上記従来の問題点を解決するもの
で、振動等によって再生ヘッドのトラッキングが外れ、
別トラックに移動した場合であっても、途切れることな
く音声信号を再生可能な情報信号再生装置を提供するこ
とを目的とする。[0006] The present invention solves the above-mentioned conventional problems.
To provide an information signal reproducing device capable of reproducing an audio signal without interruption even when moving to another track.
【0007】[0007]
【課題を解決するための手段】この目的を達成するため
に本発明の情報信号再生装置は、ブロック単位でアドレ
スと共に情報信号が記録されたトラックを有する記録媒
体と、前記記録媒体から前記情報信号を読み出す再生ヘ
ッドと、前記再生ヘッドを所望のトラックに移動させる
再生ヘッド移動手段と、前記再生ヘッドと前記記録媒体
の相対速度を所定値に保つ駆動手段と、前記再生ヘッド
の出力である前記情報信号に対し、誤りの検出及び訂正
を行うと共に、前記情報信号の誤りの状態を示すフラグ
を出力する誤り訂正手段と、前記情報信号と共に記録さ
れたアドレスを分離抽出するアドレス検出手段と、誤り
訂正手段により訂正を施された前記情報信号を一時的に
記憶する情報記憶手段と、前記情報記憶手段の書き込み
及び読み出し動作を制御する記憶制御手段と、前記フラ
グの状態に応じて、前記情報信号の前記記憶手段へ書き
込みを禁止するように前記記憶制御手段に指示すると共
に書き込みを禁止した情報信号に対応するアドレスへ前
記再生ヘッドを移動させるように前記再生ヘッド移動手
段に指示し、前記アドレスの情報信号から再度前記情報
記憶手段への書き込みを開始するように前記記憶制御手
段に指示を行うシステム制御手段とを備えたものである
。[Means for Solving the Problem] In order to achieve this object, the information signal reproducing apparatus of the present invention includes a recording medium having a track in which an information signal is recorded together with an address in a block unit, and a recording medium in which the information signal is transmitted from the recording medium. a reproducing head for reading out the information, a reproducing head moving means for moving the reproducing head to a desired track, a driving means for maintaining a relative speed between the reproducing head and the recording medium at a predetermined value, and the information that is the output of the reproducing head. Error correction means for detecting and correcting errors in the signal and outputting a flag indicating the error state of the information signal; address detection means for separating and extracting the address recorded together with the information signal; and error correction means. information storage means for temporarily storing the information signal corrected by the information storage means; storage control means for controlling write and read operations of the information storage means; Instructing the storage control means to prohibit writing to the storage means, and instructing the reproduction head moving means to move the reproduction head to an address corresponding to the information signal for which writing was prohibited, and storing information at the address. and system control means for instructing the storage control means to start writing into the information storage means again based on the signal.
【0008】また、本発明の情報信号再生装置は、記憶
手段に記憶された情報信号の残量を検出する残量検出手
段を備え、駆動手段は前記検出された残量が所定の値と
なるように再生ヘッドと記録媒体の相対速度の制御を行
うものである。Further, the information signal reproducing device of the present invention includes a remaining amount detecting means for detecting the remaining amount of the information signal stored in the storage means, and the driving means is configured such that the detected remaining amount becomes a predetermined value. The relative speed between the playback head and the recording medium is controlled in this way.
【0009】また、本発明の情報信号再生装置は、記憶
媒体はディスク媒体であり、トラックは同心円状または
渦巻状に形成されたものである。Further, in the information signal reproducing apparatus of the present invention, the storage medium is a disk medium, and the tracks are formed in a concentric or spiral shape.
【0010】0010
【作用】本発明は上記した構成により、振動等によって
トラッキングが外れ、情報信号の誤りが発生した場合に
は、誤りが発生したアドレスまで再生ヘッドを戻し、再
び再生を行い、メモリ上で誤りの無い情報信号のみを合
成し、連続な情報信号を得ることが可能である。また、
誤りが発生してから再び再生を行うまでの期間も、予め
メモリに書き込まれた情報信号が読み出されるため、途
切れることなく情報信号を再生することが可能となる。[Operation] With the above-described structure, when the tracking is lost due to vibration or the like and an error occurs in the information signal, the playback head is returned to the address where the error occurred, and the playback is performed again. It is possible to synthesize only missing information signals and obtain a continuous information signal. Also,
Since the information signal written in the memory in advance is read even during the period from when an error occurs until the reproduction is performed again, it is possible to reproduce the information signal without interruption.
【0011】また、メモリ内の情報残量を常に所定の値
に保つことが可能となる。よって、情報信号の誤りが多
く発生するために、再生ヘッドを何度も移動させなくて
はならない場合であっても、メモリ内の情報残量が無く
なることはないため、途切れることなく情報信号を再生
することが可能となる。[0011] Furthermore, it becomes possible to always maintain the remaining amount of information in the memory at a predetermined value. Therefore, even if the playback head has to be moved many times due to many errors in the information signal, the amount of information remaining in the memory will not run out, and the information signal can be played without interruption. It becomes possible to play.
【0012】0012
【実施例】以下、本発明の一実施例について、図面を参
照しながら説明する。DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.
【0013】図1は本発明の第1の実施例における情報
信号再生装置のブロック図、図2はディスクのトラック
パターン及び再生ヘッドの動作概念図、図3は動作波形
図を示すものである。FIG. 1 is a block diagram of an information signal reproducing apparatus according to a first embodiment of the present invention, FIG. 2 is a conceptual diagram of the track pattern of the disk and the operation of the reproducing head, and FIG. 3 is an operational waveform diagram.
【0014】図1において、従来例と同じ動作をするも
のは、図7と同一符号を付し、説明を省略する。In FIG. 1, components that operate in the same way as in the conventional example are designated by the same reference numerals as in FIG. 7, and their explanation will be omitted.
【0015】9は増幅回路5の出力であるトラッキング
エラー信号により再生ヘッド4をトラック1a上の適正
な位置にサーボ制御すると共に、アクセス制御回路10
が指示するトラックへ再生ヘッド4を移動させるサーボ
回路である。10は再生ヘッド4の位置を指定したトラ
ックへ移動させるようにサーボ回路9に指示するアクセ
ス制御回路である。11は増幅回路5からの再生信号を
入力とし、情報信号の誤りを検出し、誤り訂正を施した
訂正情報信号を出力すると共に、情報信号の誤りの状態
、例えば誤りの頻度を示すフラグを出力する誤り訂正回
路である。12は誤り訂正回路11の出力である訂正情
報信号を一時的に記憶するメモリである。13はメモリ
12の書き込み及び読み出し動作を制御するメモリ制御
回路であり、例えばシステム制御回路15からの書き込
み信号が「H」のとき書き込みを行い、「L」のとき書
き込みを停止する。また、システム制御回路15からの
読み出し信号が「H」のとき読み出しを行い、「L」の
とき読み出しを停止する。14は増幅回路5からの再生
信号を入力とし、再生信号から情報信号のアドレスを分
離抽出し出力するアドレス検出回路である。15はシス
テム制御回路であり、メモリ制御回路13に書き込み及
び読み出しの指示をすると共に、アクセス制御回路10
にアクセスすべきトラックを指定する回路である。Reference numeral 9 servo-controls the reproducing head 4 to a proper position on the track 1a using the tracking error signal output from the amplifier circuit 5, and also controls the access control circuit 10.
This is a servo circuit that moves the playback head 4 to the track indicated by . Reference numeral 10 denotes an access control circuit that instructs the servo circuit 9 to move the position of the playback head 4 to a designated track. 11 inputs the reproduced signal from the amplifier circuit 5, detects errors in the information signal, outputs a corrected information signal subjected to error correction, and outputs a flag indicating the error state of the information signal, for example, the frequency of errors. This is an error correction circuit. Reference numeral 12 denotes a memory that temporarily stores the correction information signal output from the error correction circuit 11. Reference numeral 13 denotes a memory control circuit that controls write and read operations of the memory 12. For example, when the write signal from the system control circuit 15 is "H", writing is performed, and when it is "L", writing is stopped. Further, when the read signal from the system control circuit 15 is "H", reading is performed, and when it is "L", reading is stopped. Reference numeral 14 denotes an address detection circuit which inputs the reproduced signal from the amplifier circuit 5, separates and extracts the address of the information signal from the reproduced signal, and outputs the extracted address. 15 is a system control circuit, which instructs the memory control circuit 13 to write and read, and also controls the access control circuit 10.
This is a circuit that specifies the track to be accessed.
【0016】以上のように構成された情報信号再生装置
について、以下その動作について説明する。The operation of the information signal reproducing apparatus configured as described above will be explained below.
【0017】図2において、トラック1aのAを再生す
る再生ヘッド4は、通常であれば、その後B,C,D,
Eとトラック1aに沿って再生するが、ここでは再生ヘ
ッド4がCに達したとき、振動が加わりC′に再生ヘッ
ド4が移動した場合の動作を説明する。説明を簡単にす
るために、A〜BにはA1〜A5、B〜CにはB1〜B
5、C〜DにはC1〜C2の各々5つの情報信号が記録
されているものとする。また、トラック1a上に付した
1〜44の番号はアドレスである。In FIG. 2, the reproducing head 4 that reproduces track A of track 1a normally reproduces B, C, D,
Reproduction is performed along track E and track 1a, but here we will explain the operation in the case where when the reproducing head 4 reaches C, vibration is applied and the reproducing head 4 moves to C'. To simplify the explanation, A1 to A5 is used for A to B, and B1 to B is used for B to C.
5. It is assumed that five information signals C1 to C2 are recorded in each of C to D. Further, the numbers 1 to 44 given on the track 1a are addresses.
【0018】図3(a)は誤り訂正回路11の出力であ
る訂正情報信号を示しており、斜線部分は誤りが多いた
め訂正しきれなかったことを示している。同図(b)は
誤り訂正回路11の出力である誤りの状態を示すフラグ
である。ここでは、説明を簡単にするために、誤り率が
所定の値より低い場合を○、また高い場合を×によって
示す。同図(c)はアドレス検出回路10の出力である
アドレスを示している。斜線部分はアドレスを抽出でき
なかったことを示す。同図(d)はシステム制御回路1
5の出力である書き込み信号を示している。メモリ制御
回路13はこの信号が「H」のときメモリ12への書き
込みを行い、「L」のとき書き込みを停止する。同図(
e)はシステム制御回路15の出力である読み出し信号
を示している。メモリ制御回路13はこの信号が「H」
のときメモリ12から読み出しを行い、「L」のとき読
み出しを停止する。同図(f)はメモリ12の出力を示
す。同図(g)はメモリ12の情報残量を示している。FIG. 3(a) shows the correction information signal output from the error correction circuit 11, and the shaded areas indicate that there are many errors and the correction could not be completed. FIG. 2B shows a flag indicating the error state output from the error correction circuit 11. Here, to simplify the explanation, a case where the error rate is lower than a predetermined value is indicated by ◯, and a case where it is higher is indicated by ×. FIG. 4(c) shows the address that is the output of the address detection circuit 10. The shaded area indicates that the address could not be extracted. Figure (d) shows the system control circuit 1.
The write signal which is the output of 5 is shown. The memory control circuit 13 writes into the memory 12 when this signal is "H", and stops writing when it is "L". Same figure (
e) shows a read signal that is the output of the system control circuit 15. The memory control circuit 13 receives this signal as “H”.
When the signal is "L", reading is performed from the memory 12, and when the signal is "L", reading is stopped. FIG. 3(f) shows the output of the memory 12. FIG. 3(g) shows the remaining amount of information in the memory 12.
【0019】Aにおいて再生が開始されると、システム
制御回路15は書き込み信号(d)を「H」に設定し、
訂正情報信号(a)のメモリ12への書き込みが開始さ
れる。これにより、メモリ12の情報残量は(g)に示
すように徐々に増えていく。そして、情報残量が例えば
xとなったとき、システム制御回路15は読み出し信号
(e)を「H」に設定し、メモリ12からの読み出しが
開始される。読み出された信号は信号処理回路8によっ
て信号処理をされ、外部に出力される。読み出しが開始
されると、書き込みと読み出しの情報量がつりあい、情
報残量は一定値xとなる。読み出された信号(f)は、
信号処理回路8によって外部に出力可能な信号に生成さ
れる。When playback starts at A, the system control circuit 15 sets the write signal (d) to "H",
Writing of the correction information signal (a) to the memory 12 is started. As a result, the remaining amount of information in the memory 12 gradually increases as shown in (g). Then, when the remaining amount of information reaches, for example, x, the system control circuit 15 sets the read signal (e) to "H", and reading from the memory 12 is started. The read signal is subjected to signal processing by the signal processing circuit 8 and output to the outside. When reading starts, the amount of information written and read is balanced, and the remaining amount of information becomes a constant value x. The read signal (f) is
The signal processing circuit 8 generates a signal that can be outputted to the outside.
【0020】ここで、Cにおいて例えば振動が加わり、
トラッキングが外れて再生ヘッド4がC′に移動したと
する。トラッキングが外れると、再生信号が乱れ情報信
号の誤り率が急激に上昇し、フラグ(b)は○から×へ
と変化する。また、このとき訂正情報信号(a)も斜線
で示すように訂正不能な状態となる。システム制御回路
15は、フラグが×になる直前のアドレス10を記憶す
ると同時に、書き込み信号(d)を「L」に設定する。
これにより、メモリ制御回路13は訂正情報信号(a)
の書き込みを停止する。[0020] Here, for example, vibration is applied at C,
Assume that tracking is lost and the reproducing head 4 moves to C'. When tracking is lost, the reproduced signal is disturbed and the error rate of the information signal sharply increases, and the flag (b) changes from ○ to ×. Further, at this time, the correction information signal (a) also becomes uncorrectable as indicated by diagonal lines. The system control circuit 15 stores the address 10 immediately before the flag becomes x, and at the same time sets the write signal (d) to "L". As a result, the memory control circuit 13 receives the correction information signal (a).
Stop writing.
【0021】一方、再生ヘッド4がC′に移動後、再生
信号が安定すると、アドレス検出回路14は再びアドレ
スを出力し始め、アドレス24を出力する。これにより
システム制御回路15は再生ヘッド4の位置を認識する
ことができる。システム制御回路15はトラッキングが
外れたアドレス、即ち先に記憶したアドレス10の次の
アドレス11に再生ヘッド4を移動させるために、再生
ヘッド4を2トラック前に移動するようにアクセス制御
回路10に指示する。On the other hand, when the reproduction signal becomes stable after the reproduction head 4 moves to C', the address detection circuit 14 starts outputting addresses again and outputs the address 24. This allows the system control circuit 15 to recognize the position of the reproducing head 4. The system control circuit 15 instructs the access control circuit 10 to move the playback head 4 two tracks forward in order to move the playback head 4 to the address 11 that follows the address 10 that was previously stored, which is the address where the tracking is off. Instruct.
【0022】そして、再生ヘッド4がC″に移動後、ア
ドレス検出回路14はアドレスを出力し始め、アドレス
が11となったところで再び書き込み信号(d)を「H
」とし、メモリ制御回路13は訂正情報信号(a)のメ
モリ12への書き込みを開始する。After the reproducing head 4 moves to C'', the address detection circuit 14 starts outputting the address, and when the address reaches 11, it outputs the write signal (d) again to ``H''.
”, and the memory control circuit 13 starts writing the correction information signal (a) into the memory 12.
【0023】以上のように本実施例によれば、訂正情報
信号をメモリ12経由で出力し、且つ情報信号の誤りが
発生した場合には、誤りが発生したアドレスまで再生ヘ
ッド4を戻し再生を開始することにより、メモリ12上
では誤りを含まない連続な情報信号を得ることが可能で
ある。As described above, according to this embodiment, when a correction information signal is output via the memory 12 and an error occurs in the information signal, the playback head 4 is returned to the address where the error occurred and playback is resumed. By starting, it is possible to obtain a continuous error-free information signal on the memory 12.
【0024】これにより、振動等によってトラッキング
が外れ、情報信号の誤りが発生しやすいシステムであっ
ても、メモリ12で吸収できる範囲であれば途切れるこ
となく連続に再生することができる。[0024] As a result, even in a system where tracking is lost due to vibration or the like and errors in the information signal are likely to occur, the data can be reproduced continuously without interruption as long as it can be absorbed by the memory 12.
【0025】なお、第1の実施例において、トラッキン
グが外れ、情報信号の誤り率が上昇したとき、誤りが発
生した直前のアドレス10を記憶するとしたが、誤りが
発生したアドレス11を記憶するような方法でも良く、
再生ヘッド4を移動後、アドレス11から再生できれば
良い。Note that in the first embodiment, when tracking is lost and the error rate of the information signal increases, address 10 immediately before the error occurred is stored, but address 11 where the error occurred is stored. Any method is fine,
It is sufficient if the data can be reproduced from address 11 after moving the reproduction head 4.
【0026】図4は本発明の第2の実施例における情報
信号再生装置のブロック図、図5はディスクのトラック
パターン及び再生ヘッドの動作概念図、図6は動作波形
図を示すものである。FIG. 4 is a block diagram of an information signal reproducing apparatus according to a second embodiment of the present invention, FIG. 5 is a conceptual diagram of the disk track pattern and the operation of the reproducing head, and FIG. 6 is an operational waveform diagram.
【0027】図4において、第1の実施例と同じ動作を
するものは、第1図と同一符号を付し、説明を省略する
。In FIG. 4, parts that operate in the same way as in the first embodiment are designated by the same reference numerals as in FIG. 1, and their explanation will be omitted.
【0028】16はメモリ制御回路13の書き込みアド
レスと読み出しアドレスから情報残量を検出する残量検
出回路である。17はシステム制御回路18の指示によ
り、モータ2の回転速度を制御するモータ制御回路であ
る。18はシステム制御回路であり、メモリ制御回路1
3に訂正情報信号の書き込み及び読み出しの指示をした
り、アクセス制御回路10にアクセスすべきトラックの
指示をしたり、残量検出回路16の出力に応じてモータ
2の回転速度を制御するように指示をする回路である。Reference numeral 16 denotes a remaining amount detection circuit that detects the remaining amount of information from the write address and read address of the memory control circuit 13. Reference numeral 17 denotes a motor control circuit that controls the rotational speed of the motor 2 according to instructions from the system control circuit 18. 18 is a system control circuit, and memory control circuit 1
3 to write and read a correction information signal, to instruct the access control circuit 10 about the track to be accessed, and to control the rotational speed of the motor 2 according to the output of the remaining capacity detection circuit 16. This is a circuit that gives instructions.
【0029】上記のように構成された情報再生装置につ
いて、以下その動作について説明する。The operation of the information reproducing apparatus configured as described above will be explained below.
【0030】図5において、トラック1aのAを再生す
る再生ヘッド4は、通常であれば、その後B,C,D,
Eとトラック1aに沿って再生するが、ここでは第1の
実施例と同様に、再生ヘッド4がCに達したとき、振動
が加わりC′に再生ヘッド4が移動した場合の動作を説
明する。説明を簡単にするために、A〜BにはA1〜A
5、B〜CにはB1〜B5、C〜DにはC1〜C2の各
々5つの情報信号が記録されているものとする。また、
トラック1a上に付した1〜44の番号はアドレスであ
る。In FIG. 5, normally, the reproducing head 4 for reproducing track A of track 1a would then reproduce B, C, D,
Playback is performed along track E and track 1a, but here we will explain the operation in the case where, as in the first embodiment, when the playback head 4 reaches C, vibration is applied and the playback head 4 moves to C'. . To simplify the explanation, A1 to A is used for A to B.
5. It is assumed that five information signals are recorded in each of B to C, B1 to B5, and C to D, C1 to C2. Also,
The numbers 1 to 44 placed on the track 1a are addresses.
【0031】図6(a)は誤り訂正回路11の出力であ
る訂正情報信号を示しており、斜線部分は誤りが多いた
め訂正しきれなかったことを示している。同図(b)は
誤り訂正回路11の出力である誤りの状態を示すフラグ
である。ここでは、説明を簡単にするために、誤り率が
所定の値より低い場合を○、また高い場合を×によって
示す。同図(c)はアドレス検出回路10の出力である
アドレスを示している。斜線部分はアドレスを抽出でき
なかったことを示す。同図(d)はシステム制御回路1
5の出力である書き込み信号を示している。メモリ制御
回路13はこの信号が「H」のときメモリ12への書き
込みを行い、「L」のとき書き込みを停止する。同図(
e)はシステム制御回路15の出力である読み出し信号
を示している。メモリ制御回路13はこの信号が「H」
のときメモリ12から読み出しを行い、「L」のとき読
み出しを停止する。同図(f)はメモリ12の出力を示
す。同図(g)はメモリ12の情報残量を示している。
同図(h)は再生ヘッド4とディスク1の相対速度を示
している。FIG. 6(a) shows the correction information signal output from the error correction circuit 11, and the shaded areas indicate that there are many errors and the correction could not be completed. FIG. 2B shows a flag indicating the error state output from the error correction circuit 11. Here, to simplify the explanation, a case where the error rate is lower than a predetermined value is indicated by ◯, and a case where it is higher is indicated by ×. FIG. 4(c) shows the address that is the output of the address detection circuit 10. The shaded area indicates that the address could not be extracted. Figure (d) shows the system control circuit 1.
The write signal which is the output of 5 is shown. The memory control circuit 13 writes into the memory 12 when this signal is "H", and stops writing when it is "L". Same figure (
e) shows a read signal that is the output of the system control circuit 15. The memory control circuit 13 receives this signal as “H”.
When the signal is "L", reading is performed from the memory 12, and when the signal is "L", reading is stopped. FIG. 3(f) shows the output of the memory 12. FIG. 3(g) shows the remaining amount of information in the memory 12. FIG. 4(h) shows the relative speed between the reproducing head 4 and the disk 1.
【0032】Aにおいて再生が開始されるとき、残量検
出回路16によってメモリ12の情報残量は0であるこ
とが検出されている。よって、システム制御回路18は
例えば通常の2倍の速度(2V)で回転するようモータ
制御回路17に指示する。これによりモータ制御回路1
7はモータ2の速度を2倍の速度に保つように制御する
。また、これと同時にシステム制御回路18は書き込み
信号(d)を「H」に設定することにより、訂正情報信
号(a)のメモリ12への書き込みが開始される。これ
により、メモリ12の情報残量は(g)に示すように徐
々に増えていく。そして、情報残量が所定値xとなった
ことが残量検出回路16によって検出されると、システ
ム制御回路18は通常の速度Vで回転するようモータ制
御回路17に指示する。これによりモータ制御回路17
はモータ2の速度を速度Vに保つように制御する。また
、これと同時にシステム制御回路18は読み出し信号(
e)をHに設定することにより、メモリ12からの読み
出しが開始される。読み出しが開始されると、書き込み
と読み出しの情報量がつりあい、情報残量は所定値xの
一定値となる。読み出された信号(f)は、信号処理回
路8によって外部に出力可能な信号に生成される。When reproduction is started in A, the remaining amount detection circuit 16 detects that the remaining amount of information in the memory 12 is 0. Therefore, the system control circuit 18 instructs the motor control circuit 17 to rotate at twice the normal speed (2V), for example. As a result, motor control circuit 1
7 controls the speed of the motor 2 to maintain it at twice the speed. At the same time, the system control circuit 18 sets the write signal (d) to "H" to start writing the correction information signal (a) into the memory 12. As a result, the remaining amount of information in the memory 12 gradually increases as shown in (g). When the remaining amount detection circuit 16 detects that the remaining amount of information has reached the predetermined value x, the system control circuit 18 instructs the motor control circuit 17 to rotate at the normal speed V. As a result, the motor control circuit 17
controls the speed of motor 2 to maintain it at speed V. At the same time, the system control circuit 18 also sends a read signal (
Reading from the memory 12 is started by setting e) to H. When reading starts, the amount of information written and read are balanced, and the remaining amount of information becomes a constant value of the predetermined value x. The read signal (f) is generated by the signal processing circuit 8 into a signal that can be outputted to the outside.
【0033】ここで、Cにおいて例えば振動が加わり、
トラッキングが外れて再生ヘッド4がC′に移動したと
する。トラッキングが外れると、再生信号が乱れ情報信
号の誤り率が急激に上昇し、フラグ(b)は○から×へ
と変化する。また、このとき訂正情報信号(a)も斜線
で示すように訂正不能な状態となる。システム制御回路
18は、フラグが×になる直前のアドレス10を記憶す
ると同時に、書き込み信号(d)を「L」に設定する。
これにより、メモリ制御回路13は訂正情報信号(a)
の書き込みを停止する。[0033] Here, for example, vibration is applied at C,
Assume that tracking is lost and the reproducing head 4 moves to C'. When tracking is lost, the reproduced signal is disturbed and the error rate of the information signal sharply increases, and the flag (b) changes from ○ to ×. Further, at this time, the correction information signal (a) also becomes uncorrectable as indicated by diagonal lines. The system control circuit 18 stores the address 10 immediately before the flag becomes x, and at the same time sets the write signal (d) to "L". As a result, the memory control circuit 13 receives the correction information signal (a).
Stop writing.
【0034】一方、再生ヘッド4がC′に移動後、再生
信号が安定すると、アドレス検出回路14は再びアドレ
スを出力し始め、アドレス24を出力する。これにより
システム制御回路18は再生ヘッド4の位置を認識する
ことができる。システム制御回路18はトラッキングが
外れたアドレス、即ち先に記憶したアドレス10の次の
アドレス11に再生ヘッド4を移動させるために、再生
ヘッド4を2トラック前に移動するようにアクセス制御
回路10に指示する。On the other hand, when the reproduction signal becomes stable after the reproduction head 4 moves to C', the address detection circuit 14 starts outputting addresses again and outputs the address 24. This allows the system control circuit 18 to recognize the position of the playback head 4. The system control circuit 18 instructs the access control circuit 10 to move the playback head 4 two tracks forward in order to move the playback head 4 to the address 11 that follows the previously stored address 10, which is the address where the tracking is off. Instruct.
【0035】そして、再生ヘッド4がC″に移動後、ア
ドレス検出回路14はアドレスを出力し始める。また、
このとき残量検出回路16により、情報残量が所定値x
より少なくなっていることが検出される。よって、アド
レスが11となったところでシステム制御回路18は再
び書き込み信号を「H」に設定し、メモリ制御回路13
は訂正情報信号(a)のメモリ12への書き込みを開始
すると共に、通常の2倍の速度(2V)で回転するよう
モータ制御回路17に指示する。そして、残量検出回路
16によって情報残量がxとなったことが検出されたと
ころで、通常の速度Vで回転するようモータ制御回路1
7に指示する。After the playback head 4 moves to C'', the address detection circuit 14 starts outputting addresses.
At this time, the remaining amount detection circuit 16 determines that the remaining amount of information is a predetermined value x.
It is detected that there is less. Therefore, when the address becomes 11, the system control circuit 18 sets the write signal to "H" again, and the memory control circuit 13
starts writing the correction information signal (a) into the memory 12, and instructs the motor control circuit 17 to rotate at twice the normal speed (2V). Then, when the remaining amount detection circuit 16 detects that the remaining amount of information has reached x, the motor control circuit 1 causes the motor to rotate at the normal speed V.
7.
【0036】以上のように本実施例によれば、メモリ1
2の情報残量を検出する残量検出回路16を設け、情報
残量に応じてディスク1の回転数を制御することにより
、立て続けに誤りが発生しない限り、情報残量が0にな
ることはない。よって、何度誤りをしても途切れること
なく再生することができる。As described above, according to this embodiment, the memory 1
By providing a remaining amount detection circuit 16 that detects the remaining information amount of No. 2 and controlling the number of revolutions of the disk 1 according to the remaining information amount, the remaining information amount will never become 0 unless errors occur in quick succession. do not have. Therefore, no matter how many times you make a mistake, the playback can be continued without interruption.
【0037】また、予めシステムのエラー頻度を見積っ
ておけば、メモリ12の容量を最小限に抑えることがで
きる。Furthermore, by estimating the error frequency of the system in advance, the capacity of the memory 12 can be minimized.
【0038】なお、第2の実施例において、再生ヘッド
4を移動させた後、アドレス8〜10の期間は、相対速
度Vで回転するとしたが、2Vで回転しても良い。In the second embodiment, after the reproducing head 4 is moved, it is assumed that the reproducing head 4 rotates at a relative speed V during the period from addresses 8 to 10, but it may rotate at a relative speed of 2 V.
【0039】なお、第2の実施例において、情報残量が
所定値xとなったときメモリ12からの読み出しを開始
するとしたが、書き込み開始と共に読み出しを行っても
良い。In the second embodiment, reading from the memory 12 is started when the remaining amount of information reaches the predetermined value x, but reading may be started at the same time as writing starts.
【0040】なお、第1及び第2の実施例において、誤
り訂正回路11が誤り率を所定の値と比較して○×の判
断をするとしたが、判断はシステム制御回路で行っても
良い。In the first and second embodiments, the error correction circuit 11 compares the error rate with a predetermined value and makes a determination of ○×, but the determination may be made by the system control circuit.
【0041】なお、第1及び第2の実施例において、メ
モリ12を使用したが、通常誤り訂正回路11はメモリ
を用いて誤り訂正を行うため、メモリ12は誤り訂正回
路のメモリと共用しても良い。Although the memory 12 was used in the first and second embodiments, since the error correction circuit 11 normally performs error correction using memory, the memory 12 is shared with the memory of the error correction circuit. Also good.
【0042】なお、第1及び第2の実施例において、記
録された信号はCDフォーマットに基づく信号としたが
、他の信号フォーマットであっても良い。[0042] In the first and second embodiments, the recorded signal is a signal based on the CD format, but other signal formats may be used.
【0043】[0043]
【発明の効果】以上のように本実施例によれば、トラッ
キングが外れた場合であっても、途切れることなく再生
することが可能である。よって、例えば振動等によりト
ラッキング外れが非常に発生し易いシステム、例えば非
常に小型のディスク再生装置、車載用再生装置、或は携
帯用再生装置等であっても、途切れすることなく再生す
ることが可能となり、技術的効果は大きい。As described above, according to this embodiment, even if tracking is lost, it is possible to reproduce without interruption. Therefore, even in systems where tracking loss is very likely to occur due to vibrations, such as very small disk playback devices, in-vehicle playback devices, or portable playback devices, it is possible to play back without interruption. This has become possible, and the technical effects are great.
【図1】本発明の第1の実施例における情報信号再生装
置の構成を示すブロック図FIG. 1 is a block diagram showing the configuration of an information signal reproducing device in a first embodiment of the present invention.
【図2】同実施例のディスクのトラックパターン及び再
生ヘッドの動作概念図[Fig. 2] Conceptual diagram of the track pattern of the disc and the operation of the playback head in the same embodiment.
【図3】同実施例の動作説明に供する波形図[Figure 3] Waveform diagram for explaining the operation of the same embodiment
【図4】本
発明の第2の実施例における情報信号再生装置の構成を
示すブロック図FIG. 4 is a block diagram showing the configuration of an information signal reproducing device in a second embodiment of the present invention.
【図5】同実施例のディスクのトラックパターン及び再
生ヘッドの動作概念図[Fig. 5] Conceptual diagram of the track pattern of the disc and the operation of the playback head in the same embodiment.
【図6】同実施例の動作説明に供する波形図[Figure 6] Waveform diagram for explaining the operation of the same embodiment
【図7】従
来の情報信号再生装置の構成を示すブロック図FIG. 7 is a block diagram showing the configuration of a conventional information signal reproducing device.
1 記録媒体 2 モータ 3 再生ヘッド 4 増幅回路 8 信号処理回路 9 サーボ回路 10 アクセス制御回路 11 誤り訂正回路 12 メモリ 13 メモリ制御回路 14 アドレス検出回路 15,18 システム制御回路 16 残量検出回路 17 モータ制御回路 1 Recording medium 2 Motor 3 Play head 4 Amplification circuit 8 Signal processing circuit 9 Servo circuit 10 Access control circuit 11 Error correction circuit 12 Memory 13 Memory control circuit 14 Address detection circuit 15, 18 System control circuit 16 Remaining amount detection circuit 17 Motor control circuit
Claims (3)
号が記録されたトラックを有する記録媒体と、前記記録
媒体から前記情報信号を読み出す再生ヘッドと、前記再
生ヘッドを所望のトラックに移動させる再生ヘッド移動
手段と、前記再生ヘッドと前記記録媒体の相対速度を所
定値に保つ駆動手段と、前記再生ヘッドの出力である前
記情報信号に対し、誤りの検出及び訂正を行うと共に、
前記情報信号の誤りの状態を示すフラグを出力する誤り
訂正手段と、前記情報信号と共に記録されたアドレスを
分離抽出するアドレス検出手段と、誤り訂正手段により
訂正を施された前記情報信号を一時的に記憶する情報記
憶手段と、前記情報記憶手段の書き込み及び読み出し動
作を制御する記憶制御手段と、前記フラグの状態に応じ
て、前記情報信号の前記記憶手段へ書き込みを禁止する
ように前記記憶制御手段に指示すると共に、書き込みを
禁止した情報信号に対応するアドレスへ前記再生ヘッド
を移動させるように前記再生ヘッド移動手段に指示し、
前記アドレスの情報信号から再度前記情報記憶手段への
書き込みを開始するように前記記憶制御手段に指示を行
うシステム制御手段と、を備えた情報信号再生装置。1. A recording medium having a track in which information signals are recorded together with addresses in blocks, a reproduction head for reading the information signals from the recording medium, and reproduction head moving means for moving the reproduction head to a desired track. a driving means for maintaining a relative speed between the reproducing head and the recording medium at a predetermined value; detecting and correcting errors in the information signal output from the reproducing head;
an error correction means for outputting a flag indicating an error state of the information signal; an address detection means for separating and extracting an address recorded together with the information signal; an information storage means for storing information in the storage means; a storage control means for controlling write and read operations of the information storage means; and a storage control means for inhibiting writing of the information signal to the storage means according to the state of the flag. instructing the reproducing head moving means to move the reproducing head to an address corresponding to the information signal whose writing is prohibited;
An information signal reproducing device comprising: a system control means for instructing the storage control means to start writing into the information storage means again from the information signal at the address.
を検出する残量検出手段を備え、駆動手段は前記検出さ
れた残量が所定の値となるように再生ヘッドと記録媒体
の相対速度の制御を行う請求項1記載の情報信号再生装
置。2. Remaining amount detecting means for detecting the remaining amount of the information signal stored in the storage means, the driving means adjusting the relative position between the reproducing head and the recording medium so that the detected remaining amount becomes a predetermined value. The information signal reproducing device according to claim 1, wherein the information signal reproducing device controls the speed.
ラックは同心円状または渦巻状に形成されたことを特徴
とする請求項2または3記載の情報信号再生装置。3. The information signal reproducing apparatus according to claim 2, wherein the storage medium is a disk medium, and the tracks are formed concentrically or spirally.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10781291A JPH04337571A (en) | 1991-05-14 | 1991-05-14 | Information signal reproducing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10781291A JPH04337571A (en) | 1991-05-14 | 1991-05-14 | Information signal reproducing device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04337571A true JPH04337571A (en) | 1992-11-25 |
Family
ID=14468662
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10781291A Pending JPH04337571A (en) | 1991-05-14 | 1991-05-14 | Information signal reproducing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04337571A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6188533B1 (en) | 1997-10-20 | 2001-02-13 | Fujitsu Ltd. | Data reading method, recording medium used in the method and storage apparatus using the method |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01303671A (en) * | 1988-05-31 | 1989-12-07 | Matsushita Electric Ind Co Ltd | Disk player |
JPH0334156A (en) * | 1989-06-29 | 1991-02-14 | Matsushita Electric Ind Co Ltd | Information reproducing device |
-
1991
- 1991-05-14 JP JP10781291A patent/JPH04337571A/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01303671A (en) * | 1988-05-31 | 1989-12-07 | Matsushita Electric Ind Co Ltd | Disk player |
JPH0334156A (en) * | 1989-06-29 | 1991-02-14 | Matsushita Electric Ind Co Ltd | Information reproducing device |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6188533B1 (en) | 1997-10-20 | 2001-02-13 | Fujitsu Ltd. | Data reading method, recording medium used in the method and storage apparatus using the method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100213416B1 (en) | Disk recording/reproducing | |
JPS6259387B2 (en) | ||
JPH04337571A (en) | Information signal reproducing device | |
JP2705479B2 (en) | Information playback device | |
KR100427528B1 (en) | Disk playback system | |
JPS6370988A (en) | Programmed reproducing device | |
JP3186273B2 (en) | Data playback device | |
JP2822585B2 (en) | Disk recording device and disk reproducing device | |
JP3196205B2 (en) | Disk recording device and disk reproducing device | |
JPH04252427A (en) | Optical disk and optical disk recording and reproducing device | |
JPH10112124A (en) | Disk reproducing device | |
JPH0231381A (en) | Digital signal reproducing device | |
JP2653278B2 (en) | Disc recording and playback device | |
JP3933067B2 (en) | Disc player | |
JPH06176493A (en) | Information reproducing device | |
JPH0714308A (en) | Fast forwarding method for disk reproducing device | |
JP3255206B2 (en) | Playback editing device | |
JP2579083B2 (en) | Disk recording device and disk reproducing device | |
JP2705441B2 (en) | Digital signal reproduction device | |
JPH05101565A (en) | Information signal recorder | |
JP2860093B2 (en) | Information storage medium playback device | |
JPS63122064A (en) | Optical disk reproducing device | |
JPH11328881A (en) | Error compensating device for disk signal reproducing device | |
JPH04186563A (en) | Digital data reproducer | |
JPH06349197A (en) | Data recording and reproducing device |