Nothing Special   »   [go: up one dir, main page]

JPH0427258Y2 - - Google Patents

Info

Publication number
JPH0427258Y2
JPH0427258Y2 JP1984176344U JP17634484U JPH0427258Y2 JP H0427258 Y2 JPH0427258 Y2 JP H0427258Y2 JP 1984176344 U JP1984176344 U JP 1984176344U JP 17634484 U JP17634484 U JP 17634484U JP H0427258 Y2 JPH0427258 Y2 JP H0427258Y2
Authority
JP
Japan
Prior art keywords
transistor
differential pair
circuit
transistors
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1984176344U
Other languages
Japanese (ja)
Other versions
JPS6190365U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1984176344U priority Critical patent/JPH0427258Y2/ja
Publication of JPS6190365U publication Critical patent/JPS6190365U/ja
Application granted granted Critical
Publication of JPH0427258Y2 publication Critical patent/JPH0427258Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

【考案の詳細な説明】 (イ) 産業上の利用分野 本考案は磁気記録再生装置(以下VTRと称す
る)におけるRFコンバータに係り、特に同RFコ
ンバータに使用する映像AM変調回路に関する。
[Detailed description of the invention] (a) Industrial application field The present invention relates to an RF converter in a magnetic recording/reproducing device (hereinafter referred to as a VTR), and particularly relates to a video AM modulation circuit used in the RF converter.

(ロ) 従来の技術 一般にVTRにおいては、出力を通常のテレビ
受像機のアンテナ端子に加え、受像回路に入力す
るため、高周波(RF)信号に変換しなければな
らず、RFコンバータ(又はRFモジユレータ)と
呼ばれる変換器が使用される。
(b) Prior Art In general, in a VTR, the output is added to the antenna terminal of a normal television receiver and input to the receiver circuit, so it must be converted to a radio frequency (RF) signal, and an RF converter (or RF modulator) is required. ) is used.

そこでこのようなRFコンバータに使用するIC
の一例が東芝レビユー36巻9号(1981年)の
P.838〜P.842に示されており、映像変換回路とし
て図2にその構成が記載されている。これの要部
を第3図に上げて説明する。
Therefore, the IC used for such an RF converter
An example is Toshiba Review Vol. 36, No. 9 (1981).
It is shown on pages 838 to 842, and its configuration is shown in FIG. 2 as a video conversion circuit. The main part of this will be explained with reference to FIG.

第3図において、1はビデオ信号入力端子、2
はクリツプ回路、3はレベルシフタ、4.5は搬
送波入力端子、6は出力端子、7は直流電源端
子、8は第1及び第2のトランジスタ9,10よ
り成る第1の差動対、11は第3及び第4のトラ
ンジスタ12,13より成る第2の差動対、1
4,15は各々ビデオ信号及び基準電圧Eが、そ
のベースに加えられる第5及び第6のトランジス
タ、16はエミツタ抵抗、17,18は定電流
源、19は負荷抵抗を示す。
In Fig. 3, 1 is a video signal input terminal, 2 is a video signal input terminal;
3 is a clip circuit, 3 is a level shifter, 4.5 is a carrier wave input terminal, 6 is an output terminal, 7 is a DC power supply terminal, 8 is a first differential pair consisting of first and second transistors 9 and 10, and 11 is a a second differential pair consisting of third and fourth transistors 12 and 13;
Reference numerals 4 and 15 indicate fifth and sixth transistors to which a video signal and a reference voltage E are respectively applied to their bases, 16 an emitter resistor, 17 and 18 constant current sources, and 19 a load resistor.

第3図において、レベルシフタ3及びクリツプ
回路2を経て二重平衡型の差動回路20に接続し
た構成となる。
In FIG. 3, the circuit is connected to a double-balanced differential circuit 20 via a level shifter 3 and a clip circuit 2.

(ハ) 考案が解決しようとする問題点 前述の第3図の構成では、前記レベルシフタ及
びクランプ用ダイオードを設ける必要があり、前
者では少なくとも3個にトランジスタ、後者では
少なくとも2個のトランジスタを必要とし、IC
化に際して素子数が多くなる欠点があつた。
(c) Problems to be solved by the invention In the configuration shown in FIG. 3 described above, it is necessary to provide the level shifter and clamping diode, and the former requires at least three transistors, and the latter requires at least two transistors. ,I C
The disadvantage was that the number of elements increased when converting the device.

(ニ) 問題点を解決するための手段 本考案は、変調器を構成する第1及び第2の差
動対の共通エミツタに第3の差動対及び第7のト
ランジスタを各々接続してあり、実質クリツプ用
としてAM変調回路内に設けた該第3の差動対の
トランジスタで事足りる構成である。
(d) Means for solving the problem In the present invention, the third differential pair and the seventh transistor are respectively connected to the common emitters of the first and second differential pairs constituting the modulator. , the configuration is such that the transistors of the third differential pair provided in the AM modulation circuit are essentially used for clipping.

(ホ) 作用 本考案の構成において、前記第1の差動対の共
通エミツタに接続した第3の差動対により該第3
の差動対の一方のトランジスタのベースに加える
ビデオ信号はクリツプされて第1の差動対に加わ
り、第1及び第2の差動対により、AM変調され
る。
(e) Effect In the configuration of the present invention, the third differential pair connected to the common emitter of the first differential pair
A video signal applied to the base of one transistor of the differential pair is clipped and applied to the first differential pair, and is AM modulated by the first and second differential pairs.

(ヘ) 実施例 図面に従つて本考案を説明すると、第1図は本
考案の映像AM変調回路の基本回路図、第2図は
その応用例で、第1図と同一素子については同一
図番を付してあり、21は第5及び第6のトラン
ジスタ22,23より成る第3の差動対、24,
25は第1及び第2直流電圧源、26はトランジ
スタ、27は抵抗28,29,30,31より成
る分圧回路、32,33,34は反転増幅器、3
5はクランプ回路、36は結合コンデンサを示
す。
(F) Embodiment To explain the present invention according to the drawings, Fig. 1 is a basic circuit diagram of the video AM modulation circuit of the invention, Fig. 2 is an example of its application, and the same elements as Fig. 1 are the same. 21 is a third differential pair consisting of fifth and sixth transistors 22, 23, 24,
25 is a first and second DC voltage source; 26 is a transistor; 27 is a voltage dividing circuit consisting of resistors 28, 29, 30, and 31; 32, 33, and 34 are inverting amplifiers;
5 is a clamp circuit, and 36 is a coupling capacitor.

第1図について説明すると、端子1にビデオ信
号を、端子4,5に搬送波信号を入力し、第3の
差動対のトランジスタ23にはE1+E2なるベー
ス電圧、第7のトランジスタ26のベースには
E1なるベース電圧を加える。これにより、前記
電圧E1が100%変調レベルに、電圧E1+E2はクリ
ツプレベルとなり、この場合最大変調度を示す。
To explain FIG. 1, a video signal is input to terminal 1, a carrier wave signal is input to terminals 4 and 5, a base voltage of E 1 +E 2 is applied to the transistor 23 of the third differential pair, and a base voltage of E 1 +E 2 is applied to the transistor 23 of the third differential pair. On the base
Add a base voltage of E 1 . As a result, the voltage E 1 becomes a 100% modulation level, and the voltage E 1 +E 2 becomes a clip level, which in this case indicates the maximum modulation degree.

端子1には第4図に示す如きビデオ信号が印加
される。そして、クリツプレベル(E1+E2)は、
点線の値(95%変調レベル)とし、最大変調レベ
ル(100%変調レベル)は実線の値とする。第4
図から明らかなように、クリツプ用の第6のトラ
ンジスタ23は、そのベース電圧(E1+E2)が
ビデオ信号に対して低い値に設定されているの
で、通常オフしており、到来するビデオ信号に対
して何ら影響を与えない。到来するビデオ信号の
レベルが大きく低下すると、クリツプ用の第6の
トランジスタ23がオンして、クリツプ動作をす
る。クリツプ動作により、第1の差動対8のエミ
ツタ電流は、第2の差動対11のエミツタ電流に
比べて常に大となる。そのため、搬送波入力端子
4.5からの搬送波の出力端子6における反転が
発生せず、安定な変調が可能となる。
A video signal as shown in FIG. 4 is applied to terminal 1. And the clip level (E 1 + E 2 ) is
The dotted line value (95% modulation level) is the value, and the maximum modulation level (100% modulation level) is the solid line value. Fourth
As is clear from the figure, the sixth transistor 23 for clipping is normally off since its base voltage (E 1 +E 2 ) is set to a low value with respect to the video signal, and the incoming video It has no effect on the signal. When the level of the incoming video signal drops significantly, the sixth transistor 23 for clipping is turned on and performs a clipping operation. Due to the clipping operation, the emitter current of the first differential pair 8 is always larger than the emitter current of the second differential pair 11. Therefore, no inversion occurs at the output terminal 6 of the carrier wave from the carrier wave input terminal 4.5, and stable modulation is possible.

従つて第3の差動対21により、第5のトラン
ジスタ22に加えられたビデオ信号は前記レベル
E1+E2なるレベルでクリツプされ、第1及び第
2の差動対8,11にて端子4.5に加えられた
搬送波信号がAM変調されることになり、前記出
力端子6よりAM変調出力が現われる。
Therefore, the video signal applied to the fifth transistor 22 by the third differential pair 21 is at the level
The carrier wave signal which is clipped at the level E 1 +E 2 and applied to the terminal 4.5 by the first and second differential pair 8, 11 is AM modulated, and the AM modulation signal is output from the output terminal 6. Output appears.

次に第2図について説明すると、端子1から入
力されたビデオ信号はクランプ回路35で、同期
尖頭値でクランプされ、それが0%変調に相当す
る。前記クランプ回路35の出力は分圧回路27
にて所定レベルに分圧されて、反転増幅器34を
介してAM変調器を構成する第1及び第2の差動
対8,11に各共通エミツタを通して入力され
る。
Next, referring to FIG. 2, the video signal input from the terminal 1 is clamped at the synchronization peak value by the clamp circuit 35, which corresponds to 0% modulation. The output of the clamp circuit 35 is connected to the voltage dividing circuit 27.
The voltage is divided to a predetermined level at the inverting amplifier 34, and is inputted to the first and second differential pairs 8, 11 constituting the AM modulator through their respective common emitters.

同様に前記第3の差動対21によつて定まるク
リツプレベル(E1+E2)及び100%変調レベルE1
がそれぞれ分圧回路27を介して反転増幅器3
2,33に加わり、その各出力が第7及び第6の
トランジスタ26,23に入力される。このとき
反転増幅器32,33,34の利得は同一とす
る。前記反転増幅器34にて反転れたビデオ信号
は第3の差動対21の第6のトランジスタ23に
より、クリツプレベル(E1+E2)でクリツプさ
れる。
Similarly, the clip level (E 1 +E 2 ) and 100% modulation level E 1 determined by the third differential pair 21
are connected to the inverting amplifier 3 via the voltage divider circuit 27, respectively.
2 and 33, and their respective outputs are input to the seventh and sixth transistors 26, 23. At this time, the gains of the inverting amplifiers 32, 33, and 34 are assumed to be the same. The video signal inverted by the inverting amplifier 34 is clipped by the sixth transistor 23 of the third differential pair 21 at a clip level (E 1 +E 2 ).

(ト) 考案の効果 本考案によれば、従来のビデオAM変調回路に
おいては、クリツプ回路をAM変調段とは別個に
設ける必要があつたのに対して、AM変調段内部
即ち第1の差動対の共通エミツタに差動構成で設
けることができ、素子数を従来と比べるとトラン
ジスタ1個を加えるだけで事足り、ビデオAM変
調回路のIC化に際し本考案回路は極めて有用で
ある。
(g) Effects of the invention According to the invention, whereas in conventional video AM modulation circuits it was necessary to provide a clip circuit separately from the AM modulation stage, It can be provided in a differential configuration on the common emitter of a dynamic pair, and compared to conventional devices, it is sufficient to add one transistor, making the circuit of the present invention extremely useful when converting a video AM modulation circuit into an IC.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案のビデオAM変調回路の基本回
路図、第2図は本考案の同回路の一応用例を示す
回路図、第3図は従来の同回路の回路図を示す、
第4図は第1図の説明に供するための波形図を示
す。 主な図番の説明、1……ビデオ信号端子、4,
5……搬送入力端子、8……第1の差動対、11
……第2の差動対、21……第3の差動対、26
……第7のトランジスタ、27……分圧回路。
Fig. 1 is a basic circuit diagram of the video AM modulation circuit of the present invention, Fig. 2 is a circuit diagram showing an application example of the same circuit of the present invention, and Fig. 3 is a circuit diagram of the conventional same circuit.
FIG. 4 shows a waveform diagram for explaining FIG. 1. Explanation of main figure numbers, 1...Video signal terminal, 4,
5... Conveyance input terminal, 8... First differential pair, 11
...Second differential pair, 21...Third differential pair, 26
...Seventh transistor, 27...Voltage dividing circuit.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 第1及び第2のトランジスタより成る第1の差
動対と、第3及び第4のトランジスタより成る第
2の差動対と、第5及び第6のトランジスタより
成る第3の差動対とにより成り、前記第1及び第
3のトランジスタの各コレクタ、第2及び第4の
トランジスタの各コレクタ、第1及び第4のトラ
ンジスタの各ベース、第2及び第3のトランジス
タの各ベース、第5及び第6のトランジスタの各
コレクタを共通接続し、前記第1の差動対の共通
エミツタと第3の差動対の共通コレクタを接続
し、前記第2の差動対の共通エミツタと第7のト
ランジスタのコレクタを接続し、該第7のトラン
ジスタのエミツタと第3の差動対の共通エミツタ
との間にエミツタ抵抗を接続し、前記第3の差動
対の一方のトランジスタのベースにビデオ信号を
印加すると共に他方のトランジスタのベースにク
リツプ用の第1の直流電圧を印加し、前記第7の
トランジスタのベースに前記第1の直流電圧より
も低く、100%変調レベルに相当する第2の直流
電圧を印加することを特徴とした映像AM変調回
路。
a first differential pair consisting of first and second transistors; a second differential pair consisting of third and fourth transistors; and a third differential pair consisting of fifth and sixth transistors. , each collector of the first and third transistors, each collector of the second and fourth transistor, each base of the first and fourth transistor, each base of the second and third transistor, and a fifth transistor. and a sixth transistor, the common emitters of the first differential pair and the common collectors of the third differential pair are connected, and the common emitters of the second differential pair and the seventh transistor are connected in common. an emitter resistor is connected between the emitter of the seventh transistor and a common emitter of the third differential pair, and a video terminal is connected to the base of one transistor of the third differential pair. A first DC voltage for clipping is applied to the base of the other transistor at the same time as the signal is applied, and a second DC voltage lower than the first DC voltage and corresponding to 100% modulation level is applied to the base of the seventh transistor. A video AM modulation circuit characterized by applying a DC voltage of .
JP1984176344U 1984-11-20 1984-11-20 Expired JPH0427258Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1984176344U JPH0427258Y2 (en) 1984-11-20 1984-11-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1984176344U JPH0427258Y2 (en) 1984-11-20 1984-11-20

Publications (2)

Publication Number Publication Date
JPS6190365U JPS6190365U (en) 1986-06-12
JPH0427258Y2 true JPH0427258Y2 (en) 1992-06-30

Family

ID=30733943

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1984176344U Expired JPH0427258Y2 (en) 1984-11-20 1984-11-20

Country Status (1)

Country Link
JP (1) JPH0427258Y2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5539408A (en) * 1978-09-13 1980-03-19 Hitachi Ltd High frequency modulator circuit
JPS5945702A (en) * 1982-09-09 1984-03-14 Alps Electric Co Ltd Video signal modulation circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5539408A (en) * 1978-09-13 1980-03-19 Hitachi Ltd High frequency modulator circuit
JPS5945702A (en) * 1982-09-09 1984-03-14 Alps Electric Co Ltd Video signal modulation circuit

Also Published As

Publication number Publication date
JPS6190365U (en) 1986-06-12

Similar Documents

Publication Publication Date Title
JPH07147523A (en) Variable gain amplifier
KR960000774B1 (en) Bridge amp
US3852688A (en) Transistor circuit
CA1125368A (en) Full-wave rectifier
US3562673A (en) Pulse width modulation to amplitude modulation conversion circuit which minimizes the effects of aging and temperature drift
JPH0427258Y2 (en)
US4134076A (en) Pulse width modulated signal amplifier
JPS60204108A (en) Push-pull amplifier
US4278839A (en) Tangent function generator for AM stereo
JPH021408B2 (en)
US4278954A (en) Suppressed carrier modulator using differential amplifier
US3821656A (en) Transistor circuit for the driver stage of a class b amplifier
JPH0527282B2 (en)
EP0750392A2 (en) A high voltage operational amplifier
JPH0212735Y2 (en)
JPH0223089B2 (en)
JPH0214803B2 (en)
SU1166271A1 (en) Differential amplifier
JPS60158710A (en) Limiter circuit
JPH0349460Y2 (en)
SU1223338A1 (en) Broad-band operational amplifier
JPS62272606A (en) Power amplifier circuit
JPH05299978A (en) Comparator
JPS6138905B2 (en)
JPS6310607B2 (en)