Nothing Special   »   [go: up one dir, main page]

JP7497772B2 - Transmitting device, transmitting method, receiving device, and receiving method - Google Patents

Transmitting device, transmitting method, receiving device, and receiving method Download PDF

Info

Publication number
JP7497772B2
JP7497772B2 JP2023080120A JP2023080120A JP7497772B2 JP 7497772 B2 JP7497772 B2 JP 7497772B2 JP 2023080120 A JP2023080120 A JP 2023080120A JP 2023080120 A JP2023080120 A JP 2023080120A JP 7497772 B2 JP7497772 B2 JP 7497772B2
Authority
JP
Japan
Prior art keywords
matrix
ldpc code
code
bit
check matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2023080120A
Other languages
Japanese (ja)
Other versions
JP2023099231A (en
Inventor
雄二 篠原
真紀子 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Sony Group Corp
Original Assignee
Sony Corp
Sony Group Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2022077945A external-priority patent/JP7283612B2/en
Application filed by Sony Corp, Sony Group Corp filed Critical Sony Corp
Priority to JP2023080120A priority Critical patent/JP7497772B2/en
Publication of JP2023099231A publication Critical patent/JP2023099231A/en
Priority to JP2024086773A priority patent/JP2024109901A/en
Application granted granted Critical
Publication of JP7497772B2 publication Critical patent/JP7497772B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Description

本技術は、送信装置、送信方法、受信装置、及び、受信方法に関し、特に、例えば、LDPC符号を用いたデータ伝送において、良好な通信品質を確保することができるようにする送信装置、送信方法、受信装置、及び、受信方法に関する。 This technology relates to a transmitting device, a transmitting method, a receiving device, and a receiving method, and in particular to a transmitting device, a transmitting method, a receiving device, and a receiving method that can ensure good communication quality, for example, in data transmission using LDPC codes.

LDPC(Low Density Parity Check)符号は、高い誤り訂正能力を有し、近年では、例えば、欧州等のDVB(Digital Video Broadcasting)-S.2や、DVB-T.2、DVB-C.2、米国等のATSC(Advanced Television Systems Committee)3.0等のディジタル放送等の伝送方式に広く採用されている(例えば、非特許文献1を参照)。 LDPC (Low Density Parity Check) codes have high error correction capabilities, and in recent years have been widely adopted in transmission methods for digital broadcasting, such as DVB (Digital Video Broadcasting)-S.2 in Europe, DVB-T.2, DVB-C.2, and ATSC (Advanced Television Systems Committee) 3.0 in the United States (see, for example, Non-Patent Document 1).

LDPC符号は、近年の研究により、ターボ符号等と同様に、符号長を長くしていくにしたがって、シャノン限界に近い性能が得られることがわかりつつある。また、LDPC符号は、最小距離が符号長に比例するという性質があることから、その特徴として、ブロック誤り確率特性がよく、さらに、ターボ符号等の復号特性において観測される、いわゆるエラーフロア現象が殆ど生じないことも利点として挙げられる。 Recent research has shown that LDPC codes, like turbo codes, can achieve performance approaching the Shannon limit as the code length is increased. In addition, LDPC codes have the property that the minimum distance is proportional to the code length, which gives them good block error probability characteristics. Another advantage is that the so-called error floor phenomenon observed in the decoding characteristics of turbo codes and the like hardly occurs.

ATSC Standard:Physical Layer Protocol(A/322), 7 September 2016ATSC Standard:Physical Layer Protocol(A/322), 7 September 2016

LDPC符号を用いたデータ伝送では、例えば、LDPC符号が、QPSK(Quadrature Phase Shift Keying)等の直交変調(ディジタル変調)のシンボルとされ(シンボル化され)、そのシンボルが、直交変調の信号点にマッピングされて送信される。 In data transmission using LDPC codes, for example, the LDPC codes are converted (symbolized) into symbols for orthogonal modulation (digital modulation) such as QPSK (Quadrature Phase Shift Keying), and the symbols are mapped to signal points of the orthogonal modulation and transmitted.

以上のようなLDPC符号を用いたデータ伝送は、世界的に拡がりつつあり、良好な通信(伝送)品質を確保することが要請されている。 Data transmission using LDPC codes like those described above is becoming more widespread around the world, and there is a demand to ensure good communication (transmission) quality.

本技術は、このような状況に鑑みてなされたものであり、LDPC符号を用いたデータ伝送において、良好な通信品質を確保することができるようにするものである。 This technology was developed in light of these circumstances, and makes it possible to ensure good communication quality in data transmission using LDPC codes.

本技術の第1の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが2/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1800であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
である送信方法/装置である。
The first transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 2/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is mapped to bit group i.
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
and interleaving in the order of the above, the parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns, represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 1800, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table that represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
The present invention relates to a transmission method/apparatus.

本技術の第1の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが2/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
の並びにインターリーブされる。前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1800であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
になっている。
In the first transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 2/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
The parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 1800, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table which represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
It has become.

本技術の第1の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが2/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1800であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
The first receiving device/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 2/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
and interleaving in the order of the above, the parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns, represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 1800, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table that represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
485 1444 1737 3762 7283 10663
181 1563 1623 3902 12647
1077 1216 1709 11264 13865
303 1225 1369 13470 14991
1067 1226 1795 2169 2507 2677 2727 2773 3609 3926 3996 4192 5004 5921 6134 6385 7419 7595 7821 8996 9413 10318 10557 10886 11307 11599 12641 13430
101 1264 1427 1860 2032 2063 3143 3156 4227 4554 4732 5165 5447 5902 6145 6721 7170 8660 8833 9081 9643 9800 10233 11723 12547 13124 14196 14723
3403 3678 5842 7967 8991 9220 9663 10299 10343 10550
1951 2354 3899 4774 7602 9120 9666 11048 14327 15089
2588 3047 4252 4831 5220 5487 5626 6380 9410 10618
2261 2295 5693 6711 6789 8342 11569 11943 12826 14312
3441 5287 7665 7864 8134 8446 10920 11625 12710 13309
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第1の受信装置/方法においては、第1の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the first receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the first transmission method is decoded.

本技術の第2の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが4/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1080であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
である送信方法/装置である。
A second transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 4/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
the check matrix includes an A matrix at the top left of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code; a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns; a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns; a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns; and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns; the predetermined value M1 is 1080; the A matrix and the C matrix are represented by a check matrix initial value table, and the check matrix initial value table is a table which represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
The present invention relates to a transmission method/apparatus.

本技術の第2の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが4/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
の並びにインターリーブされる。前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1080であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
になっている。
In the second transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 4/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
The parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 1080, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table which represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
It has become.

本技術の第2の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが4/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、1080であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A second receiving device/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 4/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
the check matrix includes an A matrix at the top left of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code; a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns; a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns; a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns; and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns; the predetermined value M1 is 1080; the A matrix and the C matrix are represented by a check matrix initial value table, and the check matrix initial value table is a table which represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
159 211 356 1078 1219 1447 1562 2945 4040 4307 7300 11950 12663
163 385 518 669 2137 3537 3738 7393 7668 9235 10263 12293 12959
413 477 747 974 1995 3998 4078 4848 5642 8968 10356 10596 11451
450 538 767 1245 1354 1957 3497 5179 8925 9959 11385 11844
370 381 884 1627 2289 3654 4510 4949 5307 7959 8789 10552
9 146 1045 2160 3696 6477 6509 7297 9854 10704 12493 12533
110 136 327 4780 4841 5818 6642 7015 7594 8053 8882 9916
771 806 928 1281 2049 3065 4006 6536 6818 8041 8548 9357
256 506 939 1176 3954 4207 5143 7352 7620 8473 8534 11045
459 470 916 2393 3302 3371 3572 4732 5492 10845 12327 12767
270 302 754 1105 1430 1916 3788
144 706 1013 7424 7893 9436 10402
1899 3105 11835 12241
1400 7777 10094 10848
8098 10061 10435 12570
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第2の受信装置/方法においては、第2の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the second receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the second transmission method is decoded.

本技術の第3の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、720であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である送信方法/装置である。
A third transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
and interleaving in the order of the above, the parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 720, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table that represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
The present invention relates to a transmission method/apparatus.

本技術の第3の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブされる。前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、720であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
になっている。
In the third transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 6/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
The parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 720, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table which represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
It has become.

本技術の第3の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、前記検査行列は、所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列とを含み、前記所定値M1は、720であり、前記A行列及びC行列は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A third receiving apparatus/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
and interleaving in the order of the above, the parity check matrix includes an A matrix at the top left of the parity check matrix, which has M1 rows and K columns, represented by a predetermined value M1 and an information length K=N×r of the LDPC code, a B matrix of a staircase structure adjacent to the right of the A matrix, which has M1 rows and M1 columns, a Z matrix which is a zero matrix adjacent to the right of the B matrix, which has M1 rows and N-K-M1 columns, a C matrix adjacent below the A matrix and the B matrix, which has N-K-M1 rows and K+M1 columns, and a D matrix which is an identity matrix adjacent to the right of the C matrix, which has N-K-M1 rows and N-K-M1 columns, the predetermined value M1 is 720, the A matrix and the C matrix are represented by a parity check matrix initial value table, and the parity check matrix initial value table is a table that represents the positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第3の受信装置/方法においては、第3の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the third receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the third transmission method is decoded.

本技術の第4の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが8/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
である送信方法/装置である。
A fourth transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 8/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
The present invention relates to a transmission method/apparatus.

本技術の第4の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが8/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
の並びにインターリーブされる。前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
になっている。
In the fourth transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 8/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
The LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, and the check matrix initial value table is a table representing the position of an element of the information matrix portion for every 360 columns,
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
It has become.

本技術の第4の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが8/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A fourth receiving apparatus/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 8/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
516 1070 1128 1352 1441 1482 2437 5049 5157 5266 5585 5716 6907 8094
299 4342 4520 4988 5163 5453 5731 5752 6985 7155 8031 8407 8519 8618
178 181 743 814 1188 1313 1384 1769 1838 1930 1968 2123 2487 2497 2829 2852 3220 3245 3936 4054 4358 4397 4482 4514 4567 4711 4785 5217 6030 6747 7127 7254 7845 8552
125 430 594 628 641 740 1895 2007 2148 2363 2790 2920 3158 3493 3768 3805 3896 5067 5103 5121 5292 5764 5857 5948 6338 6523 6578 6880 7303 7557 8242 8371 8387 8634
1631 2139 2453 2544 5442 6255
127 2676 3774 4289 5764 7450
1270 1856 2025 2065 3259 7787
645 1648 5077 6644 6650 8198
485 904 4510
624 4137 7388
724 4865 8587
1247 4729 6266
5604 6147 6898
63 4763 6319
930 6174 7453
981 2960 8486
4286 4304 8058
1460 6205 7561
2339 2998 8002
1824 6660 8286
4264 5378 7779
4145 6343 8515
5007 6959 7845
1853 6196 8289
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第4の受信装置/方法においては、第4の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the fourth receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the fourth transmission method is decoded.

本技術の第5の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが10/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
である送信方法/装置である。
A fifth transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 10/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, a bit group i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
The present invention relates to a transmission method/apparatus.

本技術の第5の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが10/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
の並びにインターリーブされる。前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
になっている。
In a fifth transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 10/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
The LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, and the check matrix initial value table is a table representing the position of an element of the information matrix portion for every 360 columns,
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
It has become.

本技術の第5の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが10/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A fifth receiving apparatus/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 10/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
579 608 613 760 795 839 910 1895 2239 2535 2670 2871 3127 3316 3779 3829 3936 4454 4772 4926 6048 6166 6352
263 291 694 1172 1232 1925 2657 3037 3057 3400 3550 3812 4185 4325 5202 5441 5479 5640 5864 5892 6154 6157 6227
527 601 1254 1476 1760 2070 2099 2725 2961 3529 3591 4324 4393 4462 4841 5070 5480 5698 5856 5865 6087 6446
235 319 480 2036 2188 2358 2423 2510 2911 3225 3472 3677 3840 4409 4574 4892 5119 5548 5805 5901 6290 6477
1809 2974 3464 5295 5490 5671
2148 3629 4304 4854 4876 6037
2031 2246 3358 4679 6125 6331
874 2483 2964 3872 4509 4904
4001 4303 5079
1652 4524 5263
2551 3381 5524
713 1908 6304
2722 3347 6201
433 923 5564
2181 4242 6202
51 2711 4435
414 708 5539
2222 5036 5974
784 3588 5125
4256 5004 5540
1761 2781 6037
1547 2266 4377
4109 5836 6337
767 2468 4764
2528 5457 5872
884 4651 4807
161 3582 5164
744 2624 4852
239 1740 5807
33 3595 5121
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第5の受信装置/方法においては、第5の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the fifth receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the fifth transmission method is decoded.

本技術の第6の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが12/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
である送信方法/装置である。
A sixth transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 12/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, a bit group i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
The present invention relates to a transmission method/apparatus.

本技術の第6の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが12/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
の並びにインターリーブされる。前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
になっている。
In a sixth transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 12/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
The LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, and the check matrix initial value table is a table representing the position of an element of the information matrix portion for every 360 columns,
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
It has become.

本技術の第6の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが12/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A sixth receiving device/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 12/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, a bit group i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
137 199 292 423 527 694 798 2233 2339 2948 2986 3261 3284 3410 3612 3866 4296
633 691 1035 1038 1250 1476 1885 2332 2871 3064 3186 3785 4114 4205 4213 4280 4291
136 166 369 677 878 1119 1360 1401 1501 1823 1950 2492 2760 2843 3151 3168 3189
23 27 74 90 779 1085 1204 1364 1846 2594 2971 3075 3373 3486 4030 4037 4044
286 789 1412 1513 2388 2407 2725 2757 2790 2839 3111 3227 3292 3596 3665 3710 4147
79 178 389 447 608 625 672 786 965 1258 1605 1677 1816 1910 3027 3815 4292
208 2694 3685
480 770 791
261 3447 3751
1271 2122 3312
134 352 1592
517 1877 2106
173 693 1792
1975 2062 3529
734 1035 1136
546 863 4212
817 2712 3692
415 3771 4305
646 1514 3870
1481 2675 4276
454 2248 2517
1073 1754 2107
1170 1472 3699
841 2243 3804
2485 3636 3894
1961 2302 3591
225 2704 3938
487 1067 3992
2747 3054 3661
2476 2885 3456
242 487 4018
2037 2511 4232
1278 1636 3609
1099 1450 3842
1299 1632 1717
545 4160 4295
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第6の受信装置/方法においては、第6の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the sixth receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the sixth transmission method is decoded.

本技術の第7の送信方法/装置は、符号長Nが17280ビットであり、符号化率rが14/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップ/部と、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップ/部と、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップ/部とを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
である送信方法/装置である。
A seventh transmission method/apparatus of the present technology includes an encoding step/unit that performs LDPC encoding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 14/16, a group-wise interleaving step/unit that performs group-wise interleaving of the LDPC code in units of 360-bit bit groups, and a mapping step/unit that maps the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, and in the group-wise interleaving, a bit group i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
The present invention relates to a transmission method/apparatus.

本技術の第7の送信方法/装置においては、符号長Nが17280ビットであり、符号化率rが14/16のLDPC符号の検査行列に基づき、LDPC符号化が行われ、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブが行われる。そして、前記LDPC符号が、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングされる。前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
の並びにインターリーブされる。前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
になっている。
In the seventh transmission method/apparatus of the present technology, LDPC coding is performed based on a check matrix of an LDPC code with a code length N of 17280 bits and a coding rate r of 14/16, and group-wise interleaving is performed to interleave the LDPC code in units of 360-bit bit groups. Then, the LDPC code is mapped in units of 8 bits to any of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM. In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is determined as bit group i.
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
The LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, and the check matrix initial value table is a table representing the position of an element of the information matrix portion for every 360 columns,
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
It has become.

本技術の第7の受信装置/方法は、符号長Nが17280ビットであり、符号化率rが14/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップとを含み、前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
の並びにインターリーブし、前記LDPC符号は、情報ビットとパリティビットを含み、前記検査行列は、前記情報ビットに対応する情報行列部及び前記パリティビットに対応するパリティ行列部を含み、前記情報行列部は、検査行列初期値テーブルによって表され、前記検査行列初期値テーブルは、前記情報行列部の1の要素の位置を360列ごとに表すテーブルであって、
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
である送信方法により送信されてくるデータから得られる前記LDPC符号を復号する復号部/ステップを備える受信装置/方法である。
A seventh receiving apparatus/method of the present technology includes a coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 14/16, a group-wise interleaving step of performing group-wise interleaving of interleaving the LDPC code in units of 360-bit bit groups, and a mapping step of mapping the LDPC code to any of 256 signal points of a 2D-NUC (Non-Uniform Constellation) of 256QAM in units of 8 bits, wherein in the group-wise interleaving, the i+1-th bit group from the beginning of the LDPC code is defined as bit group i, and a sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group i.
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
the LDPC code includes information bits and parity bits, the check matrix includes an information matrix portion corresponding to the information bits and a parity matrix portion corresponding to the parity bits, the information matrix portion is represented by a check matrix initial value table, the check matrix initial value table is a table representing the position of one element of the information matrix portion for every 360 columns,
337 376 447 504 551 864 872 975 1136 1225 1254 1271 1429 1478 1870 2122
58 121 163 365 515 534 855 889 1083 1122 1190 1448 1476 1635 1691 1954
247 342 395 454 479 665 674 1033 1041 1198 1300 1484 1680 1941 2096 2121
80 487 500 513 661 970 1038 1095 1109 1133 1416 1545 1696 1992 2051 2089
32 101 205 413 568 712 714 944 1329 1669 1703 1826 1904 1908 2014 2097
142 201 491 838 860 954 960 965 997 1027 1225 1488 1502 1521 1737 1804
453 1184 1542
10 781 1709
497 903 1546
1080 1640 1861
1198 1616 1817
771 978 2089
369 1079 1348
980 1788 1987
1495 1900 2015
27 540 1070
200 1771 1962
863 988 1329
674 1321 2152
807 1458 1727
844 867 1628
227 546 1027
408 926 1413
361 982 2087
1247 1288 1392
1051 1070 1281
325 452 467
1116 1672 1833
21 236 1267
504 856 2123
398 775 1912
1056 1529 1701
143 930 1186
553 1029 1040
303 653 1308
877 992 1174
1083 1134 1355
298 404 709
970 1272 1799
296 1017 1873
105 780 1418
682 1247 1867
The receiving device/method includes a decoding unit/step for decoding the LDPC code obtained from data transmitted by the transmission method.

本技術の第7の受信装置/方法においては、第7の送信方法により送信されてくるデータから得られる前記LDPC符号が復号される。 In the seventh receiving device/method of the present technology, the LDPC code obtained from the data transmitted by the seventh transmission method is decoded.

なお、送信装置や受信装置は、独立した装置であっても良いし、1個の装置を構成している内部ブロックであっても良い。 The transmitting device and receiving device may be independent devices or may be internal blocks that make up a single device.

本技術によれば、LDPC符号を用いたデータ伝送において、良好な通信品質を確保することができる。 This technology makes it possible to ensure good communication quality in data transmission using LDPC codes.

なお、ここに記載された効果は必ずしも限定されるものではなく、本開示中に記載されたいずれかの効果であってもよい。 The effects described here are not necessarily limited to those described herein, and may be any of the effects described in this disclosure.

LDPC符号の検査行列Hを説明する図である。FIG. 2 is a diagram illustrating a check matrix H of an LDPC code. LDPC符号の復号手順を説明するフローチャートである。1 is a flowchart illustrating a procedure for decoding an LDPC code. LDPC符号の検査行列の例を示す図である。FIG. 2 is a diagram illustrating an example of a check matrix of an LDPC code. 検査行列のタナーグラフの例を示す図である。FIG. 13 is a diagram illustrating an example of a Tanner graph of a parity check matrix. バリアブルノードの例を示す図である。FIG. 13 is a diagram illustrating an example of a variable node. チェックノードの例を示す図である。FIG. 2 is a diagram illustrating an example of a check node. 本技術を適用した伝送システムの一実施の形態の構成例を示す図である。1 is a diagram illustrating an example of the configuration of an embodiment of a transmission system to which the present technology is applied. 送信装置11の構成例を示すブロック図である。2 is a block diagram showing a configuration example of a transmitting device 11. FIG. ビットインターリーバ116の構成例を示すブロック図である。13 is a block diagram showing an example of the configuration of a bit interleaver 116. FIG. 検査行列の例を示す図である。FIG. 13 is a diagram illustrating an example of a check matrix. パリティ行列の例を示す図である。FIG. 13 is a diagram illustrating an example of a parity matrix. DVB-T.2の規格に規定されているLDPC符号の検査行列を説明する図である。1 is a diagram illustrating a check matrix of an LDPC code defined in the DVB-T.2 standard. DVB-T.2の規格に規定されているLDPC符号の検査行列を説明する図である。1 is a diagram illustrating a check matrix of an LDPC code defined in the DVB-T.2 standard. LDPC符号の復号についてのタナーグラフの例を示す図である。FIG. 1 is a diagram illustrating an example of a Tanner graph for decoding an LDPC code. 階段構造になっているパリティ行列HTと、そのパリティ行列HTに対応するタナーグラフの例を示す図である。FIG. 1 is a diagram showing an example of a parity matrix H T having a staircase structure and a Tanner graph corresponding to the parity matrix H T. パリティインターリーブ後のLDPC符号に対応する検査行列Hのパリティ行列HTの例を示す図である。11 is a diagram showing an example of a parity matrix H T of a check matrix H corresponding to an LDPC code after parity interleaving. FIG. ビットインターリーバ116、及び、マッパ117で行われる処理の例を説明するフローチャートである。11 is a flowchart illustrating an example of processing performed by a bit interleaver 116 and a mapper 117. LDPCエンコーダ115の構成例を示すブロック図である。2 is a block diagram showing an example of the configuration of an LDPC encoder 115. FIG. LDPCエンコーダ115の処理の例を説明するフローチャートである。11 is a flowchart illustrating an example of a process of the LDPC encoder 115. 符号化率1/4、符号長16200の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a parity check matrix initial value table with a coding rate of 1/4 and a code length of 16200. 検査行列初期値テーブルから検査行列Hを求める方法を説明する図である。11 is a diagram for explaining a method of obtaining a check matrix H from a check matrix initial value table. FIG. 検査行列の構造を示す図である。FIG. 2 is a diagram illustrating a structure of a check matrix. 検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram illustrating an example of a check matrix initial value table. 検査行列初期値テーブルから生成されるA行列を説明する図である。13 is a diagram illustrating a matrix A generated from a check matrix initial value table. FIG. B行列のパリティインターリーブを説明する図である。FIG. 1 is a diagram for explaining parity interleaving of a B matrix. 検査行列初期値テーブルから生成されるC行列を説明する図である。11 is a diagram for explaining a C matrix generated from a check matrix initial value table. FIG. D行列のパリティインターリーブを説明する図である。FIG. 1 is a diagram for explaining parity interleaving of a D matrix. 検査行列に、パリティインターリーブを元に戻すパリティデインターリーブとしての列置換(column permutation)を行った検査行列を示す図である。FIG. 13 is a diagram showing a parity check matrix obtained by performing column permutation as parity deinterleaving to restore parity interleaving to its original state. 検査行列に、行置換(row permutation)を行うことにより得られる変換検査行列を示す図である。FIG. 13 is a diagram showing a transformed check matrix obtained by performing row permutation on a check matrix. N=17280ビットで、r=2/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram illustrating an example of a check matrix initial value table for a Type A code where N=17280 bits and r=2/16. N=17280ビットで、r=3/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 11 is a diagram showing an example of a check matrix initial value table for a Type A code where N=17280 bits and r=3/16. N=17280ビットで、r=4/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a type-A code where N=17280 bits and r=4/16. N=17280ビットで、r=5/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a type-A code where N=17280 bits and r=5/16. N=17280ビットで、r=6/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a type-A code where N=17280 bits and r=6/16. N=17280ビットで、r=7/16のタイプA符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram illustrating an example of a check matrix initial value table for a type-A code where N=17280 bits and r=7/16. N=17280ビットで、r=7/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=7/16. N=17280ビットで、r=8/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=8/16. N=17280ビットで、r=9/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=9/16. N=17280ビットで、r=10/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=10/16. N=17280ビットで、r=11/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 11 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=11/16. N=17280ビットで、r=12/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=12/16. N=17280ビットで、r=13/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=13/16. N=17280ビットで、r=14/16のタイプB符号の検査行列初期値テーブルの例を示す図である。FIG. 13 is a diagram showing an example of a check matrix initial value table for a Type B code where N=17280 bits and r=14/16. 列重みが3で、行重みが6であるデグリーシーケンスのアンサンブルのタナーグラフの例を示す図である。FIG. 13 is a diagram showing an example of a Tanner graph of an ensemble of degree sequences with column weight 3 and row weight 6. マルチエッジタイプのアンサンブルのタナーグラフの例を示す図である。FIG. 13 is a diagram showing an example of a Tanner graph of a multi-edge type ensemble. タイプA方式の検査行列を説明する図である。FIG. 1 is a diagram illustrating a parity check matrix of the Type A method. タイプA方式の検査行列を説明する図である。FIG. 1 is a diagram illustrating a parity check matrix of the Type A method. タイプB方式の検査行列を説明する図である。FIG. 1 is a diagram illustrating a parity check matrix of the Type B method. タイプB方式の検査行列を説明する図である。FIG. 1 is a diagram illustrating a parity check matrix of the Type B method. N=17280ビットで、r=4/16の新タイプA符号の検査行列初期値テーブルを示す図である。FIG. 13 is a diagram showing a check matrix initial value table for a new type-A code with N=17280 bits and r=4/16. r=4/16の新タイプA符号の検査行列Hのパラメータを示す図である。FIG. 13 is a diagram illustrating parameters of a check matrix H of a new type-A code with r=4/16. N=17280ビットで、r=9/16の新タイプB符号の検査行列初期値テーブルを示す図である。FIG. 13 is a diagram showing a check matrix initial value table for the new type-B code with N=17280 bits and r=9/16. r=9/16の新タイプB符号の検査行列Hのパラメータを示す図である。FIG. 13 is a diagram showing parameters of a check matrix H of a new type-B code with r=9/16. 変調方式がQPSKである場合のUCの信号点の座標の例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates of a UC signal point when the modulation method is QPSK. 変調方式が16QAMである場合の2D-NUCの信号点の座標の例を示す図である。FIG. 11 is a diagram showing an example of the coordinates of signal points of a 2D-NUC when the modulation method is 16QAM. 変調方式が1024QAMである場合の1D-NUCの信号点の座標の例を示す図である。FIG. 11 is a diagram showing an example of coordinates of signal points of 1D-NUC when the modulation method is 1024QAM. 1024QAMのシンボルyと、位置ベクトルuとの関係を示す図である。FIG. 1 is a diagram showing the relationship between a 1024QAM symbol y and a position vector u. QPSK-UCの信号点の座標zqの例を示す図である。FIG. 1 is a diagram illustrating an example of coordinates z and q of signal points of QPSK-UC. QPSK-UCの信号点の座標zqの例を示す図である。FIG. 1 is a diagram illustrating an example of coordinates z and q of signal points of QPSK-UC. 16QAM-UCの信号点の座標zqの例を示す図である。FIG. 1 is a diagram illustrating an example of coordinates z and q of 16QAM-UC signal points. 16QAM-UCの信号点の座標zqの例を示す図である。FIG. 1 is a diagram illustrating an example of coordinates z and q of 16QAM-UC signal points. 64QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 64QAM-UC signal points. 64QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 64QAM-UC signal points. 256QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of signal points of 256QAM-UC. 256QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of signal points of 256QAM-UC. 1024QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 1024QAM-UC signal points. 1024QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 1024QAM-UC signal points. 4096QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 4096QAM-UC signal points. 4096QAM-UCの信号点の座標zqの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates z and q of 4096QAM-UC signal points. 16QAM-2D-NUCの信号点の座標zsの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates zs of a signal point of 16QAM-2D-NUC. 64QAM-2D-NUCの信号点の座標zsの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates zs of signal points of 64QAM-2D-NUC. 256QAM-2D-NUCの信号点の座標zsの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates zs of signal points of 256QAM-2D-NUC. 256QAM-2D-NUCの信号点の座標zsの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates zs of signal points of 256QAM-2D-NUC. 1024QAM-1D-NUCの信号点の座標zsの例を示す図である。FIG. 11 is a diagram illustrating an example of coordinates zs of a signal point of 1024QAM-1D-NUC. 1024QAMのシンボルyと、位置ベクトルuとの関係を示す図である。FIG. 1 is a diagram showing the relationship between a 1024QAM symbol y and a position vector u. 4096QAM-1D-NUCの信号点の座標zsの例を示す図である。FIG. 13 is a diagram illustrating an example of coordinates zs of a signal point of 4096QAM-1D-NUC. 4096QAMのシンボルyと、位置ベクトルuとの関係を示す図である。1 is a diagram showing the relationship between a 4096QAM symbol y and a position vector u. 4096QAMのシンボルyと、位置ベクトルuとの関係を示す図である。1 is a diagram showing the relationship between a 4096QAM symbol y and a position vector u. ブロックインターリーバ25で行われるブロックインターリーブを説明する図である。FIG. 2 is a diagram for explaining block interleaving performed by the block interleaver 25. ブロックインターリーバ25で行われるブロックインターリーブを説明する図である。FIG. 2 is a diagram for explaining block interleaving performed by the block interleaver 25. グループワイズインターリーバ24で行われるグループワイズインターリーブを説明する図である。1 is a diagram illustrating group-wise interleaving performed by group-wise interleaver 24. FIG. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第1の例を示す図である。FIG. 11 is a diagram showing a first example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第2の例を示す図である。FIG. 11 is a diagram showing a second example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第3の例を示す図である。FIG. 11 is a diagram showing a third example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第4の例を示す図である。FIG. 13 is a diagram showing a fourth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第5の例を示す図である。FIG. 5 is a diagram showing a fifth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第6の例を示す図である。FIG. 13 is a diagram showing a sixth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第7の例を示す図である。FIG. 7 is a diagram showing a seventh example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第8の例を示す図である。FIG. 13 is a diagram showing an eighth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第9の例を示す図である。FIG. 13 is a diagram showing a ninth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第10の例を示す図である。FIG. 10 is a diagram showing a tenth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第11の例を示す図である。A figure showing an eleventh example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第12の例を示す図である。A figure showing a twelfth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第13の例を示す図である。A figure showing a thirteenth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第14例を示す図である。A figure showing a 14th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第15例を示す図である。FIG. 15 is a diagram showing a fifteenth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第16の例を示す図である。A figure showing a 16th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第17の例を示す図である。A figure showing a 17th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第18の例を示す図である。A figure showing an 18th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第19の例を示す図である。A figure showing a 19th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第20の例を示す図である。FIG. 20 is a diagram showing a twentieth example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第21の例を示す図である。A figure showing a 21st example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第22の例を示す図である。A figure showing a 22nd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第23の例を示す図である。A figure showing a 23rd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第24の例を示す図である。A figure showing a 24th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第25の例を示す図である。A figure showing a 25th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第26の例を示す図である。A figure showing a 26th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第27の例を示す図である。A figure showing a 27th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第28の例を示す図である。A figure showing a 28th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第29の例を示す図である。A figure showing a 29th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第30の例を示す図である。A figure showing a 30th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第31の例を示す図である。A figure showing a 31st example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第32の例を示す図である。A figure showing a 32nd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第33の例を示す図である。A figure showing a 33rd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第34の例を示す図である。A figure showing a 34th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第35の例を示す図である。A figure showing a 35th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第36の例を示す図である。A figure showing a 36th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第37の例を示す図である。A figure showing a 37th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第38の例を示す図である。A figure showing the 38th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第39の例を示す図である。A figure showing a 39th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第40の例を示す図である。A figure showing the 40th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第41の例を示す図である。A figure showing a 41st example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第42の例を示す図である。A figure showing a 42nd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第43の例を示す図である。A figure showing a 43rd example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第44の例を示す図である。A figure showing a 44th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 符号長Nが17280ビットのLDPC符号に対するGWパターンの第45の例を示す図である。A figure showing the 45th example of a GW pattern for an LDPC code having a code length N of 17280 bits. 受信装置12の構成例を示すブロック図である。2 is a block diagram showing an example of the configuration of a receiving device 12. FIG. ビットデインターリーバ165の構成例を示すブロック図である。13 is a block diagram showing an example of the configuration of a bit deinterleaver 165. FIG. デマッパ164、ビットデインターリーバ165、及び、LDPCデコーダ166が行う処理の例を説明するフローチャートである。11 is a flowchart illustrating an example of processing performed by a demapper 164, a bit deinterleaver 165, and an LDPC decoder 166. LDPC符号の検査行列の例を示す図である。FIG. 2 is a diagram illustrating an example of a check matrix of an LDPC code. 検査行列に行置換と列置換を施した行列(変換検査行列)の例を示す図である。11 is a diagram showing an example of a matrix (transformed parity check matrix) obtained by performing row permutation and column permutation on a parity check matrix; FIG. 5×5単位に分割した変換検査行列の例を示す図である。FIG. 13 is a diagram showing an example of a transformed check matrix divided into 5×5 units. ノード演算をP個まとめて行う復号装置の構成例を示すブロック図である。FIG. 11 is a block diagram showing an example of the configuration of a decoding device that performs P node operations collectively. LDPCデコーダ166の構成例を示すブロック図である。13 is a block diagram showing an example of the configuration of an LDPC decoder 166. FIG. ブロックデインターリーバ54で行われるブロックデインターリーブを説明する図である。FIG. 13 is a diagram for explaining block deinterleaving performed by block deinterleaver 54. ビットデインターリーバ165の他の構成例を示すブロック図である。13 is a block diagram showing another example configuration of the bit deinterleaver 165. FIG. 受信装置12を適用可能な受信システムの第1の構成例を示すブロック図である。1 is a block diagram showing a first exemplary configuration of a receiving system to which a receiving device 12 can be applied. 受信装置12を適用可能な受信システムの第2の構成例を示すブロック図である。11 is a block diagram showing a second exemplary configuration of a receiving system to which the receiving device 12 can be applied. FIG. 受信装置12を適用可能な受信システムの第3の構成例を示すブロック図である。FIG. 13 is a block diagram showing a third exemplary configuration of a receiving system to which the receiving device 12 can be applied. 本技術を適用したコンピュータの一実施の形態の構成例を示すブロック図である。1 is a block diagram showing an example of the configuration of an embodiment of a computer to which the present technology is applied.

以下、本技術の実施の形態について説明するが、その前に、LDPC符号について説明する。 Below, we will explain the embodiment of this technology, but first we will explain LDPC codes.

<LDPC符号> <LDPC code>

なお、LDPC符号は、線形符号であり、必ずしも2元である必要はないが、ここでは、2元であるものとして説明する。 Note that LDPC codes are linear codes and do not necessarily have to be binary, but here we will explain them as being binary.

LDPC符号は、そのLDPC符号を定義する検査行列(parity check matrix)が疎なものであることを最大の特徴とする。ここで、疎な行列とは、行列の要素の"1"の個数が非常に少ない行列(ほとんどの要素が0の行列)である。 The most distinctive feature of LDPC codes is that the parity check matrix that defines them is sparse. Here, a sparse matrix is a matrix with an extremely small number of "1" elements (a matrix with most elements being 0).

図1は、LDPC符号の検査行列Hの例を示す図である。 Figure 1 shows an example of a check matrix H for an LDPC code.

図1の検査行列Hでは、各列の重み(列重み)("1"の数)(weight)が"3"であり、且つ、各行の重み(行重み)が"6"になっている。 In the check matrix H in Figure 1, the weight of each column (column weight) (number of "1s") is "3", and the weight of each row (row weight) is "6".

LDPC符号による符号化(LDPC符号化)では、例えば、検査行列Hに基づいて生成行列Gを生成し、この生成行列Gを2元の情報ビットに対して乗算することで、符号語(LDPC符号)が生成される。 In coding using LDPC codes (LDPC coding), for example, a generator matrix G is generated based on a check matrix H, and then this generator matrix G is multiplied by binary information bits to generate a codeword (LDPC code).

具体的には、LDPC符号化を行う符号化装置は、まず、検査行列Hの転置行列HTとの間に、式GHT=0が成立する生成行列Gを算出する。ここで、生成行列Gが、K×N行列である場合には、符号化装置は、生成行列Gに対してKビットからなる情報ビットのビット列(ベクトルu)を乗算し、Nビットからなる符号語c(=uG)を生成する。この符号化装置によって生成された符号語(LDPC符号)は、所定の通信路を介して受信側において受信される。 Specifically, an encoding device that performs LDPC encoding first calculates a generator matrix G such that the equation GH T =0 holds between the generator matrix G and a transposed matrix H T of a check matrix H. Here, when the generator matrix G is a K×N matrix, the encoding device multiplies the generator matrix G by a bit string (vector u) of K information bits to generate a codeword c (=uG) consisting of N bits. The codeword (LDPC code) generated by this encoding device is received at the receiving side via a predetermined communication path.

LDPC符号の復号は、Gallagerが確率復号(Probabilistic Decoding)と称して提案したアルゴリズムであって、バリアブルノード(variable node(メッセージノード(message node)とも呼ばれる))と、チェックノード(check node)とからなる、いわゆるタナーグラフ(Tanner graph)上での確率伝播(belief propagation)によるメッセージ・パッシング・アルゴリズムによって行うことが可能である。ここで、以下、適宜、バリアブルノードとチェックノードを、単に、ノードともいう。 Decoding of LDPC codes is an algorithm proposed by Gallager called Probabilistic Decoding, and can be performed by a message passing algorithm using belief propagation on a Tanner graph consisting of variable nodes (also called message nodes) and check nodes. Hereinafter, variable nodes and check nodes will be referred to simply as nodes where appropriate.

図2は、LDPC符号の復号の手順を示すフローチャートである。 Figure 2 is a flowchart showing the procedure for decoding an LDPC code.

なお、以下、適宜、受信側で受信したLDPC符号(1符号語)のi番目の符号ビットの、値の"0"らしさを対数尤度比(log likelihood ratio)で表現した実数値(受信LLR)を、受信値u0iともいう。また、チェックノードから出力されるメッセージをujとし、バリアブルノードから出力されるメッセージをviとする。 In the following description, the real value (received LLR) representing the likelihood of the value of the i-th code bit of the LDPC code (one code word) received by the receiving side being "0" using the log likelihood ratio is also referred to as the received value u 0i . Also, the message output from the check node is u j , and the message output from the variable node is v i .

まず、LDPC符号の復号においては、図2に示すように、ステップS11において、LDPC符号が受信され、メッセージ(チェックノードメッセージ)ujが"0"に初期化されるとともに、繰り返し処理のカウンタとしての整数をとる変数kが"0"に初期化され、ステップS12に進む。ステップS12において、LDPC符号を受信して得られる受信値u0iに基づいて、式(1)に示す演算(バリアブルノード演算)を行うことによってメッセージ(バリアブルノードメッセージ)viが求められ、さらに、このメッセージviに基づいて、式(2)に示す演算(チェックノード演算)を行うことによってメッセージujが求められる。 First, in decoding an LDPC code, as shown in Fig. 2, in step S11, an LDPC code is received, a message (check node message) uj is initialized to "0", and a variable k, which is an integer and serves as a counter for repeated processing, is initialized to "0", and the process proceeds to step S12. In step S12, a message (variable node message) vj is obtained by performing an operation (variable node operation) shown in formula (1) based on a received value u0i obtained by receiving the LDPC code, and further, a message uj is obtained by performing an operation (check node operation) shown in formula (2) based on this message vj .

Figure 0007497772000001
・・・(1)
Figure 0007497772000001
...(1)

Figure 0007497772000002
・・・(2)
Figure 0007497772000002
... (2)

ここで、式(1)と式(2)におけるdvとdcは、それぞれ、検査行列Hの縦方向(列)と横方向(行)の"1"の個数を示す任意に選択可能とされるパラメータである。例えば、図1に示したような列重みが3で、行重みが6の検査行列Hに対するLDPC符号((3,6)LDPC符号)の場合には、dv=3,dc=6となる。 Here, dv and dc in formula (1) and formula (2) are arbitrarily selectable parameters indicating the number of "1"s in the vertical direction (columns) and horizontal direction (rows), respectively, of the check matrix H. For example, in the case of an LDPC code ((3,6) LDPC code) for a check matrix H having a column weight of 3 and a row weight of 6 as shown in FIG.

なお、式(1)のバリアブルノード演算、及び(2)のチェックノード演算においては、それぞれ、メッセージを出力しようとする枝(edge)(バリアブルノードとチェックノードとを結ぶ線)から入力されたメッセージを、演算の対象としないことから、演算の範囲が、1ないしdv-1又は1ないしdc-1となっている。また、式(2)のチェックノード演算は、実際には、2入力v1,v2に対する1出力で定義される式(3)に示す関数R(v1,v2)のテーブルを予め作成しておき、これを式(4)に示すように連続的(再帰的)に用いることによって行われる。 In the variable node operation of formula (1) and the check node operation of formula (2), messages input from edges (lines connecting variable nodes and check nodes) that are to output messages are not included in the operation, so the operation range is 1 to dv -1 or 1 to dc -1. In reality, the check node operation of formula (2) is performed by creating in advance a table of function R( v1 , v2 ) shown in formula (3), which is defined as one output for two inputs v1 and v2 , and using this continuously (recursively) as shown in formula (4).

Figure 0007497772000003
・・・(3)
Figure 0007497772000003
...(3)

Figure 0007497772000004
・・・(4)
Figure 0007497772000004
...(4)

ステップS12では、さらに、変数kが"1"だけインクリメントされ、ステップS13に進む。ステップS13では、変数kが所定の繰り返し復号回数Cよりも大きいか否かが判定される。ステップS13において、変数kがCよりも大きくないと判定された場合、ステップS12に戻り、以下、同様の処理が繰り返される。 In step S12, the variable k is further incremented by "1" and the process proceeds to step S13. In step S13, it is determined whether the variable k is greater than a predetermined number of iterative decoding cycles C. If it is determined in step S13 that the variable k is not greater than C, the process returns to step S12 and the same process is repeated.

また、ステップS13において、変数kがCよりも大きいと判定された場合、ステップS14に進み、式(5)に示す演算を行うことによって最終的に出力する復号結果としてのメッセージviが求められて出力され、LDPC符号の復号処理が終了する。 Also, if it is determined in step S13 that the variable k is greater than C, the process proceeds to step S14, where the message v i is calculated as the final decoded result by performing the calculation shown in equation (5) and output, and the LDPC code decoding process is completed.

Figure 0007497772000005
・・・(5)
Figure 0007497772000005
...(5)

ここで、式(5)の演算は、式(1)のバリアブルノード演算とは異なり、バリアブルノードに接続している全ての枝からのメッセージujを用いて行われる。 Here, the calculation of equation (5) differs from the variable node calculation of equation (1) in that it is performed using messages u j from all edges connected to the variable node.

図3は、(3,6)LDPC符号(符号化率1/2、符号長12)の検査行列Hの例を示す図である。 Figure 3 shows an example of a check matrix H for a (3,6) LDPC code (coding rate 1/2, code length 12).

図3の検査行列Hでは、図1と同様に、列の重みが3に、行の重みが6に、それぞれなっている。 In the check matrix H in Figure 3, the column weight is 3 and the row weight is 6, just like in Figure 1.

図4は、図3の検査行列Hのタナーグラフを示す図である。 Figure 4 shows the Tanner graph of the check matrix H in Figure 3.

ここで、図4において、プラス"+"で表わされるのが、チェックノードであり、イコール"="で表わされるのが、バリアブルノードである。チェックノードとバリアブルノードは、それぞれ、検査行列Hの行と列に対応する。チェックノードとバリアブルノードとの間の結線は、枝(edge)であり、検査行列の要素の"1"に相当する。 In Figure 4, a plus sign "+" indicates a check node, and an equal sign "=" indicates a variable node. The check nodes and variable nodes correspond to the rows and columns of the parity check matrix H, respectively. The connection between the check nodes and variable nodes is an edge, which corresponds to the element "1" of the parity check matrix.

すなわち、検査行列の第j行第i列の要素が1である場合には、図4において、上からi番目のバリアブルノード("="のノード)と、上からj番目のチェックノード("+"のノード)とが、枝により接続される。枝は、バリアブルノードに対応する符号ビットが、チェックノードに対応する拘束条件を持つことを表す。 In other words, if the element in the jth row and ith column of the parity check matrix is 1, then in FIG. 4, the i-th variable node from the top (the "=" node) and the j-th check node from the top (the "+" node) are connected by a branch. The branch indicates that the code bit corresponding to the variable node has a constraint corresponding to the check node.

LDPC符号の復号方法であるサムプロダクトアルゴリズム(Sum Product Algorithm)では、バリアブルノード演算とチェックノード演算とが繰り返し行われる。 The Sum Product Algorithm, a method for decoding LDPC codes, involves repeated variable node calculations and check node calculations.

図5は、バリアブルノードで行われるバリアブルノード演算を示す図である。 Figure 5 shows the variable node calculations performed at the variable node.

バリアブルノードでは、計算しようとしている枝に対応するメッセージviは、バリアブルノードに繋がっている残りの枝からのメッセージu1およびu2と、受信値u0iを用いた式(1)のバリアブルノード演算により求められる。他の枝に対応するメッセージも同様に求められる。 In the variable node, the message v i corresponding to the branch to be calculated is calculated by the variable node calculation of formula (1) using the messages u 1 and u 2 from the remaining branches connected to the variable node and the received value u 0 i . Messages corresponding to other branches are calculated in the same manner.

図6は、チェックノードで行われるチェックノード演算を示す図である。 Figure 6 shows the check node operations performed at a check node.

ここで、式(2)のチェックノード演算は、式a×b=exp{ln(|a|)+ln(|b|)}×sign(a)×sign(b)の関係を用いて、式(6)に書き直すことができる。但し、sign(x)は、x≧0のとき1であり、x<0のとき-1である。 The check node operation in formula (2) can be rewritten as formula (6) using the relationship of the formula a×b=exp{ln(|a|)+ln(|b|)}×sign(a)×sign(b). Note that sign(x) is 1 when x≧0 and -1 when x<0.

Figure 0007497772000006
・・・(6)
Figure 0007497772000006
...(6)

x≧0において、関数φ(x)を、式φ(x)=ln(tanh(x/2))と定義すると、式φ-1(x)=2tanh-1(e-x)が成り立つから、式(6)は、式(7)に変形することができる。 If the function φ(x) is defined as φ(x) = ln(tanh(x/2)) for x≧0, then the equation φ -1 (x) = 2tanh -1 (e -x ) holds, so equation (6) can be transformed into equation (7).

Figure 0007497772000007
・・・(7)
Figure 0007497772000007
...(7)

チェックノードでは、式(2)のチェックノード演算が、式(7)に従って行われる。 At the check node, the check node operation of equation (2) is performed according to equation (7).

すなわち、チェックノードでは、図6のように、計算しようとしている枝に対応するメッセージujは、チェックノードに繋がっている残りの枝からのメッセージv1,v2,v3,v4,v5を用いた式(7)のチェックノード演算によって求められる。他の枝に対応するメッセージも同様に求められる。 That is, in the check node, as shown in Fig. 6, the message uj corresponding to the edge to be calculated is obtained by the check node calculation of formula (7) using the messages v1 , v2 , v3 , v4 , and v5 from the remaining edges connected to the check node. Messages corresponding to other edges are obtained in the same manner.

なお、式(7)の関数φ(x)は、式φ(x)=ln((ex+1)/(ex-1))で表すことができ、x>0において、φ(x)=φ-1(x)である。関数φ(x)およびφ-1(x)をハードウェアに実装する際には、LUT(Look Up Table)を用いて実装される場合があるが、両者共に同一のLUTとなる。 The function φ(x) in equation (7) can be expressed as φ(x) = ln((e x +1)/(e x -1)), where φ(x) = φ -1 (x) for x > 0. When implementing the functions φ(x) and φ -1 (x) in hardware, they may be implemented using a Look Up Table (LUT), but both of them use the same LUT.

<本技術を適用した伝送システムの構成例> <Example of a transmission system configuration using this technology>

図7は、本技術を適用した伝送システム(システムとは、複数の装置が論理的に集合した物をいい、各構成の装置が同一筐体中にあるか否かは、問わない)の一実施の形態の構成例を示す図である。 Figure 7 shows an example of the configuration of one embodiment of a transmission system to which the present technology is applied (a system refers to a logical collection of multiple devices, regardless of whether the devices are in the same housing or not).

図7において、伝送システムは、送信装置11と受信装置12とから構成される。 In FIG. 7, the transmission system is composed of a transmitting device 11 and a receiving device 12.

送信装置11は、例えば、テレビジョン放送の番組等の送信(放送)(伝送)を行う。すなわち、送信装置11は、例えば、番組としての画像データや音声データ等の、送信の対象である対象データをLDPC符号に符号化し、例えば、衛星回線や、地上波、ケーブル(有線回線)等の通信路13を介して送信する。 The transmitting device 11 transmits (broadcasts) (transmits), for example, television broadcast programs. That is, the transmitting device 11 encodes the target data to be transmitted, such as image data and audio data as a program, into an LDPC code, and transmits it via a communication path 13, such as a satellite line, terrestrial wave, or cable (wired line).

受信装置12は、送信装置11から通信路13を介して送信されてくるLDPC符号を受信し、対象データに復号して出力する。 The receiving device 12 receives the LDPC code transmitted from the transmitting device 11 via the communication path 13, decodes it into target data, and outputs it.

ここで、図7の伝送システムで使用されるLDPC符号は、AWGN(Additive White Gaussian Noise)通信路で極めて高い能力を発揮することが知られている。 The LDPC code used in the transmission system in Figure 7 is known to have extremely high performance in AWGN (Additive White Gaussian Noise) communication channels.

一方、通信路13では、バースト(burst)誤りやイレージャ(erasure)を発生することがある。例えば、特に、通信路13が地上波である場合、OFDM(Orthogonal Frequency Division Multiplexing)システムでは、D/U(Desired to Undesired Ratio)が0dB(Undesired=echoのパワーがDesired=メインパスのパワーと等しい)のマルチパス環境において、エコー(echo)(メインパス以外のパス)の遅延(delay)に応じて、特定のシンボルのパワーが0になってしまう(erasure)ことがある。 On the other hand, burst errors and erasures may occur in the communication path 13. For example, in an OFDM (Orthogonal Frequency Division Multiplexing) system, particularly when the communication path 13 is terrestrial, in a multipath environment where the D/U (Desired to Undesired Ratio) is 0 dB (Undesired = echo power is equal to Desired = main path power), the power of a particular symbol may become 0 (erasure) depending on the delay of the echo (path other than the main path).

また、フラッタ(flutter)(遅延が0でドップラ(doppler)周波数の掛かったechoが加算される通信路)でも、D/Uが0dBである場合には、ドップラ周波数によって、特定の時刻のOFDMのシンボル全体のパワーが0になる(erasure)場合が生じる。 Even in a flutter channel (a channel with zero delay and an echo with a Doppler frequency added), if the D/U is 0 dB, the power of the entire OFDM symbol at a specific time may be eradicated due to the Doppler frequency.

さらに、受信装置12側の、送信装置11からの信号を受信するアンテナ等の受信部(図示せず)から受信装置12までの配線の状況や、受信装置12の電源の不安定性により、バースト誤りが発生することがある。 Furthermore, burst errors may occur due to the condition of the wiring from a receiving section (not shown) such as an antenna that receives signals from the transmitting device 11 to the receiving device 12, or due to instability in the power supply of the receiving device 12.

一方、LDPC符号の復号においては、検査行列Hの列、ひいては、LDPC符号の符号ビットに対応するバリアブルノードにおいて、図5に示したように、LDPC符号の符号ビット(の受信値u0i)の加算を伴う式(1)のバリアブルノード演算が行われるため、そのバリアブルノード演算に用いられる符号ビットにエラーが生じると、求められるメッセージの精度が低下する。 On the other hand, in decoding an LDPC code, in the variable nodes corresponding to the columns of the check matrix H, and in turn to the code bits of the LDPC code, as shown in FIG. 5, a variable node operation of the formula (1) involving the addition of the code bits of the LDPC code (received value u 0i ) is performed. Therefore, if an error occurs in the code bits used in the variable node operation, the accuracy of the required message decreases.

そして、LDPC符号の復号では、チェックノードにおいて、そのチェックノードに繋がっているバリアブルノードで求められるメッセージを用いて、式(7)のチェックノード演算が行われるため、繋がっている複数のバリアブルノード(に対応するLDPC符号の符号ビット)が同時にエラー(イレージャを含む)となるチェックノードの数が多くなると、復号の性能が劣化する。 In decoding an LDPC code, the check node calculation of equation (7) is performed at a check node using the message obtained at the variable node connected to that check node. Therefore, if there are a large number of check nodes where multiple connected variable nodes (corresponding code bits of the LDPC code) have errors (including erasures) at the same time, the decoding performance deteriorates.

すなわち、例えば、チェックノードは、そのチェックノードに繋がっているバリアブルノードの2個以上が同時にイレージャになると、全バリアブルノードに、値が0である確率と1である確率とが等確率のメッセージを戻す。この場合、等確率のメッセージを戻すチェックノードは、1回の復号処理(1セットのバリアブルノード演算及びチェックノード演算)に寄与しないこととなり、その結果、復号処理の繰り返し回数を多く必要とすることになって、復号の性能が劣化し、さらに、LDPC符号の復号を行う受信装置12の消費電力が増大する。 That is, for example, when two or more variable nodes connected to a check node are simultaneously erased, the check node returns to all variable nodes a message with equal probability of the value being 0 and the value being 1. In this case, the check node returning the equally probable message does not contribute to one decoding process (one set of variable node calculations and check node calculations), and as a result, the decoding process needs to be repeated many times, degrading the decoding performance and increasing the power consumption of the receiving device 12 that decodes the LDPC code.

そこで、図7の伝送システムでは、AWGN通信路(AWGNチャネル)での性能を維持しつつ、バースト誤りやイレージャへの耐性を向上させることが可能になっている。 Therefore, the transmission system in Figure 7 is capable of improving tolerance to burst errors and erasures while maintaining performance on an AWGN communication path (AWGN channel).

<送信装置11の構成例> <Example of the configuration of the transmitting device 11>

図8は、図7の送信装置11の構成例を示すブロック図である。 Figure 8 is a block diagram showing an example configuration of the transmitting device 11 in Figure 7.

送信装置11では、対象データとしての1以上のインプットストリーム(Input Streams)が、モードアダプテーション/マルチプレクサ(Mode Adaptation/Multiplexer)111に供給される。 In the transmitting device 11, one or more input streams as target data are supplied to a mode adaptation/multiplexer 111.

モードアダプテーション/マルチプレクサ111は、モード選択、及び、そこに供給される1以上のインプットストリームの多重化等の処理を必要に応じて行い、その結果得られるデータを、パダー(padder)112に供給する。 The mode adaptation/multiplexer 111 performs processing such as mode selection and multiplexing of one or more input streams supplied to it as necessary, and supplies the resulting data to the padder 112.

パダー112は、モードアダプテーション/マルチプレクサ111からのデータに対して、必要なゼロ詰め(Nullの挿入)を行い、その結果得られるデータを、BBスクランブラ(BB Scrambler)113に供給する。 The padder 112 performs the necessary zero padding (insertion of nulls) on the data from the mode adaptation/multiplexer 111 and supplies the resulting data to the BB scrambler 113.

BBスクランブラ113は、パダー112からのデータに、BBスクランブル(Base-Band Scrambling)を施し、その結果得られるデータを、BCHエンコーダ(BCH encoder)114に供給する。 The BB scrambler 113 performs BB scrambling (Base-Band Scrambling) on the data from the padder 112 and supplies the resulting data to the BCH encoder 114.

BCHエンコーダ114は、BBスクランブラ113からのデータをBCH符号化し、その結果得られるデータを、LDPC符号化の対象であるLDPC対象データとして、LDPCエンコーダ(LDPC encoder)115に供給する。 The BCH encoder 114 BCH-encodes the data from the BB scrambler 113 and supplies the resulting data to the LDPC encoder 115 as LDPC target data to be LDPC-encoded.

LDPCエンコーダ115(符号化部)は、BCHエンコーダ114からのLDPC対象データについて、例えば、LDPC符号のパリティビットに対応する部分であるパリティ行列が階段(dual diagonal)構造になっている検査行列等に従ったLDPC符号化を行い、LDPC対象データを情報ビットとするLDPC符号を出力する。 The LDPC encoder 115 (encoding unit) performs LDPC encoding on the LDPC target data from the BCH encoder 114, for example, according to a check matrix in which the parity matrix, which is the part corresponding to the parity bits of the LDPC code, has a dual diagonal structure, and outputs an LDPC code in which the LDPC target data is information bits.

すなわち、LDPCエンコーダ115は、LDPC対象データを、例えば、DVB-S.2や、DVB-T.2,DVB-C.2,ATSC3.0等の所定の規格に規定されている(検査行列に対応する)LDPC符号、その他のLDPC符号に符号化するLDPC符号化を行い、その結果得られるLDPC符号を出力する。 That is, the LDPC encoder 115 performs LDPC encoding to encode the LDPC target data into an LDPC code (corresponding to a parity check matrix) specified in a specific standard such as DVB-S.2, DVB-T.2, DVB-C.2, or ATSC3.0, or into another LDPC code, and outputs the resulting LDPC code.

ここで、DVB-S.2やATSC3.0の規格に規定されているLDPC符号は、IRA(Irregular Repeat Accumulate)符号であり、そのLDPC符号の検査行列におけるパリティ行列(の一部又は全部)は、階段構造になっている。パリティ行列、及び、階段構造については、後述する。また、IRA符号については、例えば、"Irregular Repeat-Accumulate Codes," H. Jin, A. Khandekar, and R. J. McEliece, in Proceedings of 2nd International Symposium on Turbo codes and Related Topics, pp. 1-8, Sept. 2000に記載されている。 The LDPC code specified in the DVB-S.2 and ATSC3.0 standards is an IRA (Irregular Repeat Accumulate) code, and the parity matrix (part or all) in the check matrix of the LDPC code has a staircase structure. The parity matrix and the staircase structure will be described later. The IRA code is described, for example, in "Irregular Repeat-Accumulate Codes," H. Jin, A. Khandekar, and R. J. McEliece, in Proceedings of 2nd International Symposium on Turbo codes and Related Topics, pp. 1-8, Sept. 2000.

LDPCエンコーダ115が出力するLDPC符号は、ビットインターリーバ(Bit Interleaver)116に供給される。 The LDPC code output by the LDPC encoder 115 is supplied to the bit interleaver 116.

ビットインターリーバ116は、LDPCエンコーダ115からのLDPC符号について、後述するビットインターリーブを行い、そのビットインターリーブ後のLDPC符号を、マッパ(Mapper)117に供給する。 The bit interleaver 116 performs bit interleaving (described below) on the LDPC code from the LDPC encoder 115, and supplies the bit-interleaved LDPC code to the mapper 117.

マッパ117は、ビットインターリーバ116からのLDPC符号を、そのLDPC符号の1ビット以上の符号ビットの単位(シンボル単位)で、直交変調の1つのシンボルを表す信号点にマッピングして直交変調(多値変調)を行う。 The mapper 117 performs orthogonal modulation (multi-level modulation) by mapping the LDPC code from the bit interleaver 116 to a signal point representing one symbol of orthogonal modulation in units of one or more code bits (symbol units) of the LDPC code.

すなわち、マッパ117は、ビットインターリーバ116からのLDPC符号を、搬送波と同相のI成分を表すI軸と、搬送波と直交するQ成分を表すQ軸とで規定されるIQ平面であるコンスタレーション上の、LDPC符号の直交変調を行う変調方式で定める信号点にマッピングして直交変調を行う。 That is, the mapper 117 performs orthogonal modulation by mapping the LDPC code from the bit interleaver 116 to a signal point determined by a modulation method that performs orthogonal modulation of the LDPC code on a constellation that is an IQ plane defined by an I axis representing an I component that is in phase with the carrier wave and a Q axis representing a Q component that is orthogonal to the carrier wave.

マッパ117で行われる直交変調の変調方式で使用するコンスタレーションの信号点の数が、2m個である場合、LDPC符号のmビットの符号ビットを、シンボル(1シンボル)として、マッパ117では、ビットインターリーバ116からのLDPC符号が、シンボル単位で、2m個の信号点のうちの、シンボルを表す信号点にマッピングされる。 When the number of signal points of a constellation used in the modulation method of orthogonal modulation performed in mapper 117 is 2m , m code bits of the LDPC code are regarded as a symbol (1 symbol), and mapper 117 maps the LDPC code from bit interleaver 116 to a signal point representing a symbol among the 2m signal points on a symbol-by-symbol basis.

ここで、マッパ117で行われる直交変調の変調方式としては、例えば、DVB-S.2やATSC3.0の規格等に規定されている変調方式、その他の変調方式、すなわち、例えば、BPSK(Binary Phase Shift Keying)や、QPSK(Quadrature Phase Shift Keying),8PSK(Phase-Shift Keying),16APSK(Amplitude Phase-Shift Keying),32APSK,16QAM(Quadrature Amplitude Modulation),16QAM,64QAM,256QAM,1024QAM,4096QAM,4PAM(Pulse Amplitude Modulation)等がある。マッパ117において、いずれの変調方式による直交変調が行われるかは、例えば、送信装置11のオペレータの操作等に従って、あらかじめ設定される。 The modulation method of the orthogonal modulation performed by the mapper 117 may be, for example, the modulation method defined in the DVB-S.2 or ATSC3.0 standard, or other modulation methods, such as BPSK (Binary Phase Shift Keying), QPSK (Quadrature Phase Shift Keying), 8PSK (Phase-Shift Keying), 16APSK (Amplitude Phase-Shift Keying), 32APSK, 16QAM (Quadrature Amplitude Modulation), 16QAM, 64QAM, 256QAM, 1024QAM, 4096QAM, 4PAM (Pulse Amplitude Modulation), etc. The modulation method used for the orthogonal modulation in the mapper 117 is preset, for example, according to the operation of the operator of the transmitting device 11.

マッパ117での処理により得られるデータ(シンボルを信号点にマッピングしたマッピング結果)は、時間インターリーバ(Time Interleaver)118に供給される。 The data obtained by processing in the mapper 117 (the mapping result of mapping symbols to signal points) is supplied to the time interleaver 118.

時間インターリーバ118は、マッパ117からのデータについて、シンボル単位での時間インターリーブ(時間方向のインターリーブ)を行い、その結果得られるデータを、SISO/MISOエンコーダ(SISO/MISO(Single Input Single Output/Multiple Input Single Output) encoder)119に供給する。 The time interleaver 118 performs time interleaving (interleaving in the time direction) on a symbol-by-symbol basis on the data from the mapper 117, and supplies the resulting data to a SISO/MISO (Single Input Single Output/Multiple Input Single Output) encoder 119.

SISO/MISOエンコーダ119は、時間インターリーバ118からのデータに、時空間符号化を施し、周波数インターリーバ(Frequency Interleaver)120に供給する。 The SISO/MISO encoder 119 performs space-time coding on the data from the time interleaver 118 and supplies it to the frequency interleaver 120.

周波数インターリーバ120は、SISO/MISOエンコーダ119からのデータについて、シンボル単位での周波数インターリーブ(周波数方向のインターリーブ)を行い、フレームビルダ/リソースアロケーション部(Frame Builder & Resource Allocation)131に供給する。 The frequency interleaver 120 performs frequency interleaving (interleaving in the frequency direction) on a symbol-by-symbol basis on the data from the SISO/MISO encoder 119 and supplies it to the frame builder/resource allocation unit (Frame Builder & Resource Allocation) 131.

一方、BCHエンコーダ121には、例えば、BBシグナリング(Base Band Signalling)(BB Header)等の伝送制御用の制御データ(signalling)が供給される。 On the other hand, the BCH encoder 121 is supplied with control data (signalling) for transmission control, such as BB signaling (Base Band Signalling) (BB Header).

BCHエンコーダ121は、そこに供給される制御データを、BCHエンコーダ114と同様にBCH符号化し、その結果得られるデータを、LDPCエンコーダ122に供給する。 The BCH encoder 121 BCH-encodes the control data supplied thereto in the same manner as the BCH encoder 114, and supplies the resulting data to the LDPC encoder 122.

LDPCエンコーダ122は、BCHエンコーダ121からのデータを、LDPC対象データとして、LDPCエンコーダ115と同様にLDPC符号化し、その結果得られるLDPC符号を、マッパ123に供給する。 The LDPC encoder 122 LDPC-encodes the data from the BCH encoder 121 as LDPC target data in the same manner as the LDPC encoder 115, and supplies the resulting LDPC code to the mapper 123.

マッパ123は、マッパ117と同様に、LDPCエンコーダ122からのLDPC符号を、そのLDPC符号の1ビット以上の符号ビットの単位(シンボル単位)で、直交変調の1つのシンボルを表す信号点にマッピングして直交変調を行い、その結果得られるデータを、周波数インターリーバ124に供給する。 Similar to mapper 117, mapper 123 performs orthogonal modulation by mapping the LDPC code from LDPC encoder 122 in units of one or more code bits (symbol units) of the LDPC code to a signal point representing one symbol of orthogonal modulation, and supplies the resulting data to frequency interleaver 124.

周波数インターリーバ124は、周波数インターリーバ120と同様に、マッパ123からのデータについて、シンボル単位での周波数インターリーブを行い、フレームビルダ/リソースアロケーション部131に供給する。 Similar to the frequency interleaver 120, the frequency interleaver 124 performs frequency interleaving on a symbol-by-symbol basis on the data from the mapper 123 and supplies it to the frame builder/resource allocation unit 131.

フレームビルダ/リソースアロケーション部131は、周波数インターリーバ120、及び、124からのデータ(シンボル)の必要な位置に、パイロット(Pilot)のシンボルを挿入し、その結果られるデータ(シンボル)から、所定の数のシンボルで構成されるフレーム(例えば、PL(Physical Layer)フレームや、T2フレーム、C2フレーム等)を構成して、OFDM生成部(OFDM generation)132に供給する。 The frame builder/resource allocation unit 131 inserts pilot symbols into the necessary positions of the data (symbols) from the frequency interleavers 120 and 124, and constructs a frame consisting of a predetermined number of symbols from the resulting data (symbols) (e.g., a PL (Physical Layer) frame, a T2 frame, a C2 frame, etc.) and supplies it to the OFDM generation unit 132.

OFDM生成部132は、フレームビルダ/リソースアロケーション部131からのフレームから、そのフレームに対応するOFDM信号を生成し、通信路13(図7)を介して送信する。 The OFDM generation unit 132 generates an OFDM signal corresponding to the frame from the frame builder/resource allocation unit 131 and transmits it via the communication path 13 (Figure 7).

なお、送信装置11は、例えば、時間インターリーバ118、SISO/MISOエンコーダ119、周波数インターリーバ120、及び、周波数インターリーバ124等の、図8に図示したブロックの一部を設けずに構成することができる。 The transmitting device 11 can be configured without some of the blocks shown in FIG. 8, such as the time interleaver 118, the SISO/MISO encoder 119, the frequency interleaver 120, and the frequency interleaver 124.

<ビットインターリーバ116の構成例> <Example of the configuration of bit interleaver 116>

図9は、図8のビットインターリーバ116の構成例を示すブロック図である。 Figure 9 is a block diagram showing an example configuration of the bit interleaver 116 in Figure 8.

ビットインターリーバ116は、データをインターリーブする機能を有し、パリティインターリーバ(Parity Interleaver)23、グループワイズインターリーバ(Group-Wise Interleaver)24、及びブロックインターリーバ(Block Interleaver)25から構成される。 The bit interleaver 116 has the function of interleaving data, and is composed of a parity interleaver 23, a group-wise interleaver 24, and a block interleaver 25.

パリティインターリーバ23は、LDPCエンコーダ115からのLDPC符号のパリティビットを、他のパリティビットの位置にインターリーブするパリティインターリーブを行い、そのパリティインターリーブ後のLDPC符号を、グループワイズインターリーバ24に供給する。 The parity interleaver 23 performs parity interleaving to interleave the parity bits of the LDPC code from the LDPC encoder 115 into the positions of other parity bits, and supplies the LDPC code after the parity interleaving to the group-wise interleaver 24.

グループワイズインターリーバ24は、パリティインターリーバ23からのLDPC符号について、グループワイズインターリーブを行い、そのグループワイズインターリーブ後のLDPC符号を、ブロックインターリーバ25に供給する。 The group-wise interleaver 24 performs group-wise interleaving on the LDPC code from the parity interleaver 23, and supplies the LDPC code after group-wise interleaving to the block interleaver 25.

ここで、グループワイズインターリーブでは、1符号分のLDPC符号を、その先頭から、後述するパラレルファクタPに等しい360ビット単位に区分した、その1区分の360ビットを、ビットグループとして、パリティインターリーバ23からのLDPC符号が、ビットグループ単位でインターリーブされる。 In group-wise interleaving, one LDPC code is divided into 360-bit units, equal to the parallel factor P described later, from the beginning of the code, and the 360 bits of each division are treated as bit groups, and the LDPC code from the parity interleaver 23 is interleaved in bit group units.

グループワイズインターリーブを行う場合には、グループワイズインターリーブを行わない場合に比較して、エラーレートを改善させることができ、その結果、データ伝送において、良好な通信品質を確保することができる。 When group-wise interleaving is performed, the error rate can be improved compared to when group-wise interleaving is not performed, and as a result, good communication quality can be ensured in data transmission.

ブロックインターリーバ25は、グループワイズインターリーバ24からのLDPC符号を逆多重化するためのブロックインターリーブを行うことで、例えば、1符号分のLDPC符号を、マッピングの単位であるmビットのシンボルにシンボル化し、マッパ117(図8)に供給する。 The block interleaver 25 performs block interleaving to demultiplex the LDPC code from the group-wise interleaver 24, thereby symbolizing, for example, one code's worth of LDPC code into m-bit symbols, which are the unit of mapping, and supplies them to the mapper 117 (Figure 8).

ここで、ブロックインターリーブでは、例えば、カラム(column)(縦)方向に所定のビット数を記憶する記憶領域としてのカラムが、ロウ(row)(横)方向に、シンボルのビット数mに等しい数だけ並んだ記憶領域に対して、グループワイズインターリーバ24からのLDPC符号が、カラム方向に書き込まれ、ロウ方向に読み出されることで、LDPC符号が、mビットのシンボルにシンボル化される。 Here, in block interleaving, for example, columns serving as memory areas for storing a predetermined number of bits in the column (vertical) direction are arranged in a number of rows (horizontal) direction equal to the number of bits m of a symbol. The LDPC code from the group-wise interleaver 24 is written in the column direction and read out in the row direction to symbolize the LDPC code into an m-bit symbol.

<LDPC符号の検査行列> <LDPC code check matrix>

図10は、図8のLDPCエンコーダ115でLDPC符号化に用いられる検査行列Hの例を示す図である。 Figure 10 is a diagram showing an example of a check matrix H used for LDPC encoding in the LDPC encoder 115 of Figure 8.

検査行列Hは、LDGM(Low-Density Generation Matrix)構造になっており、LDPC符号の符号ビットのうちの、情報ビットに対応する部分の情報行列HAと、パリティビットに対応するパリティ行列HTとによって、式H=[HA|HT](情報行列HAの要素を左側の要素とし、パリティ行列HTの要素を右側の要素とする行列)で表すことができる。 The check matrix H has an LDGM (Low-Density Generation Matrix) structure, and can be expressed by the equation H = [H A |H T ] (a matrix with the elements of the information matrix H A as the left elements and the elements of the parity matrix H T as the right elements) using an information matrix H A of the part of the code bits of the LDPC code corresponding to the information bits and a parity matrix H T corresponding to the parity bits.

ここで、1符号のLDPC符号(1符号語)の符号ビットのうちの情報ビットのビット数と、パリティビットのビット数を、それぞれ、情報長Kと、パリティ長Mというとともに、1個(1符号語)のLDPC符号の符号ビットのビット数を、符号長N(=K+M)という。 Here, the number of information bits and the number of parity bits among the code bits of one LDPC code (one code word) are called the information length K and the parity length M, respectively, and the number of code bits of one LDPC code (one code word) is called the code length N (= K + M).

ある符号長NのLDPC符号についての情報長Kとパリティ長Mは、符号化率によって決まる。また、検査行列Hは、行×列がM×Nの行列(M行N列の行列)となる。そして、情報行列HAは、M×Kの行列となり、パリティ行列HTは、M×Mの行列となる。 The information length K and parity length M for an LDPC code with a certain code length N are determined by the coding rate. Also, the check matrix H is a matrix with M×N rows and N columns. The information matrix H A is an M×K matrix, and the parity matrix H T is an M×M matrix.

図11は、図8のLDPCエンコーダ115でLDPC符号化に用いられる検査行列Hのパリティ行列HTの例を示す図である。 FIG. 11 is a diagram showing an example of a parity matrix H T of the check matrix H used for LDPC encoding in the LDPC encoder 115 in FIG.

LDPCエンコーダ115でLDPC符号化に用いられる検査行列Hのパリティ行列HTとしては、例えば、DVB-T.2等の規格に規定されているLDPC符号の検査行列Hと同様のパリティ行列HTを採用することができる。 As the parity matrix H T of the check matrix H used for LDPC encoding in the LDPC encoder 115, for example, a parity matrix H T similar to the check matrix H of the LDPC code defined in standards such as DVB-T.2 can be adopted.

DVB-T.2等の規格に規定されているLDPC符号の検査行列Hのパリティ行列HTは、図11に示すように、1の要素が、いわば階段状に並ぶ階段構造の行列(lower bidiagonal matrix)になっている。パリティ行列HTの行重みは、1行目については1で、残りの全ての行については2になっている。また、列重みは、最後の1列については1で、残りの全ての列で2になっている。 The parity matrix H T of the check matrix H of the LDPC code defined in the standards such as DVB-T.2 is a staircase-structured matrix (lower bidiagonal matrix) in which elements of 1 are arranged in a staircase-like manner, as shown in Fig. 11. The row weight of the parity matrix H T is 1 for the first row, and 2 for all the remaining rows. The column weight is 1 for the last column, and 2 for all the remaining columns.

以上のように、パリティ行列HTが階段構造になっている検査行列HのLDPC符号は、その検査行列Hを用いて、容易に生成することができる。 As described above, an LDPC code for a check matrix H in which the parity matrix H T has a staircase structure can be easily generated by using that check matrix H.

すなわち、LDPC符号(1符号語)を、行ベクトルcで表すとともに、その行ベクトルを転置して得られる列ベクトルを、cTと表す。また、LDPC符号である行ベクトルcのうちの、情報ビットの部分を、行ベクトルAで表すとともに、パリティビットの部分を、行ベクトルTで表すこととする。 That is, an LDPC code (one code word) is represented by row vector c, and the column vector obtained by transposing the row vector is represented by c T. In addition, the information bit portion of row vector c, which is the LDPC code, is represented by row vector A, and the parity bit portion is represented by row vector T.

この場合、行ベクトルcは、情報ビットとしての行ベクトルAと、パリティビットとしての行ベクトルTとによって、式c =[A|T](行ベクトルAの要素を左側の要素とし、行ベクトルTの要素を右側の要素とする行ベクトル)で表すことができる。 In this case, row vector c can be expressed as c = [A|T] (a row vector with the elements of row vector A as the left elements and row vector T as the right elements) with row vector A as the information bits and row vector T as the parity bits.

検査行列Hと、LDPC符号としての行ベクトルc=[A|T]とは、式HcT=0を満たす必要があり、かかる式HcT=0を満たす行ベクトルc=[A|T]を構成するパリティビットとしての行ベクトルTは、検査行列H=[HA|HT]のパリティ行列HTが、図11に示した階段構造になっている場合には、式HcT=0における列ベクトルHcTの1行目の要素から順に、各行の要素を0にしていくようにすることで、逐次的(順番)に求めることができる。 Check matrix H and the row vector c=[A|T] as LDPC code must satisfy the formula HcT =0. When the parity matrix HT of check matrix H=[H A |H T] is the staircase structure shown in Fig. 11, the row vector T as the parity bit of the row vector c=[A| T ] that satisfies this formula HcT =0 can be obtained sequentially (in order) by setting the elements of each row to 0 in order from the element of the first row of the column vector HcT in formula HcT=0.

図12は、DVB-T.2等の規格に規定されているLDPC符号の検査行列Hを説明する図である。 Figure 12 is a diagram explaining the check matrix H of the LDPC code defined in standards such as DVB-T.2.

DVB-T.2等の規格に規定されているLDPC符号の検査行列Hの1列目からのKX列については、列重みがXに、その後のK3列については、列重みが3に、その後のM-1列については、列重みが2に、最後の1列については、列重みが1に、それぞれなっている。 The first KX columns of the check matrix H of the LDPC code defined in standards such as DVB-T.2 have a column weight of X, the next K3 columns have a column weight of 3, the next M-1 columns have a column weight of 2, and the last column has a column weight of 1.

ここで、KX+K3+M-1+1は、符号長Nに等しい。 Here, KX+K3+M-1+1 is equal to the code length N.

図13は、DVB-T.2等の規格に規定されているLDPC符号の各符号化率rについての、列数KX,K3、及びM、並びに、列重みXを示す図である。 Figure 13 shows the column numbers KX, K3, and M, as well as the column weight X, for each coding rate r of the LDPC code defined in standards such as DVB-T.2.

DVB-T.2等の規格では、64800ビットと16200ビットの符号長NのLDPC符号が規定されている。 Standards such as DVB-T.2 prescribe LDPC codes with code lengths N of 64,800 bits and 16,200 bits.

そして、符号長Nが64800ビットのLDPC符号については、11個の符号化率(nominal rate)1/4,1/3,2/5,1/2,3/5,2/3,3/4,4/5,5/6,8/9、及び9/10が規定されており、符号長Nが16200ビットのLDPC符号については、10個の符号化率1/4,1/3,2/5,1/2,3/5,2/3,3/4,4/5,5/6、及び8/9が規定されている。 For an LDPC code with a code length N of 64,800 bits, eleven nominal rates are specified: 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9, and 9/10. For an LDPC code with a code length N of 16,200 bits, ten nominal rates are specified: 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, and 8/9.

ここで、以下、64800ビットの符号長Nを、64kビットともいい、16200ビットの符号長Nを、16kビットともいう。 Hereinafter, a code length N of 64,800 bits will also be referred to as 64k bits, and a code length N of 16,200 bits will also be referred to as 16k bits.

LDPC符号については、検査行列Hの列重みが大の列に対応する符号ビットほど、エラーレートが低い傾向がある。 For LDPC codes, the code bits corresponding to columns with larger column weights in the check matrix H tend to have lower error rates.

図12及び図13に示した、DVB-T.2等の規格に規定されている検査行列Hでは、先頭側(左側)の列ほど、列重みが大の傾向にあり、したがって、その検査行列Hに対応するLDPC符号については、先頭の符号ビットほど、エラーに強く(エラーに対する耐性があり)、終わりの符号ビットほど、エラーに弱い傾向がある。 In the check matrix H defined in standards such as DVB-T.2 and shown in Figures 12 and 13, the columns at the beginning (left side) tend to have larger column weights. Therefore, for the LDPC code corresponding to that check matrix H, the code bits at the beginning tend to be more resistant to errors (more resistant to errors), and the code bits at the end tend to be more vulnerable to errors.

<パリティインターリーブ> <Parity interleave>

図14ないし図16を参照して、図9のパリティインターリーバ23によるパリティインターリーブについて説明する。 With reference to Figures 14 to 16, we will explain parity interleaving by the parity interleaver 23 in Figure 9.

図14は、LDPC符号の検査行列のタナーグラフ(の一部)の例を示す図である。 Figure 14 shows an example of a Tanner graph (part of it) of a check matrix for an LDPC code.

チェックノードは、図14に示すように、そのチェックノードに繋がっているバリアブルノード(に対応する符号ビット)の2個等の複数が同時にイレージャ等のエラーになると、そのチェックノードに繋がっている全バリアブルノードに、値が0である確率と1である確率とが等確率のメッセージを戻す。このため、同一のチェックノードに繋がっている複数のバリアブルノードが同時にイレージャ等になると、復号の性能が劣化する。 As shown in Figure 14, when two or more of the variable nodes (corresponding code bits) connected to a check node simultaneously experience an error such as erasure, a check node returns a message to all variable nodes connected to that check node, with equal probability of the value being 0 and the value being 1. For this reason, when multiple variable nodes connected to the same check node simultaneously experience an erasure, etc., decoding performance deteriorates.

ところで、図8のLDPCエンコーダ115が出力するLDPC符号は、例えば、DVB-T.2等の規格に規定されているLDPC符号と同様に、IRA符号であり、検査行列Hのパリティ行列HTは、図11に示したように、階段構造になっている。 Incidentally, the LDPC code output by the LDPC encoder 115 in FIG. 8 is an IRA code, similar to the LDPC code defined in standards such as DVB-T.2, and the parity matrix H T of the check matrix H has a staircase structure as shown in FIG. 11.

図15は、図11に示したように、階段構造になっているパリティ行列HTと、そのパリティ行列HTに対応するタナーグラフの例を示す図である。 FIG. 15 is a diagram showing an example of the parity matrix H T having a staircase structure as shown in FIG. 11 and a Tanner graph corresponding to the parity matrix H T.

図15のAは、階段構造になっているパリティ行列HTの例を示しており、図15のBは、図15のAのパリティ行列HTに対応するタナーグラフを示している。 FIG. 15A shows an example of a parity matrix H T having a staircase structure, and FIG. 15B shows a Tanner graph corresponding to the parity matrix H T of FIG. 15A.

階段構造になっているパリティ行列HTでは、各行において、1の要素が隣接する(1行目を除く)。このため、パリティ行列HTのタナーグラフにおいて、パリティ行列HTの値が1になっている隣接する2つの要素の列に対応する、隣接する2つのバリアブルノードは、同一のチェックノードに繋がっている。 In the parity matrix H T having a staircase structure, elements of 1 are adjacent in each row (except the first row). Therefore, in the Tanner graph of the parity matrix H T , two adjacent variable nodes corresponding to columns of two adjacent elements whose value in the parity matrix H T is 1 are connected to the same check node.

したがって、バースト誤りやイレージャ等によって、上述の隣接する2つのバリアブルノードに対応するパリティビットが同時にエラーとなると、そのエラーとなった2つのパリティビットに対応する2つのバリアブルノード(パリティビットを用いてメッセージを求めるバリアブルノード)に繋がっているチェックノードは、値が0である確率と1である確率とが等確率のメッセージを、そのチェックノードに繋がっているバリアブルノードに戻すため、復号の性能が劣化する。そして、バースト長(連続してエラーとなるパリティビットのビット数)が大になると、等確率のメッセージを戻すチェックノードが増加し、復号の性能は、さらに劣化する。 Therefore, when parity bits corresponding to two adjacent variable nodes mentioned above become erroneous at the same time due to a burst error or erasure, the check nodes connected to the two variable nodes (variable nodes that use the parity bits to find a message) corresponding to the two erroneous parity bits return messages with equal probability of being 0 and 1 to the variable node connected to that check node, degrading decoding performance. And when the burst length (the number of consecutive erroneous parity bits) becomes large, the number of check nodes that return messages with equal probability increases, further degrading decoding performance.

そこで、パリティインターリーバ23(図9)は、上述した復号の性能の劣化を防止するため、LDPCエンコーダ115からの、LDPC符号のパリティビットを、他のパリティビットの位置にインターリーブするパリティインターリーブを行う。 To prevent the above-mentioned degradation of decoding performance, the parity interleaver 23 (Figure 9) performs parity interleaving, which interleaves the parity bits of the LDPC code from the LDPC encoder 115 into the positions of other parity bits.

図16は、図9のパリティインターリーバ23が行うパリティインターリーブ後のLDPC符号に対応する検査行列Hのパリティ行列HTを示す図である。 FIG. 16 is a diagram showing a parity matrix H T of the check matrix H corresponding to the LDPC code after parity interleaving performed by the parity interleaver 23 in FIG.

ここで、LDPCエンコーダ115が出力するLDPC符号に対応する検査行列Hの情報行列HAは、DVB-T.2等の規格に規定されているLDPC符号に対応する検査行列Hの情報行列と同様に、巡回構造になっている。 Here, the information matrix H A of the check matrix H corresponding to the LDPC code output by the LDPC encoder 115 has a cyclic structure, similar to the information matrix of the check matrix H corresponding to the LDPC code defined in standards such as DVB-T.2.

巡回構造とは、ある列が、他の列をサイクリックシフトしたものと一致している構造をいい、例えば、P列ごとに、そのP列の各行の1の位置が、そのP列の最初の列を、パリティ長Mを除算して得られる値qに比例する値等の所定の値だけ、列方向にサイクリックシフトした位置になっている構造も含まれる。以下、適宜、巡回構造におけるP列を、パラレルファクタという。 A cyclic structure is one in which a column is equal to the cyclic shift of another column. For example, it includes a structure in which the position of 1 in each row of each of P columns is cyclically shifted in the column direction by a predetermined value, such as a value proportional to the value q obtained by dividing the first column of P columns by the parity length M. Hereinafter, P columns in a cyclic structure will be referred to as a parallel factor where appropriate.

DVB-T.2等の規格に規定されているLDPC符号としては、図12及び図13で説明したように、符号長Nが64800ビットと16200ビットとの、2種類のLDPC符号があり、その2種類のLDPC符号のいずれについても、パラレルファクタPが、パリティ長Mの約数のうちの、1とMを除く約数の1つである360に規定されている。 As explained in Figures 12 and 13, there are two types of LDPC codes defined in standards such as DVB-T.2, with code lengths N of 64,800 bits and 16,200 bits, and for both types of LDPC codes, the parallel factor P is defined as 360, which is one of the divisors of the parity length M excluding 1 and M.

また、パリティ長Mは、符号化率によって異なる値qを用いて、式M=q×P=q×360で表される素数以外の値になっている。したがって、値qも、パラレルファクタPと同様に、パリティ長Mの約数のうちの、1とMを除く約数の他の1つであり、パリティ長Mを、パラレルファクタPで除算することにより得られる(パリティ長Mの約数であるP及びqの積は、パリティ長Mとなる)。 The parity length M is a value other than a prime number expressed by the formula M = q x P = q x 360, with the value q varying depending on the coding rate. Therefore, like the parallel factor P, the value q is another of the divisors of the parity length M, excluding 1 and M, and is obtained by dividing the parity length M by the parallel factor P (the product of P and q, which are divisors of parity length M, is the parity length M).

パリティインターリーバ23は、上述したように、情報長をKとし、また、0以上P未満の整数をxとするとともに、0以上q未満の整数をyとすると、パリティインターリーブとして、NビットのLDPC符号の符号ビットのうちの、K+qx+y+1番目の符号ビットを、K+Py+x+1番目の符号ビットの位置にインターリーブする。 As described above, the parity interleaver 23 interleaves the K+qx+y+1-th code bit of the code bits of the N-bit LDPC code into the K+Py+x+1-th code bit position as parity interleaving, where K is the information length, x is an integer greater than or equal to 0 and less than P, and y is an integer greater than or equal to 0 and less than q.

K+qx+y+1番目の符号ビット、及び、K+Py+x+1番目の符号ビットは、いずれも、K+1番目以降の符号ビットであるから、パリティビットであり、したがって、パリティインターリーブによれば、LDPC符号のパリティビットの位置が移動される。 The K+qx+y+1th code bit and the K+Py+x+1th code bit are both parity bits because they are code bits after the K+1th bit. Therefore, according to parity interleaving, the position of the parity bit of the LDPC code is moved.

このようなパリティインターリーブによれば、同一のチェックノードに繋がれるバリアブルノード(に対応するパリティビット)が、パラレルファクタP、すなわち、ここでは、360ビットだけ離れるので、バースト長が360ビット未満である場合には、同一のチェックノードに繋がっているバリアブルノードの複数が同時にエラーになる事態を避けることができ、その結果、バースト誤りに対する耐性を改善することができる。 With this type of parity interleaving, variable nodes (corresponding parity bits) connected to the same check node are separated by the parallel factor P, i.e., 360 bits in this case. Therefore, if the burst length is less than 360 bits, it is possible to avoid a situation in which multiple variable nodes connected to the same check node experience an error at the same time, thereby improving resistance to burst errors.

なお、K+qx+y+1番目の符号ビットを、K+Py+x+1番目の符号ビットの位置にインターリーブするパリティインターリーブ後のLDPC符号は、元の検査行列Hの、K+qx+y+1番目の列を、K+Py+x+1番目の列に置換する列置換を行って得られる検査行列(以下、変換検査行列ともいう)のLDPC符号に一致する。 The LDPC code after parity interleaving, in which the K+qx+y+1th code bit is interleaved at the K+Py+x+1th code bit position, matches the LDPC code of the check matrix (hereinafter also referred to as the transformed check matrix) obtained by performing column permutation, in which the K+qx+y+1th column of the original check matrix H is replaced with the K+Py+x+1th column.

また、変換検査行列のパリティ行列には、図16に示すように、P列(図16では、360列)を単位とする擬似巡回構造が現れる。 In addition, the parity matrix of the converted check matrix has a quasi-cyclic structure with units of P columns (360 columns in FIG. 16), as shown in FIG. 16.

ここで、擬似巡回構造とは、一部を除く部分が巡回構造になっている構造を意味する。 Here, a pseudo-cyclic structure means a structure in which all but a few parts are cyclic.

DVB-T.2等の規格に規定されているLDPC符号の検査行列に対して、パリティインターリーブに相当する列置換を施して得られる変換検査行列は、変換検査行列の右上隅部分の360行×360列の部分(後述するシフト行列)に、1の要素が1つだけ足らず(0の要素になっており)、その点で、(完全な)巡回構造ではなく、いわば、擬似巡回構造になっている。 The transformed check matrix obtained by performing column permutation equivalent to parity interleaving on the check matrix of the LDPC code defined in standards such as DVB-T.2 is missing one element of 1 (and has an element of 0) in the 360 row x 360 column part in the upper right corner of the transformed check matrix (the shift matrix, described below). In that respect, it is not a (completely) cyclic structure, but rather a pseudo-cyclic structure.

LDPCエンコーダ115が出力するLDPC符号の検査行列に対する変換検査行列は、例えば、DVB-T.2等の規格に規定されているLDPC符号の検査行列に対する変換検査行列と同様に、擬似巡回構造になっている。 The conversion check matrix for the check matrix of the LDPC code output by the LDPC encoder 115 has a quasi-cyclic structure, similar to the conversion check matrix for the check matrix of the LDPC code specified in standards such as DVB-T.2.

なお、図16の変換検査行列は、元の検査行列Hに対して、パリティインターリーブに相当する列置換の他、変換検査行列が、後述する構成行列で構成されるようにするための行の置換(行置換)も施された行列になっている。 The transformed check matrix in FIG. 16 is a matrix in which, in addition to the column permutation equivalent to parity interleaving, row permutation (row permutation) has also been performed on the original check matrix H so that the transformed check matrix is composed of the constituent matrices described below.

図17は、図8のLDPCエンコーダ115、ビットインターリーバ116、及び、マッパ117で行われる処理を説明するフローチャートである。 Figure 17 is a flowchart explaining the processing performed by the LDPC encoder 115, bit interleaver 116, and mapper 117 in Figure 8.

LDPCエンコーダ115は、BCHエンコーダ114から、LDPC対象データが供給されるのを待って、ステップS101において、検査行列に基づいて、LDPC対象データを、LDPC符号に符号化し、そのLDPC符号を、ビットインターリーバ116に供給して、処理は、ステップS102に進む。 The LDPC encoder 115 waits for the LDPC target data to be supplied from the BCH encoder 114, and in step S101, encodes the LDPC target data into an LDPC code based on the check matrix, supplies the LDPC code to the bit interleaver 116, and the process proceeds to step S102.

ビットインターリーバ116は、ステップS102において、LDPCエンコーダ115からのLDPC符号を対象として、ビットインターリーブを行い、そのビットインターリーブによって得られるシンボルを、マッパ117に供給して、処理は、ステップS103に進む。 In step S102, the bit interleaver 116 performs bit interleaving on the LDPC code from the LDPC encoder 115, supplies the symbols obtained by the bit interleaving to the mapper 117, and the process proceeds to step S103.

すなわち、ステップS102では、ビットインターリーバ116(図9)において、パリティインターリーバ23が、LDPCエンコーダ115からのLDPC符号を対象として、パリティインターリーブを行い、そのパリティインターリーブ後のLDPC符号を、グループワイズインターリーバ24に供給する。 That is, in step S102, in the bit interleaver 116 (FIG. 9), the parity interleaver 23 performs parity interleaving on the LDPC code from the LDPC encoder 115, and supplies the LDPC code after the parity interleaving to the group-wise interleaver 24.

グループワイズインターリーバ24は、パリティインターリーバ23からのLDPC符号を対象として、グループワイズインターリーブを行い、ブロックインターリーバ25に供給する。 The group-wise interleaver 24 performs group-wise interleaving on the LDPC code from the parity interleaver 23 and supplies it to the block interleaver 25.

ブロックインターリーバ25は、グループワイズインターリーバ24によるグループワイズインターリーブ後のLDPC符号を対象として、ブロックインターリーブを行い、その結果得られるmビットのシンボルを、マッパ117に供給する。 The block interleaver 25 performs block interleaving on the LDPC code after group-wise interleaving by the group-wise interleaver 24, and supplies the resulting m-bit symbol to the mapper 117.

マッパ117は、ステップS103において、ブロックインターリーバ25からのシンボルを、マッパ117で行われる直交変調の変調方式で定める2m個の信号点のいずれかにマッピングして直交変調し、その結果得られるデータを、時間インターリーバ118に供給する。 In step S103, the mapper 117 performs orthogonal modulation by mapping the symbols from the block interleaver 25 to any of 2 m signal points determined by the modulation method of the orthogonal modulation performed by the mapper 117, and supplies the resulting data to the time interleaver 118.

以上のように、パリティインターリーブや、グループワイズインターリーブを行うことで、LDPC符号の複数の符号ビットを1個のシンボルとして送信する場合のエラーレートを改善することができる。 As described above, by performing parity interleaving or group-wise interleaving, it is possible to improve the error rate when multiple code bits of an LDPC code are transmitted as one symbol.

ここで、図9では、説明の便宜のため、パリティインターリーブを行うブロックであるパリティインターリーバ23と、グループワイズインターリーブを行うブロックであるグループワイズインターリーバ24とを、別個に構成するようにしたが、パリティインターリーバ23とグループワイズインターリーバ24とは、一体的に構成することができる。 Here, in FIG. 9, for ease of explanation, the parity interleaver 23, which is a block that performs parity interleaving, and the groupwise interleaver 24, which is a block that performs groupwise interleaving, are configured separately, but the parity interleaver 23 and the groupwise interleaver 24 can be configured as an integrated unit.

すなわち、パリティインターリーブと、グループワイズインターリーブとは、いずれも、メモリに対する符号ビットの書き込み、及び読み出しによって行うことができ、符号ビットの書き込みを行うアドレス(書き込みアドレス)を、符号ビットの読み出しを行うアドレス(読み出しアドレス)に変換する行列によって表すことができる。 In other words, both parity interleaving and group-wise interleaving can be performed by writing and reading code bits to memory, and can be represented by a matrix that converts the address at which the code bits are written (write address) into the address at which the code bits are read (read address).

したがって、パリティインターリーブを表す行列と、グループワイズインターリーブを表す行列とを乗算して得られる行列を求めておけば、それらの行列によって、符号ビットを変換することで、パリティインターリーブを行い、さらに、そのパリティインターリーブ後のLDPC符号をグループワイズインターリーブした結果を得ることができる。 Therefore, if you obtain a matrix by multiplying a matrix representing parity interleaving by a matrix representing group-wise interleaving, you can perform parity interleaving by converting the code bits using these matrices, and then obtain the result of group-wise interleaving the LDPC code after the parity interleaving.

また、パリティインターリーバ23とグループワイズインターリーバ24に加えて、ブロックインターリーバ25も、一体的に構成することが可能である。 In addition to the parity interleaver 23 and group-wise interleaver 24, the block interleaver 25 can also be configured integrally.

すなわち、ブロックインターリーバ25で行われるブロックインターリーブも、LDPC符号を記憶するメモリの書き込みアドレスを、読み出しアドレスに変換する行列によって表すことができる。 In other words, the block interleaving performed by the block interleaver 25 can also be represented by a matrix that converts the write addresses of the memory that stores the LDPC code into read addresses.

したがって、パリティインターリーブを表す行列、グループワイズインターリーブを表す行列、及び、ブロックインターリーブを表す行列を乗算して得られる行列を求めておけば、それらの行列によって、パリティインターリーブ、グループワイズインターリーブ、及び、ブロックインターリーブを、一括して行うことができる。 Therefore, if you obtain a matrix by multiplying a matrix representing parity interleaving, a matrix representing group-wise interleaving, and a matrix representing block interleaving, you can use these matrices to perform parity interleaving, group-wise interleaving, and block interleaving all at once.

なお、パリティインターリーブ及びグループワイズインターリーブのうちの一方又は量は、行わないこととすることができる。 Note that one or the amount of parity interleaving and group-wise interleaving may not be performed.

<LDPCエンコーダ115の構成例> <Example of the configuration of the LDPC encoder 115>

図18は、図8のLDPCエンコーダ115の構成例を示すブロック図である。 Figure 18 is a block diagram showing an example configuration of the LDPC encoder 115 in Figure 8.

なお、図8のLDPCエンコーダ122も、同様に構成される。 The LDPC encoder 122 in FIG. 8 is configured in a similar manner.

図12及び図13で説明したように、DVB-T.2等の規格では、64800ビットと16200ビットとの2通りの符号長NのLDPC符号が規定されている。 As explained in Figures 12 and 13, standards such as DVB-T.2 prescribe LDPC codes with two code lengths N: 64,800 bits and 16,200 bits.

そして、符号長Nが64800ビットのLDPC符号については、11個の符号化率1/4,1/3,2/5,1/2,3/5,2/3,3/4,4/5,5/6,8/9、及び9/10が規定されており、符号長Nが16200ビットのLDPC符号については、10個の符号化率1/4,1/3,2/5,1/2,3/5,2/3,3/4,4/5,5/6、及び8/9が規定されている(図12及び図13)。 For an LDPC code with a code length N of 64,800 bits, eleven coding rates are specified: 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9, and 9/10. For an LDPC code with a code length N of 16,200 bits, ten coding rates are specified: 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, and 8/9 (Figures 12 and 13).

LDPCエンコーダ115は、例えば、このような、符号長Nが64800ビットや16200ビットの各符号化率のLDPC符号による符号化(誤り訂正符号化)を、符号長Nごと、及び符号化率ごとに用意された検査行列Hに基づいて行うことができる。 The LDPC encoder 115 can perform, for example, encoding (error correction encoding) using LDPC codes with code lengths N of 64,800 bits and 16,200 bits and various coding rates, based on a check matrix H prepared for each code length N and each coding rate.

また、LDPCエンコーダ115は、符号長Nが17280ビットその他の任意の符号長Nの、符号化率が2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, 14/16その他の任意の符号化率rのLDPC符号の検査行列Hに基づいて、LDPC符号化を行うことができる。 The LDPC encoder 115 can also perform LDPC encoding based on the check matrix H of an LDPC code with a code length N of 17280 bits or any other code length N and a coding rate r of 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, 14/16, or any other coding rate r.

LDPCエンコーダ115は、符号化処理部601と記憶部602とから構成される。 The LDPC encoder 115 is composed of an encoding processing unit 601 and a memory unit 602.

符号化処理部601は、符号化率設定部611、初期値テーブル読み出し部612、検査行列生成部613、情報ビット読み出し部614、符号化パリティ演算部615、及び制御部616から構成され、LDPCエンコーダ115に供給されるLDPC対象データのLDPC符号化を行い、その結果得られるLDPC符号を、ビットインターリーバ116(図8)に供給する。 The encoding processing unit 601 is composed of an encoding rate setting unit 611, an initial value table reading unit 612, a check matrix generation unit 613, an information bit reading unit 614, an encoding parity calculation unit 615, and a control unit 616, and performs LDPC encoding of the LDPC target data supplied to the LDPC encoder 115, and supplies the resulting LDPC code to the bit interleaver 116 (Figure 8).

すなわち、符号化率設定部611は、例えば、オペレータの操作等に応じて、LDPC符号の符号長Nや符号化率r、その他、LDPC符号を特定する特定情報を設定する。 That is, the coding rate setting unit 611 sets the code length N and coding rate r of the LDPC code, and other specific information that identifies the LDPC code, for example, in response to an operation by an operator.

初期値テーブル読み出し部612は、符号化率設定部611が設定した特定情報によって特定されるLDPC符号の検査行列を表す、後述する検査行列初期値テーブルを、記憶部602から読み出す。 The initial value table reading unit 612 reads from the memory unit 602 the check matrix initial value table described below, which represents the check matrix of the LDPC code specified by the specific information set by the coding rate setting unit 611.

検査行列生成部613は、初期値テーブル読み出し部612が読み出した検査行列初期値テーブルに基づいて、検査行列Hを生成し、記憶部602に格納する。例えば、検査行列生成部613は、符号化率設定部611が設定した符号長N及び符号化率rに応じた情報長K(=符号長N-パリティ長M)に対応する情報行列HAの1の要素を列方向に360列(パラレルファクタP)ごとの周期で配置して検査行列Hを生成し、記憶部602に格納する。 The check matrix generating unit 613 generates a check matrix H based on the check matrix initial value table read by the initial value table reading unit 612, and stores the check matrix H in the storage unit 602. For example, the check matrix generating unit 613 generates the check matrix H by arranging one element of the information matrix H A corresponding to the information length K (=code length N-parity length M) according to the code length N and the coding rate r set by the coding rate setting unit 611 in a period of 360 columns (parallel factor P) in the column direction, and stores the check matrix H in the storage unit 602.

情報ビット読み出し部614は、LDPCエンコーダ115に供給されるLDPC対象データから、情報長K分の情報ビットを読み出す(抽出する)。 The information bit reading unit 614 reads (extracts) information bits of information length K from the LDPC target data supplied to the LDPC encoder 115.

符号化パリティ演算部615は、検査行列生成部613が生成した検査行列Hを記憶部602から読み出し、その検査行列Hを用いて、情報ビット読み出し部614が読み出した情報ビットに対するパリティビットを所定の式に基づいて算出することにより、符号語(LDPC符号)を生成する。 The encoding parity calculation unit 615 reads the check matrix H generated by the check matrix generation unit 613 from the storage unit 602, and uses the check matrix H to calculate parity bits for the information bits read by the information bit reading unit 614 based on a predetermined formula, thereby generating a codeword (LDPC code).

制御部616は、符号化処理部601を構成する各ブロックを制御する。 The control unit 616 controls each block that makes up the encoding processing unit 601.

記憶部602には、例えば、64800ビットや16200ビット等の符号長Nそれぞれについての、図12及び図13に示した複数の符号化率等それぞれに対応する複数の検査行列初期値テーブルや、符号長Nが17280ビットについての、符号化率が2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, 14/16それぞれに対応する検査行列初期値テーブル、その他任意の符号長Nで、任意の符号化率rのLDPC符号の検査行列Hの検査行列初期値テーブルが記憶される。また、記憶部602は、符号化処理部601の処理上必要なデータを一時記憶する。 The storage unit 602 stores a plurality of check matrix initial value tables corresponding to the plurality of coding rates shown in FIG. 12 and FIG. 13 for each code length N of 64800 bits, 16200 bits, etc., a check matrix initial value table corresponding to each coding rate of 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, and 14/16 for a code length N of 17280 bits, and other check matrix initial value tables of check matrix H of an LDPC code with an arbitrary code length N and an arbitrary coding rate r. The storage unit 602 also temporarily stores data necessary for the processing of the encoding processing unit 601.

図19は、図18のLDPCエンコーダ115の処理の例を説明するフローチャートである。 Figure 19 is a flowchart that explains an example of the processing of the LDPC encoder 115 in Figure 18.

ステップS201において、符号化率設定部611は、LDPC符号化を行う符号長N及び符号化率r、その他のLDPC符号を特定する特定情報を設定する。 In step S201, the coding rate setting unit 611 sets the code length N and coding rate r for LDPC coding, as well as other specific information that identifies the LDPC code.

ステップS202において、初期値テーブル読み出し部612は、符号化率設定部611により設定された特定情報としての符号長N及び符号化率r等により特定される、予め定められた検査行列初期値テーブルを、記憶部602から読み出す。 In step S202, the initial value table reading unit 612 reads from the storage unit 602 a predetermined check matrix initial value table that is specified by the code length N and the coding rate r, etc., as specific information set by the coding rate setting unit 611.

ステップS203において、検査行列生成部613は、初期値テーブル読み出し部612が記憶部602から読み出した検査行列初期値テーブルを用いて、符号化率設定部611により設定された符号長N及び符号化率rのLDPC符号の検査行列Hを求め(生成し)、記憶部602に供給して格納する。 In step S203, the check matrix generation unit 613 uses the check matrix initial value table read from the storage unit 602 by the initial value table reading unit 612 to determine (generate) the check matrix H of the LDPC code having the code length N and coding rate r set by the coding rate setting unit 611, and supplies it to the storage unit 602 for storage.

ステップS204において、情報ビット読み出し部614は、LDPCエンコーダ115に供給されるLDPC対象データから、符号化率設定部611により設定された符号長N及び符号化率rに対応する情報長K(=N×r)の情報ビットを読み出すとともに、検査行列生成部613が求めた検査行列Hを、記憶部602から読み出し、符号化パリティ演算部615に供給する。 In step S204, the information bit reading unit 614 reads information bits of information length K (=N×r) corresponding to the code length N and coding rate r set by the coding rate setting unit 611 from the LDPC target data supplied to the LDPC encoder 115, and also reads the check matrix H calculated by the check matrix generation unit 613 from the storage unit 602 and supplies it to the encoding parity calculation unit 615.

ステップS205において、符号化パリティ演算部615は、情報ビット読み出し部614からの情報ビットと検査行列Hとを用い、式(8)を満たす符号語cのパリティビットを順次演算する。 In step S205, the encoding parity calculation unit 615 uses the information bits from the information bit reading unit 614 and the check matrix H to sequentially calculate the parity bits of the codeword c that satisfies equation (8).

HcT=0
・・・(8)
HcT = 0
...(8)

式(8)において、cは、符号語(LDPC符号)としての行ベクトルを表し、cTは、行ベクトルcの転置を表す。 In equation (8), c represents a row vector as a codeword (LDPC code), and cT represents the transpose of row vector c.

ここで、上述したように、LDPC符号(1符号語)としての行ベクトルcのうちの、情報ビットの部分を、行ベクトルAで表すとともに、パリティビットの部分を、行ベクトルTで表す場合には、行ベクトルcは、情報ビットとしての行ベクトルAと、パリティビットとしての行ベクトルTとによって、式c =[A|T]で表すことができる。 As described above, if the information bit portion of row vector c as an LDPC code (one code word) is represented by row vector A and the parity bit portion is represented by row vector T, row vector c can be expressed as c = [A|T] with row vector A as the information bits and row vector T as the parity bits.

検査行列Hと、LDPC符号としての行ベクトルc=[A|T]とは、式HcT=0を満たす必要があり、かかる式HcT=0を満たす行ベクトルc=[A|T]を構成するパリティビットとしての行ベクトルTは、検査行列H=[HA|HT]のパリティ行列HTが、図11に示した階段構造になっている場合には、式HcT=0における列ベクトルHcTの1行目の要素から順に、各行の要素を0にしていくようにすることで、逐次的に求めることができる。 The check matrix H and the row vector c=[A|T] as LDPC code must satisfy the formula HcT =0. When the parity matrix H T of the check matrix H=[H A |H T ] is the staircase structure shown in Fig. 11, the row vector T as the parity bit that constitutes the row vector c=[A| T ] that satisfies this formula HcT =0 can be obtained sequentially by setting the elements of each row to 0, starting from the element of the first row of the column vector HcT in the formula HcT=0.

符号化パリティ演算部615は、情報ビット読み出し部614からの情報ビットAに対して、パリティビットTを求め、その情報ビットAとパリティビットTとによって表される符号語c =[A|T]を、情報ビットAのLDPC符号化結果として出力する。 The encoding parity calculation unit 615 calculates the parity bit T for the information bit A from the information bit reading unit 614, and outputs the codeword c = [A | T] represented by the information bit A and the parity bit T as the LDPC encoding result of the information bit A.

その後、ステップS206において、制御部616は、LDPC符号化を終了するかどうかを判定する。ステップS206において、LDPC符号化を終了しないと判定された場合、すなわち、例えば、LDPC符号化すべきLDPC対象データが、まだある場合、処理は、ステップS201(又は、ステップS204)に戻り、以下、ステップS201(又は、ステップS204)ないしS206の処理が繰り返される。 Then, in step S206, the control unit 616 determines whether or not to end the LDPC encoding. If it is determined in step S206 that the LDPC encoding is not to end, that is, for example, if there is still LDPC target data to be LDPC encoded, the process returns to step S201 (or step S204), and the processes of steps S201 (or step S204) to S206 are repeated.

また、ステップS206において、LDPC符号化を終了すると判定された場合、すなわち、例えば、LDPC符号化すべきLDPC対象データがない場合、LDPCエンコーダ115は、処理を終了する。 Also, if it is determined in step S206 that the LDPC encoding is to be terminated, that is, for example, if there is no LDPC target data to be LDPC encoded, the LDPC encoder 115 terminates the process.

LDPCエンコーダ115については、様々な符号長Nや符号化率rのLDPC符号の(検査行列を表す)検査行列初期値テーブルをあらかじめ用意することができる。LDPCエンコーダ115では、あらかじめ用意された検査行列初期値テーブルから生成される検査行列Hを用いて、様々な符号長Nや符号化率rのLDPC符号へのLDPC符号化を行うことができる。 For the LDPC encoder 115, a check matrix initial value table (representing a check matrix) for LDPC codes with various code lengths N and coding rates r can be prepared in advance. The LDPC encoder 115 can perform LDPC encoding into LDPC codes with various code lengths N and coding rates r, using a check matrix H generated from the check matrix initial value table prepared in advance.

<検査行列初期値テーブルの例> <Example of check matrix initial value table>

検査行列初期値テーブルは、例えば、検査行列Hの、LDPC符号(検査行列Hによって定義されるLDPC符号)の符号長N及び符号化率rに応じた情報長Kに対応する情報行列HA(図10)の1の要素の位置を360列(パラレルファクタP)ごとに表すテーブルであり、各符号長N及び各符号化率rの検査行列Hごとに、あらかじめ作成される。 For example, the check matrix initial value table is a table that represents the position of element 1 of information matrix H A (Fig. 10) corresponding to the code length N of LDPC code (LDPC code defined by check matrix H) of check matrix H and the information length K according to the coding rate r, and is created in advance for each check matrix H of each code length N and each coding rate r.

すなわち、検査行列初期値テーブルは、少なくとも、情報行列HAの1の要素の位置を360列(パラレルファクタP)ごとに表す。 That is, the check matrix initial value table indicates at least the positions of elements of 1 in the information matrix H A for each of 360 columns (parallel factor P).

また、検査行列Hには、パリティ行列HTの全部が階段構造になっている検査行列や、パリティ行列HTの一部が階段構造になっており、残りの部分が対角行列(単位行列)になっている検査行列がある。 In addition, the parity check matrix H may be a parity check matrix in which the entire parity matrix H T has a staircase structure, or a parity check matrix in which a part of the parity matrix H T has a staircase structure and the remaining part is a diagonal matrix (unit matrix).

以下、パリティ行列HTの一部が階段構造になっており、残りの部分が対角行列になっている検査行列を表す検査行列初期値テーブルの表現方式を、タイプA方式ともいう。また、パリティ行列HTの全部が階段構造になっている検査行列を表す検査行列初期値テーブルの表現方式を、タイプB方式ともいう。 Hereinafter, the expression method of the parity check matrix initial value table representing the parity check matrix in which a part of the parity matrix H T has a staircase structure and the remaining part is a diagonal matrix is also referred to as Type A method. Also, the expression method of the parity check matrix initial value table representing the parity check matrix in which the entire parity matrix H T has a staircase structure is also referred to as Type B method.

また、タイプA方式の検査行列初期値テーブルが表す検査行列に対するLDPC符号を、タイプA符号ともいい、タイプB方式の検査行列初期値テーブルが表す検査行列に対するLDPC符号を、タイプB符号ともいう。 In addition, an LDPC code for a check matrix represented by a Type A check matrix initial value table is also called a Type A code, and an LDPC code for a check matrix represented by a Type B check matrix initial value table is also called a Type B code.

「タイプA」及び「タイプB」の呼称は、ATSC 3.0の規格に準じた呼称である。例えば、ATSC3.0では、タイプA符号及びタイプB符号の両方が採用されている。 The designations "Type A" and "Type B" conform to the ATSC 3.0 standard. For example, ATSC 3.0 uses both Type A and Type B codes.

なお、DVB-T.2等では、タイプB符号が採用されている。 Type B coding is used in DVB-T.2 and other formats.

図20は、タイプB方式の検査行列初期値テーブルの例を示す図である。 Figure 20 shows an example of a check matrix initial value table for the Type B method.

すなわち、図20は、DVB-T.2の規格に規定されている、符号長Nが16200ビットの、符号化率(DVB-T.2の表記上の符号化率)rが1/4のタイプB符号の(検査行列Hを表す)検査行列初期値テーブルを示している。 That is, FIG. 20 shows a check matrix initial value table (representing check matrix H) for a type B code with a code length N of 16200 bits and a coding rate (the coding rate in DVB-T.2 notation) r of 1/4, as specified in the DVB-T.2 standard.

検査行列生成部613(図18)は、タイプB方式の検査行列初期値テーブルを用いて、以下のように、検査行列Hを求める。 The check matrix generation unit 613 (FIG. 18) uses the check matrix initial value table for the Type B method to find the check matrix H as follows:

図21は、タイプB方式の検査行列初期値テーブルから検査行列Hを求める方法を説明する図である。 Figure 21 is a diagram explaining how to find the check matrix H from the check matrix initial value table for the Type B method.

すなわち、図21は、DVB-T.2の規格に規定されている、符号長Nが16200ビットの、符号化率rが2/3のタイプB符号の検査行列初期値テーブルを示している。 That is, Figure 21 shows a check matrix initial value table for a Type B code with a code length N of 16200 bits and a coding rate r of 2/3, as specified in the DVB-T.2 standard.

タイプB方式の検査行列初期値テーブルは、LDPC符号の符号長N及び符号化率rに応じた情報長Kに対応する情報行列HAの全体の1の要素の位置を、360列(パラレルファクタP)ごとに表すテーブルであり、そのi行目には、検査行列Hの1+360×(i-1)列目の1の要素の行番号(検査行列Hの1行目の行番号を0とする行番号)が、その1+360×(i-1)列目の列が持つ列重みの数だけ並んでいる。 The check matrix initial value table of the Type B method is a table that represents the positions of all elements of 1 in the information matrix H A corresponding to the information length K according to the code length N and the coding rate r of the LDPC code for each of 360 columns (parallel factor P). In the i-th row, the row numbers of the elements of 1 in the 1+360×(i-1)-th column of the check matrix H (the row numbers of the 1st row of the check matrix H being 0) are arranged in the same number as the column weight of the 1+360×(i-1)-th column.

ここで、タイプB方式の検査行列Hの、パリティ長Mに対応するパリティ行列HT(図10)は、図15に示したように階段構造に決まっているので、検査行列初期値テーブルにより、情報長Kに対応する情報行列HA(図10)を求めることができれば、検査行列Hを求めることができる。 Here, the parity matrix H T (FIG. 10) corresponding to the parity length M of the check matrix H of the type B method is determined to have a staircase structure as shown in FIG. 15, so if the information matrix H A (FIG. 10) corresponding to the information length K can be obtained using the check matrix initial value table, the check matrix H can be obtained.

タイプB方式の検査行列初期値テーブルの行数k+1は、情報長Kによって異なる。 The number of rows k+1 in the check matrix initial value table for Type B method varies depending on the information length K.

情報長Kと、検査行列初期値テーブルの行数k+1との間には、式(9)の関係が成り立つ。 The relationship between the information length K and the number of rows in the check matrix initial value table (k+1) satisfies the following formula (9).

K=(k+1)×360
・・・(9)
K = (k + 1) x 360
... (9)

ここで、式(9)の360は、図16で説明したパラレルファクタPである。 Here, 360 in equation (9) is the parallel factor P described in Figure 16.

図21の検査行列初期値テーブルでは、1行目から3行目までに、13個の数値が並び、4行目からk+1行目(図21では、30行目)までに、3個の数値が並んでいる。 In the check matrix initial value table in Figure 21, 13 values are listed from the first row to the third row, and 3 values are listed from the fourth row to the k+1th row (the 30th row in Figure 21).

したがって、図21の検査行列初期値テーブルから求められる検査行列Hの列重みは、1列目から、1+360×(3-1)-1列目までは、13であり、1+360×(3-1)列目から、K列目までは、3である。 Therefore, the column weight of the check matrix H obtained from the check matrix initial value table in FIG. 21 is 13 from the 1st column to the 1+360×(3-1)-1th column, and 3 from the 1+360×(3-1)th column to the Kth column.

図21の検査行列初期値テーブルの1行目は、0,2084,1613,1548,1286,1460,3196,4297,2481,3369,3451,4620,2622となっており、これは、検査行列Hの1列目において、行番号が、0,2084,1613,1548,1286,1460,3196,4297,2481,3369,3451,4620,2622の行の要素が1であること(かつ、他の要素が0であること)を示している。 The first row of the parity check matrix initial value table in Figure 21 is 0, 2084, 1613, 1548, 1286, 1460, 3196, 4297, 2481, 3369, 3451, 4620, 2622, which indicates that in the first column of parity check matrix H, the elements of the rows with row numbers 0, 2084, 1613, 1548, 1286, 1460, 3196, 4297, 2481, 3369, 3451, 4620, 2622 are 1 (and the other elements are 0).

また、図21の検査行列初期値テーブルの2行目は、1,122,1516,3448,2880,1407,1847,3799,3529,373,971,4358,3108となっており、これは、検査行列Hの361(=1+360×(2-1))列目において、行番号が、1,122,1516,3448,2880,1407,1847,3799,3529,373,971,4358,3108の行の要素が1であることを示している。 In addition, the second row of the parity check matrix initial value table in FIG. 21 is 1,122,1516,3448,2880,1407,1847,3799,3529,373,971,4358,3108, which indicates that in the 361st (=1+360×(2-1))th column of parity check matrix H, the elements of the rows with row numbers 1,122,1516,3448,2880,1407,1847,3799,3529,373,971,4358,3108 are 1.

以上のように、検査行列初期値テーブルは、検査行列Hの情報行列HAの1の要素の位置を360列ごとに表す。 As described above, the parity check matrix initial value table indicates the positions of elements of 1 in the information matrix H A of the parity check matrix H for every 360 columns.

検査行列Hの1+360×(i-1)列目以外の列、つまり、2+360×(i-1)列目から、360×i列目までの各列は、検査行列初期値テーブルによって定まる1+360×(i-1)列目の1の要素を、パリティ長Mに従って下方向(列の下方向)に、周期的にサイクリックシフトして配置したものになっている。 Columns other than the 1+360×(i-1)th column of the parity check matrix H, that is, each column from the 2+360×(i-1)th column to the 360×ith column, are arranged by periodically cyclically shifting the element 1 in the 1+360×(i-1)th column determined by the parity check matrix initial value table downward (downward in the column) according to the parity length M.

すなわち、例えば、2+360×(i-1)列目は、1+360×(i-1)列目を、M/360(=q)だけ下方向にサイクリックシフトしたものとなっており、次の3+360×(i-1)列目は、1+360×(i-1)列目を、2×M/360(=2×q)だけ下方向にサイクリックシフトしたもの(2+360×(i-1)列目を、M/360(=q)だけ下方向にサイクリックシフトしたもの)となっている。 For example, the 2+360×(i-1)th column is the 1+360×(i-1)th column cyclically shifted downward by M/360(=q), and the next 3+360×(i-1)th column is the 1+360×(i-1)th column cyclically shifted downward by 2×M/360(=2×q) (the 2+360×(i-1)th column cyclically shifted downward by M/360(=q)).

いま、検査行列初期値テーブルのi行目(上からi番目)のj列目(左からj番目)の数値を、hi,jと表すとともに、検査行列Hのw列目の、j個目の1の要素の行番号を、Hw-jと表すこととすると、検査行列Hの1+360×(i-1)列目以外の列であるw列目の、1の要素の行番号Hw-jは、式(10)で求めることができる。 Now, assuming that the numerical value in the i-th row (i-th from the top) and j-th column (j-th from the left) of the parity check matrix initial value table is represented as h i,j and the row index of the j-th element of 1 in the w-th column of the parity check matrix H is represented as H wj , the row index H wj of the element of 1 in the w-th column, which is a column other than the 1+360×(i−1)-th column of the parity check matrix H, can be obtained by equation (10).

Hw-j=mod(hi,j+mod((w-1),P)×q,M)
・・・(10)
H wj =mod( hi,j +mod((w-1),P)×q,M)
...(10)

ここで、mod(x,y)はxをyで割った余りを意味する。 Here, mod(x, y) means the remainder when x is divided by y.

また、Pは、上述したパラレルファクタであり、本実施の形態では、例えば、DVB-T.2等やATSC3.0の規格と同様に、360である。さらに、qは、パリティ長Mを、パラレルファクタP(=360)で除算することにより得られる値M/360である。 P is the parallel factor described above, and in this embodiment, it is 360, similar to the standards such as DVB-T.2 and ATSC3.0. Furthermore, q is the value M/360 obtained by dividing the parity length M by the parallel factor P (=360).

検査行列生成部613(図18)は、検査行列初期値テーブルによって、検査行列Hの1+360×(i-1)列目の1の要素の行番号を特定する。 The check matrix generation unit 613 (Figure 18) identifies the row number of the element that is 1 in the 1+360×(i-1)th column of the check matrix H using the check matrix initial value table.

さらに、検査行列生成部613(図18)は、検査行列Hの1+360×(i-1)列目以外の列であるw列目の、1の要素の行番号Hw-jを、式(10)に従って求め、以上により得られた行番号の要素を1とする検査行列Hを生成する。 Furthermore, the check matrix generation unit 613 (FIG. 18) obtains the row index Hwj of an element of 1 in the w-th column, which is a column other than the 1+360×(i−1)-th column of the check matrix H, in accordance with equation (10), and generates the check matrix H in which the elements of the row indexes obtained above are set to 1.

図22は、タイプA方式の検査行列Hの構造を示す図である。 Figure 22 shows the structure of check matrix H for Type A.

タイプA方式の検査行列は、A行列、B行列、C行列、D行列、及び、Z行列で構成される。 The check matrix for Type A is composed of matrix A, matrix B, matrix C, matrix D, and matrix Z.

A行列は、所定値M1と、LDPC符号の情報長K=符号長N×符号化率rとで表されるM1行K列の、検査行列Hの左上の行列である。 Matrix A is the upper left matrix of check matrix H, with M1 rows and K columns, represented by a predetermined value M1 and the information length K of the LDPC code = code length N × coding rate r.

B行列は、M1行M1列の、A行列の右に隣接する階段構造の行列である。 The B matrix is a step-structured matrix adjacent to the right of the A matrix, with M1 rows and M1 columns.

C行列は、N-K-M1行K+M1列の、A行列及びB行列の下に隣接する行列である。 Matrix C is the matrix adjacent to and below matrix A and matrix B, with N-K-M1 rows and K+M1 columns.

D行列は、N-K-M1行N-K-M1列の、C行列の右に隣接する単位行列である。 The D matrix is an identity matrix with N-K-M1 rows and N-K-M1 columns, adjacent to the right of the C matrix.

Z行列は、M1行N-K-M1列の、B行列の右に隣接するゼロ行列(0行列)である。 The Z matrix is the zero matrix adjacent to the right of the B matrix, with M1 rows and N-K-M1 columns.

以上のようなA行列ないしD行列、及び、Z行列で構成されるタイプA方式の検査行列Hでは、A行列、及び、C行列の一部が、情報行列を構成しており、B行列、C行列の残りの部分、D行列、及び、Z行列が、パリティ行列を構成している。 In the type A check matrix H, which is composed of the above-mentioned A matrix, D matrix, and Z matrix, the A matrix and a part of the C matrix form the information matrix, and the remaining parts of the B matrix, the C matrix, the D matrix, and the Z matrix form the parity matrix.

なお、B行列は、階段構造の行列であり、D行列は、単位行列であるので、タイプA方式の検査行列Hのパリティ行列は、一部(B行列の部分)が階段構造になっており、残りの部分(D行列の部分)が対角行列(単位行列)になっている。 Note that matrix B is a staircase-structured matrix and matrix D is a unit matrix, so part of the parity matrix of check matrix H in Type A method (matrix B) has a staircase-structured matrix, and the remaining part (matrix D) is a diagonal matrix (unit matrix).

A行列及びC行列は、タイプB方式の検査行列Hの情報行列と同様に、パラレルファクタPの列(例えば、360列)ごとの巡回構造になっており、タイプA方式の検査行列初期値テーブルは、A行列及びC行列の1の要素の位置を360列ごとに表す。 The A and C matrices, like the information matrix of the parity check matrix H of the Type B method, have a cyclic structure for each column of the parallel factor P (e.g., 360 columns), and the parity check matrix initial value table of the Type A method represents the positions of elements of 1 in the A and C matrices for every 360 columns.

ここで、上述したように、A行列、及び、C行列の一部は、情報行列を構成するから、A行列及びC行列の1の要素の位置を360列ごとに表すタイプA方式の検査行列初期値テーブルは、少なくとも、情報行列の1の要素の位置を360列ごとに表している、ということができる。 As described above, the A matrix and a part of the C matrix constitute an information matrix, so the Type A method parity check matrix initial value table, which represents the positions of elements of 1 in the A matrix and the C matrix every 360 columns, can be said to at least represent the positions of elements of 1 in the information matrix every 360 columns.

なお、タイプA方式の検査行列初期値テーブルは、A行列及びC行列の1の要素の位置を360列ごとに表すから、検査行列の一部(C行列の残りの部分)の1の要素の位置を360列ごとに表している、ということもできる。 In addition, since the Type A method's parity check matrix initial value table represents the positions of elements that are 1 in the A and C matrices every 360 columns, it can also be said that it represents the positions of elements that are 1 in a part of the parity check matrix (the remaining part of the C matrix) every 360 columns.

図23は、タイプA方式の検査行列初期値テーブルの例を示す図である。 Figure 23 shows an example of a check matrix initial value table for the Type A method.

すなわち、図23は、符号長Nが35ビットの、符号化率rが2/7の検査行列Hを表す検査行列初期値テーブルの例を示している。 In other words, FIG. 23 shows an example of a check matrix initial value table that represents a check matrix H with a code length N of 35 bits and a coding rate r of 2/7.

タイプA方式の検査行列初期値テーブルは、A行列及びC行列の1の要素の位置を、パラレルファクタPごとに表すテーブルであり、そのi行目には、検査行列Hの1+P×(i-1)列目の1の要素の行番号(検査行列Hの1行目の行番号を0とする行番号)が、その1+P×(i-1)列目の列が持つ列重みの数だけ並んでいる。 The Type A method check matrix initial value table is a table that indicates the positions of elements of 1 in the A and C matrices for each parallel factor P, and in the i-th row, the row numbers of elements of 1 in the 1+P×(i-1)th column of check matrix H (row numbers assuming that the row number of the first row of check matrix H is 0) are listed for the same number of column weights as the 1+P×(i-1)th column.

なお、ここでは、説明を簡単にするため、パラレルファクタPは、例えば、5であるとする。 For simplicity's sake, let's assume that the parallel factor P is, for example, 5.

タイプA方式の検査行列Hについては、パラメータとして、M1,M2,Q1、及び、Q2がある。 The parameters of the check matrix H for the Type A method are M1, M2, Q1, and Q2.

M1(図22)は、B行列のサイズを決めるパラメータであり、パラレルファクタPの倍数の値をとる。M1を調整することで、LDPC符号の性能は変化し、検査行列Hを決定するときに、所定の値に調整される。ここでは、M1として、パラレルファクタP=5の3倍の15が採用されていることとする。 M1 (Figure 22) is a parameter that determines the size of the B matrix, and takes a value that is a multiple of the parallel factor P. By adjusting M1, the performance of the LDPC code changes, and it is adjusted to a predetermined value when the check matrix H is determined. Here, it is assumed that M1 is set to 15, which is three times the parallel factor P = 5.

M2(図22)は、パリティ長Mから、M1を減算した値M-M1をとる。 M2 (Figure 22) is the value M-M1 obtained by subtracting M1 from the parity length M.

ここでは、情報長Kは、N×r=35×2/7=10であり、パリティ長Mは、N-K=35-10=25であるので、M2は、M-M1=25-15=10となる。 Here, the information length K is N×r=35×2/7=10, and the parity length M is N-K=35-10=25, so M2 is M-M1=25-15=10.

Q1は、式Q1=M1/Pに従って求められ、A行列におけるサイクリックシフトのシフト数(行数)を表す。 Q1 is calculated according to the formula Q1 = M1/P and represents the number of cyclic shifts (number of rows) in the A matrix.

すなわち、タイプA方式の検査行列HのA行列の1+P×(i-1)列目以外の列、つまり、2+P×(i-1)列目から、P×i列目までの各列は、検査行列初期値テーブルによって定まる1+P×(i-1)列目の1の要素を下方向(列の下方向)に、周期的にサイクリックシフトして配置したものになっており、Q1は、A行列における、そのサイクリックシフトのシフト数を表す。 In other words, columns other than the 1+P×(i-1)th column of the A matrix of the Type A method check matrix H, that is, each column from the 2+P×(i-1)th column to the P×ith column, are arranged by periodically cyclically shifting the element 1 in the 1+P×(i-1)th column determined by the check matrix initial value table downward (downward in the column), and Q1 represents the number of cyclic shifts in the A matrix.

Q2は、式Q2=M2/Pに従って求められ、C行列におけるサイクリックシフトのシフト数(行数)を表す。 Q2 is calculated according to the formula Q2 = M2/P and represents the number of cyclic shifts (number of rows) in the C matrix.

すなわち、タイプA方式の検査行列HのC行列の1+P×(i-1)列目以外の列、つまり、2+P×(i-1)列目から、P×i列目までの各列は、検査行列初期値テーブルによって定まる1+P×(i-1)列目の1の要素を下方向(列の下方向)に、周期的にサイクリックシフトして配置したものになっており、Q2は、C行列における、そのサイクリックシフトのシフト数を表す。 In other words, columns other than the 1+P×(i-1)th column of the C matrix of the Type A method check matrix H, that is, each column from the 2+P×(i-1)th column to the P×ith column, are arranged by periodically cyclically shifting the element 1 in the 1+P×(i-1)th column determined by the check matrix initial value table downward (downward in the column), and Q2 represents the number of cyclic shifts in the C matrix.

ここでは、Q1は、M1/P=15/5=3であり、Q2は、M2/P=10/5=2である。 Here, Q1 is M1/P = 15/5 = 3, and Q2 is M2/P = 10/5 = 2.

図23の検査行列初期値テーブルでは、1行目と2行目に、3個の数値が並び、3行目から5行目までに、1個の数値が並んでおり、かかる数値の並びによれば、図23の検査行列初期値テーブルから求められる検査行列HのA行列及びC行列の部分の列重みは、1=1+5×(1-1)列目から、10=5×2列目までは、3であり、11=1+5×(3-1)列目から、25=5×5列目までは、1である。 In the parity check matrix initial value table of FIG. 23, three numerical values are listed in the first and second rows, and one numerical value is listed in the third to fifth rows. According to this arrangement of numerical values, the column weights of the A and C matrices of the parity check matrix H obtained from the parity check matrix initial value table of FIG. 23 are 3 from the 1=1+5×(1-1)th column to the 10=5×2nd column, and 1 from the 11=1+5×(3-1)th column to the 25=5×5th column.

すなわち、図23の検査行列初期値テーブルの1行目は、2,6,18となっており、これは、検査行列Hの1列目において、行番号が、2,6,18の行の要素が1であること(かつ、他の要素が0であること)を示している。 In other words, the first row of the parity check matrix initial value table in FIG. 23 is 2,6,18, which indicates that in the first column of parity check matrix H, the elements in the row numbers 2,6,18 are 1 (and the other elements are 0).

ここで、いまの場合、A行列(図22)は、15行10列(M1行K列)の行列であり、C行列(図22)は、10行25列(N-K-M1行K+M1列)の行列であるから、検査行列Hの行番号0ないし14の行は、A行列の行であり、検査行列Hの行番号15ないし24の行は、C行列の行である。 In this case, the A matrix (Figure 22) is a matrix with 15 rows and 10 columns (M1 rows and K columns), and the C matrix (Figure 22) is a matrix with 10 rows and 25 columns (N-K-M1 rows and K+M1 columns), so the rows with row numbers 0 to 14 of the check matrix H are the rows of the A matrix, and the rows with row numbers 15 to 24 of the check matrix H are the rows of the C matrix.

したがって、行番号が2,6,18の行(以下、行#2,#6,#18のように記載する)のうちの、行#2及び#6は、A行列の行であり、行#18は、C行列の行である。 Therefore, of the rows with row numbers 2, 6, and 18 (hereafter referred to as rows #2, #6, #18, etc.), rows #2 and #6 are rows of the A matrix, and row #18 is a row of the C matrix.

図23の検査行列初期値テーブルの2行目は、2,10,19となっており、これは、検査行列Hの6(=1+5×(2-1))列目において、行#2,#10,#19の要素が1であることを示している。 The second row of the parity check matrix initial value table in FIG. 23 is 2, 10, 19, which indicates that the elements of rows #2, #10, and #19 in the 6th (= 1 + 5 × (2-1)) column of parity check matrix H are 1.

ここで、検査行列Hの6(=1+5×(2-1))列目において、行#2,#10,#19のうちの、行#2及び#10は、A行列の行であり、行#19は、C行列の行である。 Here, in the 6th (=1+5×(2-1)) column of the check matrix H, among rows #2, #10, and #19, rows #2 and #10 are rows of the A matrix, and row #19 is a row of the C matrix.

図23の検査行列初期値テーブルの3行目は、22となっており、これは、検査行列Hの11(=1+5×(3-1))列目において、行#22の要素が1であることを示している。 The third row of the parity check matrix initial value table in Figure 23 is 22, which indicates that the element in row #22 in the 11th (= 1 + 5 × (3-1)) column of parity check matrix H is 1.

ここで、検査行列Hの11(=1+5×(3-1))列目において、行#22は、C行列の行である。 Here, in the 11th (= 1 + 5 × (3 - 1)) column of the check matrix H, row #22 is a row of the C matrix.

以下同様に、図23の検査行列初期値テーブルの4行目の19は、検査行列Hの16(=1+5×(4-1))列目において、行#19の要素が1であることを示しており、図23の検査行列初期値テーブルの5行目の15は、検査行列Hの21(=1+5×(5-1))列目において、行#15の要素が1であることを示している。 Similarly, the 19 in the 4th row of the parity check matrix initial value table in FIG. 23 indicates that the element in row #19 in the 16th (= 1 + 5 × (4-1)) column of parity check matrix H is 1, and the 15 in the 5th row of the parity check matrix initial value table in FIG. 23 indicates that the element in row #15 in the 21st (= 1 + 5 × (5-1)) column of parity check matrix H is 1.

以上のように、検査行列初期値テーブルは、検査行列HのA行列及びC行列の1の要素の位置をパラレルファクタP=5列ごとに表す。 As described above, the check matrix initial value table represents the positions of elements of 1 in the A matrix and C matrix of the check matrix H for each parallel factor P = 5 columns.

検査行列HのA行列及びC行列の1+5×(i-1)列目以外の列、つまり、2+5×(i-1)列目から、5×i列目までの各列は、検査行列初期値テーブルによって定まる1+5×(i-1)列目の1の要素を、パラメータQ1及びQ2に従って下方向(列の下方向)に、周期的にサイクリックシフトして配置したものになっている。 Columns other than the 1+5×(i-1)th column of the A matrix and C matrix of the parity check matrix H, that is, each column from the 2+5×(i-1)th column to the 5×ith column, are arranged by periodically cyclically shifting the element of 1 in the 1+5×(i-1)th column determined by the parity check matrix initial value table downward (downward in the column direction) according to the parameters Q1 and Q2.

すなわち、例えば、A行列の、2+5×(i-1)列目は、1+5×(i-1)列目を、Q1(=3)だけ下方向にサイクリックシフトしたものとなっており、次の3+5×(i-1)列目は、1+5×(i-1)列目を、2×Q1(=2×3)だけ下方向にサイクリックシフトしたもの(2+5×(i-1)列目を、Q1だけ下方向にサイクリックシフトしたもの)となっている。 For example, the 2+5×(i-1)th column of matrix A is the 1+5×(i-1)th column cyclically shifted down by Q1 (=3), and the next 3+5×(i-1)th column is the 1+5×(i-1)th column cyclically shifted down by 2×Q1 (=2×3) (the 2+5×(i-1)th column cyclically shifted down by Q1).

また、例えば、C行列の、2+5×(i-1)列目は、1+5×(i-1)列目を、Q2(=2)だけ下方向にサイクリックシフトしたものとなっており、次の3+5×(i-1)列目は、1+5×(i-1)列目を、2×Q2(=2×2)だけ下方向にサイクリックシフトしたもの(2+5×(i-1)列目を、Q2だけ下方向にサイクリックシフトしたもの)となっている。 For example, the 2+5×(i-1)th column of matrix C is the 1+5×(i-1)th column cyclically shifted down by Q2 (=2), and the next 3+5×(i-1)th column is the 1+5×(i-1)th column cyclically shifted down by 2×Q2 (=2×2) (the 2+5×(i-1)th column cyclically shifted down by Q2).

図24は、図23の検査行列初期値テーブルから生成されるA行列を示す図である。 Figure 24 shows the A matrix generated from the check matrix initial value table in Figure 23.

図24のA行列では、図23の検査行列初期値テーブルの1行目にしたがい、1(=1+5×(1-1))列目の行#2及び#6の要素が1になっている。 In matrix A in FIG. 24, the elements in rows #2 and #6 of the 1st (= 1 + 5 × (1-1)) column are 1, in accordance with the 1st row of the parity check matrix initial value table in FIG. 23.

そして、2(=2+5×(1-1))列目から5(=5+5×(1-1))列目までの各列は、直前の列を、Q1=3だけ下方向にサイクリックシフトしたものになっている。 And each column from the 2nd (=2+5×(1-1)) to the 5th (=5+5×(1-1)) columns is a cyclic shift of Q1=3 downwards from the previous column.

さらに、図24のA行列では、図23の検査行列初期値テーブルの2行目にしたがい、6(=1+5×(2-1))列目の行#2及び#10の要素が1になっている。 Furthermore, in matrix A in FIG. 24, the elements in rows #2 and #10 of the 6th (= 1 + 5 × (2-1)) column are 1, in accordance with the second row of the parity check matrix initial value table in FIG. 23.

そして、7(=2+5×(2-1))列目から10(=5+5×(2-1))列目までの各列は、直前の列を、Q1=3だけ下方向にサイクリックシフトしたものになっている。 And each column from the 7th (= 2 + 5 × (2-1)) to the 10th (= 5 + 5 × (2-1)) columns is a cyclic shift of Q1 = 3 downwards from the previous column.

図25は、B行列のパリティインターリーブを示す図である。 Figure 25 shows the parity interleaving of the B matrix.

検査行列生成部613(図18)は、検査行列初期値テーブルを用いて、A行列を生成し、そのA行列の右隣に、階段構造のB行列を配置する。そして、検査行列生成部613は、B行列をパリティ行列とみなして、階段構造のB行列の隣接する1の要素が、行方向に、パラレルファクタP=5だけ離れるように、パリティインターリーブを行う。 The check matrix generation unit 613 (Figure 18) uses the check matrix initial value table to generate matrix A, and places matrix B of a staircase structure to the immediate right of matrix A. Then, the check matrix generation unit 613 regards matrix B as a parity matrix, and performs parity interleaving so that adjacent elements of 1 in matrix B of the staircase structure are separated in the row direction by a parallel factor P = 5.

図25は、図24のB行列のパリティインターリーブ後のA行列及びB行列を示している。 Figure 25 shows the A and B matrices after parity interleaving of the B matrix in Figure 24.

図26は、図23の検査行列初期値テーブルから生成されるC行列を示す図である。 Figure 26 shows the C matrix generated from the check matrix initial value table in Figure 23.

図26のC行列では、図23の検査行列初期値テーブルの1行目にしたがい、検査行列Hの1(=1+5×(1-1))列目の行#18の要素が1になっている。 In matrix C in FIG. 26, the element in row #18 of the 1st (= 1 + 5 × (1-1)) column of parity check matrix H is 1, in accordance with the 1st row of the parity check matrix initial value table in FIG. 23.

そして、C行列の2(=2+5×(1-1))列目から5(=5+5×(1-1))列目までの各列は、直前の列を、Q2=2だけ下方向にサイクリックシフトしたものになっている。 And each column from the 2nd (=2+5×(1-1)) to the 5th (=5+5×(1-1)) of the C matrix is a cyclic shift of the previous column downwards by Q2=2.

さらに、図26のC行列では、図23の検査行列初期値テーブルの2行目ないし5行目にしたがい、検査行列Hの6(=1+5×(2-1))列目の行#19、11(=1+5×(3-1))列目の行#22、16(=1+5×(4-1))列目の行#19、及び、21(=1+5×(5-1))列目の行#15の要素が1になっている。 Furthermore, in matrix C of FIG. 26, in accordance with the second to fifth rows of the parity check matrix initial value table of FIG. 23, the elements of row #19 in the 6th (=1+5×(2-1)) column, row #22 in the 11th (=1+5×(3-1)) column, row #19 in the 16th (=1+5×(4-1)) column, and row #15 in the 21st (=1+5×(5-1)) column of parity check matrix H are set to 1.

そして、7(=2+5×(2-1))列目から10(=5+5×(2-1))列目までの各列、12(=2+5×(3-1))列目から15(=5+5×(3-1))列目までの各列、17(=2+5×(4-1))列目から20(=5+5×(4-1))列目までの各列、及び、22(=2+5×(5-1))列目から25(=5+5×(5-1))列目までの各列は、直前の列を、Q2=2だけ下方向にサイクリックシフトしたものになっている。 And each column from 7 (=2+5×(2-1)) to 10 (=5+5×(2-1)), each column from 12 (=2+5×(3-1)) to 15 (=5+5×(3-1)), each column from 17 (=2+5×(4-1)) to 20 (=5+5×(4-1)), and each column from 22 (=2+5×(5-1)) to 25 (=5+5×(5-1)) are cyclically shifted downward by Q2=2 from the previous column.

検査行列生成部613(図18)は、検査行列初期値テーブルを用いて、C行列を生成し、そのC行列を、A行列及び(パリティインターリーブ後の)B行列の下に配置する。 The check matrix generation unit 613 (Figure 18) uses the check matrix initial value table to generate matrix C, and places matrix C below matrix A and matrix B (after parity interleaving).

さらに、検査行列生成部613は、B行列の右隣に、Z行列を配置するとともに、C行列の右隣に、D行列を配置し、図26に示す検査行列Hを生成する。 Furthermore, the check matrix generation unit 613 places the Z matrix to the right of the B matrix, and places the D matrix to the right of the C matrix, generating the check matrix H shown in FIG. 26.

図27は、D行列のパリティインターリーブを示す図である。 Figure 27 shows the parity interleaving of the D matrix.

検査行列生成部613は、図26の検査行列Hを生成した後、D行列をパリティ行列とみなして、単位行列のD行列の奇数行と次の偶数行との1の要素が、行方向に、パラレルファクタP=5だけ離れるように、(D行列のみの)パリティインターリーブを行う。 After generating the check matrix H in FIG. 26, the check matrix generation unit 613 regards the D matrix as a parity matrix and performs parity interleaving (only on the D matrix) so that elements with a value of 1 in an odd row and the next even row of the unit matrix D matrix are separated in the row direction by a parallel factor P = 5.

図27は、図26の検査行列Hについて、D行列のパリティインターリーブを行った後の検査行列Hを示している。 Figure 27 shows the check matrix H after performing parity interleaving of the D matrix on the check matrix H in Figure 26.

LDPCエンコーダ115(の符号化パリティ演算部615(図18))は、例えば、図27の検査行列Hを用いて、LDPC符号化(LDPC符号の生成)を行う。 The LDPC encoder 115 (the encoding parity calculation unit 615 (Figure 18)) performs LDPC encoding (generation of LDPC code) using, for example, the check matrix H in Figure 27.

ここで、図27の検査行列Hを用いて生成されるLDPC符号は、パリティインターリーブを行ったLDPC符号になっており、したがって、図27の検査行列Hを用いて生成されるLDPC符号については、パリティインターリーバ23(図9)において、パリティインターリーブを行う必要はない。すなわち、D行列のパリティインターリーブを行った後の検査行列Hを用いて生成されるLDPC符号は、パリティインターリーブを行ったLDPC符号になるため、かかるLDPC符号については、パリティインターリーバ23でのパリティインターリーブは、スキップされる。 The LDPC code generated using the check matrix H in FIG. 27 is an LDPC code that has been parity interleaved, and therefore, for the LDPC code generated using the check matrix H in FIG. 27, there is no need to perform parity interleaving in the parity interleaver 23 (FIG. 9). In other words, the LDPC code generated using the check matrix H after parity interleaving of the D matrix is an LDPC code that has been parity interleaved, and therefore, for such an LDPC code, the parity interleaving in the parity interleaver 23 is skipped.

図28は、図27の検査行列HのB行列、C行列の一部(C行列のうちの、B行列の下に配置されている部分)、及び、D行列に、パリティインターリーブを元に戻すパリティデインターリーブとしての列置換(column permutation)を行った検査行列Hを示す図である。 Figure 28 shows the parity check matrix H in Figure 27, where column permutation has been performed on the B matrix, part of the C matrix (the part of the C matrix that is placed under the B matrix), and the D matrix as parity deinterleaving to restore the parity interleaving.

LDPCエンコーダ115では、図28の検査行列Hを用いて、LDPC符号化(LDPC符号の生成)を行うことができる。 The LDPC encoder 115 can perform LDPC encoding (generation of an LDPC code) using the check matrix H in FIG. 28.

図28の検査行列Hを用いて、LDPC符号化を行う場合、そのLDPC符号化によれば、パリティインターリーブを行っていないLDPC符号が得られる。したがって、図28の検査行列Hを用いて、LDPC符号化を行う場合には、パリティインターリーバ23(図9)において、パリティインターリーブが行われる。 When LDPC coding is performed using the check matrix H in FIG. 28, an LDPC code that does not undergo parity interleaving is obtained. Therefore, when LDPC coding is performed using the check matrix H in FIG. 28, parity interleaving is performed in the parity interleaver 23 (FIG. 9).

図29は、図27の検査行列Hに、行置換(row permutation)を行うことにより得られる変換検査行列Hを示す図である。 Figure 29 shows the converted check matrix H obtained by performing row permutation on the check matrix H in Figure 27.

変換検査行列は、後述するように、P×Pの単位行列、その単位行列の1のうち1個以上が0になった準単位行列、単位行列又は準単位行列をサイクリックシフトしたシフト行列、単位行列、準単位行列、又はシフト行列のうちの2以上の和である和行列、及び、P×Pの0行列の組合わせで表される行列になっている。 As described below, the conversion check matrix is a matrix that is expressed by a combination of a P×P unit matrix, a quasi-unit matrix in which one or more of the 1's in the unit matrix are replaced with 0, a shift matrix obtained by cyclically shifting a unit matrix or a quasi-unit matrix, a sum matrix that is the sum of two or more of the unit matrix, the quasi-unit matrix, or the shift matrix, and a P×P 0 matrix.

変換検査行列を、LDPC符号の復号に用いることにより、LDPC符号の復号において、後述するように、チェックノード演算、及びバリアブルノード演算を、P個同時に行うアーキテクチャを採用することができる。 By using the conversion check matrix for decoding the LDPC code, it is possible to adopt an architecture for simultaneously performing P check node operations and variable node operations in the decoding of the LDPC code, as described below.

<新LDPC符号> <New LDPC code>

LDPC符号を用いたデータ伝送において、良好な通信品質を確保する方法の1つとして、性能の良いLDPC符号を用いる方法がある。 One way to ensure good communication quality in data transmission using LDPC codes is to use high-performance LDPC codes.

以下では、性能の良い新たなLDPC符号(以下、新LDPC符号ともいう)について説明する。 Below, we explain a new LDPC code with good performance (hereafter referred to as the new LDPC code).

新LDPC符号としては、例えば、パラレルファクタPが、DVB-T.2やATSC3.0等と同様の360で、巡回構造の検査行列Hに対応するタイプA符号やタイプB符号を採用することができる。 As a new LDPC code, for example, a type A code or type B code can be adopted in which the parallel factor P is 360, the same as in DVB-T.2, ATSC3.0, etc., and the check matrix H has a cyclic structure.

LDPCエンコーダ115(図8、図18)は、符号長Nが、64kビットよりも長い、例えば、69120ビットで、符号化率rが、例えば、2/16,3/16,4/16,5/16,6/16,7/16,8/16,9/16,10/16,11/16,12/16,13/16、又は、14/16のうちのいずれかのLDPC符号の検査行列初期値テーブル(から求められる検査行列H)を用いて、LDPC符号へのLDPC符号化を行うことができる。 The LDPC encoder 115 (FIGS. 8 and 18) can perform LDPC encoding into an LDPC code using a check matrix initial value table (or a check matrix H obtained from) for an LDPC code in which the code length N is longer than 64 kbits, e.g., 69120 bits, and the coding rate r is, e.g., 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, or 14/16.

また、LDPCエンコーダ115は、以下のような、符号長Nが、64kビットよりも短い、例えば、17280ビット(17kビット)で、符号化率rが、例えば、2/16,3/16,4/16,5/16,6/16,7/16,8/16,9/16,10/16,11/16,12/16,13/16、又は、14/16のうちのいずれかの新LDPC符号の検査行列初期値テーブル(から求められる検査行列H)に基づいて、新LDPC符号へのLDPC符号化を行うことができる。 The LDPC encoder 115 can also perform LDPC encoding into a new LDPC code based on a check matrix H obtained from a check matrix initial value table for a new LDPC code in which the code length N is shorter than 64 kbits, for example, 17280 bits (17 kbits), and the coding rate r is, for example, 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, or 14/16.

符号長Nが17280ビットの新LDPC符号へのLDPC符号化を行う場合、LDPCエンコーダ115(図8)の記憶部602には、新LDPC符号の検査行列初期値テーブルが記憶される。 When LDPC encoding is performed to a new LDPC code with a code length N of 17,280 bits, a check matrix initial value table for the new LDPC code is stored in the memory unit 602 of the LDPC encoder 115 (Figure 8).

図30は、符号長Nが17280ビットで、符号化率rが2/16の新LDPC符号としてのタイプA符号(以下、r=2/16のタイプA符号ともいう)の検査行列Hを表す(タイプA方式の)検査行列初期値テーブルの例を示す図である。 Figure 30 shows an example of a check matrix initial value table (for the Type A method) that represents the check matrix H of a Type A code (hereinafter also referred to as a Type A code with r=2/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 2/16.

図31は、符号長Nが17280ビットで、符号化率rが3/16の新LDPC符号としてのタイプA符号(以下、r=3/16のタイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 31 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a type A code with r = 3/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 3/16.

図32は、符号長Nが17280ビットで、符号化率rが4/16の新LDPC符号としてのタイプA符号(以下、r=4/16のタイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 32 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a type A code with r = 4/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 4/16.

図33は、符号長Nが17280ビットで、符号化率rが5/16の新LDPC符号としてのタイプA符号(以下、r=5/16のタイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 33 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a type A code with r = 5/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 5/16.

図34は、符号長Nが17280ビットで、符号化率rが6/16の新LDPC符号としてのタイプA符号(以下、r=6/16のタイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 34 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a type A code with r = 6/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 6/16.

図35は、符号長Nが17280ビットで、符号化率rが7/16の新LDPC符号としてのタイプA符号(以下、r=7/16のタイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 35 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a type A code with r = 7/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 7/16.

図36は、符号長Nが17280ビットで、符号化率rが7/16の新LDPC符号としてのタイプB符号(以下、r=7/16のタイプB符号ともいう)の検査行列Hを表す(タイプB方式の)検査行列初期値テーブルの例を示す図である。 Figure 36 is a diagram showing an example of a check matrix initial value table (for the Type B method) that represents the check matrix H of a Type B code (hereinafter also referred to as a Type B code with r=7/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 7/16.

図37は、符号長Nが17280ビットで、符号化率rが8/16の新LDPC符号としてのタイプB符号(以下、r=8/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 37 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 8/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 8/16.

図38は、符号長Nが17280ビットで、符号化率rが9/16の新LDPC符号としてのタイプB符号(以下、r=9/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 38 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 9/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 9/16.

図39は、符号長Nが17280ビットで、符号化率rが10/16の新LDPC符号としてのタイプB符号(以下、r=10/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 39 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 10/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 10/16.

図40は、符号長Nが17280ビットで、符号化率rが11/16の新LDPC符号としてのタイプB符号(以下、r=11/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 40 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 11/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 11/16.

図41は、符号長Nが17280ビットで、符号化率rが12/16の新LDPC符号としてのタイプB符号(以下、r=12/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 41 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 12/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 12/16.

図42は、符号長Nが17280ビットで、符号化率rが13/16の新LDPC符号としてのタイプB符号(以下、r=13/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 42 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 13/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 13/16.

図43は、符号長Nが17280ビットで、符号化率rが14/16の新LDPC符号としてのタイプB符号(以下、r=14/16のタイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 43 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a type B code with r = 14/16) as a new LDPC code with a code length N of 17280 bits and a coding rate r of 14/16.

新LDPC符号は、性能の良いLDPC符号になっている。 The new LDPC code is a high-performance LDPC code.

ここで、性能の良いLDPC符号とは、適切な検査行列Hから得られるLDPC符号である。 Here, a high-performance LDPC code is one that is obtained from an appropriate check matrix H.

適切な検査行列Hとは、例えば、検査行列Hから得られるLDPC符号を、低いEs/N0、又はEb/No(1ビットあたりの信号電力対雑音電力比)で送信したときに、BER(bit error rate)(及びFER(frame error rate))をより小にする、所定の条件を満たす検査行列である。 An appropriate check matrix H is, for example, a check matrix that satisfies a predetermined condition and reduces the bit error rate ( BER ) (and frame error rate (FER)) when the LDPC code obtained from the check matrix H is transmitted at a low E s /N 0 or E b /N o (signal power to noise power ratio per bit).

適切な検査行列Hは、例えば、所定の条件を満たす様々な検査行列から得られるLDPC符号を、低いEs/Noで送信したときのBERを計測するシミュレーションを行うことにより求めることができる。 An appropriate check matrix H can be found, for example, by performing a simulation to measure the BER when LDPC codes obtained from various check matrices that satisfy predetermined conditions are transmitted at a low E s /N o .

適切な検査行列Hが満たすべき所定の条件としては、例えば、デンシティエボリューション(Density Evolution)と呼ばれる符号の性能の解析法で得られる解析結果が良好であること、サイクル4と呼ばれる、1の要素のループが存在しないこと、等がある。 The predetermined conditions that an appropriate check matrix H must satisfy include, for example, good analytical results obtained by a method for analyzing the performance of the code called Density Evolution, and the absence of a loop of elements of 1, called cycle 4.

ここで、情報行列HAにおいて、サイクル4のように、1の要素が密集していると、LDPC符号の復号性能が劣化することが知られており、このため、検査行列Hには、サイクル4が存在しないことが望ましい。 Here, it is known that if elements of 1 are concentrated in the information matrix H A , such as in cycle 4, the decoding performance of the LDPC code deteriorates. For this reason, it is desirable that cycle 4 does not exist in the check matrix H.

検査行列Hにおいて、1の要素によって構成されるループの長さ(ループ長)の最小値は、ガース(girth)と呼ばれる。サイクル4が存在しないこととは、ガースが4より大であることを意味する。 In the check matrix H, the minimum length of a loop made up of elements of 1 is called the girth. The absence of cycle 4 means that the girth is greater than 4.

なお、適切な検査行列Hが満たすべき所定の条件は、LDPC符号の復号性能の向上や、LDPC符号の復号処理の容易化(単純化)等の観点から適宜決定することができる。 The predetermined conditions that an appropriate check matrix H must satisfy can be determined appropriately from the viewpoint of improving the decoding performance of the LDPC code, facilitating (simplifying) the decoding process of the LDPC code, etc.

図44及び図45は、適切な検査行列Hが満たすべき所定の条件としての解析結果が得られるデンシティエボリューションを説明する図である。 Figures 44 and 45 are diagrams explaining density evolution that obtains analysis results as predetermined conditions that an appropriate check matrix H must satisfy.

デンシティエボリューションとは、後述するデグリーシーケンス(degree sequence)で特徴付けられる符号長Nが∞のLDPC符号全体(アンサンブル(ensemble))に対して、そのエラー確率の期待値を計算する、符号の解析法である。 Density evolution is a code analysis method that calculates the expected error probability for an ensemble of LDPC codes with code length N of ∞, characterized by a degree sequence (described below).

例えば、AWGNチャネル上で、ノイズの分散値を0からどんどん大きくしていくと、あるアンサンブルのエラー確率の期待値は、最初は0であるが、ノイズの分散値が、ある閾値(threshold)以上となると、0ではなくなる。 For example, in an AWGN channel, if the noise variance is increased from 0, the expected error probability of a certain ensemble is initially 0, but once the noise variance exceeds a certain threshold, it is no longer 0.

デンシティエボリューションによれば、そのエラー確率の期待値が0ではなくなる、ノイズの分散値の閾値(以下、性能閾値ともいう)を比較することで、アンサンブルの性能(検査行列の適切さ)の良し悪しを決めることができる。 According to density evolution, the performance of the ensemble (the appropriateness of the check matrix) can be determined by comparing the noise variance threshold (hereafter referred to as the performance threshold) at which the expected value of the error probability is no longer zero.

なお、具体的なLDPC符号に対して、そのLDPC符号が属するアンサンブルを決定し、そのアンサンブルに対してデンシティエボリューションを行うと、そのLDPC符号のおおまかな性能を予想することができる。 For a specific LDPC code, by determining the ensemble to which the LDPC code belongs and performing density evolution on that ensemble, it is possible to predict the rough performance of the LDPC code.

したがって、性能の良いLDPC符号は、性能の良いアンサンブルを見つければ、そのアンサンブルに属するLDPC符号の中から見つけることができる。 Therefore, if you find an ensemble with good performance, you can find a good LDPC code among the LDPC codes that belong to that ensemble.

ここで、上述のデグリーシーケンスとは、LDPC符号の符号長Nに対して、各値の重みをもつバリアブルノードやチェックノードがどれくらいの割合だけあるかを表す。 The degree sequence mentioned above indicates the proportion of variable nodes and check nodes with each weight value for the code length N of the LDPC code.

例えば、符号化率が1/2のregular(3,6)LDPC符号は、すべてのバリアブルノードの重み(列重み)が3で、すべてのチェックノードの重み(行重み)が6であるというデグリーシーケンスによって特徴付けられるアンサンブルに属する。 For example, a regular(3,6) LDPC code with a code rate of 1/2 belongs to an ensemble characterized by a degree sequence in which all variable nodes have a weight (column weight) of 3 and all check nodes have a weight (row weight) of 6.

図44は、そのようなアンサンブルのタナーグラフ(Tanner graph)を示している。 Figure 44 shows the Tanner graph of such an ensemble.

図44のタナーブラフでは、図中丸印(○印)で示すバリアブルノードが、符号長Nに等しいN個だけ存在し、図中四角形(□印)で示すチェックノードが、符号長Nに符号化率1/2を乗算した乗算値に等しいN/2個だけ存在する。 In the Tanner Bluff of Figure 44, there are N variable nodes, indicated by circles (○) in the figure, which is equal to the code length N, and there are N/2 check nodes, indicated by squares (□) in the figure, which is equal to the product of the code length N and the coding rate 1/2.

各バリアブルノードには、列重みに等しい3本の枝(edge)が接続されており、したがって、N個のバリアブルノードに接続している枝は、全部で、3N本だけ存在する。 Each variable node has three edges connected to it, equal to the column weight, so there are a total of 3N edges connecting the N variable nodes.

また、各チェックノードには、行重みに等しい6本の枝が接続されており、したがって、N/2個のチェックノードに接続している枝は、全部で、3N本だけ存在する。 Also, each check node has 6 edges connected to it, equal to the row weight, so there are a total of 3N edges connecting to the N/2 check nodes.

さらに、図44のタナーグラフでは、1つのインターリーバが存在する。 Furthermore, in the Tanner graph of Figure 44, there is one interleaver.

インターリーバは、N個のバリアブルノードに接続している3N本の枝をランダムに並べ替え、その並べ替え後の各枝を、N/2個のチェックノードに接続している3N本の枝のうちのいずれかに繋げる。 The interleaver randomly rearranges the 3N branches connected to the N variable nodes, and then connects each rearranged branch to one of the 3N branches connected to the N/2 check nodes.

インターリーバでの、N個のバリアブルノードに接続している3N本の枝を並べ替える並べ替えパターンは、(3N)!(=(3N)×(3N-1)×・・・×1)通りだけある。したがって、すべてのバリアブルノードの重みが3で、すべてのチェックノードの重みが6であるというデグリーリーケンスによって特徴付けられるアンサンブルは、(3N)!個のLDPC符号の集合となる。 There are only (3N)! (= (3N) x (3N-1) x ... x 1) possible permutations for the 3N branches connected to N variable nodes in an interleaver. Therefore, an ensemble characterized by a degree sequence in which all variable nodes have a weight of 3 and all check nodes have a weight of 6 is a set of (3N)! LDPC codes.

性能の良いLDPC符号(適切な検査行列)を求めるシミュレーションでは、デンシティエボリューションにおいて、マルチエッジタイプ(multi-edge type)のアンサンブルを用いた。 In a simulation to find a high-performance LDPC code (appropriate check matrix), a multi-edge type ensemble was used in density evolution.

マルチエッジタイプでは、バリアブルノードに接続している枝と、チェックノードに接続している枝とが経由するインターリーバが、複数(multi edge)に分割され、これにより、アンサンブルの特徴付けが、より厳密に行われる。 In the multi-edge type, the interleaver through which the branches connected to the variable nodes and the branches connected to the check nodes pass is divided into multiple (multi-edge), which allows for more precise characterization of the ensemble.

図45は、マルチエッジタイプのアンサンブルのタナーグラフの例を示している。 Figure 45 shows an example of a Tanner graph for a multi-edge type ensemble.

図45のタナーグラフでは、第1インターリーバと第2インターリーバとの2つのインターリーバが存在する。 In the Tanner graph of Figure 45, there are two interleavers: a first interleaver and a second interleaver.

また、図45のタナーグラフでは、第1インターリーバに繋がる枝が1本で、第2インターリーバに繋がる枝が0本のバリアブルノードがv1個だけ、第1インターリーバに繋がる枝が1本で、第2インターリーバに繋がる枝が2本のバリアブルノードがv2個だけ、第1インターリーバに繋がる枝が0本で、第2インターリーバに繋がる枝が2本のバリアブルノードがv3個だけ、それぞれ存在する。 In addition, in the Tanner graph of Figure 45, there are only v1 variable nodes with one edge connected to the first interleaver and zero edges connected to the second interleaver, only v2 variable nodes with one edge connected to the first interleaver and two edges connected to the second interleaver, and only v3 variable nodes with zero edges connected to the first interleaver and two edges connected to the second interleaver.

さらに、図45のタナーグラフでは、第1インターリーバに繋がる枝が2本で、第2インターリーバに繋がる枝が0本のチェックノードがc1個だけ、第1インターリーバに繋がる枝が2本で、第2インターリーバに繋がる枝が2本のチェックノードがc2個だけ、第1インターリーバに繋がる枝が0本で、第2インターリーバに繋がる枝が3本のチェックノードがc3個だけ、それぞれ存在する。 Furthermore, in the Tanner graph of Figure 45, there are c1 check nodes with 2 edges connected to the first interleaver and 0 edges connected to the second interleaver, c2 check nodes with 2 edges connected to the first interleaver and 2 edges connected to the second interleaver, and c3 check nodes with 0 edges connected to the first interleaver and 3 edges connected to the second interleaver.

ここで、デンシティエボリューションと、その実装については、例えば、"On the Design of Low-Density Parity-Check Codes within 0.0045 dB of the Shannon Limit", S.Y.Chung, G.D.Forney, T.J.Richardson,R.Urbanke, IEEE Communications Leggers, VOL.5, NO.2, Feb 2001に記載されている。 Here, density evolution and its implementation are described, for example, in "On the Design of Low-Density Parity-Check Codes within 0.0045 dB of the Shannon Limit", S.Y.Chung, G.D.Forney, T.J.Richardson,R.Urbanke, IEEE Communications Leggers, VOL.5, NO.2, Feb 2001.

新LDPC符号(の検査行列)を求めるシミュレーションでは、マルチエッジタイプのデンシティエボリューションによって、BERが落ち始める(小さくなっていく)Eb/N0(1ビットあたりの信号電力対雑音電力比)である性能閾値が、所定値以下になるアンサンブルを見つけ、そのアンサンブルに属するLDPC符号の中から、QPSK等の1以上の直交変調を用いた場合のBERを小さくするLDPC符号を、性能の良いLDPC符号として選択した。 In a simulation to find a new LDPC code (its check matrix), an ensemble was found where the performance threshold, E b /N 0 (signal power to noise power ratio per bit) at which the BER begins to drop (become smaller) is below a specified value using multi-edge type density evolution, and from among the LDPC codes belonging to that ensemble, the LDPC code that reduces the BER when using one or more orthogonal modulation methods such as QPSK was selected as the LDPC code with good performance.

新LDPC符号(の検査行列を表す検査行列初期値テーブル)は、以上のようなシミュレーションにより求められた。 The new LDPC code (the check matrix initial value table that represents the check matrix) was obtained through the above simulations.

したがって、新LDPC符号によれば、データ伝送において、良好な通信品質を確保することができる。 Therefore, the new LDPC code can ensure good communication quality in data transmission.

図46は、新LDPC符号としてのタイプA符号の検査行列Hの列重みを説明する図である。 Figure 46 is a diagram explaining the column weights of the check matrix H of a type A code as a new LDPC code.

タイプA符号の検査行列Hについては、図46に示すように、A行列及びC行列の1列目からK1列の列重みをX1と、A行列及びC行列のその後のK2列の列重みをX2と、A行列及びC行列のさらにその後のK3列の列重みをX3と、C行列のさらにその後のM1列の列重みをXM1と、それぞれ表すこととする。 As shown in Figure 46, for the check matrix H of the type A code, the column weight of the first K1 columns of the A matrix and the C matrix is represented as X1, the column weight of the subsequent K2 columns of the A matrix and the C matrix is represented as X2, the column weight of the further subsequent K3 columns of the A matrix and the C matrix is represented as X3, and the column weight of the further subsequent M1 columns of the C matrix is represented as XM1.

なお、K1+K2+K3は、情報長Kに等しく、M1+M2は、パリティ長Mに等しい。したがって、K1+K2+K3+M1+M2は、符号長N=17280ビットに等しい。 Note that K1+K2+K3 is equal to the information length K, and M1+M2 is equal to the parity length M. Therefore, K1+K2+K3+M1+M2 is equal to the code length N=17280 bits.

また、タイプA符号の検査行列Hについては、B行列の1列目からM1-1列の列重みは2であり、B行列のM1列目(最後の列)の列重みは1である。さらに、D行列の列重みは1であり、Z行列の列重みは0である。 For the check matrix H of the type A code, the column weight of the 1st column to the M1-1th column of the B matrix is 2, and the column weight of the M1th column (the last column) of the B matrix is 1. Furthermore, the column weight of the D matrix is 1, and the column weight of the Z matrix is 0.

図47は、図30ないし図35の(検査行列初期値テーブルが表す)タイプA符号の検査行列Hのパラメータを示す図である。 Figure 47 shows the parameters of the check matrix H of the type A code (represented by the check matrix initial value table) in Figures 30 to 35.

r=2/16,3/16,4/16,5/16,6/16,7/16のタイプA符号の検査行列HのパラメータとしてのK,X1,K1,X2,K2,X3,K3,XM1,M1,M2は、図47に示す通りになっている。 The parameters K, X1, K1, X2, K2, X3, K3, XM1, M1, and M2 of the check matrix H for type A code with r=2/16, 3/16, 4/16, 5/16, 6/16, and 7/16 are as shown in Figure 47.

パラメータX1,K1,X2,K2,X3,K3,XM1,M1(又はM2)は、LDPC符号の性能(例えば、エラーレート等)がより向上するように設定される。 The parameters X1, K1, X2, K2, X3, K3, XM1, and M1 (or M2) are set to further improve the performance (e.g., error rate, etc.) of the LDPC code.

図48は、新LDPC符号としてのタイプB符号の検査行列Hの列重みを説明する図である。 Figure 48 is a diagram explaining the column weights of the check matrix H of a Type B code as a new LDPC code.

タイプB符号の検査行列Hについては、図48に示すように、1列目からKX1列の列重みをX1と、その後のKX2列の列重みをX2と、その後のKX3列の列重みをX3と、その後のKX4列の列重みをX4と、その後のKY1列の列重みをY1と、それぞれ表すこととする。 As for the check matrix H of a Type B code, as shown in FIG. 48, the column weight of the first to last KX1 columns is represented as X1, the column weight of the subsequent KX2 column is represented as X2, the column weight of the subsequent KX3 column is represented as X3, the column weight of the subsequent KX4 column is represented as X4, and the column weight of the subsequent KY1 column is represented as Y1.

なお、KX1+KX2+KX3+KX4+KY1は、情報長Kに等しく、KX1+KX2+KX3+KX4+KY1+Mは、符号長N=17280ビットに等しい。 Note that KX1+KX2+KX3+KX4+KY1 is equal to the information length K, and KX1+KX2+KX3+KX4+KY1+M is equal to the code length N=17280 bits.

また、タイプB符号の検査行列Hについては、最後のM列のうちの、最後の1列を除くM-1列の列重みは2であり、最後の1列の列重みは1である。 In addition, for the check matrix H of a type B code, the column weight of the last M columns, excluding the last column, is 2, and the column weight of the last column is 1.

図49は、図36ないし図43の(検査行列初期値テーブルが表す)タイプB符号の検査行列Hのパラメータを示す図である。 Figure 49 shows the parameters of the check matrix H of the type B code (represented by the check matrix initial value table) in Figures 36 to 43.

r=7/16,8/16,9/16,10/16,11/16,12/16,13/16,14/16のタイプB符号の検査行列HのパラメータとしてのK,X1,KX1,X2,KX2,X3,KX3,X4,KX4,Y1,KY1,Mは、図49に示す通りになっている。 The parameters K, X1, KX1, X2, KX2, X3, KX3, X4, KX4, Y1, KY1, and M of the check matrix H for type B code with r=7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, and 14/16 are as shown in Figure 49.

パラメータX1,KX1,X2,KX2,X3,KX3,X4,KX4,Y1,KY1は、LDPC符号の性能がより向上するように設定される。 The parameters X1, KX1, X2, KX2, X3, KX3, X4, KX4, Y1, and KY1 are set to further improve the performance of the LDPC code.

新LDPC符号によれば、良好なBER/FERが実現されるとともに、シャノン限界に近いキャパシティ(通信路容量)が実現される。 The new LDPC code achieves good BER/FER and a capacity (channel capacity) close to the Shannon limit.

図50ないし図53は、新LDPC符号の他の例を説明する図である。 Figures 50 to 53 are diagrams explaining other examples of new LDPC codes.

すなわち、図50は、符号長Nが17280ビットで、符号化率rが4/16の新LDPC符号としての、日本放送協会から提供されたタイプA符号(以下、r=4/16の新タイプA符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 That is, FIG. 50 is a diagram showing an example of a check matrix initial value table that represents the check matrix H of a type A code (hereinafter also referred to as a new type A code with r=4/16) provided by the Japan Broadcasting Corporation as a new LDPC code with a code length N of 17280 bits and a coding rate r of 4/16.

図51は、日本放送協会から提供されたr=7/16の新タイプA符号の検査行列Hのパラメータを示す図である。 Figure 51 shows the parameters of the check matrix H for the new Type A code with r=7/16 provided by the Japan Broadcasting Corporation.

パラメータK,X1,K1,X2,K2,X3,K3,XM1,M1,M2は、図46で説明したパラメータであり、r=4/16の新タイプA符号の検査行列HのパラメータK,X1,K1,X2,K2,X3,K3,XM1,M1,M2は、図51に示す通りになっている。 The parameters K, X1, K1, X2, K2, X3, K3, XM1, M1, and M2 are the parameters explained in FIG. 46, and the parameters K, X1, K1, X2, K2, X3, K3, XM1, M1, and M2 of the check matrix H of the new type A code with r=4/16 are as shown in FIG. 51.

図52は、符号長Nが17280ビットで、符号化率rが9/16の新LDPC符号としての、日本放送協会から提供されたタイプB符号(以下、r=9/16の新タイプB符号ともいう)の検査行列Hを表す検査行列初期値テーブルの例を示す図である。 Figure 52 shows an example of a check matrix initial value table that represents the check matrix H of a type B code (hereinafter also referred to as a new type B code with r = 9/16) provided by the Japan Broadcasting Corporation as a new LDPC code with a code length N of 17280 bits and a coding rate r of 9/16.

図53は、日本放送協会から提供されたr=9/16の新タイプB符号の検査行列Hのパラメータを示す図である。 Figure 53 shows the parameters of the check matrix H for the new type B code with r=9/16 provided by the Japan Broadcasting Corporation.

パラメータK,X1,KX1,X2,KX2,X3,KX3,X4,KX4,Y1,KY1,Mは、図48で説明したパラメータであり、r=9/16の新タイプB符号の検査行列HのパラメータK,X1,KX1,X2,KX2,X3,KX3,X4,KX4,Y1,KY1,Mは、図52に示す通りになっている。 The parameters K, X1, KX1, X2, KX2, X3, KX3, X4, KX4, Y1, KY1, and M are the parameters explained in FIG. 48, and the parameters K, X1, KX1, X2, KX2, X3, KX3, X4, KX4, Y1, KY1, and M of the check matrix H of the new type B code with r=9/16 are as shown in FIG. 52.

<コンスタレーション> <Constellation>

図54ないし図78は、図7の伝送システムで採用し得るコンスタレーションの例を示す図である。 Figures 54 to 78 show examples of constellations that can be used in the transmission system of Figure 7.

図7の伝送システムでは、例えば、変調方式(MODulation)とLDPC符号(CODe)との組み合わせであるMODCODに対して、そのMODCODで使用するコンスタレーションを設定することができる。 In the transmission system of Figure 7, for example, for MODCOD, which is a combination of a modulation method (MODulation) and an LDPC code (CODe), it is possible to set a constellation to be used for that MODCOD.

1のMODCODに対しては、1以上のコンスタレーションを設定することができる。 For a MODCOD of 1, one or more constellations can be set.

コンスタレーションには、信号点の配置が一様になっているUC(Uniform Constellation)と、一様になっていないNUC(Non Uniform Constellation)とがある。 There are two types of constellations: UC (Uniform Constellation), in which the signal points are arranged uniformly, and NUC (Non Uniform Constellation), in which the signal points are not arranged uniformly.

また、NUCには、例えば、1D-NUC(1-dimensional (M2-QAM) non-uniform constellation)と呼ばれるコンスタレーションや、2D-NUC(2-dimensional (QQAM) non-uniform constellation)と呼ばれるコンスタレーション等がある。 Furthermore, NUC includes, for example, a constellation called 1D-NUC (1-dimensional (M 2 -QAM) non-uniform constellation) and a constellation called 2D-NUC (2-dimensional (QQAM) non-uniform constellation).

一般に、UCよりも1D-NUCの方が、BERが改善し、さらに、1D-NUCよりも2D-NUCの方が、BERが改善する。 In general, BER is improved with 1D-NUC compared to UC, and BER is further improved with 2D-NUC compared to 1D-NUC.

変調方式がQPSKのコンスタレーションは、UCになる。変調方式が16QAMや、64QAM,256QAM等のコンスタレーションとしては、例えば、UCや、2D-NUCを採用することができ、変調方式が1024QAMや4096QAM等のコンスタレーションとしては、例えば、UCや、1D-NUCを採用することができる。 The constellation when the modulation method is QPSK is UC. For example, UC or 2D-NUC can be used as a constellation when the modulation method is 16QAM, 64QAM, 256QAM, etc., and for example, UC or 1D-NUC can be used as a constellation when the modulation method is 1024QAM, 4096QAM, etc.

図7の伝送システムでは、例えば、ATSC3.0や、DVB-C.2等で規定されているコンスタレーション、その他、エラーレートを良好にする様々なコンスタレーションを使用することができる。 The transmission system in Figure 7 can use various constellations that improve error rates, such as those specified in ATSC3.0 and DVB-C.2.

すなわち、変調方式がQPSKである場合には、LDPC符号の各符号化率rについて、例えば、同一のUCを使用することができる。 That is, when the modulation method is QPSK, for example, the same UC can be used for each coding rate r of the LDPC code.

また、変調方式が、16QAM,64QAM、又は、256QAMである場合には、LDPC符号の各符号化率rについて、例えば、同一のUCを使用することができる。さらに、変調方式が、16QAM,64QAM、又は、256QAMである場合には、例えば、LDPC符号の符号化率rそれぞれごとに異なる2D-NUCを使用することができる。 In addition, when the modulation method is 16QAM, 64QAM, or 256QAM, for example, the same UC can be used for each coding rate r of the LDPC code. Furthermore, when the modulation method is 16QAM, 64QAM, or 256QAM, for example, a different 2D-NUC can be used for each coding rate r of the LDPC code.

また、変調方式が、1024QAM又は4096QAMである場合には、LDPC符号の各符号化率rについて、例えば、同一のUCを使用することができる。さらに、変調方式が、1024QAM又は4096QAMである場合には、例えば、LDPC符号の符号化率rそれぞれごとに異なる1D-NUCを使用することができる。 In addition, when the modulation method is 1024QAM or 4096QAM, for example, the same UC can be used for each coding rate r of the LDPC code. Furthermore, when the modulation method is 1024QAM or 4096QAM, for example, a different 1D-NUC can be used for each coding rate r of the LDPC code.

ここで、QPSKのUCを、QPSK-UCとも記載し、2mQAMのUCを、2mQAM-UCとも記載する。また、2mQAMの1D-NUC及び2D-NUCを、それぞれ、2mQAM-1D-NUC及び2mQAM-2D-NUCとも記載する。 Here, UC of QPSK is also referred to as QPSK-UC, UC of 2 m QAM is also referred to as 2 m QAM-UC, and 1D-NUC and 2D-NUC of 2 m QAM are also referred to as 2 m QAM-1D-NUC and 2 m QAM-2D-NUC, respectively.

以下、ATSC3.0で規定されているコンスタレーションの幾つかについて説明する。 Below, we will explain some of the constellations defined in ATSC3.0.

図54は、変調方式がQPSKである場合に、ATSC3.0で規定されているLDPC符号のすべての符号化率について使用されるQPSK-UCの信号点の座標を示す図である。 Figure 54 shows the coordinates of QPSK-UC signal points used for all coding rates of LDPC codes specified in ATSC3.0 when the modulation method is QPSK.

図54において、"Input Data cell y"は、QPSK-UCにマッピングする2ビットのシンボルを表し、"Constellation point zs"は、信号点zsの座標を表す。なお、信号点zsのインデクスsは(後述する信号点zqのインデクスqも同様)、シンボルの離散時間(あるシンボルと次のシンボルとの間の時間間隔)を表す。 In Fig.54, "Input Data cell y" represents a 2-bit symbol to be mapped to QPSK-UC, and "Constellation point zs " represents the coordinates of constellation point zs . Note that index s of constellation point zs (as well as index q of constellation point zq , described later) represents the discrete time of the symbol (the time interval between one symbol and the next symbol).

図54では、信号点zsの座標は、複素数の形で表されており、jは、虚数単位(√(-1))を表す。 In FIG. 54, the coordinates of the signal point zs are expressed in the form of complex numbers, and j represents the imaginary unit (√(-1)).

図55は、変調方式が16QAMである場合に、ATSC3.0で規定されているLDPC符号の符号化率r(CR)=2/15,3/15,4/15,5/15,6/15,7/15,8/15,9/15,10/15,11/15,12,15,13/15について使用される16QAM-2D-NUCの信号点の座標を示す図である。 Figure 55 shows the coordinates of the signal points of 16QAM-2D-NUC used for the coding rates r(CR) = 2/15, 3/15, 4/15, 5/15, 6/15, 7/15, 8/15, 9/15, 10/15, 11/15, 12,15, 13/15 of the LDPC code specified in ATSC3.0 when the modulation method is 16QAM.

図55では、図54と同様に、信号点zsの座標は、複素数の形で表されており、jは、虚数単位を表す。 In FIG. 55, similarly to FIG. 54, the coordinates of signal point zs are expressed in the form of complex numbers, with j representing the imaginary unit.

図55において、w#kは、コンスタレーションの第1象限の信号点の座標を表す。 In Figure 55, w#k represents the coordinates of the signal point in the first quadrant of the constellation.

2D-NUCにおいて、コンスタレーションの第2象限の信号点は、第1象限の信号点を、Q軸に対して対称に移動した位置に配置され、コンスタレーションの第3象限の信号点は、第1象限の信号点を、原点に対して対称に移動した位置に配置される。そして、コンスタレーションの第4象限の信号点は、第1象限の信号点を、I軸に対して対称に移動した位置に配置される。 In 2D-NUC, the signal points in the second quadrant of the constellation are placed at positions obtained by moving the signal points in the first quadrant symmetrically with respect to the Q axis, and the signal points in the third quadrant of the constellation are placed at positions obtained by moving the signal points in the first quadrant symmetrically with respect to the origin. And the signal points in the fourth quadrant of the constellation are placed at positions obtained by moving the signal points in the first quadrant symmetrically with respect to the I axis.

ここで、変調方式が2mQAMである場合には、mビットを1個のシンボルとして、その1個のシンボルが、そのシンボルに対応する信号点にマッピングされる。 Here, when the modulation method is 2 m QAM, m bits are treated as one symbol, and the one symbol is mapped to a signal point corresponding to that symbol.

mビットのシンボルは、例えば、0ないし2m-1の整数値で表現することができるが、いま、b=2m/4とすると、0ないし2m-1の整数値で表現されるシンボルy(0),y(1),・・・,y(2m-1)は、シンボルy(0)ないしy(b-1),y(b)ないしy(2b-1),y(2b)ないしy(3b-1)、及び、y(3b)ないしy(4b-1)の4つに分類することができる。 An m-bit symbol can be expressed, for example, by integer values from 0 to 2 m -1. If we now let b = 2 m /4, then the symbols y(0), y(1), ..., y(2 m -1), which are expressed by integer values from 0 to 2 m -1, can be classified into four symbols: y(0) to y(b-1), y(b) to y(2b-1), y(2b) to y(3b-1), and y(3b) to y(4b-1).

図55において、w#kのサフィックスkは、0ないしb-1の範囲の整数値をとり、w#kは、シンボルy(0)ないしy(b-1)の範囲のシンボルy(k)に対応する信号点の座標を表す。 In FIG. 55, the suffix k of w#k takes an integer value ranging from 0 to b-1, and w#k represents the coordinates of the signal point corresponding to symbol y(k) ranging from symbol y(0) to y(b-1).

そして、シンボルy(b)ないしy(2b-1)の範囲のシンボルy(k+b)に対応する信号点の座標は、-conj(w#k)で表され、シンボルy(2b)ないしy(3b-1)の範囲のシンボルy(k+2b)に対応する信号点の座標は、conj(w#k)で表される。また、シンボルy(3b)ないしy(4b-1)の範囲のシンボルy(k+3b)に対応する信号点の座標は、-w#kで表される。 The coordinates of the signal point corresponding to symbol y(k+b) in the range of symbols y(b) to y(2b-1) are represented by -conj(w#k), and the coordinates of the signal point corresponding to symbol y(k+2b) in the range of symbols y(2b) to y(3b-1) are represented by conj(w#k). Also, the coordinates of the signal point corresponding to symbol y(k+3b) in the range of symbols y(3b) to y(4b-1) are represented by -w#k.

ここで、conj(w#k)は、w#kの複素共役を表す。 Here, conj(w#k) represents the complex conjugate of w#k.

例えば、変調方式が16QAMである場合には、m=4ビットのシンボルy(0),y(1),・・・,y(15)は、b=24/4=4として、シンボルy(0)ないしy(3),y(4)ないしy(7),y(8)ないしy(11)、及び、y(12)ないしy(15)の4つに分類される。 For example, when the modulation method is 16QAM, the m = 4-bit symbols y(0), y(1), ..., y(15) are classified into four symbols , y(0) through y(3), y(4) through y(7), y(8) through y(11), and y(12) through y(15), with b = 2/4 = 4.

そして、シンボルy(0)ないしy(15)のうちの、例えば、シンボルy(12)は、シンボルy(3b)ないしy(4b-1)の範囲のシンボルy(k+3b)=y(0+3×4)であり、k=0であるから、シンボルy(12)に対応する信号点の座標は、-w#k=-w0となる。 For example, among the symbols y(0) to y(15), the symbol y(12) is a symbol y(k+3b) = y(0+3×4) in the range of symbols y(3b) to y(4b-1), where k = 0, so the coordinates of the signal point corresponding to the symbol y(12) are -w#k = -w0.

いま、LDPC符号の符号化率r(CR)が、例えば、9/15であるとすると、図55によれば、変調方式が16QAMで、符号化率rが、9/15である場合のw0は、0.2386+j0.5296であるので、シンボルy(12)に対応する信号点の座標-w0は、-(0.2386+j0.5296)となる。 Now, if the coding rate r(CR) of the LDPC code is, for example, 9/15, then according to FIG. 55, when the modulation method is 16QAM and the coding rate r is 9/15, w0 is 0.2386+j0.5296, so the coordinate -w0 of the signal point corresponding to the symbol y(12) is -(0.2386+j0.5296).

図56は、変調方式が1024QAMである場合に、ATSC3.0で規定されているLDPC符号の符号化率r(CR)=2/15,3/15,4/15,5/15,6/15,7/15,8/15,9/15,10/15,11/15,12,15,13/15について使用される1024QAM-1D-NUCの信号点の座標の例を示す図である。 Figure 56 shows an example of the coordinates of signal points of 1024QAM-1D-NUC used for the coding rates r(CR) = 2/15, 3/15, 4/15, 5/15, 6/15, 7/15, 8/15, 9/15, 10/15, 11/15, 12/15, 13/15 of the LDPC code specified in ATSC3.0 when the modulation method is 1024QAM.

図56において、u#kは、1D-NUCの信号点zsの座標としての複素数のリアルパートRe(zs)及びイマジナリパートIm(zs)を表し、位置ベクトルと呼ばれるベクトルu=(u0, u1,..., u#V-1)のコンポーネントである。位置ベクトルuのコンポーネントu#kの数Vは、式V=√(2m)/2で与えられる。 In Fig. 56, u#k represents the real part Re( zs ) and the imaginary part Im( zs ) of a complex number as the coordinates of the signal point zs of the 1D-NUC, and is a component of a vector u=(u0, u1,..., u#V-1) called a position vector. The number V of components u#k of the position vector u is given by the formula V=√( 2m )/2.

図57は、1024QAMのシンボルyと、位置ベクトルu(のコンポーネントu#k)との関係を示す図である。 Figure 57 shows the relationship between the 1024QAM symbol y and the position vector u (its components u#k).

いま、1024QAMの10ビットのシンボルyを、その先頭のビット(最上位ビット)から、y0,s,y1,s,y2,s,y3,s,y4,s,y5,s,y6,s,y7,s,y8,s,y9,sと表すこととする。 Now, let us represent the 10-bit symbol y of 1024QAM as y0,s , y1,s , y2,s , y3 ,s, y4, s , y5,s , y6,s , y7,s , y8,s , y9,s, from its first bit (most significant bit).

図57のAは、シンボルyの偶数番目の5ビットy1,s,y3,s,y5,s,y7,s,y9,sと、そのシンボルyに対応する信号点zsの(座標の)リアルパートRe(zs)を表すu#kとの対応関係を表している。 A in FIG. 57 shows the correspondence between the even-numbered five bits y1,s , y3 ,s , y5,s , y7 ,s , and y9 ,s of a symbol y and u#k representing the real part Re( zs ) (in coordinates) of a signal point zs corresponding to the symbol y.

図57のBは、シンボルyの奇数番目の5ビットy0,s,y2,s,y4,s,y6,s,y8,sと、そのシンボルyに対応する信号点zsのイマジナリパートIm(zs)を表すu#kとの対応関係を表している。 FIG. 57B shows the correspondence between the odd-numbered five bits y0,s , y2 ,s , y4,s , y6,s , and y8,s of a symbol y and u#k representing the imaginary part Im( zs ) of a signal point zs corresponding to that symbol y.

1024QAMの10ビットのシンボルy=(y0,s,y1,s,y2,s,y3,s,y4,s,y5,s,y6,s,y7,s,y8,s,y9,s)が、例えば、(0,0,1,0,0,1,1,1,0,0)である場合、奇数番目の5ビット(y0,s,y2,s,y4,s,y6,s,y8,s)は、(0,1,0,1,0)であり、偶数番目の5ビット(y1,s,y3,s,y5,s,y7,s,y9,s)は、(0,0,1,1,0)である。 If the 10-bit symbol y = ( y0,s , y1,s , y2,s , y3,s , y4,s , y5,s , y6,s , y7,s , y8,s , y9,s ) of 1024QAM is, for example, (0,0,1,0,0,1,1,1,0,0), the odd-numbered five bits ( y0,s , y2,s , y4,s , y6,s , y8,s ) are (0,1,0,1,0), and the even-numbered five bits ( y1,s , y3 ,s, y5,s , y7,s , y9,s ) are (0,0,1,1,0).

図57のAでは、偶数番目の5ビット(0,0,1,1,0)は、u11に対応付けられており、したがって、シンボルy=(0,0,1,0,0,1,1,1,0,0)に対応する信号点zsのリアルパートRe(zs)は、u11になる。 In A of FIG. 57, the even-numbered five bits (0,0,1,1,0) are associated with u11, and therefore the real part Re(z s ) of the signal point z s corresponding to the symbol y=(0,0,1,0,0,1,1,1,0,0) is u11.

図57のBでは、奇数番目の5ビット(0,1,0,1,0)は、u3に対応付けられており、したがって、シンボルy=(0,0,1,0,0,1,1,1,0,0)に対応する信号点zsのイマジナリパートIm(zs)は、u3になる。 In FIG. 57B, the odd-numbered five bits (0,1,0,1,0) are associated with u3, and therefore the imaginary part Im(z s ) of the signal point z s corresponding to the symbol y=(0,0,1,0,0,1,1,1,0,0) is u3.

一方、LDPC符号の符号化率rが、例えば、6/15であるとすると、上述の図56によれば、変調方式が1024QAMで、LDPC符号の符号化率r(CR)=6/15である場合に使用される1D-NUCについては、u3は、0.1295であり、u11は、0.7196である。 On the other hand, if the coding rate r of the LDPC code is, for example, 6/15, then according to FIG. 56 above, for a 1D-NUC used when the modulation method is 1024QAM and the coding rate of the LDPC code r(CR) = 6/15, u3 is 0.1295 and u11 is 0.7196.

したがって、シンボルy=(0,0,1,0,0,1,1,1,0,0)に対応する信号点zsのリアルパートRe(zs)は、u11=0.7196になり、イマジナリパートIm(zs)は、u3=0.1295になる。その結果、シンボルy=(0,0,1,0,0,1,1,1,0,0)に対応する信号点zsの座標は、0.7196+j0.1295で表される。 Therefore, the real part Re( zs ) of the signal point zs corresponding to the symbol y = (0,0,1,0,0,1,1,1,0,0) is u11 = 0.7196, and the imaginary part Im( zs ) is u3 = 0.1295. As a result, the coordinates of the signal point zs corresponding to the symbol y = (0,0,1,0,0,1,1,1,0,0) are expressed as 0.7196 + j0.1295.

なお、1D-NUCの信号点は、コンスタレーションにおいて、I軸に平行な直線上やQ軸に平行な直線上に、格子状に並ぶ。但し、信号点どうしの間隔は、一定にはならない。また、信号点(にマッピングされたデータ)の送信にあたって、コンスタレーション上の信号点の平均電力は正規化することができる。正規化は、コンスタレーション上の信号点(の座標)のすべてについての絶対値の自乗平均値をPaveと表すこととすると、その自乗平均値Paveの平方根√Paveの逆数1/(√Pave)を、コンスタレーション上の各信号点zsに乗算することによって行うことができる。 In addition, the signal points of 1D-NUC are arranged in a grid pattern on a line parallel to the I axis or on a line parallel to the Q axis in the constellation. However, the interval between signal points is not constant. In addition, when transmitting the signal points (the data mapped to them), the average power of the signal points on the constellation can be normalized. If the mean square value of the absolute values of all the signal points (the coordinates of the signal points) on the constellation is expressed as P ave , normalization can be performed by multiplying each signal point zs on the constellation by the reciprocal 1/(√P ave ) , which is the square root of the mean square value P ave , by the signal point zs on the constellation.

図7の伝送システムでは、以上のようなATSC3.0で規定されているコンスタレーションを使用することができる。 The transmission system in Figure 7 can use the constellations defined in ATSC3.0 as described above.

図58ないし図69は、DVB-C.2で規定されているUCの信号点の座標を示す図である。 Figures 58 to 69 show the coordinates of UC signal points as specified in DVB-C.2.

すなわち、図58は、DVB-C.2で規定されているQPSK-UC(QPSKのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図59は、DVB-C.2で規定されているQPSK-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 That is, Fig. 58 is a diagram showing the real part Re( zq ) of the coordinate zq of a signal point of QPSK-UC (UC of QPSK) defined in DVB-C.2. Fig. 59 is a diagram showing the imaginary part Im( zq ) of the coordinate zq of a signal point of QPSK-UC defined in DVB-C.2.

図60は、DVB-C.2で規定されている16QAM-UC(16QAMのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図61は、DVB-C.2で規定されている16QAM-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 Fig. 60 is a diagram showing the real part Re( zq ) of the coordinate zq of a signal point of 16QAM-UC (UC of 16QAM) defined in DVB-C.2. Fig. 61 is a diagram showing the imaginary part Im( zq ) of the coordinate zq of a signal point of 16QAM-UC defined in DVB-C.2.

図62は、DVB-C.2で規定されている64QAM-UC(64QAMのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図63は、DVB-C.2で規定されている64QAM-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 Fig. 62 is a diagram showing a real part Re( zq ) of a signal point coordinate zq of 64QAM-UC (UC of 64QAM) defined in DVB-C.2. Fig. 63 is a diagram showing an imaginary part Im( zq ) of a signal point coordinate zq of 64QAM-UC defined in DVB-C.2.

図64は、DVB-C.2で規定されている256QAM-UC(256QAMのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図65は、DVB-C.2で規定されている256QAM-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 Figure 64 is a diagram showing the real part Re( zq ) of the coordinate zq of a signal point of 256QAM-UC (UC of 256QAM) defined in DVB-C.2. Figure 65 is a diagram showing the imaginary part Im( zq ) of the coordinate zq of a signal point of 256QAM-UC defined in DVB-C.2.

図66は、DVB-C.2で規定されている1024QAM-UC(1024QAMのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図67は、DVB-C.2で規定されている1024QAM-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 Fig. 66 is a diagram showing a real part Re( zq ) of a signal point coordinate zq of 1024QAM-UC (UC of 1024QAM) defined in DVB-C.2. Fig. 67 is a diagram showing an imaginary part Im( zq ) of a signal point coordinate zq of 1024QAM-UC defined in DVB-C.2.

図68は、DVB-C.2で規定されている4096QAM-UC(4096QAMのUC)の信号点の座標zqのリアルパートRe(zq)を示す図である。図69は、DVB-C.2で規定されている4096QAM-UCの信号点の座標zqのイマジナリパートIm(zq)を示す図である。 Figure 68 is a diagram showing the real part Re( zq ) of the coordinate zq of a signal point of 4096QAM-UC (UC of 4096QAM) specified in DVB-C.2. Figure 69 is a diagram showing the imaginary part Im( zq ) of the coordinate zq of a signal point of 4096QAM-UC specified in DVB-C.2.

なお、図58ないし図69において、yi,qは、2mQAMのmビット(例えば、QPSKでは2ビット)のシンボルの先頭から、i+1ビット目を表す。また、UCの信号点(にマッピングされたデータ)の送信にあたって、コンスタレーション上の信号点の平均電力は正規化することができる。正規化は、コンスタレーション上の信号点(の座標)のすべてについての絶対値の自乗平均値をPaveと表すこととすると、その自乗平均値Paveの平方根√Paveの逆数1/(√Pave)を、コンスタレーション上の各信号点zqに乗算することによって行うことができる。 In Fig.58 to Fig.69, yi,q represents the (i+1)th bit from the beginning of the m-bit (e.g., 2 bits in QPSK) symbol of 2mQAM . In addition, when transmitting (data mapped to) a UC signal point, the average power of the signal points on the constellation can be normalized. If the mean square value of the absolute values of all the signal points (coordinates of the signal points) on the constellation is represented as Pave , normalization can be performed by multiplying each signal point zq on the constellation by the reciprocal 1/( √Pave ), which is the square root of the mean square value Pave , Pave .

図7の伝送システムでは、以上のようなDVB-C.2で規定されているUCを使用することができる。 The transmission system in Figure 7 can use the UCs defined in DVB-C.2 as described above.

すなわち、図30ないし図43、図50、及び、図52の、符号長Nが17280ビットで、符号化率rが2/16,3/16,4/16,5/16,6/16,7/16,8/16,9/16,10/16,11/16,12/16,13/16、及び、14/16それぞれの(検査行列初期値テーブルに対応する)新LDPC符号については、図58ないし図69に示したUCを使用することができる。 That is, for the new LDPC codes (corresponding to the check matrix initial value tables) in Figures 30 to 43, 50, and 52, where the code length N is 17280 bits and the coding rates r are 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, and 14/16, the UCs shown in Figures 58 to 69 can be used.

図70ないし図78は、図30ないし図43、図50、及び、図52の、符号長Nが17280ビットで、符号化率rが2/16,3/16,4/16,5/16,6/16,7/16,8/16,9/16,10/16,11/16,12/16,13/16、及び、14/16それぞれの新LDPC符号について使用し得るNUCの信号点の座標の例を示す図である。 Figures 70 to 78 are diagrams showing examples of the coordinates of NUC signal points that can be used for the new LDPC codes in Figures 30 to 43, Figure 50, and Figure 52, where the code length N is 17280 bits and the coding rates r are 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, and 14/16.

すなわち、図70は、新LDPC符号について使用し得る16QAM-2D-NUCの信号点の座標の例を示す図である。 That is, FIG. 70 shows an example of the coordinates of 16QAM-2D-NUC signal points that can be used for the new LDPC code.

図71は、新LDPC符号について使用し得る64QAM-2D-NUCの信号点の座標の例を示す図である。 Figure 71 shows an example of the coordinates of 64QAM-2D-NUC signal points that can be used for the new LDPC code.

図72及び図73は、新LDPC符号について使用し得る256QAM-2D-NUCの信号点の座標の例を示す図である。 Figures 72 and 73 are diagrams showing examples of the coordinates of 256QAM-2D-NUC signal points that can be used for the new LDPC code.

なお、図73は、図72に続く図である。 Note that Figure 73 is a sequel to Figure 72.

図70ないし図73では、図55と同様に、信号点zsの座標は、複素数の形で表されており、jは、虚数単位を表す。 70 to 73, similarly to FIG. 55, the coordinates of signal points zs are expressed in the form of complex numbers, with j representing the imaginary unit.

図70ないし図73において、w#kは、図55と同様に、コンスタレーションの第1象限の信号点の座標を表す。 In Figures 70 to 73, w#k represents the coordinates of the signal point in the first quadrant of the constellation, as in Figure 55.

ここで、図55で説明したように、mビットのシンボルを、0ないし2m-1の整数値で表現することとし、b=2m/4とすると、0ないし2m-1の整数値で表現されるシンボルy(0),y(1),・・・,y(2m-1)は、シンボルy(0)ないしy(b-1),y(b)ないしy(2b-1),y(2b)ないしy(3b-1)、及び、y(3b)ないしy(4b-1)の4つに分類することができる。 Here, as explained in Figure 55, if an m-bit symbol is represented by integer values from 0 to 2m -1 and b = 2m /4, then the symbols y(0), y(1), ..., y( 2m -1) represented by integer values from 0 to 2m -1 can be classified into four symbols: y(0) to y(b-1), y(b) to y(2b-1), y(2b) to y(3b-1), and y(3b) to y(4b-1).

図70ないし図73では、図55と同様に、w#kのサフィックスkは、0ないしb-1の範囲の整数値をとり、w#kは、シンボルy(0)ないしy(b-1)の範囲のシンボルy(k)に対応する信号点の座標を表す。 In Figures 70 to 73, as in Figure 55, the suffix k of w#k takes an integer value in the range of 0 to b-1, and w#k represents the coordinates of the signal point corresponding to symbol y(k) in the range of symbols y(0) to y(b-1).

さらに、図70ないし図73では、図55と同様に、シンボルy(3b)ないしy(4b-1)の範囲のシンボルy(k+3b)に対応する信号点の座標は、-w#kで表される。 Furthermore, in Figures 70 to 73, as in Figure 55, the coordinates of the signal point corresponding to symbol y(k+3b) in the range of symbols y(3b) to y(4b-1) are represented by -w#k.

但し、図55では、シンボルy(b)ないしy(2b-1)の範囲のシンボルy(k+b)に対応する信号点の座標は、-conj(w#k)で表され、シンボルy(2b)ないしy(3b-1)の範囲のシンボルy(k+2b)に対応する信号点の座標は、conj(w#k)で表されるが、図70ないし図73では、conjの符号が逆になる。 However, in Figure 55, the coordinates of the signal point corresponding to symbol y(k+b) in the range of symbols y(b) to y(2b-1) are represented by -conj(w#k), and the coordinates of the signal point corresponding to symbol y(k+2b) in the range of symbols y(2b) to y(3b-1) are represented by conj(w#k), but in Figures 70 to 73, the sign of conj is reversed.

すなわち、図70ないし図73では、シンボルy(b)ないしy(2b-1)の範囲のシンボルy(k+b)に対応する信号点の座標は、conj(w#k)で表され、シンボルy(2b)ないしy(3b-1)の範囲のシンボルy(k+2b)に対応する信号点の座標は、-conj(w#k)で表される。 That is, in Figures 70 to 73, the coordinates of the signal point corresponding to symbol y(k+b) in the range of symbols y(b) to y(2b-1) are represented by conj(w#k), and the coordinates of the signal point corresponding to symbol y(k+2b) in the range of symbols y(2b) to y(3b-1) are represented by -conj(w#k).

図74は、新LDPC符号について使用し得る1024QAM-1D-NUCの信号点の座標の例を示す図である。 Figure 74 shows an example of the coordinates of 1024QAM-1D-NUC signal points that can be used for the new LDPC code.

すなわち、図74は、1024QAM-1D-NUCの信号点zsの座標としての複素数のリアルパートRe(zs)及びイマジナリパートIm(zs)と、位置ベクトルu(のコンポーネントu#k)との関係を示す図である。 That is, FIG. 74 is a diagram showing the relationship between the real part Re(z s ) and imaginary part Im(z s ) of a complex number as the coordinates of a signal point z s of 1024QAM-1D-NUC, and the position vector u (its component u_k).

図75は、1024QAMのシンボルyと、図74の位置ベクトルu(のコンポーネントu#k)との関係を示す図である。 Figure 75 shows the relationship between the 1024QAM symbol y and the position vector u (component u#k) in Figure 74.

すなわち、いま、1024QAMの10ビットのシンボルyを、その先頭のビット(最上位ビット)から、y0,s,y1,s,y2,s,y3,s,y4,s,y5,s,y6,s,y7,s,y8,s,y9,sと表すこととする。 That is, let us now represent the 10-bit symbol y of 1024QAM, from its first bit (most significant bit), as y0,s , y1,s , y2,s , y3,s , y4,s , y5,s, y6,s , y7,s , y8,s , y9,s .

図75のAは、10ビットのシンボルyの(先頭から)奇数番目の5ビットy0,s,y2,s,y4,s,y6,s,y8,sと、そのシンボルyに対応する信号点zs(の座標)のリアルパートRe(zs)を表す位置ベクトルu#kとの対応関係を表している。 A in FIG. 75 shows the correspondence between the odd-numbered five bits y0,s , y2 ,s , y4,s , y6,s , and y8,s (from the beginning) of a 10-bit symbol y and a position vector u#k representing the real part Re( zs ) of (the coordinates of) a signal point zs corresponding to that symbol y .

図75のBは、10ビットのシンボルyの偶数番目の5ビットy1,s,y3,s,y5,s,y7,s,y9,sと、そのシンボルyに対応する信号点zsのイマジナリパートIm(zs)を表す位置ベクトルu#kとの対応関係を表している。 FIG. 75B shows the correspondence between the even-numbered five bits y1,s , y3 ,s , y5,s , y7,s , and y9,s of a 10-bit symbol y and a position vector u#k representing the imaginary part Im( zs ) of the signal point zs corresponding to that symbol y.

1024QAMの10ビットのシンボルyが、図74及び図75で規定される1024QAM-1D-NUCの信号点zsにマッピングされるときの、その信号点zsの座標の求め方は、図56及び図57で説明した場合と同様であるため、説明を省略する。 When a 10-bit symbol y of 1024QAM is mapped to a signal point zs of 1024QAM-1D-NUC defined in FIGS. 74 and 75, the method of finding the coordinates of the signal point zs is the same as that described in FIGS. 56 and 57, and therefore the description thereof will be omitted.

図76は、新LDPC符号について使用し得る4096QAM-1D-NUCの信号点の座標の例を示す図である。 Figure 76 shows an example of the coordinates of 4096QAM-1D-NUC signal points that can be used for the new LDPC code.

すなわち、図76は、4096QAM-1D-NUCの信号点zsの座標としての複素数のリアルパートRe(zs)及びイマジナリパートIm(zs)と、位置ベクトルu(u#k)との関係を示す図である。 That is, FIG. 76 is a diagram showing the relationship between the real part Re(z s ) and imaginary part Im(z s ) of a complex number as the coordinates of a signal point z s of 4096QAM-1D-NUC, and the position vector u(u#k).

図77及び図78は、4096QAMのシンボルyと、図76の位置ベクトルu(のコンポーネントu#k)との関係を示す図である。 Figures 77 and 78 show the relationship between the 4096QAM symbol y and the position vector u (component u#k) in Figure 76.

すなわち、いま、4096QAMの12ビットのシンボルyを、その先頭のビット(最上位ビット)から、y0,s,y1,s,y2,s,y3,s,y4,s,y5,s,y6,s,y7,s,y8,s,y9,s,y10,s,y11,sと表すこととする。 That is, let us represent the 12-bit symbol y of 4096QAM, from its first bit (most significant bit), as y0,s , y1,s , y2,s , y3,s , y4,s , y5, s , y6,s , y7,s , y8 ,s, y9 ,s, y10,s , y11,s .

図77は、12ビットのシンボルyの奇数番目の6ビットy0,s,y2,s,y4,s,y6,s,y8,s,y10,sと、そのシンボルyに対応する信号点zsのリアルパートRe(zs)を表す位置ベクトルu#kとの対応関係を表している。 FIG. 77 shows the correspondence between the odd-numbered 6 bits y0,s , y2,s , y4,s , y6,s , y8,s , y10,s of a 12-bit symbol y and a position vector u#k representing the real part Re( zs ) of the signal point zs corresponding to that symbol y.

図78は、12ビットのシンボルyの偶数番目の6ビットy1,s,y3,s,y5,s,y7,s,y9,s,y11,sと、そのシンボルyに対応する信号点zsのイマジナリパートIm(zs)を表す位置ベクトルu#kとの対応関係を表している。 FIG. 78 shows the correspondence between the even-numbered 6 bits y1,s , y3 ,s , y5,s , y7,s , y9,s , and y11,s of a 12-bit symbol y and a position vector u#k representing the imaginary part Im( zs ) of the signal point zs corresponding to that symbol y.

4096QAMの12ビットのシンボルyが、図76ないし図78で規定される4096QAM-1D-NUCの信号点zsにマッピングされるときの、その信号点zsの座標の求め方は、図56及び図57で説明した場合と同様であるため、説明を省略する。 When a 12-bit symbol y of 4096QAM is mapped to a signal point zs of 4096QAM-1D-NUC defined in Figs. 76 to 78, the method of determining the coordinates of the signal point zs is the same as that described in Figs. 56 and 57, and therefore the description thereof will be omitted.

なお、図70ないし図78のNUCの信号点(にマッピングされたデータ)の送信にあたって、コンスタレーション上の信号点の平均電力は正規化することができる。正規化は、コンスタレーション上の信号点(の座標)のすべてについての絶対値の自乗平均値をPaveと表すこととすると、その自乗平均値Paveの平方根√Paveの逆数1/(√Pave)を、コンスタレーション上の各信号点zsに乗算することによって行うことができる。また、上述の図57では、シンボルyの奇数番目のビットが信号点zsのイマジナリパートIm(zs)を表す位置ベクトルu#kに対応付けられているとともに、シンボルyの偶数番目のビットが信号点zsのリアルパートRe(zs)を表す位置ベクトルu#kに対応付けられているが、図75、並びに、図77及び図78では、逆に、シンボルyの奇数番目のビットが信号点zsのリアルパートRe(zs)を表す位置ベクトルu#kに対応付けられているとともに、シンボルyの偶数番目のビットが信号点zsのイマジナリパートIm(zs)を表す位置ベクトルu#kに対応付けられている。 When transmitting (data mapped to) the NUC constellation points in Figures 70 to 78, the average power of the constellation points on the constellation can be normalized. If the mean square value of the absolute values of all (the coordinates of) the constellation points on the constellation is represented as P ave , normalization can be performed by multiplying each constellation point zs on the constellation by the reciprocal 1/(√P ave ), which is the square root of the mean square value P ave . In addition, in the above-mentioned FIG. 57, the odd-numbered bits of the symbol y are associated with the position vector u#k representing the imaginary part Im( zs ) of the signal point zs , and the even-numbered bits of the symbol y are associated with the position vector u#k representing the real part Re( zs ) of the signal point zs . However, in FIG. 75, FIG. 77 and FIG. 78, on the other hand, the odd-numbered bits of the symbol y are associated with the position vector u#k representing the real part Re( zs ) of the signal point zs , and the even-numbered bits of the symbol y are associated with the position vector u#k representing the imaginary part Im( zs ) of the signal point zs .

<ブロックインターリーバ25> <Block interleaver 25>

図79は、図9のブロックインターリーバ25で行われるブロックインターリーブを説明する図である。 Figure 79 is a diagram explaining the block interleaving performed by the block interleaver 25 in Figure 9.

ブロックインターリーブは、1符号語のLDPC符号を、その先頭から、パート1(part 1)と呼ばれる部分と、パート2(part 2)と呼ばれる部分とに分けて行われる。 Block interleaving is performed by dividing one codeword of an LDPC code into a part called part 1 and a part called part 2, starting from the beginning.

パート1の長さ(ビット数)を、Npart1を表すとともに、パート2の長さを、Npart2と表すこととすると、Npart1+Npart2は、符号長Nに等しい。 If the length of part 1 (number of bits) is represented as Npart1 and the length of part 2 is represented as Npart2, then Npart1 + Npart2 is equal to the code length N.

観念的には、ブロックインターリーブでは、1方向としてのカラム(縦)方向に、Npart1/mビットを記憶する記憶領域としてのカラム(column)が、カラム方向と直交するロウ方向に、シンボルのビット数mに等しい数mだけ並べられ、各カラムが、上から、パラレルファクタPである360ビットの小単位に区切られる。この、カラムの小単位を、カラムユニットともいう。 Conceptually, in block interleaving, columns serving as storage areas for storing Npart1/m bits are arranged in one direction, the column (vertical) direction, and a number m, equal to the number of bits in the symbol, is arranged in the row direction perpendicular to the column direction, and each column is divided from the top into small units of 360 bits, which is the parallel factor P. These small units of columns are also called column units.

ブロックインターリーブでは、図79に示すように、1符号語のLDPC符号のパート1を、カラムの1番目のカラムユニットの上から下方向(カラム方向)に書き込むことが、左から右方向のカラムに向かって行われる。 In block interleaving, as shown in Figure 79, part 1 of an LDPC code for one codeword is written from top to bottom (column direction) in the first column unit of a column, moving from left to right columns.

そして、右端のカラムの1番目のカラムユニットへの書き込みが終了すると、図79に示すように、左端のカラムに戻り、カラムの2番目のカラムユニットの上から下方向に書き込むことが、左から右方向のカラムに向かって行われ、以下、同様にして、1符号語のLDPC符号のパート1の書き込みが行われる。 Then, when writing to the first column unit in the rightmost column is completed, as shown in FIG. 79, the process returns to the leftmost column, and writing is performed from top to bottom in the second column unit of the column, proceeding from left to right, and so on until part 1 of the LDPC code for one codeword is written.

1符号語のLDPC符号のパート1の書き込みが終了すると、図79に示すように、m個すべてのカラムの1行目から、ロウ方向に、mビット単位で、LDPC符号のパート1が読み出される。 When writing of part 1 of the LDPC code for one code word is completed, part 1 of the LDPC code is read out in m-bit units in the row direction from the first row of all m columns, as shown in Figure 79.

このパート1のmビット単位は、mビットのシンボルとして、ブロックインターリーバ25からマッパ117(図8)に供給される。 The m-bit units of part 1 are supplied as m-bit symbols from the block interleaver 25 to the mapper 117 (Figure 8).

mビット単位でのパート1の読み出しは、m個のカラムの下の行に向かって順次行われ、パート1の読み出しが終了すると、パート2は、先頭から、mビット単位に分割され、mビットのシンボルとして、ブロックインターリーバ25からマッパ117に供給される。 The reading of part 1 in m-bit units is performed sequentially from the bottom row of m columns, and when the reading of part 1 is completed, part 2 is divided into m-bit units from the beginning and supplied from the block interleaver 25 to the mapper 117 as an m-bit symbol.

したがって、パート1は、インターリーブされながら、シンボル化され、パート2は、インターリーブされることなく、順次、mビットに区切って、シンボル化される。 Therefore, part 1 is symbolized while being interleaved, and part 2 is symbolized sequentially, divided into m bits, without being interleaved.

カラムの長さであるNpart1/mは、パラレルファクタPである360の倍数であり、そのようにNpart1/mが360の倍数になるように、1符号語のLDPC符号は、パート1とパート2とに分けられる。 The length of the column, Npart1/m, is a multiple of the parallel factor P, 360, and so that Npart1/m is a multiple of 360, an LDPC code for one codeword is divided into part 1 and part 2.

図80は、変調方式が、QPSK,16QAM,64QAM、及び、256QAMである場合それぞれの、符号長Nが17280ビットのLDPC符号のパート1及びパート2の例を示す図である。 Figure 80 shows examples of part 1 and part 2 of an LDPC code with a code length N of 17280 bits when the modulation methods are QPSK, 16QAM, 64QAM, and 256QAM.

変調方式が、QPSK,16QAM,64QAM、及び、256QAMである場合、いずれの場合も、パート1が17280ビットで、パート2が0ビットになる。 When the modulation method is QPSK, 16QAM, 64QAM, or 256QAM, in all cases, part 1 is 17280 bits and part 2 is 0 bits.

<グループワイズインターリーブ> <Group-wise interleaving>

図81は、図9のグループワイズインターリーバ24で行われるグループワイズインターリーブを説明する図である。 Figure 81 is a diagram explaining the group-wise interleaving performed by the group-wise interleaver 24 in Figure 9.

グループワイズインターリーブでは、図81に示すように、1符号語のLDPC符号を、その先頭から、パラレルファクタPに等しい360ビット単位に区分した、その1区分の360ビットを、ビットグループとして、1符号語のLDPC符号が、ビットグループ単位で、所定のパターン(以下、GWパターンともいう)に従ってインターリーブされる。 As shown in FIG. 81, in group-wise interleaving, the LDPC code of one codeword is divided into 360-bit units, which is equal to the parallel factor P, from the beginning of the codeword. The 360 bits of each unit are treated as bit groups, and the LDPC code of one codeword is interleaved in bit group units according to a predetermined pattern (hereinafter also referred to as the GW pattern).

ここで、1符号語のLDPC符号をビットグループに区分したときの先頭からi+1番目のビットグループを、以下、ビットグループiとも記載する。 Here, when an LDPC code of one codeword is divided into bit groups, the (i+1)th bit group from the beginning is hereinafter also referred to as bit group i.

パラレルファクタPが360である場合、例えば、符号長Nが1800ビットのLDPC符号は、ビットグループ0,1,2,3,4の5(=1800/360)個のビットグループに区分される。さらに、例えば、符号長Nが69120ビットのLDPC符号は、ビットグループ0,1,・・・,191の192(=69120/360)個のビットグループに区分される。また、例えば、符号長Nが17280ビットのLDPC符号は、ビットグループ0,1,・・・,47の48(=17280/360)個のビットグループに区分される。 When the parallel factor P is 360, for example, an LDPC code with a code length N of 1800 bits is divided into 5 (=1800/360) bit groups, namely, bit groups 0, 1, 2, 3, and 4. Furthermore, for example, an LDPC code with a code length N of 69120 bits is divided into 192 (=69120/360) bit groups, namely, bit groups 0, 1, ..., 191. Furthermore, for example, an LDPC code with a code length N of 17280 bits is divided into 48 (=17280/360) bit groups, namely, bit groups 0, 1, ..., 47.

以下では、GWパターンを、ビットグループを表す数字の並びで表すこととする。例えば、符号長Nが1800ビットの、5個のビットグループ0,1,2,3,4のLDPC符号について、例えば、GWパターン4,2,0,3,1は、ビットグループ0,1,2,3,4の並びを、ビットグループ4,2,0,3,1の並びにインターリーブする(並び替える)ことを表す。なお、ビットグループの並びやGWパターンについては、ビットグループを表す番号のコンマ区切りの並び(例えば、4,2,0,3,1)で表す他、ビットグループを表す番号のスペース区切りの並び(例えば、4 2 0 3 1)で表す。 In the following, GW patterns are represented by a sequence of numbers that represent bit groups. For example, for an LDPC code with a code length N of 1800 bits and five bit groups 0,1,2,3,4, a GW pattern of 4,2,0,3,1 indicates that the sequence of bit groups 0,1,2,3,4 is interleaved (rearranged) into the sequence of bit groups 4,2,0,3,1. Note that bit group sequences and GW patterns are represented by a comma-separated sequence of numbers that represent bit groups (e.g., 4,2,0,3,1), as well as a space-separated sequence of numbers that represent bit groups (e.g., 4 2 0 3 1).

例えば、いま、符号長Nが1800ビットのLDPC符号の先頭からi+1番目の符号ビットを、xiで表すこととする。 For example, let x i represent the (i+1)th code bit from the beginning of an LDPC code whose code length N is 1800 bits.

この場合、GWパターン4,2,0,3,1のグループワイズインターリーブによれば、1800ビットのLDPC符号{x0,x1,...,x1799}は、{x1440,x1441,...,x1799},{x720,x721,...,x1079},{x0,x1,...,x359},{x1080,x1081,...,x1439},{x360,x361,...,x719}の並びにインターリーブされる。 In this case, according to the group-wise interleaving of GW patterns 4, 2, 0, 3, 1, the 1800-bit LDPC code {x 0 , x 1 , ..., x 1799 } is interleaved in the order {x 1440 , x 1441 , ..., x 1799 }, {x 720 , x 721 , ..., x 1079 }, {x 0 , x 1 , ..., x 359 }, {x 1080 , x 1081 , ..., x 1439 }, {x 360 , x 361 , ..., x 719 }.

GWパターンは、LDPC符号の符号長Nごとや、符号化率rごと、変調方式ごと、コンスタレーションごと、さらには、符号長N、符号化率r、変調方式、及び、コンスタレーションの2以上の組み合わせごとに設定することができる。 GW patterns can be set for each code length N of the LDPC code, each coding rate r, each modulation method, each constellation, and even for combinations of two or more of code length N, coding rate r, modulation method, and constellation.

<LDPC符号に対するGWパターンの例> <Example of GW pattern for LDPC code>

図82は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第1の例を示す図である。 Figure 82 shows a first example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図82のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 82, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図83は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第2の例を示す図である。 Figure 83 shows a second example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図83のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
19 33 45 22 43 23 46 32 11 40 13 34 14 47 0 12 6 26 37 4 5 17 25 30 39 29 27 28 10 21 36 9 3 20 24 42 7 41 44 38 15 8 31 16 2 1 35 18
の並びにインターリーブされる。
According to the GW pattern of FIG. 83, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
19 33 45 22 43 23 46 32 11 40 13 34 14 47 0 12 6 26 37 4 5 17 25 30 39 29 27 28 10 21 36 9 3 20 24 42 7 41 44 38 15 8 31 16 2 1 35 18
are interleaved in the sequence.

図84は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第3の例を示す図である。 Figure 84 shows a third example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図84のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 84, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図85は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第4の例を示す図である。 Figure 85 shows a fourth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図85のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 85, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図86は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第5の例を示す図である。 Figure 86 shows a fifth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図86のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 86, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図87は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第6の例を示す図である。 Figure 87 shows a sixth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図87のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 87, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図88は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第7の例を示す図である。 Figure 88 shows a seventh example of a GW pattern for an LDPC code with a code length N of 17,280 bits.

図88のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 34 30 6 11 35 5 24 4 13 15 16 3 31 39 40 37 47 28 12 36 42 33 22 20 8 9 44 29 18 25 21 23 10 14 26 45 7 27 46 1 2 17 41 19 43 38 32
の並びにインターリーブされる。
According to the GW pattern in FIG. 88, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 34 30 6 11 35 5 24 4 13 15 16 3 31 39 40 37 47 28 12 36 42 33 22 20 8 9 44 29 18 25 21 23 10 14 26 45 7 27 46 1 2 17 41 19 43 38 32
are interleaved in the sequence.

図89は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第8の例を示す図である。 Figure 89 shows an eighth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図89のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
33 16 0 26 35 31 21 34 42 43 32 29 7 47 37 28 5 9 30 25 3 17 23 24 41 45 20 12 27 39 8 4 1 6 2 38 10 40 18 19 46 11 36 13 22 14 15 44
の並びにインターリーブされる。
According to the GW pattern in FIG. 89, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
33 16 0 26 35 31 21 34 42 43 32 29 7 47 37 28 5 9 30 25 3 17 23 24 41 45 20 12 27 39 8 4 1 6 2 38 10 40 18 19 46 11 36 13 22 14 15 44
are interleaved in the sequence.

図90は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第9の例を示す図である。 Figure 90 shows a ninth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図90のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
41 10 21 37 9 8 11 27 16 23 25 2 34 7 29 28 5 15 31 45 4 43 33 22 18 13 35 30 6 12 44 1 20 40 42 39 19 17 36 38 26 0 32 3 47 14 24 46
の並びにインターリーブされる。
According to the GW pattern of FIG. 90, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
41 10 21 37 9 8 11 27 16 23 25 2 34 7 29 28 5 15 31 45 4 43 33 22 18 13 35 30 6 12 44 1 20 40 42 39 19 17 36 38 26 0 32 3 47 14 24 46
are interleaved in the sequence.

図91は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第10の例を示す図である。 Figure 91 shows a tenth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図91のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
15 21 29 10 12 32 1 9 31 47 23 30 26 18 0 28 7 20 43 44 3 45 5 17 16 46 40 39 6 38 34 36 22 33 27 24 25 13 14 37 19 8 42 11 4 2 35 41
の並びにインターリーブされる。
According to the GW pattern in FIG. 91, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
15 21 29 10 12 32 1 9 31 47 23 30 26 18 0 28 7 20 43 44 3 45 5 17 16 46 40 39 6 38 34 36 22 33 27 24 25 13 14 37 19 8 42 11 4 2 35 41
are interleaved in the sequence.

図92は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第11の例を示す図である。 Figure 92 shows an eleventh example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図92のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
の並びにインターリーブされる。
According to the GW pattern of FIG. 92, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47
are interleaved in the sequence.

図93は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第12の例を示す図である。 Figure 93 shows a 12th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図93のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
31 23 1 42 36 25 47 3 12 30 32 8 11 27 21 40 16 13 34 4 26 35 46 20 29 28 5 43 18 39 24 14 0 10 7 41 37 9 38 33 2 6 19 45 17 15 22 44
の並びにインターリーブされる。
According to the GW pattern of FIG. 93, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
31 23 1 42 36 25 47 3 12 30 32 8 11 27 21 40 16 13 34 4 26 35 46 20 29 28 5 43 18 39 24 14 0 10 7 41 37 9 38 33 2 6 19 45 17 15 22 44
are interleaved in the sequence.

図94は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第13の例を示す図である。 Figure 94 shows a thirteenth example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図94のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
46 11 23 33 10 0 17 47 20 5 38 29 28 16 41 27 2 31 43 37 34 12 35 24 21 44 40 36 32 39 4 19 26 6 30 9 42 1 22 8 3 45 14 15 13 7 25 18
の並びにインターリーブされる。
According to the GW pattern of FIG. 94, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
46 11 23 33 10 0 17 47 20 5 38 29 28 16 41 27 2 31 43 37 34 12 35 24 21 44 40 36 32 39 4 19 26 6 30 9 42 1 22 8 3 45 14 15 13 7 25 18
are interleaved in the sequence.

図95は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第14の例を示す図である。 Figure 95 shows a 14th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図95のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
16 32 33 43 3 29 0 22 40 24 44 8 20 13 15 45 7 34 39 42 25 28 18 26 38 10 11 41 47 23 6 1 14 4 12 31 21 19 37 36 30 5 46 27 35 2 9 17
の並びにインターリーブされる。
According to the GW pattern in FIG. 95, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
16 32 33 43 3 29 0 22 40 24 44 8 20 13 15 45 7 34 39 42 25 28 18 26 38 10 11 41 47 23 6 1 14 4 12 31 21 19 37 36 30 5 46 27 35 2 9 17
are interleaved in the sequence.

図96は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第15の例を示す図である。 Figure 96 shows a 15th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図96のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
23 42 33 17 37 2 22 14 21 0 12 44 30 1 25 35 46 13 10 24 20 15 45 31 41 43 28 36 16 4 32 18 3 6 34 11 40 5 38 27 29 8 26 7 39 9 47 19
の並びにインターリーブされる。
According to the GW pattern of FIG. 96, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
23 42 33 17 37 2 22 14 21 0 12 44 30 1 25 35 46 13 10 24 20 15 45 31 41 43 28 36 16 4 32 18 3 6 34 11 40 5 38 27 29 8 26 7 39 9 47 19
are interleaved in the sequence.

図97は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第16の例を示す図である。 Figure 97 shows a 16th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図97のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
7 0 8 39 17 3 32 2 13 19 16 14 5 10 27 35 45 26 44 43 11 24 28 34 20 29 22 41 18 9 37 12 21 4 46 33 15 36 42 1 40 25 23 30 6 38 31 47
の並びにインターリーブされる。
According to the GW pattern in FIG. 97, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
7 0 8 39 17 3 32 2 13 19 16 14 5 10 27 35 45 26 44 43 11 24 28 34 20 29 22 41 18 9 37 12 21 4 46 33 15 36 42 1 40 25 23 30 6 38 31 47
are interleaved in the sequence.

図98は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第17の例を示す図である。 Figure 98 shows a 17th example of a GW pattern for an LDPC code with a code length N of 17,280 bits.

図98のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
1 28 12 35 23 36 24 17 10 14 15 37 18 13 41 38 33 29 16 21 27 4 9 31 45 40 0 46 7 43 30 34 8 44 47 2 20 6 42 3 22 39 5 32 11 19 25 26
の並びにインターリーブされる。
According to the GW pattern of FIG. 98, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
1 28 12 35 23 36 24 17 10 14 15 37 18 13 41 38 33 29 16 21 27 4 9 31 45 40 0 46 7 43 30 34 8 44 47 2 20 6 42 3 22 39 5 32 11 19 25 26
are interleaved in the sequence.

図99は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第18の例を示す図である。 Figure 99 shows an 18th example of a GW pattern for an LDPC code with a code length N of 17,280 bits.

図99のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
9 8 3 40 27 4 7 45 28 29 14 41 20 6 21 5 36 12 31 39 30 15 37 10 34 25 1 47 26 13 32 43 44 24 33 16 42 2 22 19 18 35 23 46 11 17 38 0
の並びにインターリーブされる。
According to the GW pattern in FIG. 99, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
9 8 3 40 27 4 7 45 28 29 14 41 20 6 21 5 36 12 31 39 30 15 37 10 34 25 1 47 26 13 32 43 44 24 33 16 42 2 22 19 18 35 23 46 11 17 38 0
are interleaved in the sequence.

図100は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第19の例を示す図である。 Figure 100 shows a 19th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図100のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
12 42 40 41 20 18 27 24 39 6 0 15 8 31 10 3 13 46 4 37 33 25 44 2 16 23 28 14 17 43 45 1 35 38 26 21 36 22 47 11 34 29 30 32 19 7 5 9
の並びにインターリーブされる。
According to the GW pattern of FIG. 100, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
12 42 40 41 20 18 27 24 39 6 0 15 8 31 10 3 13 46 4 37 33 25 44 2 16 23 28 14 17 43 45 1 35 38 26 21 36 22 47 11 34 29 30 32 19 7 5 9
are interleaved in the sequence.

図101は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第20の例を示す図である。 Figure 101 shows a 20th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図101のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
33 18 21 29 14 4 35 32 26 15 11 6 1 47 38 17 45 27 2 5 16 12 23 25 3 0 42 13 41 46 9 24 40 43 7 31 39 34 30 20 8 36 22 10 19 28 37 44
の並びにインターリーブされる。
According to the GW pattern in FIG. 101, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
33 18 21 29 14 4 35 32 26 15 11 6 1 47 38 17 45 27 2 5 16 12 23 25 3 0 42 13 41 46 9 24 40 43 7 31 39 34 30 20 8 36 22 10 19 28 37 44
are interleaved in the sequence.

図102は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第21の例を示す図である。 Figure 102 shows a 21st example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図102のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
7 28 41 8 6 12 14 47 4 38 32 37 23 33 15 46 22 0 34 24 40 45 27 19 43 11 36 9 17 21 31 44 2 1 26 13 42 30 35 5 29 25 16 20 39 10 18 3
の並びにインターリーブされる。
According to the GW pattern of FIG. 102, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
7 28 41 8 6 12 14 47 4 38 32 37 23 33 15 46 22 0 34 24 40 45 27 19 43 11 36 9 17 21 31 44 2 1 26 13 42 30 35 5 29 25 16 20 39 10 18 3
are interleaved in the sequence.

図103は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第22の例を示す図である。 Figure 103 shows a 22nd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図103のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
30 14 40 26 21 5 12 3 18 17 11 38 4 46 7 31 0 1 27 36 8 10 2 22 13 9 37 42 41 32 15 39 23 25 34 24 35 28 20 16 19 33 6 43 29 45 47 44
の並びにインターリーブされる。
According to the GW pattern of FIG. 103, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
30 14 40 26 21 5 12 3 18 17 11 38 4 46 7 31 0 1 27 36 8 10 2 22 13 9 37 42 41 32 15 39 23 25 34 24 35 28 20 16 19 33 6 43 29 45 47 44
are interleaved in the sequence.

図104は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第23の例を示す図である。 Figure 104 shows a 23rd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図104のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
23 20 14 9 44 41 19 36 38 13 16 28 0 8 2 39 31 29 21 10 11 33 32 27 46 7 5 35 26 1 43 40 37 17 47 30 6 18 15 42 3 25 4 22 24 12 45 34
の並びにインターリーブされる。
According to the GW pattern of FIG. 104, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
23 20 14 9 44 41 19 36 38 13 16 28 0 8 2 39 31 29 21 10 11 33 32 27 46 7 5 35 26 1 43 40 37 17 47 30 6 18 15 42 3 25 4 22 24 12 45 34
are interleaved in the sequence.

図105は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第24の例を示す図である。 Figure 105 shows a 24th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図105のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
37 30 14 13 2 31 27 9 46 41 47 18 23 28 43 10 39 42 16 22 36 8 33 32 4 1 45 19 12 6 35 0 24 25 15 38 44 7 26 21 34 40 29 20 11 5 17 3
の並びにインターリーブされる。
According to the GW pattern of FIG. 105, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
37 30 14 13 2 31 27 9 46 41 47 18 23 28 43 10 39 42 16 22 36 8 33 32 4 1 45 19 12 6 35 0 24 25 15 38 44 7 26 21 34 40 29 20 11 5 17 3
are interleaved in the sequence.

図106は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第25の例を示す図である。 Figure 106 shows a 25th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図106のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
6 28 25 38 43 11 21 31 47 8 17 39 23 27 30 32 3 35 12 7 1 16 18 36 10 24 41 4 44 22 5 33 46 29 0 26 9 42 37 45 15 40 2 19 14 20 34 13
の並びにインターリーブされる。
According to the GW pattern of FIG. 106, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
6 28 25 38 43 11 21 31 47 8 17 39 23 27 30 32 3 35 12 7 1 16 18 36 10 24 41 4 44 22 5 33 46 29 0 26 9 42 37 45 15 40 2 19 14 20 34 13
are interleaved in the sequence.

図107は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第26の例を示す図である。 Figure 107 shows a 26th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図107のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
39 11 12 7 3 1 40 31 27 0 45 42 6 5 24 36 46 19 34 22 29 13 35 2 17 33 20 14 15 25 38 9 41 30 44 18 8 28 37 4 32 47 16 43 21 23 26 10
の並びにインターリーブされる。
According to the GW pattern of FIG. 107, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
39 11 12 7 3 1 40 31 27 0 45 42 6 5 24 36 46 19 34 22 29 13 35 2 17 33 20 14 15 25 38 9 41 30 44 18 8 28 37 4 32 47 16 43 21 23 26 10
are interleaved in the sequence.

図108は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第27の例を示す図である。 Figure 108 shows a 27th example of a GW pattern for an LDPC code with a code length N of 17,280 bits.

図108のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
7 19 31 20 36 35 2 4 46 12 28 21 39 43 26 23 32 5 37 3 11 34 18 45 24 1 13 47 10 27 0 9 33 25 8 40 6 16 22 29 42 38 14 44 41 17 30 15
の並びにインターリーブされる。
According to the GW pattern of FIG. 108, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
7 19 31 20 36 35 2 4 46 12 28 21 39 43 26 23 32 5 37 3 11 34 18 45 24 1 13 47 10 27 0 9 33 25 8 40 6 16 22 29 42 38 14 44 41 17 30 15
are interleaved in the sequence.

図109は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第28例を示す図である。 Figure 109 shows a 28th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図109のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
12 7 39 31 30 44 14 33 35 17 37 27 2 28 9 26 32 3 46 0 34 6 43 25 21 47 18 45 5 20 13 38 11 29 16 36 8 40 15 41 10 23 1 19 4 22 42 24
の並びにインターリーブされる。
According to the GW pattern of FIG. 109, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
12 7 39 31 30 44 14 33 35 17 37 27 2 28 9 26 32 3 46 0 34 6 43 25 21 47 18 45 5 20 13 38 11 29 16 36 8 40 15 41 10 23 1 19 4 22 42 24
are interleaved in the sequence.

図110は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第29の例を示す図である。 Figure 110 shows a 29th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図110のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
20 19 13 25 32 9 5 24 39 4 29 40 14 18 43 46 21 44 10 15 35 3 23 47 37 12 30 33 27 36 8 28 38 7 42 22 2 0 6 16 45 26 17 11 31 34 41 1
の並びにインターリーブされる。
According to the GW pattern of FIG. 110, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
20 19 13 25 32 9 5 24 39 4 29 40 14 18 43 46 21 44 10 15 35 3 23 47 37 12 30 33 27 36 8 28 38 7 42 22 2 0 6 16 45 26 17 11 31 34 41 1
are interleaved in the sequence.

図111は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第30の例を示す図である。 Figure 111 shows the 30th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図111のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
19 20 44 3 6 28 13 15 16 24 9 34 39 8 17 40 29 31 22 10 11 7 35 42 23 2 14 37 33 1 26 45 38 12 47 30 5 18 46 0 41 27 4 21 43 25 36 32
の並びにインターリーブされる。
According to the GW pattern in FIG. 111, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
19 20 44 3 6 28 13 15 16 24 9 34 39 8 17 40 29 31 22 10 11 7 35 42 23 2 14 37 33 1 26 45 38 12 47 30 5 18 46 0 41 27 4 21 43 25 36 32
are interleaved in the sequence.

図112は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第31の例を示す図である。 Figure 112 shows a 31st example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図112のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
4 26 7 21 43 42 33 17 35 19 10 39 27 13 18 34 38 3 28 36 1 5 44 37 16 30 14 9 32 47 29 2 31 23 0 24 11 8 6 46 40 45 15 22 25 20 12 41
の並びにインターリーブされる。
According to the GW pattern of FIG. 112, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
4 26 7 21 43 42 33 17 35 19 10 39 27 13 18 34 38 3 28 36 1 5 44 37 16 30 14 9 32 47 29 2 31 23 0 24 11 8 6 46 40 45 15 22 25 20 12 41
are interleaved in the sequence.

図113は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第32の例を示す図である。 Figure 113 shows a 32nd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図113のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
8 28 33 21 1 39 34 7 0 17 5 41 23 2 14 10 29 25 13 18 35 38 27 44 20 32 31 11 40 30 24 3 36 22 15 37 16 6 42 45 19 47 12 26 43 9 46 4
の並びにインターリーブされる。
According to the GW pattern of FIG. 113, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
8 28 33 21 1 39 34 7 0 17 5 41 23 2 14 10 29 25 13 18 35 38 27 44 20 32 31 11 40 30 24 3 36 22 15 37 16 6 42 45 19 47 12 26 43 9 46 4
are interleaved in the sequence.

図114は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第33の例を示す図である。 Figure 114 shows a 33rd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図114のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
0 39 23 44 19 21 35 13 36 27 47 3 31 11 9 41 43 8 14 26 6 5 15 16 38 7 32 22 30 33 37 40 28 45 12 24 17 42 20 29 1 4 10 2 25 18 46 34
の並びにインターリーブされる。
According to the GW pattern of FIG. 114, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
0 39 23 44 19 21 35 13 36 27 47 3 31 11 9 41 43 8 14 26 6 5 15 16 38 7 32 22 30 33 37 40 28 45 12 24 17 42 20 29 1 4 10 2 25 18 46 34
are interleaved in the sequence.

図115は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第34の例を示す図である。 Figure 115 shows a 34th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図115のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
11 0 42 24 46 27 25 3 1 41 22 40 19 18 14 36 33 4 47 12 39 30 13 5 2 7 31 9 38 35 15 43 45 44 28 20 32 21 26 23 6 10 8 37 17 34 29 16
の並びにインターリーブされる。
According to the GW pattern of FIG. 115, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
11 0 42 24 46 27 25 3 1 41 22 40 19 18 14 36 33 4 47 12 39 30 13 5 2 7 31 9 38 35 15 43 45 44 28 20 32 21 26 23 6 10 8 37 17 34 29 16
are interleaved in the sequence.

図116は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第35の例を示す図である。 Figure 116 shows the 35th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図116のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
5 45 42 35 13 41 2 29 15 11 16 0 8 1 33 34 44 7 43 22 24 19 9 38 18 12 26 20 28 21 10 30 40 6 46 37 47 17 3 32 4 39 23 25 36 14 31 27
の並びにインターリーブされる。
According to the GW pattern of FIG. 116, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
5 45 42 35 13 41 2 29 15 11 16 0 8 1 33 34 44 7 43 22 24 19 9 38 18 12 26 20 28 21 10 30 40 6 46 37 47 17 3 32 4 39 23 25 36 14 31 27
are interleaved in the sequence.

図117は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第36の例を示す図である。 Figure 117 shows the 36th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図117のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
18 16 21 2 43 10 44 42 19 15 20 26 1 38 46 28 17 29 6 22 7 32 31 30 24 3 8 9 12 37 47 40 39 5 35 11 25 45 34 33 23 4 14 27 13 41 36 0
の並びにインターリーブされる。
According to the GW pattern in FIG. 117, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
18 16 21 2 43 10 44 42 19 15 20 26 1 38 46 28 17 29 6 22 7 32 31 30 24 3 8 9 12 37 47 40 39 5 35 11 25 45 34 33 23 4 14 27 13 41 36 0
are interleaved in the sequence.

図118は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第37の例を示す図である。 Figure 118 shows the 37th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図118のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
28 9 4 27 17 10 12 6 19 30 1 23 39 14 38 34 46 8 15 43 13 47 0 44 7 24 45 18 25 29 37 42 22 31 11 36 20 32 41 33 2 26 21 5 3 16 40 35
の並びにインターリーブされる。
According to the GW pattern of FIG. 118, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
28 9 4 27 17 10 12 6 19 30 1 23 39 14 38 34 46 8 15 43 13 47 0 44 7 24 45 18 25 29 37 42 22 31 11 36 20 32 41 33 2 26 21 5 3 16 40 35
are interleaved in the sequence.

図119は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第38の例を示す図である。 Figure 119 shows the 38th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図119のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
5 37 36 38 16 21 41 44 10 18 26 27 15 1 43 2 33 14 9 30 8 12 23 4 13 35 31 3 34 19 42 47 46 29 0 25 20 17 39 45 28 6 22 11 32 40 24 7
の並びにインターリーブされる。
According to the GW pattern in FIG. 119, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
5 37 36 38 16 21 41 44 10 18 26 27 15 1 43 2 33 14 9 30 8 12 23 4 13 35 31 3 34 19 42 47 46 29 0 25 20 17 39 45 28 6 22 11 32 40 24 7
are interleaved in the sequence.

図120は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第39の例を示す図である。 Figure 120 shows the 39th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図120のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
の並びにインターリーブされる。
According to the GW pattern of FIG. 120, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
11 1 12 21 13 15 24 36 34 0 37 9 14 39 19 16 17 28 40 29 23 46 30 38 33 3 6 18 26 7 27 45 10 25 4 42 31 43 35 32 5 8 44 41 47 22 20 2
are interleaved in the sequence.

図121は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第40の例を示す図である。 Figure 121 shows the 40th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図121のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
の並びにインターリーブされる。
According to the GW pattern of FIG. 121, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
3 41 6 42 21 2 25 45 8 39 34 26 47 43 23 20 13 16 38 24 5 40 0 11 7 31 32 15 36 33 9 12 10 30 29 14 18 35 46 4 28 19 1 44 37 27 17 22
are interleaved in the sequence.

図122は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第41の例を示す図である。 Figure 122 shows a 41st example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図122のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブされる。
According to the GW pattern of FIG. 122, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
are interleaved in the sequence.

図123は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第42の例を示す図である。 Figure 123 shows a 42nd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図123のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
の並びにインターリーブされる。
According to the GW pattern of FIG. 123, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
6 0 20 18 37 27 39 3 1 2 46 11 24 36 14 15 4 16 10 13 35 23 26 30 19 42 7 9 33 40 12 34 22 5 28 21 32 38 44 25 17 41 29 45 8 47 31 43
are interleaved in the sequence.

図124は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第43の例を示す図である。 Figure 124 shows a 43rd example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図124のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
の並びにインターリーブされる。
According to the GW pattern of FIG. 124, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
8 25 12 9 26 37 35 28 14 5 6 2 29 38 22 31 11 21 17 33 42 43 36 45 20 27 44 13 16 46 10 30 3 32 19 1 15 4 18 40 47 7 34 24 41 23 39 0
are interleaved in the sequence.

図125は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第44の例を示す図である。 Figure 125 shows a 44th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図125のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
の並びにインターリーブされる。
According to the GW pattern of FIG. 125, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
7 17 26 27 9 39 46 47 32 12 35 25 14 11 22 23 16 29 38 33 34 4 40 10 5 18 37 1 24 44 30 3 0 45 28 13 15 20 6 21 31 19 2 8 41 36 42 43
are interleaved in the sequence.

図126は、符号長Nが17280ビットのLDPC符号に対するGWパターンの第45の例を示す図である。 Figure 126 shows a 45th example of a GW pattern for an LDPC code with a code length N of 17280 bits.

図126のGWパターンによれば、17280ビットのLDPC符号のビットグループ0ないし47の並びが、ビットグループ
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
の並びにインターリーブされる。
According to the GW pattern of FIG. 126, the arrangement of bit groups 0 to 47 of the 17280-bit LDPC code is
11 14 32 27 44 43 0 47 1 8 35 33 7 2 41 15 13 4 23 30 16 42 46 24 9 17 21 20 18 5 19 12 3 34 28 40 39 37 31 38 45 36 6 22 26 10 25 29
are interleaved in the sequence.

以上の、符号長Nが17280ビットのLDPC符号に対するGWパターンの第1ないし第45の例は、符号長Nが17280ビットの、任意の符号化率rのLDPC符号、任意の変調方式、及び、任意のコンスタレーションの組み合わせのいずれにも適用することができる。 The above first to forty-fifth examples of GW patterns for an LDPC code with a code length N of 17280 bits can be applied to any combination of an LDPC code with a code length N of 17280 bits, any coding rate r, any modulation method, and any constellation.

但し、グループワイズインターリーブについては、適用するGWパターンを、LDPC符号の符号長N、LDPC符号の符号化率r、変調方式、及び、コンスタレーションの組み合わせごとに設定することで、各組み合わせについて、エラーレートをより改善することができる。 However, for group-wise interleaving, the error rate can be further improved for each combination by setting the GW pattern to be applied for each combination of the LDPC code length N, the LDPC code coding rate r, the modulation method, and the constellation.

図82のGWパターンは、例えば、図31の(検査行列初期値テーブルに対応する)r=3/16のタイプA符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 82 can achieve a particularly good error rate by applying it to, for example, the type A code with r=3/16 (corresponding to the check matrix initial value table) in FIG. 31, QPSK, and the combination of QPSK-UC in FIG. 58 and FIG. 59.

図83のGWパターンは、例えば、図33のr=5/16のタイプA符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 83 can achieve a particularly good error rate by applying it to, for example, the Type A code with r=5/16 in Figure 33, QPSK, and the combination of QPSK-UC in Figures 58 and 59.

図84のGWパターンは、例えば、図36のr=7/16のタイプB符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 84 can achieve particularly good error rates when applied to, for example, the Type B code with r=7/16 in Figure 36, QPSK, and the combination of QPSK-UC in Figures 58 and 59.

図85のGWパターンは、例えば、図52のr=9/16の新タイプB符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 85 can achieve a particularly good error rate by applying it to, for example, the new type B code with r=9/16 in Figure 52, QPSK, and the combination of QPSK-UC in Figures 58 and 59.

図86のGWパターンは、例えば、図40のr=11/16のタイプB符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 86 can achieve a particularly good error rate when applied to, for example, the Type B code with r=11/16 in Figure 40, QPSK, and the combination of QPSK-UC in Figures 58 and 59.

図87のGWパターンは、例えば、図42のr=13/16のタイプB符号、QPSK、並びに、図58及び図59のQPSK-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 87 can achieve a particularly good error rate when applied to, for example, the Type B code with r=13/16 in Figure 42, QPSK, and the combination of QPSK-UC in Figures 58 and 59.

図88のGWパターンは、例えば、図31のr=3/16のタイプA符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 88 can achieve a particularly good error rate when applied to, for example, a combination of the Type A code with r=3/16 in Figure 31, 16QAM, and 16QAM-UC in Figures 60 and 61.

図89のGWパターンは、例えば、図33のr=5/16のタイプA符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 89 can achieve a particularly good error rate when applied to, for example, a combination of the Type A code with r=5/16 in Figure 33, 16QAM, and 16QAM-UC in Figures 60 and 61.

図90のGWパターンは、例えば、図36のr=7/16のタイプB符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 90 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=7/16 in Figure 36, 16QAM, and 16QAM-UC in Figures 60 and 61.

図91のGWパターンは、例えば、図52のr=9/16の新タイプB符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 91 can achieve a particularly good error rate when applied to, for example, the combination of the new type B code with r=9/16 in Figure 52, 16QAM, and 16QAM-UC in Figures 60 and 61.

図92のGWパターンは、例えば、図40のr=11/16のタイプB符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 92 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=11/16 in Figure 40, 16QAM, and 16QAM-UC in Figures 60 and 61.

図93のGWパターンは、例えば、図42のr=13/16のタイプB符号、16QAM、並びに、図60及び図61の16QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 93 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=13/16 in Figure 42, 16QAM, and 16QAM-UC in Figures 60 and 61.

図94のGWパターンは、例えば、図30のr=2/16のタイプA符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 94 can achieve a particularly good error rate by applying it to, for example, a combination of the Type A code with r=2/16 in Figure 30, 16QAM, and 16QAM-2D-NUC in Figure 70.

図95のGWパターンは、例えば、図50のr=4/16の新タイプA符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 95 can achieve a particularly good error rate by applying it to, for example, the combination of the new type A code with r=4/16 in Figure 50, 16QAM, and 16QAM-2D-NUC in Figure 70.

図96のGWパターンは、例えば、図34のr=6/16のタイプA符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 96 can achieve a particularly good error rate when applied to, for example, a combination of the Type A code with r=6/16 in FIG. 34, 16QAM, and 16QAM-2D-NUC in FIG. 70.

図97のGWパターンは、例えば、図37のr=8/16のタイプB符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 97 can achieve a particularly good error rate by applying it to, for example, a combination of the Type B code with r=8/16 in Figure 37, 16QAM, and 16QAM-2D-NUC in Figure 70.

図98のGWパターンは、例えば、図39のr=10/16のタイプB符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 98 can achieve a particularly good error rate by applying it to, for example, a combination of Type B code with r=10/16 in Figure 39, 16QAM, and 16QAM-2D-NUC in Figure 70.

図99のGWパターンは、例えば、図41のr=12/16のタイプB符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 99 can achieve a particularly good error rate by applying it to, for example, a combination of Type B code with r=12/16 in Figure 41, 16QAM, and 16QAM-2D-NUC in Figure 70.

図100のGWパターンは、例えば、図43のr=14/16のタイプB符号、16QAM、並びに、図70の16QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 100 can achieve a particularly good error rate by applying it to, for example, a combination of Type B code with r=14/16 in Figure 43, 16QAM, and 16QAM-2D-NUC in Figure 70.

図101のGWパターンは、例えば、図30のr=2/16のタイプA符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 101 can achieve a particularly good error rate when applied to, for example, the combination of Type A code with r=2/16 in Figure 30, 64QAM, and 64QAM-UC in Figures 62 and 63.

図102のGWパターンは、例えば、図50のr=4/16の新タイプA符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 102 can achieve a particularly good error rate by applying it to, for example, the combination of the new type A code with r=4/16 in Figure 50, 64QAM, and 64QAM-UC in Figures 62 and 63.

図103のGWパターンは、例えば、図34のr=6/16のタイプA符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 103 can achieve a particularly good error rate when applied to, for example, the combination of Type A code with r=6/16 in Figure 34, 64QAM, and 64QAM-UC in Figures 62 and 63.

図104のGWパターンは、例えば、図37のr=8/16のタイプB符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 104 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=8/16 in Figure 37, 64QAM, and 64QAM-UC in Figures 62 and 63.

図105のGWパターンは、例えば、図39のr=10/16のタイプB符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 105 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=10/16 in Figure 39, 64QAM, and 64QAM-UC in Figures 62 and 63.

図106のGWパターンは、例えば、図41のr=12/16のタイプB符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 106 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=12/16 in Figure 41, 64QAM, and 64QAM-UC in Figures 62 and 63.

図107のGWパターンは、例えば、図43のr=14/16のタイプB符号、64QAM、並びに、図62及び図63の64QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 107 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=14/16 in Figure 43, 64QAM, and 64QAM-UC in Figures 62 and 63.

図108のGWパターンは、例えば、図31のr=3/16のタイプA符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 108 can achieve a particularly good error rate by applying it to, for example, a combination of the Type A code with r=3/16 in FIG. 31, 64QAM, and 64QAM-2D-NUC in FIG. 71.

図109のGWパターンは、例えば、図33のr=5/16のタイプA符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 109 can achieve a particularly good error rate by applying it to, for example, a combination of the Type A code with r=5/16 in FIG. 33, 64QAM, and 64QAM-2D-NUC in FIG. 71.

図110のGWパターンは、例えば、図36のr=7/16のタイプB符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 110 can achieve a particularly good error rate by applying it to, for example, a combination of the Type B code with r=7/16 in FIG. 36, 64QAM, and 64QAM-2D-NUC in FIG. 71.

図111のGWパターンは、例えば、図52のr=9/16の新タイプB符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 111 can achieve a particularly good error rate by applying it to, for example, the combination of the new type B code with r=9/16 in Figure 52, 64QAM, and 64QAM-2D-NUC in Figure 71.

図112のGWパターンは、例えば、図40のr=11/16のタイプB符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 112 can achieve a particularly good error rate by applying it to, for example, a combination of the Type B code with r=11/16 in FIG. 40, 64QAM, and 64QAM-2D-NUC in FIG. 71.

図113のGWパターンは、例えば、図42のr=13/16のタイプB符号、64QAM、並びに、図71の64QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 113 can achieve a particularly good error rate when applied to, for example, a combination of the Type B code with r=13/16 in FIG. 42, 64QAM, and 64QAM-2D-NUC in FIG. 71.

図114のGWパターンは、例えば、図31のr=3/16のタイプA符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 114 can achieve a particularly good error rate when applied to, for example, the combination of Type A code with r=3/16 in Figure 31, 256QAM, and 256QAM-UC in Figures 64 and 65.

図115のGWパターンは、例えば、図33のr=5/16のタイプA符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 115 can achieve particularly good error rates when applied to, for example, the combination of Type A code with r=5/16 in Figure 33, 256QAM, and 256QAM-UC in Figures 64 and 65.

図116のGWパターンは、例えば、図36のr=7/16のタイプB符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 116 can achieve particularly good error rates when applied to, for example, a combination of the Type B code with r=7/16 in Figure 36, 256QAM, and 256QAM-UC in Figures 64 and 65.

図117のGWパターンは、例えば、図52のr=9/16の新タイプB符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 117 can achieve a particularly good error rate when applied to, for example, the combination of the new type B code with r=9/16 in Figure 52, 256QAM, and 256QAM-UC in Figures 64 and 65.

図118のGWパターンは、例えば、図40のr=11/16のタイプB符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 118 can achieve particularly good error rates when applied to, for example, the combination of Type B code with r=11/16 in Figure 40, 256QAM, and 256QAM-UC in Figures 64 and 65.

図119のGWパターンは、例えば、図42のr=13/16のタイプB符号、256QAM、並びに、図64及び図65の256QAM-UCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 119 can achieve particularly good error rates when applied to, for example, a combination of Type B code with r=13/16 in Figure 42, 256QAM, and 256QAM-UC in Figures 64 and 65.

図120のGWパターンは、例えば、図30のr=2/16のタイプA符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 120 can achieve particularly good error rates when applied to, for example, a combination of the Type A code with r=2/16 in Figure 30, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

図121のGWパターンは、例えば、図50のr=4/16の新タイプA符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 121 can achieve a particularly good error rate by applying it to, for example, the combination of the new type A code with r=4/16 in Figure 50, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

図122のGWパターンは、例えば、図34のr=6/16のタイプA符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in FIG. 122 can achieve a particularly good error rate when applied to, for example, a combination of the Type A code with r=6/16 in FIG. 34, 256QAM, and 256QAM-2D-NUC in FIG. 72 and FIG. 73.

図123のGWパターンは、例えば、図37のr=8/16のタイプB符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 123 can achieve particularly good error rates when applied to, for example, a combination of the Type B code with r=8/16 in Figure 37, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

図124のGWパターンは、例えば、図39のr=10/16のタイプB符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 124 can achieve particularly good error rates when applied to, for example, a combination of Type B code with r=10/16 in Figure 39, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

図125のGWパターンは、例えば、図41のr=12/16のタイプB符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 125 can achieve particularly good error rates when applied to, for example, a combination of the Type B code with r=12/16 in Figure 41, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

図126のGWパターンは、例えば、図43のr=14/16のタイプB符号、256QAM、並びに、図72及び図73の256QAM-2D-NUCの組み合わせに適用することにより、特に、良好なエラーレートを達成することができる。 The GW pattern in Figure 126 can achieve particularly good error rates when applied to, for example, a combination of Type B code with r=14/16 in Figure 43, 256QAM, and 256QAM-2D-NUC in Figures 72 and 73.

<受信装置12の構成例> <Example of the configuration of the receiving device 12>

図127は、図7の受信装置12の構成例を示すブロック図である。 Figure 127 is a block diagram showing an example configuration of the receiving device 12 in Figure 7.

OFDM処理部(OFDM operation)151は、送信装置11(図7)からのOFDM信号を受信し、そのOFDM信号の信号処理を行う。OFDM処理部151が信号処理を行うことにより得られるデータは、フレーム管理部(Frame Management)152に供給される。 The OFDM operation unit 151 receives an OFDM signal from the transmitting device 11 (FIG. 7) and performs signal processing on the OFDM signal. The data obtained by the signal processing performed by the OFDM operation unit 151 is supplied to the frame management unit 152.

フレーム管理部152は、OFDM処理部151から供給されるデータで構成されるフレームの処理(フレーム解釈)を行い、その結果得られる対象データの信号と、制御データの信号とを、周波数デインターリーバ(Frequency Deinterleaver)161と153とに、それぞれ供給する。 The frame management unit 152 processes (interprets) the frames composed of data supplied from the OFDM processing unit 151, and supplies the resulting target data signal and control data signal to frequency deinterleavers 161 and 153, respectively.

周波数デインターリーバ153は、フレーム管理部152からのデータについて、シンボル単位での周波数デインターリーブを行い、デマッパ(Demapper)154に供給する。 The frequency deinterleaver 153 performs frequency deinterleaving on the data from the frame management unit 152 on a symbol-by-symbol basis and supplies the data to the demapper 154.

デマッパ154は、周波数デインターリーバ153からのデータ(コンスタレーション上のデータ)を、送信装置11側で行われる直交変調で定められる信号点の配置(コンスタレーション)に基づいてデマッピング(信号点配置復号)して直交復調し、その結果得られるデータ(LDPC符号(の尤度))を、LDPCデコーダ(LDPC decoder)155に供給する。 The demapper 154 performs orthogonal demodulation by demapping (signal point arrangement decoding) the data (constellation data) from the frequency deinterleaver 153 based on the signal point arrangement (constellation) determined by the orthogonal modulation performed on the transmitting device 11 side, and supplies the resulting data (LDPC code (likelihood)) to the LDPC decoder 155.

LDPCデコーダ155(復号部)は、デマッパ154からのLDPC符号のLDPC復号を行い、その結果得られるLDPC対象データ(ここでは、BCH符号)を、BCHデコーダ(BCH decoder)156に供給する。 The LDPC decoder 155 (decoding unit) performs LDPC decoding of the LDPC code from the demapper 154, and supplies the resulting LDPC target data (here, the BCH code) to the BCH decoder 156.

BCHデコーダ156は、LDPCデコーダ155からのLDPC対象データのBCH復号を行い、その結果得られる制御データ(シグナリング)を出力する。 The BCH decoder 156 performs BCH decoding on the LDPC target data from the LDPC decoder 155, and outputs the resulting control data (signaling).

一方、周波数デインターリーバ161は、フレーム管理部152からのデータについて、シンボル単位での周波数デインターリーブを行い、SISO/MISOデコーダ(SISO/MISO decoder)162に供給する。 On the other hand, the frequency deinterleaver 161 performs frequency deinterleaving on the data from the frame management unit 152 on a symbol-by-symbol basis and supplies the data to a SISO/MISO decoder 162.

SISO/MISOデコーダ162は、周波数デインターリーバ161からのデータの時空間復号を行い、時間デインターリーバ(Time Deinterleaver)163に供給する。 The SISO/MISO decoder 162 performs space-time decoding of the data from the frequency deinterleaver 161 and supplies it to the time deinterleaver 163.

時間デインターリーバ163は、SISO/MISOデコーダ162からのデータについて、シンボル単位での時間デインターリーブを行い、デマッパ(Demapper)164に供給する。 The time deinterleaver 163 performs time deinterleaving on the data from the SISO/MISO decoder 162 on a symbol-by-symbol basis and supplies the data to the demapper 164.

デマッパ164は、時間デインターリーバ163からのデータ(コンスタレーション上のデータ)を、送信装置11側で行われる直交変調で定められる信号点の配置(コンスタレーション)に基づいてデマッピング(信号点配置復号)して直交復調し、その結果得られるデータを、ビットデインターリーバ(Bit Deinterleaver)165に供給する。 The demapper 164 performs orthogonal demodulation by demapping (signal point arrangement decoding) the data (constellation data) from the time deinterleaver 163 based on the signal point arrangement (constellation) determined by the orthogonal modulation performed on the transmitting device 11 side, and supplies the resulting data to the bit deinterleaver 165.

ビットデインターリーバ165は、デマッパ164からのデータのビットデインターリーブを行い、そのビットデインターリーブ後のデータであるLDPC符号(の尤度)を、LDPCデコーダ166に供給する。 The bit deinterleaver 165 performs bit deinterleaving of the data from the demapper 164, and supplies the LDPC code (likelihood), which is the bit deinterleaved data, to the LDPC decoder 166.

LDPCデコーダ166は、ビットデインターリーバ165からのLDPC符号のLDPC復号を行い、その結果得られるLDPC対象データ(ここでは、BCH符号)を、BCHデコーダ167に供給する。 The LDPC decoder 166 performs LDPC decoding on the LDPC code from the bit deinterleaver 165, and supplies the resulting LDPC target data (here, the BCH code) to the BCH decoder 167.

BCHデコーダ167は、LDPCデコーダ155からのLDPC対象データのBCH復号を行い、その結果得られるデータを、BBデスクランブラ(BB DeScrambler)168に供給する。 The BCH decoder 167 performs BCH decoding on the LDPC target data from the LDPC decoder 155, and supplies the resulting data to the BB DeScrambler 168.

BBデスクランブラ168は、BCHデコーダ167からのデータに、BBデスクランブルを施し、その結果得られるデータを、ヌル削除部(Null Deletion)169に供給する。 The BB descrambler 168 performs BB descrambling on the data from the BCH decoder 167 and supplies the resulting data to the null deletion unit (Null Deletion) 169.

ヌル削除部169は、BBデスクランブラ168からのデータから、図8のパダー112で挿入されたNullを削除し、デマルチプレクサ(Demultiplexer)170に供給する。 The null deletion unit 169 deletes the nulls inserted by the padder 112 in FIG. 8 from the data from the BB descrambler 168 and supplies the data to the demultiplexer 170.

デマルチプレクサ170は、ヌル削除部169からのデータに多重化されている1以上のストリーム(対象データ)それぞれを分離し、必要な処理を施して、アウトプットストリーム(Output stream)として出力する。 The demultiplexer 170 separates one or more streams (target data) multiplexed into the data from the null deletion unit 169, performs the necessary processing, and outputs them as an output stream.

なお、受信装置12は、図127に図示したブロックの一部を設けずに構成することができる。すなわち、例えば、送信装置11(図8)を、時間インターリーバ118、SISO/MISOエンコーダ119、周波数インターリーバ120、及び、周波数インターリーバ124を設けずに構成する場合には、受信装置12は、送信装置11の時間インターリーバ118、SISO/MISOエンコーダ119、周波数インターリーバ120、及び、周波数インターリーバ124にそれぞれ対応するブロックである時間デインターリーバ163、SISO/MISOデコーダ162、周波数デインターリーバ161、及び、周波数デインターリーバ153を設けずに構成することができる。 The receiving device 12 can be configured without some of the blocks shown in FIG. 127. That is, for example, when the transmitting device 11 (FIG. 8) is configured without the time interleaver 118, the SISO/MISO encoder 119, the frequency interleaver 120, and the frequency interleaver 124, the receiving device 12 can be configured without the time deinterleaver 163, the SISO/MISO decoder 162, the frequency deinterleaver 161, and the frequency deinterleaver 153, which are blocks corresponding to the time interleaver 118, the SISO/MISO encoder 119, the frequency interleaver 120, and the frequency interleaver 124 of the transmitting device 11, respectively.

<ビットデインターリーバ165の構成例> <Example of the configuration of bit deinterleaver 165>

図128は、図127のビットデインターリーバ165の構成例を示すブロック図である。 Figure 128 is a block diagram showing an example configuration of the bit deinterleaver 165 in Figure 127.

ビットデインターリーバ165は、ブロックデインターリーバ54、及びグループワイズデインターリーバ55から構成され、デマッパ164(図127)からのデータであるシンボルのシンボルビットの(ビット)デインターリーブを行う。 The bit deinterleaver 165 is composed of a block deinterleaver 54 and a group-wise deinterleaver 55, and performs (bit) deinterleaving of the symbol bits of the symbols, which are the data from the demapper 164 (Figure 127).

すなわち、ブロックデインターリーバ54は、デマッパ164からのシンボルのシンボルビットを対象として、図9のブロックインターリーバ25が行うブロックインターリーブに対応するブロックデインターリーブ(ブロックインターリーブの逆の処理)、すなわち、ブロックインターリーブによって並び替えられたLDPC符号の符号ビット(の尤度)の位置を元の位置に戻すブロックデインターリーブを行い、その結果得られるLDPC符号を、グループワイズデインターリーバ55に供給する。 That is, the block deinterleaver 54 performs block deinterleaving (the reverse process of block interleaving) corresponding to the block interleaving performed by the block interleaver 25 in FIG. 9 on the symbol bits of the symbol from the demapper 164, that is, block deinterleaving that returns the positions of the code bits (of the likelihoods) of the LDPC code rearranged by the block interleaving to their original positions, and supplies the resulting LDPC code to the group-wise deinterleaver 55.

グループワイズデインターリーバ55は、ブロックデインターリーバ54からのLDPC符号を対象として、図9のグループワイズインターリーバ24が行うグループワイズインターリーブに対応するグループワイズデインターリーブ(グループワイズインターリーブの逆の処理)、すなわち、例えば、図81で説明したグループワイズインターリーブによってビットグループ単位で並びが変更されたLDPC符号の符号ビットを、ビットグループ単位で並び替えることにより、元の並びに戻すグループワイズデインターリーブを行う。 The group-wise deinterleaver 55 performs group-wise deinterleaving (the inverse process of group-wise interleaving) on the LDPC code from the block deinterleaver 54, which corresponds to the group-wise interleaving performed by the group-wise interleaver 24 in FIG. 9. In other words, the group-wise deinterleaver 55 performs group-wise deinterleaving to return the code bits of the LDPC code, whose order has been changed on a bit-group basis by the group-wise interleaving described in FIG. 81, to their original order by rearranging them on a bit-group basis.

ここで、デマッパ164から、ビットデインターリーバ165に供給されるLDPC符号に、パリティインターリーブ、グループワイズインターリーブ、及びブロックインターリーブが施されている場合、ビットデインターリーバ165では、パリティインターリーブに対応するパリティデインターリーブ(パリティインターリーブの逆の処理、すなわち、パリティインターリーブによって並びが変更されたLDPC符号の符号ビットを、元の並びに戻すパリティデインターリーブ)、ブロックインターリーブに対応するブロックデインターリーブ、及び、グループワイズインターリーブに対応するグループワイズデインターリーブのすべてを行うことができる。 Here, when parity interleaving, group-wise interleaving, and block interleaving have been performed on the LDPC code supplied from the demapper 164 to the bit deinterleaver 165, the bit deinterleaver 165 can perform all of the following: parity deinterleaving corresponding to parity interleaving (the inverse process of parity interleaving, i.e., parity deinterleaving that returns the code bits of the LDPC code whose order has been changed by parity interleaving to their original order), block deinterleaving corresponding to block interleaving, and group-wise deinterleaving corresponding to group-wise interleaving.

但し、図128のビットデインターリーバ165では、ブロックインターリーブに対応するブロックデインターリーブを行うブロックデインターリーバ54、及び、グループワイズインターリーブに対応するグループワイズデインターリーブを行うグループワイズデインターリーバ55は、設けられているが、パリティインターリーブに対応するパリティデインターリーブを行うブロックは、設けられておらず、パリティデインターリーブは、行われない。 However, in the bit deinterleaver 165 of FIG. 128, a block deinterleaver 54 that performs block deinterleaving corresponding to block interleaving and a group-wise deinterleaver 55 that performs group-wise deinterleaving corresponding to group-wise interleaving are provided, but a block that performs parity deinterleaving corresponding to parity interleaving is not provided, and parity deinterleaving is not performed.

したがって、ビットデインターリーバ165(のグループワイズデインターリーバ55)から、LDPCデコーダ166には、ブロックデインターリーブ、及び、グループワイズデインターリーブが行われ、かつ、パリティデインターリーブが行われていないLDPC符号が供給される。 Therefore, the bit deinterleaver 165 (group-wise deinterleaver 55) supplies the LDPC decoder 166 with an LDPC code that has been block deinterleaved and group-wise deinterleaved, but has not been parity deinterleaved.

LDPCデコーダ166は、ビットデインターリーバ165からのLDPC符号のLDPC復号を、図8のLDPCエンコーダ115がLDPC符号化に用いたタイプB方式の検査行列Hに対して、パリティインターリーブに相当する列置換を少なくとも行って得られる変換検査行列や、タイプA方式の検査行列(図27)に行置換を行って得られる変換検査行列(図29)に基づいて行い、その結果得られるデータを、LDPC対象データの復号結果として出力する。 The LDPC decoder 166 performs LDPC decoding of the LDPC code from the bit deinterleaver 165 based on a transformed check matrix obtained by performing at least column permutation equivalent to parity interleaving on the type B check matrix H used for LDPC encoding by the LDPC encoder 115 in FIG. 8, or a transformed check matrix (FIG. 29) obtained by performing row permutation on the type A check matrix (FIG. 27), and outputs the resulting data as the decoded result of the LDPC target data.

図129は、図128のデマッパ164、ビットデインターリーバ165、及び、LDPCデコーダ166が行う処理を説明するフローチャートである。 Figure 129 is a flowchart explaining the processing performed by the demapper 164, bit deinterleaver 165, and LDPC decoder 166 in Figure 128.

ステップS111において、デマッパ164は、時間デインターリーバ163からのデータ(信号点にマッピングされたコンスタレーション上のデータ)をデマッピングして直交復調し、ビットデインターリーバ165に供給して、処理は、ステップS112に進む。 In step S111, the demapper 164 demaps and orthogonally demodulates the data from the time deinterleaver 163 (data on the constellation mapped to the signal points) and supplies it to the bit deinterleaver 165, and the process proceeds to step S112.

ステップS112では、ビットデインターリーバ165は、デマッパ164からのデータのデインターリーブ(ビットデインターリーブ)を行って、処理は、ステップS113に進む。 In step S112, the bit deinterleaver 165 deinterleaves (bit deinterleaves) the data from the demapper 164, and processing proceeds to step S113.

すなわち、ステップS112では、ビットデインターリーバ165において、ブロックデインターリーバ54が、デマッパ164からのデータ(シンボル)を対象として、ブロックデインターリーブを行い、その結果得られるLDPC符号の符号ビットを、グループワイズデインターリーバ55に供給する。 That is, in step S112, in the bit deinterleaver 165, the block deinterleaver 54 performs block deinterleaving on the data (symbols) from the demapper 164, and supplies the resulting code bits of the LDPC code to the group-wise deinterleaver 55.

グループワイズデインターリーバ55は、ブロックデインターリーバ54からのLDPC符号を対象として、グループワイズデインターリーブを行い、その結果得られるLDPC符号(の尤度)を、LDPCデコーダ166に供給する。 The group-wise deinterleaver 55 performs group-wise deinterleaving on the LDPC code from the block deinterleaver 54, and supplies the resulting LDPC code (the likelihood of the LDPC code) to the LDPC decoder 166.

ステップS113では、LDPCデコーダ166が、グループワイズデインターリーバ55からのLDPC符号のLDPC復号を、図8のLDPCエンコーダ115がLDPC符号化に用いた検査行列Hに基づいて行い、すなわち、例えば、検査行列Hから得られる変換検査行列に基づいて行い、その結果得られるデータを、LDPC対象データの復号結果として、BCHデコーダ167に出力する。 In step S113, the LDPC decoder 166 performs LDPC decoding of the LDPC code from the group-wise deinterleaver 55 based on the check matrix H used for LDPC encoding by the LDPC encoder 115 in FIG. 8, that is, based on a converted check matrix obtained from the check matrix H, for example, and outputs the resulting data to the BCH decoder 167 as the decoded result of the LDPC target data.

なお、図128でも、図9の場合と同様に、説明の便宜のため、ブロックデインターリーブを行うブロックデインターリーバ54と、グループワイズデインターリーブを行うグループワイズデインターリーバ55とを、別個に構成するようにしたが、ブロックデインターリーバ54とグループワイズデインターリーバ55とは、一体的に構成することができる。 In FIG. 128, as in the case of FIG. 9, for ease of explanation, the block deinterleaver 54 that performs block deinterleaving and the group-wise deinterleaver 55 that performs group-wise deinterleaving are configured separately, but the block deinterleaver 54 and the group-wise deinterleaver 55 can be configured as an integrated unit.

また、送信装置11において、グループワイズインターリーブを行わない場合には、受信装置12は、グループワイズデインターリーブを行うグループワイズデインターリーバ55を設けずに構成することができる。 In addition, if group-wise interleaving is not performed in the transmitting device 11, the receiving device 12 can be configured without providing a group-wise deinterleaver 55 that performs group-wise deinterleaving.

<LDPC復号> <LDPC Decoding>

図127のLDPCデコーダ166で行われるLDPC復号について、さらに説明する。 The LDPC decoding performed by the LDPC decoder 166 in Figure 127 will now be explained in further detail.

図127のLDPCデコーダ166では、上述したように、グループワイズデインターリーバ55からの、ブロックデインターリーブ、及び、グループワイズデインターリーブが行われ、かつ、パリティデインターリーブが行われていないLDPC符号のLDPC復号が、図8のLDPCエンコーダ115がLDPC符号化に用いたタイプB方式の検査行列Hに対して、パリティインターリーブに相当する列置換を少なくとも行って得られる変換検査行列や、タイプA方式の検査行列(図27)に行置換を行って得られる変換検査行列(図29)を用いて行われる。 As described above, in the LDPC decoder 166 in FIG. 127, LDPC decoding of an LDPC code that has been subjected to block deinterleaving and group-wise deinterleaving from the group-wise deinterleaver 55 and has not been subjected to parity deinterleaving is performed using a transformed check matrix obtained by performing at least column permutation equivalent to parity interleaving on the type B check matrix H used for LDPC encoding by the LDPC encoder 115 in FIG. 8, or a transformed check matrix (FIG. 29) obtained by performing row permutation on the type A check matrix (FIG. 27).

ここで、LDPC復号を、変換検査行列を用いて行うことで、回路規模を抑制しつつ、動作周波数を十分実現可能な範囲に抑えることが可能となるLDPC復号が先に提案されている(例えば、特許第4224777号を参照)。 Here, a method of LDPC decoding has been proposed that uses a conversion check matrix to perform LDPC decoding, making it possible to suppress the circuit size while keeping the operating frequency within a fully feasible range (see, for example, Patent No. 4224777).

そこで、まず、図130ないし図133を参照して、先に提案されている、変換検査行列を用いたLDPC復号について説明する。 First, we will explain the previously proposed LDPC decoding using a conversion check matrix with reference to Figures 130 to 133.

図130は、符号長Nが90で、符号化率が2/3のLDPC符号の検査行列Hの例を示す図である。 Figure 130 shows an example of a check matrix H for an LDPC code with a code length N of 90 and a coding rate of 2/3.

なお、図130では(後述する図131及び図132においても同様)、0を、ピリオド(.)で表現している。 Note that in Figure 130 (as well as Figures 131 and 132 described below), 0 is represented by a period (.).

図130の検査行列Hでは、パリティ行列が階段構造になっている。 In the check matrix H in Figure 130, the parity matrix has a staircase structure.

図131は、図130の検査行列Hに、式(11)の行置換と、式(12)の列置換を施して得られる検査行列H'を示す図である。 Figure 131 shows the check matrix H' obtained by applying the row permutation of equation (11) and the column permutation of equation (12) to the check matrix H in Figure 130.

行置換:6s+t+1行目→5t+s+1行目
・・・(11)
Line replacement: 6s+t+1st line → 5t+s+1st line
...(11)

列置換:6x+y+61列目→5y+x+61列目
・・・(12)
Column permutation: 6x+y+column 61 → 5y+x+column 61
...(12)

但し、式(11)及び(12)において、s,t,x,yは、それぞれ、0≦s<5,0≦t<6,0≦x<5,0≦t<6の範囲の整数である。 However, in formulas (11) and (12), s, t, x, and y are integers in the ranges 0≦s<5, 0≦t<6, 0≦x<5, and 0≦t<6, respectively.

式(11)の行置換によれば、6で割って余りが1になる1,7,13,19,25行目を、それぞれ、1,2,3,4,5行目に、6で割って余りが2になる2,8,14,20,26行目を、それぞれ、6,7,8,9,10行目に、という具合に置換が行われる。 According to the row permutation of equation (11), the 1st, 7th, 13th, 19th, and 25th lines, which have a remainder of 1 when divided by 6, are substituted with the 1st, 2nd, 3rd, 4th, and 5th lines, respectively, and the 2nd, 8th, 14th, 20th, and 26th lines, which have a remainder of 2 when divided by 6, are substituted with the 6th, 7th, 8th, 9th, and 10th lines, respectively.

また、式(12)の列置換によれば、61列目以降(パリティ行列)に対して、6で割って余りが1になる61,67,73,79,85列目を、それぞれ、61,62,63,64,65列目に、6で割って余りが2になる62,68,74,80,86列目を、それぞれ、66,67,68,69,70列目に、という具合に置換が行われる。 In addition, according to the column permutation of equation (12), for columns 61 and onwards (parity matrix), columns 61, 67, 73, 79, and 85, which have a remainder of 1 when divided by 6, are permuted to columns 61, 62, 63, 64, and 65, respectively, and columns 62, 68, 74, 80, and 86, which have a remainder of 2 when divided by 6, are permuted to columns 66, 67, 68, 69, and 70, respectively.

このようにして、図130の検査行列Hに対して、行と列の置換を行って得られた行列(matrix)が、図131の検査行列H'である。 In this way, the matrix obtained by permuting rows and columns of the check matrix H in Figure 130 is the check matrix H' in Figure 131.

ここで、検査行列Hの行置換を行っても、LDPC符号の符号ビットの並びには影響しない。 Here, even if row permutation is performed on the check matrix H, it does not affect the arrangement of the code bits of the LDPC code.

また、式(12)の列置換は、上述の、K+qx+y+1番目の符号ビットを、K+Py+x+1番目の符号ビットの位置にインターリーブするパリティインターリーブの、情報長Kを60と、パラレルファクタPを5と、パリティ長M(ここでは、30)の約数q(=M/P)を6と、それぞれしたときのパリティインターリーブに相当する。 The column permutation in equation (12) corresponds to the parity interleaving described above, in which the K+qx+y+1th code bit is interleaved at the K+Py+x+1th code bit position, when the information length K is 60, the parallel factor P is 5, and the divisor q (=M/P) of the parity length M (30 in this case) is 6.

したがって、図131の検査行列H'は、図130の検査行列(以下、適宜、元の検査行列という)Hの、K+qx+y+1番目の列を、K+Py+x+1番目の列に置換する列置換を、少なくとも行って得られる変換検査行列である。 Therefore, the check matrix H' in Figure 131 is a transformed check matrix obtained by at least performing a column permutation to replace the K+qx+y+1-th column of the check matrix H in Figure 130 (hereinafter referred to as the original check matrix, as appropriate) with the K+Py+x+1-th column.

図131の変換検査行列H'に対して、図130の元の検査行列HのLDPC符号に、式(12)と同一の置換を行ったものを乗じると、0ベクトルが出力される。すなわち、元の検査行列HのLDPC符号(1符号語)としての行ベクトルcに、式(12)の列置換を施して得られる行ベクトルをc'と表すこととすると、検査行列の性質から、HcTは、0ベクトルとなるから、H'c'Tも、当然、0ベクトルとなる。 For the conversion check matrix H' of Figure 131, when the LDPC code of the original check matrix H of Figure 130 is multiplied by the same permutation as that of formula (12), a zero vector is output.That is, when the row vector c of the LDPC code (one code word) of the original check matrix H is obtained by carrying out the column permutation of formula (12) and expressing it as c', according to the nature of check matrix, Hc T becomes a zero vector, so H'c' T also becomes a zero vector.

以上から、図131の変換検査行列H'は、元の検査行列HのLDPC符号cに、式(12)の列置換を行って得られるLDPC符号c'の検査行列になっている。 From the above, the converted check matrix H' in Figure 131 is the check matrix of the LDPC code c' obtained by performing the column permutation of equation (12) on the LDPC code c of the original check matrix H.

したがって、元の検査行列HのLDPC符号cに、式(12)の列置換を行い、その列置換後のLDPC符号c'を、図131の変換検査行列H'を用いて復号(LDPC復号)し、その復号結果に、式(12)の列置換の逆置換を施すことで、元の検査行列HのLDPC符号を、その検査行列Hを用いて復号する場合と同様の復号結果を得ることができる。 Therefore, by performing the column permutation of equation (12) on the LDPC code c of the original check matrix H, and then decoding (LDPC decoding) the LDPC code c' after the column permutation using the converted check matrix H' in FIG. 131, and then performing the inverse permutation of the column permutation of equation (12) on the decoded result, it is possible to obtain the same decoding result as when the LDPC code of the original check matrix H is decoded using that check matrix H.

図132は、5×5の行列の単位に間隔を空けた、図131の変換検査行列H'を示す図である。 Figure 132 shows the conversion check matrix H' in Figure 131, spaced apart by 5x5 matrix units.

図132においては、変換検査行列H'は、パラレルファクタPである5×5(=P×P)の単位行列、その単位行列の1のうち1個以上が0になった行列(以下、適宜、準単位行列という)、単位行列または準単位行列をサイクリックシフト(cyclic shift)した行列(以下、適宜、シフト行列という)、単位行列、準単位行列、またはシフト行列のうちの2以上の和(以下、適宜、和行列という)、5×5の0行列の組合わせで表されている。 In FIG. 132, the conversion check matrix H' is expressed as a combination of a 5x5 (=PxP) unit matrix, which is the parallel factor P; a matrix in which one or more of the units in the unit matrix have been changed to zero (hereinafter, appropriately referred to as a quasi-unit matrix); a matrix in which a unit matrix or a quasi-unit matrix has been cyclically shifted (hereinafter, appropriately referred to as a shift matrix); a sum of two or more of a unit matrix, a quasi-unit matrix, or a shift matrix (hereinafter, appropriately referred to as a sum matrix); and a 5x5 zero matrix.

図132の変換検査行列H'は、5×5の単位行列、準単位行列、シフト行列、和行列、0行列で構成されているということができる。そこで、変換検査行列H'を構成する、これらの5×5の行列(単位行列、準単位行列、シフト行列、和行列、0行列)を、以下、適宜、構成行列という。 The conversion check matrix H' in FIG. 132 can be said to be composed of a 5x5 unit matrix, quasi-unit matrix, shift matrix, sum matrix, and 0 matrix. Therefore, these 5x5 matrices (unit matrix, quasi-unit matrix, shift matrix, sum matrix, and 0 matrix) that compose the conversion check matrix H' will be referred to as constituent matrices below, where appropriate.

P×Pの構成行列で表される検査行列のLDPC符号の復号には、チェックノード演算、及びバリアブルノード演算を、P個同時に行うアーキテクチャ(architecture)を用いることができる。 To decode an LDPC code of a check matrix represented by a P×P constituent matrix, an architecture that simultaneously performs P check node operations and variable node operations can be used.

図133は、そのような復号を行う復号装置の構成例を示すブロック図である。 Figure 133 is a block diagram showing an example of the configuration of a decoding device that performs such decoding.

すなわち、図133は、図130の元の検査行列Hに対して、少なくとも、式(12)の列置換を行って得られる図132の変換検査行列H'を用いて、LDPC符号の復号を行う復号装置の構成例を示している。 In other words, FIG. 133 shows an example of the configuration of a decoding device that decodes an LDPC code using the transformed check matrix H' in FIG. 132 obtained by performing at least the column permutation of equation (12) on the original check matrix H in FIG. 130.

図133の復号装置は、6つのFIFO3001ないし3006からなる枝データ格納用メモリ300、FIFO3001ないし3006を選択するセレクタ301、チェックノード計算部302、2つのサイクリックシフト回路303及び308、18個のFIFO3041ないし30418からなる枝データ格納用メモリ304、FIFO3041ないし30418を選択するセレクタ305、受信データを格納する受信データ用メモリ306、バリアブルノード計算部307、復号語計算部309、受信データ並べ替え部310、復号データ並べ替え部311からなる。 The decoding device of FIG. 133 comprises an edge data storage memory 300 consisting of six FIFOs 3001 to 3006 , a selector 301 which selects the FIFOs 3001 to 3006 , a check node calculation unit 302, two cyclic shift circuits 303 and 308, an edge data storage memory 304 consisting of 18 FIFOs 3041 to 30418, a selector 305 which selects the FIFOs 3041 to 30418 , a received data memory 306 which stores received data, a variable node calculation unit 307, a decoded word calculation unit 309, a received data rearrangement unit 310, and a decoded data rearrangement unit 311.

まず、枝データ格納用メモリ300と304へのデータの格納方法について説明する。 First, we will explain how data is stored in edge data storage memories 300 and 304.

枝データ格納用メモリ300は、図132の変換検査行列H'の行数30を構成行列の行数(パラレルファクタP)5で除算した数である6つのFIFO3001ないし3006から構成されている。FIFO300y(y=1,2,・・・,6)は、複数の段数の記憶領域からなり、各段の記憶領域については、構成行列の行数及び列数(パラレルファクタP)である5つの枝に対応するメッセージを同時に読み出すこと、及び、書き込むことができるようになっている。また、FIFO300yの記憶領域の段数は、図132の変換検査行列の行方向の1の数(ハミング重み)の最大数である9になっている。 The edge data storage memory 300 is composed of six FIFOs 3001 to 3006 , which is the number of rows of the conversion check matrix H' in Fig. 132, 30, divided by the number of rows of the constituent matrix (parallel factor P), 5. The FIFO 300y (y = 1, 2, ..., 6) is composed of a storage area with a plurality of stages, and the storage area of each stage is capable of simultaneously reading and writing messages corresponding to five edges, which are the number of rows and columns (parallel factor P) of the constituent matrix. The number of stages of the storage area of the FIFO 300y is 9, which is the maximum number of 1s (Hamming weight) in the row direction of the conversion check matrix in Fig. 132.

FIFO3001には、図132の変換検査行列H'の第1行目から第5行目までの1の位置に対応するデータ(バリアブルノードからのメッセージvi)が、各行共に横方向に詰めた形に(0を無視した形で)格納される。すなわち、第j行第i列を、(j,i)と表すこととすると、FIFO3001の第1段の記憶領域には、変換検査行列H'の(1,1)から(5,5)の5×5の単位行列の1の位置に対応するデータが格納される。第2段の記憶領域には、変換検査行列H'の(1,21)から(5,25)のシフト行列(5×5の単位行列を右方向に3つだけサイクリックシフトしたシフト行列)の1の位置に対応するデータが格納される。第3から第8段の記憶領域も同様に、変換検査行列H'と対応付けてデータが格納される。そして、第9段の記憶領域には、変換検査行列H'の(1,86)から(5,90)のシフト行列(5×5の単位行列のうちの1行目の1を0に置き換えて1つだけ左にサイクリックシフトしたシフト行列)の1の位置に対応するデータが格納される。 In FIFO 300 1 , data corresponding to the position of 1 from the first row to the fifth row of the conversion check matrix H' in FIG. 132 (message v i from variable node) is stored in a form in which each row is packed horizontally (ignoring 0). That is, if the jth row and the ith column are represented as (j, i), the first-stage storage area of FIFO 300 1 stores data corresponding to the position of 1 in the 5×5 unit matrix (1,1) to (5,5) of the conversion check matrix H'. The second-stage storage area stores data corresponding to the position of 1 in the shift matrix (the shift matrix that cyclically shifts the 5×5 unit matrix to the right by three) from (1,21) to (5,25) of the conversion check matrix H'. Similarly, data is stored in the third to eighth-stage storage areas in association with the conversion check matrix H'. Then, in the memory area of the 9th stage, data corresponding to the positions of 1 in the shift matrix from (1,86) to (5,90) of the conversion check matrix H' (a shift matrix in which the 1 in the first row of a 5 x 5 unit matrix is replaced with 0 and cyclically shifted by one position to the left) is stored.

FIFO3002には、図132の変換検査行列H'の第6行目から第10行目までの1の位置に対応するデータが格納される。すなわち、FIFO3002の第1段の記憶領域には、変換検査行列H'の(6,1)から(10,5)の和行列(5×5の単位行列を右に1つだけサイクリックシフトした第1のシフト行列と、右に2つだけサイクリックシフトした第2のシフト行列の和である和行列)を構成する第1のシフト行列の1の位置に対応するデータが格納される。また、第2段の記憶領域には、変換検査行列H'の(6,1)から(10,5)の和行列を構成する第2のシフト行列の1の位置に対応するデータが格納される。 FIFO3002 stores data corresponding to the position of 1 from the 6th row to the 10th row of the conversion check matrix H' in Fig. 132. That is, the first-stage storage area of FIFO3002 stores data corresponding to the position of 1 of the first shift matrix that constitutes the sum matrix of (6,1) to (10,5) of conversion check matrix H' (the sum matrix is the first shift matrix that cyclically shifts a 5x5 unit matrix to the right by one place and the second shift matrix that cyclically shifts to the right by two places).In addition, the second-stage storage area stores data corresponding to the position of 1 of the second shift matrix that constitutes the sum matrix of (6,1) to (10,5) of conversion check matrix H'.

すなわち、重みが2以上の構成行列については、その構成行列を、重みが1であるP×Pの単位行列、単位行列の要素の1のうち1個以上が0になった準単位行列、又は単位行列もしくは準単位行列をサイクリックシフトしたシフト行列のうちの複数の和の形で表現したときの、その重みが1の単位行列、準単位行列、又はシフト行列の1の位置に対応するデータ(単位行列、準単位行列、又はシフト行列に属する枝に対応するメッセージ)は、同一アドレス(FIFO3001ないし3006のうちの同一のFIFO)に格納される。 That is, for a constituent matrix with a weight of 2 or more, when the constituent matrix is expressed as a sum of a P×P unit matrix with a weight of 1, a quasi-unit matrix in which one or more of the 1 elements of the unit matrix have become 0, or a shift matrix obtained by cyclically shifting a unit matrix or a quasi-unit matrix, data corresponding to the position of 1 in the unit matrix, quasi-unit matrix, or shift matrix with a weight of 1 (messages corresponding to branches belonging to the unit matrix, quasi-unit matrix, or shift matrix) is stored at the same address (the same FIFO among FIFOs 3001 to 3006 ).

以下、第3から第9段の記憶領域についても、変換検査行列H'に対応付けてデータが格納される。 Then, data is stored in the memory areas from the third to ninth stages in association with the conversion check matrix H'.

FIFO3003ないし3006も同様に変換検査行列H'に対応付けてデータを格納する。 Similarly, FIFOs 3003 to 3006 store data in association with the conversion check matrix H'.

枝データ格納用メモリ304は、変換検査行列H'の列数90を、構成行列の列数(パラレルファクタP)である5で割った18個のFIFO3041ないし30418から構成されている。FIFO304x(x=1,2,・・・,18)は、複数の段数の記憶領域からなり、各段の記憶領域については、構成行列の行数及び列数(パラレルファクタP)である5つの枝に対応するメッセージを同時に読み出すこと、及び、書き込むことができるようになっている。 The edge data storage memory 304 is composed of 18 FIFOs 3041 to 30418 , which is obtained by dividing the number of columns of the conversion check matrix H', 90, by the number of columns of the constituent matrix (parallel factor P), 5. The FIFOs 304x (x=1, 2, ..., 18) are composed of storage areas with a plurality of stages, and the storage area of each stage is capable of simultaneously reading and writing messages corresponding to five edges, which are the number of rows and columns of the constituent matrix (parallel factor P).

FIFO3041には、図132の変換検査行列H'の第1列目から第5列目までの1の位置に対応するデータ(チェックノードからのメッセージuj)が、各列共に縦方向に詰めた形に(0を無視した形で)格納される。すなわち、FIFO3041の第1段の記憶領域には、変換検査行列H'の(1,1)から(5,5)の5×5の単位行列の1の位置に対応するデータが格納される。第2段の記憶領域には、変換検査行列H'の(6,1)から(10,5)の和行列(5×5の単位行列を右に1つだけサイクリックシフトした第1のシフト行列と、右に2つだけサイクリックシフトした第2のシフト行列との和である和行列)を構成する第1のシフト行列の1の位置に対応するデータが格納される。また、第3段の記憶領域には、変換検査行列H'の(6,1)から(10,5)の和行列を構成する第2のシフト行列の1の位置に対応するデータが格納される。 In the FIFO 304 1 , data corresponding to the positions of 1 from the first column to the fifth column of the conversion check matrix H' in FIG. 132 (message u j from the check node) is stored in a form in which each column is packed vertically (ignoring 0). That is, in the first-stage storage area of the FIFO 304 1 , data corresponding to the positions of 1 of the 5×5 unit matrix from (1,1) to (5,5) of the conversion check matrix H' is stored. In the second-stage storage area, data corresponding to the positions of 1 of the first shift matrix constituting the sum matrix from (6,1) to (10,5) of the conversion check matrix H' (the sum matrix being the sum of the first shift matrix obtained by cyclically shifting the 5×5 unit matrix to the right by one place and the second shift matrix obtained by cyclically shifting the 5×5 unit matrix to the right by two places) is stored. In addition, in the third-stage storage area, data corresponding to the positions of 1 of the second shift matrix constituting the sum matrix from (6,1) to (10,5) of the conversion check matrix H' is stored.

すなわち、重みが2以上の構成行列については、その構成行列を、重みが1であるP×Pの単位行列、単位行列の要素の1のうち1個以上が0になった準単位行列、又は単位行列もしくは準単位行列をサイクリックシフトしたシフト行列のうちの複数の和の形で表現したときの、その重みが1の単位行列、準単位行列、又はシフト行列の1の位置に対応するデータ(単位行列、準単位行列、又はシフト行列に属する枝に対応するメッセージ)は、同一アドレス(FIFO3041ないし30418のうちの同一のFIFO)に格納される。 That is, for a constituent matrix with a weight of 2 or more, when the constituent matrix is expressed as a sum of a P×P unit matrix with a weight of 1, a quasi-unit matrix in which one or more of the 1 elements of the unit matrix have become 0, or a shift matrix obtained by cyclically shifting a unit matrix or a quasi-unit matrix, data corresponding to the position of 1 in the unit matrix, quasi-unit matrix, or shift matrix with a weight of 1 (messages corresponding to branches belonging to the unit matrix, quasi-unit matrix, or shift matrix) is stored at the same address (the same FIFO among FIFOs 304-1 to 304-18 ).

以下、第4及び第5段の記憶領域についても、変換検査行列H'に対応付けて、データが格納される。このFIFO3041の記憶領域の段数は、変換検査行列H'の第1列から第5列における行方向の1の数(ハミング重み)の最大数である5になっている。 Similarly, data is stored in the fourth and fifth storage areas in association with the transformed check matrix H'. The number of storage areas in the FIFO 3041 is five, which is the maximum number of 1's (Hamming weights) in the row direction in the first to fifth columns of the transformed check matrix H'.

FIFO3042と3043も同様に変換検査行列H'に対応付けてデータを格納し、それぞれの長さ(段数)は、5である。FIFO3044ないし30412も同様に、変換検査行列H'に対応付けてデータを格納し、それぞれの長さは3である。FIFO30413ないし30418も同様に、変換検査行列H'に対応付けてデータを格納し、それぞれの長さは2である。 FIFOs 3042 and 3043 similarly store data in association with the conversion check matrix H', and each has a length (number of stages) of 5. FIFOs 3044 to 30412 similarly store data in association with the conversion check matrix H', and each has a length of 3. FIFOs 30413 to 30418 similarly store data in association with the conversion check matrix H', and each has a length of 2.

次に、図133の復号装置の動作について説明する。 Next, we will explain the operation of the decoding device in Figure 133.

枝データ格納用メモリ300は、6つのFIFO3001ないし3006からなり、前段のサイクリックシフト回路308から供給される5つのメッセージD311が、図132の変換検査行列H'のどの行に属するかの情報(Matrixデータ)D312に従って、データを格納するFIFOを、FIFO3001ないし3006の中から選び、選んだFIFOに5つのメッセージD311をまとめて順番に格納していく。また、枝データ格納用メモリ300は、データを読み出す際には、FIFO3001から5つのメッセージD3001を順番に読み出し、次段のセレクタ301に供給する。枝データ格納用メモリ300は、FIFO3001からのメッセージの読み出しの終了後、FIFO3002ないし3006からも、順番に、メッセージを読み出し、セレクタ301に供給する。 The edge data storage memory 300 is composed of six FIFOs 3001 to 3006 , and selects a FIFO from the FIFOs 3001 to 3006 to store data according to information (Matrix data) D312 indicating which row of the conversion check matrix H' in Fig. 132 the five messages D311 supplied from the cyclic shift circuit 308 in the previous stage belong to, and stores the five messages D311 in the selected FIFO in order. When reading data, the edge data storage memory 300 reads the five messages D3001 in order from the FIFO 3001 and supplies them to the selector 301 in the next stage. After finishing reading the messages from the FIFO 3001 , the edge data storage memory 300 also reads messages in order from the FIFOs 3002 to 3006 and supplies them to the selector 301.

セレクタ301は、セレクト信号D301に従って、FIFO3001ないし3006のうちの、現在データが読み出されているFIFOからの5つのメッセージを選択し、メッセージD302として、チェックノード計算部302に供給する。 The selector 301 selects five messages from the FIFO from which data is currently being read out of the FIFOs 300 1 to 300 6 in accordance with the select signal D 301 , and supplies them to the check node calculation unit 302 as message D 302 .

チェックノード計算部302は、5つのチェックノード計算器3021ないし3025からなり、セレクタ301を通して供給されるメッセージD302(D3021ないしD3025)(式(7)のメッセージvi)を用いて、式(7)に従ってチェックノード演算を行い、そのチェックノード演算の結果得られる5つのメッセージD303(D3031ないしD3035)(式(7)のメッセージuj)をサイクリックシフト回路303に供給する。 The check node calculation unit 302 is made up of five check node calculators 302-1 to 302-5 , and performs check node calculation according to equation ( 7 ) using messages D302 ( D302-1 to D302-5) (messages v i in equation (7)) supplied via the selector 301. The check node calculation unit 302 supplies five messages D303 ( D303-1 to D303-5 ) (messages u j in equation (7)) obtained as a result of the check node calculation to the cyclic shift circuit 303.

サイクリックシフト回路303は、チェックノード計算部302で求められた5つのメッセージD3031ないしD3035を、対応する枝が変換検査行列H'において元となる単位行列(又は準単位行列)を幾つサイクリックシフトしたものであるかの情報(Matrixデータ)D305を元にサイクリックシフトし、その結果をメッセージD304として、枝データ格納用メモリ304に供給する。 The cyclic shift circuit 303 cyclically shifts the five messages D303-1 to D303-5 calculated by the check node calculation unit 302, based on information (Matrix data) D305 indicating how many cyclic shifts the original unit matrix (or quasi-unit matrix) of the corresponding edge in the converted parity check matrix H' has been performed, and supplies the result to the edge data storage memory 304 as a message D304.

枝データ格納用メモリ304は、18個のFIFO3041ないし30418からなり、前段のサイクリックシフト回路303から供給される5つのメッセージD304が変換検査行列H'のどの行に属するかの情報D305に従って、データを格納するFIFOを、FIFO3041ないし30418の中から選び、選んだFIFOに5つのメッセージD304をまとめて順番に格納していく。また、枝データ格納用メモリ304は、データを読み出す際には、FIFO3041から5つのメッセージD3061を順番に読み出し、次段のセレクタ305に供給する。枝データ格納用メモリ304は、FIFO3041からのデータの読み出しの終了後、FIFO3042ないし30418からも、順番に、メッセージを読み出し、セレクタ305に供給する。 The edge data storage memory 304 is made up of 18 FIFOs 3041 to 30418 , and selects a FIFO from FIFOs 3041 to 30418 to store data according to information D305 indicating which row of the conversion check matrix H' the five messages D304 supplied from the previous stage cyclic shift circuit 303 belong to, and stores the five messages D304 in the selected FIFO in sequence. When reading data, the edge data storage memory 304 reads five messages D3061 from FIFO 3041 in sequence and supplies them to the selector 305 in the next stage. After finishing reading data from FIFO 3041 , the edge data storage memory 304 also reads messages from FIFOs 3042 to 30418 in sequence and supplies them to the selector 305.

セレクタ305は、セレクト信号D307に従って、FIFO3041ないし30418のうちの、現在データが読み出されているFIFOからの5つのメッセージを選択し、メッセージD308として、バリアブルノード計算部307と復号語計算部309に供給する。 The selector 305 selects five messages from the FIFO from which data is currently being read out of the FIFOs 304 1 to 304 18 in accordance with the select signal D 307 , and supplies them to the variable node calculation unit 307 and the decoded word calculation unit 309 as message D 308 .

一方、受信データ並べ替え部310は、通信路13を通して受信した、図130の検査行列Hに対応するLDPC符号D313を、式(12)の列置換を行うことにより並べ替え、受信データD314として、受信データ用メモリ306に供給する。受信データ用メモリ306は、受信データ並べ替え部310から供給される受信データD314から、受信LLR(対数尤度比)を計算して記憶し、その受信LLRを5個ずつまとめて受信値D309として、バリアブルノード計算部307と復号語計算部309に供給する。 Meanwhile, the received data rearrangement unit 310 rearranges the LDPC code D313 corresponding to the check matrix H in FIG. 130 received through the communication path 13 by performing column permutation according to equation (12), and supplies the result as received data D314 to the received data memory 306. The received data memory 306 calculates and stores the received LLR (log-likelihood ratio) from the received data D314 supplied from the received data rearrangement unit 310, and supplies the received LLR in groups of five as received values D309 to the variable node calculation unit 307 and the decoded word calculation unit 309.

バリアブルノード計算部307は、5つのバリアブルノード計算器3071ないし3075からなり、セレクタ305を通して供給されるメッセージD308(D3081ないしD3085)(式(1)のメッセージuj)と、受信データ用メモリ306から供給される5つの受信値D309(式(1)の受信値u0i)を用いて、式(1)に従ってバリアブルノード演算を行い、その演算の結果得られるメッセージD310(D3101ないしD3105)(式(1)のメッセージvi)を、サイクリックシフト回路308に供給する。 The variable node calculation unit 307 consists of five variable node calculators 3071 to 3075 , and performs variable node calculations in accordance with equation (1) using messages D308 ( D3081 to D3085 ) (messages uj in equation (1)) supplied through the selector 305 and five received values D309 (received values u0i in equation (1)) supplied from the received data memory 306, and supplies messages D310 ( D3101 to D3105 ) (messages vi in equation (1)) obtained as a result of the calculation to the cyclic shift circuit 308.

サイクリックシフト回路308は、バリアブルノード計算部307で計算されたメッセージD3101ないしD3105を、対応する枝が変換検査行列H'において元となる単位行列(又は準単位行列)を幾つサイクリックシフトしたものであるかの情報を元にサイクリックシフトし、その結果をメッセージD311として、枝データ格納用メモリ300に供給する。 The cyclic shift circuit 308 cyclically shifts the messages D3101 to D3105 calculated by the variable node calculation unit 307 based on information indicating how many cyclic shifts the original unit matrix (or quasi-unit matrix) in the converted parity check matrix H' that the corresponding edge is obtained by, and supplies the result to the edge data storage memory 300 as a message D311.

以上の動作を1巡することで、LDPC符号の1回の復号(バリアブルノード演算及びチェックノード演算)を行うことができる。図133の復号装置は、所定の回数だけLDPC符号を復号した後、復号語計算部309及び復号データ並べ替え部311において、最終的な復号結果を求めて出力する。 By performing one cycle of the above operations, one decoding of the LDPC code (variable node calculation and check node calculation) can be performed. After the decoding device in FIG. 133 decodes the LDPC code a predetermined number of times, the decoded word calculation unit 309 and the decoded data rearrangement unit 311 calculate and output the final decoding result.

すなわち、復号語計算部309は、5つの復号語計算器3091ないし3095からなり、セレクタ305が出力する5つのメッセージD308(D3081ないしD3085)(式(5)のメッセージuj)と、受信データ用メモリ306から供給される5つの受信値D309(式(5)の受信値u0i)を用い、複数回の復号の最終段として、式(5)に基づいて、復号結果(復号語)を計算して、その結果得られる復号データD315を、復号データ並べ替え部311に供給する。 That is, the decoded word calculation unit 309 is made up of five decoded word calculators 3091 to 3095 , and uses the five messages D308 ( D3081 to D3085) (messages uj in equation ( 5 )) output by the selector 305 and five received values D309 (received values u0i in equation (5)) supplied from the received data memory 306 to calculate a decoding result (decoded word) based on equation (5) as the final stage of multiple decoding operations, and supplies the resulting decoded data D315 to the decoded data rearrangement unit 311.

復号データ並べ替え部311は、復号語計算部309から供給される復号データD315を対象に、式(12)の列置換の逆置換を行うことにより、その順序を並べ替え、最終的な復号結果D316として出力する。 The decoded data rearrangement unit 311 rearranges the order of the decoded data D315 supplied from the decoded word calculation unit 309 by performing the inverse permutation of the column permutation in equation (12), and outputs the final decoded result D316.

以上のように、検査行列(元の検査行列)に対して、行置換と列置換のうちの一方又は両方を施し、P×Pの単位行列、その要素の1のうち1個以上が0になった準単位行列、単位行列もしくは準単位行列をサイクリックシフトしたシフト行列、単位行列、準単位行列、もしくはシフト行列の複数の和である和行列、P×Pの0行列の組合せ、つまり、構成行列の組み合わせで表すことができる検査行列(変換検査行列)に変換することで、LDPC符号の復号を、チェックノード演算とバリアブルノード演算を、検査行列の行数や列数より小さい数のP個同時に行うアーキテクチャを採用することが可能となる。ノード演算(チェックノード演算とバリアブルノード演算)を、検査行列の行数や列数より小さい数のP個同時に行うアーキテクチャを採用する場合、ノード演算を、検査行列の行数や列数に等しい数だけ同時に行う場合に比較して、動作周波数を実現可能な範囲に抑えて、多数の繰り返し復号を行うことができる。 As described above, by performing row permutation or column permutation or both on the parity check matrix (original parity check matrix) and converting it into a P×P unit matrix, a quasi-unit matrix in which one or more of the 1s in its elements are changed to 0, a shift matrix in which a unit matrix or a quasi-unit matrix is cyclically shifted, a unit matrix, a quasi-unit matrix, or a sum matrix which is the sum of multiple shift matrices, and a combination of P×P 0 matrices, that is, a parity check matrix (converted parity check matrix) that can be expressed as a combination of constituent matrices, it becomes possible to adopt an architecture for decoding LDPC codes in which check node operations and variable node operations are performed simultaneously on P nodes, the number of which is smaller than the number of rows and columns of the parity check matrix. When adopting an architecture in which node operations (check node operations and variable node operations) are performed simultaneously on P nodes, the number of which is smaller than the number of rows and columns of the parity check matrix, it is possible to suppress the operating frequency to a feasible range and perform a large number of repeated decodings, compared to when node operations are performed simultaneously on a number equal to the number of rows and columns of the parity check matrix.

図127の受信装置12を構成するLDPCデコーダ166は、例えば、図133の復号装置と同様に、チェックノード演算とバリアブルノード演算をP個同時に行うことで、LDPC復号を行うようになっている。 The LDPC decoder 166 constituting the receiving device 12 in FIG. 127 performs LDPC decoding by simultaneously performing P check node operations and variable node operations, similar to the decoding device in FIG. 133, for example.

すなわち、いま、説明を簡単にするために、図8の送信装置11を構成するLDPCエンコーダ115が出力するLDPC符号の検査行列が、例えば、図130に示した、パリティ行列が階段構造になっている検査行列Hであるとすると、送信装置11のパリティインターリーバ23では、K+qx+y+1番目の符号ビットを、K+Py+x+1番目の符号ビットの位置にインターリーブするパリティインターリーブが、情報長Kを60に、パラレルファクタPを5に、パリティ長Mの約数q(=M/P)を6に、それぞれ設定して行われる。 In other words, for the sake of simplicity, if the check matrix of the LDPC code output by the LDPC encoder 115 constituting the transmitting device 11 in FIG. 8 is, for example, the check matrix H shown in FIG. 130, in which the parity matrix has a staircase structure, the parity interleaver 23 of the transmitting device 11 performs parity interleaving to interleave the K+qx+y+1th code bit at the K+Py+x+1th code bit position, with the information length K set to 60, the parallel factor P set to 5, and the divisor q (=M/P) of the parity length M set to 6.

このパリティインターリーブは、上述したように、式(12)の列置換に相当するから、LDPCデコーダ166では、式(12)の列置換を行う必要がない。 As described above, this parity interleaving corresponds to the column permutation in equation (12), so the LDPC decoder 166 does not need to perform the column permutation in equation (12).

このため、図127の受信装置12では、上述したように、グループワイズデインターリーバ55から、LDPCデコーダ166に対して、パリティデインターリーブが行われていないLDPC符号、つまり、式(12)の列置換が行われた状態のLDPC符号が供給され、LDPCデコーダ166では、式(12)の列置換を行わないことを除けば、図133の復号装置と同様の処理が行われる。 For this reason, in the receiving device 12 of FIG. 127, as described above, the group-wise deinterleaver 55 supplies the LDPC decoder 166 with an LDPC code that has not been subjected to parity deinterleaving, that is, an LDPC code that has been subjected to the column permutation of equation (12), and the LDPC decoder 166 performs processing similar to that of the decoding device of FIG. 133, except that the column permutation of equation (12) is not performed.

すなわち、図134は、図127のLDPCデコーダ166の構成例を示す図である。 That is, FIG. 134 is a diagram showing an example configuration of the LDPC decoder 166 in FIG. 127.

図134において、LDPCデコーダ166は、図133の受信データ並べ替え部310が設けられていないことを除けば、図133の復号装置と同様に構成されており、式(12)の列置換が行われないことを除いて、図133の復号装置と同様の処理を行うため、その説明は省略する。 In FIG. 134, the LDPC decoder 166 is configured in the same manner as the decoding device in FIG. 133, except that the received data rearrangement unit 310 in FIG. 133 is not provided, and performs the same processing as the decoding device in FIG. 133, except that the column permutation in equation (12) is not performed, so a description thereof is omitted.

以上のように、LDPCデコーダ166は、受信データ並べ替え部310を設けずに構成することができるので、図133の復号装置よりも、規模を削減することができる。 As described above, the LDPC decoder 166 can be configured without the received data rearrangement unit 310, so the size can be reduced compared to the decoding device of FIG. 133.

なお、図130ないし図134では、説明を簡単にするために、LDPC符号の符号長Nを90と、情報長Kを60と、パラレルファクタ(構成行列の行数及び列数)Pを5と、パリティ長Mの約数q(=M/P)を6と、それぞれしたが、符号長N、情報長K、パラレルファクタP、及び約数q(=M/P)のそれぞれは、上述した値に限定されるものではない。 In addition, in Figures 130 to 134, for simplicity, the code length N of the LDPC code is set to 90, the information length K is set to 60, the parallel factor (number of rows and columns of the constituent matrix) P is set to 5, and the divisor q (= M/P) of the parity length M is set to 6, but the code length N, information length K, parallel factor P, and divisor q (= M/P) are not limited to the values mentioned above.

すなわち、図8の送信装置11において、LDPCエンコーダ115が出力するのは、例えば、符号長Nを64800や、16200、69120、17280等と、情報長KをN-Pq(=N-M)と、パラレルファクタPを360と、約数qをM/Pと、それぞれするLDPC符号であるが、図134のLDPCデコーダ166は、そのようなLDPC符号を対象として、チェックノード演算とバリアブルノード演算をP個同時に行うことで、LDPC復号を行う場合に適用可能である。 In other words, in the transmitting device 11 of FIG. 8, the LDPC encoder 115 outputs an LDPC code with, for example, a code length N of 64800, 16200, 69120, 17280, etc., an information length K of N-Pq (=N-M), a parallel factor P of 360, and a divisor q of M/P. The LDPC decoder 166 of FIG. 134 is applicable to LDPC decoding of such an LDPC code by simultaneously performing P check node operations and variable node operations.

また、LDPCデコーダ166でのLDPC符号の復号後、その復号結果のパリティの部分が不要であり、復号結果の情報ビットだけを出力する場合には、復号データ並べ替え部311なしで、LDPCデコーダ166を構成することができる。 In addition, if the parity portion of the decoded result is not required after the LDPC decoder 166 decodes the LDPC code and only the information bits of the decoded result are output, the LDPC decoder 166 can be configured without the decoded data rearrangement unit 311.

<ブロックデインターリーバ54の構成例> <Example of the configuration of block deinterleaver 54>

図135は、図128のブロックデインターリーバ54で行われるブロックデインターリーブを説明する図である。 Figure 135 is a diagram explaining the block deinterleaving performed by the block deinterleaver 54 in Figure 128.

ブロックデインターリーブでは、図79で説明したブロックインターリーバ25のブロックインターリーブと逆の処理が行われることで、LDPC符号の符号ビットの並びが元の並びに戻される(復元される)。 In block deinterleaving, the reverse process of the block interleaving performed by the block interleaver 25 described in FIG. 79 is performed, and the order of the code bits of the LDPC code is returned (restored) to the original order.

すなわち、ブロックデインターリーブでは、例えば、ブロックインターリーブと同様に、シンボルのビット数mに等しいm個のカラムに対して、LDPC符号を書き込んで読み出すことにより、LDPC符号の符号ビットの並びが元の並びに戻される。 In other words, in block deinterleaving, for example, like block interleaving, the arrangement of the LDPC code bits is restored to the original arrangement by writing and reading the LDPC code into m columns, which is equal to the number of bits in the symbol m.

但し、ブロックデインターリーブでは、LDPC符号の書き込みは、ブロックインターリーブにおいてLDPC符号を読み出す順に行われる。さらに、ブロックデインターリーブでは、LDPC符号の読み出しは、ブロックインターリーブにおいてLDPC符号を書き込む順に行われる。 However, in block deinterleaving, the LDPC codes are written in the same order as the LDPC codes are read in block interleaving. Furthermore, in block deinterleaving, the LDPC codes are read in the same order as the LDPC codes are written in block interleaving.

すなわち、LDPC符号のパート1については、図135に示すように、m個すべてのカラムの1行目から、ロウ方向に、mビットのシンボル単位になっているLDPC符号のパート1が書き込まれる。すなわち、mビットのシンボルとなっているLDPC符号の符号ビットが、ロウ方向に書き込まれる。 That is, for part 1 of the LDPC code, as shown in FIG. 135, part 1 of the LDPC code, which is an m-bit symbol unit, is written in the row direction from the first row of all m columns. That is, the code bits of the LDPC code, which is an m-bit symbol, are written in the row direction.

mビット単位でのパート1の書き込みは、m個のカラムの下の行に向かって順次行われ、パート1の書き込みが終了すると、図135に示すように、カラムの1番目のカラムユニットの上から下方向に、パート1を読み出すことが、左から右方向のカラムに向かって行われる。 The writing of part 1 in m-bit units is performed sequentially from the top to the bottom row of m columns, and when the writing of part 1 is completed, part 1 is read from the top to the bottom of the first column unit of the column, from left to right, as shown in FIG. 135.

右端のカラムまでの読み出しが終了すると、図135に示すように、左端のカラムに戻り、カラムの2番目のカラムユニットの上から下方向にパート1を読み出すことが、左から右方向のカラムに向かって行われ、以下、同様にして、1符号語のLDPC符号のパート1の読み出しが行われる。 When reading out to the rightmost column is complete, as shown in FIG. 135, the process returns to the leftmost column, and part 1 of the second column unit is read out from the top to the bottom, proceeding from left to right toward the columns, and so on until part 1 of the LDPC code for one codeword is read out.

1符号語のLDPC符号のパート1の読み出しが終了すると、mビットのシンボル単位になっているパート2については、そのmビットのシンボル単位が、パート1の後に順次連結され、これにより、シンボル単位のLDPC符号は、元の1符号語のLDPC符号(ブロックインターリーブ前のLDCP符号)の符号ビットの並びに戻される。 When reading of part 1 of the LDPC code of one code word is completed, for part 2, which is an m-bit symbol unit, the m-bit symbol unit is sequentially concatenated after part 1, and the symbol-based LDPC code is returned to the code bit arrangement of the original LDPC code of one code word (the LDPC code before block interleaving).

<ビットデインターリーバ165の他の構成例> <Other configuration examples of bit deinterleaver 165>

図136は、図127のビットデインターリーバ165の他の構成例を示すブロック図である。 Figure 136 is a block diagram showing another example configuration of the bit deinterleaver 165 in Figure 127.

なお、図中、図128の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。 In the figure, parts corresponding to those in Figure 128 are given the same reference numerals, and their explanation will be omitted below as appropriate.

すなわち、図136のビットデインターリーバ165は、パリティデインターリーバ1011が新たに設けられている他は、図128の場合と同様に構成されている。 In other words, the bit deinterleaver 165 in FIG. 136 is configured in the same way as in FIG. 128, except that a parity deinterleaver 1011 is newly provided.

図136では、ビットデインターリーバ165は、ブロックデインターリーバ54、グループワイズデインターリーバ55、及び、パリティデインターリーバ1011から構成され、デマッパ164からのLDPC符号の符号ビットのビットデインターリーブを行う。 In FIG. 136, the bit deinterleaver 165 is composed of a block deinterleaver 54, a group-wise deinterleaver 55, and a parity deinterleaver 1011, and performs bit deinterleaving of the code bits of the LDPC code from the demapper 164.

すなわち、ブロックデインターリーバ54は、デマッパ164からのLDPC符号を対象として、送信装置11のブロックインターリーバ25が行うブロックインターリーブに対応するブロックデインターリーブ(ブロックインターリーブの逆の処理)、すなわち、ブロックインターリーブによって入れ替えられた符号ビットの位置を元の位置に戻すブロックデインターリーブを行い、その結果得られるLDPC符号を、グループワイズデインターリーバ55に供給する。 That is, the block deinterleaver 54 performs block deinterleaving (the reverse process of block interleaving) on the LDPC code from the demapper 164, which corresponds to the block interleaving performed by the block interleaver 25 of the transmitting device 11, that is, block deinterleaving that returns the positions of the code bits that have been swapped by the block interleaving to their original positions, and supplies the resulting LDPC code to the group-wise deinterleaver 55.

グループワイズデインターリーバ55は、ブロックデインターリーバ54からのLDPC符号を対象として、送信装置11のグループワイズインターリーバ24が行う並び替え処理としてのグループワイズインターリーブに対応するグループワイズデインターリーブを行う。 The group-wise deinterleaver 55 performs group-wise deinterleaving on the LDPC code from the block deinterleaver 54, which corresponds to the group-wise interleaving performed as a rearrangement process by the group-wise interleaver 24 of the transmitting device 11.

グループワイズデインターリーブの結果得られるLDPC符号は、グループワイズデインターリーバ55からパリティデインターリーバ1011に供給される。 The LDPC code resulting from group-wise deinterleaving is supplied from group-wise deinterleaver 55 to parity deinterleaver 1011.

パリティデインターリーバ1011は、グループワイズデインターリーバ55でのグループワイズデインターリーブ後の符号ビットを対象として、送信装置11のパリティインターリーバ23が行うパリティインターリーブに対応するパリティデインターリーブ(パリティインターリーブの逆の処理)、すなわち、パリティインターリーブによって並びが変更されたLDPC符号の符号ビットを、元の並びに戻すパリティデインターリーブを行う。 The parity deinterleaver 1011 performs parity deinterleaving (the inverse process of parity interleaving) on the code bits after group-wise deinterleaving in the group-wise deinterleaver 55, which corresponds to the parity interleaving performed by the parity interleaver 23 of the transmitting device 11, i.e., performs parity deinterleaving to return the code bits of the LDPC code whose order has been changed by parity interleaving to their original order.

パリティデインターリーブの結果得られるLDPC符号は、パリティデインターリーバ1011からLDPCデコーダ166に供給される。 The LDPC code obtained as a result of parity deinterleaving is supplied from the parity deinterleaver 1011 to the LDPC decoder 166.

したがって、図136のビットデインターリーバ165では、LDPCデコーダ166には、ブロックデインターリーブ、グループワイズデインターリーブ、及び、パリティデインターリーブが行われたLDPC符号、すなわち、検査行列Hに従ったLDPC符号化によって得られるLDPC符号が供給される。 Therefore, in the bit deinterleaver 165 of FIG. 136, the LDPC decoder 166 is supplied with an LDPC code that has been block deinterleaved, group-wise deinterleaved, and parity deinterleaved, i.e., an LDPC code obtained by LDPC encoding according to the check matrix H.

LDPCデコーダ166は、ビットデインターリーバ165からのLDPC符号のLDPC復号を、送信装置11のLDPCエンコーダ115がLDPC符号化に用いた検査行列Hを用いて行う。 The LDPC decoder 166 performs LDPC decoding of the LDPC code from the bit deinterleaver 165 using the check matrix H used for LDPC encoding by the LDPC encoder 115 of the transmitting device 11.

すなわち、LDPCデコーダ166は、タイプB方式については、ビットデインターリーバ165からのLDPC符号のLDPC復号を、送信装置11のLDPCエンコーダ115がLDPC符号化に用いた(タイプB方式の)検査行列Hそのものを用いて、又は、その検査行列Hに対して、パリティインターリーブに相当する列置換を少なくとも行って得られる変換検査行列を用いて行う。また、LDPCデコーダ166は、タイプA方式については、ビットデインターリーバ165からのLDPC符号のLDPC復号を、送信装置11のLDPCエンコーダ115がLDPC符号化に用いた(タイプA方式の)検査行列(図27)に列置換を施して得られる検査行列(図28)、又は、LDPC符号化に用いた検査行列(図27)に行置換を施して得られる変換検査行列(図29)を用いて行う。 That is, for the Type B method, the LDPC decoder 166 performs LDPC decoding of the LDPC code from the bit deinterleaver 165 using the check matrix H (of the Type B method) used for LDPC encoding by the LDPC encoder 115 of the transmitting device 11, or using a transformed check matrix obtained by performing at least column permutation equivalent to parity interleaving on the check matrix H. For the Type A method, the LDPC decoder 166 performs LDPC decoding of the LDPC code from the bit deinterleaver 165 using a check matrix (FIG. 28) obtained by performing column permutation on the check matrix (FIG. 27) (of the Type A method) used for LDPC encoding by the LDPC encoder 115 of the transmitting device 11, or a transformed check matrix (FIG. 29) obtained by performing row permutation on the check matrix (FIG. 27) used for LDPC encoding.

ここで、図136では、ビットデインターリーバ165(のパリティデインターリーバ1011)からLDPCデコーダ166に対して、検査行列Hに従ったLDPC符号化によって得られるLDPC符号が供給されるため、そのLDPC符号のLDPC復号を、送信装置11のLDPCエンコーダ115がLDPC符号化に用いたタイプB方式の検査行列Hそのもの、又は、LDPC符号化に用いたタイプA方式の検査行列(図27)に列置換を施して得られる検査行列(図28)を用いて行う場合には、LDPCデコーダ166は、例えば、メッセージ(チェックノードメッセージ、バリバブルノードメッセージ)の演算を1個のノードずつ順次行うフルシリアルデコーディング(full serial decoding)方式によるLDPC復号を行う復号装置や、メッセージの演算をすべてのノードについて同時(並列)に行うフルパラレルデコーディング(full parallel decoding)方式によるLDPC復号を行う復号装置で構成することができる。 In FIG. 136, the LDPC decoder 166 is supplied with an LDPC code obtained by LDPC encoding according to the check matrix H from the bit deinterleaver 165 (the parity deinterleaver 1011). When the LDPC code is decoded using the check matrix H of the type B method used for LDPC encoding by the LDPC encoder 115 of the transmitting device 11, or the check matrix (FIG. 28) obtained by performing column permutation on the check matrix (FIG. 27) of the type A method used for LDPC encoding, the LDPC decoder 166 can be configured, for example, as a decoding device that performs LDPC decoding using a full serial decoding method in which the calculation of messages (check node messages, variable node messages) is performed sequentially for each node, or a decoding device that performs LDPC decoding using a full parallel decoding method in which the calculation of messages is performed simultaneously (in parallel) for all nodes.

また、LDPCデコーダ166において、LDPC符号のLDPC復号を、送信装置11のLDPCエンコーダ115がLDPC符号化に用いたタイプB方式の検査行列Hに対して、パリティインターリーブに相当する列置換を少なくとも行って得られる変換検査行列、又は、LDPC符号化に用いたタイプA方式の検査行列(図27)に行置換を施して得られる変換検査行列(図29)を用いて行う場合には、LDPCデコーダ166は、チェックノード演算、及びバリアブルノード演算を、P(又はPの1以外の約数)個同時に行うアーキテクチャの復号装置であって、変換検査行列を得るための列置換(パリティインターリーブ)と同様の列置換を、LDPC符号に施すことにより、そのLDPC符号の符号ビットを並び替える受信データ並べ替え部310を有する復号装置(図133)で構成することができる。 In the LDPC decoder 166, when LDPC decoding of the LDPC code is performed using a conversion check matrix obtained by performing at least column permutation equivalent to parity interleaving on the check matrix H of the type B method used for LDPC encoding by the LDPC encoder 115 of the transmitting device 11, or a conversion check matrix (FIG. 29) obtained by performing row permutation on the check matrix H of the type A method used for LDPC encoding (FIG. 27), the LDPC decoder 166 is a decoding device with an architecture that simultaneously performs P (or a divisor of P other than 1) check node operations and variable node operations, and can be configured as a decoding device (FIG. 133) having a received data rearrangement unit 310 that rearranges the code bits of the LDPC code by performing column permutation similar to the column permutation (parity interleaving) for obtaining the conversion check matrix on the LDPC code.

なお、図136では、説明の便宜のため、ブロックデインターリーブを行うブロックデインターリーバ54、グループワイズデインターリーブを行うグループワイズデインターリーバ55、及び、パリティデインターリーブを行うパリティデインターリーバ1011それぞれを、別個に構成するようにしたが、ブロックデインターリーバ54、グループワイズデインターリーバ55、及び、パリティデインターリーバ1011の2以上は、送信装置11のパリティインターリーバ23、グループワイズインターリーバ24、及び、ブロックインターリーバ25と同様に、一体的に構成することができる。 In FIG. 136, for ease of explanation, the block deinterleaver 54 that performs block deinterleaving, the groupwise deinterleaver 55 that performs groupwise deinterleaving, and the parity deinterleaver 1011 that performs parity deinterleaving are configured separately, but two or more of the block deinterleaver 54, groupwise deinterleaver 55, and parity deinterleaver 1011 can be configured integrally, similar to the parity interleaver 23, groupwise interleaver 24, and block interleaver 25 of the transmitting device 11.

<受信システムの構成例> <Example of receiving system configuration>

図137は、受信装置12を適用可能な受信システムの第1の構成例を示すブロック図である。 Figure 137 is a block diagram showing a first example configuration of a receiving system to which the receiving device 12 can be applied.

図137において、受信システムは、取得部1101、伝送路復号処理部1102、及び、情報源復号処理部1103から構成される。 In FIG. 137, the receiving system is composed of an acquisition unit 1101, a transmission path decoding processing unit 1102, and an information source decoding processing unit 1103.

取得部1101は、番組の画像データや音声データ等のLDPC対象データを、少なくともLDPC符号化することで得られるLDPC符号を含む信号を、例えば、地上ディジタル放送、衛星ディジタル放送、CATV網、インターネットその他のネットワーク等の、図示せぬ伝送路(通信路)を介して取得し、伝送路復号処理部1102に供給する。 The acquisition unit 1101 acquires a signal including an LDPC code obtained by LDPC-encoding at least LDPC target data such as program image data and audio data via a transmission path (communication path) (not shown), such as terrestrial digital broadcasting, satellite digital broadcasting, a CATV network, the Internet, or other networks, and supplies the signal to the transmission path decoding processing unit 1102.

ここで、取得部1101が取得する信号が、例えば、放送局から、地上波や、衛星波、CATV(Cable Television)網等を介して放送されてくる場合には、取得部1101は、チューナやSTB(Set Top Box)等で構成される。また、取得部1101が取得する信号が、例えば、webサーバから、IPTV(Internet Protocol Television)のようにマルチキャストで送信されてくる場合には、取得部1101は、例えば、NIC(Network Interface Card)等のネットワークI/F(Inter face)で構成される。 Here, when the signal acquired by the acquisition unit 1101 is broadcast from a broadcasting station via terrestrial waves, satellite waves, a CATV (Cable Television) network, or the like, the acquisition unit 1101 is configured with a tuner, an STB (Set Top Box), or the like. Also, when the signal acquired by the acquisition unit 1101 is transmitted by multicast from a web server, such as IPTV (Internet Protocol Television), the acquisition unit 1101 is configured with a network I/F (Interface) such as a NIC (Network Interface Card), for example.

伝送路復号処理部1102は、受信装置12に相当する。伝送路復号処理部1102は、取得部1101が伝送路を介して取得した信号に対して、伝送路で生じる誤りを訂正する処理を少なくとも含む伝送路復号処理を施し、その結果得られる信号を、情報源復号処理部1103に供給する。 The transmission path decoding processing unit 1102 corresponds to the receiving device 12. The transmission path decoding processing unit 1102 performs a transmission path decoding process, which includes at least a process for correcting errors that occur in the transmission path, on the signal acquired by the acquisition unit 1101 via the transmission path, and supplies the resulting signal to the information source decoding processing unit 1103.

すなわち、取得部1101が伝送路を介して取得した信号は、伝送路で生じる誤りを訂正するための誤り訂正符号化を、少なくとも行うことで得られた信号であり、伝送路復号処理部1102は、そのような信号に対して、例えば、誤り訂正処理等の伝送路復号処理を施す。 In other words, the signal acquired by the acquisition unit 1101 via the transmission path is a signal obtained by at least performing error correction coding to correct errors that occur on the transmission path, and the transmission path decoding processing unit 1102 performs transmission path decoding processing such as error correction processing on such a signal.

ここで、誤り訂正符号化としては、例えば、LDPC符号化や、BCH符号化等がある。ここでは、誤り訂正符号化として、少なくとも、LDPC符号化が行われている。 Here, examples of error correction coding include LDPC coding and BCH coding. Here, at least LDPC coding is used as the error correction coding.

また、伝送路復号処理には、変調信号の復調等が含まれることがある。 In addition, the transmission path decoding process may include demodulation of modulated signals.

情報源復号処理部1103は、伝送路復号処理が施された信号に対して、圧縮された情報を元の情報に伸張する処理を少なくとも含む情報源復号処理を施す。 The information source decoding processing unit 1103 performs information source decoding processing on the signal that has been subjected to transmission path decoding processing, which includes at least a process of expanding compressed information to the original information.

すなわち、取得部1101が伝送路を介して取得した信号には、情報としての画像や音声等のデータ量を少なくするために、情報を圧縮する圧縮符号化が施されていることがあり、その場合、情報源復号処理部1103は、伝送路復号処理が施された信号に対して、圧縮された情報を元の情報に伸張する処理(伸張処理)等の情報源復号処理を施す。 In other words, the signal acquired by the acquisition unit 1101 via the transmission path may have undergone compression encoding to compress the information in order to reduce the amount of data such as images and audio. In such a case, the information source decoding processing unit 1103 performs information source decoding processing, such as a process of expanding the compressed information to the original information (expansion processing), on the signal that has undergone transmission path decoding processing.

なお、取得部1101が伝送路を介して取得した信号に、圧縮符号化が施されていない場合には、情報源復号処理部1103では、圧縮された情報を元の情報に伸張する処理は行われない。 Note that if the signal acquired by the acquisition unit 1101 via the transmission path has not been compression-encoded, the information source decoding processing unit 1103 does not perform processing to expand the compressed information back to the original information.

ここで、伸張処理としては、例えば、MPEGデコード等がある。また、伝送路復号処理には、伸張処理の他、デスクランブル等が含まれることがある。 Here, the decompression process includes, for example, MPEG decoding. In addition to the decompression process, the transmission path decoding process may also include descrambling, etc.

以上のように構成される受信システムでは、取得部1101において、例えば、画像や音声等のデータに対して、MPEG符号化等の圧縮符号化が施され、さらに、LDPC符号化等の誤り訂正符号化が施された信号が、伝送路を介して取得され、伝送路復号処理部1102に供給される。 In the receiving system configured as described above, the acquisition unit 1101 performs compression encoding such as MPEG encoding on data such as images and audio, and the signal that has been further subjected to error correction encoding such as LDPC encoding is acquired via the transmission path and supplied to the transmission path decoding processing unit 1102.

伝送路復号処理部1102では、取得部1101からの信号に対して、例えば、受信装置12が行うのと同様の処理等が、伝送路復号処理として施され、その結果得られる信号が、情報源復号処理部1103に供給される。 In the transmission path decoding processing unit 1102, the signal from the acquisition unit 1101 is subjected to a transmission path decoding process, for example, a process similar to that performed by the receiving device 12, and the resulting signal is supplied to the information source decoding processing unit 1103.

情報源復号処理部1103では、伝送路復号処理部1102からの信号に対して、MPEGデコード等の情報源復号処理が施され、その結果得られる画像、又は音声が出力される。 The information source decoding processing unit 1103 performs information source decoding processing such as MPEG decoding on the signal from the transmission path decoding processing unit 1102, and outputs the resulting image or sound.

以上のような図137の受信システムは、例えば、ディジタル放送としてのテレビジョン放送を受信するテレビチューナ等に適用することができる。 The receiving system shown in Figure 137 as described above can be applied to, for example, a television tuner that receives television broadcasts as digital broadcasts.

なお、取得部1101、伝送路復号処理部1102、及び、情報源復号処理部1103は、それぞれ、1つの独立した装置(ハードウェア(IC(Integrated Circuit)等))、又はソフトウエアモジュール)として構成することが可能である。 The acquisition unit 1101, the transmission path decoding processing unit 1102, and the information source decoding processing unit 1103 can each be configured as an independent device (hardware (such as an IC (Integrated Circuit)) or a software module).

また、取得部1101、伝送路復号処理部1102、及び、情報源復号処理部1103については、取得部1101と伝送路復号処理部1102とのセットや、伝送路復号処理部1102と情報源復号処理部1103とのセット、取得部1101、伝送路復号処理部1102、及び、情報源復号処理部1103のセットを、1つの独立した装置として構成することが可能である。 Furthermore, with regard to the acquisition unit 1101, the transmission path decoding processing unit 1102, and the information source decoding processing unit 1103, it is possible to configure a set of the acquisition unit 1101 and the transmission path decoding processing unit 1102, a set of the transmission path decoding processing unit 1102 and the information source decoding processing unit 1103, or a set of the acquisition unit 1101, the transmission path decoding processing unit 1102, and the information source decoding processing unit 1103 as a single independent device.

図138は、受信装置12を適用可能な受信システムの第2の構成例を示すブロック図である。 Figure 138 is a block diagram showing a second example configuration of a receiving system to which the receiving device 12 can be applied.

なお、図中、図137の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。 In the figure, parts corresponding to those in Figure 137 are given the same reference numerals, and their explanation will be omitted below as appropriate.

図138の受信システムは、取得部1101、伝送路復号処理部1102、及び、情報源復号処理部1103を有する点で、図137の場合と共通し、出力部1111が新たに設けられている点で、図137の場合と相違する。 The receiving system in FIG. 138 is the same as that in FIG. 137 in that it has an acquisition unit 1101, a transmission path decoding processing unit 1102, and an information source decoding processing unit 1103, but differs from that in FIG. 137 in that an output unit 1111 is newly provided.

出力部1111は、例えば、画像を表示する表示装置や、音声を出力するスピーカであり、情報源復号処理部1103から出力される信号としての画像や音声等を出力する。すなわち、出力部1111は、画像を表示し、あるいは、音声を出力する。 The output unit 1111 is, for example, a display device that displays images or a speaker that outputs audio, and outputs images, audio, etc. as signals output from the information source decoding processing unit 1103. That is, the output unit 1111 displays images or outputs audio.

以上のような図138の受信システムは、例えば、ディジタル放送としてのテレビジョン放送を受信するTV(テレビジョン受像機)や、ラジオ放送を受信するラジオ受信機等に適用することができる。 The receiving system of Figure 138 as described above can be applied, for example, to a TV (television receiver) that receives television broadcasts as digital broadcasts, or a radio receiver that receives radio broadcasts.

なお、取得部1101において取得された信号に、圧縮符号化が施されていない場合には、伝送路復号処理部1102が出力する信号が、出力部1111に供給される。 If the signal acquired by the acquisition unit 1101 has not been subjected to compression encoding, the signal output by the transmission path decoding processing unit 1102 is supplied to the output unit 1111.

図139は、受信装置12を適用可能な受信システムの第3の構成例を示すブロック図である。 Figure 139 is a block diagram showing a third example configuration of a receiving system to which the receiving device 12 can be applied.

なお、図中、図137の場合と対応する部分については、同一の符号を付してあり、以下では、その説明は、適宜省略する。 In the figure, parts corresponding to those in Figure 137 are given the same reference numerals, and their explanation will be omitted below as appropriate.

図139の受信システムは、取得部1101、及び、伝送路復号処理部1102を有する点で、図137の場合と共通する。 The receiving system in FIG. 139 is the same as that in FIG. 137 in that it has an acquisition unit 1101 and a transmission path decoding processing unit 1102.

但し、図139の受信システムは、情報源復号処理部1103が設けられておらず、記録部1121が新たに設けられている点で、図137の場合と相違する。 However, the receiving system in FIG. 139 differs from that in FIG. 137 in that it does not include an information source decoding processing unit 1103 and instead includes a new recording unit 1121.

記録部1121は、伝送路復号処理部1102が出力する信号(例えば、MPEGのTSのTSパケット)を、光ディスクや、ハードディスク(磁気ディスク)、フラッシュメモリ等の記録(記憶)媒体に記録する(記憶させる)。 The recording unit 1121 records (stores) the signal (e.g., TS packets of MPEG TS) output by the transmission path decoding processing unit 1102 onto a recording (storage) medium such as an optical disk, a hard disk (magnetic disk), or a flash memory.

以上のような図139の受信システムは、テレビジョン放送を録画するレコーダ等に適用することができる。 The receiving system shown in Figure 139 above can be applied to recorders that record television broadcasts.

なお、図139において、受信システムは、情報源復号処理部1103を設けて構成し、情報源復号処理部1103で、情報源復号処理が施された後の信号、すなわち、デコードによって得られる画像や音声を、記録部1121で記録することができる。 In FIG. 139, the receiving system is configured to include an information source decoding processing unit 1103, and the signal after information source decoding processing is performed by the information source decoding processing unit 1103, i.e., the image and sound obtained by decoding, can be recorded by a recording unit 1121.

<コンピュータの一実施の形態> <An embodiment of a computer>

次に、上述した一連の処理は、ハードウェアにより行うこともできるし、ソフトウェアにより行うこともできる。一連の処理をソフトウェアによって行う場合には、そのソフトウェアを構成するプログラムが、汎用のコンピュータ等にインストールされる。 Next, the above-mentioned series of processes can be performed by hardware or software. When the series of processes is performed by software, the program that constitutes the software is installed on a general-purpose computer or the like.

そこで、図140は、上述した一連の処理を実行するプログラムがインストールされるコンピュータの一実施の形態の構成例を示している。 Figure 140 shows an example configuration of one embodiment of a computer on which a program that executes the above-mentioned series of processes is installed.

プログラムは、コンピュータに内蔵されている記録媒体としてのハードディスク705やROM703に予め記録しておくことができる。 The program can be pre-recorded on a hard disk 705 or ROM 703 as a recording medium built into the computer.

あるいはまた、プログラムは、フレキシブルディスク、CD-ROM(Compact Disc Read Only Memory),MO(Magneto Optical)ディスク,DVD(Digital Versatile Disc)、磁気ディスク、半導体メモリなどのリムーバブル記録媒体711に、一時的あるいは永続的に格納(記録)しておくことができる。このようなリムーバブル記録媒体711は、いわゆるパッケージソフトウエアとして提供することができる。 Alternatively, the program can be temporarily or permanently stored (recorded) on a removable recording medium 711 such as a flexible disk, a CD-ROM (Compact Disc Read Only Memory), an MO (Magneto Optical) disk, a DVD (Digital Versatile Disc), a magnetic disk, or a semiconductor memory. Such a removable recording medium 711 can be provided as a so-called package software.

なお、プログラムは、上述したようなリムーバブル記録媒体711からコンピュータにインストールする他、ダウンロードサイトから、ディジタル衛星放送用の人工衛星を介して、コンピュータに無線で転送したり、LAN(Local Area Network)、インターネットといったネットワークを介して、コンピュータに有線で転送し、コンピュータでは、そのようにして転送されてくるプログラムを、通信部708で受信し、内蔵するハードディスク705にインストールすることができる。 The program can be installed on the computer from the removable recording medium 711 as described above, or it can be transferred wirelessly from a download site to the computer via an artificial satellite for digital satellite broadcasting, or transferred wired to the computer via a network such as a LAN (Local Area Network) or the Internet, and the computer can receive the program transferred in this way via the communication unit 708 and install it on the built-in hard disk 705.

コンピュータは、CPU(Central Processing Unit)702を内蔵している。CPU702には、バス701を介して、入出力インタフェース710が接続されており、CPU702は、入出力インタフェース710を介して、ユーザによって、キーボードや、マウス、マイク等で構成される入力部707が操作等されることにより指令が入力されると、それに従って、ROM(Read Only Memory)703に格納されているプログラムを実行する。あるいは、また、CPU702は、ハードディスク705に格納されているプログラム、衛星若しくはネットワークから転送され、通信部708で受信されてハードディスク705にインストールされたプログラム、又はドライブ709に装着されたリムーバブル記録媒体711から読み出されてハードディスク705にインストールされたプログラムを、RAM(Random Access Memory)704にロードして実行する。これにより、CPU702は、上述したフローチャートに従った処理、あるいは上述したブロック図の構成により行われる処理を行う。そして、CPU702は、その処理結果を、必要に応じて、例えば、入出力インタフェース710を介して、LCD(Liquid Crystal Display)やスピーカ等で構成される出力部706から出力、あるいは、通信部708から送信、さらには、ハードディスク705に記録等させる。 The computer includes a CPU (Central Processing Unit) 702. An input/output interface 710 is connected to the CPU 702 via a bus 701. When a command is input by a user through the input/output interface 710 by operating an input unit 707 consisting of a keyboard, mouse, microphone, etc., the CPU 702 executes a program stored in a ROM (Read Only Memory) 703 in accordance with the command. Alternatively, the CPU 702 loads into a RAM (Random Access Memory) 704 a program stored in a hard disk 705, a program transferred from a satellite or a network, received by a communication unit 708, and installed on the hard disk 705, or a program read from a removable recording medium 711 attached to a drive 709 and installed on the hard disk 705. As a result, the CPU 702 performs processing according to the above-mentioned flowchart or processing performed according to the configuration of the above-mentioned block diagram. Then, the CPU 702 outputs the processing results from the output unit 706, which is composed of an LCD (Liquid Crystal Display) and a speaker, via the input/output interface 710, or transmits the results from the communication unit 708, or records the results on the hard disk 705, as necessary.

ここで、本明細書において、コンピュータに各種の処理を行わせるためのプログラムを記述する処理ステップは、必ずしもフローチャートとして記載された順序に沿って時系列に処理する必要はなく、並列的あるいは個別に実行される処理(例えば、並列処理あるいはオブジェクトによる処理)も含むものである。 In this specification, the processing steps that describe a program for causing a computer to perform various processes do not necessarily have to be processed chronologically in the order described in the flowchart, and also include processes that are executed in parallel or individually (for example, parallel processing or object-based processing).

また、プログラムは、1つのコンピュータにより処理されるものであっても良いし、複数のコンピュータによって分散処理されるものであっても良い。さらに、プログラムは、遠方のコンピュータに転送されて実行されるものであっても良い。 The program may be processed by one computer, or may be distributed among multiple computers. Furthermore, the program may be transferred to a remote computer for execution.

なお、本技術の実施の形態は、上述した実施の形態に限定されるものではなく、本技術の要旨を逸脱しない範囲において種々の変更が可能である。 The embodiment of this technology is not limited to the above-mentioned embodiment, and various modifications are possible without departing from the spirit of this technology.

例えば、上述した新LDPC符号(の検査行列初期値テーブル)やGWパターンは、衛星回線や、地上波、ケーブル(有線回線)、その他の通信路13(図7)について用いることができる。さらに、新LDPC符号やGWパターンは、ディジタル放送以外のデータ伝送にも用いることができる。 For example, the new LDPC code (its check matrix initial value table) and GW pattern described above can be used for satellite lines, terrestrial waves, cables (wired lines), and other communication paths 13 (FIG. 7). Furthermore, the new LDPC code and GW pattern can also be used for data transmission other than digital broadcasting.

また、本明細書では、説明を分かりやすくするため、LDPCエンコーダ115(図8)が、検査行列に基づいて、LDPC符号への符号化を行うこととしたが、検査行列と、検査行列初期値テーブルとは等価な情報であり、検査行列に基づいて、LDPC符号への符号化を行うことには、検査行列初期値テーブルに基づいて、LDPC符号への符号化を行うことが含まれる。同様に、LDPCデコーダ166(図127)において、検査行列に基づいて、LDPC符号の復号を行うことには、検査行列初期値テーブルに基づいて、LDPC符号の復号を行うことが含まれる。 In addition, in this specification, for ease of explanation, it has been stated that the LDPC encoder 115 (FIG. 8) performs encoding into an LDPC code based on a check matrix, but the check matrix and the check matrix initial value table are equivalent information, and encoding into an LDPC code based on a check matrix includes encoding into an LDPC code based on the check matrix initial value table. Similarly, in the LDPC decoder 166 (FIG. 127), decoding of an LDPC code based on a check matrix includes decoding of an LDPC code based on the check matrix initial value table.

なお、本明細書に記載された効果はあくまで例示であって限定されるものではなく、他の効果があってもよい。 The effects described in this specification are merely examples and are not limiting, and other effects may also be present.

11 送信装置, 12 受信装置, 23 パリティインターリーバ, 24 グループワイズインターリーバ, 25 ブロックインターリーバ, 54 ブロックデインターリーバ, 55 グループワイズデインターリーバ, 111 モードアダプテーション/マルチプレクサ, 112 パダー, 113 BBスクランブラ, 114 BCHエンコーダ, 115 LDPCエンコーダ, 116 ビットインターリーバ, 117 マッパ, 118 時間インターリーバ, 119 SISO/MISOエンコーダ, 120 周波数インターリーバ, 121 BCHエンコーダ, 122 LDPCエンコーダ, 123 マッパ, 124 周波数インターリーバ, 131 フレームビルダ/リソースアロケーション部 132 OFDM生成部, 151 OFDM処理部, 152 フレーム管理部, 153 周波数デインターリーバ, 154 デマッパ, 155 LDPCデコーダ, 156 BCHデコーダ, 161 周波数デインターリーバ, 162 SISO/MISOデコーダ, 163 時間デインターリーバ, 164 デマッパ, 165 ビットデインターリーバ, 166 LDPCデコーダ, 167 BCHデコーダ, 168 BBデスクランブラ, 169 ヌル削除部, 170 デマルチプレクサ, 300 枝データ格納用メモリ, 301 セレクタ, 302 チェックノード計算部, 303 サイクリックシフト回路, 304 枝データ格納用メモリ, 305 セレクタ, 306 受信データ用メモリ, 307 バリアブルノード計算部, 308 サイクリックシフト回路, 309 復号語計算部, 310 受信データ並べ替え部, 311 復号データ並べ替え部, 601 符号化処理部, 602 記憶部, 611 符号化率設定部, 612 初期値テーブル読み出し部, 613 検査行列生成部, 614 情報ビット読み出し部, 615 符号化パリティ演算部, 616 制御部, 701 バス, 702 CPU, 703 ROM, 704 RAM, 705 ハードディスク, 706 出力部, 707 入力部, 708 通信部, 709 ドライブ, 710 入出力インタフェース, 711, リムーバブル記録媒体, 1001 逆入れ替え部, 1002 メモリ, 1011 パリティデインターリーバ, 1101 取得部, 1101 伝送路復号処理部, 1103 情報源復号処理部, 1111 出力部, 1121 記録部 11 transmitter, 12 receiver, 23 parity interleaver, 24 group-wise interleaver, 25 block interleaver, 54 block deinterleaver, 55 group-wise deinterleaver, 111 mode adaptation/multiplexer, 112 padder, 113 BB scrambler, 114 BCH encoder, 115 LDPC encoder, 116 bit interleaver, 117 mapper, 118 time interleaver, 119 SISO/MISO encoder, 120 frequency interleaver, 121 BCH encoder, 122 LDPC encoder, 123 mapper, 124 frequency interleaver, 131 frame builder/resource allocation unit, 132 OFDM generation unit, 151 OFDM processing unit, 152 frame management unit, 153 frequency deinterleaver, 154 Demapper, 155 LDPC decoder, 156 BCH decoder, 161 Frequency deinterleaver, 162 SISO/MISO decoder, 163 Time deinterleaver, 164 Demapper, 165 Bit deinterleaver, 166 LDPC decoder, 167 BCH decoder, 168 BB descrambler, 169 Null deletion unit, 170 Demultiplexer, 300 Edge data storage memory, 301 Selector, 302 Check node calculation unit, 303 Cyclic shift circuit, 304 Edge data storage memory, 305 Selector, 306 Received data memory, 307 Variable node calculation unit, 308 Cyclic shift circuit, 309 Decoded word calculation unit, 310 Received data rearrangement unit, 311 Decoded data rearrangement unit, 601 Encoding processing unit, 602 Storage unit, 611 coding rate setting unit, 612 initial value table reading unit, 613 check matrix generation unit, 614 information bit reading unit, 615 coding parity calculation unit, 616 control unit, 701 bus, 702 CPU, 703 ROM, 704 RAM, 705 hard disk, 706 output unit, 707 input unit, 708 communication unit, 709 drive, 710 input/output interface, 711, removable recording medium, 1001 reverse exchange unit, 1002 memory, 1011 parity deinterleaver, 1101 acquisition unit, 1101 transmission path decoding processing unit, 1103 information source decoding processing unit, 1111 output unit, 1121 recording unit

Claims (4)

符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、
前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、
前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップと
を含み、
前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、
前記検査行列は、
所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、
M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、
M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、
N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、
N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列と
を含み、
前記所定値M1は、720であり、
前記A行列及びC行列は、検査行列初期値テーブルによって表され、
前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である
送信方法。
A coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16;
A group-wise interleaving step of performing group-wise interleaving on the LDPC code in units of 360-bit bit groups;
A mapping step of mapping the LDPC code to any one of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM in 8-bit units,
In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
Interleaved in the sequence of
The check matrix is
A matrix A in the upper left corner of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code;
A B matrix having a step structure adjacent to the right of the A matrix, the B matrix having M1 rows and M1 columns;
A Z matrix, which is a zero matrix adjacent to the right of the B matrix and has M1 rows and N-K-M1 columns;
A matrix C having N-M1 rows and K+M1 columns adjacent below the matrix A and the matrix B;
A matrix D, which is an identity matrix adjacent to the right of the matrix C, and has N-K-M1 rows and N-K-M1 columns;
The predetermined value M1 is 720,
The A matrix and the C matrix are represented by a check matrix initial value table,
The parity check matrix initial value table is a table representing positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
This is the transmission method.
符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、
前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、
前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップと
を含み、
前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、
前記検査行列は、
所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、
M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、
M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、
N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、
N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列と
を含み、
前記所定値M1は、720であり、
前記A行列及びC行列は、検査行列初期値テーブルによって表され、
前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である
送信方法
により送信されてくるデータから得られる前記LDPC符号を復号する復号部を備える
受信装置。
A coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16;
A group-wise interleaving step of performing group-wise interleaving on the LDPC code in units of 360-bit bit groups;
A mapping step of mapping the LDPC code to any one of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM in 8-bit units,
In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
Interleaved in the sequence of
The check matrix is
A matrix A in the upper left corner of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code;
A B matrix having a step structure adjacent to the right of the A matrix, the B matrix having M1 rows and M1 columns;
A Z matrix, which is a zero matrix adjacent to the right of the B matrix and has M1 rows and N-K-M1 columns;
A matrix C having N-M1 rows and K+M1 columns adjacent below the matrix A and the matrix B;
A matrix D, which is an identity matrix adjacent to the right of the matrix C, and has N-K-M1 rows and N-K-M1 columns;
The predetermined value M1 is 720,
The A matrix and the C matrix are represented by a check matrix initial value table,
The parity check matrix initial value table is a table representing positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
A receiving device comprising a decoding unit that decodes the LDPC code obtained from data transmitted by the transmission method.
符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化部と、
前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブ部と、
前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピング部と
を含み、
前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、
前記検査行列は、
所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、
M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、
M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、
N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、
N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列と
を含み、
前記所定値M1は、720であり、
前記A行列及びC行列は、検査行列初期値テーブルによって表され、
前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である
送信装置。
A coding unit that performs LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16;
A group-wise interleaving unit that performs group-wise interleaving to interleave the LDPC code in units of 360-bit bit groups;
A mapping unit that maps the LDPC code to any one of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM in 8-bit units,
In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
Interleaved in the sequence of
The check matrix is
A matrix A in the upper left corner of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code;
A B matrix having a step structure adjacent to the right of the A matrix, the B matrix having M1 rows and M1 columns;
A Z matrix, which is a zero matrix adjacent to the right of the B matrix and has M1 rows and N-K-M1 columns;
A matrix C having N-M1 rows and K+M1 columns adjacent below the matrix A and the matrix B;
A matrix D, which is an identity matrix adjacent to the right of the matrix C, and has N-K-M1 rows and N-K-M1 columns;
The predetermined value M1 is 720,
The A matrix and the C matrix are represented by a check matrix initial value table,
The parity check matrix initial value table is a table representing positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
A transmitting device.
符号長Nが17280ビットであり、符号化率rが6/16のLDPC符号の検査行列に基づき、LDPC符号化を行う符号化ステップと、
前記LDPC符号を、360ビットのビットグループ単位でインターリーブするグループワイズインターリーブを行うグループワイズインターリーブステップと、
前記LDPC符号を、8ビット単位で、256QAMの2D-NUC(Non-Uniform Constellation)の256個の信号点のうちのいずれかにマッピングするマッピングステップと
を含み、
前記グループワイズインターリーブでは、前記LDPC符号の先頭からi+1番目のビットグループを、ビットグループiとして、前記17280ビットのLDPC符号のビットグループ0ないし47の並びを、ビットグループ
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
の並びにインターリーブし、
前記検査行列は、
所定値M1と、前記LDPC符号の情報長K=N×rとで表されるM1行K列の、前記検査行列の左上のA行列と、
M1行M1列の、前記A行列の右に隣接する階段構造のB行列と、
M1行N-K-M1列の、前記B行列の右に隣接するゼロ行列であるZ行列と、
N-K-M1行K+M1列の、前記A行列及び前記B行列の下に隣接するC行列と、
N-K-M1行N-K-M1列の、前記C行列の右に隣接する単位行列であるD行列と
を含み、
前記所定値M1は、720であり、
前記A行列及びC行列は、検査行列初期値テーブルによって表され、
前記検査行列初期値テーブルは、前記A行列及びC行列の1の要素の位置を360列ごとに表すテーブルであって、
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
である
送信方法
により送信されてくるデータから得られる前記LDPC符号を復号する復号ステップを備える
受信方法。
A coding step of performing LDPC coding based on a check matrix of an LDPC code having a code length N of 17280 bits and a coding rate r of 6/16;
A group-wise interleaving step of performing group-wise interleaving on the LDPC code in units of 360-bit bit groups;
A mapping step of mapping the LDPC code to any one of 256 signal points of 2D-NUC (Non-Uniform Constellation) of 256QAM in 8-bit units,
In the group-wise interleaving, the (i+1)th bit group from the beginning of the LDPC code is defined as bit group i, and the sequence of bit groups 0 to 47 of the 17280-bit LDPC code is defined as bit group
40 42 11 10 15 6 34 37 16 45 25 47 32 8 17 26 29 7 18 21 46 44 28 27 20 38 43 36 33 5 24 9 13 2 0 4 39 31 1 22 30 12 14 41 23 3 19 35
Interleaved in the sequence of
The check matrix is
A matrix A in the upper left corner of the check matrix, which has M1 rows and K columns and is represented by a predetermined value M1 and an information length K=N×r of the LDPC code;
A B matrix having a step structure adjacent to the right of the A matrix, the B matrix having M1 rows and M1 columns;
A Z matrix, which is a zero matrix adjacent to the right of the B matrix and has M1 rows and N-K-M1 columns;
A matrix C having N-M1 rows and K+M1 columns adjacent below the matrix A and the matrix B;
A matrix D, which is an identity matrix adjacent to the right of the matrix C, and has N-K-M1 rows and N-K-M1 columns;
The predetermined value M1 is 720,
The A matrix and the C matrix are represented by a check matrix initial value table,
The parity check matrix initial value table is a table representing positions of elements of 1 in the A matrix and the C matrix for every 360 columns,
416 437 444 1657 2662 4109 4405 6308 8251
75 498 687 3903 4582 7035 7650 7871 10382
394 419 474 3515 6708 7277 8703 9969 10489
167 289 612 1847 5277 5900 8326 8508 9462
196 439 620 2128 2375 2501 6902 9308 9552
154 495 623 5024 6241 8364 9996 10104 10346
230 329 661 879 1474 3222 4109 8079 8865
97 172 692 1018 1629 1752 3170 5930
359 377 712 6273 7131 7278 8292 10457
368 551 708 787 2891 6140 7195 9555
44 512 655 2196 6692 7975 8410 10727
27 94 611 5585 7258 8091 9867 10714
608 639 691 3560 6819 7492 7754 7916
46 115 214 2175 5986 7177 8589 10757
282 589 604 969 1856 2433 5742 8900
243 262 669 1330 1366 3339 5517 7517
62 392 651 4175 8349 8557 9192 10015
206 375 697 1449 2015 2390 3926 4428 5084 5236 5872 8486 9398 9997 10469
1079 1384 1664 2936 4618 5359 5455 5537 5726 5875 8044 8521 9746
791 1106 1497 1885 2682 3473 3716 4506 5671 5829 8388 8641 9454
a decoding step of decoding the LDPC code obtained from data transmitted by the transmitting method.
JP2023080120A 2022-05-11 2023-05-15 Transmitting device, transmitting method, receiving device, and receiving method Active JP7497772B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2023080120A JP7497772B2 (en) 2022-05-11 2023-05-15 Transmitting device, transmitting method, receiving device, and receiving method
JP2024086773A JP2024109901A (en) 2022-05-11 2024-05-29 Transmission method and transmission device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022077945A JP7283612B2 (en) 2018-01-18 2022-05-11 Transmitting device, transmitting method, receiving device, and receiving method
JP2023080120A JP7497772B2 (en) 2022-05-11 2023-05-15 Transmitting device, transmitting method, receiving device, and receiving method

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2022077945A Division JP7283612B2 (en) 2018-01-18 2022-05-11 Transmitting device, transmitting method, receiving device, and receiving method

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2024086773A Division JP2024109901A (en) 2022-05-11 2024-05-29 Transmission method and transmission device

Publications (2)

Publication Number Publication Date
JP2023099231A JP2023099231A (en) 2023-07-11
JP7497772B2 true JP7497772B2 (en) 2024-06-11

Family

ID=82273028

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2023080120A Active JP7497772B2 (en) 2022-05-11 2023-05-15 Transmitting device, transmitting method, receiving device, and receiving method
JP2024086773A Pending JP2024109901A (en) 2022-05-11 2024-05-29 Transmission method and transmission device

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2024086773A Pending JP2024109901A (en) 2022-05-11 2024-05-29 Transmission method and transmission device

Country Status (1)

Country Link
JP (2) JP7497772B2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150236816A1 (en) 2014-02-19 2015-08-20 Samsung Electronics Co., Ltd. Transmitter apparatus and interleaving method thereof
WO2016114156A1 (en) 2015-01-13 2016-07-21 ソニー株式会社 Data processing device and data processing method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150236816A1 (en) 2014-02-19 2015-08-20 Samsung Electronics Co., Ltd. Transmitter apparatus and interleaving method thereof
WO2016114156A1 (en) 2015-01-13 2016-07-21 ソニー株式会社 Data processing device and data processing method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ATSC Standard: Physical Layer Protocol,ATSC A/322:2017,2017年06月06日,pp.24-25,147-163

Also Published As

Publication number Publication date
JP2023099231A (en) 2023-07-11
JP2024109901A (en) 2024-08-14

Similar Documents

Publication Publication Date Title
JP7468734B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7544216B2 (en) Transmission/reception system and transmission/reception method
JP7367820B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7351384B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP2024079831A (en) Transmission and reception system, and transmission and reception method
JP2024079833A (en) Transmission and reception system, and transmission and reception method
JP2024079832A (en) Transmission and reception system, and transmission and reception method
JP2021097410A (en) Transmission device, transmission method, reception device, and reception method
JP2021122129A (en) Transmission device, transmission method, reception device, and reception method
JP7497772B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7497771B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7497770B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7497768B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7568019B2 (en) Transmitting device and transmitting method
JP7544214B2 (en) Transmission/reception system and transmission/reception method
JP7544215B2 (en) Transmission/reception system and transmission/reception method
JP7544213B2 (en) Transmission/reception system and transmission/reception method
JP7529098B2 (en) Transmitting device and transmitting method
JP7424522B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7452717B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP7456477B2 (en) Transmission device and transmission method
JP7452716B2 (en) Transmitting device, transmitting method, receiving device, and receiving method
JP2024053040A (en) Transmission device and transmission method
JP2024159877A (en) Transmission/reception system and transmission/reception method
JP2024159880A (en) Transmission/reception system and transmission/reception method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230523

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20240416

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20240430

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240513

R150 Certificate of patent or registration of utility model

Ref document number: 7497772

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150